NL174684C - Werkwijze voor het vervaardigen van een halfgeleiderinrichting omvattende het op een deel van een lichaam van halfgeleidermateriaal aanbrengen in een patroon van een laag van een metaal dat is gedoteerd met tenminste een de elektrische geleidingseigenschappen van het halfgeleidermateriaal wijzigende activator, het met handhaving van de maskerlaag aan een warmtebehandeling blootstellen van het halfgeleiderlichaam en de metaallaag, teneinde activatoratomen in het aan de metaallaag grenzende deel van het halfgeleiderlichaam te diffunderen en het aan de metaallaag bevestigen van een uitwendige aansluitgeleider. - Google Patents

Werkwijze voor het vervaardigen van een halfgeleiderinrichting omvattende het op een deel van een lichaam van halfgeleidermateriaal aanbrengen in een patroon van een laag van een metaal dat is gedoteerd met tenminste een de elektrische geleidingseigenschappen van het halfgeleidermateriaal wijzigende activator, het met handhaving van de maskerlaag aan een warmtebehandeling blootstellen van het halfgeleiderlichaam en de metaallaag, teneinde activatoratomen in het aan de metaallaag grenzende deel van het halfgeleiderlichaam te diffunderen en het aan de metaallaag bevestigen van een uitwendige aansluitgeleider.

Info

Publication number
NL174684C
NL174684C NLAANVRAGE7005888,A NL7005888A NL174684C NL 174684 C NL174684 C NL 174684C NL 7005888 A NL7005888 A NL 7005888A NL 174684 C NL174684 C NL 174684C
Authority
NL
Netherlands
Prior art keywords
metal layer
semi
layer
conductor body
metal
Prior art date
Application number
NLAANVRAGE7005888,A
Other languages
English (en)
Other versions
NL7005888A (nl
Original Assignee
Gen Electric
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gen Electric filed Critical Gen Electric
Publication of NL7005888A publication Critical patent/NL7005888A/xx
Application granted granted Critical
Publication of NL174684C publication Critical patent/NL174684C/nl

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/482Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
    • H01L23/4824Pads with extended contours, e.g. grid structure, branch structure, finger structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04042Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • H01L2224/05558Shape in side view conformal layer on a patterned surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4845Details of ball bonds
    • H01L2224/48451Shape
    • H01L2224/48453Shape of the interface with the bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1203Rectifying Diode
    • H01L2924/12036PN diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S148/00Metal treatment
    • Y10S148/043Dual dielectric
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S148/00Metal treatment
    • Y10S148/106Masks, special

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Thermistors And Varistors (AREA)
  • Bipolar Transistors (AREA)
  • Cold Cathode And The Manufacture (AREA)
NLAANVRAGE7005888,A 1969-04-25 1970-04-23 Werkwijze voor het vervaardigen van een halfgeleiderinrichting omvattende het op een deel van een lichaam van halfgeleidermateriaal aanbrengen in een patroon van een laag van een metaal dat is gedoteerd met tenminste een de elektrische geleidingseigenschappen van het halfgeleidermateriaal wijzigende activator, het met handhaving van de maskerlaag aan een warmtebehandeling blootstellen van het halfgeleiderlichaam en de metaallaag, teneinde activatoratomen in het aan de metaallaag grenzende deel van het halfgeleiderlichaam te diffunderen en het aan de metaallaag bevestigen van een uitwendige aansluitgeleider. NL174684C (nl)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US81918669A 1969-04-25 1969-04-25

Publications (2)

Publication Number Publication Date
NL7005888A NL7005888A (nl) 1970-10-27
NL174684C true NL174684C (nl) 1984-07-16

Family

ID=25227434

Family Applications (1)

Application Number Title Priority Date Filing Date
NLAANVRAGE7005888,A NL174684C (nl) 1969-04-25 1970-04-23 Werkwijze voor het vervaardigen van een halfgeleiderinrichting omvattende het op een deel van een lichaam van halfgeleidermateriaal aanbrengen in een patroon van een laag van een metaal dat is gedoteerd met tenminste een de elektrische geleidingseigenschappen van het halfgeleidermateriaal wijzigende activator, het met handhaving van de maskerlaag aan een warmtebehandeling blootstellen van het halfgeleiderlichaam en de metaallaag, teneinde activatoratomen in het aan de metaallaag grenzende deel van het halfgeleiderlichaam te diffunderen en het aan de metaallaag bevestigen van een uitwendige aansluitgeleider.

Country Status (9)

Country Link
US (1) US3601888A (nl)
JP (1) JPS5443352B1 (nl)
BE (1) BE749485A (nl)
DE (2) DE2019655C2 (nl)
FR (1) FR2049078B1 (nl)
GB (1) GB1317583A (nl)
IE (1) IE33752B1 (nl)
NL (1) NL174684C (nl)
SE (1) SE365343B (nl)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4050966A (en) * 1968-12-20 1977-09-27 Siemens Aktiengesellschaft Method for the preparation of diffused silicon semiconductor components
US3919007A (en) * 1969-08-12 1975-11-11 Kogyo Gijutsuin Method of manufacturing a field-effect transistor
US3604986A (en) * 1970-03-17 1971-09-14 Bell Telephone Labor Inc High frequency transistors with shallow emitters
US3863334A (en) * 1971-03-08 1975-02-04 Motorola Inc Aluminum-zinc metallization
JPS567304B2 (nl) * 1972-08-28 1981-02-17
US3909926A (en) * 1973-11-07 1975-10-07 Jearld L Hutson Method of fabricating a semiconductor diode having high voltage characteristics
JPS593421Y2 (ja) * 1979-05-31 1984-01-30 ソニー株式会社 テ−プカセツト
IE52791B1 (en) * 1980-11-05 1988-03-02 Fujitsu Ltd Semiconductor devices
US4481046A (en) * 1983-09-29 1984-11-06 International Business Machines Corporation Method for making diffusions into a substrate and electrical connections thereto using silicon containing rare earth hexaboride materials
US4490193A (en) * 1983-09-29 1984-12-25 International Business Machines Corporation Method for making diffusions into a substrate and electrical connections thereto using rare earth boride materials
JPS60220975A (ja) * 1984-04-18 1985-11-05 Toshiba Corp GaAs電界効果トランジスタ及びその製造方法
US5075756A (en) * 1990-02-12 1991-12-24 At&T Bell Laboratories Low resistance contacts to semiconductor materials
US6225218B1 (en) * 1995-12-20 2001-05-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and its manufacturing method
US6885275B1 (en) * 1998-11-12 2005-04-26 Broadcom Corporation Multi-track integrated spiral inductor
KR100366046B1 (ko) * 2000-06-29 2002-12-27 삼성전자 주식회사 에벌란치 포토다이오드 제조방법
DE10315897B4 (de) * 2003-04-08 2005-03-10 Karlsruhe Forschzent Verfahren und Verwendung einer Vorrichtung zur Trennung von metallischen und halbleitenden Kohlenstoff-Nanoröhren
RU2403953C2 (ru) * 2005-05-17 2010-11-20 Макс-Планк-Гезельшафт Зур Фёрдерунг Дер Виссеншафтен Е.В. Очистка материалов обработкой плазмой на основе водорода
US20080029854A1 (en) * 2006-08-03 2008-02-07 United Microelectronics Corp. Conductive shielding pattern and semiconductor structure with inductor device
US20140361407A1 (en) * 2013-06-05 2014-12-11 SCHMID Group Silicon material substrate doping method, structure and applications

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2817607A (en) * 1953-08-24 1957-12-24 Rca Corp Method of making semi-conductor bodies
US3169304A (en) * 1961-06-22 1965-02-16 Giannini Controls Corp Method of forming an ohmic semiconductor contact
US3206827A (en) * 1962-07-06 1965-09-21 Gen Instrument Corp Method of producing a semiconductor device
NL6504750A (nl) * 1964-04-15 1965-10-18
US3382568A (en) * 1965-07-22 1968-05-14 Ibm Method for providing electrical connections to semiconductor devices
US3391035A (en) * 1965-08-20 1968-07-02 Westinghouse Electric Corp Method of making p-nu-junction devices by diffusion
DE1544273A1 (de) * 1965-12-13 1969-09-04 Siemens Ag Verfahren zum Eindiffundieren von aus der Gasphase dargebotenem Dotierungsmaterial in einen Halbleitergrundkristall
JPS556287B1 (nl) * 1966-04-27 1980-02-15
FR1531539A (fr) * 1966-05-23 1968-07-05 Siemens Ag Procédé de fabrication d'un transistor
DE1564608B2 (de) * 1966-05-23 1976-11-18 Siemens AG, 1000 Berlin und 8000 München Verfahren zum herstellen eines transistors
US3403284A (en) * 1966-12-29 1968-09-24 Bell Telephone Labor Inc Target structure storage device using diode array

Also Published As

Publication number Publication date
DE2019655C2 (de) 1982-05-06
JPS5443352B1 (nl) 1979-12-19
DE2019655A1 (de) 1970-11-12
BE749485A (fr) 1970-10-26
SE365343B (nl) 1974-03-18
DE7015061U (de) 1972-01-05
IE33752B1 (en) 1974-10-16
FR2049078B1 (nl) 1974-05-03
FR2049078A1 (nl) 1971-03-26
GB1317583A (en) 1973-05-23
US3601888A (en) 1971-08-31
NL7005888A (nl) 1970-10-27
IE33752L (en) 1970-10-25

Similar Documents

Publication Publication Date Title
NL174684C (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting omvattende het op een deel van een lichaam van halfgeleidermateriaal aanbrengen in een patroon van een laag van een metaal dat is gedoteerd met tenminste een de elektrische geleidingseigenschappen van het halfgeleidermateriaal wijzigende activator, het met handhaving van de maskerlaag aan een warmtebehandeling blootstellen van het halfgeleiderlichaam en de metaallaag, teneinde activatoratomen in het aan de metaallaag grenzende deel van het halfgeleiderlichaam te diffunderen en het aan de metaallaag bevestigen van een uitwendige aansluitgeleider.
NL7713724A (nl) Werkwijze voor het vervaardigen van een elektri- sche inrichting en elektrische inrichting ver- vaardigd volgens deze werkwijze.
NL7412121A (nl) Geheugenhalfgeleiderinrichting van het draad- vormige type alsmede werkwijze voor het ver- vaardigen van deze inrichting.
NL154870B (nl) Metalen montageband te gebruiken bij de fabricage van halfgeleiderinrichtingen, werkwijze voor het met behulp van deze montageband fabriceren van halfgeleiderinrichtingen en met deze werkwijze verkregen halfgeleiderinrichting.
NL7613464A (nl) Halfgeleiderinrichting, bestand tegen hoge spanningen, en werkwijze voor het vervaardigen daarvan.
NL167049C (nl) Microschakelelement of geintegreerde schakeling met dunne geleiders en werkwijze ter vervaardiging van deze inrichtingen.
NL185249C (nl) Werkwijze voor het vervaardigen van elektrische geleiders op een isolerend substraat.
BR7605354A (pt) Conjunto semicondutor encapsulado e passivado e processo de fabrica-lo
NL158325B (nl) Halfgeleiderinrichting, omvattende een halfgeleiderlichaam met een veelvoud van geleidende lagen, met een vooraf bepaald patroon van geleiders.
NL7507416A (nl) Elektrische inrichting van het elektrolytische type en werkwijze voor het vervaardigen daarvan.
BR7401204D0 (pt) Aperfeicoamento em dispositivo semicondutor de circuito integrado
NL161304C (nl) Halfgeleiderinrichting met een laagvormig gebied en een door een isolerendelaag van het laagvormig gebied gescheiden elektrodelaag, zodat bij het aanleggen van een geschikte potentiaal op de elektrodelaag in het laagvormig gebied een uitputtingszone wordt gevormd.
NL163674C (nl) Halfgeleiderinrichting van het in glas ingesmolten type.
NL7511259A (nl) Werkwijze en inrichting voor het vervaardigen van microbedradingen voor het contacteren van halfgeleiderschakelkringen.
CH482303A (de) Verfahren zum Herstellen einer integrierten elektronischen Halbleiterschaltung und nach diesem Verfahren erhaltene Halbleiterschaltung
NL7509590A (nl) Contactinrichting aan een electrisch geleidend planair samenstel, en werkwijze voor vervaardi- ging van de contactinrichting.
BE618081A (nl) Werkwijze voor de vervaardiging van elektrische halfgeleiderinrichtingen
NL177863C (nl) Inrichting voor het vervaardigen van perslichamen voor elektrische contacten met laagsgewijs verschillende samenstelling en werkwijze voor het vervaardigen van dergelijke lichamen onder gebruikmaking van de inrichting.
NL184430C (nl) Werkwijze voor het behandelen van een isolerend substraat, ten einde dit geschikt te maken voor het stroomloos daarop afzetten van een metaalpatroon.
NL174684B (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting omvattende het op een deel van een lichaam van halfgeleidermateriaal aanbrengen in een patroon van een laag van een metaal dat is gedoteerd met tenminste een de elektrische geleidingseigenschappen van het halfgeleidermateriaal wijzigende activator, het met handhaving van de maskerlaag aan een warmtebehandeling blootstellen van het halfgeleiderlichaam en de metaallaag, teneinde activatoratomen in het aan de metaallaag grenzende deel van het halfgeleiderlichaam te diffunderen en het aan de metaallaag bevestigen van een uitwendige aansluitgeleider.
NL180466C (nl) Werkwijze voor het vervaardigen van een halfgeleiderinrichting met een halfgeleiderlichaam voorzien van een in het halfgeleiderlichaam verzonken patroon van isolerend materiaal.
NL163378C (nl) Zelfklemmende contactplaat voor het monteren van elektrische en elektronische componenten.
NL7502537A (nl) Werkwijze voor het vervaardigen van elektrische contactonderdelen en een aantal vingers en onder- deel vervaardigd volgens deze werkwijze.
NL7502139A (nl) Werkwijze en inrichting voor het elektromagne- tisch verpompen door geleiding van vloeibare metalen met slechte elektrische geleidbaarheid.
JPS51136248A (en) Ferroelectric fet memory device

Legal Events

Date Code Title Description
V1 Lapsed because of non-payment of the annual fee