JP5739257B2 - 半導体装置の作製方法 - Google Patents

半導体装置の作製方法 Download PDF

Info

Publication number
JP5739257B2
JP5739257B2 JP2011159319A JP2011159319A JP5739257B2 JP 5739257 B2 JP5739257 B2 JP 5739257B2 JP 2011159319 A JP2011159319 A JP 2011159319A JP 2011159319 A JP2011159319 A JP 2011159319A JP 5739257 B2 JP5739257 B2 JP 5739257B2
Authority
JP
Japan
Prior art keywords
transistor
layer
insulating film
oxide semiconductor
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2011159319A
Other languages
English (en)
Other versions
JP2012054539A (ja
JP2012054539A5 (ja
Inventor
英臣 須澤
英臣 須澤
慎也 笹川
慎也 笹川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2011159319A priority Critical patent/JP5739257B2/ja
Publication of JP2012054539A publication Critical patent/JP2012054539A/ja
Publication of JP2012054539A5 publication Critical patent/JP2012054539A5/ja
Application granted granted Critical
Publication of JP5739257B2 publication Critical patent/JP5739257B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • H01L27/1207Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI combined with devices in contact with the semiconductor body, i.e. bulk/SOI hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Semiconductor Memories (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Non-Volatile Memory (AREA)
  • Dram (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

発明の技術分野は、半導体装置の作製方法に関する。ここで、半導体装置とは、半導体特性を利用することで機能する素子および装置全般を指すものである。
金属酸化物は多様に存在し、さまざまな用途に用いられている。酸化インジウムはよく知られた材料であり、液晶表示装置などに必要とされる透明電極の材料として用いられている。
金属酸化物の中には半導体特性を示すものがある。半導体特性を示す金属酸化物としては、例えば、酸化タングステン、酸化錫、酸化インジウム、酸化亜鉛などがあり、このような金属酸化物をチャネル形成領域に用いた薄膜トランジスタが既に知られている(例えば、特許文献1乃至特許文献4、非特許文献1等参照)。
ところで、金属酸化物には、一元系酸化物のみでなく多元系酸化物も知られている。例えば、ホモロガス相を有するInGaO(ZnO)(m:自然数)は、In、GaおよびZnを有する多元系酸化物半導体として知られている(例えば、非特許文献2乃至非特許文献4等参照)。
そして、上記のようなIn−Ga−Zn系酸化物で構成される酸化物半導体も、薄膜トランジスタのチャネル形成領域に適用可能であることが確認されている(例えば、特許文献5、非特許文献5および非特許文献6等参照)。
また、トランジスタの動作の高速化などを達成するためには、トランジスタの微細化が求められている。例えば、特許文献6では、チャネル層の厚さを10nm程度とした酸化物半導体を用いた薄膜トランジスタが開示され、非特許文献7では、チャネル長を2μm〜100μmとした酸化物半導体を用いた薄膜トランジスタが開示されている。
特開昭60−198861号公報 特開平8−264794号公報 特表平11−505377号公報 特開2000−150900号公報 特開2004−103957号公報 特開2010−21170号公報
M. W. Prins, K. O. Grosse−Holz, G. Muller, J. F. M. Cillessen, J. B. Giesbers, R. P. Weening, and R. M. Wolf、「A ferroelectric transparent thin−film transistor」、 Appl. Phys. Lett.、17 June 1996、 Vol.68 p.3650−3652 M. Nakamura, N. Kimizuka, and T. Mohri、「The Phase Relations in the In2O3−Ga2ZnO4−ZnO System at 1350℃」、J. Solid State Chem.、1991、Vol.93, p.298−315 N. Kimizuka, M. Isobe, and M. Nakamura、「Syntheses and Single−Crystal Data of Homologous Compounds, In2O3(ZnO)m(m=3,4, and 5), InGaO3(ZnO)3, and Ga2O3(ZnO)m(m=7,8,9, and 16) in the In2O3−ZnGa2O4−ZnO System」、 J. Solid State Chem.、1995、Vol.116, p.170−178 中村真佐樹、君塚昇、毛利尚彦、磯部光正、「ホモロガス相、InFeO3(ZnO)m(m:自然数)とその同型化合物の合成および結晶構造」、固体物理、1993年、Vol.28、No.5、p.317−327 K. Nomura, H. Ohta, K. Ueda, T. Kamiya, M. Hirano, and H. Hosono、「Thin−film transistor fabricated in single−crystalline transparent oxide semiconductor」、SCIENCE、2003、Vol.300、p.1269−1272 K. Nomura, H. Ohta, A. Takagi, T. Kamiya, M. Hirano, and H. Hosono、「Room−temperature fabrication of transparent flexible thin−film transistors using amorphous oxide semiconductors」、NATURE、2004、Vol.432 p.488−492 T. Kawamura,H. Uchiyama,S. Saito,H. Wakana,T. Mine, and M. Hatano、「Low−Voltage Operating Amorphous Oxide TFTs」、IDW’09、p.1689−1692
ところで、酸化物半導体の光を透過させるという性質や、1m角以上の大面積を有する酸化物半導体膜を容易に形成できる特性を生かすために、酸化物半導体を用いたトランジスタを形成する基板として、ガラス基板などが採用されている。しかし、ガラス基板の表面の高低差は最大数十μm程度もあり、シリコンウェハなどと比較してその値は大きい。このため、ガラス基板を用いた半導体加工におけるフォトマスクの投影露光精度は、シリコンウェハなどを用いる場合と比較して低く、最小加工寸法でせいぜい数μm程度というのが実情である。
上述の加工寸法の制限から、ガラス基板用の露光装置(ステッパーなどとも呼ぶ)を用いる場合には、サブミクロンレベルの十分な微細化を達成することは困難である。しかし、酸化物半導体の性質やそれに起因するメリット(例えば、大面積化が容易であるというメリット)を十分に生かすためには、たとえ上述のような条件であっても、微細化を達成することは必要不可欠といえる。
トランジスタを微細化する場合、短チャネル効果の問題がある。短チャネル効果とは、トランジスタの微細化(チャネル長(L)の縮小)に伴って顕在化する電気特性の劣化である。短チャネル効果は、ドレインの電界の効果がソースにまでおよぶことに起因するものである。短チャネル効果の具体例としては、しきい値電圧の低下、S値の増大、漏れ電流の増大などがある。特に、酸化物半導体を用いたトランジスタは、シリコンを用いたトランジスタのようにしきい値電圧をドーピングによって制御することが困難であるため、短チャネル効果が現れやすい傾向にある。
そこで、開示する発明の一態様は、不良を抑制しつつ微細化を達成した半導体装置の提供を目的の一とする。または、良好な特性を維持しつつ微細化を達成した半導体装置の提供を目的の一とする。
開示する発明の一態様は、平坦な表面上に絶縁膜を形成し、絶縁膜上に第1のマスクを形成し、第1のマスクにスリミング処理を行うことにより、第2のマスクを形成し、第2のマスクを用いて絶縁膜にエッチング処理を行うことにより、絶縁層を形成し、絶縁層を覆うように酸化物半導体層を形成し、酸化物半導体層を覆うように導電膜を形成し、導電膜に研磨処理を行うことにより導電膜表面を平坦化し、導電膜をエッチング処理して導電層とすることにより酸化物半導体層の最上部の表面よりも導電層の表面を低くし、導電層と酸化物半導体層に接するゲート絶縁膜を形成し、ゲート絶縁膜の上で絶縁層と重畳する領域にゲート電極を形成する、半導体装置の作製方法である。なお、上記において、酸化物半導体層の最上部の表面と導電層の表面とで形成される段差は、5nm以上20nm以下となるように形成する場合がある。
開示する発明の別の一態様は、平坦な表面上に絶縁膜を形成し、絶縁膜上に第1のマスクを形成し、第1のマスクにスリミング処理を行うことにより、第2のマスクを形成し、第2のマスクを用いて絶縁膜にエッチング処理を行うことにより、絶縁層を形成し、絶縁層の角をエッチングして丸くし、絶縁層を覆うように酸化物半導体層を形成し、酸化物半導体層を覆うように導電膜を形成し、導電膜に研磨処理を行うことにより導電膜表面を平坦化し、導電膜をエッチング処理して導電層とすることにより酸化物半導体層の最上部の表面よりも導電層の表面を低くし、導電層と酸化物半導体層に接するゲート絶縁膜を形成し、ゲート絶縁膜の上で絶縁層と重畳する領域にゲート電極を形成する、半導体装置の作製方法である。なお、上記において、酸化物半導体層の最上部の表面と導電層の表面とで形成される段差は、5nm以上20nm以下となるように形成する場合がある。
開示する発明の別の一態様は、チャネル形成領域と、チャネル形成領域上の第1のゲート絶縁膜と、チャネル形成領域と重畳する、第1のゲート絶縁膜上の第1のゲート電極と、チャネル形成領域と電気的に接続する第1のソース電極および第1のドレイン電極と、を有する第1のトランジスタを形成し、第1のトランジスタを覆う平坦な表面を有する層間絶縁膜を形成し、層間絶縁膜上に絶縁膜を形成し、絶縁膜上に第1のマスクを形成し、第1のマスクにスリミング処理を行うことにより、第2のマスクを形成し、第2のマスクを用いて絶縁膜にエッチング処理を行うことにより、絶縁層を形成し、絶縁層を覆うように酸化物半導体層を形成し、酸化物半導体層を覆うように導電膜を形成し、導電膜に研磨処理を行うことにより導電膜表面を平坦化し、導電膜をエッチング処理して導電層とすることにより酸化物半導体層の最上部の表面よりも導電層の表面を低くし、導電層と酸化物半導体層に接するゲート絶縁膜を形成し、ゲート絶縁膜の上で絶縁層と重畳する領域にゲート電極を形成する、半導体装置の作製方法である。なお、上記において、酸化物半導体層の最上部の表面と導電層の表面とで形成される段差は、5nm以上20nm以下となるように形成する場合がある。
開示する発明の別の一態様は、チャネル形成領域と、チャネル形成領域上の第1のゲート絶縁膜と、チャネル形成領域と重畳する、第1のゲート絶縁膜上の第1のゲート電極と、チャネル形成領域と電気的に接続する第1のソース電極および第1のドレイン電極と、を有する第1のトランジスタを形成し、第1のトランジスタを覆う平坦な表面を有する層間絶縁膜を形成し、層間絶縁膜上に絶縁膜を形成し、絶縁膜上に第1のマスクを形成し、第1のマスクにスリミング処理を行うことにより、第2のマスクを形成し、第2のマスクを用いて絶縁膜にエッチング処理を行うことにより、絶縁層を形成し、絶縁層の角をエッチングして丸くし、絶縁層を覆うように酸化物半導体層を形成し、酸化物半導体層を覆うように導電膜を形成し、導電膜に研磨処理を行うことにより導電膜表面を平坦化し、導電膜をエッチング処理して導電層とすることにより酸化物半導体層の最上部の表面よりも導電層の表面を低くし、導電層と酸化物半導体層に接するゲート絶縁膜を形成し、ゲート絶縁膜の上で絶縁層と重畳する領域にゲート電極を形成する、半導体装置の作製方法である。なお、上記において、酸化物半導体層の最上部の表面と導電層の表面とで形成される段差は、5nm以上20nm以下となるように形成する場合がある。
開示する発明の別の一態様は、平坦な表面上に絶縁膜を形成し、絶縁膜上に第1のマスクを形成し、第1のマスクにスリミング処理を行うことにより、第2のマスクを形成し、第2のマスクを用いて絶縁膜にエッチング処理を行うことにより、絶縁層を形成し、絶縁層を覆うように酸化物半導体層を形成し、酸化物半導体層を覆うように導電膜を形成し、導電膜の上に平坦化膜を形成し、平坦化膜と導電膜をエッチング処理して導電層とすることにより酸化物半導体層の最上部の表面よりも導電層の表面を低くし、導電層と酸化物半導体層に接するゲート絶縁膜を形成し、ゲート絶縁膜の上で絶縁層と重畳する領域にゲート電極を形成する、半導体装置の作製方法である。なお、上記において、酸化物半導体層の最上部の表面と導電層の表面とで形成される段差は、5nm以上20nm以下となるように形成する場合がある。
開示する発明の別の一態様は、平坦な表面上に絶縁膜を形成し、絶縁膜上に第1のマスクを形成し、第1のマスクにスリミング処理を行うことにより、第2のマスクを形成し、第2のマスクを用いて絶縁膜にエッチング処理を行うことにより、絶縁層を形成し、絶縁層の角をエッチングして丸くし、絶縁層を覆うように酸化物半導体層を形成し、酸化物半導体層を覆うように導電膜を形成し、導電膜の上に平坦化膜を形成し、平坦化膜と導電膜をエッチング処理して導電層とすることにより酸化物半導体層の最上部の表面よりも導電層の表面を低くし、導電層と酸化物半導体層に接するゲート絶縁膜を形成し、ゲート絶縁膜の上で絶縁層と重畳する領域にゲート電極を形成する、半導体装置の作製方法である。なお、上記において、酸化物半導体層の最上部の表面と導電層の表面とで形成される段差は、5nm以上20nm以下となるように形成する場合がある。
開示する発明の別の一態様は、チャネル形成領域と、チャネル形成領域上の第1のゲート絶縁膜と、チャネル形成領域と重畳する、第1のゲート絶縁膜上の第1のゲート電極と、チャネル形成領域と電気的に接続する第1のソース電極および第1のドレイン電極と、を有する第1のトランジスタを形成し、第1のトランジスタを覆う平坦な表面を有する層間絶縁膜を形成し、層間絶縁膜上に絶縁膜を形成し、絶縁膜上に第1のマスクを形成し、第1のマスクにスリミング処理を行うことにより、第2のマスクを形成し、第2のマスクを用いて絶縁膜にエッチング処理を行うことにより、絶縁層を形成し、絶縁層を覆うように酸化物半導体層を形成し、酸化物半導体層を覆うように導電膜を形成し、導電膜の上に平坦化膜を形成し、平坦化膜と導電膜をエッチング処理して導電層とすることにより酸化物半導体層の最上部の表面よりも導電層の表面を低くし、導電層と酸化物半導体層に接するゲート絶縁膜を形成し、ゲート絶縁膜の上で絶縁層と重畳する領域にゲート電極を形成する、半導体装置の作製方法である。なお、上記において、酸化物半導体層の最上部の表面と導電層の表面とで形成される段差は、5nm以上20nm以下となるように形成する場合がある。
開示する発明の別の一態様は、チャネル形成領域と、チャネル形成領域上の第1のゲート絶縁膜と、チャネル形成領域と重畳する、第1のゲート絶縁膜上の第1のゲート電極と、チャネル形成領域と電気的に接続する第1のソース電極および第1のドレイン電極と、を有する第1のトランジスタを形成し、第1のトランジスタを覆う平坦な表面を有する層間絶縁膜を形成し、層間絶縁膜上に絶縁膜を形成し、絶縁膜上に第1のマスクを形成し、第1のマスクにスリミング処理を行うことにより、第2のマスクを形成し、第2のマスクを用いて絶縁膜にエッチング処理を行うことにより、絶縁層を形成し、絶縁層の角をエッチングして丸くし、絶縁層を覆うように酸化物半導体層を形成し、酸化物半導体層を覆うように導電膜を形成し、導電膜の上に平坦化膜を形成し、平坦化膜と導電膜をエッチング処理して導電層とすることにより酸化物半導体層の最上部の表面よりも導電層の表面を低くし、導電層と酸化物半導体層に接するゲート絶縁膜を形成し、ゲート絶縁膜の上で絶縁層と重畳する領域にゲート電極を形成する、半導体装置の作製方法である。なお、上記において、酸化物半導体層の最上部の表面と導電層の表面とで形成される段差は、5nm以上20nm以下となるように形成する場合がある。
また、上記半導体装置の作製方法において、平坦な表面を二乗平均平方根粗さが1nm以下の表面とする場合がある。また、スリミング処理は、酸素ラジカルを用いるアッシング処理の場合がある。また、研磨処理は、化学的機械研磨により行う場合がある。また、絶縁膜は、スパッタリング処理を用いて形成する場合がある。
また、本明細書等において、二乗平均平方根(RMS:Root Mean Square)粗さとは、断面曲線に対するRMS粗さを、測定面に対して適用できるよう、三次元に拡張したものである。基準面から指定面までの偏差の自乗を平均した値の平方根で表現され、次式で与えられる。
Figure 0005739257
ここで、測定面とは、全測定データの示す面であり、下記の式で表す。
Figure 0005739257
また、指定面とは、粗さ計測の対象となる面であり、座標(X,Y)(X,Y)(X,Y)(X,Y)で表される4点により囲まれる長方形の領域とし、指定面が理想的にフラットであるとしたときの面積をSとする。なお、Sは下記の式で求められる。
Figure 0005739257
また、基準面とは、指定面の平均の高さにおける、XY平面と平行な面のことである。つまり、指定面の高さの平均値をZとするとき、基準面の高さもZで表される。なお、Zは下記の式で求められる。
Figure 0005739257
なお、本明細書等において、二乗平均平方根(RMS)粗さは、原子間力顕微鏡(AFM;Atomic Force Microscope)を用いて得られるAFM像から、10nm×10nmの領域、好ましくは100nm×100nmの領域、より好ましくは1μm×1μmの領域において算出されるものである。
上記トランジスタのチャネル長Lは、30nm以上2000nm(2μm)未満とすることが好ましく、50nm以上350nm以下とするとより好ましく、100nm以上150nm以下とするとさらに好ましい。また、酸化物半導体層の厚さは、1nm以上100nm以下とすることが好ましく、2nm以上50nm以下とするとより好ましく、3nm以上30nm以下とするとさらに好ましい。これにより、高速かつ低消費電力な半導体装置が実現される。また、ゲート絶縁膜として、酸化ハフニウムなどの高誘電率材料を用いると好ましい。酸化ハフニウムは比誘電率が15程度であり、酸化シリコンの3〜4と比較して非常に大きな値を有している。このような材料を用いることにより、半導体装置の微細化が容易になる。また、酸化物半導体層としては、高純度化され、真性化された酸化物半導体を用いる。これにより、酸化物半導体層のキャリア密度を、例えば、1×1012/cm未満、より好ましくは、1.45×1010/cm未満とし、トランジスタのオフ電流を、100zA/μm(1zA(ゼプトアンペア)は1×10−21A)以下、好ましくは10zA/μm以下とすることができる。なお、オフ電流の下限値は、単位チャネル幅(1μm)あたり10−30Aである。つまり、オフ電流は、10−30(A/μm)以上の値をとる(つまり、10−21A/μm以下1×10−30A/μm以上)といえる。また、ゲート電極は、ソース電極およびドレイン電極と重畳する構造としても良いし、ゲート電極の端のみが、ソース電極の端、およびドレイン電極の端と一致するような構造としても良い。ここで「一致」とは、平面レイアウトにおいて重畳することを意味する。
本明細書等において、半導体装置とは、半導体特性を利用することで機能しうる装置全般を指す。例えば、表示装置や記憶装置、集積回路などは半導体装置に含まれうる。
また、本明細書等において「上」や「下」の用語は、構成要素の位置関係が「直上」または「直下」であることを限定するものではない。例えば、「ゲート絶縁膜上のゲート電極」の表現であれば、ゲート絶縁膜とゲート電極との間に他の構成要素を含むものを除外しない。また、「上」「下」の用語は説明の便宜のために用いる表現に過ぎない。
また、本明細書等において「電極」や「配線」の用語は、これらの構成要素を機能的に限定するものではない。例えば、「電極」は「配線」の一部として用いられることがあり、その逆もまた同様である。さらに、「電極」や「配線」の用語は、複数の「電極」や「配線」が一体となって形成されている場合なども含む。
また、「ソース」や「ドレイン」の機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書においては、「ソース」や「ドレイン」の用語は、入れ替えて用いることができるものとする。
なお、本明細書等において、「電気的に接続」には、「何らかの電気的作用を有するもの」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するもの」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない。例えば、「何らかの電気的作用を有するもの」には、電極や配線をはじめ、トランジスタなどのスイッチング素子、抵抗素子、インダクタ、キャパシタ、その他の各種機能を有する素子などが含まれる。
開示する発明の一態様によって、用いる基板の種類にかかわらず、トランジスタの十分な微細化を達成することが可能である。このため、酸化物半導体の性質やそれに起因するメリット(例えば、大面積化が容易であるというメリット)を十分に生かした半導体装置を提供することができる。
また、開示する発明の一態様によって、微細化に伴う問題点を解消することができるため、結果として、良好な特性を維持しつつ、トランジスタサイズを十分に小さくすることが可能になる。
トランジスタサイズを十分に小さくすることで、半導体装置の占める面積が小さくなり、一基板あたりの半導体装置の取り数が増大する。これにより、半導体装置の製造コストは抑制される。また、半導体装置が小型化されるため、同程度の大きさでさらに機能が高められた半導体装置を実現することができる。また、チャネル長の縮小による、動作の高速化、低消費電力化などの効果を得ることもできる。つまり、開示する発明の一態様により酸化物半導体を用いたトランジスタの微細化が達成されることで、上述のような、微細化に付随する様々な効果を得ることが可能である。
このように、開示する発明の一態様によって、不良を抑制しつつ、または、良好な特性を維持しつつ、微細化を達成した半導体装置を提供することができる。
半導体装置の構成例を示す断面図 半導体装置の作製工程の例を示す断面図 半導体装置の作製工程の例を示す断面図 半導体装置の作製工程の例を示す断面図 半導体装置の構成例を示す断面図、平面図、および回路図 半導体装置の作製工程を示す断面図 半導体装置の作製工程を示す断面図 半導体装置の応用例を示す図 半導体装置の応用例を示す図 半導体装置の応用例を示す図 半導体装置の応用例を示す図 半導体装置の応用例を示す図 半導体装置を用いた電子機器を説明するための図
本発明の実施の形態の一例について、図面を用いて以下に説明する。但し、本発明は以下の説明に限定されず、本発明の趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。
なお、図面等において示す各構成の、位置、大きさ、範囲などは、理解の簡単のため、実際の位置、大きさ、範囲などを表していない場合がある。このため、開示する発明は、必ずしも、図面等に開示された位置、大きさ、範囲などに限定されない。
なお、本明細書等における「第1」、「第2」、「第3」などの序数詞は、構成要素の混同を避けるために付すものであり、数的に限定するものではないことを付記する。
(実施の形態1)
本実施の形態では、開示する発明の一態様に係る半導体装置の構成およびその作製方法について、図1乃至図4を参照して説明する。
〈半導体装置の構成例〉
図1には、半導体装置の構成例を示す。図1(A)は、第1の構成例であり、図1(B)は、第2の構成例である。
図1(A)におけるトランジスタ207は、絶縁表面を有する基体200上の絶縁層201aと、絶縁層201aを覆う酸化物半導体層203と、ソース電極またはドレイン電極として機能する導電層204eと、ゲート絶縁膜として機能する絶縁膜205と、ゲート電極として機能する導電層206と、を有する。導電層204eは、酸化物半導体層203の一部と基体200の一部に接しており、絶縁層201aを境に分けられている。また、絶縁膜101および絶縁膜103を有する場合がある。
図1(A)に示すように、トランジスタの活性層に酸化物半導体を用いることで、良好な特性を得ることができる。
ここで、基体200の被形成表面、および、絶縁層201aの表面の一部(特に、被形成表面に平行な領域をいう)であって酸化物半導体層203と接する領域は、その二乗平均平方根(RMS)粗さが1nm以下(好ましくは、0.5nm以下)であることが望ましく、絶縁層201aの厚さは、5nm以上20nm以下であることが望ましい。
このように、二乗平均平方根(RMS)粗さが1nm以下という極めて平坦な領域に、酸化物半導体層203の一部が形成されることにより、トランジスタ207が微細化される状況においても、短チャネル効果などの不具合を抑制し、良好な特性を有するトランジスタ207を提供することが可能である。
また、被形成表面の平坦性を高めることで、酸化物半導体層203の膜厚分布を均一化して、トランジスタ207の特性を向上させることができる。また、極端に大きな高低差に起因して生じうる被覆性の低下を抑制し、酸化物半導体層203の断線や接続不良を防止することができる。
また、上述のように、絶縁層201aによる僅かな高低差(例えば、5nm以上20nm以下)を設けることで、電流のパスが延長され、また、酸化物半導体層203と導電層204eの接触面積が小さくなることで電流のパスの抵抗値が増すことになる。これにより、トランジスタ207における電界の集中を緩和して、さらに短チャネル効果を抑制することが可能である。
ここで、酸化物半導体層203は水素などの不純物が十分に除去されることにより、または、十分な酸素が供給されることにより、高純度化されたものであることが望ましい。具体的には、例えば、酸化物半導体層203の水素濃度は5×1019atoms/cm以下、望ましくは5×1018atoms/cm以下、より望ましくは5×1017atoms/cm以下とする。なお、上述の酸化物半導体層203中の水素濃度は、二次イオン質量分析法(SIMS:Secondary Ion Mass Spectroscopy)で測定されるものである。このように、水素濃度が十分に低減されて高純度化され、十分な酸素の供給により酸素欠損に起因するエネルギーギャップ中の欠陥準位が低減された酸化物半導体層203では、水素等のドナーに起因するキャリア濃度が1×1012/cm未満、望ましくは、1×1011/cm未満、より望ましくは1.45×1010/cm未満となる。また、例えば、室温(25℃)でのオフ電流(ここでは、単位チャネル幅(1μm)あたりの値)は100zA(1zA(ゼプトアンペア)は1×10−21A)以下、望ましくは10zA以下となる。このように、I型化(真性化)または実質的にI型化された酸化物半導体を用いることで、極めて優れたオフ電流特性のトランジスタ207を得ることができる。酸化物半導体は、非晶質、微結晶、多結晶などの状態とすることができる。多結晶、微結晶の状態では、c軸が基板に対して垂直に揃ったものを用いてもよい。
なお、理論的なオフ電流の下限値は、単位チャネル幅(1μm)あたり10−30Aである。つまり、オフ電流は、10−30(A/μm)以上の値をとるといえる。
図1(B)におけるトランジスタ907は、トランジスタ207に類似した構造を有し、絶縁表面を有する基体900上の絶縁層901と、絶縁層901を覆う酸化物半導体層903と、ソース電極またはドレイン電極として機能する導電層904と、ゲート絶縁膜として機能する絶縁膜905と、ゲート電極として機能する導電層906と、を有する。導電層904は、酸化物半導体層903の一部と基体900の一部に接しており、絶縁層901を境に分けられている。また、絶縁膜801および絶縁膜802を有する場合がある。
図1(B)に示すように、トランジスタの活性層に酸化物半導体を用いることで、良好な特性を得ることができる。
ここで、基体900の被形成表面、および、絶縁層901の表面の一部(特に、被形成表面に平行な領域をいう)であって酸化物半導体層903と接する領域は、その二乗平均平方根(RMS)粗さが1nm以下(好ましくは、0.5nm以下)であることが望ましく、絶縁層901の厚さは、5nm以上20nm以下であることが望ましい。
このように、二乗平均平方根(RMS)粗さが1nm以下という極めて平坦な領域に、酸化物半導体層903の一部が形成されることにより、トランジスタ907が微細化される状況においても、短チャネル効果などの不具合を抑制し、良好な特性を有するトランジスタ907を提供することが可能である。
図1(B)におけるトランジスタ907と、図1(A)におけるトランジスタ207の相違点の一は、上記トランジスタのチャネル形成領域下に存在する絶縁層(つまり絶縁層201aまたは絶縁層901)の角が除去されているか否かである。つまり、図1(A)におけるトランジスタ207では、絶縁層201aの角が残っており、図1(B)におけるトランジスタ907では、絶縁層901の角が取れて丸くなっている。チャネル形成領域下に存在する絶縁層として角の取れた絶縁層を形成するためには、例えば、絶縁層に対しエッチング処理を行えばよい。
図1(B)の構成に起因する効果は、図1(A)のものと同様である。すなわち、極めて平坦な領域にトランジスタ907のチャネル形成領域が設けられることになるため、トランジスタ907が微細化される状況においても、短チャネル効果などの不具合を抑制し、良好な特性を有するトランジスタ907を提供することが可能になる。また、被形成表面の平坦性を高めることで、酸化物半導体層903の膜厚分布を均一化して、トランジスタ907の特性を向上させることができる。また、極端に大きな高低差に起因して生じうる被覆性の低下を抑制し、酸化物半導体層903の断線や接続不良を防止することができる。また、上述のような、絶縁層901による僅かな高低差に起因して、酸化物半導体層903の一部に高抵抗な領域が設けられることになるため、トランジスタ907における電界の集中を緩和して、短チャネル効果を抑制することが可能である。
さらに、トランジスタ907では、絶縁層901の角が除去されているため、酸化物半導体層903の断線や接続不良をより防止できると共に、電界の集中を一層緩和することができる。
〈半導体装置の作製方法の例〉
次に、上記半導体装置の作製方法の例について、図2、図3を参照して説明する。ここで、図2、図3は、図1(A)に示すトランジスタ207の作製方法の例を示す図である。
まず、絶縁表面を有する基体200上に、絶縁膜201およびマスク202aを形成する(図2(A)参照)。
基体200として使用できるものに大きな制限はないが、少なくとも、後の加熱処理に耐えうる程度の耐熱性を有していることが必要となる。例えば、ガラス基板、セラミック基板、石英基板、サファイア基板などが使える。また、絶縁表面を有していれば、シリコンや炭化シリコンなどの単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムなどの化合物半導体基板、SOI基板などを基体として適用することが可能であり、さらに、これらの基板上に半導体素子が設けられているものを基体として用いてもよい。また、基体200上には下地膜が形成されていても良い。
なお、基体200の被形成表面は、十分に平坦な表面であることが望ましい。例えば、その二乗平均平方根(RMS)粗さが1nm以下(好ましくは、0.5nm以下)である被形成表面を適用する。このような表面にトランジスタ207を形成することで、その特性を十分に向上させることができる。なお、基体200の被形成表面が平坦性に乏しい場合には、当該表面にCMP(化学的機械研磨)処理やエッチング処理などを適用して、当該平坦性を上述の数値範囲に収めることが望ましい。なお、CMP処理の詳細については、後の記載を参酌できる。
絶縁膜201は、酸化シリコン、酸窒化シリコン、窒化シリコン、酸化アルミニウム、酸化ガリウム等の無機絶縁材料を含む材料を用いて形成することができる。絶縁膜201には後に酸化物半導体層203が接することになる。絶縁膜201の形成方法に特に限定はないが、酸化物半導体層203と接することを考慮すれば、水素が十分に低減された方法によって形成するのが望ましい。このような方法としては、例えば、スパッタリング法がある。もちろん、プラズマCVD法をはじめとする他の成膜法を用いても良い。
なお、絶縁膜201の表面は、十分に平坦な表面であることが望ましい。例えば、その二乗平均平方根(RMS)粗さが1nm以下(好ましくは、0.5nm以下)とする。このような表面に酸化物半導体層203を形成することで、その特性を十分に向上させることができる。なお、絶縁膜201の表面が平坦性に乏しい場合には、当該表面にCMP(化学的機械研磨)処理やエッチング処理などを適用して、当該平坦性を上述の数値範囲に収めることが望ましい。なお、CMP処理の詳細については、後の記載を参酌できる。
マスク202aは、フォトレジストなどの材料を用い、フォトリソグラフィ法などによって形成することができる。
なお、十分に微細なパターンのマスクを形成できるのであれば、インクジェット法などの他の方法を用いてマスク202aを形成しても良い。この場合には、マスク202aの材料として、フォトレジストなどの感光性を有する材料を用いる必要はない。
次に、マスク202aにスリミング処理を行って、より微細なパターンを有するマスク202bを形成する(図2(B)参照)。
スリミング処理としては、例えば、ラジカル状態の酸素(酸素ラジカル)などを用いるアッシング処理を適用することができる。ただし、スリミング処理は、マスク202aをより微細なパターンに加工できる処理であれば、上述のアッシング処理に限定する必要はない。また、形成されるマスク202bによってトランジスタのチャネル長(L)が決定されることになるから、当該スリミング処理としては、制御性の良い処理を適用することが望ましい。
上述のスリミング処理の結果、マスク202bを、露光機の解像限界の1/2以下、好ましくは1/3以下の線幅まで微細化することが可能である。例えば、線幅は、30nm以上2000nm(2μm)以下、好ましくは50nm以上350nm以下とすることができる。これにより、トランジスタのさらなる微細化を達成することが可能である。
次に、マスク202bを用いて、絶縁膜201を加工し、絶縁層201aを形成する(図2(C)参照)。
絶縁膜201の絶縁層201aへの加工は、例えば、エッチング処理によって行うことができる。エッチング処理としては、ドライエッチング処理、ウェットエッチング処理のいずれを適用しても良いが、微細化のためには、制御性の良いドライエッチングを用いるのが好適である。また、形成される絶縁層201aがテーパー形状となるように行っても良い。テーパー角は、例えば、30°以上60°以下とすることができる。
上述のように形成された絶縁層201aによって、トランジスタ207のチャネル長(L)が決定される。絶縁層201aの大きさはマスク202bと同程度であるから、トランジスタのチャネル長(L)は30nm以上2000nm(2μm)以下、好ましくは50nm以上350nm以下となる。
次に、絶縁層201aを覆うように、酸化物半導体層203を形成する(図2(D)参照)。
酸化物半導体層203は、四元系金属酸化物であるIn−Sn−Ga−Zn系や、三元系金属酸化物であるIn−Ga−Zn系、In−Sn−Zn系、In−Al−Zn系、Sn−Ga−Zn系、Al−Ga−Zn系、Sn−Al−Zn系や、二元系金属酸化物であるIn−Zn系、Sn−Zn系、Al−Zn系、Zn−Mg系、Sn−Mg系、In−Mg系や、In系、Sn系、Zn系などを用いて形成することができる。
酸化物半導体としてIn−Zn−O系の材料を用いる場合、用いるターゲットの組成比は、原子数比で、In:Zn=50:1〜1:2(モル数比に換算するとIn:ZnO=25:1〜1:4)、好ましくはIn:Zn=20:1〜1:1(モル数比に換算するとIn:ZnO=10:1〜1:2)、さらに好ましくはIn:Zn=15:1〜1.5:1(モル数比に換算するとIn:ZnO=15:2〜3:4)とする。例えば、In−Zn系酸化物半導体の形成に用いるターゲットは、原子数比がIn:Zn:O=X:Y:Zのとき、Z>1.5X+Yとする。
In−Ga−Zn系の酸化物半導体材料は、無電界時の抵抗が十分に高いためオフ電流を十分に小さくすることが可能であり、また、電界効果移動度も高いため、半導体装置に用いる半導体材料としては好適である。In−Ga−Zn系酸化物半導体とは、インジウム(In)、ガリウム(Ga)、亜鉛(Zn)を有する酸化物半導体、という意味であり、その組成比は問わない。
In−Ga−Zn系の酸化物半導体材料の代表例としては、InGaO(ZnO)(m>0)で表記されるものがある。また、Gaに代えてMの表記を用い、InMO(ZnO)(m>0)のように表記される酸化物半導体材料がある。ここで、Mは、ガリウム(Ga)、アルミニウム(Al)、鉄(Fe)、ニッケル(Ni)、マンガン(Mn)、コバルト(Co)などから選ばれた一の金属元素または複数の金属元素を示す。例えば、Mとしては、Ga、GaおよびAl、GaおよびFe、GaおよびNi、GaおよびMn、GaおよびCoなどを適用することができる。なお、上述の組成は結晶構造から導き出されるものであり、あくまでも一例に過ぎないことを付記する。
酸化物半導体層203をスパッタリング法で作製するためのターゲットとしては、In:Ga:Zn=1:x:y(xは0以上、yは0.5以上5以下)の組成式で表されるものを用いるのが好適である。例えば、In:Ga:Zn=1:1:1[atom比](x=1、y=1)、(すなわち、In:Ga:ZnO=1:1:2[mol数比])の組成比を有するターゲットなどを用いることができる。また、In:Ga:Zn=1:1:0.5[atom比](x=1、y=0.5)の組成比を有するターゲットや、In:Ga:Zn=1:1:2[atom比](x=1、y=2)の組成比を有するターゲットや、In:Ga:Zn=1:0:1[atom比](x=0、y=1)の組成比を有するターゲットを用いることもできる。
本実施の形態では、非晶質構造の酸化物半導体層203を、In−Ga−Zn系の金属酸化物ターゲットを用いたスパッタリング法により形成することとする。また、その厚さは、1nm以上100nm以下、好ましくは2nm以上50nm以下、より好ましくは3nm以上30nm以下とする。
金属酸化物ターゲット中の金属酸化物の相対密度は80%以上、好ましくは95%以上、さらに好ましくは99.9%以上である。相対密度の高い金属酸化物ターゲットを用いることにより、緻密な構造の酸化物半導体層を形成することが可能である。
酸化物半導体層203の形成雰囲気は、希ガス(代表的にはアルゴン)雰囲気、酸素雰囲気、または、希ガス(代表的にはアルゴン)と酸素との混合雰囲気とするのが好適である。具体的には、例えば、水素、水、水酸基、水素化物などの不純物が、濃度1ppm以下(望ましくは濃度10ppb以下)にまで除去された高純度ガス雰囲気を用いるのが好適である。
酸化物半導体層203の形成の際には、例えば、減圧状態に保持された処理室内に被処理物を保持し、被処理物の温度が100℃以上550℃未満、好ましくは200℃以上400℃以下となるように被処理物を熱する。または、酸化物半導体層203の形成の際の被処理物の温度は、室温(15℃以上35℃以下)としてもよい。そして、処理室内の水分を除去しつつ、水素や水などが除去されたスパッタガスを導入し、上記ターゲットを用いて酸化物半導体層203を形成する。被処理物を熱しながら酸化物半導体層203を形成することにより、酸化物半導体層203に含まれる不純物を低減することができる。また、スパッタリングによる損傷を軽減することができる。処理室内の水分を除去するためには、吸着型の真空ポンプを用いることが好ましい。例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプなどを用いることができる。また、ターボポンプにコールドトラップを加えたものを用いてもよい。クライオポンプなどを用いて排気することで、処理室から水素や水などを除去することができるため、酸化物半導体層中の不純物濃度を低減できる。
酸化物半導体層203の形成は、例えば、被処理物とターゲットの間との距離が170mm、圧力が0.4Pa、直流(DC)電力が0.5kW、雰囲気が酸素(酸素100%)雰囲気、またはアルゴン(アルゴン100%)雰囲気、または酸素とアルゴンの混合雰囲気、といった条件のもとで行うことが出来る。なお、パルス直流(DC)電源を用いると、パーティクルを低減でき、膜厚分布も均一となるため好ましい。酸化物半導体層203の厚さは、1nm以上100nm以下、好ましくは2nm以上50nm以下、より好ましくは3nm以上30nm以下とする。開示する発明に係る構成を採用することで、このような厚さの酸化物半導体層203を用いる場合であっても、微細化に伴う短チャネル効果を抑制することが可能である。ただし、適用する酸化物半導体材料や、半導体装置の用途などにより適切な厚さは異なるから、その厚さは、用いる材料や用途などに応じて選択することもできる。なお、開示する発明の一態様では、酸化物半導体層203の形成表面を十分に平坦化している。このため、薄い酸化物半導体層203であっても、好適に形成することが可能である。
なお、酸化物半導体層203をスパッタリング法により形成する前には、アルゴンガスを導入してプラズマを発生させる逆スパッタを行い、形成表面(例えば、絶縁層201aや基体200の表面)の付着物を除去しても良い。ここで、逆スパッタとは、通常のスパッタリングにおいては、スパッタターゲットにイオンを衝突させるところを、逆に、処理表面にイオンを衝突させることによってその表面を改質する方法のことをいう。処理表面にイオンを衝突させる方法としては、アルゴン雰囲気下で処理表面側に高周波電圧を印加して、被処理物付近にプラズマを生成する方法などがある。なお、アルゴン雰囲気に代えて窒素、ヘリウム、酸素などによる雰囲気を適用してもよい。
酸化物半導体層203の形成後には、酸化物半導体層203に対して熱処理(第1の熱処理)を行うことが望ましい。この第1の熱処理によって酸化物半導体層203中の、過剰な水素(水や水酸基を含む)を除去し、酸化物半導体層203の構造を整え、エネルギーギャップ中の欠陥準位を低減することができる。第1の熱処理の温度は、例えば、300℃以上550℃未満、または400℃以上500℃以下とする。
熱処理は、例えば、抵抗発熱体などを用いた電気炉に被処理物を導入し、窒素雰囲気下、450℃、1時間の条件で行うことができる。この間、酸化物半導体層は大気に触れさせず、水や水素の混入が生じないようにする。
熱処理装置は電気炉に限られず、加熱されたガスなどの媒体からの熱伝導、または熱輻射によって、被処理物を加熱する装置を用いても良い。例えば、GRTA(Gas Rapid Thermal Anneal)装置、LRTA(Lamp Rapid Thermal Anneal)装置等のRTA(Rapid Thermal Anneal)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライドランプ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ランプなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置である。GRTA装置は、高温のガスを用いて熱処理を行う装置である。ガスとしては、アルゴンなどの希ガス、または窒素のような、熱処理によって被処理物と反応しない不活性気体が用いられる。
例えば、第1の熱処理として、熱せられた不活性ガス雰囲気中に被処理物を投入し、数分間熱した後、当該不活性ガス雰囲気から被処理物を取り出すGRTA処理を行ってもよい。GRTA処理を用いると短時間での高温熱処理が可能となる。また、被処理物の耐熱温度を超える温度条件であっても適用が可能となる。なお、処理中に、不活性ガスを、酸素を含むガスに切り替えても良い。酸素を含む雰囲気において第1の熱処理を行うことで、酸素欠損に起因するエネルギーギャップ中の欠陥準位を低減することができるためである。
なお、不活性ガス雰囲気としては、窒素、または希ガス(ヘリウム、ネオン、アルゴン等)を主成分とする雰囲気であって、水、水素などが含まれない雰囲気を適用するのが望ましい。例えば、熱処理装置に導入する窒素や、ヘリウム、ネオン、アルゴン等の希ガスの純度を、6N(99.9999%)以上、好ましくは7N(99.99999%)以上(すなわち、不純物濃度が1ppm以下、好ましくは0.1ppm以下)とする。
いずれにしても、第1の熱処理によって不純物を低減し、I型(真性半導体)またはI型に限りなく近い酸化物半導体層を形成することで、極めて優れた特性のトランジスタを実現することができる。
ところで、上述の熱処理(第1の熱処理)には水素や水などを除去する効果があるから、当該熱処理を、脱水化処理や、脱水素化処理などと呼ぶこともできる。当該脱水化処理や、脱水素化処理は、酸化物半導体層203の形成後やゲート絶縁層の形成後、ゲート電極の形成後、などのタイミングにおいて行うことも可能である。また、このような脱水化処理、脱水素化処理は、一回に限らず複数回行っても良い。
酸化物半導体層203は、例えば、膜状の酸化物半導体を形成した後、エッチングによって島状に分離し形成する。エッチングは、上記熱処理の前、または上記熱処理の後のいずれにおいて行っても良い。また、素子の微細化という観点からはドライエッチングを用いるのが好適であるが、ウェットエッチングを用いても良い。エッチングガスやエッチング液については被エッチング材料に応じて適宜選択することができる。
導電膜204は、スパッタリング法をはじめとするPVD法や、プラズマCVD法などのCVD法を用いて形成することができる。また、導電膜204の材料としては、アルミニウム、クロム、タンタル、チタン、モリブデン、タングステンから選ばれた元素や、上述した元素を成分とする合金等を用いることができる。マンガン、マグネシウム、ジルコニウム、ベリリウム、ネオジム、スカンジウムのいずれか、またはこれらを複数組み合わせた材料を用いてもよい。
導電膜204は、単層構造であっても良いし、2層以上の積層構造としてもよい。例えば、チタン膜や窒化チタン膜の単層構造、シリコンを含むアルミニウム膜の単層構造、アルミニウム膜上にチタン膜が積層された2層構造、窒化チタン膜上にチタン膜が積層された2層構造、チタン膜とアルミニウム膜とチタン膜とが積層された3層構造などが挙げられる。
また、導電膜204は、導電性の金属酸化物を用いて形成しても良い。導電性の金属酸化物としては酸化インジウム(In)、酸化スズ(SnO)、酸化亜鉛(ZnO)、酸化インジウム酸化スズ合金(In−SnO、ITOと略記する場合がある)、酸化インジウム酸化亜鉛合金(In−ZnO)、または、これらの金属酸化物材料にシリコン若しくは酸化シリコンを含有させたものを用いることができる。
なお、後の研磨処理との関係から、導電膜204は、酸化物半導体層203の最上部と基体200の被形成表面との距離よりも厚くすることが求められる点に留意すべきである。
次に、導電膜204に研磨処理を行って、酸化物半導体層203とほぼ同じ高さの導電膜204aを形成する(図3(A)参照)。この場合、当該高さの差は、5nm未満程度とすると好ましい。
研磨処理としては、例えば、CMP処理(化学的機械的研磨処理)を適用することができる。ここで、CMP処理とは、被加工物の表面を化学的・機械的な複合作用により平坦化する手法である。より具体的には、研磨ステージの上に研磨布を貼り付け、被加工物と研磨布との間にスラリー(研磨剤)を供給しながら研磨ステージと被加工物とを各々回転または揺動させて、被加工物の表面を、スラリーと被加工物表面との間での化学反応と、研磨布と被加工物との機械的研磨の作用により、被加工物の表面を研磨する方法である。
上記CMP処理によって、導電膜204a表面の二乗平均平方根(RMS)粗さを1nm以下(好ましくは0.5nm以下)とすることができる。また、当該CMP処理では、酸化物半導体層203の表面の一部(最上部に位置する面)についても研磨される。これによって、酸化物半導体層203表面の一部の二乗平均平方根(RMS)粗さも1nm以下(好ましくは0.5nm以下)とすることが可能である。
なお、研磨処理としてのCMP処理は、1回のみ行ってもよいし、複数回行ってもよい。複数回に分けてCMP処理を行う場合は、高い研磨レートで一次研磨を行った後、低い研磨レートで仕上げ研磨を行うのが好ましい。このように研磨レートの異なる研磨を組み合わせることによって、導電膜204aおよび酸化物半導体層203の表面の平坦性をさらに向上させることができる。
また、研磨処理としては、CMP処理とエッチング処理とを組み合わせた処理を適用しても良い。
このような研磨処理を行うことにより、酸化物半導体層203のチャネル部分の表面の平坦性を向上させ、トランジスタ207の特性を向上させることができる。
次に、導電膜204aにエッチング処理を行って、酸化物半導体層203の最上部の表面を突出させ、ソース電極およびドレイン電極である導電層204bを形成する(図3(B)参照)。
エッチング処理としては、ドライエッチング処理、ウェットエッチング処理のいずれか一方または双方を適用することができる。
ここで、導電層204bと酸化物半導体層203とで形成される段差は、5nm以上20nm以下とすることが望ましい。当該段差によって酸化物半導体層203における電流のパスが延長され、また、酸化物半導体層203と導電層204eの接触面積が小さくなることで電流のパスの抵抗値が増すことになる。これにより、トランジスタ207における電界の集中を緩和して、短チャネル効果を抑制することが可能となるのである。
なお、上記エッチング処理の後にさらにエッチング処理を行って、導電層204bを所望のパターンに加工しても良い。パターン加工に係るエッチング処理の詳細は、上述のエッチング処理などと同様である。
次に、酸化物半導体層203の表面の一部および導電層204bの表面に接するように、ゲート絶縁膜として機能する絶縁膜205を形成する(図3(C)参照)。
絶縁膜205は、CVD法やスパッタリング法等を用いて形成することができる。また、絶縁膜205は、酸化シリコン、窒化シリコン、酸窒化シリコン、酸化アルミニウム、酸化ガリウム、酸化タンタル、酸化ハフニウム、酸化イットリウム、ハフニウムシリケート(HfSixOy(x>0、y>0))、窒素が添加されたハフニウムシリケート(HfSixOy(x>0、y>0))、窒素が添加されたハフニウムアルミネート(HfAlxOy(x>0、y>0))、などを含むように形成するのが好適である。絶縁膜205は、単層構造としても良いし、積層構造としても良い。また、その厚さは特に限定されないが、半導体装置を微細化する場合には、トランジスタの動作を確保するために薄くするのが望ましい。例えば、酸化シリコンを用いる場合には、1nm以上100nm以下、好ましくは10nm以上50nm以下とすることができる。
上述のように、絶縁膜205を薄くすると、トンネル効果などに起因するゲートリークが問題となる。ゲートリークの問題を解消するには、絶縁膜205に、酸化ハフニウム、酸化タンタル、酸化イットリウム、ハフニウムシリケート(HfSixOy(x>0、y>0))、窒素が添加されたハフニウムシリケート(HfSixOy(x>0、y>0))、窒素が添加されたハフニウムアルミネート(HfAlxOy(x>0、y>0))、などの高誘電率(high−k)材料を用いると良い。high−k材料を絶縁膜205に用いることで、電気的特性を確保しつつ、ゲートリークを抑制するために膜厚を大きくすることが可能になるからである。例えば、酸化ハフニウムは比誘電率が15程度であり、酸化シリコンの3〜4と比較して非常に大きな値を有しているため、ゲート絶縁膜の材料として好ましい。なお、high−k材料を含む膜と、酸化シリコン、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウムなどのいずれかを含む膜との積層構造としてもよい。
絶縁膜205の形成後には、不活性ガス雰囲気下、または酸素雰囲気下で第2の熱処理を行うのが望ましい。熱処理の温度は、200℃以上450℃以下、望ましくは250℃以上350℃以下である。例えば、窒素雰囲気下で250℃、1時間の熱処理を行えばよい。第2の熱処理を行うことによって、トランジスタの電気的特性のばらつきを小さくすることができる。また、絶縁膜205が酸素を含む場合、酸化物半導体層203に酸素を供給し、該酸化物半導体層203の酸素欠損を補填して、I型(真性半導体)またはI型に限りなく近い酸化物半導体層203を形成することもできる。
なお、本実施の形態では、絶縁膜205の形成後に第2の熱処理を行っているが、第2の熱処理のタイミングはこれに限定されない。例えば、ゲート電極の形成後に第2の熱処理を行っても良い。また、第1の熱処理に続けて第2の熱処理を行っても良いし、第1の熱処理に第2の熱処理を兼ねさせても良いし、第2の熱処理に第1の熱処理を兼ねさせても良い。
上述のように、第1の熱処理と第2の熱処理の少なくとも一方を適用することで、酸化物半導体層203を、その主成分以外の不純物が極力含まれないように高純度化することができる。
次に、絶縁膜205上にゲート電極として機能する導電層206を形成する(図3(D)参照)。さらに、絶縁膜205、導電層206などを覆うように、絶縁膜101および絶縁膜103を形成してもよい(図1(A)参照)。
導電層206は、絶縁膜205上に導電膜を形成した後に、当該導電膜を選択的にエッチングすることによって形成することができる。導電層206となる導電膜は、スパッタリング法をはじめとするPVD法や、プラズマCVD法などのCVD法を用いて形成することができる。作製方法や材料の詳細は、前述の導電層の場合と同様であり、これらの記載を参酌できる。なお、ここでは、導電層206の一部が導電層204bと重畳する構造を採用しているが、開示する発明はこれに限定されない。
絶縁膜101および絶縁膜103は、PVD法やCVD法などを用いて形成することができる。また、酸化シリコン、酸窒化シリコン、窒化シリコン、酸化ハフニウム、酸化アルミニウム、酸化ガリウム等の無機絶縁材料を用いて形成することができる。
なお、絶縁膜101や絶縁膜103には、誘電率の低い材料や、誘電率の低い構造(多孔性の構造など)を用いることが望ましい。絶縁膜101や絶縁膜103の誘電率を低くすることにより、配線や電極などの間に生じる容量を低減し、動作の高速化を図ることができるためである。
なお、本実施の形態では、絶縁膜101と絶縁膜103の積層構造としているが、開示する発明の一態様はこれに限定されない。絶縁膜は1層であっても良いし、3層以上の積層構造としても良い。また、絶縁膜を設けない構成とすることも可能である。
なお、上記絶縁膜103は、その表面が平坦になるように形成することが望ましい。表面が平坦になるように絶縁膜103を形成することで、半導体装置を微細化した場合などにおいても、絶縁膜103上に、電極や配線などを好適に形成することができるためである。なお、絶縁膜103の平坦化は、CMP(化学的機械的研磨)などの方法を用いて行うことができる。
以上により、高純度化された酸化物半導体層203を用いたトランジスタ207が完成する(図1(A)参照)。
なお、上記工程の後に、各種配線や電極などを形成しても良い。配線や電極は、導電膜を形成後に当該導電膜の一部を除去する方法、ダマシン法、またはデュアルダマシン法などにより形成できる。
つづいて、トランジスタ207の他の作製方法について、図4に沿って説明する。図2(E)の状態までは前述の作製工程と同様であるため、その後の工程について述べる。
まず、導電膜204の上に液状のガラスや液状のフォトレジストなどを加え、スピンコート法やインクジェット法などにより膜400を形成する(図4(A)参照)。膜400は、作製中のトランジスタの最表面を平坦化する目的で形成する。そのため、本明細書中では、膜400を平坦化膜と呼称する。また、膜400は、さらに光や熱による処理を行って、硬化または固化させてもよい。
その後、酸化物半導体層203の最上部の表面が露出する程度までエッチング処理を行い、導電膜204から導電膜204cを形成する(図4(B)参照)。さらにエッチング処理を進め、導電膜204cのみを薄くすることにより、導電層204dを形成する(図4(C)参照)。これにより、導電層204dの表面と、酸化物半導体層203の表面の一部とで段差部を形成する。当該エッチング処理は二段階に行ったが、一度に行ってもよい。
ここで、導電層204dと酸化物半導体層203とで形成される段差は、5nm以上20nm以下とすることが望ましい。当該段差によって酸化物半導体層203における電流のパスが延長され、また、酸化物半導体層203と導電層204eの接触面積が小さくなることで電流のパスの抵抗値が増すことになる。これにより、トランジスタ207における電界の集中を緩和して、短チャネル効果を抑制することが可能となるのである。
つづいて、前述と同様の工程を経ることにより、絶縁膜205(図4(D)参照)と導電層206(図4(E)参照)を形成し、トランジスタ207を得る。
上述のように、開示する発明の一態様では、マスクを形成した後のスリミング処理によって、マスクパターンの一層の微細化を行っている。これにより、用いる基板の種類にかかわらず、トランジスタの十分な微細化を達成することが可能である。つまり、酸化物半導体のメリットを十分に生かした半導体装置を提供することができる。
また、二乗平均平方根(RMS)粗さが1nm以下という極めて平坦な領域にトランジスタ207を形成することで、トランジスタ207が微細化されても、短チャネル効果などの不具合を防止し、良好な特性を有するトランジスタ207を得ることが可能である。
また、被形成表面の平坦性を高めることで、酸化物半導体層203の膜厚分布を均一化して、トランジスタ207の特性を向上させることができる。また、極端に大きな高低差に起因して生じうる被覆性の低下を抑制し、酸化物半導体層203の断線や接続不良を防止することができる。
このように、開示する発明の一態様によって、不良を抑制しつつ、または、良好な特性を維持しつつ、微細化を達成した半導体装置を提供することができる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態2)
本実施の形態では、開示する発明の別の一態様に係る半導体装置の構成およびその作製方法について、図5乃至図7を参照して説明する。
〈半導体装置の構成例〉
図5は、半導体装置の構成の一例である。図5(A)には、半導体装置の断面を、図5(B)には、半導体装置の平面を、図5(C)には半導体装置の回路構成を、それぞれ示す。なお、当該半導体装置の動作の詳細については後の実施の形態において詳述するから、本実施の形態では主として半導体装置の構成について述べるものとする。なお、図5に示す半導体装置は、所定の機能を有する半導体装置の一例であって、開示する発明の半導体装置をもれなく表現したものではない。開示する発明に係る半導体装置は、電極の接続関係等を適宜変更して、その他の機能を有することが可能である。
図5(A)は、図5(B)のA1−A2およびB1−B2における断面に相当する。図5(A)および図5(B)に示される半導体装置は、先の実施の形態で説明したトランジスタと同様のトランジスタ162に加え、トランジスタ162下部のトランジスタ160、および容量素子164を備えている。
ここで、トランジスタ162の半導体材料とトランジスタ160の半導体材料とは異なる材料とすることが望ましい。例えば、トランジスタ162の半導体材料を酸化物半導体とし、トランジスタ160の半導体材料を酸化物半導体以外の半導体材料(シリコンなど)とすることができる。酸化物半導体を用いたトランジスタは、その特性により長時間の電荷保持を可能とする。一方で、酸化物半導体以外の材料を用いたトランジスタは、高速動作が容易である。
図5におけるトランジスタ160は、半導体材料(例えば、シリコンなど)を含む基体100に設けられたチャネル形成領域116と、チャネル形成領域116を挟むように設けられた不純物領域120と、不純物領域120に接する金属化合物領域124と、チャネル形成領域116上に設けられたゲート絶縁膜108と、ゲート絶縁膜108上に設けられたゲート電極110と、を有する。なお、図において、明示的にはソース電極やドレイン電極を有さない場合があるが、便宜上、このような状態を含めてトランジスタと呼ぶ場合がある。また、この場合、トランジスタの接続関係を説明するために、ソース領域やドレイン領域を含めてソース電極やドレイン電極と表現することがある。つまり、本明細書において、ソース電極の記載には、ソース領域が、ドレイン電極の記載には、ドレイン領域が含まれうる。
また、基体100上にはトランジスタ160を囲むように素子分離絶縁膜106が設けられており、トランジスタ160を覆うように絶縁膜130が設けられている。なお、高集積化を実現するためには、図5に示すようにトランジスタ160がサイドウォール絶縁膜を有さない構成とすることが望ましい。一方で、トランジスタ160の特性を重視する場合には、ゲート電極110の側面にサイドウォール絶縁膜を設け、不純物濃度が異なる領域を含む不純物領域120を設けても良い。
図5におけるトランジスタ162の構成は、先の実施の形態におけるトランジスタ207の構成と同様である。すなわち、絶縁層143a上に酸化物半導体層144があり、酸化物半導体層144に接して、ソース電極またはドレイン電極として機能する導電層142cおよび導電層142dが、絶縁層143aを境に分かれて形成されている。さらに、それらの上には、ゲート絶縁膜146とゲート電極148aがある。さらにそれらの上に、絶縁膜150と絶縁膜152があり、トランジスタ162を覆っている。ただし、本実施の形態においては、トランジスタ162の導電層142cと、トランジスタ160のゲート電極110とは接続されている。なお、トランジスタ162に代えて、トランジスタ907を用いることができるのは言うまでもない。
図5における容量素子164は、導電層142c、ゲート絶縁膜146、および電極148b、で構成される。すなわち、導電層142cは、容量素子164の一方の電極として機能し、電極148bは、容量素子164の他方の電極として機能することになる。なお、電極148bは、トランジスタ162におけるゲート電極148aと同様の工程で形成される。
なお、容量が不要の場合は、容量素子164を設けない構成とすることも可能である。
本実施の形態では、トランジスタ162および容量素子164が、トランジスタ160と重畳するように設けられている。このような、レイアウトを採用することにより、高集積化が可能である。例えば、最小加工寸法をFとして、上記半導体装置の占める面積を15F〜25Fとすることが可能である。
なお、開示する発明に係る半導体装置の構成は、図5に示されるものに限定されない。開示する発明の一態様の技術的思想は、酸化物半導体をチャネル形成領域に含むトランジスタと、酸化物半導体以外の材料をチャネル形成領域に含むトランジスタと、を用いた積層構造を形成する点にあるから、電極の接続関係等の詳細については、適宜変更することができる。
〈半導体装置の作製方法の例〉
次に、上記半導体装置の作製方法の一例について図6および図7を用いて説明する。なお、トランジスタ162の作製方法は先の実施の形態と同様であるため、ここでは主として、トランジスタ160の作製方法について説明する。
まず、半導体材料を含む基体100を用意する(図6(A)参照)。半導体材料を含む基体100としては、シリコンや炭化シリコンなどの単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムなどの化合物半導体基板、SOI基板などを適用することができる。ここでは、半導体材料を含む基体100として、単結晶シリコン基板を用いる場合の一例について示すものとする。なお、一般に「SOI基板」は、絶縁表面上にシリコン半導体膜が設けられた構成の基板をいうが、本明細書等においては、絶縁表面上にシリコン以外の材料からなる半導体膜が設けられた構成の基板も含む概念として用いる。つまり、「SOI基板」が有する半導体膜は、シリコン半導体膜に限定されない。また、SOI基板には、ガラス基板などの絶縁基板上に絶縁膜を介して半導体膜が設けられた構成のものが含まれるものとする。
半導体材料を含む基体100として、特に、シリコンなどの単結晶半導体基板を用いる場合には、半導体装置の読み出し動作を高速化することができるため好適である。
なお、トランジスタのしきい値電圧を制御するために、後にトランジスタ160のチャネル形成領域116となる領域に、不純物元素を添加しても良い。ここでは、トランジスタ160のしきい値電圧が正となるように導電性を付与する不純物元素を添加する。半導体材料がシリコンの場合、該導電性を付与する不純物には、例えば、硼素、アルミニウム、ガリウムなどがある。なお、不純物元素の添加後には、加熱処理を行い、不純物元素の活性化や不純物元素の添加時に生じる欠陥の改善等を図ることが望ましい。
次いで、基体100上に、素子分離絶縁膜を形成するためのマスクとなる保護層102を形成する(図6(A)参照)。保護層102としては、例えば、酸化シリコンや窒化シリコン、酸化窒化シリコンなどを材料とする絶縁膜を用いることができる。
次に、上記の保護層102をマスクとしてエッチングを行い、保護層102に覆われていない領域(露出している領域)の、基体100の一部を除去する。これにより他の半導体領域と分離された半導体領域104が形成される(図6(B)参照)。当該エッチングには、ドライエッチングを用いるのが好適であるが、ウェットエッチングを用いても良い。エッチングガスやエッチング液については被エッチング材料に応じて適宜選択することができる。
次に、半導体領域104を覆うように絶縁膜を形成し、半導体領域104に重畳する領域の絶縁膜を選択的に除去することで、素子分離絶縁膜106を形成する(図6(C)参照)。当該絶縁膜は、酸化シリコンや窒化シリコン、酸窒化シリコンなどを用いて形成される。絶縁膜の除去方法としては、CMP(化学的機械的研磨)処理などの研磨処理やエッチング処理などがあるが、そのいずれを用いても良い。なお、半導体領域104の形成後、または、素子分離絶縁膜106の形成後には、上記保護層102を除去する。
次に、半導体領域104の表面に絶縁膜を形成し、当該絶縁膜上に導電材料を含む層を形成する。
絶縁膜は後のゲート絶縁膜となるものであり、例えば、半導体領域104表面の熱処理(熱酸化処理や熱窒化処理など)によって形成することができる。熱処理に代えて、高密度プラズマ処理を適用しても良い。高密度プラズマ処理は、例えば、He、Ar、Kr、Xeなどの希ガス、酸素、酸化窒素、アンモニア、窒素、水素などの混合ガスを用いて行うことができる。もちろん、CVD法やスパッタリング法等を用いて絶縁膜を形成しても良い。当該絶縁膜は、酸化シリコン、酸窒化シリコン、窒化シリコン、酸化ハフニウム、酸化アルミニウム、酸化タンタル、酸化イットリウム、ハフニウムシリケート(HfSixOy(x>0、y>0))、窒素が添加されたハフニウムシリケート(HfSixOy(x>0、y>0))、窒素が添加されたハフニウムアルミネート(HfAlxOy(x>0、y>0))等を含む単層構造または積層構造とすることが望ましい。また、絶縁膜の厚さは、例えば、1nm以上100nm以下、好ましくは10nm以上50nm以下とすることができる。
導電材料を含む層は、アルミニウムや銅、チタン、タンタル、タングステン等の金属材料を用いて形成することができる。また、多結晶シリコンなどの半導体材料を用いて、導電材料を含む層を形成しても良い。形成方法も特に限定されず、蒸着法、CVD法、スパッタリング法、スピンコート法などの各種成膜方法を用いることができる。なお、本実施の形態では、導電材料を含む層を、金属材料を用いて形成する場合の一例を示している。
その後、絶縁膜および導電材料を含む層を選択的にエッチングして、ゲート絶縁膜108、ゲート電極110を形成する(図6(C)参照)。
次に、半導体領域104の一部にリン(P)やヒ素(As)などを添加して、チャネル形成領域116および不純物領域120を形成する(図6(D)参照)。なお、ここではn型トランジスタを形成するためにリンやヒ素を添加しているが、p型トランジスタを形成する場合には、硼素(B)やアルミニウム(Al)などの不純物元素を添加すればよい。ここで、添加する不純物の濃度は適宜設定することができるが、半導体素子が高度に微細化される場合には、その濃度を高くすることが望ましい。
なお、ゲート電極110の周囲にサイドウォール絶縁膜を形成して、不純物元素が異なる濃度で添加された不純物領域を形成しても良い。
次に、ゲート電極110、不純物領域120等を覆うように金属層122を形成する(図7(A)参照)。当該金属層122は、真空蒸着法やスパッタリング法、スピンコート法などの各種成膜方法を用いて形成することができる。金属層122は、半導体領域104を構成する半導体材料と反応することによって低抵抗な金属化合物となる金属材料を用いて形成することが望ましい。このような金属材料としては、例えば、チタン、タンタル、タングステン、ニッケル、コバルト、白金等がある。
次に、熱処理を施して、上記金属層122と半導体材料とを反応させる。これにより、不純物領域120に接する金属化合物領域124が形成される(図7(A)参照)。なお、ゲート電極110として多結晶シリコンなどを用いる場合には、ゲート電極110の金属層122と接触する部分にも、金属化合物領域が形成されることになる。
上記熱処理としては、例えば、フラッシュランプの照射による熱処理を用いることができる。もちろん、その他の熱処理方法を用いても良いが、金属化合物の形成に係る化学反応の制御性を向上させるためには、ごく短時間の熱処理を実現できる方法を用いることが望ましい。なお、上記の金属化合物領域は、金属材料と半導体材料との反応により形成されるものであり、十分に導電性が高められた領域である。当該金属化合物領域を形成することで、電気抵抗を十分に低減させ、素子特性を向上させることができる。なお、金属化合物領域124を形成した後には、金属層122は除去する。
次に、上述の工程により形成された各構成を覆うように、絶縁膜130を形成する(図7(B)参照)。絶縁膜130は、酸化シリコン、酸窒化シリコン、窒化シリコン、酸化アルミニウム等の無機絶縁材料を含む材料を用いて形成することができる。特に、絶縁膜130に誘電率の低い(low−k)材料を用いることで、各種電極や配線の重なりに起因する容量を十分に低減することが可能になるため好ましい。なお、絶縁膜130には、これらの材料を用いた多孔性の絶縁膜を適用しても良い。多孔性の絶縁膜では、密度の高い絶縁膜と比較して誘電率が低下するため、電極や配線に起因する容量をさらに低減することが可能である。また、絶縁膜130は、ポリイミド、アクリル樹脂等の有機絶縁材料を用いて形成することも可能である。なお、ここでは、絶縁膜130を単層構造としているが、開示する発明の一態様はこれに限定されない。2層以上の積層構造としても良い。
以上により、半導体材料を含む基体100を用いたトランジスタ160が形成される(図7(B)参照)。このようなトランジスタ160は、高速動作が可能であるという特徴を有する。このため、当該トランジスタを読み出し用のトランジスタとして用いることで、情報の読み出しを高速に行うことができる。
その後、トランジスタ162および容量素子164の形成前の処理として、絶縁膜130にCMP処理を施して、ゲート電極110の上面を露出させる(図7(C)参照)。ゲート電極110の上面を露出させる処理としては、CMP処理の他にエッチング処理などを適用することも可能であるが、トランジスタ162の特性を向上させるために、絶縁膜130の表面は可能な限り平坦にしておくことが望ましい。例えば、絶縁膜130は、その表面の二乗平均平方根(RMS)粗さが1nm以下となるように平坦化する。このようにすることで、絶縁膜130上に形成される半導体装置の特性を向上することができる。
なお、上記の各工程の前後には、さらに電極や配線、半導体膜、絶縁膜などを形成する工程を含んでいても良い。例えば、配線の構造として、絶縁膜および導電膜の積層構造でなる多層配線構造を採用して、高度に集積化した半導体装置を実現することも可能である。
その後、トランジスタ162および容量素子164を形成することで、半導体装置が完成する。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態3)
本実施の形態では、開示する発明の一態様に係る半導体装置の応用例について、図8を参照して説明する。ここでは、記憶装置の一例について説明する。なお、回路図においては、酸化物半導体を用いたトランジスタであることを示すために、OSの符号を併せて付す場合がある。
図8(A−1)に示す、記憶装置として用いることができる半導体装置において、第1の配線(1st Line)とトランジスタ1000のソース電極(またはドレイン電極)とは、電気的に接続され、第2の配線(2nd Line)とトランジスタ1000のドレイン電極(またはソース電極)とは、電気的に接続されている。また、第3の配線(3rd Line)とトランジスタ1010のソース電極(またはドレイン電極)とは、電気的に接続され、第4の配線(4th Line)と、トランジスタ1010のゲート電極とは、電気的に接続されている。そして、トランジスタ1000のゲート電極と、トランジスタ1010のドレイン電極(またはソース電極)は、容量素子1020の電極の一方と電気的に接続され、第5の配線(5th Line)と、容量素子1020の電極の他方は電気的に接続されている。
ここで、トランジスタ1010には、酸化物半導体を用いたトランジスタが適用される。酸化物半導体を用いたトランジスタとしては、例えば、先の実施の形態で示したトランジスタを用いることができる。酸化物半導体を用いたトランジスタは、オフ電流が極めて小さいという特徴を有している。このため、トランジスタ1010をオフ状態とすることで、トランジスタ1000のゲート電極の電位を極めて長時間にわたって保持することが可能である。さらに、先の実施の形態に示すトランジスタを用いることにより、トランジスタ1010の短チャネル効果を抑制し、且つ微細化を達成することができる。そして、容量素子1020を有することにより、トランジスタ1000のゲート電極に与えられた電荷の保持が容易になり、また、保持された情報の読み出しが容易になる。ここで、容量素子1020としては、例えば、先の実施の形態で示した容量素子を用いることができる。
また、トランジスタ1000には、酸化物半導体以外の半導体材料を用いたトランジスタが適用される。酸化物半導体以外の半導体材料としては、例えば、シリコン、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、またはガリウムヒ素等を用いることができ、単結晶半導体を用いるのが好ましい。他に、有機半導体材料などを用いてもよい。このような半導体材料を用いたトランジスタは、高速動作が容易である。ここで、酸化物半導体以外の半導体材料を用いたトランジスタとしては、例えば、先の実施の形態で示したトランジスタを用いることができる。
また、図8(B)に示すように、容量素子1020を設けない構成とすることも可能である。
図8(A−1)に示す半導体装置では、トランジスタ1000のゲート電極の電位が保持可能という特徴を生かすことで、次のように、情報の書き込み、保持、読み出しが可能である。
はじめに、情報の書き込みおよび保持について説明する。まず、第4の配線の電位を、トランジスタ1010がオン状態となる電位にして、トランジスタ1010をオン状態とする。これにより、第3の配線の電位が、トランジスタ1000のゲート電極、および容量素子1020に与えられる。すなわち、トランジスタ1000のゲート電極には、所定の電荷が与えられる(書き込み)。ここでは、異なる二つの電位を与える電荷(以下、低電位を与える電荷を電荷Q、高電位を与える電荷を電荷Qという)のいずれかが与えられるものとする。なお、異なる三つまたはそれ以上の電位を与える電荷を適用して、記憶容量を向上させても良い。その後、第4の配線の電位を、トランジスタ1010がオフ状態となる電位にして、トランジスタ1010をオフ状態とすることにより、トランジスタ1000のゲート電極に与えられた電荷が保持される(保持)。
トランジスタ1010のオフ電流は極めて小さいから、トランジスタ1000のゲート電極の電荷は長時間にわたって保持される。
次に、情報の読み出しについて説明する。第1の配線に所定の電位(定電位)を与えた状態で、第5の配線に適切な電位(読み出し電位)を与えると、トランジスタ1000のゲート電極に保持された電荷量に応じて、第2の配線は異なる電位をとる。一般に、トランジスタ1000をnチャネル型とすると、トランジスタ1000のゲート電極に電荷Qが与えられている場合の見かけのしきい値Vth_Hは、トランジスタ1000のゲート電極に電荷Qが与えられている場合の見かけのしきい値Vth_Lより低くなるためである。ここで、見かけのしきい値電圧とは、トランジスタ1000を「オン状態」とするために必要な第5の配線の電位をいうものとする。したがって、第5の配線の電位を、見かけのしきい値Vth_HとVth_Lの中間の電位Vとすることにより、トランジスタ1000のゲート電極に与えられた電荷を判別できる。例えば、書き込みにおいて、電荷Qが与えられていた場合には、第5の配線の電位がV(>Vth_H)となれば、トランジスタ1000は「オン状態」となる。電荷Qが与えられていた場合には、第5の配線の電位がV(<Vth_L)となっても、トランジスタ1000は「オフ状態」のままである。このため、第2の配線の電位を見ることで、保持されている情報を読み出すことができる。
なお、メモリセルをアレイ状に配置して用いる場合には、所望のメモリセルの情報のみを読み出せることが必要になる。このように、所定のメモリセルの情報を読み出し、それ以外のメモリセルの情報を読み出さない場合には、読み出しの対象ではないメモリセルの第5の配線に対して、ゲート電極の状態にかかわらずトランジスタ1000が「オフ状態」となるような電位、つまり、見かけのしきい値Vth_Hより小さい電位を与えればよい。または、ゲート電極の状態にかかわらずトランジスタ1000が「オン状態」となるような電位、つまり、見かけのしきい値Vth_Lより大きい電位を第5の配線に与えればよい。
次に、情報の書き換えについて説明する。情報の書き換えは、上記情報の書き込みおよび保持と同様に行われる。つまり、第4の配線の電位を、トランジスタ1010がオン状態となる電位にして、トランジスタ1010をオン状態とする。これにより、第3の配線の電位(新たな情報に係る電位)が、トランジスタ1000のゲート電極および容量素子1020に与えられる。その後、第4の配線の電位を、トランジスタ1010がオフ状態となる電位にして、トランジスタ1010をオフ状態とすることにより、トランジスタ1000のゲート電極は、新たな情報に係る電荷が与えられた状態となる。
このように、開示する発明に係る半導体装置は、再度の情報の書き込みによって直接的に情報を書き換えることが可能である。このためフラッシュメモリなどにおいて必要とされる高電圧を用いてのフローティングゲートからの電荷の引き抜きが不要であり、消去動作に起因する動作速度の低下を抑制することができる。つまり、半導体装置の高速動作が実現される。
なお、トランジスタ1010のドレイン電極(またはソース電極)は、トランジスタ1000のゲート電極と電気的に接続されることにより、不揮発性メモリ素子として用いられるフローティングゲート型トランジスタのフローティングゲートと同等の作用を奏する。このため、図中、トランジスタ1010のドレイン電極(またはソース電極)とトランジスタ1000のゲート電極が電気的に接続される部位をフローティングゲート部FGと呼ぶ場合がある。トランジスタ1010がオフの場合、当該フローティングゲート部FGは絶縁体中に埋設されたと見ることができ、フローティングゲート部FGには電荷が保持される。酸化物半導体を用いたトランジスタ1010のオフ電流は、シリコン半導体などで形成されるトランジスタの10万分の1以下であるため、トランジスタ1010のリークによる、フローティングゲート部FGに蓄積される電荷の消失を無視することが可能である。つまり、酸化物半導体を用いたトランジスタ1010により、電力の供給が無くても情報の保持が可能な不揮発性の記憶装置を実現することが可能である。
例えば、トランジスタ1010の室温でのオフ電流が10zA(1zA(ゼプトアンペア)は1×10−21A)以下であり、容量素子1020の容量値が10fF程度である場合には、少なくとも10秒以上のデータ保持が可能である。なお、当該保持時間が、トランジスタ特性や容量値によって変動することはいうまでもない。
また、この場合、従来のフローティングゲート型トランジスタにおいて指摘されているゲート絶縁膜(トンネル絶縁膜)の劣化という問題が存在しない。つまり、従来問題とされていた、電子をフローティングゲートに注入する際のゲート絶縁膜の劣化という問題を解消することができる。これは、原理的な書き込み回数の制限が存在しないことを意味するものである。また、従来のフローティングゲート型トランジスタにおいて書き込みや消去の際に必要であった高電圧も不要である。
図8(A−1)に示す半導体装置は、当該半導体装置を構成するトランジスタなどの要素が抵抗および容量を含むものとして、図8(A−2)のように考えることが可能である。つまり、図8(A−2)では、トランジスタ1000および容量素子1020が、それぞれ、抵抗および容量を含んで構成されると考えていることになる。R1およびC1は、それぞれ、容量素子1020の抵抗値および容量値であり、抵抗値R1は、容量素子1020を構成する絶縁膜による抵抗値に相当する。また、R2およびC2は、それぞれ、トランジスタ1000の抵抗値および容量値であり、抵抗値R2はトランジスタ1000がオン状態の時のゲート絶縁膜による抵抗値に相当し、容量値C2はいわゆるゲート容量(ゲート電極と、ソース電極またはドレイン電極との間に形成される容量、及び、ゲート電極とチャネル形成領域との間に形成される容量)の容量値に相当する。
トランジスタ1010がオフ状態にある場合のソース電極とドレイン電極の間の抵抗値(実効抵抗とも呼ぶ)をROSとすると、トランジスタ1010のゲートリークが十分に小さい条件において、抵抗値R1および抵抗値R2が、共にROS以上である場合には、電荷の保持期間(情報の保持期間ということもできる)は、主としてトランジスタ1010のオフ電流によって決定されることになる。
逆に、当該条件を満たさない場合には、トランジスタ1010のオフ電流が十分に小さくても、保持期間を十分に確保することが困難になる。トランジスタ1010のオフ電流以外のリーク電流(例えば、ソース電極とゲート電極の間において生じるリーク電流等)が大きいためである。このことから、本実施の形態において開示する半導体装置は、上述の関係を満たすことが望ましいといえる。
一方で、容量値C1は容量値C2以上であることが望ましい。容量値C1を大きくすることで、第5の配線によってフローティングゲート部FGの電位を制御する際に、第5の配線の電位を効率よくフローティングゲート部FGに与えることができるようになり、第5の配線に与える電位間(例えば、読み出しの電位と、非読み出しの電位)の電位差を低く抑えることができるためである。
上述の関係を満たすことで、より好適な半導体装置を実現することが可能である。なお、抵抗値R1および抵抗値R2は、トランジスタ1000のゲート絶縁膜や容量素子1020の絶縁膜によって制御される。容量値C1および容量値C2についても同様である。よって、ゲート絶縁膜の材料や厚さなどを適宜設定し、上述の関係を満たすことが望ましい。
本実施の形態で示す半導体装置においては、フローティングゲート部FGが、フラッシュメモリ等のフローティングゲート型のトランジスタのフローティングゲートと同等の作用をするが、本実施の形態のフローティングゲート部FGは、フラッシュメモリ等のフローティングゲートと本質的に異なる特徴を有する。フラッシュメモリでは、コントロールゲートに印加される電圧が高いため、その電位の影響が、隣接するセルのフローティングゲートにおよぶことを防ぐために、セルとセルとの間隔をある程度保つ必要が生じる。このことは、半導体装置の高集積化を阻害する要因の一つである。そして、当該要因は、高電界をかけてトンネル電流を発生させるというフラッシュメモリの根本的な原理に起因するものである。
また、フラッシュメモリの上記原理によって、絶縁膜の劣化が進行し、書き換え回数の限界(10〜10回程度)という別の問題も生じる。
開示する発明に係る半導体装置は、酸化物半導体を用いたトランジスタのスイッチングによって動作し、上述のようなトンネル電流による電荷注入の原理を用いない。すなわち、フラッシュメモリのような、電荷を注入するための高電界が不要である。これにより、隣接セルに対する、コントロールゲートによる高電界の影響を考慮する必要がないため、高集積化が容易になる。
また、トンネル電流による電荷の注入の原理を用いないため、メモリセルの劣化の原因が存在しないといえる。つまり、フラッシュメモリと比較して高い耐久性および信頼性を有することになる。
また、高電界が不要であり、大型の周辺回路(昇圧回路など)が不要である点も、フラッシュメモリに対するアドバンテージである。
なお、容量値C1を有する絶縁膜(面積をS1とする)の比誘電率εr1と、容量値C2を有する絶縁膜(面積をS2とする)の比誘電率εr2とを異ならせる場合には、面積S2の2倍が面積S1以上(望ましくは、面積S2が面積S1以上)であり、かつ、C1はC2以上を実現することが容易である。具体的には、例えば、容量値C1を有する絶縁膜においては、酸化ハフニウムなどのhigh−k材料でなる膜、または酸化ハフニウムなどのhigh−k材料でなる膜と酸化物半導体でなる膜との積層構造を採用してεr1を10以上、好ましくは15以上とし、容量値C2を有する絶縁膜においては、酸化シリコンを採用して、εr2=3〜4とすることができる。
このような構成を併せて用いることで、開示する発明に係る半導体装置の、より一層の高集積化が可能である。
なお、上記説明は、電子をキャリアとするn型トランジスタ(nチャネル型トランジスタ)を用いる場合についてのものであるが、n型トランジスタに代えて、正孔をキャリアとするp型トランジスタを用いることができるのはいうまでもない。
以上示したように、開示する発明の一態様に係る半導体装置は、オフ状態でのソースとドレイン間のリーク電流(オフ電流)が少ない書き込み用トランジスタ、該書き込み用トランジスタと異なる半導体材料を用いた読み出し用トランジスタ及び容量素子を含む不揮発性のメモリセルを有している。
通常のシリコン半導体では、リーク電流(オフ電流)を、使用時の温度(例えば、25℃)において100zA(1×10−19A)程度以下に低減することは困難であるが、酸化物半導体を適切な条件で加工して得られたトランジスタにおいては達成しうる。このため、書き込み用トランジスタとして、酸化物半導体を含むトランジスタを用いることが好ましい。
さらに酸化物半導体を用いたトランジスタはサブスレッショルドスイング値(S値)が小さいため、比較的移動度が低くてもスイッチング速度を十分大きくすることが可能である。よって、該トランジスタを書き込み用トランジスタとして用いることで、フローティングゲート部FGに与えられる書き込みパルスの立ち上がりを極めて急峻にすることができる。また、オフ電流が小さいため、フローティングゲート部FGに保持させる電荷量を少なくすることが可能である。つまり、酸化物半導体を用いたトランジスタを書き込み用トランジスタとして用いることで、情報の書き換えを高速に行うことができる。
読み出し用トランジスタとしては、オフ電流についての制限はないが、読み出しの速度を高くするために、高速で動作するトランジスタを用いるのが望ましい。例えば、読み出し用トランジスタとしてスイッチング速度が1ナノ秒以下のトランジスタを用いるのが好ましい。
このように、酸化物半導体を用いたトランジスタを書き込み用トランジスタとして用い、酸化物半導体以外の半導体材料を用いたトランジスタを読み出し用トランジスタとして用いることにより、長時間に渡っての情報の保持が可能で、且つ情報の読み出しを高速で行うことが可能な、記憶装置として用いることができる半導体装置を実現することができる。
さらに、書き込み用のトランジスタとして、先の実施の形態に示すトランジスタを用いることにより、書き込み用のトランジスタの短チャネル効果を抑制し、且つ微細化を達成することができる。これにより、記憶装置として用いることができる半導体装置の高集積化を図ることができる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態4)
本実施の形態では、開示する発明の一態様に係る半導体装置の応用例について、図9および図10を用いて説明する。ここでは、記憶装置の一例について説明する。なお、回路図においては、酸化物半導体を用いたトランジスタであることを示すために、OSの符号を併せて付す場合がある。
図9(A)および図9(B)は、図8(A−1)に示す半導体装置(以下、メモリセル1050とも記載する。)を複数用いて形成される、記憶装置として用いることができる半導体装置の回路図である。図9(A)は、メモリセル1050が直列に接続された、いわゆるNAND型の半導体装置の回路図であり、図9(B)は、メモリセル1050が並列に接続された、いわゆるNOR型の半導体装置の回路図である。
図9(A)に示す半導体装置は、ソース線SL、ビット線BL、第1信号線S1、複数本の第2信号線S2、複数本のワード線WL、複数のメモリセル1050を有する。図9(A)では、ソース線SLおよびビット線BLを1本ずつ有する構成となっているが、これに限られることなく、ソース線SLおよびビット線BLを複数本有する構成としてもよい。
各メモリセル1050において、トランジスタ1000のゲート電極と、トランジスタ1010のドレイン電極(またはソース電極)と、容量素子1020の電極の一方とは、電気的に接続されている。また、第1信号線S1とトランジスタ1010のソース電極(またはドレイン電極)とは、電気的に接続され、第2信号線S2と、トランジスタ1010のゲート電極とは、電気的に接続されている。そして、ワード線WLと、容量素子1020の電極の他方は電気的に接続されている。
また、メモリセル1050が有するトランジスタ1000のソース電極は、隣接するメモリセル1050のトランジスタ1000のドレイン電極と電気的に接続され、メモリセル1050が有するトランジスタ1000のドレイン電極は、隣接するメモリセル1050のトランジスタ1000のソース電極と電気的に接続される。ただし、直列に接続された複数のメモリセルのうち、一方の端に設けられたメモリセル1050が有するトランジスタ1000のドレイン電極は、ビット線と電気的に接続される。また、直列に接続された複数のメモリセルのうち、他方の端に設けられたメモリセル1050が有するトランジスタ1000のソース電極は、ソース線と電気的に接続される。
図9(A)に示す半導体装置では、行ごとの書き込み動作および読み出し動作を行う。書き込み動作は次のように行われる。書き込みを行う行の第2の信号線S2にトランジスタ1010がオン状態となる電位を与え、書き込みを行う行のトランジスタ1010をオン状態にする。これにより、指定した行のトランジスタ1000のゲート電極に第1の信号線S1の電位が与えられ、該ゲート電極に所定の電荷が与えられる。このようにして、指定した行のメモリセルにデータを書き込むことができる。
また、読み出し動作は次のように行われる。まず、読み出しを行う行以外のワード線WLに、トランジスタ1000のゲート電極に与えられた電荷によらず、トランジスタ1000がオン状態となるような電位を与え、読み出しを行う行以外のトランジスタ1000をオン状態とする。それから、読み出しを行う行のワード線WLに、トランジスタ1000のゲート電極が有する電荷によって、トランジスタ1000のオン状態またはオフ状態が選択されるような電位(読み出し電位)を与える。そして、ソース線SLに定電位を与え、ビット線BLに接続されている読み出し回路(図示しない)を動作状態とする。ここで、ソース線SL−ビット線BL間の複数のトランジスタ1000は、読み出しを行う行を除いてオン状態となっているため、ソース線SL−ビット線BL間のコンダクタンスは、読み出しを行う行のトランジスタ1000の状態(オン状態またはオフ状態)によって決定される。読み出しを行う行のトランジスタ1000のゲート電極が有する電荷によって、トランジスタのコンダクタンスは異なるから、それに応じて、ビット線BLの電位は異なる値をとることになる。ビット線BLの電位を読み出し回路によって読み出すことで、指定した行のメモリセルから情報を読み出すことができる。
図9(B)に示す半導体装置は、ソース線SL、ビット線BL、第1信号線S1、第2信号線S2、およびワード線WLをそれぞれ複数本有し、複数のメモリセル1050を有する。各トランジスタ1000のゲート電極と、トランジスタ1010のドレイン電極(またはソース電極)と、容量素子1020の電極の一方とは、電気的に接続されている。また、ソース線SLとトランジスタ1000のソース電極とは、電気的に接続され、ビット線BLとトランジスタ1000のドレイン電極とは、電気的に接続されている。また、第1信号線S1とトランジスタ1010のソース電極(またはドレイン電極)とは、電気的に接続され、第2信号線S2と、トランジスタ1010のゲート電極とは、電気的に接続されている。そして、ワード線WLと、容量素子1020の電極の他方は電気的に接続されている。
図9(B)に示す半導体装置では、行ごとの書き込み動作および読み出し動作を行う。書き込み動作は、上述の図9(A)に示す半導体装置と同様の方法で行われる。読み出し動作は次のように行われる。まず、読み出しを行う行以外のワード線WLに、トランジスタ1000のゲート電極に与えられた電荷によらずトランジスタ1000がオフ状態となるような電位を与え、読み出しを行う行以外のトランジスタ1000をオフ状態とする。それから、読み出しを行う行のワード線WLに、トランジスタ1000のゲート電極が有する電荷によってトランジスタ1000のオン状態またはオフ状態が選択されるような電位(読み出し電位)を与える。そして、ソース線SLに定電位を与え、ビット線BLに接続されている読み出し回路(図示しない)を動作状態とする。ここで、ソース線SL−ビット線BL間のコンダクタンスは、読み出しを行う行のトランジスタ1000の状態(オン状態またはオフ状態)によって決定される。つまり、読み出しを行う行のトランジスタ1000のゲート電極が有する電荷によって、ビット線BLの電位は異なる値をとることになる。ビット線BLの電位を読み出し回路によって読み出すことで、指定した行のメモリセルから情報を読み出すことができる。
なお、上記においては、各メモリセル1050に保持させる情報量を1ビットとしたが、本実施の形態に示す半導体装置の構成はこれに限られない。トランジスタ1000のゲート電極に与える電位を3種類以上用意して、各メモリセル1050が保持する情報量を増加させても良い。例えば、トランジスタ1000のゲート電極にあたえる電位を4種類とする場合には、各メモリセルに2ビットの情報を保持させることができる。
次に、図9に示す半導体装置などに用いることができる読み出し回路の一例について図10を用いて説明する。
図10(A)には、読み出し回路の概略を示す。当該読み出し回路は、トランジスタとセンスアンプ回路を有する。
読み出し時には、端子Aは読み出しを行うメモリセルが接続されたビット線に接続される。また、トランジスタのゲート電極にはバイアス電位Vbiasが印加され、端子Aの電位が制御される。
メモリセル1050は、格納されるデータに応じて、異なる抵抗値を示す。具体的には、選択したメモリセル1050のトランジスタ1000がオン状態の場合には低抵抗状態となり、選択したメモリセル1050のトランジスタ1000がオフ状態の場合には高抵抗状態となる。
メモリセルが高抵抗状態の場合、端子Aの電位が参照電位Vrefより高くなり、センスアンプは端子Aの電位に対応する電位を出力する。一方、メモリセルが低抵抗状態の場合、端子Aの電位が参照電位Vrefより低くなり、センスアンプ回路は端子Aの電位に対応する電位を出力する。
このように、読み出し回路を用いることで、メモリセルからデータを読み出すことができる。なお、本実施の形態の読み出し回路は一例である。他の回路を用いても良い。また、読み出し回路は、プリチャージ回路を有しても良い。参照電位Vrefの代わりに参照用のビット線が接続される構成としても良い。
図10(B)に、センスアンプ回路の一例である差動型センスアンプを示す。差動型センスアンプは、入力端子Vin(+)とVin(−)と出力端子Voutを有し、入力端子Vin(+)とVin(−)の電位差を増幅する。Vin(+)>Vin(−)であればVoutは、概ねHigh出力、Vin(+)<Vin(−)であればVoutは、概ねLow出力となる。当該差動型センスアンプを読み出し回路に用いる場合、入力端子Vin(+)とVin(−)の一方は端子Aと接続し、入力端子Vin(+)とVin(−)の他方には参照電位Vrefを与える。
図10(C)に、センスアンプ回路の一例であるラッチ型センスアンプを示す。ラッチ型センスアンプは、入出力端子V1およびV2と、制御用信号Sp、Snの入力端子を有する。まず、制御用信号SpをHigh、制御用信号SnをLowとして、電源電位Vddを遮断する。そして、比較を行う電位V1inとV2inを入出力端子V1とV2に与える。その後、制御用信号SpをLow、制御用信号SnをHighとして、電源電位Vddを供給すると、比較を行う電位V1inとV2inがV1in>V2inの関係にあれば、入出力端子V1の出力はHigh、入出力端子V2の出力はLowとなり、V1in<V2inの関係にあれば、入出力端子V1の出力はLow、入出力端子V2の出力はHighとなる。このような関係を利用して、電位V1inとV2inの電位差を増幅することができる。当該ラッチ型センスアンプを読み出し回路に用いる場合、入出力端子V1とV2の一方は、スイッチを介して端子Aおよび出力端子と接続し、入出力端子V1とV2の他方には参照電位Vrefを与える。
以上に示す、記憶装置として用いることができる半導体装置は、先の実施の形態に示すトランジスタをメモリセルの書き込み用のトランジスタに用いることにより、該書き込み用のトランジスタの短チャネル効果を抑制し、且つ微細化を達成することができる。これにより、記憶装置として用いることができる半導体装置の高集積化を図ることができる。
本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態5)
本実施の形態では、開示する発明の一態様に係る半導体装置の応用例について、図11を参照して説明する。ここでは、中央演算処理装置(CPU)について説明する。
CPUのブロック図の一例を図11に示す。図11に示されるCPU1101は、タイミングコントロール回路1102、命令解析デコーダー1103、レジスタアレイ1104、アドレスロジックバッファ回路1105、データバスインターフェイス1106、ALU(Arithmetic logic unit)1107、命令レジスタ1108などより構成されている。
これらの回路は、先の実施の形態に示したトランジスタ、インバータ回路、抵抗、容量などを用いて作製する。先の実施の形態に示すトランジスタは、極めてオフ電流を小さくすることができるので、CPU1101の低消費電力化を実現できる。さらに、先の実施の形態に示すトランジスタを用いることにより、トランジスタの短チャネル効果を抑制し、且つ微細化を達成することができる。
以下に、外部からVcc, GND, System Clock等が入力されるCPU1101が有する、それぞれの回路について簡単に説明する。タイミングコントロール回路1102は外部からの命令(Interrupt Request, Non Maskable Interrupt, Wait, Bus Request, Reset等)を受け取り、それを内部用の情報に変換し、他のブロックに送り出す。また、内部の動作に応じて、メモリデータの読み込み、書き込みなどの指示(Halt State, Memory Request, I/O Request, Read, Write, Bus Acknowledge, Machine Cycle 1, Refresh等)を外部に与える。命令解析デコーダー1103は外部の命令を内部用の命令に変換する機能を有する。レジスタアレイ1104はデータを一時的に保管する機能を有する。アドレスロジックバッファ回路1105はSystem Address Busと電気的に接続し外部メモリのアドレスを指定する機能を有する。データバスインターフェイス1106はSystem Data Busと電気的に接続し、外部のメモリまたはプリンタなどの機器にデータを出し入れする機能を有する。ALU1107は演算を行う機能を有する。命令レジスタ1108は命令を一時的に記憶しておく機能を有する。このような回路の組み合わせによってCPUは構成されている。
CPU1101の少なくとも一部に、先の実施の形態に示したトランジスタを用いることにより、トランジスタの短チャネル効果を抑制し、且つ微細化を達成することができるので、CPU1101の高集積化を図ることができる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態6)
本実施の形態では、開示する発明の一態様に係る半導体装置の応用例について、図12を参照して説明する。ここでは、対象物の情報を読み取るイメージセンサ機能を有する半導体装置の一例について説明する。なお、回路図においては、酸化物半導体を用いたトランジスタであることを示すために、OSの符号を併せて付す場合がある。
図12(A)に、イメージセンサ機能を有する半導体装置の一例を示す。図12(A)はフォトセンサの等価回路であり、図12(B)はフォトセンサの一部を示す断面図である。
フォトダイオード1202は、一方の電極がフォトダイオードリセット信号線1212に、他方の電極がトランジスタ1204のゲートに電気的に接続されている。トランジスタ1204は、ソース電極およびドレイン電極の一方がフォトセンサ基準信号線1218に、ソース電極およびドレイン電極の他方がトランジスタ1206のソース電極およびドレイン電極の一方に電気的に接続されている。トランジスタ1206は、ゲート電極がゲート信号線1214に、ソース電極およびドレイン電極の他方がフォトセンサ出力信号線1216に電気的に接続されている。
ここで、図12(A)に示す、トランジスタ1204、トランジスタ1206は酸化物半導体を用いたトランジスタが適用される。ここで、酸化物半導体を用いたトランジスタとして、先の実施の形態で示したトランジスタを用いることができる。先の実施の形態に示したトランジスタは、オフ状態でのリーク電流を極めて小さくすることができるので、フォトセンサの光検出精度を向上させることができる。さらに、先の実施の形態に示すトランジスタを用いることにより、トランジスタの短チャネル効果を抑制し、且つ微細化を達成することができるので、フォトダイオードの面積を増大させ、フォトセンサの光検出精度を向上させることができる。
図12(B)は、フォトセンサにおけるフォトダイオード1202及びトランジスタ1204を示す断面図であり、絶縁表面を有する基板1222(TFT基板)上に、センサとして機能するフォトダイオード1202及びトランジスタ1204が設けられている。フォトダイオード1202、トランジスタ1204の上には接着層1228を用いて基板1224が設けられている。また、トランジスタ1204上には、絶縁膜1234、層間絶縁膜1236、層間絶縁膜1238が設けられている。
また、トランジスタ1204のゲート電極と電気的に接続されるように、該ゲート電極と同じ層にゲート電極層1240が設けられている。ゲート電極層1240は、絶縁膜1234及び層間絶縁膜1236に設けられた開口を介して、層間絶縁膜1236上に設けられた電極層1242と電気的に接続されている。フォトダイオード1202は、電極層1242上に形成されているので、フォトダイオード1202とトランジスタ1204とは、ゲート電極層1240および電極層1242を介して電気的に接続されている。
フォトダイオード1202は、電極層1242側から順に、第1半導体層1226a、第2半導体層1226b及び第3半導体層1226cを積層した構造を有している。つまり、フォトダイオード1202は、第1半導体層1226aで電極層1242と電気的に接続されている。また、第3半導体層1226cにおいて、層間絶縁膜1238上に設けられた電極層1244と電気的に接続されている。
ここでは、第1半導体層1226aとしてn型の導電型を有する半導体層と、第2半導体層1226bとして高抵抗な半導体層(I型半導体層)、第3半導体層1226cとしてp型の導電型を有する半導体層を積層するpin型のフォトダイオードを例示している。
第1半導体層1226aは、n型半導体層であり、n型を付与する不純物元素を含むアモルファスシリコン膜により形成する。第1半導体層1226aの形成には、15族の不純物元素(例えばリン(P))を含む半導体材料ガスを用いて、プラズマCVD法により形成する。半導体材料ガスとしてはシラン(SiH)を用いればよい。または、Si、SiHCl、SiHCl、SiCl、SiF等を用いてもよい。また、不純物元素を含まないアモルファスシリコン膜を形成した後に、拡散法やイオン注入法を用いて該アモルファスシリコン膜に不純物元素を導入してもよい。イオン注入法等により不純物元素を導入した後に加熱等を行うことで、不純物元素を拡散させるとよい。この場合にアモルファスシリコン膜を形成する方法としては、LPCVD法、気相成長法、又はスパッタリング法等を用いればよい。第1半導体層1226aの厚さは20nm以上200nm以下となるよう形成することが好ましい。
第2半導体層1226bは、I型半導体層(真性半導体層)であり、アモルファスシリコン膜により形成する。第2半導体層1226bの形成には、半導体材料ガスを用いて、アモルファスシリコン膜をプラズマCVD法により形成する。半導体材料ガスとしては、シラン(SiH)を用いればよい。または、Si、SiHCl、SiHCl、SiCl、SiF等を用いてもよい。第2半導体層1226bの形成は、LPCVD法、気相成長法、スパッタリング法等により行っても良い。第2半導体層1226bは膜厚が200nm以上1000nm以下となるように形成することが好ましい。
第3半導体層1226cはp型半導体層であり、p型を付与する不純物元素を含むアモルファスシリコン膜により形成することができる。第3半導体層1226cの形成には13族の不純物元素(例えばボロン(B))を含む半導体材料ガスを用いて、プラズマCVD法により形成する。半導体材料ガスとしてはシラン(SiH)を用いればよい。または、Si、SiHCl、SiHCl、SiCl、SiF等を用いてもよい。また、不純物元素を含まないアモルファスシリコン膜を形成した後に、拡散法やイオン注入法を用いて該アモルファスシリコン膜に不純物元素を導入してもよい。イオン注入法等により不純物元素を導入した後に加熱等を行うことで、不純物元素を拡散させるとよい。この場合にアモルファスシリコン膜を形成する方法としては、LPCVD法、気相成長法、又はスパッタリング法等を用いればよい。第3半導体層1226cは膜厚が10nm以上50nm以下となるよう形成することが好ましい。
また、第1半導体層1226a、第2半導体層1226b、及び第3半導体層1226cは、アモルファス半導体ではなく、多結晶半導体を用いて形成してもよいし、微結晶(セミアモルファス(Semi Amorphous Semiconductor:SAS))半導体を用いて形成してもよい。
微結晶半導体は、ギブスの自由エネルギーを考慮すれば非晶質と単結晶の中間的な準安定状態に属するものである。すなわち、自由エネルギー的に安定な第3の状態を有する半導体であって、短距離秩序を持ち格子歪みを有する。柱状または針状結晶が基板表面に対して法線方向に成長している。微結晶半導体の代表例である微結晶シリコンは、そのラマンスペクトルが単結晶シリコンを示す520cm−1よりも低波数側に、シフトしている。即ち、単結晶シリコンを示す520cm−1とアモルファスシリコンを示す480cm−1の間に微結晶シリコンのラマンスペクトルのピークがある。また、未結合手(ダングリングボンド)を終端するため水素またはハロゲンを少なくとも1原子%またはそれ以上含ませている。さらに、ヘリウム、アルゴン、クリプトン、ネオンなどの希ガス元素を含ませて格子歪みをさらに助長させることで、安定性が増し良好な微結晶半導体膜が得られる。
この微結晶半導体膜は、周波数が数十MHz〜数百MHzの高周波プラズマCVD法、または周波数が1GHz以上のマイクロ波プラズマCVD装置により形成することができる。代表的には、SiH、Si、SiHCl、SiHCl、SiCl、SiFなどの水素化珪素を水素で希釈して形成することができる。また、水素化珪素及び水素に加え、ヘリウム、アルゴン、クリプトン、ネオンから選ばれた一種または複数種の希ガス元素で希釈して微結晶半導体膜を形成することができる。これらのときの水素化珪素に対して水素の流量比を5倍以上200倍以下、好ましくは50倍以上150倍以下、更に好ましくは100倍とする。さらには、シリコンを含む気体中に、CH、C等の炭化物気体、GeH、GeF等のゲルマニウム化気体、F等を混入させてもよい。
また、光電効果で発生した正孔の移動度は電子の移動度に比べて小さいため、pin型のフォトダイオードはp型の半導体膜側を受光面とする方がよい特性を示す。ここでは、基板1224側の面からフォトダイオード1202が入射光1230を受け、電気信号に変換する例を示す。また、受光面とした半導体膜側とは逆の導電型を有する半導体膜側からの光は外乱光となるため、電極層1242は遮光性を有する導電膜を用いるとよい。また、n型の半導体膜側を受光面として用いることもできる。
また、入射光1230を基板1224側の面から入射させることにより、トランジスタ1204の酸化物半導体層は、該トランジスタ1204のゲート電極によって、入射光1230を遮光することができる。
絶縁膜1234、層間絶縁膜1236、層間絶縁膜1238としては、絶縁性材料を用いて、その材料に応じて、スパッタリング法、SOG法、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法、スクリーン印刷、オフセット印刷等)等の成膜方法や、ドクターナイフ、ロールコーター、カーテンコーター、ナイフコーター等の器具を用いて形成することができる。
絶縁膜1234としては、無機絶縁材料としては、酸化シリコン層、酸化窒化シリコン層、窒化シリコン層、窒化酸化シリコン層、酸化アルミニウム層、酸化窒化アルミニウム層、窒化アルミニウム層、又は窒化酸化アルミニウム層などの酸化物絶縁膜又は窒化物絶縁膜の、単層又は積層を用いることができる。またμ波(2.45GHz)を用いた高密度プラズマCVDは、緻密で絶縁耐圧の高い高品質な絶縁膜を形成できるので好ましい。
層間絶縁膜1236、層間絶縁膜1238としては、表面凹凸を低減するため平坦化絶縁膜として機能する絶縁膜が好ましい。層間絶縁膜1236、層間絶縁膜1238としては、例えばポリイミド、アクリル樹脂、ベンゾシクロブテン樹脂、ポリアミド、エポキシ樹脂等の、耐熱性を有する有機絶縁材料を用いることができる。また上記有機絶縁材料の他に、低誘電率材料(low−k材料)、シロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロンガラス)等の単層、又は積層を用いることができる。
フォトダイオード1202は、入射光1230を検出することによって、被検出物の情報を読み取ることができる。なお、被検出物の情報を読み取る際にバックライトなどの光源を用いることができる。
以上に示すフォトセンサにおいて、酸化物半導体を用いたトランジスタとして、先の実施の形態で示したトランジスタを用いることができる。先の実施の形態に示したトランジスタは、オフ状態でのリーク電流を極めて小さくすることができるので、フォトセンサの光検出精度を向上させることができる。さらに、先の実施の形態に示すトランジスタを用いることにより、トランジスタの短チャネル効果を抑制し、且つ微細化を達成することができるので、フォトダイオードの面積を増大させ、フォトセンサの光検出精度を向上させることができる。
本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態7)
本実施の形態では、上述の実施の形態で説明した半導体装置を電子機器に適用する場合について、図13を用いて説明する。本実施の形態では、コンピュータ、携帯電話機(携帯電話、携帯電話装置ともいう)、携帯情報端末(携帯型ゲーム機、音響再生装置なども含む)、デジタルカメラ、デジタルビデオカメラ、電子ペーパー、テレビジョン装置(テレビ、またはテレビジョン受信機ともいう)などの電子機器に、上述の半導体装置を適用する場合について説明する。
図13(A)は、ノート型のパーソナルコンピュータであり、筐体701、筐体702、表示部703、キーボード704などによって構成されている。筐体701と筐体702の少なくとも一には、先の実施の形態に示す半導体装置が設けられている。そのため、例えば、高速、かつ低消費電力なノート型のパーソナルコンピュータが実現される。
図13(B)は、携帯情報端末(PDA)であり、本体711には、表示部713と、外部インターフェイス715と、操作ボタン714等が設けられている。また、携帯情報端末を操作するスタイラス712などを備えている。本体711内には、先の実施の形態に示す半導体装置が設けられている。そのため、例えば、高速、かつ低消費電力な携帯情報端末が実現される。
図13(C)は、電子ペーパーを実装した電子書籍720であり、筐体721と筐体723の2つの筐体で構成されている。筐体721および筐体723には、それぞれ表示部725および表示部727が設けられている。筐体721と筐体723は、軸部737により接続されており、該軸部737を軸として開閉動作を行うことができる。また、筐体721は、電源731、操作キー733、スピーカー735などを備えている。筐体721、筐体723の少なくとも一には、先の実施の形態に示す半導体装置が設けられている。そのため、例えば、高速、かつ低消費電力な電子書籍が実現される。
図13(D)は、携帯電話機であり、筐体740と筐体741の2つの筐体で構成されている。さらに、筐体740と筐体741は、スライドし、図13(D)のように展開している状態から重なり合った状態とすることができ、携帯に適した小型化が可能である。また、筐体741は、表示パネル742、スピーカー743、マイクロフォン744、操作キー745、ポインティングデバイス746、カメラ用レンズ747、外部接続端子748などを備えている。また、筐体740は、携帯電話機の充電を行う太陽電池セル749、外部メモリスロット750などを備えている。また、アンテナは、筐体741に内蔵されている。筐体740と筐体741の少なくとも一には、先の実施の形態に示す半導体装置が設けられている。そのため、例えば、高速、かつ低消費電力な携帯電話機が実現される。
図13(E)は、デジタルカメラであり、本体761、表示部767、接眼部763、操作スイッチ764、表示部765、バッテリー766などによって構成されている。本体761内には、先の実施の形態に示す半導体装置が設けられている。そのため、例えば、高速、かつ低消費電力なデジタルカメラが実現される。
図13(F)は、テレビジョン装置770であり、筐体771、表示部773、スタンド775などで構成されている。テレビジョン装置770の操作は、筐体771が備えるスイッチや、リモコン操作機780により行うことができる。筐体771およびリモコン操作機780には、先の実施の形態に示す半導体装置が搭載されている。そのため、例えば、高速、かつ低消費電力なテレビジョン装置が実現される。
以上のように、本実施の形態に示す電子機器には、先の実施の形態に係る半導体装置が搭載されている。このため、半導体装置の微細化による高速化、低消費電力化が実現された電子機器が得られる。
100 基体
101 絶縁膜
102 保護層
103 絶縁膜
104 半導体領域
106 素子分離絶縁膜
108 ゲート絶縁膜
110 ゲート電極
116 チャネル形成領域
120 不純物領域
122 金属層
124 金属化合物領域
130 絶縁膜
142c 導電層
142d 導電層
143a 絶縁層
144 酸化物半導体層
146 ゲート絶縁膜
148a ゲート電極
148b 電極
150 絶縁膜
152 絶縁膜
160 トランジスタ
162 トランジスタ
164 容量素子
200 基体
201 絶縁膜
201a 絶縁層
202a マスク
202b マスク
203 酸化物半導体層
204 導電膜
204a 導電膜
204b 導電層
204c 導電膜
204d 導電層
204e 導電層
205 絶縁膜
206 導電層
207 トランジスタ
400 膜
701 筐体
702 筐体
703 表示部
704 キーボード
711 本体
712 スタイラス
713 表示部
714 操作ボタン
715 外部インターフェイス
720 電子書籍
721 筐体
723 筐体
725 表示部
727 表示部
731 電源
733 操作キー
735 スピーカー
737 軸部
740 筐体
741 筐体
742 表示パネル
743 スピーカー
744 マイクロフォン
745 操作キー
746 ポインティングデバイス
747 カメラ用レンズ
748 外部接続端子
749 太陽電池セル
750 外部メモリスロット
761 本体
763 接眼部
764 操作スイッチ
765 表示部
766 バッテリー
767 表示部
770 テレビジョン装置
771 筐体
773 表示部
775 スタンド
780 リモコン操作機
801 絶縁膜
802 絶縁膜
900 基体
901 絶縁層
903 酸化物半導体層
904 導電層
905 絶縁膜
906 導電層
907 トランジスタ
1000 トランジスタ
1010 トランジスタ
1020 容量素子
1050 メモリセル
1101 CPU
1102 タイミングコントロール回路
1103 命令解析デコーダー
1104 レジスタアレイ
1105 アドレスロジックバッファ回路
1106 データバスインターフェイス
1107 ALU
1108 命令レジスタ
1202 フォトダイオード
1204 トランジスタ
1206 トランジスタ
1212 フォトダイオードリセット信号線
1214 ゲート信号線
1216 フォトセンサ出力信号線
1218 フォトセンサ基準信号線
1222 基板
1224 基板
1226a 半導体層
1226b 半導体層
1226c 半導体層
1228 接着層
1230 入射光
1234 絶縁膜
1236 層間絶縁膜
1238 層間絶縁膜
1240 ゲート電極層
1242 電極層
1244 電極層

Claims (7)

  1. 平坦な表面上に絶縁膜を形成し、
    前記絶縁膜上に第1のマスクを形成し、
    前記第1のマスクにスリミング処理を行うことにより、第2のマスクを形成し、
    前記第2のマスクを用いて前記絶縁膜にエッチング処理を行うことにより、絶縁層を形成し、
    前記絶縁層を覆うように酸化物半導体層を形成し、
    前記酸化物半導体層を覆うように導電膜を形成し、
    前記導電膜に研磨処理を行うことにより前記導電膜表面を平坦化し、
    前記導電膜エッチング処理を行うことにより、前記酸化物半導体層の最上部の表面よりも低い表面を有する導電層を形成し、
    前記導電層及び前記酸化物半導体層に接するゲート絶縁膜を形成し、
    前記ゲート絶縁膜の上で前記絶縁層と重なる領域を有するゲート電極を形成することを特徴とする半導体装置の作製方法。
  2. 請求項1において、
    学的機械研磨により、前記研磨処理を行うことを特徴とする半導体装置の作製方法。
  3. 平坦な表面上に絶縁膜を形成し、
    前記絶縁膜上に第1のマスクを形成し、
    前記第1のマスクにスリミング処理を行うことにより、第2のマスクを形成し、
    前記第2のマスクを用いて前記絶縁膜にエッチング処理を行うことにより、絶縁層を形成し、
    前記絶縁層を覆うように酸化物半導体層を形成し、
    前記酸化物半導体層を覆うように導電膜を形成し、
    前記導電膜上に平坦化膜を形成し、
    前記平坦化膜及び前記導電膜エッチング処理を行うことにより、前記酸化物半導体層の最上部の表面よりも低い表面を有する導電層を形成し、
    前記導電層及び前記酸化物半導体層に接するゲート絶縁膜を形成し、
    前記ゲート絶縁膜の上で前記絶縁層と重なる領域を有するゲート電極を形成することを特徴とする半導体装置の作製方法。
  4. 請求項1乃至3のいずれか一において、
    エッチング処理により前記絶縁層の角を丸くした後、前記絶縁層を覆うように前記酸化物半導体層を形成することを特徴とする半導体装置の作製方法。
  5. 請求項1乃至4のいずれか一において、
    素ラジカルを用いアッシング処理により、前記スリミング処理を行うことを特徴とする半導体装置の作製方法。
  6. 請求項1乃至5のいずれか一において、
    前記酸化物半導体層の最上部の表面と前記導電層の表面とで形成される段差は、5nm以上20nm以下であることを特徴とする半導体装置の作製方法。
  7. 請求項1乃至6のいずれか一において、
    前記平坦な表面を二乗平均平方根粗さが1nm以下の表面とすることを特徴とする半導体装置の作製方法。
JP2011159319A 2010-08-05 2011-07-20 半導体装置の作製方法 Expired - Fee Related JP5739257B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011159319A JP5739257B2 (ja) 2010-08-05 2011-07-20 半導体装置の作製方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2010176291 2010-08-05
JP2010176291 2010-08-05
JP2011159319A JP5739257B2 (ja) 2010-08-05 2011-07-20 半導体装置の作製方法

Publications (3)

Publication Number Publication Date
JP2012054539A JP2012054539A (ja) 2012-03-15
JP2012054539A5 JP2012054539A5 (ja) 2014-07-31
JP5739257B2 true JP5739257B2 (ja) 2015-06-24

Family

ID=45556440

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011159319A Expired - Fee Related JP5739257B2 (ja) 2010-08-05 2011-07-20 半導体装置の作製方法

Country Status (3)

Country Link
US (1) US8778729B2 (ja)
JP (1) JP5739257B2 (ja)
KR (1) KR101931157B1 (ja)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8207025B2 (en) 2010-04-09 2012-06-26 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
WO2011125806A1 (en) * 2010-04-09 2011-10-13 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
JP6016532B2 (ja) 2011-09-07 2016-10-26 株式会社半導体エネルギー研究所 半導体装置
US9431545B2 (en) 2011-09-23 2016-08-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP5912394B2 (ja) 2011-10-13 2016-04-27 株式会社半導体エネルギー研究所 半導体装置
US8637864B2 (en) 2011-10-13 2014-01-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
JP6053490B2 (ja) 2011-12-23 2016-12-27 株式会社半導体エネルギー研究所 半導体装置の作製方法
US20140027762A1 (en) * 2012-07-27 2014-01-30 Semiconductor Energy Laboratory Co. Ltd. Semiconductor device
US9577110B2 (en) 2013-12-27 2017-02-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including an oxide semiconductor and the display device including the semiconductor device
US9991394B2 (en) * 2015-02-20 2018-06-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and fabrication method thereof
JP6681117B2 (ja) * 2015-03-13 2020-04-15 株式会社半導体エネルギー研究所 半導体装置
KR102172878B1 (ko) * 2018-08-17 2020-11-02 재단법인대구경북과학기술원 쇼트 채널 tft 제작 방법 및 쇼트채널 tft 구조
CN110854073B (zh) * 2019-11-26 2022-05-27 上海华力集成电路制造有限公司 栅极的制造方法

Family Cites Families (137)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0824185B2 (ja) * 1985-03-08 1996-03-06 セイコー電子工業株式会社 薄膜トランジスタ装置とその製造方法
JPH0612799B2 (ja) 1986-03-03 1994-02-16 三菱電機株式会社 積層型半導体装置およびその製造方法
TW215967B (en) 1992-01-17 1993-11-11 Seiko Electron Co Ltd MOS Poly-Si thin film transistor with a flattened channel interface and method of producing same
KR100394896B1 (ko) 1995-08-03 2003-11-28 코닌클리케 필립스 일렉트로닉스 엔.브이. 투명스위칭소자를포함하는반도체장치
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP4103968B2 (ja) 1996-09-18 2008-06-18 株式会社半導体エネルギー研究所 絶縁ゲイト型半導体装置
JP4601731B2 (ja) 1997-08-26 2010-12-22 株式会社半導体エネルギー研究所 半導体装置、半導体装置を有する電子機器及び半導体装置の作製方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US6740900B2 (en) 2002-02-27 2004-05-25 Konica Corporation Organic thin-film transistor and manufacturing method for the same
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
TWI281690B (en) 2003-05-09 2007-05-21 Toshiba Corp Pattern forming method, and manufacturing method for semiconductor using the same
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
JP2005072358A (ja) 2003-08-26 2005-03-17 Seiko Epson Corp 半導体装置の製造方法
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
JP4620046B2 (ja) 2004-03-12 2011-01-26 独立行政法人科学技術振興機構 薄膜トランジスタ及びその製造方法
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
KR101058176B1 (ko) 2004-03-25 2011-08-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 박막 트랜지스터의 제조 방법
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
EP1815530B1 (en) 2004-11-10 2021-02-17 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
CN102938420B (zh) 2004-11-10 2015-12-02 佳能株式会社 无定形氧化物和场效应晶体管
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
CA2585063C (en) 2004-11-10 2013-01-15 Canon Kabushiki Kaisha Light-emitting device
JP5072217B2 (ja) * 2004-11-22 2012-11-14 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI562380B (en) 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7608531B2 (en) 2005-01-28 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP4506605B2 (ja) * 2005-07-28 2010-07-21 ソニー株式会社 半導体装置の製造方法
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
US7393736B2 (en) 2005-08-29 2008-07-01 Micron Technology, Inc. Atomic layer deposition of Zrx Hfy Sn1-x-y O2 films as high k gate dielectrics
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
EP1995787A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method therof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
CN101577282A (zh) 2005-11-15 2009-11-11 株式会社半导体能源研究所 半导体器件及其制造方法
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
TWI307171B (en) 2006-07-03 2009-03-01 Au Optronics Corp Method for manufacturing bottom substrate of liquid crystal display device
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
JP5512931B2 (ja) 2007-03-26 2014-06-04 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5371144B2 (ja) * 2007-06-29 2013-12-18 株式会社半導体エネルギー研究所 半導体装置及び半導体装置の作製方法、並びに電子機器
JP5248063B2 (ja) 2007-08-30 2013-07-31 株式会社日立ハイテクノロジーズ 半導体素子加工方法
US8232598B2 (en) 2007-09-20 2012-07-31 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
US8236668B2 (en) * 2007-10-10 2012-08-07 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing SOI substrate
TW200921226A (en) 2007-11-06 2009-05-16 Wintek Corp Panel structure and manufacture method thereof
US8202365B2 (en) 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
US9041202B2 (en) 2008-05-16 2015-05-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
JP2010021170A (ja) 2008-07-08 2010-01-28 Hitachi Ltd 半導体装置およびその製造方法
TWI498970B (zh) 2008-08-15 2015-09-01 Ulvac Inc 場效型電晶體之製造方法
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP2010087300A (ja) 2008-09-30 2010-04-15 Toshiba Corp 半導体装置の製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
JP5781720B2 (ja) 2008-12-15 2015-09-24 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
TWI482226B (zh) 2008-12-26 2015-04-21 Semiconductor Energy Lab 具有包含氧化物半導體層之電晶體的主動矩陣顯示裝置
JP5066122B2 (ja) 2009-03-23 2012-11-07 株式会社東芝 パターン形成方法
TWI489628B (zh) 2009-04-02 2015-06-21 Semiconductor Energy Lab 半導體裝置和其製造方法
CN102598278B (zh) 2009-10-09 2015-04-08 株式会社半导体能源研究所 半导体器件
CN104485336B (zh) 2009-10-21 2018-01-02 株式会社半导体能源研究所 半导体器件
KR20240042253A (ko) 2009-10-29 2024-04-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101823861B1 (ko) 2009-11-20 2018-01-31 가부시키가이샤 한도오따이 에네루기 켄큐쇼 불휘발성 래치 회로와 논리 회로, 및 이를 사용한 반도체 장치
WO2011074408A1 (en) 2009-12-18 2011-06-23 Semiconductor Energy Laboratory Co., Ltd. Non-volatile latch circuit and logic circuit, and semiconductor device using the same
KR101874779B1 (ko) 2009-12-25 2018-07-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 메모리 장치, 반도체 장치, 및 전자 장치
WO2011080999A1 (en) 2009-12-28 2011-07-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
WO2011080998A1 (en) 2009-12-28 2011-07-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8415731B2 (en) 2010-01-20 2013-04-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor storage device with integrated capacitor and having transistor overlapping sections
KR20110093113A (ko) 2010-02-11 2011-08-18 삼성전자주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR101862811B1 (ko) 2010-02-26 2018-05-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 표시장치의 구동 방법
KR20180020327A (ko) 2010-03-08 2018-02-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치를 제작하는 방법
CN110718557B (zh) * 2010-03-08 2023-12-26 株式会社半导体能源研究所 半导体装置及半导体装置的制造方法
KR101650878B1 (ko) 2010-03-22 2016-08-25 삼성디스플레이 주식회사 박막 트랜지스터의 제조 방법 및 이를 이용한 표시 기판의 제조 방법
WO2011125806A1 (en) * 2010-04-09 2011-10-13 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
US8207025B2 (en) * 2010-04-09 2012-06-26 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
US8592879B2 (en) 2010-09-13 2013-11-26 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US8536571B2 (en) 2011-01-12 2013-09-17 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
DE112012000601T5 (de) 2011-01-28 2014-01-30 Semiconductor Energy Laboratory Co., Ltd. Verfahren zum Herstellen einer Halbleitervorrichtung sowie Halbleitervorrichtung

Also Published As

Publication number Publication date
KR101931157B1 (ko) 2018-12-21
JP2012054539A (ja) 2012-03-15
KR20120013903A (ko) 2012-02-15
US20120034743A1 (en) 2012-02-09
US8778729B2 (en) 2014-07-15

Similar Documents

Publication Publication Date Title
JP6302010B2 (ja) 処理装置及び処理装置の作製方法
JP6026611B2 (ja) 半導体装置
JP6407941B2 (ja) 半導体装置
JP5789115B2 (ja) 半導体装置
JP5789398B2 (ja) 半導体装置の作製方法
JP5739257B2 (ja) 半導体装置の作製方法
JP6181101B2 (ja) 半導体装置
JP5567886B2 (ja) 半導体装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140617

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140617

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150406

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150421

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150423

R150 Certificate of patent or registration of utility model

Ref document number: 5739257

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees