KR100281336B1 - 쉬프트 레지스터 회로 - Google Patents

쉬프트 레지스터 회로 Download PDF

Info

Publication number
KR100281336B1
KR100281336B1 KR1019980044180A KR19980044180A KR100281336B1 KR 100281336 B1 KR100281336 B1 KR 100281336B1 KR 1019980044180 A KR1019980044180 A KR 1019980044180A KR 19980044180 A KR19980044180 A KR 19980044180A KR 100281336 B1 KR100281336 B1 KR 100281336B1
Authority
KR
South Korea
Prior art keywords
input
electrode
control electrode
signal
control
Prior art date
Application number
KR1019980044180A
Other languages
English (en)
Other versions
KR20000026582A (ko
Inventor
여주천
윤상영
Original Assignee
구본준
엘지.필립스 엘시디주식회사
론 위라하디락사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구본준, 엘지.필립스 엘시디주식회사, 론 위라하디락사 filed Critical 구본준
Priority to KR1019980044180A priority Critical patent/KR100281336B1/ko
Priority to US09/384,899 priority patent/US6556646B1/en
Priority to GB0115351A priority patent/GB2360650B/en
Priority to GB9922743A priority patent/GB2343067B/en
Priority to GB0115352A priority patent/GB2360651B/en
Priority to DE1999150860 priority patent/DE19950860B4/de
Priority to FR9913122A priority patent/FR2787913B1/fr
Priority to JP30024299A priority patent/JP4181710B2/ja
Priority to GB9924976A priority patent/GB2343068B/en
Publication of KR20000026582A publication Critical patent/KR20000026582A/ko
Application granted granted Critical
Publication of KR100281336B1 publication Critical patent/KR100281336B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/04Arrangements for selecting an address in a digital store using a sequential addressing device, e.g. shift register, counter
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)

Abstract

본 발명은 액정표시장치의 화소열(Pixel Row)을 구동하는 내장형 구동회로에서 액정셀을 구동하기 위한 쉬프트 레지스터에 관한 것이다.
본 발명에 따른 쉬프트 레지스터 회로의 스테이지들은 입력신호보다 위상지연된 제1 클럭신호가 입력되는 제1 입력전극, 로우라인에 접속된 제1 출력전극 및 제1 제어전극을 각각 가지는 풀-업 트랜지스터와 저전위 전압이 공급되는 제2 입력전극, 로우라인에 접속되는 제2 출력전극 및 제2 제어전극을 가지는 풀-다운 트랜지스터를 포함하는 출력회로부와, 입력신호에 응답하여 제1 제어전극에 공급되어지는 제1 제어신호를 발생함과 아울러, 제1 클럭신호보다 위상지연된 제2 클럭신호에 응답하여 제2 제어전극에 공급되어지는 제2 제어신호를 발생하기 위한 입력회로부와, 제1 제어신호를 승압하기 위한 승압수단을 구비한다.

Description

쉬프트 레지스터 회로 (Shift Register Circuit)
본 발명은 액티브 매트릭스 표시장치(Active Matrix Display Device)용 구동회로에 관한 것으로, 특히 액정표시장치의 화소열(Pixel Row)을 구동하는 내장형 구동회로에서 액정셀을 구동하기 위한 쉬프트 레지스터에 관한 것이다.
텔레비젼(Television) 및 컴퓨터(Computer)의 표시장치로 사용되는 통상의 액정표시장치는 액정셀들이 데이타 라인들과 셀렉트 라인들과의 교차부들에 각각 배열되어진 액정 매트릭스를 구비한다. 이들 셀렉트 라인들은 액정 매트릭스의 수평라인(로우 라인)들로서 쉬프트 레지스터에 의해 선택된다. 도 1에는 통상의 쉬프트 레지스터가 도시되어 있다. 쉬프트 레지스터는 종속적으로 접속됨과 아울러 각각의 출력라인(41내지 4n)을 경유하여 n개의 로우라인들(ROW1내지 ROWn)에 각각 접속되어진 n개의 스테이지들(21내지 2n)을 구비한다. 제1 스테이지(21)에는 스캐닝 펄스(SP)가 입력되고 제2 내지 제n 스테이지들(22내지 2n)은 이전단의 출력신호(g1내지 gn-1)와 3개의 클럭신호(C1 내지 C3) 중 두 개의 클럭신호에 의해 화소열에 접속된 로우라인들(ROWi)을 선택하게 된다. 각 스테이지들(21내지 2n)은 도 2에서 나타낸 바와 같이, 출력라인(4i)에 하이논리의 전압신호를 공급하기 위한 제5 NMOS 트랜지스터(T5)와, 출력라인(4i)에 로우논리의 전압신호을 공급하기 위한 제6 NMOS 트랜지스터(T6)를 구비한다. 이전 스테이지(2i-1)로부터 하이레벨의 i-1번째 로우라인입력신호(gi-1)가 인가되면 제1 및 제4 NMOS 트랜지스터(T1,T4)가 턴온된다. 도 3에서 알 수 있는 바와 같이, 하이레벨의 제3 클럭신호(C3)는 i-1번째 로우라인입력신호(gi-1)에 동기되어 제3 NMOS 트랜지스터(T3)에 공급되어 제3 NMOS 트랜지스터(T3)를 턴온 시키게 된다. 제3 및 제4 NMOS 트랜지스터(T3,T4)는 레티오드 로직(ratioed logic)으로서 제3 및 제4 NMOS 트랜지스터(T3,T4)가 동시에 턴온되는 경우 제2 노드(P2) 상의 전압이 로우레벨이 되도록 제3 및 제4 NMOS 트랜지스터(T3,T4)의 저항비가 설정된다. 따라서, i-1번째 로우라인입력신호(gi-1)가 인가되면 제2 노드(P2) 상의 전압이 로우가 된다. 이 때, 제2 및 제6 NMOS 트랜지스터(T2,T6)는 제2 노드(P2) 상의 전압이 로우레벨로 됨에 따라 턴오프된다. 공급전압(VDD)은 제1 NMOS 트랜지스터(T1)가 턴온되어 있고 제2 NMOS 트랜지스터(T2)가 턴오프되므로 제1 노드(P1) 상의 전압은 하이레벨로 충전된다. 제1 노드(P1) 상의 전압이 하이레벨로 충전되면 자신의 게이트에 문턱전압 이상의 전압이 공급되므로 제5 NMOS 트랜지스터(T5)는 턴온된다. 이 때, 제1 클럭신호(C1)는 로우레벨을 유지하게 되므로 출력라인(4i)에는 로우레벨의 전압이 공급된다.
제1 노드(P1) 상의 전압이 하이레벨인 상태에서, 제1 클럭신호(C1)는 하이레벨로 제5 NMOS 트랜지스터(T5)의 드레인에 공급된다. 그러면 제5 NMOS 트랜지스터(T5)가 턴온된 상태를 유지하게 되므로 출력라인(4i)상의 전압(Vout)은 하이레벨로 충전되기 시작한다. 이 때, 제1 노드(P1) 상의 전압은 도 4에서와 같이 출력라인(4i)과 제1 노드(P1) 사이에 접속된 제5 NMOS 트랜지스터(T5)의 게이트와 소오스간 캐패시턴스(Cgs)에 의해 커플링(Coupling)되어 더욱 높은 레벨로 충전된다. 이에 따라, 출력라인(4i)에는 제1 클럭신호(C1)의 하이레벨 전압이 거의 손실없이 공급될 수 있게 된다. 이와 같은 부트스트랩(Bootstrap) 방식은 NMOS 트랜지스터가 포함된 회로에서 문턱전압에 의한 전압 손실을 보상하기 위해서 사용되고 있다.
제1 클럭신호(C1)가 로우레벨로 변하게 되면 제5 NMOS 트랜지스터(T5)가 턴온 상태를 유지하고 있으므로 출력라인(4i) 상의 전압(Vout)이 로우레벨로 변하게 된다.
그리고 i-1번째 로우라인입력신호(gi-1)가 로우레벨로서 제1 및 제4 NMOS 트랜지스터(T1,T4)의 게이트에 인가되면 제1 및 제4 NMOS 트랜지스터(T1,T4)는 턴오프되어 제1 노드(P1) 상의 전압이 로우레벨로 변하게 된다. 이 때, 제3 클럭신호(C3)가 하이레벨로서 제3 NMOS 트랜지스터(T3)의 게이트에 인가되어 제3 NMOS 트랜지스터(T3)를 턴온시키게 된다. 그러면 제2 노드(P2)에는 공급전압(VDD)이 인가되므로 하이레벨로 충전되기 시작하게 되고, 제2 노드(P2)를 경유하여 제6 NMOS 트랜지스터(T6)의 게이트에 문턱전압 이상의 전압이 인가되므로 제6 NMOS 트랜지스터(T6)는 턴온된다. 제6 NMOS 트랜지스터(T6)가 턴온됨으로써 출력라인(4i) 상에 충전된 전압이 기저전압(VSS)으로 방전되어 로우라인(ROWi) 상의 전압은 로우레벨을 유지하게 된다.
그러나 종래의 쉬프트 레지스터 회로에 있어서, 쉬프트 레지스터가 정상적으로 동작되기 위해서는 레티오드 로직으로 사용되는 제3 및 제4 NMOS 트랜지스터(T3,T4)의 저항비가 정확하게 설정되어야 하는 문제점이 있다. 다시 말하여, 제3 클럭신호(C3)와 i-1번째 로우라인입력신호(gi-1)가 동시에 하이레벨로서 각각 제3 및 제4 NMOS 트랜지스터(T3,T4)에 인가되는 경우에 제2 노드(P2) 상의 전압이 로우레벨이 되도록 하기 위하여 제4 NMOS 트랜지스터(T4)의 채널폭(Channel Width)이 제3 NMOS 트랜지스터(T3)의 그것에 비하여 대략 10배 정도 커야한다. 여기서, 소자특성이 불균일하게 되면 제3 및 제4 NMOS 트랜지스터(T3,T4)의 전류비가 변하게 된다. 이 경우, 쉬프트 레지스터는 정상적으로 동작할 수 없게 된다. 또한, 제3 클럭신호(C3)와 i-1번째 로우라인입력신호(gi-1)에 의해 제3 및 제4 NMOS 트랜지스터(T3,T4)가 동시에 턴온되면 제3 및 제4 NMOS 트랜지스터(T3,T4)에는 계속해서 전류가 흐르게 되므로 직류(DC) 전류의 과전류에 의한 소자 특성이 열화되기 쉽다. 아울러, 제1 노드(P1) 상의 전압이 하이레벨인 상태에서 제1 클럭신호(C1)가 하이레벨로 변하게 되면 플로팅 노드(Floating node)인 제1 노드(P1) 상의 전위는 캐패시턴스 커플링(Capacitance coupling)에 의해서 상승하게 되는데, 그 상승정도는 아래의 수학식1과 같이 되므로 기생용량의 변화에 따라 제1 노드(P1) 상의 전위가 변하게 되어 회로특성의 정확한 설계가 곤란하게 된다.
여기서, ΔVp1과 ΔVout은 각각 제1 노드(P1) 상의 전압변화량과 출력라인(4i) 상의 전압변화량을 나타내며, CL과 COX는 각각 제1 노드(P1) 상의 기생용량과, ____(보충바랍니다)_____이다.
이와 같은 문제점들과 더불어, 종래의 쉬프트 레지스터 회로의 다른 문제점으로는 출력라인(4i) 상의 전위가 하이레벨로 변할 때 제6 NMOS 트랜지스터(T6)에서의 게이트와 드레인간 캐패시턴스 성분에 의한 캐패시턴스 커플링에 의해 제2 노드(P2) 상의 전위가 상승하여 출력전압(Vout)(즉, 로우라인 상의 전압)이 왜곡(distortion)될 수 있게된다.
따라서, 본 발명의 목적은 문턱전압 등의 변동에 의한 회로 특성의 변화를 방지하도록 한 쉬프트 레지스터 회로를 제공함에 있다.
본 발명의 다른 목적은 과전류에 의한 회로특성 열화를 방지하도록 한 쉬프트 레지스터 회로를 제공함에 있다.
본 발명의 또 다른 목적은 문턱전압 변화에 의한 브트스트랩 노드 상의 전위 변화를 최소화하도록 한 쉬프트 레지스터 회로를 제공함에 있다.
도 1은 종래의 쉬프트 레지스터를 개략적으로 나타내는 도면.
도 2는 도 1에 도시된 스테이지의 상세 회로도.
도 3은 도 2에 도시된 스테이지의 입/출력 파형도.
도 4는 도 2에 도시된 스테이지의 출력부를 상세히 나타내는 회로도.
도 5는 본 발명의 제1 실시예에 따른 쉬프트 레지스터를 나타내는 도면.
도 6은 도 5에 도시된 스테이지의 상세 회로도.
도 7은 도 6에 도시된 스테이지의 입/출력 파형도.
도 8은 본 발명의 제2 실시예에 따른 쉬프트 레지스터의 스테이지를 나타내는 도면.
도 9는 본 발명의 제3 실시예에 따른 쉬프트 레지스터를 스테이지를 나타내는 도면.
도 10은 출력전압의 폴링타임이 길어지는 것을 나타내는 전압 파형도.
도 11은 도 6에 도시된 캐패시터(CL2)가 있을 때와 없을 때의 제1 및 제2 노드 상의 전압변화를 나타내는 전압 파형도.
〈 도면의 주요부분에 대한 설명〉
22내지 2n, 122내지 12n: 스테이지
41내지 4n,4i,141내지 14n, 14i : 출력라인
T1 내지 T7 : NMOS 트랜지스터
상기 목적들을 달성하기 위하여, 본 발명에 따른 쉬프트 레지스터 회로의 스테이지들은 입력신호보다 위상지연된 제1 클럭신호가 입력되는 제1 입력전극, 로우라인에 접속된 제1 출력전극 및 제1 제어전극을 각각 가지는 풀-업 트랜지스터와 저전위 전압이 공급되는 제2 입력전극, 로우라인에 접속되는 제2 출력전극 및 제2 제어전극을 가지는 풀-다운 트랜지스터를 포함하는 출력회로부와, 입력신호에 응답하여 제1 제어전극에 공급되어지는 제1 제어신호를 발생함과 아울러, 제1 클럭신호보다 위상지연된 제2 클럭신호에 응답하여 제2 제어전극에 공급되어지는 제2 제어신호를 발생하기 위한 입력회로부와, 제1 제어신호를 승압하기 위한 승압수단을 구비한다.
본 발명에 따른 쉬프트 레지스터 회로의 스테이지들은 입력신호보다 위상지연된 제1 클럭신호가 입력되는 제1 입력전극, 로우라인에 접속된 제1 출력전극 및 제1 제어전극을 각각 가지는 풀-업 트랜지스터와 저전위 전압이 공급되는 제2 입력전극, 로우라인에 접속되는 제2 출력전극 및 제2 제어전극을 가지는 풀-다운 트랜지스터를 포함하는 출력회로부와, 입력신호에 응답하여 제1 제어전극에 공급되어지는 제1 제어신호를 발생함과 아울러, 제1 클럭신호보다 위상지연된 제2 클럭신호에 응답하여 제2 제어전극에 공급되어지는 제2 제어신호를 발생하기 위한 입력회로부와, 제1 제어신호를 승압하기 위한 승압수단과, 제1 제어신호가 인에이블되는 기간동안 제2 제어신호를 방전시키기 위한 방전수단을 구비한다.
본 발명에 따른 쉬프트 레지스터 회로의 스테이지들은 입력신호보다 위상지연된 제1 클럭신호가 입력되는 제1 입력전극, 로우라인에 접속된 제1 출력전극 및 제1 제어전극을 각각 가지는 풀-업 트랜지스터와 저전위 전압이 공급되는 제2 입력전극, 상기 로우라인에 접속되는 제2 출력전극 및 제2 제어전극을 가지는 풀-다운 트랜지스터를 포함하는 출력회로부와, 입력신호에 응답하여 제1 제어전극에 공급되어지는 제1 제어신호를 발생함과 아울러, 제1 클럭신호보다 위상지연된 제2 클럭신호에 응답하여 제2 제어전극에 공급되어지는 제2 제어신호를 발생하기 위한 입력회로부와, 제1 제어신호를 승압하기 위한 승압수단과, 로우라인의 방전속도를 가속하기 위한 가속수단을 구비한다.
상기 목적들 외에 본 발명의 다른 목적 및 잇점들은 첨부한 도면들을 참조한 다음의 실시예에 대한 상세한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시예를 첨부한 도 5 내지 도 10을 참조하여 상세히 설명하기로 한다.
도 5는 본 발명의 제1 실시예에 따른 쉬프트 레지스터가 도시되어 있다.
도 5를 참조하면, 본 발명의 쉬프트 레지스터는 m×n 화소어레이(Pixel Array)를 구동하기 위하여 스캐닝펄스 입력라인에 종속 접속되어진 n개의 스테이지들(121내지 12n)을 구비한다. 이들 n개의 스테이지들(121내지 12n)의 출력라인들(141내지 14n)은 화소어래이에 포함된 n개의 로우라인들(ROW1 내지 ROWn)에 각각 접속된다. 제1 스테이지(121)에는 스캐닝 펄스(Sp)가 공급되고 제1 내지 제n-1 스테이지들(121내지 12n-1)의 출력신호(g1내지 gn-1)는 각각 후단의 스테이지들에 스캐닝펄스로서 공급된다. 이 쉬프트 레지스터 회로의 입력신호들, 즉 스캐닝펄스(SP), 순차적으로 위상 지연되는 제1 내지 제4 클럭신호(C1,C4), 공급전압(VDD) 및 기저전압(VSS)은 외부의 드라이빙 시스템으로부터 인가된다. 스테이지들(121내지 12n) 각각은 도 6에서 나타낸 바와 같이 입력 스캐닝펄스 공급라인(gi-1), 제1 노드(P1) 및 제4 노드(P4) 사이에 접속되어진 제1 NMOS 트랜지스터(T1)와, 제1 노드(P1), 제2 노드(P2) 및 기저전압라인(VSS) 사이에 접속되어진 제2 NMOS 트랜지스터(T2)와, 공급전압라인(VDD), 제3 클런신호라인(C3) 및 제2 노드(P2) 사이에 접속되어진 제3 NMOS 트랜지스터(T3)와, 제2 노드(P2), 제4 노드(P4) 및 기저전압라인(VSS) 사이에 접속되어진 제4 NMOS 트랜지스터(T4)와, 제3 노드(P3)와 출력라인(14i) 사이에 접속되어진 캐패시터(CAP)와, 제3 노드(P3), 제1 클럭신호라인(C1) 및 출력라인(14i) 사이에 접속되어진 제5 NMOS 트랜지스터(T5)와, 제2 노드(P2), 출력라인(14i) 및 기저전압라인(VSS) 사이에 접속되어진 제6 NMOS 트랜지스터(T6)를 구비한다.
이전 스테이지(12i-1)로부터 하이레벨의 i-1번째 로우라인입력신호(gi-1)가 인가되면 제1 및 제4 NMOS 트랜지스터(T1,T4)가 턴온된다. 그러면 제1 노드(P1) 상의 전압은 제1 NMOS 트랜지스터(T1)가 턴온됨에 따라 공급되는 공급전압(VDD)에 의해 하이레벨로 변하게 되고, 제2 노드(P2) 상의 전압은 제4 NMOS 트랜지스터(T4)가 턴온됨에 따라 기저전압(VSS)으로 방전되어 로우레벨로 된다. 도 7에서 알 수 있는 바와 같이, 제3 클럭신호(C3)는 i-1번째 로우라인입력신호(gi-1)가 하이레벨을 유지하는 기간에 로우레벨을 유지하게 된다. 이에 따라, i-1번째 로우라인입력신호(gi-1)와 제3 클럭신호(C3)가 하이레벨로서 각각 제4 NMOS 트랜지스터(T4)와, 제3 NMOS 트랜지스터(T3)에 동시에 공급되지 않으므로 제3 및 제4 NMOS 트랜지스터(T3,T4)의 저항비와는 무관하게 제2 노드(P2) 상의 전압레벨이 결정된다. 따라서, 제3 및 제4 NMOS 트랜지스터(T3,T4)의 소자특성이 불균일한 경우에 있어서도 회로특성의 변화가 정상동작이 불가능할 정도로 크지 않게 되며 제3 및 제4 NMOS 트랜지스터(T3,T4)가 각각 턴온되므로 신호가 변화하는 시간동안에만 전류가 흐르게 되어 직류전류에 의한 과전류에 의해 소자특성 열화를 방지할 수 있게 된다.
제1 노드(P1) 상의 전압이 하이레벨로 되면 제5 NMOS 트랜지스터(T5)가 턴온된다. 이 때, 제1 클럭신호(C1)가 하이레벨로서 제5 NMOS 트랜지스터(T5)의 드레인에 공급되어 출력라인(14i)에는 전압이 하이레벨까지 충전되기 시작한다. 캐패시터(CAP)는 하이레벨의 제1 클럭신호(C1)가 출력라인(14i)에 공급될 때 제1 클럭신호(C1)의 전압레벨만큼 제1 노드(P1)상의 전압을 승압시키게 된다. 이 캐패시터(CAP)에 의해 게이트 전압이 증가됨으로써, 제5 NMOS 트랜지스터(T5)는 하이레벨의 제1 클럭신호(C1)를 감쇠없이 빠르게 출력라인(14i)쪽으로 전달하게 된다. 이에 따라, 제5 NMOS 트랜지스터(T5)의 문턱전압에 의한 전압손실이 최소화된다. 한편, 캐패시터(CAP)는 제5 NMOS 트랜지스터(T5)에 존재하는 기생 캐패시터로 대치될 수 있다.
제1 클럭신호(C1)가 로우레벨로 변하게 되면 제5 NMOS 트랜지스터(T5)가 턴온 상태를 유지하고 있으므로 출력라인(14i) 상의 전압(Vout)이 로우레벨로 변하게 된다.
그리고 제3 클럭신호(C3)가 하이레벨로서 제3 NMOS 트랜지스터(T3)의 게이트에 공급되므로 제3 NMOS 트랜지스터(T3)가 턴온되어 제2 노드(P2) 상의 전위가 하이레벨로 변하게 된다. 그러면 제2 및 제6 NMOS 트랜지스터(T2,T6)는 자신들의 게이트에 제2 노드(P2)를 경유하여 하이레벨의 전압이 공급되므로 턴온되어, 각각 제1 노드(P1) 상의 전압을 기저전압(VSS)으로 방전시키고 출력라인(14i) 상의 전압을 로우레벨로 유지시키게 된다. 한편, 제1 노드(P1) 상의 전압이 하이레벨인 경우에 제1 클럭신호(C1)이 하이레벨로 제5 NMOS 트랜지스터(T5)의 게이트에 입력되면 제1 노드(P1) 상의 전압이 추가적으로 상승하게 되는데 제1 노드(P1)와 기저전압원(VSS) 사이에 캐패시터(CL1)을 설치하고 제2 노드(P2)와 기저전압원(VSS) 사이에 캐패시터(CL2)를 설치함으로써 아래의 수학식2에서 알 수 있는 바와 같이 제1 노드(P1) 상의 전압 변화량 ΔVp1을 정확하게 설계할 수 있다.
여기서, 세 개의 캐패시터(CAP,CL1,CL2)는 대략 0.1pF∼10pF 정도가 바람직하다.
또한, 제2 노드(P2)와 기저전압원(VSS) 사이에 캐패시터(CL2)를 설치함으로써 출력전압(Vout)이 변화할 때 제2 노드 상의 전압의 변화를 최소화함과 아울러, 누설전류에 의한 제2 노드(P2) 상의 전압변화를 억제하게 된다. 이는 도 11에서 캐패시터(CL2)가 설치되었을 때의 제1 및 제2 노드 상의 전압파형(P1,P2)과 캐패시터(CL2)가 설치되지 않았을 때의 제1 및 제2 노드 상의 전압파형(P1',P2')을 통하여 알 수 있다.
도 8은 본 발명의 제2 실시예에 따른 쉬프트 레지스터의 스테이지를 나타낸다. 도 8에 있어서, 입/출력신호들의 파형은 도 7과 동일하다.
도 8을 참조하면, i번째 스테이지(12i)는 입력 스캐닝펄스 공급라인(gi-1)과 제1 노드(P1) 사이에 접속되어진 제1 NMOS 트랜지스터(T1)와, 제1 노드(P1), 제2 노드(P2) 및 기저전압라인(VSS) 사이에 접속되어진 제2 NMOS 트랜지스터(T2)와, 공급전압라인(VDD), 제3 클런신호라인(C3) 및 제2 노드(P2) 사이에 접속되어진 제3 NMOS 트랜지스터(T3)와, 제1 노드(P1), 제2 노드(P2) 및 기저전압라인(VSS) 사이에 접속되어진 제4 NMOS 트랜지스터(T4)와, 제3 노드(P3)와 출력라인(24i) 사이에 접속되어진 캐패시터(CAP)와, 제3 노드(P3), 제1 클럭신호라인(C1) 및 출력라인(24i) 사이에 접속되어진 제5 NMOS 트랜지스터(T5)와, 제2 노드(P2), 출력라인(24i) 및 기저전압라인(VSS) 사이에 접속되어진 제6 NMOS 트랜지스터(T6)를 구비한다.
이전 스테이지(22i-1)로부터 하이레벨의 i-1번째 로우라인입력신호(gi-1)가 인가되면 제1 NMOS 트랜지스터(T1)가 턴온되어 제1 노드(P1) 상의 전압이 하이레벨로 충전되기 시작한다. 제1 노드(P1) 상의 전압이 문턱전압 이상의 하이레벨로 충전되면 제4 NMOS 트랜지스터(T1,T4)가 턴온되어 제2 노드(P2) 상의 전압을 기저전압(VSS)으로 방전시키게 된다. 이에 따라, 제1 노드(P1) 상의 전압이 하이레벨을 유지하는 기간동안(즉, i-1 번째 로우라인입력신호가 하이레벨을 유지할 때)에는 제4 NMOS 트랜지스터(T4)가 턴온됨에 의해 제2 노드(P2) 상의 전압변동을 억제할 수 있게 된다. 제2 노드(P2) 상의 전압이 로우레벨로 되기 때문에 제2 및 제6 NMOS 트랜지스터(T2,T6)는 턴오프된다. 제3 클럭신호(C3)는 i-1번째 로우라인입력신호(gi-1)가 하이레벨을 유지하는 기간에 로우레벨을 유지하게 되므로, 제3 및 제4 NMOS 트랜지스터(T3,T4)의 저항비와는 무관하게 제2 노드(P2) 상의 전압레벨이 결정된다. 그리고 제1 클럭신호(C1)가 하이레벨로서 제5 NMOS 트랜지스터(T5)의 드레인에 공급되어 출력라인(24i)에는 전압이 하이레벨까지 충전된다. 캐패시터(CAP)는 하이레벨의 제1 클럭신호(C1)가 출력라인(14i)에 공급될 때 제1 클럭신호(C1)의 전압레벨만큼 제1 노드(P1)상의 전압을 승압시키게 된다.
그리고 제1 클럭신호(C1)가 로우레벨로 변하게 되면 제5 NMOS 트랜지스터(T5)가 턴온 상태를 유지하고 있으므로 출력라인(14i) 상의 전압이 로우레벨로 변하게 된다. 이어서, 제3 클럭신호(C3)가 하이레벨로서 제3 NMOS 트랜지스터(T3)의 게이트에 공급되므로 제3 NMOS 트랜지스터(T3)가 턴온되어 제2 노드(P2) 상의 전위가 하이레벨로 충전시킴으로써 제2 및 제6 NMOS 트랜지스터(T2,T6)를 턴온시키게 된다. 제2 및 제6 NMOS 트랜지스터(T2,T6)의 턴온에 의해 출력라인(24i) 상의 전압은 로우레벨을 유지하게 된다.
도 9는 본 발명의 제3 실시예에 따른 쉬프트 레지스터의 스테이지를 나타낸다. 도 9에 있어서, 입/출력신호들의 파형은 도 7과 동일하다.
도 9를 참조하면, i번째 스테이지(32i)는 입력 스캐닝펄스 공급라인(gi-1)과 제1 노드(P1) 사이에 접속되어진 제1 NMOS 트랜지스터(T1)와, 제1 노드(P1), 제2 노드(P2) 및 기저전압라인(VSS) 사이에 접속되어진 제2 NMOS 트랜지스터(T2)와, 공급전압라인(VDD), 제3 클런신호라인(C3) 및 제2 노드(P2) 사이에 접속되어진 제3 NMOS 트랜지스터(T3)와, 제1 NMOS 트랜지스터(T1), 제2 노드(P2) 및 기저전압라인(VSS) 사이에 접속되어진 제4 NMOS 트랜지스터(T4)와, 제3 노드(P3)와 출력라인(24i) 사이에 접속되어진 캐패시터(CAP)와, 제3 노드(P3), 제1 클럭신호라인(C1) 및 출력라인(34i) 사이에 접속되어진 제5 NMOS 트랜지스터(T5)와, 제2 노드(P2), 출력라인(34i) 및 기저전압라인(VSS) 사이에 접속되어진 제6 NMOS 트랜지스터(T6)와, 출력라인(34i)과 기저전압라인(VSS) 사이에 접속되어진 제7 NMOS 트랜지스터(T7)를 구비한다.
이전 스테이지(32i-1)로부터 하이레벨의 i-1번째 로우라인입력신호(gi-1)가 인가되면 제1 NMOS 트랜지스터(T1)가 턴온되어 제1 노드(P1) 상의 전압이 하이레벨로 충전되기 시작한다. 제1 노드(P1) 상의 전압이 문턱전압 이상의 하이레벨로 충전되면 제4 NMOS 트랜지스터(T1,T4)가 턴온되어 제2 노드(P2) 상의 전압을 기저전압(VSS)으로 방전시키게 된다. 이에 따라, 제1 노드(P1) 상의 전압이 하이레벨을 유지하는 기간동안에는 제4 NMOS 트랜지스터(T4)가 턴온됨에 의해 제2 노드(P2) 상의 전압변동을 억제할 수 있게 된다. 제2 노드(P2) 상의 전압이 로우레벨로 되기 때문에 제2 및 제6 NMOS 트랜지스터(T2,T6)는 턴오프된다. 제3 클럭신호(C3)는 i-1번째 로우라인입력신호(gi-1)가 하이레벨을 유지하는 기간에 로우레벨을 유지하게 되므로, 제3 및 제4 NMOS 트랜지스터(T3,T4)의 저항비와는 무관하게 제2 노드(P2) 상의 전압레벨이 결정된다. 그리고 제1 클럭신호(C1)가 하이레벨로서 제5 NMOS 트랜지스터(T5)의 드레인에 공급되어 출력라인(24i)에는 전압이 하이레벨까지 충전된다. 캐패시터(CAP)는 하이레벨의 제1 클럭신호(C1)가 출력라인(14i)에 공급될 때 제1 클럭신호(C1)의 전압레벨만큼 제1 노드(P1)상의 전압을 승압시키게 된다.
그리고 제1 클럭신호(C1)가 로우레벨로 변하게 되면 제5 NMOS 트랜지스터(T5)가 턴온 상태를 유지하고 있으므로 출력라인(14i) 상의 전압이 로우레벨로 변하게 된다. 이 때, 제7 NMOS 트랜지스터(T7)의 게이트에는 다음단의 스테이지(32i+1)로부터 하이레벨의 피드백전압(Vf)이 공급된다. 이에 따라, 출력라인(34i) 상의 전압(Vout)이 빠르게 기저전압(VSS)으로 방전하게 된다. 이 경우는 도 10에서와 같이, 출력라인(34i) 상의 전압(Vout)의 폴링타임(Falling time)이 길어지게 될 때, 제1 노드(P1) 상의 전압레벨보다 높은 피드백전압(Vf)에 의해 턴온되는 제7 NMOS 트랜지스터(T7)에 의해 폴링타임을 줄일 수 있게 된다. 즉, 트랜지스터(?)의 누설전류가 커져서 제1 노드(P1) 상의 전압이 낮아지는 경우에 제5 NMOS 트랜지스터(T5)의 게이트에 인가되는 전압(VT5)이 낮아지게 되어 출력라인(34i) 상의 전압(Vout)의 폴링타임(Falling time)이 길어지게될 때 출력라인(34i) 상의 전압을 빠르게 기저전압으로 방전시킬 수 있게 된다.
상술한 바와 같이, 본 발명에서는 클럭신호를 4상으로하여 회로 구성을 레티오레스(ratioless)하게 구성하여, 소자 이동도 문턱전압 등의 변동에 의한 회로특성의 변화를 최소화하게 된다. 이에 따라, 신호의 트랜지션(tansition) 기간에만 전류가 흐르게 되므로 전력소모가 줄어들게 될뿐만 아니라 직류전류의 과전류에 의한 소자 특성의 열화를 방지하게 된다. 나아가, 본 발명에서는 출력 노드와 브트스트랩 노드 사이에 별도의 캐패시터를 설치하고, 직류전원과 부트스트랩 노드 사이에 캐패시터를 설치하여 부트스트랩 노드 의 전위변화를 줄임으로서 회로의 동작을 안정화시키게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의하여 정하여져야만 한다.

Claims (15)

  1. 고전위 전압공급원, 저전위 전압공급원 및 위상 지연된 클럭신호들을 생성하는 수단에 접속됨과 아울러 각각 하나의 로우라인에 접속되어 스캐닝 신호로서 이전단의 출력신호가 입력신호로서 공급되어 상기 로우라인을 충방전시키는 다수 개의 스테이지들로 이루어진 쉬프트 레지스터에 있어서,
    상기 스테이지들은 상기 입력신호보다 위상지연된 제1 클럭신호가 입력되는 제1 입력전극, 상기 로우라인에 접속된 제1 출력전극 및 제1 제어전극을 각각 가지는 풀-업 트랜지스터와 상기 저전위 전압이 공급되는 제2 입력전극, 상기 로우라인에 접속되는 제2 출력전극 및 제2 제어전극을 가지는 풀-다운 트랜지스터를 포함하는 출력회로부와,
    상기 입력신호에 응답하여 상기 제1 제어전극에 공급되어지는 제1 제어신호를 발생함과 아울러, 상기 제1 클럭신호보다 위상지연된 제2 클럭신호에 응답하여 상기 제2 제어전극에 공급되어지는 제2 제어신호를 발생하기 위한 입력회로부와,
    상기 제1 제어신호를 승압하기 위한 승압수단을 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  2. 제 1 항에 있어서,
    상기 입력회로부가,
    상기 입력신호가 공급되는 제3 입력전극, 상기 제1 제어전극에 접속되어진 제3 출력전극 및 상기 제3 입력전극에 접속된 제3 제어전극을 가지는 제1 트랜지스터와,
    상기 저전위 전압공급원에 접속되어진 제4 입력전극, 상기 제1 제어전극에 접속되어진 제4 출력전극 및 상기 제2 제어전극에 접속되어진 제4 제어전극을 가지는 제2 트랜지스터를 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  3. 제 1 항에 있어서,
    상기 입력회로부가,
    상기 고전위 전압공급원에 접속되어진 제5 입력전극, 상기 제2 제어전극에 접속되어진 제5 출력전극 및 상기 제2 클럭신호가 입력되는 제5 제어전극을 가지는 제3 트랜지스터와,
    상기 저전위 전압공급원에 접속되어진 제6 입력전극, 상기 제2 제어전극에 접속되어진 제6 출력전극 및 상기 입력신호가 공급되는 제6 제어전극을 가지는 제4 트랜지스터를 추가로 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  4. 제 1 항에 있어서,
    상기 승압수단은 상기 로우라인과 상기 제2 제어전극에 접속된 제1 캐패시터를 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  5. 제 1 항에 있어서,
    상기 제1 제어전극과 상기 저전위 전압공급원 사이에 접속된 제2 캐패시터와,
    상기 제2 제어전극과 상기 저전위 전압공급원 사이에 접속된 제3 캐패시터를 추가로 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  6. 고전위 전압공급원, 저전위 전압공급원 및 위상지연된 클럭신호들을 생성하는 수단에 접속됨과 아울러 각각 하나의 로우라인에 접속되어 스캐닝 신호로서 이전단의 출력신호가 입력신호로서 공급되어 상기 로우라인을 충방전시키는 다수 개의 스테이지들로 이루어진 쉬프트 레지스터에 있어서,
    상기 스테이지들은 상기 입력신호보다 위상지연된 제1 클럭신호가 입력되는 제1 입력전극, 상기 로우라인에 접속된 제1 출력전극 및 제1 제어전극을 각각 가지는 풀-업 트랜지스터와 상기 저전위 전압이 공급되는 제2 입력전극, 상기 로우라인에 접속되는 제2 출력전극 및 제2 제어전극을 가지는 풀-다운 트랜지스터를 포함하는 출력회로부와,
    상기 입력신호에 응답하여 상기 제1 제어전극에 공급되어지는 제1 제어신호를 발생함과 아울러, 상기 제1 클럭신호보다 위상지연된 제2 클럭신호에 응답하여 상기 제2 제어전극에 공급되어지는 제2 제어신호를 발생하기 위한 입력회로부와,
    상기 제1 제어신호를 승압하기 위한 승압수단과,
    상기 제1 제어신호가 인에이블되는 기간동안 상기 제2 제어신호를 방전시키기 위한 방전수단을 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  7. 제 6 항에 있어서,
    상기 입력회로부가,
    상기 입력신호가 공급되는 제3 입력전극, 상기 제1 제어전극에 접속되어진 제3 출력전극 및 상기 제3 입력전극에 접속되어진 제3 제어전극을 가지는 제1 트랜지스터와,
    상기 저전위 전압공급원에 접속되어진 제4 입력전극, 상기 제1 제어전극에 접속되어진 제4 출력전극 및 상기 제2 제어전극에 접속되어진 제4 제어전극을 가지는 제2 트랜지스터를 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  8. 제 6 항에 있어서,
    상기 입력회로부가,
    상기 고전위 전압공급원에 접속되어진 제5 입력전극, 상기 제2 제어전극에 접속되어진 제5 출력전극 및 상기 제2 클럭신호가 입력되는 제5 제어전극을 가지는 제3 트랜지스터를 추가로 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  9. 제 6 항에 있어서,
    상기 승압수단은 상기 로우라인과 상기 제2 제어전극에 접속된 캐패시터를 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  10. 제 6 항에 있어서,
    상기 방전수단은 상기 저전위 전압공급원에 접속되어진 제6 입력전극, 상기 제2 제어전극에 접속되어진 제6 출력전극 및 상기 제1 제어전극에 접속되어진 제6 제어전극을 가지는 트랜지스터를 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  11. 고전위 전압공급원, 저전위 전압공급원 및 위상지연된 클럭신호들을 생성하는 수단에 접속됨과 아울러 각각 하나의 로우라인에 접속되어 스캐닝 신호로서 이전단의 출력신호가 입력신호로서 공급되어 상기 로우라인을 충방전시키는 다수 개의 스테이지들로 이루어진 쉬프트 레지스터에 있어서,
    상기 스테이지들은 상기 입력신호보다 위상지연된 제1 클럭신호가 입력되는 제1 입력전극, 상기 로우라인에 접속된 제1 출력전극 및 제1 제어전극을 각각 가지는 풀-업 트랜지스터와 상기 저전위 전압이 공급되는 제2 입력전극, 상기 로우라인에 접속되는 제2 출력전극 및 제2 제어전극을 가지는 풀-다운 트랜지스터를 포함하는 출력회로부와,
    상기 입력신호에 응답하여 상기 제1 제어전극에 공급되어지는 제1 제어신호를 발생함과 아울러, 상기 제1 클럭신호보다 위상지연된 제2 클럭신호에 응답하여 상기 제2 제어전극에 공급되어지는 제2 제어신호를 발생하기 위한 입력회로부와,
    상기 제1 제어신호를 승압하기 위한 승압수단과,
    상기 로우라인의 방전속도를 가속하기 위한 가속수단을 추가로 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  12. 제 11 항에 있어서,
    상기 입력회로부가,
    상기 입력신호가 공급되는 제3 입력전극, 상기 제1 제어전극에 접속되어진 제3 출력전극 및 상기 제3 입력전극에 접속된 제3 제어전극을 가지는 제1 트랜지스터와,
    상기 저전위 전압공급원에 접속되어진 제4 입력전극, 상기 제1 제어전극에 접속되어진 제4 출력전극 및 상기 제2 제어전극에 접속되어진 제4 제어전극을 가지는 제2 트랜지스터를 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  13. 제 11 항에 있어서,
    상기 입력회로부가,
    상기 고전위 전압공급원에 접속되어진 제5 입력전극, 상기 제2 제어전극에 접속되어진 제5 출력전극 및 상기 제2 클럭신호가 입력되는 제5 제어전극을 가지는 제3 트랜지스터와,
    상기 저전위 전압공급원에 접속되어진 제6 입력전극, 상기 제2 제어전극에 접속되어진 제6 출력전극 및 상기 입력신호가 공급되는 제6 제어전극을 가지는 제4 트랜지스터를 추가로 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  14. 제 11 항에 있어서,
    상기 승압수단은 상기 로우라인과 상기 제2 제어전극에 접속된 캐패시터를 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
  15. 제 11 항에 있어서,
    상기 가속수단은 상기 저전위 전압공급원에 접속되어진 제7 입력전극, 상기 로우라인에 접속되어진 출력전극 및 다음단 스테이지의 출력라인에 접속되어진 제7 제어전극을 가지는 트랜지스터를 구비하는 것을 특징으로 하는 쉬프트 레지스터 회로.
KR1019980044180A 1998-10-21 1998-10-21 쉬프트 레지스터 회로 KR100281336B1 (ko)

Priority Applications (9)

Application Number Priority Date Filing Date Title
KR1019980044180A KR100281336B1 (ko) 1998-10-21 1998-10-21 쉬프트 레지스터 회로
US09/384,899 US6556646B1 (en) 1998-10-21 1999-08-27 Shift register
GB9922743A GB2343067B (en) 1998-10-21 1999-09-24 Shift register
GB0115352A GB2360651B (en) 1998-10-21 1999-09-24 Shift register
GB0115351A GB2360650B (en) 1998-10-21 1999-09-24 Shift register
DE1999150860 DE19950860B4 (de) 1998-10-21 1999-10-21 Schieberegister
FR9913122A FR2787913B1 (fr) 1998-10-21 1999-10-21 Registre a decalage
JP30024299A JP4181710B2 (ja) 1998-10-21 1999-10-21 シフトレジスタ
GB9924976A GB2343068B (en) 1998-10-21 1999-10-21 Shift register

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980044180A KR100281336B1 (ko) 1998-10-21 1998-10-21 쉬프트 레지스터 회로

Publications (2)

Publication Number Publication Date
KR20000026582A KR20000026582A (ko) 2000-05-15
KR100281336B1 true KR100281336B1 (ko) 2001-03-02

Family

ID=19554885

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980044180A KR100281336B1 (ko) 1998-10-21 1998-10-21 쉬프트 레지스터 회로

Country Status (3)

Country Link
US (1) US6556646B1 (ko)
KR (1) KR100281336B1 (ko)
GB (1) GB2343067B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100973821B1 (ko) 2003-11-24 2010-08-03 삼성전자주식회사 표시 장치의 구동 장치
US8275089B2 (en) 2009-09-25 2012-09-25 Beijing Boe Optoelectronics Technology Co., Ltd. Shift register and gate line driving device

Families Citing this family (107)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4761643B2 (ja) * 2001-04-13 2011-08-31 東芝モバイルディスプレイ株式会社 シフトレジスタ、駆動回路、電極基板及び平面表示装置
JP4439761B2 (ja) 2001-05-11 2010-03-24 株式会社半導体エネルギー研究所 液晶表示装置、電子機器
JP4310939B2 (ja) * 2001-06-29 2009-08-12 カシオ計算機株式会社 シフトレジスタ及び電子装置
KR100803163B1 (ko) * 2001-09-03 2008-02-14 삼성전자주식회사 액정표시장치
US7576734B2 (en) * 2001-10-30 2009-08-18 Semiconductor Energy Laboratory Co., Ltd. Signal line driving circuit, light emitting device, and method for driving the same
US7742064B2 (en) * 2001-10-30 2010-06-22 Semiconductor Energy Laboratory Co., Ltd Signal line driver circuit, light emitting device and driving method thereof
US7180479B2 (en) 2001-10-30 2007-02-20 Semiconductor Energy Laboratory Co., Ltd. Signal line drive circuit and light emitting device and driving method therefor
TWI256607B (en) * 2001-10-31 2006-06-11 Semiconductor Energy Lab Signal line drive circuit and light emitting device
KR100415618B1 (ko) * 2001-12-26 2004-01-24 엘지.필립스 엘시디 주식회사 쉬프트 레지스터
KR100830903B1 (ko) * 2001-12-27 2008-05-22 삼성전자주식회사 쉬프트 레지스터 및 이를 갖는 액정표시장치
KR100857495B1 (ko) * 2002-07-06 2008-09-08 삼성전자주식회사 비정질-실리콘 박막 트랜지스터 게이트 구동 쉬프트레지스터 구동방법
KR100853720B1 (ko) * 2002-06-15 2008-08-25 삼성전자주식회사 비정질-실리콘 박막 트랜지스터 게이트 구동 쉬프트레지스터 및 이를 가지는 액정 표시 장치
AU2003240026A1 (en) * 2002-06-15 2003-12-31 Samsung Electronics Co., Ltd. Method of driving a shift register, a shift register, a liquid crystal display device having the shift register
JP4339103B2 (ja) 2002-12-25 2009-10-07 株式会社半導体エネルギー研究所 半導体装置及び表示装置
US7486269B2 (en) * 2003-07-09 2009-02-03 Samsung Electronics Co., Ltd. Shift register, scan driving circuit and display apparatus having the same
KR100951895B1 (ko) * 2003-07-09 2010-04-09 삼성전자주식회사 쉬프트 레지스터와, 이를 갖는 스캔 구동 회로 및 표시 장치
CN100385478C (zh) * 2003-12-27 2008-04-30 Lg.菲利浦Lcd株式会社 包括移位寄存器的驱动电路以及使用其的平板显示器件
KR100705628B1 (ko) * 2003-12-30 2007-04-11 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 구동회로
KR101032945B1 (ko) * 2004-03-12 2011-05-09 삼성전자주식회사 시프트 레지스터 및 이를 포함하는 표시 장치
US7289594B2 (en) * 2004-03-31 2007-10-30 Lg.Philips Lcd Co., Ltd. Shift registrer and driving method thereof
KR101030528B1 (ko) * 2004-05-27 2011-04-26 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 사용한 액정표시장치
GB0417132D0 (en) * 2004-07-31 2004-09-01 Koninkl Philips Electronics Nv A shift register circuit
KR101078454B1 (ko) * 2004-12-31 2011-10-31 엘지디스플레이 주식회사 잡음이 제거된 쉬프트레지스터구조 및 이를 구비한액정표시소자
JP4993544B2 (ja) * 2005-03-30 2012-08-08 三菱電機株式会社 シフトレジスタ回路
KR101137859B1 (ko) * 2005-07-22 2012-04-20 엘지디스플레이 주식회사 쉬프트 레지스터
WO2007013010A2 (en) * 2005-07-26 2007-02-01 Koninklijke Philips Electronics N.V. A multiple input circuit
KR100714003B1 (ko) * 2005-08-22 2007-05-04 삼성에스디아이 주식회사 쉬프트 레지스터 회로
TWI320564B (en) * 2005-08-25 2010-02-11 Au Optronics Corp A shift register driving method
KR100658269B1 (ko) * 2005-09-20 2006-12-14 삼성에스디아이 주식회사 주사 구동회로와 이를 이용한 유기 전계발광 장치
KR100729099B1 (ko) * 2005-09-20 2007-06-14 삼성에스디아이 주식회사 주사 구동회로와 이를 이용한 유기 전계발광 장치
US9153341B2 (en) 2005-10-18 2015-10-06 Semiconductor Energy Laboratory Co., Ltd. Shift register, semiconductor device, display device, and electronic device
US7310402B2 (en) * 2005-10-18 2007-12-18 Au Optronics Corporation Gate line drivers for active matrix displays
US7267555B2 (en) * 2005-10-18 2007-09-11 Au Optronics Corporation Electrical connectors between electronic devices
US7529333B2 (en) * 2005-10-27 2009-05-05 Lg Display Co., Ltd. Shift register
JP5132884B2 (ja) * 2005-12-28 2013-01-30 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
US7430268B2 (en) * 2006-01-05 2008-09-30 Au Optronics Corporation Dynamic shift register with built-in disable circuit
KR101424794B1 (ko) 2006-01-07 2014-08-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치와, 이 반도체장치를 구비한 표시장치 및전자기기
TWI326445B (en) 2006-01-16 2010-06-21 Au Optronics Corp Shift register turning on a feedback circuit according to a signal from a next stage shift register
KR101197058B1 (ko) * 2006-02-20 2012-11-06 삼성디스플레이 주식회사 표시 장치의 구동 장치
KR100748321B1 (ko) * 2006-04-06 2007-08-09 삼성에스디아이 주식회사 주사 구동회로와 이를 이용한 유기 전계발광 표시장치
FR2899841B1 (fr) * 2006-04-12 2008-07-04 Bic Soc Pointe d'ecriture pour effectuer des traces de differentes largeurs et instrument d'ecriture comprenant une telle pointe
KR101296624B1 (ko) * 2006-06-26 2013-08-14 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
TWI342544B (en) * 2006-06-30 2011-05-21 Wintek Corp Shift register
TWI295457B (en) * 2006-07-03 2008-04-01 Wintek Corp Flat display structure
EP1895545B1 (en) 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
KR100796137B1 (ko) * 2006-09-12 2008-01-21 삼성에스디아이 주식회사 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치
JP5116277B2 (ja) 2006-09-29 2013-01-09 株式会社半導体エネルギー研究所 半導体装置、表示装置、液晶表示装置、表示モジュール及び電子機器
TWI511116B (zh) 2006-10-17 2015-12-01 Semiconductor Energy Lab 脈衝輸出電路、移位暫存器及顯示裝置
CN101312019B (zh) * 2007-05-24 2010-08-25 胜华科技股份有限公司 移位寄存器及液晶显示器
JP4779165B2 (ja) * 2007-12-19 2011-09-28 奇美電子股▲ふん▼有限公司 ゲートドライバ
JP5125569B2 (ja) * 2008-02-08 2013-01-23 ソニー株式会社 ブートストラップ回路
CN101515431B (zh) * 2008-02-22 2011-01-19 财团法人工业技术研究院 栅极驱动器用的平移寄存器
TWI390499B (zh) * 2008-12-01 2013-03-21 Au Optronics Corp 移位暫存裝置
US8330702B2 (en) * 2009-02-12 2012-12-11 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit, display device, and electronic device
WO2010097986A1 (ja) 2009-02-25 2010-09-02 シャープ株式会社 シフトレジスタおよび表示装置
EP2234100B1 (en) 2009-03-26 2016-11-02 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
US8319528B2 (en) 2009-03-26 2012-11-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having interconnected transistors and electronic device including semiconductor device
US8872751B2 (en) 2009-03-26 2014-10-28 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device having interconnected transistors and electronic device including the same
TW201039325A (en) * 2009-04-23 2010-11-01 Novatek Microelectronics Corp Shift register apparatus
WO2010146743A1 (ja) 2009-06-15 2010-12-23 シャープ株式会社 シフトレジスタおよび表示装置
US8384461B2 (en) 2009-06-15 2013-02-26 Sharp Kabushiki Kaisha Shift register and display device
TWI584251B (zh) 2009-09-10 2017-05-21 半導體能源研究所股份有限公司 半導體裝置和顯示裝置
CN102024410B (zh) 2009-09-16 2014-10-22 株式会社半导体能源研究所 半导体装置及电子设备
CN102062962B (zh) * 2009-11-12 2012-12-12 瀚宇彩晶股份有限公司 栅极驱动电路
US8731135B2 (en) 2010-01-29 2014-05-20 Sharp Kabushiki Kaisha Shift register and display device
TWI433459B (zh) * 2010-07-08 2014-04-01 Au Optronics Corp 雙向移位暫存器
CN101893798B (zh) * 2010-07-15 2012-02-29 华映视讯(吴江)有限公司 显示面板
CN102467972B (zh) * 2010-11-18 2015-08-26 上海天马微电子有限公司 一种动态移位寄存器单元及动态移位寄存器
CN102760397B (zh) * 2011-04-27 2014-12-10 苏州达方电子有限公司 驱动电路
CN102646387B (zh) * 2011-05-19 2014-09-17 京东方科技集团股份有限公司 移位寄存器及行扫描驱动电路
CN102800272B (zh) * 2011-05-27 2016-07-06 凌巨科技股份有限公司 显示装置的驱动电路
KR20130003249A (ko) * 2011-06-30 2013-01-09 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 주사 구동부
KR101340197B1 (ko) * 2011-09-23 2013-12-10 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
EP2838200B1 (en) * 2012-04-10 2020-08-05 Joled Inc. Buffer circuit and method for driving buffer circuit
CN102819998B (zh) * 2012-07-30 2015-01-14 京东方科技集团股份有限公司 移位寄存器和显示装置
US9171842B2 (en) 2012-07-30 2015-10-27 Semiconductor Energy Laboratory Co., Ltd. Sequential circuit and semiconductor device
CN102930814A (zh) * 2012-10-29 2013-02-13 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置与显示装置
TWI500265B (zh) * 2012-11-22 2015-09-11 Au Optronics Corp 移位暫存器
CN103021358B (zh) * 2012-12-07 2015-02-11 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示器件
CN103400558B (zh) * 2013-07-31 2015-09-09 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
US20160240159A1 (en) * 2013-10-08 2016-08-18 Sharp Kabushiki Kaisha Shift register and display device
TWI509593B (zh) * 2013-12-20 2015-11-21 Au Optronics Corp 移位暫存器
CN104751769A (zh) * 2013-12-25 2015-07-01 昆山工研院新型平板显示技术中心有限公司 扫描驱动器及使用该扫描驱动器的有机发光显示器
CN104008739B (zh) * 2014-05-20 2017-04-12 深圳市华星光电技术有限公司 一种扫描驱动电路和一种液晶显示装置
US9842551B2 (en) 2014-06-10 2017-12-12 Apple Inc. Display driver circuitry with balanced stress
CN104064159B (zh) * 2014-07-17 2016-06-15 深圳市华星光电技术有限公司 具有自我补偿功能的栅极驱动电路
CN104282287B (zh) 2014-10-31 2017-03-08 合肥鑫晟光电科技有限公司 一种goa单元及驱动方法、goa电路和显示装置
KR101626604B1 (ko) * 2014-12-18 2016-06-01 주식회사 포스코 판재의 온도 예측 장치 및 방법
CN104934011B (zh) * 2015-07-20 2018-03-23 合肥京东方光电科技有限公司 移位寄存器单元、栅极驱动电路和显示装置
CN105469759B (zh) 2015-12-15 2018-10-19 深圳市华星光电技术有限公司 一种移位寄存器
CN105448269A (zh) * 2016-01-12 2016-03-30 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置
KR102562947B1 (ko) * 2016-10-07 2023-08-04 엘지디스플레이 주식회사 게이트 구동 회로와 이를 이용한 표시장치
US10424266B2 (en) * 2016-11-30 2019-09-24 Lg Display Co., Ltd. Gate driving circuit and display device using the same
CN106782285B (zh) * 2017-03-03 2020-02-14 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
KR102612946B1 (ko) 2017-09-26 2023-12-11 엘지디스플레이 주식회사 게이트 구동부 및 이를 포함하는 표시패널
CN107633833A (zh) * 2017-10-31 2018-01-26 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN110060616B (zh) 2018-01-19 2021-04-20 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路
KR102553677B1 (ko) * 2018-06-08 2023-07-07 엘지디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
CN108648718B (zh) * 2018-08-01 2020-07-14 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN110176204B (zh) 2018-08-24 2021-01-26 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN112639953A (zh) * 2018-09-26 2021-04-09 深圳市柔宇科技股份有限公司 Goa电路、阵列基板及显示装置
CN109686291A (zh) * 2019-01-22 2019-04-26 福建华佳彩有限公司 一种Notch显示屏的GIP驱动电路及Notch显示屏
FR3092721B1 (fr) * 2019-02-11 2021-09-10 Isorg Détecteur matriciel ayant un effet pair/impair réduit
CN112740311A (zh) * 2019-08-08 2021-04-30 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN110648638B (zh) * 2019-09-25 2022-03-25 合肥京东方卓印科技有限公司 栅极驱动电路、像素电路、显示面板和显示设备
CN112967646B (zh) * 2020-11-11 2022-12-16 重庆康佳光电技术研究院有限公司 低电平有效的goa单元和显示屏
US11296693B1 (en) * 2021-01-27 2022-04-05 Micron Technology, Inc. Apparatuses and methods for compensating for crosstalk noise at input receiver circuits

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4307177C2 (de) 1993-03-08 1996-02-08 Lueder Ernst Schaltungsanordnung als Teil eines Schieberegisters zur Ansteuerung von ketten- oder matrixförmig angeordneten Schaltelementen
DE69412360T2 (de) * 1993-05-27 1999-04-22 Fujitsu Ltd., Kawasaki, Kanagawa Energieleitungsverbindungsschaltung und entsprechender Schalter mit integrierter Schaltung
US5510805A (en) 1994-08-08 1996-04-23 Prime View International Co. Scanning circuit
US5648790A (en) 1994-11-29 1997-07-15 Prime View International Co. Display scanning circuit
FR2743662B1 (fr) * 1996-01-11 1998-02-13 Thomson Lcd Perfectionnement aux registres a decalage utilisant des transistors mis de meme polarite
US5949398A (en) 1996-04-12 1999-09-07 Thomson Multimedia S.A. Select line driver for a display matrix with toggling backplane
JP3680601B2 (ja) 1998-05-14 2005-08-10 カシオ計算機株式会社 シフトレジスタ、表示装置、撮像素子駆動装置及び撮像装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100973821B1 (ko) 2003-11-24 2010-08-03 삼성전자주식회사 표시 장치의 구동 장치
US8275089B2 (en) 2009-09-25 2012-09-25 Beijing Boe Optoelectronics Technology Co., Ltd. Shift register and gate line driving device
KR101194602B1 (ko) 2009-09-25 2012-10-25 베이징 비오이 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 쉬프트 레지스터 및 게이트 라인 구동 장치

Also Published As

Publication number Publication date
GB2343067B (en) 2002-03-13
KR20000026582A (ko) 2000-05-15
US6556646B1 (en) 2003-04-29
GB2343067A (en) 2000-04-26
GB9922743D0 (en) 1999-11-24

Similar Documents

Publication Publication Date Title
KR100281336B1 (ko) 쉬프트 레지스터 회로
KR100698239B1 (ko) 쉬프트 레지스터 회로
KR100438525B1 (ko) 쉬프트 레지스터 회로
KR100430099B1 (ko) 쉬프트 레지스터 회로
US7336254B2 (en) Shift register that suppresses operation failure due to transistor threshold variations, and liquid crystal driving circuit including the shift register
US6300928B1 (en) Scanning circuit for driving liquid crystal display
KR100857479B1 (ko) 시프트 레지스터 회로 및 그것을 구비하는 화상표시장치
US7738623B2 (en) Shift register circuit and image display apparatus containing the same
KR100685307B1 (ko) 쉬프트 레지스터
JP6072850B2 (ja) 半導体装置
US8493312B2 (en) Shift register
JP4181710B2 (ja) シフトレジスタ
US7825888B2 (en) Shift register circuit and image display apparatus containing the same
JPH07182891A (ja) 液晶ディスプレイ用のセレクト・ライン・スキャナとして使用されるシフト・レジスタ
US20040164978A1 (en) Buffer circuit and active matrix display using the same
KR102047973B1 (ko) 게이트 구동 회로 및 이를 포함하는 디스플레이 장치
US6236256B1 (en) Voltage level converters
JPH07235844A (ja) アナログドライバicの出力バッファ回路
KR101967378B1 (ko) 게이트 구동 회로 및 이를 포함하는 디스플레이 장치
GB2360650A (en) A shift register stage for driving an LCD pixel row, with rapid row discharge
KR20180123936A (ko) 게이트 드라이버 회로 및 이를 포함하는 디스플레이 장치
KR101073263B1 (ko) 쉬프트 레지스터 및 그 구동 방법
KR20050054333A (ko) 쉬프트 레지스터와 그 구동방법
KR20200129582A (ko) 게이트 구동회로 및 이를 포함하는 표시 장치
JP2005134780A (ja) シフトレジスタおよびそれを備える表示装置

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120928

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20141021

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20151028

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20161012

Year of fee payment: 17

FPAY Annual fee payment

Payment date: 20171016

Year of fee payment: 18

EXPY Expiration of term