KR100269755B1 - Voltage generating method, voltage generating circuit and monitor device - Google Patents

Voltage generating method, voltage generating circuit and monitor device Download PDF

Info

Publication number
KR100269755B1
KR100269755B1 KR1019960018729A KR19960018729A KR100269755B1 KR 100269755 B1 KR100269755 B1 KR 100269755B1 KR 1019960018729 A KR1019960018729 A KR 1019960018729A KR 19960018729 A KR19960018729 A KR 19960018729A KR 100269755 B1 KR100269755 B1 KR 100269755B1
Authority
KR
South Korea
Prior art keywords
waveform data
voltage
digital
memory
curve
Prior art date
Application number
KR1019960018729A
Other languages
Korean (ko)
Other versions
KR960043756A (en
Inventor
모리히꼬 스미노
Original Assignee
다카노 야스아키
산요 덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 다카노 야스아키, 산요 덴키 가부시키가이샤 filed Critical 다카노 야스아키
Publication of KR960043756A publication Critical patent/KR960043756A/en
Application granted granted Critical
Publication of KR100269755B1 publication Critical patent/KR100269755B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Details Of Television Scanning (AREA)
  • Measurement Of Current Or Voltage (AREA)

Abstract

본 발명의 목적은 발생해야 할 전압의 파형을 근사한 파형 데이타에 기초하여 전압을 발생시키는 전압 발생 방법, 전압 발생 회로 및 모니터 장치를 제공하는 것이다. 본 발명의 구성은 발생해야 할 파라볼라파 전압의 파형을 곡선 근사하는 파형 데이타기 저장되는 기억 용량이 작은 메모리(10)와, 메모리(10)로부터 판독한 파형 데이타를 입력해야 할 CPU(11)와, 판독한 파형 데이타에 기초하여 CPU(11)가 직선 근사 파형 데이타를 연산하고, CPU(11)로부터 출력되는 연산한 직선 근사 파형 데이타를 디지탈/아날로그 변환하는 디지탈/아날로그 컨버터(13)를 구비한다.An object of the present invention is to provide a voltage generating method, a voltage generating circuit, and a monitor device for generating a voltage based on waveform data approximating a waveform of a voltage to be generated. The configuration of the present invention includes a memory 10 having a small storage capacity for storing waveform data for approximating a waveform of a parabola wave voltage to be generated, a CPU 11 for inputting waveform data read from the memory 10, And a digital / analog converter 13 for calculating the linear approximate waveform data by the CPU 11 based on the read waveform data and performing digital / analog conversion on the computed linear approximate waveform data output from the CPU 11 .

Description

전압 발생 방법, 전압 발생 회로 및 모니터 장치(Voltage Generating Method, Voltage Generating Circuit, and Monitor Apparatus)A voltage generating method, a voltage generating circuit, and a monitor device (Voltage Generating Method, and Monitor Apparatus)

제1도는 본 발명에 관한 전압 발생 회로의 구성을 도시하는 블럭도.FIG. 1 is a block diagram showing a configuration of a voltage generating circuit according to the present invention. FIG.

제2도는 메모리의 데이타 테이블의 개념도.FIG. 2 is a conceptual diagram of a data table of a memory. FIG.

제3도는 파라볼라파 전압을 직선 근사하는 경우의 개념도.FIG. 3 is a conceptual diagram of a case where the voltage of the parabola wave is linearly approximated. FIG.

제4도는 파라볼라파 전압을 곡선 근사하는 경우의 개념도.FIG. 4 is a conceptual diagram of a case in which a parabola wave voltage is approximated by a curve. FIG.

제5도는 CPU의 제어 내용을 도시하는 플로우차트.5 is a flowchart showing control contents of the CPU.

제6도는 본 발명에 관한 전압 발생 회로의 다른 실시예의 구성을 도시하는 블럭도.6 is a block diagram showing the configuration of another embodiment of the voltage generating circuit according to the present invention.

제7도는 메모리의 데이타 테이블의 개념도.7 is a conceptual view of a data table of a memory;

제8도는 파형 합성부의 구성을 도시하는 블럭도.FIG. 8 is a block diagram showing a configuration of a waveform synthesizing section. FIG.

제9도는 정현파 전압을 곡선 근사하는 경우의 개념도.FIG. 9 is a conceptual diagram of a case in which a sinusoidal voltage is curve-approximated. FIG.

제10도는 CPU의 제어 내용을 도시하는 플로우차트.10 is a flowchart showing control contents of the CPU.

제11도는 정현파, 톱니파 및 보정한 톱니파의 파형도.FIG. 11 is a waveform diagram of sinusoidal waves, sawtooth waves, and corrected sawtooth waves. FIG.

제12도는 표시 화상의 표시 상태의 설명도.12 is an explanatory diagram of a display state of a display image;

제13도는 표시 화상의 보빈 왜곡의 설명도.FIG. 13 is an explanatory diagram of bobbin distortion of a display image; FIG.

제14도는 수직 파라볼라파 전압의 파형도.FIG. 14 is a waveform diagram of a vertical parabola wave voltage. FIG.

제15도는 종래의 파라볼라파 전압 발생 회로의 블럭도.15 is a block diagram of a conventional parabola wave voltage generating circuit.

제16도는 메모리의 데이타 테이블의 개념도.FIG. 16 is a conceptual diagram of a data table in a memory. FIG.

제17도는 CPU의 제어 내용을 도시하는 플로우차트.17 is a flowchart showing control contents of the CPU;

* 도면의 주요부분에 대한 부호의 설명DESCRIPTION OF THE REFERENCE NUMERALS

10 : 메모리 11 : CPU10: memory 11: CPU

12 : 조정치 지정부 13 : 디지탈/아날로그 컨버터12: adjustment control unit 13: digital / analog converter

16 : 파형 합성부16:

본 발명은 전압 발생 방법, 전압 발생 회로 및 모니터 장치에 관한 것이다.The present invention relates to a voltage generating method, a voltage generating circuit, and a monitor apparatus.

퍼스널 컴퓨터의 모니터 장치 혹은 텔레비젼 수상기에는 제13도에 도시하는 CRT(100)의 표시 화상에 점선으로 도시한 바와 같이 수평폭이 수직 방향으로 변화하는 보빈(bobbin) 왜곡이 생긴다. 이 보빈 왜곡을 보정하기 위해서, 제14도에 도시한 바와 같은 수직 파라볼라파 전압 Vp를 발생하는 파라볼라파 전압 발생 회로를 내장하고 있다.Bobbin distortion in which the horizontal width changes in the vertical direction is generated in the display image of the CRT 100 shown in FIG. 13 on the monitor device or the television receiver of the personal computer as indicated by the dotted line. In order to correct this bobbin distortion, a parabola wave voltage generating circuit for generating a vertical parabola wave voltage Vp as shown in Fig. 14 is incorporated.

제15도는 디지탈 신호에 의해 파라볼라파 전압을 발생시키는 종래의 수직 파라볼라파 전압 발생 회로의 블럭도이다. 메모리(1)에는 발생해야 할 수직 파라볼라파 전압(이하 파라볼라파 전압이라 함)을 직선 근사하는 파형 데이타가 저장되어 있다. 1개의 파라볼라파 전압을 직선 근사하는 경우, 직선 근사 파형 데이타는 512워드를 필요로 한다. 또한 파라볼라파 전압 파형이 100종류인 경우에는 각각의 파라볼라파 전압을 직선 근사하는 파형 데이타를 필요로 한다. 그 때문에 메모리(1)은 제16도에 도시한 바와 같이 가로 방향이 512 워드, 세로 방향이 100행인 데이타 테이블로 되어 있다.FIG. 15 is a block diagram of a conventional vertical parabola wave voltage generating circuit for generating a parabola wave voltage by a digital signal. The memory 1 stores waveform data that linearly approximates a vertical parabola wave voltage (hereinafter referred to as parabola wave voltage) to be generated. When one parabola wave voltage is linearly approximated, the linear approximate waveform data requires 512 words. In case of 100 kinds of waveforms of the parabola wave, waveform data that linearly approximates each of the parabola wave voltages is required. Therefore, as shown in FIG. 16, the memory 1 is a data table having 512 words in the horizontal direction and 100 lines in the vertical direction.

그리고, 데이타 테이블에는 표시 화상의 윤곽을 조정하는 조정치에 대응시켜 직선 근사한 512 워드의 파형 데이타가 저장되어 있다. 메모리(1)로부터 판독한 파형 데이타는 CPU(2)로 입력된다. 표시 화상의 윤곽을 조정하는 조정치를 지정하는 윤곽 조정부(3)의 출력 신호는 CPU(2)로 입력된다. 지정한 조정치에 대응하여 메모리(1)로부터 판독한 직선 근사 파형 데이타는 디지탈/아날로그 컨버터(4)로 입력된다. 디지탈/아날로그 컨버터(4)는 입력된 디지탈 신호를 아날로그 전압으로 변환하여 아날로그의 파라볼라파 전압을 발생하고, 발생한 파라볼라파 전압은 모니터 장치(5)로 입력된다.The data table stores waveform data of 512 words in a linear approximation corresponding to the adjustment value for adjusting the outline of the display image. The waveform data read from the memory 1 is input to the CPU 2. [ The output signal of the outline adjustment section 3 that specifies the adjustment value for adjusting the outline of the display image is input to the CPU 2. [ The linear approximate waveform data read out from the memory 1 in accordance with the specified adjustment value is input to the digital / analog converter 4. The digital / analog converter 4 generates an analog parabola wave voltage by converting the input digital signal into an analog voltage, and the generated parabola wave voltage is input to the monitor device 5. [

이하, 이 파라볼라파 전압 발생 회로의 동작을 CPU(2)의 제어 내용을 도시하는 제17도의 플로우차트와 동시에 설명한다. 사용자가 표시 화상의 윤곽의 보정, 즉 표시 화상의 보빈 왜곡의 보정 조작을 하여 조정치를 시정하면, CPU(2)는 표시 화상의 윤곽을 조정하는 지정된 조정치를 받아들인다(S1). 여기서 지정된 조정치를 "2" 로 한다(S2). 그 조정치의 신호가 CPU(2)로 입력되고, CPU(2)는 지정된 조정치에 대응하는 어드레스 신호를 출력하여 제15도의 데이타 데이블의 조정치 "2"에 대응하고 있는 직선 근사 파형 데이타를 데이타 테이블의 조정치 "2"의 영역으로부터 512 워드의 파형 데이타를 판독하여 받아들인다(S3).Hereinafter, the operation of the parabola wave voltage generating circuit will be described simultaneously with the flowchart of FIG. 17 showing the control contents of the CPU 2. FIG. When the user corrects the adjustment value by correcting the outline of the display image, that is, correcting the bobbin distortion of the display image, the CPU 2 accepts the designated adjustment value for adjusting the outline of the display image (S1). The adjustment value designated here is set to "2 " (S2). A signal of the adjustment value is input to the CPU 2, and the CPU 2 outputs an address signal corresponding to the specified adjustment value to output linear approximate waveform data corresponding to the adjustment value "2" of the data table of the fifteenth 512 words of waveform data are read from the area of the adjustment value "2 " of the data table and received (S3).

그리고, CPU(2)는 받아들인 512 워드의 파형 데이타를 디지탈/아날로그 컨버터(4)에 입력한다(S4). 그러면 디지탈/아날로그 컨버터(4)는 입력된 직선 근사 파형 데이타의 디지탈 신호를 디지탈/아날로그 변환하여 아날로그의 파라볼라파 전압을 발생하고, 모니터 장치(5)에 입력한다. 그에 따라 표시 화상의 보빈 왜곡이 보정된다.Then, the CPU 2 inputs the received 512-word waveform data to the digital / analog converter 4 (S4). Then, the digital / analog converter 4 digitally / analog-converts the digital signal of the input linear approximate waveform data to generate an analog parabolic wave voltage, and inputs it to the monitor device 5. The bobbin distortion of the display image is corrected accordingly.

그런데, 상술한 바와 같이 발생해야 할 파라볼라파 전압의 직선 근사 파형 데이타를 저장하는 메모리는 (512 워드 × 100행) × 2 바이트(여기서 1워드는 2 바이트로 한다)의 기억 용량이 필요하고, 파라볼라파 전압 발생 회로에는 고가의 메모리를 이용해야만 하는 문제가 있다. 본 발명은 이러한 문제를 감안하여, 기억 용량이 작은 기억부를 이용할 수 있는 전압 발생 방법, 전압 발생 회로 및 모니터 장치를 제공하는 것을 목적으로 한다.By the way, the memory for storing the linear approximate waveform data of the parabola wave voltage to be generated as described above requires a storage capacity of (512 words x 100 rows) x 2 bytes (where 1 word is 2 bytes) There is a problem that an expensive memory must be used for the wave voltage generating circuit. SUMMARY OF THE INVENTION In view of the above problems, it is an object of the present invention to provide a voltage generating method, a voltage generating circuit, and a monitor apparatus that can use a storage unit having a small storage capacity.

제1 발명에 관한 전압 발생 방법은 디지탈 신호에 의해 소요 파형의 전압을 발생시키는 방법에 있어서, 발생해야 할 전압을 곡선 근사하는 파형 데이타를 받아들인 기억부로부터 파형 데이타를 판독하고, 판독한 파형 데이타에 의해 발생해야 할 전압의 직선 근사 파형 데이타를 연산하며, 연산한 파형 데이타를 디지탈/아날로그 변환하여 아날로그 전압을 발생시키는 것을 특징으로 한다.A voltage generating method according to a first aspect of the present invention is a method of generating a voltage of a required waveform by a digital signal, comprising the steps of: reading waveform data from a storage unit that receives waveform data approximating a curve to be generated; Approximated waveform data of a voltage to be generated by the digital-to-analog converter, and generates analog voltage by digitally / analog-converting the calculated waveform data.

제2 발명에 관한 전압 발생 회로는 디지탈 신호에 의해 소요 파형의 전압을 발생시키는 전압 발생 회로에 있어서, 발생해야 할 전압을 곡선 근사하는 파형 데이타를 저장한 기억부와, 기억부에서 파형 데이타를 판독하는 수단과, 판독한 파형 데이타에 의해 직선 근사하는 파형 데이타를 연산하는 연산 수단과, 연산한 직선 근사 파형 데이타를 디지탈/아날로그 변환하는 디지탈/아날로그 변환부를 구비하는 것을 특징으로 한다.A voltage generating circuit according to a second aspect of the present invention is a voltage generating circuit for generating a voltage of a required waveform by a digital signal. The voltage generating circuit includes a storage unit storing waveform data for approximating a curve to be generated, Calculating means for calculating waveform data to be linearly approximated by the read waveform data, and digital / analog converting means for digital / analog converting the computed linear approximate waveform data.

제3 발명에 관한 모니터 장치는 제2항에 기재된 전압 발생 회로를 구비하는 것을 특징으로 한다.The monitor device according to the third invention is characterized by including the voltage generating circuit according to the second aspect.

제1 발명으로서는 발생해야 할 전압을 곡선 근사하는 파형 데이타를 예를 들면 5워드 × 100행 × 2바이트의 기억 용량의 기억부에 저장해 둔다. 기억부에서 판독한 곡선 근사 파형 데이타에 기초하여, 발생해야 할 전압의 직선 근사 파형 데이타를 연산한다. 연산한 직선 근사 파형 데이타의 디지탈 신호를 디지탈/아날로그변환하면, 아날로그 전압이 발생한다. 발생해야 할 전압을 직선 근사하는 파형 데이타를 저장하는 경우에는 기억부의 기억 용량은, 예를 들면 512 워드 × 100행 × 2바이트를 요한다.In the first invention, waveform data for approximating a curve to be generated is stored in a storage unit having a storage capacity of 5 words x 100 rows x 2 bytes, for example. And calculates linear approximate waveform data of a voltage to be generated based on the curve approximated waveform data read from the storage unit. When the digital signal of the computed linear approximate waveform data is subjected to digital / analog conversion, an analog voltage is generated. In the case of storing waveform data that linearly approximates a voltage to be generated, the storage capacity of the storage unit requires, for example, 512 words x 100 rows x 2 bytes.

이에 따라, 기억 용량이 작은 기억부를 이용할 수 있다.Thus, a storage unit having a small storage capacity can be used.

제2 발명으로서는, 발생해야 할 전압을 곡선 근사하는 파형 데이타를 기억부에 저장해 둔다. 발생해야 할 전압을 곡선 근사하는 파형 데이터의 수는 적으며, 직선 근사하는 파형 데이타의 수보다 적으며, 기억부는 기억 용량이 클 필요가 없다. 기억부로부터 곡선 근사 파형 데이타를 판독하고, 판독한 파형 데이타에 기초하여 직선 근사 파형 데이타를 연산한다. 연산한 직선 근사 파형 데이타의 디지탈신호를 디지탈/아날로그 변환하면 아날로그 전압이 발생한다. 이에 따라, 기억 용량이 작은 기억부를 이용할 수 있다.In the second invention, waveform data for approximating a curve to be generated is stored in a storage unit. The number of waveform data that approximates the curve of the voltage to be generated is small and is smaller than the number of waveform data to be linearly approximated, and the storage unit does not need to have a large storage capacity. The curve approximate waveform data is read from the storage section and the linear approximate waveform data is calculated based on the read waveform data. An analog voltage is generated when the digital signal of the computed linear approximation waveform data is subjected to digital / analog conversion. Thus, a storage unit having a small storage capacity can be used.

제3 발명으로서는 발생해야 할 전압을 곡선 근사하는 파형 데이타에 기초로 하여 직선 근사 파형 데이타를 연산한다. 연산한 직선 근사 파형 데이타를 디지탈/아날로그 변환하여 얻어진 아날로그 전압에 의해 표시 화상의 표시 상태가 제어된다. 이에 따라, 표시 화상의 표시 상태를 조정할 수 있다.In the third invention, linear approximate waveform data is calculated on the basis of waveform data that approximates a curve to be generated. The display state of the display image is controlled by the analog voltage obtained by digital / analog conversion of the calculated linear approximate waveform data. Thus, the display state of the display image can be adjusted.

이하, 실시예를 도시하는 도면에 따라 본 발명을 상세히 설명하기로 한다.Hereinafter, the present invention will be described in detail with reference to the drawings showing embodiments.

제1도는 본 발명에 관한 전압 발생 회로의 구성을 도시하는 블럭도이다. 메모리(10)에는 발생해야 할 파라볼라파 전압을 적은 수의 파형 데이타로 근사할 수있는 곡선 근사 파형 데이타를, 제2도에 도시하는 가로 방향이 5 워드, 세로 방향이 100행의 데이타 테이블에, 표시 화상의 윤곽을 조정하는 조정치에 대응시켜 저장해 둔다. 메모리(10)으로부터 판독한 곡선 근사 파형 데이타는 CPU(11)에 입력된다.FIG. 1 is a block diagram showing the configuration of a voltage generating circuit according to the present invention. FIG. Approximated waveform data that can approximate the parabola wave voltage to be generated with a small number of waveform data are stored in the memory 10 in a data table of 5 words in the horizontal direction and 100 rows in the vertical direction, And stored in association with the adjustment value for adjusting the outline of the display image. The curve-approximated waveform data read from the memory 10 is input to the CPU 11. [

표시 화상의 윤곽을 조정하는 조정치를 지정하는 조정치 지정부(12)의 출력신호는 CPU(11)에 입력된다. CPU(11)가 받아들인 곡선 근사 파형 데이타에 의해 연산한 직선 근사 파형 데이타는 디지탈/아날로그 컨버터(13)에 입력된다. 디지탈/아날로그 컨버터(13)는 입력된 파형 데이타의 디지탈 신호를 아날로그 신호로 변환하여 아날로그의 파라볼라파 전압을 발생하도록 되어 있다. 디지탈/아날로그 컨버터(13)로부터 출력되는 파라볼라파 전압은 화상을 표시하는 모니터 장치(14)에 입력된다.An output signal of the adjustment specifying section (12) for specifying an adjustment value for adjusting the outline of the display image is input to the CPU (11). The linear approximate waveform data calculated by the curve-approximated waveform data received by the CPU 11 is input to the digital-to-analog converter 13. The digital / analog converter 13 converts the digital signal of the input waveform data into an analog signal to generate an analog parabolic wave voltage. The parabolic wave voltage output from the digital / analog converter 13 is input to the monitor device 14 for displaying an image.

제3도는 발생해야 할 파라볼라파 전압을 직선 근사하는 경우의 개념도이고, 직선 근사하는 경우에는 상기 제3도에 도시한 바와 같이 기본적으로 X 좌표 방향의 1개의 점에 대하여 Y 좌표 방향의 1개의 점의 파형 데이타가 필요하다. 그런데, 파라볼라파 전압은 곡선 부분이 많기 때문에, 공지된 3차 스프라인 보간(spline interpolation)을 하는 경우에는 제4도에 도시한 곡선 근사하는 경우의 개념도와 같이, 예를 들면 5개의 점 a, b, c, d, e의 파형 데이타를 이용하면, 파라볼라파 진압을 마찬가지로 근사하는 곡선을 재현할 수 있다.Fig. 3 is a conceptual diagram of a case in which the parabolic wave voltage to be generated is linearly approximated. In the case of linear approximation, as shown in Fig. 3, basically, one point in the X- Of waveform data is required. However, since the parabola wave voltage has many curved portions, when the known third-order spline interpolation is performed, as shown in the conceptual diagram of the curve approximation shown in FIG. 4, for example, five points a, Using the waveform data of b, c, d, and e, it is possible to reproduce a curve similarly approximating the parabolic wave pressure.

즉, 곡선 근사를 함으로써 적은 좌표 정보로 곡선을 근사할 수 있다. 그 때문에, 메모리(10)의 데이타 테이블에는 상술한 바와 같이, 1개의 파라볼라파 전압에 대하여 5 워드의 파형 데이타를 저장하면 된다. 또한 100종류의 파라볼라파 전압 각각에 대하여 같은 파형 데이타를 저장한다. 그 때문에 메모리(10)에는 (5 × 100) × 2 바이트(여기서는 1 워드를 2 바이트로 한다)의 데이타를 저장하면 되므로, 메모리(10)는, 직선 근사 파형 데이타를 저장하는 경우에는 512 워드 × 100행 × 2 바이트를 필요로 한데 비해 기억 용량이 매우 작은 염가의 메모리를 사용할 수 있다.That is, by approximating the curve, it is possible to approximate the curve with less coordinate information. Therefore, as described above, waveform data of 5 words can be stored in the data table of the memory 10 with respect to one parabola wave voltage. Also, the same waveform data is stored for each of 100 kinds of parabola wave voltages. Therefore, the memory 10 needs to store data of (5x100) x 2 bytes (here, one word is two bytes). Therefore, when storing the linear approximate waveform data, the memory 10 stores 512 words x It is possible to use an inexpensive memory having a memory capacity of 100 lines × 2 bytes.

다음으로, 이와 같이 구성한 전압 발생 회로의 동작을 CPU(11)의 제어 내용을 도시하는 제5도의 플로우차트와 동시에 설명한다. 사용자가 표시 회상의 윤곽의 보정, 즉 표시 화상의 보빈 왜곡의 부정을 해야 할 조작을 하면, CPU(11)는 그 조작에 의해 지정된 조정치를 받아들인다(S1). 여기서는, 지정된 소정치를 "2" 로 한다(S2). 조정치 "2"의 신호가 CPU(11)에 입력되고, CPU(11)는 지정된 고정치에 대응하는 어드레스 신호를 메모리(10)에 입력하며, 메모리(10)의 제2도에 도시하는 데이타 테이블로부터 조정치 "2"에 대응하는 곡선 근사 파형 데이타를 판독하여 받아들인다(S3).Next, the operation of the voltage generating circuit constructed as described above will be described concurrently with the flowchart of FIG. 5 showing the control contents of the CPU 11. FIG. When the user performs an operation to correct the contour of the display image, that is, to negate the bobbin distortion of the display image, the CPU 11 receives the adjustment value designated by the operation (S1). Here, the specified predetermined value is set to "2 " (S2). A signal of the adjustment value "2" is input to the CPU 11. The CPU 11 inputs an address signal corresponding to the designated fixed value to the memory 10, The curve approximated waveform data corresponding to the adjustment value "2 " is read from the table and received (S3).

즉, 데이타 테이블의 조정치 "2"의 영역으로부터 5 워드의 곡선 근사 파형 데이타가 판독된다. 계속해서 CPU(11)에 의해 판독한 파형 데이타에 기초하여 공지한 3차 스프라인 곡선 보간 방법에 의해, 곡선의 파형 데이타를 산출한다(S4). 계속해서 산출한 곡선의 파형 데이타에 기초하여 X 좌표 512점에 대응하는 Y 좌표의 직선 근사 파형 데이타를 연산한다(S5). 계속해서 연산한 직선 근사 파형 데이타를 종래의 경우와 같이 디지탈/아날로그 컨버터(13)에 입력한다(S6). 그러면, 디지탈/아날로그 컨버터(13)은 입력된 파형 데이타의 디지탈 신호를 아날로그 전압으로 변환하여 아날로그의 파라볼라파 전압을 출력한다. 이 파라볼라파 전압을 모니터 장치(14)에 입력하면, 모니터 장치(14)의 표시 화상의 윤곽이 파라볼라파 전압에 의해 조정되고 지정한 조정치 "2"에 대응한 윤곽의 표시 화상을 표시하게 된다.That is, 5-word curve-approximated waveform data is read out from the area of the adjustment value "2" of the data table. Subsequently, based on the waveform data read by the CPU 11, the waveform data of the curve is calculated by the known third-order spline curve interpolation method (S4). The linearly approximated waveform data of the Y coordinate corresponding to the X coordinate 512 is calculated based on the waveform data of the continuously calculated curve (S5). The linearly approximated waveform data thus calculated are input to the digital / analog converter 13 as in the conventional case (S6). Then, the digital / analog converter 13 converts the digital signal of the input waveform data into an analog voltage and outputs an analog parabola wave voltage. When the parabola wave voltage is inputted to the monitor device 14, the outline of the display image of the monitor device 14 is adjusted by the parabola wave voltage and the display image of the contour corresponding to the specified adjustment value "2" is displayed.

그리고, 종래에는 메모리에 파라볼라파 전압을 직선 근사하는 파형 데이타를 저장하였기 때문에, 기억 용량이 매우 큰 메모리를 이용할 필요가 있었지만, 파라볼라파 전압을 곡선 근사하는 경우에는 적은 수의 파형 데이타를 메모리에 저장하면 되므로 기억 용랑이 매우 작은 염가의 메모리를 이용할 수 있다. 그에 따라 파라볼라파 전압 발생 회로의 비용 절감을 꾀할 수 있다.Conventionally, since the waveform data for linearly approximating the parabola wave voltage is stored in the memory, it is necessary to use a memory having a very large storage capacity. However, when the parabola wave voltage is approximated to a curve, a small number of waveform data is stored in the memory Therefore, it is possible to use an inexpensive memory having a very small memory capacity. Thus, the cost of the parabola wave voltage generating circuit can be reduced.

제6도는 본 발명에 관한 전압 발생 회로의 다른 실시예의 구성을 도시하는 블럭도이다. 상기 제6도는 수식 선형성(vertical Linearity)을 보정하는 톱니파 전압을 발생하도록 구성되어 있다.FIG. 6 is a block diagram showing the configuration of another embodiment of the voltage generating circuit according to the present invention. FIG. The FIG. 6 is configured to generate a sawtooth voltage that corrects the vertical Linearity.

메모리(10A)에는 발생해야 할 정현파 전압을 적은 수의 파형 데이타로 근사할 수 있는 곡선 근사의 1주기분의 파형 데이타를 제7도에 도시한 바와 같이 가로 방향이 8 워드, 세로 방향이 100행의 데이타 테이블에 표시 화상의 수직 선형성을 조정하는 조정치에 대응시켜 저장하고 있다. 메모리(10A)에서 판목한 정현파의 곡선 근사 파형 데이타는 CPU(11)에 입력된다.As shown in FIG. 7, the waveform data of one cycle of the curve approximation, which can approximate the sinusoidal voltage to be generated with a small number of waveform data, is stored in the memory 10A in 8 words in the horizontal direction and 100 words in the vertical direction In correspondence with the adjustment value for adjusting the vertical linearity of the display image in the data table of FIG. The curve approximated waveform data of the sine wave plotted in the memory 10A is input to the CPU 11. [

표시 화상의 수직 선형성을 조정하는 조정치를 지정하는 조정치 지정부(12)의 출력 신호는 CPU(11)에 입력된다. 메모리(10A)에서 판독하여 CPU(11)가 받아 들인 곡선 근사 파형 데이타에 의해 연산한 정현파의 직선 근사 파형 데이타는 디지탈/아날로그 컨버터(13A)에 입력된다. 메모리(10B)에는 정현파 전압과 동일 주기로 발생해야 할 톱니파 전압의 1주기분의 파형 데이타를 저장하고 있다. 메모리(10B)에서 판독하고, CPU(11)가 받아들인 톱니파 전압의 파형 데이타는 디지탈/아날로그 컨버터(13B)에 입력된다. 디지탈/아날로그 컨버터(13A)는 입력된 정현파의 파형 데이타의 디지탈 신호를 아날로그 신호로 변환하여 아날로그의 정현파 전압을 발생하도록 되어 있다. 디지탈/아날로그 컨버터(13B)는 입력된 톱니파의 파형 데이터의 디지탈 신호를 아날로그 신호로 변환하여 아날로그의 톱니파 전압을 발생하도록 되어 있다.An output signal of the adjustment specifying section (12) for specifying an adjustment value for adjusting the vertical linearity of the display image is input to the CPU (11). The sinusoidally approximated waveform data read out from the memory 10A and calculated by the curve approximate waveform data received by the CPU 11 are input to the digital / analog converter 13A. The memory 10B stores waveform data of one cycle of the sawtooth voltage to be generated at the same cycle as the sine wave voltage. The waveform data of the sawtooth voltage read by the memory 10B and received by the CPU 11 is input to the digital / analog converter 13B. The digital / analog converter 13A converts the digital signal of the waveform data of the input sinusoidal wave into an analog signal to generate an analog sinusoidal voltage. The digital / analog converter 13B converts the digital signal of the waveform data of the input sawtooth wave into an analog signal to generate an analog sawtooth voltage.

디지탈/아날로그 컨버터(13A)에서 출력되는 정현파 전압 및 디지탈/아날로그 컨버터(13B)에서 출력되는 톱니파 전압은 파형 합성부(16)에 입력된다. 파형 합성부(16)은 입력된 정현파 전압과 톱니파 전압을 합성하여 보정한 톱니파 전압을 출력하게 되어 있고, 파형 합성부(16)로부터 출력되는 보정한 톱니파 전압은 화상을 표시하는 모니터 장치(14)의 도시하지 않은 수직 회로에 입력된다.The sinusoidal voltage output from the digital / analog converter 13A and the sawtooth voltage output from the digital / analog converter 13B are input to the waveform synthesizer 16. [ The waveform synthesizer 16 outputs the sawtooth voltage corrected by synthesizing the input sinusoidal voltage and the sawtooth voltage. The corrected sawtooth voltage outputted from the waveform synthesizer 16 is supplied to the monitor device 14 for displaying an image, Not shown in the figure.

제8도는 파형 합성부(16)의 구성을 도시하는 블럭도이다. 디지탈/아날로그 컨버터(13A)의 출력측은 저항 R1을 통해 OP 앰프 OA1의 부입력 단자(-)와 접속된다. OP 앰프 OA1의 부입력 단자(-)와 출력 단자 OP의 사이에 컨덴서 C1과 저항 R2의 병렬 회로가 개재된다. OP 앰프 OA1의 출력 단자 OP는 컨덴서 C2와 저항 R3의 직렬 회로를 통해 OP 앰프 OA2정입력 단자(+)와 접속된다.FIG. 8 is a block diagram showing the configuration of the waveform synthesizer 16; FIG. The output side of the digital / analog converter 13A is connected to the negative input terminal (-) of the operational amplifier OA 1 through the resistor R 1 . A parallel circuit of the capacitor C 1 and the resistor R 2 is interposed between the negative input terminal (-) of the OP amplifier OA 1 and the output terminal OP. The output terminal OP of OP AMP 1 OA 1 is connected to the OP AMP OA 2 positive input terminal (+) through a series circuit of capacitor C 2 and resistor R 3 .

디지탈/아날로그 컨버터(13B)의 출력측은 저항 R4을 통해 OP 앰프 OA3의 부입력 단자(-)와 접속된다. OP 앰프 OA3의 부입력 단자(-)와 출력 단자 OP의 사이에 컨덴서 C3과 저항 R5의 병렬 회로가 개재되고, 부입력 단자(-)는 OP 앰프 OA1의 정입력 단자(-)와 접속된다. OP 앰프 OA3의 정입력 단자(+)는 접지되고, 출력 단자 OP는 저항 R6을 통해 OP 앰프 OA2의 정입력 단자(+)와 접속된다. OP 앰프 OA2의 부입력 단자(-)는 그 출력 단자 OP의 접속되고, 모니터 장치(14)의 도시하지 않은 수직 회로에 접속된다.The output side of the digital / analog converter 13B is connected to the negative input terminal (-) of the operational amplifier OA 3 through the resistor R 4 . A parallel circuit of a capacitor C 3 and a resistor R 5 is interposed between the negative input terminal (-) of the operational amplifier OA 3 and the output terminal OP and the negative input terminal (-) is connected to the positive input terminal (-) of the operational amplifier OA 1 . Respectively. The positive input terminal (+) of the operational amplifier OA 3 is grounded and the output terminal OP is connected to the positive input terminal (+) of the operational amplifier OA 2 via the resistor R 6 . The negative input terminal (-) of the operational amplifier OA 2 is connected to the output terminal OP thereof and is connected to a vertical circuit (not shown) of the monitor device 14.

제9도는 발생해야 할 정현파 전압을 곡선 근사하는 경우의 개념도이다. 제9도에 도시한 바와 같이, 정현파의 정, 부측 각각에서의 4점의 합계 8점 j, k, l, m, o, p, q, r의 파형 데이타를 이용하면 정현파 전압을 근사하는 곡선을 재현할 수 있다. 즉, 곡선 근사함으로써 상술한 바와 같이 파라볼라파 전압의 경우와 동일한, 적은 좌표 정보로 곡선을 근사할 수 있다. 그 때문에 메모리(10A)의 데이타 테이블에는 1개의 정현파 전압에 대하여 8 워드의 파형 데이타를 저장하면 된다. 또한 데이타 테이블에는 100 종류의 정현파 전압 각각에 대하여 마찬가지로 파형 데이터를 저장 한다.Fig. 9 is a conceptual diagram of a case in which a sinusoidal voltage to be generated is curve-approximated. As shown in Fig. 9, when the waveform data of the total 8 points j, k, l, m, o, p, q and r of the four points on the positive side and the negative side of the sine wave are used, Can be reproduced. That is, by approximating the curve, it is possible to approximate the curve with less coordinate information as in the case of the parabola wave voltage as described above. Therefore, waveform data of 8 words for one sinusoidal voltage can be stored in the data table of the memory 10A. The data table also stores waveform data for each of 100 kinds of sine wave voltages.

그 때문에, 메모리(10A)에는 (8 × 100) × 2 바이트(여기서는 1 워드를 2 바이트로 한다)의 데이타를 저장히면 되므로, 메모리(10A)는 상술한 바와 같이 직선 근사 파헝 데이타를 저장하는 경우에는 512워드 × 100행 × 2 바이트를 필요로 하는데 비해 기억 용량이 매우 작은 염가의 메모리를 사용할 수 있다.Therefore, since the memory 10A needs to store data of (8x100) x 2 bytes (one word is assumed to be two bytes in this case), the memory 10A stores the data in the case of storing the linear approximate pattern data 512 words x 100 rows x 2 bytes are needed, an inexpensive memory having a very small storage capacity can be used.

다음으로, 이와 같이 구성한 전압 발생 회로의 동작을 CPU의 제어 내용을 도시하는 제10도의 플로우차트와 동시에 설명한다. 사용자가 표시 화상의 수직 선형성의 보정을 해야 할 조작을 하면, CPU(11)는 그 조작에 의해 지정된 조정치를 받아들인다(S11). 여기서 지정한 조정치를 "2"로 한다(S12). 조정치 "2"의 신호가 CPU(11)에 입력되고, CPU(11)는 지정된 조정치에 대응하는 어드레스 신호를 메모리(10A)에 입력하며, 메모리(10A)의 제7도에 도시하는 데이타 테이블로부터 조정치 "2"에 대응하고 있는 곡선 근사 파형 데이타를 판독하여 받아들인다(S13). 즉, 데이타 테이블의 조정치 "2"의 영역으로부터 4 워드의 곡선 근사 파형 데이타가 판독된다.Next, the operation of the voltage generating circuit constructed as described above will be described concurrently with the flowchart of FIG. 10 showing the control contents of the CPU. When the user performs an operation to correct the vertical linearity of the display image, the CPU 11 accepts the adjustment value specified by the operation (S11). The adjustment value specified here is set to "2 " (S12). A signal of the adjustment value "2" is input to the CPU 11. The CPU 11 inputs the address signal corresponding to the designated adjustment value to the memory 10A, The curve approximate waveform data corresponding to the adjustment value "2 " is read from the table and received (S13). That is, 4-word curve-approximated waveform data is read from the area of the adjustment value "2" of the data table.

계속해서, CPU(11)에 의해 판독한 파형 데이타에 기초하여, 공지된 3차 스프라인 곡선 보간 방법에 의해, 곡선의 파형 데이타를 산출한다(S14). 계속해서 산출한 곡선의 파형 데이타에 기초하여 X 좌표 512점에 대응하는 Y 좌표의 직선 근사 파형 데이타를 연산한다(S15). 계속해서, 연산한 직선 근사 파형 데이타를 종래의 경우와 같이 디지탈/아날로그 컨버터(13A)에 입력한다(S16). 계속해서, CPU(11)는 메모리(10A)에 입력하고 있는 어드레스 신호와 동일한 어드레스 신호를 메모리(10B)에 입력히고, 메모리(10B)에서 톱니파의 파형 데이타를 판독하여 받아들인다(S17). 그리고, 받아들인 톱니파의 파형 데이타를 디지탈/아날로그 컨버터(13B)에 입력한다(S18).Subsequently, on the basis of the waveform data read by the CPU 11, the waveform data of the curve is calculated by a known third-order spline curve interpolation method (S14). The linear approximate waveform data of the Y coordinate corresponding to the X coordinate 512 is calculated based on the waveform data of the curve thus calculated (S15). Subsequently, the computed linear approximate waveform data is input to the digital / analog converter 13A as in the conventional case (S16). Subsequently, the CPU 11 inputs the same address signal as the address signal input to the memory 10A into the memory 10B, and reads and receives the waveform data of the sawtooth wave from the memory 10B (S17). Then, the waveform data of the received sawtooth wave is input to the digital / analog converter 13B (S18).

그러면 디지탈/아날로그 컨버터(13A)는 입력된 정현파의 파형 데이타의 디지탈 신호를 아날로그 전압으로 변환하여 제11(a)도에 도시한 아날로그의 정현파 전압 VA를 출력한다. 또한 디지탈/아날로그 컨버터(13B)는 입력된 톱니파의 파형 데이타의 디지탈 신호를 아날로그 전압으로 변환하여 제11(b)도에 도시하는 아날로그의 톱니파 전압 VB를 출력한다. 이들 전압이 함께 파형 합성부(16)에 입력되어 OP 엠프 OA1, OA3에 따라 각각 별도로 증폭된 후, OP 엠프 OA2에 의해 정현파 전압과 톱니파 전압을 합성하여, 제11(c)도에 도시하는 정현파 전압에 의해 보정된 톱니파 전압 VC를 발생하여 출력한다. 그리고 보정된 톱니파 전압 VC은 정현파 전압 VA의 반주기에 대응하는 시점에서 전압 변화가 큰 파형으로 되어 있다.Then, the digital / analog converter 13A converts the digital signal of the waveform data of the inputted sinusoidal wave into an analog voltage and outputs the analog sinusoidal voltage V A shown in FIG. 11 (a). The digital / analog converter 13B converts the digital signal of the waveform data of the input sawtooth wave to an analog voltage and outputs the analog sawtooth voltage V B shown in FIG. 11 (b). These voltages are input to the waveform synthesizing section 16 and amplified separately according to the OP amplifiers OA 1 and OA 3 , respectively. Thereafter, the sinusoidal voltage and the sawtooth voltage are synthesized by the OP amplifier OA 2 , And generates and outputs the sawtooth wave voltage V C corrected by the illustrated sine wave voltage. Then, the corrected sawtooth voltage V C has a waveform with a large voltage change at a time point corresponding to the half cycle of the sine wave voltage V A.

그리고, 이와 같이 토정한 톱니파 전압 Vc이 모니터 장치(14)의 도시하지 않은 수직 회로에 입력되면, 보정한 톱니파 전압에 의해 모니터 장치(14)의 표시 화상의 선형성이 보정되고, 보정하지 않은 톱니파 전압을 입력한 경우에는 제12(a)도에 도시한 바와 같이 CRT(100)에 있어서의 표시 화상의 수직 방향의 중앙 부근에서 부유 자계의 영향에 의해 주사선 L의 간격이 커지고, 선형성이 악화되는 것이, 제12(b)도에 도시한 바와 같이 시정한 조정치 "2"에 따라서 수직 선형성이 보정되고, 주사선 L의 간격이 일정하여 수식 선형성이 좋은 화상을 표시하게 된다.Then, when the sawtooth voltage Vc thus determined is inputted to a vertical circuit (not shown) of the monitor device 14, the linearity of the display image of the monitor device 14 is corrected by the corrected sawtooth voltage, The spacing of the scanning lines L is increased due to the influence of the floating magnetic field in the vicinity of the center in the vertical direction of the display image in the CRT 100 as shown in Fig. 12 (a), and the linearity is deteriorated , The vertical linearity is corrected in accordance with the corrected adjustment value "2 " as shown in FIG. 12 (b), and an image with good linearity is displayed with the interval of the scanning lines L being constant.

그리고, 파라볼라파 전압을 발생시킨 경우와 같이, 정현파 전압을 발생시키는 경우에도 정현파를 곡선 근사하는 파형 데이타를 메모리에 저장하면 되고, 이 경우에도 기억 용량이 매우 작은 염가의 메모리를 이용할 수 있어, 보정한 톱니파 전압을 발생시키는 전압 발생 회로의 비용 절감을 피할 수 있다.Even when a sinusoidal voltage is generated as in the case of generating a parabola wave voltage, waveform data approximating a curve of a sinusoidal wave can be stored in a memory. In this case, too, an inexpensive memory having a very small storage capacity can be used, It is possible to avoid the cost reduction of the voltage generating circuit that generates one sawtooth voltage.

또한, 본 실시예에 있어서 이용하고 있는 곡선 근사 파형 데이타를 5 워드 또는 8 워드로 하고, 또한 X 좌표의 점을 512로 했으나, 이는 예시에 불과하다.In addition, the curve approximated waveform data used in the present embodiment is 5 words or 8 words, and the point of the X coordinate is 512, but this is merely an example.

상술한 바와 같이, 제1 발명은 발생해야 할 전압의 곡선 근사 파형 데이타를 기억부에 저장하고, 기억부로부터 판독한 곡선 근사 파형 데이타에 기초하여 직선근사 파형 데이타를 연산하여 전압을 발생하도록 했으므로, 기억부에 기억 용량이 작은 것을 이용하여 염가로 전압을 발생시킬 수 있다.As described above, in the first invention, the curve approximated waveform data of the voltage to be generated is stored in the storage section, and the voltage is generated by calculating the linear approximate waveform data based on the curve approximated waveform data read from the storage section. It is possible to generate an inexpensive voltage using a memory having a small storage capacity.

제2 발명은 발생해야 할 전압의 곡선 근사 파형 데이타를 기억부에 저장시키기 때문에 발생해야 할 전압을 곡선 근사하는 파형 데이타가 적고, 기억 용량이 작은 염가의 기억부를 이용할 수 있어 염가의 전압 발생 회로를 제공할 수 있는 등 본 발명은 뛰어난 효과를 발휘한다.Since the second aspect of the present invention stores the curved approximate waveform data of the voltage to be generated in the storage unit, it is possible to use an inexpensive storage unit having few waveform data for approximating the curve to be generated and having a small storage capacity, And the present invention exerts an excellent effect.

Claims (3)

디지탈 신호에 의해 소요 파형의 전압을 발생시키는 방법에 있어서, 발생시켜야 할 전압을 곡선 근사한 파형 데이터를 저장한 기억부로부터 파형 데이타를 판독하는 단계, 판독한 파형 데이타에 의해 발생시켜야 할 전압의 직선 근사 파형 데이타를 연산하는 단계, 및 연산한 파형 데이타를 디지탈/아날로그 변환하여 아날로그의 전압을 발생시키는 단계를 포함하는 것을 특징으로 하는 전압 발생 방법.A method for generating a voltage of a required waveform by a digital signal, comprising the steps of: reading waveform data from a storage unit storing waveform data approximating a curve of a voltage to be generated; calculating a linear approximation of a voltage to be generated by the read waveform data A step of calculating waveform data, and a step of digitally / analog-converting the calculated waveform data to generate an analog voltage. 디지탈 신호에 의해 소요 파형의 전압을 발생시키는 전압 발생 회로에 있어서, 발생시켜야 할 전압을 곡선 근사한 파형 데이타를 저장하는 기억부, 기억부로부터 파형 데이타를 판독하는 수단, 판독한 파형 데이타에 의해 직선 근사 파형 데이타를 연산하는 연산 수단, 연산한 직선 근사 파형 데이타를 디지탈/아날로그 변환하는 디지탈/아날로그 변환부를 구비한 것을 특징으로 하는 전압 발생 회로.A voltage generation circuit for generating a voltage of a required waveform by a digital signal, comprising: a storage section for storing waveform data approximated to a curve of a voltage to be generated; means for reading out waveform data from the storage section; And a digital / analog conversion unit for performing digital / analog conversion on the computed linear approximate waveform data. 제2항에서 청구하고 있는 전압 발생 회로를 구비한 것을 특징으로 하는 모니터 장치.A monitor device comprising a voltage generating circuit claimed in claim 2.
KR1019960018729A 1995-05-31 1996-05-30 Voltage generating method, voltage generating circuit and monitor device KR100269755B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP7133375A JPH08331404A (en) 1995-05-31 1995-05-31 Voltage generating method, voltage generating circuit and monitoring device
JP95-133375 1995-05-31

Publications (2)

Publication Number Publication Date
KR960043756A KR960043756A (en) 1996-12-23
KR100269755B1 true KR100269755B1 (en) 2000-10-16

Family

ID=15103269

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960018729A KR100269755B1 (en) 1995-05-31 1996-05-30 Voltage generating method, voltage generating circuit and monitor device

Country Status (4)

Country Link
JP (1) JPH08331404A (en)
KR (1) KR100269755B1 (en)
CN (1) CN1140853A (en)
TW (1) TW349195B (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6493040B1 (en) 1999-05-26 2002-12-10 Thomson Licensing S.A. Scan velocity modulation circuit with multi-mode operation
US6295097B1 (en) 1999-05-26 2001-09-25 Thomson Licensing S.A. Piece-wise linearized waveform generator for scan velocity modulation circuit
US6498626B1 (en) 1999-05-26 2002-12-24 Thomson Licensing S.A. Video signal processing arrangement for scan velocity modulation circuit
CN100353669C (en) * 2002-04-17 2007-12-05 湖南科技大学 Virtual signal generator for generating square wave by remainder interpolation comparision

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4868774A (en) * 1985-03-22 1989-09-19 Enertec Digital waveform generator and associated method

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4868774A (en) * 1985-03-22 1989-09-19 Enertec Digital waveform generator and associated method

Also Published As

Publication number Publication date
CN1140853A (en) 1997-01-22
KR960043756A (en) 1996-12-23
TW349195B (en) 1999-01-01
JPH08331404A (en) 1996-12-13

Similar Documents

Publication Publication Date Title
US5382984A (en) Digital convergence correction apparatus for color television receiver with cursor on screen
US5537159A (en) Interpolation method and apparatus for improving registration adjustment in a projection television
KR0132553B1 (en) Signal generating device
JPH05244615A (en) Device for correcting digital convergence and preparation of correction data
US4687973A (en) Digital waveform generator
KR19980070218A (en) A method of correcting display image distortion of a display device, a distortion detecting device, a distortion correcting device, and a display device provided with the distortion correcting device
EP0200116A2 (en) Cathode ray tube display system and method having bidirectional line scanning
KR100269755B1 (en) Voltage generating method, voltage generating circuit and monitor device
GB2150797A (en) Graphic display system
US4980614A (en) Convergence correction circuit
US5504496A (en) Apparatus for displaying two-dimensional image information
KR930008271B1 (en) Compensation arrangement for display systems
KR100276958B1 (en) Waveform Generator
US6683424B2 (en) Distortion correcting circuit and display device
JPH05259909A (en) Automatic offset voltage correcting method
JP2003091270A5 (en)
KR100308259B1 (en) Digital convergence corrector
JPS6150191A (en) Linear image display unit
JP3646839B2 (en) Digital oscilloscope
JP2512221B2 (en) Shading distortion correction device
JPH0529937A (en) Calibration method and calibration signal generator
JPH0388504A (en) Optional waveform generator
JPH07298097A (en) Image pickup device
JPH0636601B2 (en) Digital convergence correction device
JP2646762B2 (en) Digital convergence device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070710

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee