JP2015501231A - 認証システム及び方法 - Google Patents

認証システム及び方法 Download PDF

Info

Publication number
JP2015501231A
JP2015501231A JP2014533264A JP2014533264A JP2015501231A JP 2015501231 A JP2015501231 A JP 2015501231A JP 2014533264 A JP2014533264 A JP 2014533264A JP 2014533264 A JP2014533264 A JP 2014533264A JP 2015501231 A JP2015501231 A JP 2015501231A
Authority
JP
Japan
Prior art keywords
cell
measured
value
analog
bit memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014533264A
Other languages
English (en)
Other versions
JP5745701B2 (ja
Inventor
ライス,ヒューストン,ダブリュー
ノヴァク,デイヴィッド,ビー
ネス,エリック,ディー
ホール,ブレンダン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hewlett Packard Development Co LP
Original Assignee
Hewlett Packard Development Co LP
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett Packard Development Co LP filed Critical Hewlett Packard Development Co LP
Publication of JP2015501231A publication Critical patent/JP2015501231A/ja
Application granted granted Critical
Publication of JP5745701B2 publication Critical patent/JP5745701B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/00002Diagnosis, testing or measuring; Detecting, analysing or monitoring not otherwise provided for
    • H04N1/00026Methods therefor
    • H04N1/00037Detecting, i.e. determining the occurrence of a predetermined state
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • B41J2/17503Ink cartridges
    • B41J2/17526Electrical contacts to the cartridge
    • B41J2/1753Details of contacts on the cartridge, e.g. protection of contacts
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/17Ink jet characterised by ink handling
    • B41J2/175Ink supply systems ; Circuit parts therefor
    • B41J2/17503Ink cartridges
    • B41J2/17543Cartridge presence detection or type identification
    • B41J2/17546Cartridge presence detection or type identification electronically
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J29/00Details of, or accessories for, typewriters or selective printing mechanisms not otherwise provided for
    • B41J29/38Drives, motors, controls or automatic cut-off devices for the entire printing mechanism
    • B41J29/393Devices for controlling or analysing the entire machine ; Controlling or analysing mechanical parameters involving printing of test patterns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/4221Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells with battery type recognition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M6/00Primary cells; Manufacture thereof
    • H01M6/50Methods or arrangements for servicing or maintenance, e.g. for maintaining operating temperature
    • H01M6/5066Type recognition
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/32Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials
    • H04L9/3271Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials using challenge-response
    • H04L9/3278Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials using challenge-response using physically unclonable functions [PUF]
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/36Arrangements for testing, measuring or monitoring the electrical condition of accumulators or electric batteries, e.g. capacity or state of charge [SoC]
    • G01R31/382Arrangements for monitoring battery or accumulator variables, e.g. SoC
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01MPROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
    • H01M10/00Secondary cells; Manufacture thereof
    • H01M10/42Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
    • H01M10/425Structural combination with electronic components, e.g. electronic circuits integrated to the outside of the casing
    • H01M10/4257Smart batteries, e.g. electronic circuits inside the housing of the cells or batteries
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/10Energy storage using batteries

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical & Material Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Multimedia (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Ink Jet (AREA)
  • Read Only Memory (AREA)

Abstract

一実施形態では、認証システムは、識別(ID)ビットメモリセルを有するデータ記憶チップを有する供給装置を含む。該IDビットメモリセルは、被測定セル、該被測定セルをポイントするアドレス情報を記憶するポインタセル、及び該被測定セルに関する工場で測定されたアナログ情報を記憶するアナログセルからなる。【選択図】図1

Description

多くのシステムは、該システムの機能にとって不可欠な交換可能な構成要素を有する。該交換可能な構成要素は、該システムを使用する度に消耗する消耗材料を含む装置であることが多い。斯かるシステムとして、例えば、交換可能なバッテリーを使用する携帯電話、交換可能な供給装置からの薬剤を投薬する医療機器、交換可能な供給カートリッジからの流体(例えばインク)又はトナーを分配するプリンティングシステムなどが挙げられる。交換可能な装置が正規の製造者からの真正なる装置であることを確認することは、システムのユーザが、欠陥があり及び/又は偽造された装置の意図せぬ使用に関する問題を回避するのに資するものとなる。
上述のように、特定のシステムで使用するための交換可能な装置の真正性は、該システムのユーザが、欠陥があり及び/又は偽造された装置の意図せぬ使用に関する問題を回避するのに資するものとなる。例えば、交換可能なトナー及び/又はインクカートリッジを用いるプリンティングシステムでは、偽造カートリッジの不意の使用の結果として、プリント出力の品質低下から該プリンティングシステムに損傷を与え得るカートリッジのインク漏れまで、様々な問題が発生し得る。
交換可能な装置の真正性を確認するための従来の方法として、該装置のデータチップ内に識別データを記憶し、次いで該装置がシステムに挿入された際に該識別データが正しいことを確認する、というものがある。例えば、プリンティングシステムにおいて、プリントカートリッジが、論理「1」(高)又は論理「0」(低)のディジタル値で予めプログラムされた識別(ID)ビットメモリセルを有するデータ記憶チップを含むことが可能である。プリントカートリッジがプリンティングシステムに挿入された際に、プリンタコントローラが、該IDビットメモリセル内の論理値を読み出して該論理値を所定のしきい値と比較して該論理値が該メモリセルに予めプログラムされている期待される論理値と一致するか否かを確認することにより、該カートリッジが真正性を有するか否かを判定する。このため、この認証方法で使用されるしきい値による判定基準は、前記IDビットメモリセルが論理高値を含むか論理低値を含むかを単に判定するものに過ぎない。しかし、著しい電気的欠陥を有し又は(例えば偽造者により)不適切に変更されたIDビットメモリセルもまた、測定時に論理高値又は論理低値の何れかを返すものとなる。その結果として、この認証方法は、損傷し及び/又は不適切に変更されたIDビットを常に適切に検出するものではなく、交換可能な装置によっては不適切な認証を行い得るものである。
本開示の実施形態は、一般に交換可能な装置に一意に関連付けされたアナログシリアル番号の使用を介してシステムの交換可能な供給装置を認証する堅牢な認証システム及び方法を提供する。供給装置のデータ記憶チップ内にエンコードされたアナログシリアル番号は、該チップを介して該供給装置を一意に識別する該チップの特定の物理パラメータに関する情報を含む。該データ記憶チップの製造時に、該チップ上の一連のIDビットメモリセル内の特定のメモリセルについて、電気特性等の物理パラメータが測定される。該測定された物理パラメータのアナログ値が、該一連のIDビットメモリセルの幾つかのセル内にディジタルにエンコードされる。製造後、現場での一般的な動作時に、交換可能な装置を受容した認証システムは、IDビットメモリセル内に記憶されているアドレスポインタを介して特定のメモリセルを特定し、該特定のメモリセルの物理パラメータの値を測定する。該システムは、現場で測定された該物理パラメータの値を、製造時に測定されてIDビットメモリセル内にエンコードされた値と比較する。現場で測定された該値が、製造時に(すなわち所与の公差レベル内で)エンコードされた値と一致する場合、該認証システムは、該交換可能な供給装置を認証する。該値が一致しない場合には、該認証システムは、該交換可能な供給装置が、欠陥があり、損傷しており、又は真正品でないことの通知を(例えばシステムのユーザインタフェイスを介して)提供する。このようにして、一連のIDビットメモリセル内の特定のメモリセルについて測定された物理パラメータのアナログ値は、供給装置を一意に識別する該供給装置のためのアナログシリアル番号として働くものとなる。
一実施形態では、例えば、認証システムは、識別(ID)ビットメモリセルを有するデータ記憶チップを有する供給装置を含む。該IDビットメモリセルは、被測定セル、該被測定セルをポイントするアドレス情報を記憶するためのポインタセル、及び該被測定セルに関する工場でのアナログ情報を記憶するアナログセルを含む。一実施形態では、該システムはまた、該供給装置を受容するベース装置と該ベース装置内に組み込まれたコントローラとを含む。該コントローラ上で実行することが可能な認証アルゴリズムは、アドレス情報を使用して被測定セルを特定し、及び現場でのアナログ情報について該被測定セルの測定を行うものである。該アルゴリズムは、工場でのアナログ情報を現場でのアナログ情報と比較し、それら情報が一致する場合に該供給装置を認証する。
別の実施形態では、認証方法は、データ記憶チップ上の一連の識別(ID)ビットメモリセルのうちの特定のセルを被測定セルとして指定し、該被測定セルのアドレスを該IDビットメモリセル内にエンコードし、及び該被測定セルのアナログ値を測定する、という各ステップを含む。該方法は更に、該アナログ値を該IDビットメモリセル内にエンコードするステップを含む。
別の実施形態では、認証方法は、識別(ID)ビットメモリセルを有する交換可能な装置を受容し、該IDビットメモリセル内の被測定セルのアドレスを特定する、という各ステップを含む。工場で測定された該被測定セルのアナログ値が該IDビットメモリセル内にエンコードされ、及び現場で測定された該被測定セルのアナログ値を判定するために該被測定セルの測定が行われる。該工場で測定されたアナログ値と該現場で測定されたアナログ値とが一致する場合、該交換可能な装置が認証され、該工場で測定されたアナログ値と該現場で測定されたアナログ値とが一致しない場合には、該交換可能な装置が真正品でない旨の通知が提供される。
一実施形態による、ベース装置及び交換可能な供給装置を含む認証システムを示している。 一実施形態による、データ記憶チップでの実施に適した一連のIDビットメモリセルの一例を示している。 一実施形態による、インクジェットプリンティングシステムとして実施された認証システムを示している。 一実施形態による、例示的なインクジェットカートリッジの斜視図を示している。 一実施形態による、例示的な認証方法を示すフローチャートである。 一実施形態による、例示的な認証方法を示すフローチャートである。
図1は、本開示の一実施形態による、ベース装置102及び交換可能な供給装置104を含む認証システム100を示している。該システム100の該ベース装置102に含まれるコントローラ106は、典型的には、該認証システム100の全般的な機能を制御し及び供給装置104と通信してその制御を行うためのプロセッサ、メモリ、ファームウェア、及びその他の電子回路といった、標準的なコンピューティングシステムの構成要素を含む。一実施形態では、コントローラ106は、交換可能な供給装置104の真正性を判定するために認証アルゴリズム108を実行する。供給装置104は、ディジタル論理値「1」(高)又は「0」(低)で予めプログラムされた一連の識別(ID)ビットメモリセル112を有するデータ記憶チップ110を含む。該一連のIDビットメモリセル112内に記憶されているディジタル値は、典型的には、供給装置104の特性に関する情報を提供する。例えば、メモリセル112は、供給装置104の種類、供給装置104内に収容されている材料の種類、供給装置104内に収容されている材料の特性及び/又は使用特性などを示す情報を記憶することが可能である。
図2は、本開示の一実施形態による、データ記憶チップ110において実施するのに適した一連のIDビットメモリセル112の一実施形態を示している。図2の一連のIDビットメモリセル112に示すメモリセルの個数及びそれに関するアドレス位置は、本説明の容易化を目的としたものであり、データ記憶チップ110内の一連のIDビットメモリセル112において実施することが可能なメモリセルの実際の個数又はアドレス位置を示すことを意図したものではない。一連のIDビットメモリセル112内のメモリセルの実際の個数は、変動し得るものであるが、典型的には、図2に示すセルの個数よりも多い。データ記憶チップ110上の一連のIDビットメモリセル112を構成するセルの種類は変動し得るものである。更に、一連のIDビットメモリセル112は、二種類以上のメモリセルを含み得るものである。データ記憶チップ110上での実施に適したものとなり得るIDビットメモリセルの実際の種類として、MROMセル、PROMセル、EPROMセル、EEPROMセル、ヒューズなどが挙げられる(但し、それらには限定されない)。
データ記憶チップ110上の一連のIDビットメモリセル112は、アドレスポインタセル114と呼ばれる一群のセルを含む。一実施形態では、該アドレスポインタセル114は、個々のデータ記憶チップ110において同一のアドレス位置にある。別の実施形態では、アドレスポインタセル114は、個々のデータ記憶チップ110において異なるアドレス位置にあることが可能である。図2に示すアドレスポインタセル114の個数は、説明のみを目的としたものであり、アドレスポインタセル114として使用することが可能なセルの実際の個数を限定することを意図したものではない。このため、別の実施形態では、図2に示したものよりも多数又は少数のアドレスポインタセル114が存在することが可能である。アドレスポインタセル114の個数は、少なくとも部分的に、一連のIDビットメモリセル112のメモリセルの総数によって決まる。
アドレスポインタセル114は、データ記憶チップ110の製造時にディジタル論理値「1」(高)又は「0」(低)でプログラムされる。該アドレスポインタセル114にプログラムされた値は、一連のIDビットメモリセル112内の特定のセル(被測定セル116と称す)をポイントするアドレスを伝えるものである。該アドレスポインタセル114がポイントする該被測定セル116のアドレス位置は、各データ記憶チップ110毎に同じではない。しかし、被測定セル116は、一連のIDビットメモリセル112内の複数のセルの内の1つであるため、そのアドレス位置は、該一連のIDビットメモリセル112内に見い出されるアドレス位置に限定される。例えば、図2に示すアドレスポインタセル114は、ディジタル値「1101101」でプログラムされている。該ディジタルビットは、一連のIDビットメモリセル112内のアドレス109に対応するものである。こうして、アドレスポインタセル114は、被測定セル116の位置としてアドレス109をポイントする。しかし、異なるデータ記憶チップでは、そのアドレスポインタセル114は、被測定セル116のために一連のIDビットメモリセル112内の様々な他のアドレス位置をポイントする様々な他のディジタル値でプログラムすることが可能である。
データ記憶チップ110上の一連のIDビットメモリセル112はまた、アナログ情報セル118と称する一群のセルを含む。異なる実施形態では、該アナログ情報セル118は、個々のデータ記憶チップ110毎に異なるアドレス位置に配置することが可能である。更に、図2におけるアナログ情報セル118は、隣接するアドレス位置に示されているが、別の実施形態では、該アナログ情報セル118は、各アナログ情報セル118のアドレスが次のアナログ情報セル118のアドレスに隣接しないように一連のIDビットメモリセル112全体にわたって分散させることが可能である。
アナログ情報セル118は、被測定セル116に関するアナログ情報をディジタル論理値「1」(高)又は「0」(低)という形で記憶する。該アナログ情報は、典型的には、被測定セル116の電気的特性の測定されたアナログ値からなる。例えば、該アナログ情報は、セルの両端の電圧、セルのインピーダンス、セルの抵抗、セルのキャパシタンス、セルのインダクタンス、その何らかの数学的な組み合わせ又は比といった、電気特性のアナログ値とすることが可能である。一般に、被測定セル116の1つ以上の一般的な電気特性の値、又はそれらの組み合わせ又はそれらを変更した値をアナログ情報セル118内にエンコードする(すなわち記憶させる)ことが可能である。図2に示すアナログ情報セル118の個数は、説明のみを目的として提供したものであり、アナログ情報セル118として使用することが可能なセルの実際の個数を限定することを意図したものではない。このため、別の実施形態では、図2に示したものよりも多数又は少数のアナログ情報セル118が存在することが可能である。使用されるアナログ情報セル118の個数は、部分的には、エンコードされるアナログ情報にとって望ましい分解能の度合いによって決まる。
データ記憶チップ110の製造時に、電気特性等の物理パラメータ(すなわち、アナログ情報)の値が被測定セル116について測定される。一実施形態では、この電気特性の「工場で測定された」値がアナログ情報セル118内に直接エンコードされる。このアナログ情報セル118内にエンコードされた工場で測定された電気特性の値は、特定の交換可能な供給装置104に組み込まれたデータ記憶チップ110に一意に関連付けされたアナログシリアル番号を提供するものとなる。
図1及び図2を参照する。一実施形態では、この一意の関連付けは、ベース装置102のコントローラ106上で実行することが可能な認証アルゴリズム108が、交換可能な供給装置104の真正性を判定することを可能にする。製造後、現場での通常動作時に、認証システム100が交換可能な供給装置104を受容した際、認証アルゴリズム108が、該装置104が真正品であるか否かを判定する。より詳細には、現場での通常動作時に、認証アルゴリズム108を実行して、被測定セル116の電気特性の値を測定する測定回路122を制御する。一実施形態では、該測定回路122は、アナログディジタル変換回路とすることが可能であり、及び電流源124を含むことが可能である。該アルゴリズム108は、先ずアドレスポインタセル114からアドレスを読み出すことにより、被測定セル116のアドレスを特定する。該アルゴリズム108は次いで、測定回路122を制御して、電流源124から被測定セル116へ電流を供給し、及び製造時に工場で過去に測定されたものと同じ被測定セル116の電気特定の値を測定する。こうして、一実施形態では、先ず製造時に被測定セル116の電気特性が測定されて「工場で測定された」値が求められ、製造後であって現場での通常動作時に該被測定セル116の電気特性が再び測定されて「現場で測定された」値が求められる。
現場で測定された電気特性の値について被測定セル116の測定を行うことに加えて、認証アルゴリズム108は、IDビットメモリセル112内のアナログ情報セル118内に以前にエンコードされた工場で測定された電気特性の値にアクセスする。該アルゴリズム108は、該現場で測定された値と該以前にエンコードされた工場で測定された値とを比較してそれらが一致するか否かを判定する。該現場で測定された値が該工場で(すなわち所定の公差レベル内で)測定された値と一致する場合には、認証アルゴリズム108は、交換可能な供給装置を認証する。しかし、それら値が一致しない場合には、認証アルゴリズム108は、交換可能な供給装置104が、欠陥があり、損傷しており、又は真正品でないことの通知を(例えば、認証システム100のユーザインタフェイスを介して)提供する。このようにして、一連のIDビットメモリセル内の特定のメモリセルについて測定された電気特性のアナログ値は、供給装置を一意に識別する該供給装置のためのアナログシリアル番号として働き、これにより該供給装置を認証することが可能となる。
別の実施形態では、データ記憶チップ110の製造時に求められた被測定セル116についての電気特性の値は、アナログ情報セル118内に直接エンコードされない。その代わりに、その値を数学的に変更したものがアナログ情報セル118内にエンコードされる。斯かる電気特性の値の数学的な変更の一例が、該電気特性の値と、ゼロ基準セル120について測定された同じ電気特性の値との比である。この実施形態において、ゼロ基準セル120は、データ記憶チップ110上の一連のIDビットメモリセル112内に含まれるものである。該ゼロ基準セル120は、論理値「0」(低)等の既知の値にプログラムされた指定されたセルであり、測定回路122により行われる測定を較正するために使用される。製造時に、被測定セル116とゼロ基準セル120との両方が、それぞれの電気特性の値について測定が行われる。該被測定セル116及び基準セル120の値の比が、「工場で測定された」電気特性の値としてアナログ情報セル118内にエンコードされる。
製造後、現場での通常動作中に、認証システム100が交換可能な供給装置104を受容した際、認証アルゴリズム108が、該装置104が真正品であるか否かを既述の場合と同様の態様で判定する。しかし、この実施形態では、認証アルゴリズム108を実行し測定回路122を制御して、被測定セル116及び基準セル120の両方について電気特性の値を測定する。該アルゴリズム108は、被測定セル116及び基準セル120からのそれぞれの値の比を求め、該比を「工場で測定された」電気特性の値として使用する。既述の実施形態の場合と同様に、現場で測定された値(すなわち現場で測定された電気特性の値の比)が工場で測定された値(すなわち製造時に測定された電気特性の値の比)と一致する場合、該アルゴリズム108は、交換可能な供給装置を認証する。しかし、それら値が一致しない場合には、認証アルゴリズム108は、交換可能な供給装置104が、欠陥があり、損傷しており、又は真正品でないことの通知を提供する。
図3は、本開示の一実施形態による、インクジェットプリンティングシステム300として実施された認証システム100を示している。一実施形態では、インクジェットプリンティングシステム300は、電子コントローラ304、マウントアセンブリ306、インクカートリッジ308として実施された1つ以上の交換可能な供給装置104、及び該インクジェットプリンティングシステム300の様々な電気的構成要素に電力を提供する少なくとも1つの電源310を有するプリントエンジン302を含む。インクカートリッジ308は、ノズル316をそれぞれ有する1つ以上のプリントヘッド314を含む。プリントエンジン302はまた、電流源124を有する測定回路122、及びコントローラ304に格納され実行される認証アルゴリズム108を含む。プリンティングシステム300は更に媒体搬送アセンブリ312を含む。
図4は、本開示の一実施形態による、例示的なインクジェットカートリッジ308(すなわち交換可能な供給装置104)の斜視図を示している。1つ以上のプリントヘッド314に加えて、インクジェットカートリッジ308は、一群の電気接点400及びインク(又はその他の流体)供給チャンバ402を含む。実施形態によっては、カートリッジ308は、1色のインクを収容する供給チャンバ402を含むことが可能であり、別の実施形態では、異なる色のインクをそれぞれ収容する複数のチャンバ402を有することが可能である。電気接点400は、液滴を噴出させるためにコントローラ304からプリントヘッド314上のノズル316へと電気信号を伝達する。電気接点400はまた、プリントヘッド314のメモリ404内のIDビットメモリセル112からコントローラ304へ電気信号を伝達する。ここで、プリントヘッド314は、図1及び図2の認証システム100に関して上述したものと同様の態様で機能するIDビットメモリセル112を含むメモリ404を有するデータ記憶チップ110として働く。
より詳細には、図2及び図4を参照すると、プリントヘッド314の製造時に、該プリントヘッド314のメモリ404上の一連のIDビットメモリセル112内の被測定セル116について、電気特性等の物理パラメータのアナログ値が測定される。一実施形態では、この被測定セル116の「工場で測定された」電気特性の値が、メモリ404のアナログ情報セル118内に直接エンコードされる。代替的な実施形態では、被測定セル116の電気特性の値を数学的に変更したものが「工場で測定された」値としてアナログ情報セル118内にエンコードされる。斯かる電気特性の値の数学的な変更の一例は、既述のように、該値と、ゼロ基準セル120について測定された同じ電気特性の値との比である。この代替的な実施形態では、製造時に、被測定セル116とゼロ基準セル120との両方が、それぞれの電気特性の値についての測定が行われる。該被測定セル116と基準セル120との値の比が、「工場で測定された」電気特性の値としてアナログ情報セル118内にエンコードされる。何れの実施形態の場合も、アナログ情報セル118内にエンコードされた工場で測定された電気特性の値は、特定のインクジェットカートリッジ308のプリントヘッド314に一意に関連付けられたアナログシリアル番号を提供するものとなる。
図3及び図4を参照すると、プリントヘッド314は、プリント媒体318上にプリントするように該プリント媒体318に向かって複数のオリフィス又はノズル316を介してインクその他の流体の液滴を噴出する。プリント媒体318は、紙、カードストック、透明フィルム、マイラー(登録商標)、ポリエステル、合板、発泡ボード、布、キャンバス等の、任意の種類の適当なシート又はロール材料とすることが可能である。プリントヘッド314は、様々な態様でノズル316を介してインクを噴出するよう構成することが可能である。例えば、サーマルインクジェットプリントヘッドは、発熱素子に電流を通して熱を発生させて発射チャンバ内のインクの小部分を蒸発させることにより、ノズルから液滴を噴出させる。該蒸気バブルはインク滴をノズル316内に強制的に通過させる。別の例では、圧電式インクジェットプリントヘッドは、圧電材料アクチュエータを使用してインク滴をノズルから強制的に発射させる圧力パルスを生成する。ノズル316は、典型的には、インクジェットカートリッジ308及びプリント媒体318が互いに相対的に移動する際に、ノズル316からの適切に順序づけされたインクの噴射によって文字、記号、及び/又はその他のグラフィクス又はイメージがプリント媒体318上にプリントされるように、プリントヘッド314に沿って1つ以上の列又はアレイに配列される。
マウントアセンブリ306は、媒体搬送アセンブリ312に対してインクジェットカートリッジ308を位置決めし、該媒体搬送アセンブリ312は、インクジェットカートリッジ308に対してプリント媒体318を位置決めする。このため、インクジェットカートリッジ308とプリント媒体318との間の領域内でノズル316に隣接してプリントゾーン320が画定される。一実施形態では、プリントエンジン302は、走査式プリントエンジン302である。この場合、マウントアセンブリ306は、プリント媒体318を走査するために媒体搬送アセンブリ312に対してインクジェットカートリッジ308を移動させるためのキャリッジを含む。別の実施形態では、プリントエンジン302は、非走査式プリントエンジン302である。この場合には、マウントアセンブリ306が、媒体搬送アセンブリ312に対する所定位置にインクジェットカートリッジ308を固定する一方、媒体搬送アセンブリ312が、該インクジェットカートリッジ308に対してプリント媒体318を位置決めする。
電子コントローラ304は、典型的には、インクジェットカートリッジ308、マウントアセンブリ306、及び媒体搬送アセンブリ312と通信してその制御を行うためのプロセッサ、メモリ、ファームウェア、及びその他のプリンタ電子回路といった、標準的なコンピューティングシステムの構成要素を含む。電子コントローラ304は、コンピュータ等のホストシステムからデータ322を受信し、該データ322をメモリ内に一時的に記憶する。典型的には、データ322は、電子的な情報伝送経路、赤外線による情報伝送経路、光学的な情報伝送経路、又はその他の情報伝送経路に沿って、インクジェットプリンティングシステム300へ送信される。データ322は、例えば、プリントすべきドキュメント及び/又はファイルを表すものである。この場合、データ322は、1つ以上のプリントジョブコマンド及び/又はコマンドパラメータを含むインクジェットプリンティングシステム300のためのプリントジョブを形成するものとなる。電子コントローラ304は、データ322を使用してインクジェットカートリッジ308を制御してノズル316からインク滴を噴出させる。このため、電子コントローラ304は、プリント媒体318上に文字、記号、及び/又はその他のグラフィクス又はイメージを形成する噴出されるインク滴のパターンを画定するものとなる。該噴出されるインク滴のパターンは、データ322からのプリントジョブコマンド及び/又はコマンドパラメータによって決定される。
一実施形態では、電子コントローラ304は、認証アルゴリズム108を実行してインクジェットカートリッジ308の認証を行う。図1の認証システム100に関して上述したものと同様の態様で、コントローラ304上で実行されている認証アルゴリズム108が、測定回路122を制御して、プリントヘッド314上のメモリ404内の一連のIDビットメモリセル112内の被測定セル116の電気特性の値を測定する。このため、図2に関して上述したように、測定回路122は、現場での通常動作中に被測定セル116の電気特性の値を測定する。アルゴリズム108は、アドレスポインタセル114からアドレスを読み出すことにより被測定セル116のアドレスを特定する。アルゴリズム108は次いで測定回路122を制御して、電流源124から被測定セル116へ電流を供給し、及び以前にプリントヘッド314の製造中に測定され「工場で測定された」値としてアナログ情報セル118内にエンコードされた被測定セル116の電気特性と同じ電気特性の値を測定する。このように、アルゴリズム108は、以前にエンコードされた「工場で測定された」値と比較するために「現場で測定された」値を求める。代替的な実施形態では、アルゴリズム108は、以前に「工場で測定された」値としてアナログ情報セル118内にエンコードされた数学的に変更したものと比較するために、被測定セル116の電気特性の値を数学的に変更したものを求める。上述のように、斯かる電気特性の値の数学的な変更の一例が、ゼロ基準セル120について測定された同じ電気特性の値に対する該電気特性の値の比である。
何れの実施形態の場合も、アルゴリズム108は、被測定セル116の「現場で測定された」電気特性の値(すなわち、測定された電気特性の値そのもの又はそれを数学的に変更した値)を、以前にエンコードされた被測定セル116の「工場で測定された」同じ電気特性の値(すなわち、測定された電気特性の値そのもの又はそれを数学的に変更した値)と比較する。現場で測定された値が工場で(すなわち、所定の公差レベル内で)測定された値と一致した場合、認証アルゴリズム108はインクジェットカートリッジ308を認証する。しかし、それら値が一致しない場合には、認証アルゴリズム108は、インクジェットカートリッジ308が、欠陥があり、損傷しており、又は真正品でないことの通知を(例えば、プリンティングシステム300のユーザインタフェイスを介して)提供する。このようにして、プリントヘッド314のメモリ404上の一連のIDビットメモリセル112内の特定のメモリセルについて測定された電気特性のアナログ値が、インクジェットカートリッジ308を一意に識別する該インクジェットカートリッジ308のためのアナログシリアル番号として働き、これにより該インクジェットカートリッジ308を認証することが可能となる。
図5は、本開示の実施形態による例示的な認証方法500のフローチャートを示している。該方法500は、図1ないし図4に関して本書で説明した実施形態に関するものである。方法500の各ステップは、特定の順序で示されているが、この順序は、方法500の各ステップを実施することができる順序を制限することを意図したものではない。すなわち、方法500の各ステップは、当業者にとって明らかな異なる順序で実施することが可能である。更に、方法500の各ステップは、認証方法の2つ以上の考え得る変形例を提供するものである。このため、認証方法は、方法500で示した各ステップの全てを用いることなく実施することが可能である。
方法500は、ブロック502で開始し、被測定セルとして、データ記憶チップ上の一連のIDビットメモリセルのうちの特定のメモリセルを指定する。該特定のセルは、データ記憶チップの製造中に被測定セルとして指定される。データ記憶チップ110は、例えば、認証システムの供給装置内に組み込むことが可能である。より具体的な例では、データ記憶チップ110は、プリンティングシステム300のインクジェットカートリッジ308上のプリントヘッド314とすることが可能である。方法500は、ブロック504へと続き、被測定セルのアドレスをIDビットメモリセル内にエンコードする。ブロック506で、方法500は、続いて被測定セルのアナログ値を測定する。一実施形態では、ブロック508に示すように、アナログ値の測定は、被測定セルの電気特性の測定を含むことが可能である。該電気特性は、例えば、電圧、インピーダンス、抵抗、キャパシタンス、及びインダクタンスからなる群から選択された特性とすることが可能である。
方法500のブロック510で、アナログ値がIDビットメモリセル内にエンコードされる。一実施形態では、ブロック512に示すように、IDビットメモリセル内へのアナログ値のエンコードは、電圧、インピーダンス、抵抗、キャパシタンス、インダクタンス、斯かる電気特性の値の何れかの数学的な組み合わせ、及び斯かる電気特性の値の何れかの比からなる群から選択された電気特性の値のエンコードを含むことが可能である。代替的な実施形態では、方法500のブロック514に示すように、基準セルの基準アナログ値も測定される。該基準セルは、一連のIDビットメモリセル内の1つのセルからなる。この実施形態では、該基準アナログ値に対する該アナログ値の比がIDビットメモリセル内にエンコードされる。何れの実施形態においても、前記アナログ値及び前記アナログ値の比は、供給装置のデータ記憶チップ内にエンコードされたアナログシリアル番号として働き、該データ記憶チップは、該チップの特定の物理パラメータに関する情報を含み、該情報は、該チップを介して該供給装置を一意に識別するものである。
図6は、本開示の実施形態による、例示的な認証方法600のフローチャートを示している。方法600は、図1ないし図4に関して本書で説明した実施形態に関するものである。方法600の各ステップは、特定の順序で示されているが、この順序は、方法600の各ステップを実施することができる順序を制限することを意図したものではない。すなわち、方法600の各ステップは、当業者にとって明らかな異なる順序で実施することが可能である。更に、方法600の各ステップは、認証方法の2つ以上の考え得る変形例を提供するものである。このため、認証方法は、方法600で示した各ステップの全てを用いることなく実施することが可能である。
方法600は、ブロック602で開始し、IDビットメモリセルを有する交換可能な供給装置を受容する。該交換可能な供給装置は、例えば、インクジェットプリンティングシステム内で交換することが可能なインクジェットカートリッジとすることが可能である。ブロック604で、方法600は続いて、IDビットメモリセル内の被測定セルのアドレスを特定する。ブロック606で、工場で測定された被測定セルのアナログ値にアクセスする。該工場で測定されたアナログ値は、以前に製造時に工場で測定されて交換可能な供給装置上のデータ記憶チップのIDビットメモリセル内にエンコードされた値である。
ブロック608で、方法600は続いて、現場で測定された被測定セルのアナログ値を求めるために該被測定セルの測定を行う。一実施形態では、被測定セルの測定は、ブロック610,612にそれぞれ示すように、被測定セルに電流を供給し、及び該電流により誘発された被測定セルの電気特性の値を測定する、という各ステップを含むことが可能である。電気特性の値の測定は、ブロック614に示すように、電圧、インピーダンス、抵抗、キャパシタンス、及びインダクタンスからなる群から選択された電気特性を測定するステップを含むことが可能である。別の実施形態では、被測定セルの測定はまた、ブロック616,618に示すように、基準セルに電流を供給し、基準値のための該電流により誘発される基準セルの電気特性を測定する、という各ステップを含むことが可能である。この実施形態では、ブロック620に示すように、現場で測定された被測定セルのアナログ値は、被測定セルの電気特性の値と該基準値との比として求められる。
方法600は、ブロック622へと続き、工場で測定されたアナログ値と現場で測定されたアナログ値とが一致する場合に、交換可能な供給装置を認証する。ブロック624に示すように、方法600は続いて、工場で測定されたアナログ値と現場で測定されたアナログ値とが一致しない場合に、交換可能な供給装置が真正品でない旨の通知を提供する。該通知は、例えば、プリンティングシステム等の認証システムのユーザインタフェイスを介して提供される。

Claims (15)

  1. 識別(ID)ビットメモリセルを有するデータ記憶チップを有する供給装置を備えた認証システムであって、該IDビットメモリセルが、
    被測定セルと、
    該被測定セルをポイントするアドレス情報を記憶するポインタセルと、
    該被測定セルに関する工場で測定されたアナログ情報を記憶するアナログセルと
    を備えている、認証システム。
  2. 前記供給装置を受容するベース装置と、
    該ベース装置内に組み込まれたコントローラと、
    該コントローラ上で実行することが可能な認証アルゴリズムであって、前記アドレス情報を使用して前記被測定セルを特定し、現場で測定されたアナログ情報について該被測定セルの測定を行い、前記工場で測定されたアナログ情報と前記現場で測定されたアナログ情報とを比較し、及び該工場で測定されたアナログ情報と該現場で測定されたアナログ情報とが一致する場合に前記供給装置を認証する、認証アルゴリズムと
    を更に備えている、請求項1に記載の認証システム。
  3. 前記被測定セルの電気特性の値を測定する測定回路を更に備えている、請求項2に記載の認証システム。
  4. 前記電気特性が、電圧、インピーダンス、抵抗、キャパシタンス、インダクタンス、斯かる電気特性の何れかの数学的な組み合わせ、及び斯かる電気特性の何れかの比からなる群から選択される、請求項3に記載の認証システム。
  5. 前記IDビットメモリセルが、
    前記電気特性の基準値を提供するために前記測定回路により測定することが可能な基準セルを更に備えており、
    前記認証アルゴリズムが、前記被測定セルの前記電気特性の値と前記基準値との比から前記現場で測定されたアナログ情報を求める、
    請求項3に記載の認証システム。
  6. 前記IDビットメモリセルが、MROMセル、PROMセル、EPROMセル、EEPROMセル、及びヒューズからなる群から選択される、請求項1に記載の認証システム。
  7. 前記ベース装置が、プリンティングシステムからなり、前記供給装置が、インクジェットカートリッジからなる、請求項2に記載の認証システム。
  8. データ記憶チップ上の一連の識別(ID)ビットメモリセルのうちの特定のセルを被測定セルとして指定し、
    該被測定セルのアドレスを該IDビットメモリセル内にエンコードし、
    該被測定セルのアナログ値を測定し、
    該アナログ値を前記IDビットメモリセル内にエンコードする、
    という各ステップからなる認証方法。
  9. 基準セルの基準アナログ値を測定するステップを更に含み、該基準セルが前記一連のIDビットメモリセル内の1つのセルであり、
    前記エンコードステップが、前記基準アナログ値に対する前記アナログ値の比を前記IDビットメモリセル内にエンコードするステップからなる、
    請求項8に記載の方法。
  10. アナログ値を測定する前記ステップが、電圧、インピーダンス、抵抗、キャパシタンス、及びインダクタンスからなる群から選択された電気特性を測定するステップからなる、請求項8に記載の方法。
  11. アナログ値をエンコードする前記ステップが、電圧、インピーダンス、抵抗、キャパシタンス、インダクタンス、斯かる電気特性の値の何れかの数学的な組み合わせ、及び斯かる電気特性の値の何れかの比からなる群から選択された電気特性値をエンコードするステップからなる、請求項8に記載の方法。
  12. 識別(ID)ビットメモリセルを有する交換可能な装置を受容し、
    該IDビットメモリセル内の被測定セルのアドレスを特定し、
    該IDビットメモリセル内にエンコードされている前記被測定セルの工場で測定されたアナログ値にアクセスし、
    該被測定セルの現場で測定されたアナログ値を求めるために該被測定セルの測定を行い、
    前記工場で測定されたアナログ値と前記現場で測定されたアナログ値とが一致する場合に前記交換可能な装置を認証し、
    前記工場で測定されたアナログ値と前記現場で測定されたアナログ値とが一致しない場合に前記交換可能な装置が真正品でないことの通知を提供する、
    という各ステップからなる認証方法。
  13. 被測定セルの測定を行う前記ステップが、
    該被測定セルに電流を供給し、
    該電流により誘発された該被測定セルの電気特性の値を測定する、
    という各ステップからなる、請求項12に記載の方法。
  14. 被測定セルの測定を行う前記ステップが、
    基準セルに電流を供給し、
    該電流により誘発された該基準セルの電気特性の基準値を測定し、
    前記被測定セルの前記現場で測定されたアナログ値を、該被測定セルの電気特性の値と前記基準値との比として求める、
    という各ステップを更に含む、請求項13に記載の方法。
  15. 電気特性の値を測定する前記ステップが、電圧、インピーダンス、抵抗、キャパシタンス、及びインダクタンスからなる群から選択された電気特性の値を測定するステップからなる、請求項13に記載の方法。
JP2014533264A 2011-09-30 2011-09-30 認証システム及び方法 Active JP5745701B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2011/054162 WO2013048430A1 (en) 2011-09-30 2011-09-30 Authentication systems and methods

Publications (2)

Publication Number Publication Date
JP2015501231A true JP2015501231A (ja) 2015-01-15
JP5745701B2 JP5745701B2 (ja) 2015-07-08

Family

ID=47996169

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014533264A Active JP5745701B2 (ja) 2011-09-30 2011-09-30 認証システム及び方法

Country Status (8)

Country Link
US (1) US10412235B2 (ja)
EP (1) EP2761311B1 (ja)
JP (1) JP5745701B2 (ja)
KR (1) KR101787183B1 (ja)
CN (1) CN103946713B (ja)
BR (1) BR112014007538B1 (ja)
TW (1) TWI448701B (ja)
WO (1) WO2013048430A1 (ja)

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI594191B (zh) 2013-08-26 2017-08-01 緯創資通股份有限公司 識別系統、實體裝置、識別裝置及實體裝置的識別方法
US9878555B2 (en) * 2013-08-30 2018-01-30 Hewlett-Packard Development Company, L.P. Supply authentication via timing challenge response
PT3231617T (pt) 2013-08-30 2018-11-16 Hewlett Packard Development Co Autenticação de fornecimento via resposta ao desafio do tempo
EP3057795A1 (en) * 2013-10-15 2016-08-24 Hewlett-Packard Development Company, L.P. Authentication value for print head die based on analog device electrical characteristics
BR112017008679B1 (pt) * 2014-10-31 2021-12-07 Hewlett-Packard Development Company, L.P. Aparelho para uso com um dispositivo de imagem e aparelho para um cartucho de fluido
KR102458922B1 (ko) 2016-01-18 2022-10-25 삼성전자주식회사 그룹 단위의 인증을 수행하는 디바이스 시스템 및 그 동작방법
FR3054763B1 (fr) * 2016-07-29 2019-08-30 Dover Europe Sarl Systeme de protection avancee d'elements consommables ou detachables d'imprimante industrielle
EP3413140B1 (en) * 2017-06-06 2023-09-27 Canon Kabushiki Kaisha Image forming apparatus, electronic storage device, cartridge, and method of controlling image forming apparatus
RU2670414C1 (ru) * 2017-06-22 2018-10-22 Хьюлетт-Паккард Дивелопмент Компани, Л.П. Аутентификация поставки через ответ на запрос согласования по времени
EP3672810A1 (en) 2017-10-18 2020-07-01 Hewlett-Packard Development Company, L.P. Replaceable print apparatus components comprising memory
US11487864B2 (en) 2017-10-18 2022-11-01 Hewlett-Packard Development Company, L.P. Print apparatus component authentication
CN111880387B (zh) 2018-12-03 2021-10-15 惠普发展公司,有限责任合伙企业 与可更换部件相关联的方法及逻辑电路封装以及可更换盒
US11429554B2 (en) 2018-12-03 2022-08-30 Hewlett-Packard Development Company, L.P. Logic circuitry package accessible for a time period duration while disregarding inter-integrated circuitry traffic
US10894423B2 (en) 2018-12-03 2021-01-19 Hewlett-Packard Development Company, L.P. Logic circuitry
ES2902154T3 (es) 2018-12-03 2022-03-25 Hewlett Packard Development Co Circuitos lógicos
AU2018451721B2 (en) * 2018-12-03 2023-05-18 Hewlett-Packard Development Company, L.P. Logic circuitry
EP3682359B1 (en) 2018-12-03 2021-01-06 Hewlett-Packard Development Company, L.P. Logic circuitry
US11338586B2 (en) 2018-12-03 2022-05-24 Hewlett-Packard Development Company, L.P. Logic circuitry
KR20210087984A (ko) 2018-12-03 2021-07-13 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. 로직 회로
CN113168444A (zh) * 2018-12-03 2021-07-23 惠普发展公司,有限责任合伙企业 逻辑电路系统
WO2021080607A1 (en) 2019-10-25 2021-04-29 Hewlett-Packard Development Company, L.P. Logic circuitry package
US20210216491A1 (en) 2018-12-03 2021-07-15 Hewlett-Packard Development Company, L.P. Logic Circuitry
CN113165389A (zh) 2018-12-03 2021-07-23 惠普发展公司,有限责任合伙企业 逻辑电路系统封装
US11787173B2 (en) 2019-02-06 2023-10-17 Hewlett-Packard Development Company, L.P. Print component with memory circuit
CN113412191B (zh) 2019-02-06 2022-10-14 惠普发展公司,有限责任合伙企业 流体喷射设备
CN113316518B (zh) 2019-02-06 2022-10-14 惠普发展公司,有限责任合伙企业 流体分配设备部件及其形成方法、以及流体分配系统
MX2021008895A (es) 2019-02-06 2021-08-19 Hewlett Packard Development Co Componente de impresion de comunicacion.
EP4223541A3 (en) 2019-02-06 2023-08-16 Hewlett-Packard Development Company, L.P. Print component with memory circuit
CN111284139B (zh) * 2020-01-16 2021-06-22 珠海艾派克微电子有限公司 耗材芯片修复方法及耗材芯片
DE102020112811B3 (de) 2020-05-12 2021-10-21 Ebm-Papst Mulfingen Gmbh & Co. Kg Verfahren und Anlage zur Authentifizierung wenigstens eines Aggregats
CN112180699B (zh) * 2020-09-29 2022-08-30 珠海奔图电子有限公司 耗材芯片、图像形成装置、图像形成控制方法及耗材

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004050541A (ja) * 2002-07-18 2004-02-19 Seiko Epson Corp カートリッジおよび印刷装置
JP2004074464A (ja) * 2002-08-12 2004-03-11 Seiko Epson Corp カートリッジおよび記録装置
JP2004233472A (ja) * 2003-01-29 2004-08-19 Kyocera Mita Corp 消耗材ユニット及び画像形成装置
JP2004299405A (ja) * 2004-06-22 2004-10-28 Seiko Epson Corp 記憶装置および記憶装置に対するアクセス方法
JP2005528237A (ja) * 2002-02-22 2005-09-22 プリント−ライト・ユニコーン イメージ プロダクツ カンパニー リミテッド オブ ズーハイ インテリジェントなインク・カートリッジと、その製造方法
JP2005324547A (ja) * 2004-04-29 2005-11-24 Hewlett-Packard Development Co Lp 消耗品カートリッジの盗難抑止装置および方法
JP2006198774A (ja) * 2005-01-18 2006-08-03 Seiko Epson Corp インクジェットプリンタ、インクカートリッジ、インクジェットプリンタの機能回復制御方法およびプログラム
JP2007237678A (ja) * 2006-03-10 2007-09-20 Seiko Epson Corp 製品の製造方法
JP2008080803A (ja) * 2007-09-25 2008-04-10 Seiko Epson Corp 記憶装置および記憶装置に対するアクセス方法
JP2009012226A (ja) * 2007-07-02 2009-01-22 Sharp Corp インクカートリッジ及び画像記録装置
JP2009190408A (ja) * 2009-04-13 2009-08-27 Seiko Epson Corp カートリッジ

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5283613A (en) * 1993-02-19 1994-02-01 Xerox Corporation Monitoring system with dual memory for electrophotographic printing machines using replaceable cartridges
JPH08310007A (ja) * 1995-05-19 1996-11-26 Oki Data:Kk シリアルプリンタ
US6547364B2 (en) 1997-07-12 2003-04-15 Silverbrook Research Pty Ltd Printing cartridge with an integrated circuit device
US6702417B2 (en) * 1997-07-12 2004-03-09 Silverbrook Research Pty Ltd Printing cartridge with capacitive sensor identification
JP2001067304A (ja) * 1999-08-24 2001-03-16 Canon Inc 多機能装置および該装置における装着されたデバイスの識別方法
US6993130B1 (en) * 2000-02-04 2006-01-31 Xtec, Incorporated Methods and apparatus for mediametric data cryptoprocessing
JP4690532B2 (ja) * 2000-09-26 2011-06-01 株式会社日立製作所 画像形成装置
US6745138B2 (en) 2001-02-23 2004-06-01 Power Measurement, Ltd. Intelligent electronic device with assured data storage on powerdown
US7070985B2 (en) * 2001-04-16 2006-07-04 Montana State University Application of volatile antibiotics and non-volatile inhibitors from Muscodor spp. to control harmful microbes in human and animal wastes
US7044574B2 (en) 2002-12-30 2006-05-16 Lexmark International, Inc. Method and apparatus for generating and assigning a cartridge identification number to an imaging cartridge
US7212637B2 (en) * 2003-03-11 2007-05-01 Rimage Corporation Cartridge validation with radio frequency identification
US20040181661A1 (en) * 2003-03-13 2004-09-16 Sharp Laboratories Of America, Inc. Print processor and spooler based encryption
EP1936920B1 (en) 2004-09-01 2009-03-25 Research In Motion Limited Providing certificate matching in a system and method for searching and retrieving certificates
KR100565806B1 (ko) * 2004-11-11 2006-03-29 삼성전자주식회사 정품 인증 기능을 구비한 소모성 부품, 소모성 부품의정품 여부를 판별할 수 있는 화상형성장치, 정품 인증기능을 구비한 소모성 부품의 제조방법 및화상형성장치에서 소모성 부품의 정품 여부 판별방법
US8721203B2 (en) 2005-10-06 2014-05-13 Zih Corp. Memory system and method for consumables of a printer
KR100877064B1 (ko) 2006-07-24 2009-01-07 삼성전자주식회사 고유 id 생성 장치 및 방법
US20080143476A1 (en) 2006-12-14 2008-06-19 The Hong Kong Polytechnic University Physimetric authentication of physical object by digital identification (DID)
US8762714B2 (en) * 2007-04-24 2014-06-24 Finisar Corporation Protecting against counterfeit electronics devices
EP2214117B1 (en) * 2007-09-19 2012-02-01 Verayo, Inc. Authentication with physical unclonable functions
EP2263146B3 (en) 2008-03-14 2018-09-05 Hewlett-Packard Development Company, L.P. Secure access to fluid cartridge memory
US20090295366A1 (en) * 2008-03-20 2009-12-03 Cehelnik Thomas G E-field sensor arrays for interactive gaming, computer interfaces, machine vision, medical imaging, and geological exploration
US9047450B2 (en) 2009-06-19 2015-06-02 Deviceauthority, Inc. Identification of embedded system devices
TWI460588B (zh) 2009-07-17 2014-11-11 Toshiba Kk Memory management device and memory information processing device
US8791792B2 (en) 2010-01-15 2014-07-29 Idex Asa Electronic imager using an impedance sensor grid array mounted on or about a switch and method of making
US20120002982A1 (en) * 2010-07-02 2012-01-05 Toshiba Tec Kabushiki Kaisha Image forming apparatus and image forming method
JP2012015889A (ja) * 2010-07-02 2012-01-19 Sony Corp 画像処理装置および画像処理方法
US8331806B2 (en) * 2010-07-20 2012-12-11 Xerox Corporation Empty bottle detection using a one time foil seal
US8864277B2 (en) * 2011-09-30 2014-10-21 Hewlett-Packard Development Company, L.P. Authentication systems and methods

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005528237A (ja) * 2002-02-22 2005-09-22 プリント−ライト・ユニコーン イメージ プロダクツ カンパニー リミテッド オブ ズーハイ インテリジェントなインク・カートリッジと、その製造方法
JP2004050541A (ja) * 2002-07-18 2004-02-19 Seiko Epson Corp カートリッジおよび印刷装置
JP2004074464A (ja) * 2002-08-12 2004-03-11 Seiko Epson Corp カートリッジおよび記録装置
JP2004233472A (ja) * 2003-01-29 2004-08-19 Kyocera Mita Corp 消耗材ユニット及び画像形成装置
JP2005324547A (ja) * 2004-04-29 2005-11-24 Hewlett-Packard Development Co Lp 消耗品カートリッジの盗難抑止装置および方法
JP2004299405A (ja) * 2004-06-22 2004-10-28 Seiko Epson Corp 記憶装置および記憶装置に対するアクセス方法
JP2006198774A (ja) * 2005-01-18 2006-08-03 Seiko Epson Corp インクジェットプリンタ、インクカートリッジ、インクジェットプリンタの機能回復制御方法およびプログラム
JP2007237678A (ja) * 2006-03-10 2007-09-20 Seiko Epson Corp 製品の製造方法
JP2009012226A (ja) * 2007-07-02 2009-01-22 Sharp Corp インクカートリッジ及び画像記録装置
JP2008080803A (ja) * 2007-09-25 2008-04-10 Seiko Epson Corp 記憶装置および記憶装置に対するアクセス方法
JP2009190408A (ja) * 2009-04-13 2009-08-27 Seiko Epson Corp カートリッジ

Also Published As

Publication number Publication date
US10412235B2 (en) 2019-09-10
KR101787183B1 (ko) 2017-10-18
EP2761311B1 (en) 2020-01-08
TWI448701B (zh) 2014-08-11
TW201329462A (zh) 2013-07-16
US20140211241A1 (en) 2014-07-31
JP5745701B2 (ja) 2015-07-08
WO2013048430A1 (en) 2013-04-04
CN103946713B (zh) 2016-04-13
KR20140084006A (ko) 2014-07-04
EP2761311A4 (en) 2016-11-23
CN103946713A (zh) 2014-07-23
BR112014007538B1 (pt) 2020-06-02
EP2761311A1 (en) 2014-08-06

Similar Documents

Publication Publication Date Title
JP5745701B2 (ja) 認証システム及び方法
US8864277B2 (en) Authentication systems and methods
US9511596B2 (en) Replaceable printing component with factory identity code
US11691429B2 (en) Supply authentication via timing challenge response
US6866359B2 (en) Ink jet printhead quality management system and method
EP3039490B1 (en) Supply authentication via timing challenge response
JP4213774B2 (ja) インクジェット印刷装置のインクジェット印字カートリッジ
KR101093481B1 (ko) 유체 방출 장치 식별
JP2013208782A (ja) 記録ヘッドアッセンブリ、画像記録装置及び記録ヘッド調整方法
JP4730391B2 (ja) カートリッジ、印刷装置およびカートリッジと情報をやり取りする方法
RU2670414C1 (ru) Аутентификация поставки через ответ на запрос согласования по времени
JP2018107805A (ja) チャレンジ・レスポンスを時間計測することによる供給装置認証

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150106

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150318

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150428

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150501

R150 Certificate of patent or registration of utility model

Ref document number: 5745701

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250