KR102211638B1 - 반도체 장치 - Google Patents

반도체 장치 Download PDF

Info

Publication number
KR102211638B1
KR102211638B1 KR1020170072391A KR20170072391A KR102211638B1 KR 102211638 B1 KR102211638 B1 KR 102211638B1 KR 1020170072391 A KR1020170072391 A KR 1020170072391A KR 20170072391 A KR20170072391 A KR 20170072391A KR 102211638 B1 KR102211638 B1 KR 102211638B1
Authority
KR
South Korea
Prior art keywords
region
gate
width
metal line
device isolation
Prior art date
Application number
KR1020170072391A
Other languages
English (en)
Other versions
KR20180134543A (ko
Inventor
김효진
천관영
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020170072391A priority Critical patent/KR102211638B1/ko
Priority to US15/838,840 priority patent/US10304819B2/en
Priority to CN201810563690.XA priority patent/CN109037202B/zh
Publication of KR20180134543A publication Critical patent/KR20180134543A/ko
Application granted granted Critical
Publication of KR102211638B1 publication Critical patent/KR102211638B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7831Field effect transistors with field effect produced by an insulated gate with multiple gate structure
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/0886Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate including transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0665Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body the shape of the body defining a nanostructure
    • H01L29/0669Nanowires or nanotubes
    • H01L29/0673Nanowires or nanotubes oriented parallel to a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/4238Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • H01L29/42392Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor fully surrounding the channel, e.g. gate-all-around
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66515Unipolar field-effect transistors with an insulated gate, i.e. MISFET using self aligned selective metal deposition simultaneously on the gate and on source or drain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/66772Monocristalline silicon transistors on insulating substrates, e.g. quartz substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66787Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
    • H01L29/66795Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • H01L29/6681Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET using dummy structures having essentially the same shape as the semiconductor body, e.g. to provide stability
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/775Field effect transistors with one dimensional charge carrier gas channel, e.g. quantum wire FET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7846Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the lateral device isolation region, e.g. STI
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7848Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/78654Monocrystalline silicon transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823431MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823437MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823828Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the gate conductors, e.g. particular materials, shapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823871Complementary field-effect transistors, e.g. CMOS interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/161Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
    • H01L29/165Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Materials Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

반도체 장치가 제공된다. 반도체 장치는, 제1 방향으로 연장되는 제1 및 제2 액티브 영역과, 상기 제1 액티브 영역과 상기 제2 액티브 영역 사이에 형성되는 소자 분리 영역을 포함하고, 상기 제1 방향과 교차하는 제2 방향의 제1 폭을 갖는 셀 영역, 상기 셀 영역 상에 상기 제1 방향으로 서로 이격되고, 상기 제2 방향으로 연장되는 제1 및 제2 게이트 구조체, 상기 셀 영역 상에 상기 제1 방향으로 연장되고, 상기 제2 방향으로 서로 제1 간격만큼 이격되고, 각각 상기 제2 방향의 제2 폭을 갖는 제1 및 제2 메탈 라인, 상기 제1 게이트 구조체와 상기 제1 메탈 라인을 전기적으로 연결하고, 적어도 일부가 상기 소자 분리 영역과 오버랩되는 제1 게이트 컨택, 및 상기 제2 게이트 구조체와 상기 제2 메탈 라인을 전기적으로 연결하고, 적어도 일부가 상기 소자 분리 영역과 오버랩되는 제2 게이트 컨택을 포함하되, 상기 제1 폭을 상기 제1 간격과 상기 제2 폭을 합한 값으로 나눈 값이 6 이하이다.

Description

반도체 장치{semiconductor device}
본 발명은 반도체 장치에 관한 것이다.
반도체 장치의 밀도를 높이기 위한 스케일링(scaling) 기술 중 하나로서, 기판 상에 핀(fin) 또는 나노와이어(nanowire) 형상의 다채널 액티브 패턴(또는 실리콘 바디)을 형성하고 다채널 액티브 패턴의 표면 위에 게이트를 형성하는 멀티 게이트 트랜지스터(multi gate transistor)가 제안되었다.
이러한 멀티 게이트 트랜지스터는 3차원의 채널을 이용하기 때문에, 스케일링하는 것이 용이하다. 또한, 멀티 게이트 트랜지스터의 게이트 길이를 증가시키지 않아도, 전류 제어 능력을 향상시킬 수 있다. 뿐만 아니라, 드레인 전압에 의해 채널 영역의 전위가 영향을 받는 SCE(short channel effect)를 효과적으로 억제할 수 있다.
본 발명이 해결하고자 하는 과제는, 셀 영역의 폭, 메탈 라인 사이의 간격 및 메탈 라인의 폭 사이의 상관관계에 의해 정의되는 셀 영역에서, 게이트 컨택과 소오스/드레인 컨택을 분리시키기 위한 공정의 난이도를 감소시키는 반도체 장치를 제공하는 것이다.
본 발명이 해결하려는 과제들은 이상에서 언급한 과제들로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 본 발명의 기술적 사상에 따른 반도체 장치의 몇몇 실시예는, 제1 방향으로 연장되는 제1 및 제2 액티브 영역과, 상기 제1 액티브 영역과 상기 제2 액티브 영역 사이에 형성되는 소자 분리 영역을 포함하고, 상기 제1 방향과 교차하는 제2 방향의 제1 폭을 갖는 셀 영역, 상기 셀 영역 상에 상기 제1 방향으로 서로 이격되고, 상기 제2 방향으로 연장되는 제1 및 제2 게이트 구조체, 상기 셀 영역 상에 상기 제1 방향으로 연장되고, 상기 제2 방향으로 서로 제1 간격만큼 이격되고, 각각 상기 제2 방향의 제2 폭을 갖는 제1 및 제2 메탈 라인, 상기 제1 게이트 구조체와 상기 제1 메탈 라인을 전기적으로 연결하고, 적어도 일부가 상기 소자 분리 영역과 오버랩되는 제1 게이트 컨택, 및 상기 제2 게이트 구조체와 상기 제2 메탈 라인을 전기적으로 연결하고, 적어도 일부가 상기 소자 분리 영역과 오버랩되는 제2 게이트 컨택을 포함하되, 상기 제1 폭을 상기 제1 간격과 상기 제2 폭을 합한 값으로 나눈 값이 6 이하이다.
상기 과제를 해결하기 위한 본 발명의 기술적 사상에 따른 반도체 장치의 다른 몇몇 실시예는, 제1 액티브 영역, 제2 액티브 영역 및 상기 제1 액티브 영역과 상기 제2 액티브 영역 사이에 형성되는 소자 분리 영역을 포함하는 셀 영역, 상기 셀 영역 상에 제1 방향으로 연장되고, 상기 제1 방향과 교차하는 제2 방향으로 서로 이격되는 복수의 메탈 라인, 상기 복수의 메탈 라인과 교차하고, 상기 제2 방향으로 연장되는 게이트 구조체, 및 적어도 일부가 상기 소자 분리 영역과 오버랩되고, 상기 복수의 메탈 라인 중 적어도 하나와 상기 게이트 구조체를 전기적으로 연결하는 게이트 컨택을 포함하되, 상기 제1 액티브 영역, 상기 소자 분리 영역 및 상기 제2 액티브 영역 상에 상기 제2 방향으로 서로 이격되어 배치되는 상기 복수의 메탈 라인의 개수는 3개 또는 4개 중 어느 하나이다.
상기 과제를 해결하기 위한 본 발명의 기술적 사상에 따른 반도체 장치의 또 다른 몇몇 실시예는, 제1 방향으로 연장되는 제1 및 제2 액티브 영역 및 상기 제1 액티브 영역과 상기 제2 액티브 영역 사이에 형성되는 소자 분리 영역을 포함하고, 상기 제1 방향과 교차하는 제2 방향의 제1 폭을 갖는 셀 영역, 상기 셀 영역 상에 상기 제1 방향으로 서로 이격되고, 상기 제2 방향으로 연장되는 제1 및 제2 게이트 구조체, 상기 제1 액티브 영역과 오버랩되고, 상기 제1 방향으로 연장되고, 상기 제2 방향의 제2 폭을 갖는 제1 메탈 라인, 적어도 일부가 상기 소자 분리 영역과 오버랩되고, 상기 제1 메탈 라인과 상기 제2 방향으로 제1 간격만큼 이격되고, 상기 제1 방향으로 연장되는 제2 메탈 라인, 적어도 일부가 상기 소자 분리 영역과 오버랩되고, 상기 제2 메탈 라인과 상기 제2 방향으로 제2 간격만큼 이격되고, 상기 제1 방향으로 연장되는 제3 메탈 라인, 상기 제2 액티브 영역과 오버랩되고, 상기 제3 메탈 라인과 상기 제2 방향으로 제3 간격만큼 이격되고, 상기 제1 방향으로 연장되는 제4 메탈 라인, 상기 제1 게이트 구조체와 상기 제2 메탈 라인을 전기적으로 연결하는 제1 게이트 컨택, 및 상기 제2 게이트 구조체와 상기 제3 메탈 라인을 전기적으로 연결하는 제2 게이트 컨택을 포함하되, 상기 제1 내지 제3 간격은 서로 동일하고, 상기 제1 폭을 상기 제1 간격과 상기 제2 폭을 합한 값으로 나눈 값이 6 이하이다.
본 발명의 기타 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
도 1은 본 발명의 기술적 사상에 따른 몇몇 실시예에 따른 반도체 장치의 레이아웃도이다.
도 2는 도 1의 레이아웃도의 제1 레벨 단계의 레이아웃을 도시한 레이아웃도이다.
도 3은 도 1의 레이아웃도의 제1 및 제2 레벨 단계의 레이아웃을 도시한 레이아웃도이다.
도 4는 도 1의 레이아웃도의 제3 레벨 단계의 레이아웃을 도시한 레이아웃도이다.
도 5는 도 2의 A-A 선을 따라 절단한 단면도이다.
도 6은 도 2의 B-B 선을 따라 절단한 단면도이다.
도 7은 본 발명의 기술적 사상에 따른 다른 몇몇 실시예에 따른 반도체 장치의 레이아웃도이다.
도 8은 본 발명의 기술적 사상에 따른 또 다른 몇몇 실시예에 따른 반도체 장치의 레이아웃도이다.
도 9는 본 발명의 기술적 사상에 따른 또 다른 몇몇 실시예에 따른 반도체 장치의 레이아웃도이다.
도 10은 본 발명의 기술적 사상에 따른 또 다른 몇몇 실시예에 따른 반도체 장치의 레이아웃도이다.
도 11 및 도 12는 본 발명의 기술적 사상에 따른 또 다른 몇몇 실시예에 따른 반도체 장치의 단면도들이다.
이하에서, 도 1 내지 도 6을 참조하여 본 발명의 기술적 사상에 따른 몇몇 실시예에 따른 반도체 장치를 설명한다.
도 1은 본 발명의 기술적 사상에 따른 몇몇 실시예에 따른 반도체 장치의 레이아웃도이다. 도 2는 도 1의 레이아웃도의 제1 레벨 단계의 레이아웃을 도시한 레이아웃도이다. 도 3은 도 1의 레이아웃도의 제1 및 제2 레벨 단계의 레이아웃을 도시한 레이아웃도이다. 도 4는 도 1의 레이아웃도의 제3 레벨 단계의 레이아웃을 도시한 레이아웃도이다. 도 5는 도 2의 A-A 선을 따라 절단한 단면도이다. 도 6은 도 2의 B-B 선을 따라 절단한 단면도이다.
도 1 내지 도 6을 참조하면, 본 발명의 기술적 사상에 따른 몇몇 실시예에 따른 반도체 장치는, 셀 영역(CR), 제1 액티브 영역(AR1), 제2 액티브 영역(AR2), 소자 분리 영역(STI), 제1 내지 제4 게이트 구조체(G1~G4), 제1 내지 제4 핀형 패턴(F1~F4), 제1 내지 제4 메탈 라인(M11~M14), 제5 메탈 라인(M5), 제6 메탈 라인(M6), 제1 게이트 컨택(CB11), 제2 게이트 컨택(CB12), 소오스/드레인 영역(SDR), 제1 내지 제6 소오스/드레인 컨택(CA1~CA6)을 포함한다.
셀 영역(CR)은 제1 액티브 영역(AR1), 제2 액티브 영역(AR2) 및 소자 분리 영역(STI)을 포함할 수 있다.
구체적으로, 셀 영역(CR)은 제1 파워 레일 영역, 제1 파워 레일 영역과 제2 방향(Y)으로 인접한 제1 액티브 영역(AR1), 제1 액티브 영역(AR1)과 제2 방향(Y)으로 인접한 소자 분리 영역(STI), 소자 분리 영역(STI)과 제2 방향(Y)으로 인접한 제2 액티브 영역(AR2), 제2 액티브 영역(AR2)과 제2 방향으로 인접한 제2 파워 레일 영역을 포함할 수 있다.
이 경우, 제1 파워 레일 영역, 제1 액티브 영역(AR1), 소자 분리 영역(STI), 제2 액티브 영역(AR2) 및 제2 파워 레일 영역 각각은 제1 방향(X)을 연장되도록 형성될 수 있다.
셀 영역(CR)은 하나의 셀을 표현할 수 있다. 셀 영역(CR)은 제2 방향(Y)의 제1 폭(Hc)을 갖는다.
제1 파워 레일 영역, 제2 파워 레일 영역 및 소자 분리 영역(STI)에는 각각 제1 방향으로 연장되는 더미 핀형 패턴이 배치될 수 있다. 이 경우, 각각의 더미 핀형 패턴은 액티브로 이용되지 않는 핀형 패턴을 의미한다. 다만, 설명의 편의상 도 1 내지 도 3에는 더미 핀형 패턴이 생략된다.
제1 파워 레일 영역 및 제2 파워 레일 영역은 전체 셀 영역(CR)에 전원을 공급하는 역할을 수행할 수 있다. 예를 들어, 제1 파워 레일 영역은 양의 전원을 공급할 수 있고, 제2 파워 레일 영역 음의 전원을 공급할 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
제1 액티브 영역(AR1)은 각각 제1 방향(X)으로 연장되고, 기판(도 5의 101)으로부터 제3 방향(Z)으로 돌출되어 형성되는 제1 핀형 패턴(F1) 및 제2 핀형 패턴(F2)을 포함할 수 있다. 제1 핀형 패턴(F1)은 제2 핀형 패턴(F2)과 제2 방향(Y)으로 이격되어 배치될 수 있다.
제2 액티브 영역(AR2)은 각각 제1 방향(X)으로 연장되고, 기판(도 5의 101)으로부터 제3 방향(Z)으로 돌출되어 형성되는 제3 핀형 패턴(F3) 및 제4 핀형 패턴(F4)을 포함할 수 있다. 제3 핀형 패턴(F3)은 제4 핀형 패턴(F4)과 제2 방향(Y)으로 이격되어 배치될 수 있다.
제1 내지 제4 게이트 구조체(G1, G2, G3, G4)는 셀 영역(CR) 상에 제1 방향(X)으로 순차적으로 이격되고, 각각 제2 방향(Y)으로 연장될 수 있다. 제1 내지 제4 게이트 구조체(G1, G2, G3, G4) 각각은 제1 내지 제4 핀형 패턴(F1, F2, F3, F4) 상에 제1 내지 제4 핀형 패턴(F1, F2, F3, F4) 각각과 교차하도록 배치될 수 있다.
도 5 및 도 6을 참조하면, 예를 들어, 제4 게이트 구조체(G4)는 제1 방향(X)으로 연장되고, 기판(101)으로부터 돌출된 제1 핀형 패턴(F1) 상에, 제1 핀형 패턴(F1)과 교차하도록 배치될 수 있다.
기판(101)은 예를 들어, 벌크 실리콘 또는 SOI(silicon-on-insulator)일 수 있다. 이와 달리, 기판(101)은 실리콘 기판일 수도 있고, 또는 다른 물질, 예를 들어, 실리콘게르마늄, 안티몬화 인듐, 납 텔루르 화합물, 인듐 비소, 인듐 인화물, 갈륨 비소 또는 안티몬화 갈륨을 포함할 수 있다. 또는, 기판(101)은 베이스 기판 상에 에피층이 형성된 것일 수도 있다.
제4 게이트 구조체(G4)는 게이트 절연막(130) 및 게이트 전극(120)을 포함할 수 있다. 게이트 스페이서(140)는 제2 방향(Y)으로 연장된 제4 게이트 구조체(G4)의 양 측벽 상에 배치될 수 있다.
게이트 절연막(130)은 제1 핀형 패턴(F1)과 게이트 전극(120) 사이에 배치될 수 있다. 게이트 절연막(130)은 도 6에 도시된 바와 같이, 제1 핀형 패턴(F1)의 상면과 측면 상에 배치될 수 있다. 또한, 게이트 절연막(130)은 게이트 전극(120)과 필드 절연막(110) 사이에 배치될 수 있다.
예를 들어, 게이트 절연막(130)은 도 5 및 도 6에 도시된 바와 같이, 계면막(131) 및 고유전율 절연막(132)을 포함할 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 계면막(131)은 생략될 수 있다.
계면막(131)은 도 6에 도시된 바와 같이, 제1 핀형 패턴(F1)의 상면과 측면 상에 배치될 수 있다. 계면막(131)은 게이트 스페이서(140)의 측벽을 따라 배치되지 않을 수 있다.
계면막(131)은 예를 들어, 실리콘 산화막을 포함할 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
고유전율 절연막(132)은 게이트 전극(120)과 계면막(131) 사이에 배치될 수 있다. 또한, 고유전율 절연막(132)은 게이트 스페이서(140)와 게이트 전극(120) 사이에 배치될 수 있다. 즉, 고유전율 절연막(132)은 게이트 스페이서(140)의 측벽을 따라 배치될 수 있다.
고유전율 절연막(132)은 실리콘 산화막보다 높은 유전 상수를 갖는 고유전체 물질을 포함할 수 있다. 예를 들어, 고유전체 물질은 하프늄 산화물(hafnium oxide), 하프늄 실리콘 산화물(hafnium silicon oxide), 란타늄 산화물(lanthanum oxide), 란타늄 알루미늄 산화물(lanthanum aluminum oxide), 지르코늄 산화물(zirconium oxide), 지르코늄 실리콘 산화물(zirconium silicon oxide), 탄탈륨 산화물(tantalum oxide), 티타늄 산화물(titanium oxide), 바륨 스트론튬 티타늄 산화물(barium strontium titanium oxide), 바륨 티타늄 산화물(barium titanium oxide), 스트론튬 티타늄 산화물(strontium titanium oxide), 이트륨 산화물(yttrium oxide), 알루미늄 산화물(Aluminum oxide), 납 스칸듐 탄탈륨 산화물(lead scandium tantalum oxide), 또는 납 아연 니오브산염(lead zinc niobate) 중에서 하나 이상을 포함할 수 있지만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
상술한 바와 같이, 계면막(131)이 생략되는 경우, 고유전율 절연막(132)은 상술한 고유전체 물질뿐만 아니라, 실리콘 산화막, 실리콘 산질화막 또는 실리콘 질화막 등을 포함할 수도 있다.
게이트 전극(120)은 고유전율 절연막(132) 상에 배치될 수 있다. 게이트 전극(120)은 금속 예를 들어, W, Al 및 TiN 중 적어도 하나를 포함할 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 게이트 전극(120)은 금속이 아닌, Si, SiGe 등을 포함할 수 있다.
소오스/드레인 영역(SDR)은 제4 게이트 구조체(G4)의 양 측에 배치될 수 있다. 소오스/드레인 영역(SDR)은 제1 핀형 패턴(F1) 내에 배치될 수 있다. 즉, 소오스/드레인 영역(SDR)은 제1 핀형 패턴(F1)을 일부 식각하고, 식각된 부분에 소오스/드레인 영역(SDR)이 형성될 수 있다.
소오스/드레인 영역(SDR)은 상승된(elevated) 소오스/드레인 영역일 수 있다. 따라서, 소오스/드레인 영역(SDR)의 상면은 제1 핀형 패턴(F1)의 상면보다 높을 수 있다.
반도체 장치가 PMOS 트랜지스터인 경우, 소오스/드레인 영역(SDR)은 압축 스트레스 물질을 포함할 수 있다. 예를 들어, 압축 스트레스 물질은 Si에 비해서 격자상수가 큰 물질일 수 있고, 예를 들어 SiGe일 수 있다. 압축 스트레스 물질은 제4 게이트 구조체(G4) 하부의 제1 핀형 패턴(F1), 즉 채널 영역에 압축 스트레스를 가하여 채널 영역의 캐리어의 이동도(mobility)를 향상시킬 수 있다.
반도체 장치가 NMOS 트랜지스터인 경우, 소오스/드레인 영역(SDR)은 기판(101)과 동일 물질 또는, 인장 스트레스 물질을 포함할 수 있다. 예를 들어, 기판(101)이 Si일 때, 소오스/드레인 영역(SDR)은 Si일 수 있다. 다만, 다른 몇몇 실시예에서, 소오스/드레인 영역(SDR)은 Si보다 격자 상수가 작은 물질(예를 들어, SiC, SiP)일 수 있다.
소오스/드레인 영역(SDR)은 에피택셜 성장(epitaxial growth)에 의해 형성될 수 있다.
소오스/드레인 영역(SDR) 상에는 도 5 및 도 6에는 도시되어 있지 않지만, 실리사이드막이 배치될 수 있다. 실리사이드막은 소오스/드레인 영역(SDR)의 상면을 따라 형성될 수 있다. 실리사이드막은 소오스/드레인 영역(SDR)이 소오스/드레인 컨택과 접할 때의 면 저항, 접촉 저항 등을 감소시키는 역할을 할 수 있으며, 도전 물질, 예를 들어, Pt, Ni, Co 등을 포함할 수 있다.
다만, 본 명세서에서 반도체 장치가 실리사이드막을 포함하는 것으로 설명하였지만, 다른 몇몇 실시예에서, 반도체 장치는 실리사이드막을 포함하지 않을 수 있다.
층간 절연막(150)은 게이트 스페이서(140)의 측면 및 소오스/드레인 영역(SDR)의 상면을 덮도록 배치될 수 있다. 후술하는 소오스/드레인 컨택들은 층간 절연막(150)을 관통하도록 배치되어 소오스/드레인 영역(SDR)과 전기적으로 연결될 수 있다.
상술한 내용은 제4 게이트 구조체(G4)에 대하여 설명하였지만, 제1 내지 제3 게이트 구조체(G1, G2, G3) 역시 제4 게이트 구조체(G4)와 동일한 구조를 갖는다.
도 1 및 도 4를 참조하면, 반도체 장치는 셀 영역(CR) 상에 각각이 제1 방향(X)으로 연장되고, 제2 방향(Y)을 서로 이격된 제1 내지 제6 메탈 라인(M11, M12, M13, M14, M5, M6)을 포함할 수 있다. 이 경우, 제1 내지 제6 메탈 라인(M11, M12, M13, M14, M5, M6) 각각은 금속 예를 들어, 구리(Cu), 알루미늄(Al), 금(Au), 은(Ag), 텅스텐(W), 티타늄(Ti), 티타늄질화물(TiN), 및 텅스텐 질화물(WN) 중 적어도 하나를 포함할 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
제5 메탈 라인(M5)은 제1 방향(X)으로 연장되고, 제1 액티브 영역(AR1)과 제2 방향(Y)으로 이격되어, 셀 영역(CR)의 일 측 즉, 제1 파워 레일 영역 상에 배치될 수 있다.
제5 메탈 라인(M5)은 도 1 및 도 4에서 보는 바와 같이, 일부만 셀 영역(CR)과 오버랩될 수 있다. 셀 영역(CR)과 오버랩되지 않은 제5 메탈 라인(M5)의 다른 일부는 셀 영역(CR)과 인접한 다른 셀 영역과 오버랩될 수 있다. 이로 인해, 제5 메탈 라인(M5)은 셀 영역(CR)과 인접한 셀 영역 사이를 전기적으로 연결할 수 있다.
제6 메탈 라인(M6)은 제1 방향(X)으로 연장되고, 제2 액티브 영역(AR2)과 제2 방향(Y)으로 이격되어, 셀 영역(CR)의 타 측 즉, 제2 파워 레일 영역 상에 배치될 수 있다.
제6 메탈 라인(M6)은 도 1 및 도 4에서 보는 바와 같이, 일부만 셀 영역(CR)과 오버랩될 수 있다. 셀 영역(CR)과 오버랩되지 않은 제6 메탈 라인(M6)의 다른 일부는 셀 영역(CR)과 인접한 다른 셀 영역과 오버랩될 수 있다. 이로 인해, 제6 메탈 라인(M6)은 셀 영역(CR)과 인접한 셀 영역 사이를 전기적으로 연결할 수 있다.
제1 메탈 라인(M11)은 제1 액티브 영역(AR1) 상에 제1 방향(X)으로 연장되고, 제5 메탈 라인(M5)과 제2 방향(Y)으로 이격될 수 있다. 제1 메탈 라인(M11)은 제2 방향(Y)의 제2 폭(W1)을 가질 수 있다.
제2 메탈 라인(M12)은 소자 분리 영역(STI) 상에 제1 방향(X)으로 연장될 수 있다. 제2 메탈 라인(M12)의 일부는 도 1 및 도 4에 도시된 바와 같이, 일부가 제1 액티브 영역(AR1)과 오버랩될 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 제2 메탈 라인(M12)은 소자 분리 영역(STI) 상에만 배치될 수 있다.
제2 메탈 라인(M12)은 제1 메탈 라인(M11)과 제2 방향(Y)으로 제1 간격(P1)만큼 이격될 수 있다. 제2 메탈 라인(M12)은 제2 방향(Y)의 제3 폭(W2)을 가질 수 있다.
제3 메탈 라인(M13)은 소자 분리 영역(STI) 상에 제1 방향(X)으로 연장될 수 있다. 제3 메탈 라인(M13)의 일부는 도 1 및 도 4에 도시된 바와 같이, 일부가 제2 액티브 영역(AR2)과 오버랩될 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 제3 메탈 라인(M13)은 소자 분리 영역(STI) 상에만 배치될 수 있다.
제3 메탈 라인(M13)은 제2 메탈 라인(M12)과 제2 방향(Y)으로 제2 간격(P2)만큼 이격될 수 있다. 제3 메탈 라인(M13)은 제2 방향(Y)의 제4 폭(W3)을 가질 수 있다.
제4 메탈 라인(M14)은 제2 액티브 영역(AR2) 상에 제1 방향(X)으로 연장될 수 있다. 제4 메탈 라인(M14)은 제3 메탈 라인(M13)과 제2 방향(Y)으로 제3 간격(P3)만큼 이격될 수 있고, 제6 메탈 라인(M6)과 제2 방향(Y)으로 이격될 수 있다. 제4 메탈 라인(M14)은 제2 방향(Y)의 제5 폭(W4)을 가질 수 있다.
제1 메탈 라인(M11)의 제2 폭(W1)과, 제2 메탈 라인(M12)의 제3 폭(W2)과, 제3 메탈 라인(M13)의 제4 폭(W3)과, 제4 메탈 라인(M14)의 제5 폭(W4)은 서로 동일할 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 제1 메탈 라인(M11)의 제2 폭(W1)과, 제2 메탈 라인(M12)의 제3 폭(W2)과, 제3 메탈 라인(M13)의 제4 폭(W3)과, 제4 메탈 라인(M14)의 제5 폭(W4) 중 적어도 하나는 다를 수 있다.
제1 메탈 라인(M11)과 제2 메탈 라인(M12) 사이의 제1 간격(P1)과, 제2 메탈 라인(M12)과 제3 메탈 라인(M13) 사이의 제2 간격(P2)과, 제3 메탈 라인(M13)과 제4 메탈 라인(M14) 사이의 제3 간격(P3)은 서로 동일할 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 제1 메탈 라인(M11)과 제2 메탈 라인(M12) 사이의 제1 간격(P1)과, 제2 메탈 라인(M12)과 제3 메탈 라인(M13) 사이의 제2 간격(P2)과, 제3 메탈 라인(M13)과 제4 메탈 라인(M14) 사이의 제3 간격(P3) 중 적어도 하나는 다를 수 있다.
본 발명의 기술적 사상에 따른 몇몇 실시예에 따른 반도체 장치는, 셀 영역(CR)의 제2 방향(Y)의 제1 폭(Hc)과, 제1 내지 제4 메탈 라인(M11, M12, M13, M14)들 각각의 제2 방향(Y)의 폭(W1, W2, W3, W4)과, 제1 내지 제4 메탈 라인(M11, M12, M13, M14)들 사이의 제2 방향(Y)의 간격(P1, P2, P3)들의 상관관계에 의해 정의되는 셀 영역(CR)을 포함한다.
즉, 본 발명의 기술적 사상에 따른 몇몇 실시예에 따른 반도체 장치의 셀 영역(CR)은 예를 들어, 제1 폭(Hc)을 제1 폭(W1)과 제1 간격(P1)을 합한 값으로 나눈 값이 6 이하인 경우로 정의될 수 있다. 이 경우, 셀 영역(CR) 상에 배치되는 메탈 라인의 개수는 바람직하게 3개 또는 4개 중 어느 하나 일 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 상술한 상관관계를 만족하는 경우, 셀 영역(CR) 상에 배치되는 메탈 라인의 개수는 달라질 수 있다.
도 1 및 도 3을 참조하면, 제1 내지 제3 소오스/드레인 컨택(CA1, CA2, CA3)은 서로 제1 방향으로 이격되어 제1 액티브 영역(AR1) 상에 배치될 수 있다. 제4 내지 제6 소오스/드레인 컨택(CA4, CA5, CA6)은 서로 제1 방향으로 이격되어 제2 액티브 영역(AR2) 상에 배치될 수 있다.
도 1 및 도 3에는 제1 내지 제3 소오스/드레인 컨택(CA1, CA2, CA3)이 제1 액티브 영역(AR1) 상에만 배치되고, 제4 내지 제6 소오스/드레인 컨택(CA4, CA5, CA6)이 제2 액티브 영역(AR2) 상에만 배치되는 것으로 도시되어 있지만, 이는 설명의 편의를 위한 것으로 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
즉, 제1 내지 제6 소오스/드레인 컨택(CA1, CA2, CA3, CA4, CA5, CA6) 중 적어도 하나는 소자 분리 영역(STI) 상에도 배치되어 제2 메탈 라인(M12) 또는 제3 메탈 라인(M13)과 전기적으로 연결될 수 있다.
또한, 제1 내지 제6 소오스/드레인 컨택(CA1, CA2, CA3, CA4, CA5, CA6) 중 적어도 하나는 제1 파워 레일 영역 또는 제2 파워 레일 영역 상에도 배치되어 제5 메탈 라인(M5) 또는 제6 메탈 라인(M6)과 전기적으로 연결될 수 있다.
도 1 및 도 3을 참조하면, 제1 내지 제3 소오스/드레인 컨택(CA1, CA2, CA3)은 제1 액티브 영역(AR1)과 제1 메탈 라인(M11)을 전기적으로 연결할 수 있다. 또한, 제4 내지 제6 소오스/드레인 컨택(CA4, CA5, CA6)은 제2 액티브 영역(AR2)과 제4 메탈 라인(M14)을 전기적으로 연결할 수 있다.
제1 게이트 컨택(CB11)의 적어도 일부는 소자 분리 영역(STI)과 오버랩될 수 있다. 몇몇 실시예에서, 제1 게이트 컨택(CB1)은 소자 분리 영역(STI)과만 오버랩될 수 있다. 즉, 제1 액티브 영역(AR1)과 인접한 제1 게이트 컨택(CB1)의 가장자리는 제1 액티브 영역(AR1)과 소자 분리 영역(STI) 사이의 경계선(B1) 상에 형성될 수 있다.
다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 제1 게이트 컨택(CB1)의 일부는 제1 액티브 영역(AR1)과 오버랩될 수 있다.
제1 게이트 컨택(CB11)은 제3 게이트 구조체(G3)와 제2 메탈 라인(M12)을 전기적으로 연결할 수 있다.
제2 게이트 컨택(CB12)의 적어도 일부는 소자 분리 영역(STI)과 오버랩될 수 있다. 몇몇 실시예에서, 제2 게이트 컨택(CB2)은 소자 분리 영역(STI)과만 오버랩될 수 있다. 즉, 제2 액티브 영역(AR2)과 인접한 제2 게이트 컨택(CB2)의 가장자리는 제2 액티브 영역(AR2)과 소자 분리 영역(STI) 사이의 경계선(B2) 상에 형성될 수 있다.
다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 제2 게이트 컨택(CB2)의 일부는 제2 액티브 영역(AR2)과 오버랩될 수 있다.
제2 게이트 컨택(CB2)은 제2 게이트 구조체(G2)와 제3 메탈 라인(M13)을 전기적으로 연결할 수 있다.
제1 내지 제6 소오스/드레인 컨택(CA1, CA2, CA3, CA4, CA5, CA6)과 제1 및 제2 게이트 컨택(CB1, CB2)은 도전 물질 예를 들어, W, Al Cu 등을 포함할 수 있지만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다.
본 발명의 기술적 사상에 따른 몇몇 실시예에 따른 반도체 장치는, 제1 게이트 컨택(CB1)의 적어도 일부 및 제2 게이트 컨택(CB2)의 적어도 일부를 각각 소자 분리 영역(STI) 상에 배치함으로써, 제1 및 제2 게이트 컨택(CB1, CB2)과 제1 내지 제6 소오스/드레인 컨택(CA1, CA2, CA3, CA4, CA5, CA6) 사이를 효과적으로 분리시킬 수 있다.
즉, 제1 내지 제6 소오스/드레인 컨택(CA1, CA2, CA3, CA4, CA5, CA6) 각각과 인접하게 배치되는 제1 및 제2 게이트 컨택(CB1, CB2)을 최소화시킴으로써 소오스/드레인 컨택과 게이트 컨택을 분리시키기 위한 공정의 난이도를 감소시킬 수 있다.
이하에서, 도 7을 참조하여 본 발명의 기술적 사상에 따른 다른 몇몇 실시예에 따른 반도체 장치를 설명한다. 도 1에 도시된 반도체 장치와의 차이점을 중심으로 설명한다.
도 7은 본 발명의 기술적 사상에 따른 다른 몇몇 실시예에 따른 반도체 장치의 레이아웃도이다.
도 7을 참조하면, 본 발명의 기술적 사상에 따른 몇몇 실시예에 따른 반도체 장치에서, 제1 게이트 컨택(CB21)의 일부는 제1 액티브 영역(AR1)과 오버랩되고, 제2 게이트 컨택(CB12)은 소자 분리 영역(STI)과만 오버랩된다.
이 경우에도 제1 게이트 컨택(CB21)과 제2 소오스/드레인 컨택(CA2) 및 제3 소오스/드레인 컨택(CA3) 사이를 효과적으로 분리시킬 수 있어 공정 상의 난이도를 감소시킬 수 있다.
도 7에 도시된 실시예와 달리, 다른 몇몇 실시예에서, 제2 게이트 컨택(CB12)의 일부가 제2 액티브 영역(AR2)과 오버랩되고, 제1 게이트 컨택(CB21)은 소자 분리 영역(STI)과만 오버랩될 수도 있다.
이하에서, 도 8을 참조하여 본 발명의 기술적 사상에 따른 또 다른 몇몇 실시예에 따른 반도체 장치를 설명한다. 도 1에 도시된 반도체 장치와의 차이점을 중심으로 설명한다.
도 8은 본 발명의 기술적 사상에 따른 또 다른 몇몇 실시예에 따른 반도체 장치의 레이아웃도이다.
도 8을 참조하면, 본 발명의 기술적 사상에 따른 몇몇 실시예에 따른 반도체 장치에서, 제1 게이트 컨택(CB21)의 일부는 제1 액티브 영역(AR1)과 오버랩되고, 제2 게이트 컨택(CB22)의 일부는 제2 액티브 영역(AR2)과 오버랩된다.
이 경우에도 제1 게이트 컨택(CB21)과 제2 소오스/드레인 컨택(CA2) 및 제3 소오스/드레인 컨택(CA3) 사이와, 제2 게이트 컨택(CB22)과 제4 소오스/드레인 컨택(CA4) 및 제5 소오스/드레인 컨택(CA5) 사이를 효과적으로 분리시킬 수 있어 공정 상의 난이도를 감소시킬 수 있다.
이하에서, 도 9를 참조하여 본 발명의 기술적 사상에 따른 또 다른 몇몇 실시예에 따른 반도체 장치를 설명한다. 도 1에 도시된 반도체 장치와의 차이점을 중심으로 설명한다.
도 9는 본 발명의 기술적 사상에 따른 또 다른 몇몇 실시예에 따른 반도체 장치의 레이아웃도이다.
도 9를 참조하면, 본 발명의 기술적 사상에 따른 몇몇 실시예에 따른 반도체 장치에서, 제1 내지 제4 메탈 라인들 중 적어도 하나의 제2 방향(Y)의 폭이 나머지 메탈 라인들의 제2 방향(Y)의 폭과 다르다.
또한, 제1 내지 제4 메탈 라인들 사이의 제2 방향(Y)의 간격들 중 적어도 하나는 나머지 메탈 라인들 사이의 제2 방향(Y)의 간격과 다르다.
예를 들어, 도 9를 참조하면, 제3 메탈 라인(M23)의 제2 방향(Y)의 제6 폭(W5)이 다른 메탈 라인들(M11, M12, M14)의 각각의 폭(W1, W2, W4)보다 작다. 또한, 제2 메탈 라인(M12)과 제3 메탈 라인(M23) 사이의 제2 방향(Y)의 제4 간격(P4) 및 제3 메탈 라인(M23)과 제4 메탈 라인(M14) 사이의 제2 방향(Y)의 제5 간격(P5) 각각은 제1 간격(P1)보다 크다.
다만, 이는 예시적인 것으로, 다른 몇몇 실시예에서, 도 9에 도시된 것과 달리, 제3 메탈 라인(M23)의 제2 방향(Y)의 제6 폭(W5)이 다른 메탈 라인들(M11, M12, M14)의 각각의 폭(W1, W2, W4)보다 클 수도 있다.
또한, 다른 몇몇 실시예에서, 제3 메탈 라인(M23) 이외의 다른 메탈 라인의 제2 방향(Y)의 폭이 나머지 메탈 라인의 제2 방향(Y)의 폭과 다를 수도 있다.
이하에서, 도 10을 참조하여 본 발명의 기술적 사상에 따른 또 다른 몇몇 실시예에 따른 반도체 장치를 설명한다. 도 1에 도시된 반도체 장치와의 차이점을 중심으로 설명한다.
도 10은 본 발명의 기술적 사상에 따른 또 다른 몇몇 실시예에 따른 반도체 장치의 레이아웃도이다.
도 10을 참조하면, 본 발명의 기술적 사상에 따른 몇몇 실시예에 따른 반도체 장치에서, 제1 액티브 영역(AR1), 소자 분리 영역(STI) 및 제2 액티브 영역(AR2) 상에 3개의 메탈 라인이 배치된다.
예를 들어, 제1 메탈 라인(M31)은 제1 액티브 영역(AR1) 상에 배치되고, 제2 메탈 라인(M32)은 소자 분리 영역(STI) 상에 배치되고, 제3 메탈 라인(M33)은 제2 액티브 영역(AR2) 상에 배치된다.
이 경우, 제1 메탈 라인(M31)은 제7 폭(W6)을 갖고, 제2 메탈 라인(M32)은 제8 폭(W7)을 갖고, 제3 메탈 라인(M33)은 제9 폭(W8)을 갖고, 제7 내지 제9 폭(W6, W7, W8)은 서로 동일할 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 제7 내지 제9 폭(W6, W7, W8) 중 어느 하나는 다른 폭들과 다를 수 있다.
제1 메탈 라인(M31)과 제2 메탈 라인(M32) 사이의 제2 방향(Y)의 제6 간격(P6)은 제2 메탈 라인(M32)과 제3 메탈 라인(M33) 사이의 제2 방향(Y)의 제7 간격(P7)과 동일할 수 있다.
제1 게이트 컨택(CB31)은 제3 게이트 구조체(G3)와 제2 메탈 라인(M32)을 전기적으로 연결하고, 제2 게이트 컨택(CB32)은 제2 게이트 구조체(G2)와 제2 메탈 라인(M32)을 전기적으로 연결한다.
이하에서, 도 11 및 도 12를 참조하여 본 발명의 기술적 사상에 따른 또 다른 몇몇 실시예에 따른 반도체 장치를 설명한다. 도 1에 도시된 반도체 장치와의 차이점을 중심으로 설명한다.
도 11 및 도 12는 본 발명의 기술적 사상에 따른 또 다른 몇몇 실시예에 따른 반도체 장치의 단면도들이다.
도 11 및 도 12를 참조하면, 본 발명의 기술적 사상에 따른 몇몇 실시예에 따른 반도체 장치는 각각의 게이트 구조체가 수직으로 적층된 복수의 나노 와이어를 포함한다.
예를 들어, 제4 게이트 구조체(G4)는 게이트 절연막(230), 게이트 전극(220), 제1 나노 와이어(261) 및 제2 나노 와이어(262)를 포함할 수 있다.
제4 게이트 구조체(G4)는 기판(201) 상에 제1 나노 와이어(261)가 적층되고, 제1 나노 와이어(261) 상에 제2 나노 와이어(262)가 적층된다. 도 11 및 도 12에는 2개의 나노 와이어(261, 262)가 적층되는 것을 도시하고 있지만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서 기판(201)의 제1 핀형 패턴(F1) 상에 1개 또는 3개 이상의 나노 와이어가 적층될 수 있다.
제1 나노 와이어(261)는 기판(201) 상에 제1 방향(X)으로 연장되고, 기판(201)과 이격되어 배치될 수 있다. 구체적으로, 제1 나노 와이어(261)는 제1 핀형 패턴(F1) 상에 제1 핀형 패턴(F1)과 이격되어 배치될 수 있다. 제1 나노 와이어(261)는 제1 핀형 패턴(F1)과 오버랩될 수 있다. 제1 나노 와이어(261)는 필드 절연막(210) 상에 배치되는 것이 아니라, 제1 핀형 패턴(F1) 상에 배치될 수 있다.
제2 나노 와이어(262)는 제1 나노 와이어(261) 상에 제1 방향(X)으로 연장되고, 제1 나노 와이어(261) 이격되어 배치될 수 있다. 제2 나노 와이어(262)는 제1 핀형 패턴(F1)과 오버랩될 수 있다. 제2 나노 와이어(262)는 필드 절연막(210) 상에 형성되는 것이 아니라, 제1 핀형 패턴(F1) 상에 배치될 수 있다.
게이트 전극(220)은 필드 절연막(210)과 제1 핀형 패턴(F1) 상에 배치될 수 있다. 게이트 전극(220)은 제2 방향(Y)으로 연장될 수 있다.
게이트 전극(220)은 제1 핀형 패턴(F1)의 상면과 이격되어 형성되는 제1 나노 와이어(261)의 둘레를 감싸도록 형성될 수 있다. 게이트 전극(220)은 제1 나노 와이어(261)와 제1 핀형 패턴(F1) 사이의 이격된 공간에도 배치될 수 있다.
게이트 전극(220)은 제2 나노 와이어(262)의 둘레를 감싸도록 배치될 수 있다. 게이트 전극(220)은 제1 나노 와이어(261)와 제2 나노 와이어(262) 사이의 이격된 공간에도 배치될 수 있다.
외부 스페이서(241)는 제2 방향(Y)으로 연장된 게이트 전극(220)의 양 측벽 상에 형성될 수 있다. 내부 스페이서(242)는 제1 나노 와이어(261)의 양 측에 서로 마주보도록 배치될 수 있다. 또한, 내부 스페이서(242)는 제2 나노 와이어(262)의 양 측에 서로 마주보도록 배치될 수 있다.
내부 스페이서(242)는 제1 핀형 패턴(F1)의 상면과 제1 나노 와이어(261) 사이, 제1 나노 와이어(261)와 제2 나노 와이어(262) 사이에 배치될 수 있다. 내부 스페이서(242)는 제1 나노 와이어(261)와, 제2 나노 와이어(262)와, 제1 핀형 패턴(F1)과, 외부 스페이서(241)에 의해 둘러싸여 있을 수 있다.
내부 스페이서(242)는 제1 핀형 패턴(F1)의 상면과 제1 나노 와이어(261) 사이 및 제1 나노 와이어(261)와 제2 나노 와이어(262) 사이에 배치될 수 있다.
외부 스페이서(241)는 예를 들어, 실리콘 질화물(SiN), 실리콘 산질화물(SiON), 실리콘 산화물(SiO2), 실리콘 산탄질화물(SiOCN) 및 이들의 조합 중 적어도 하나를 포함할 수 있다. 내부 스페이서(242)는 예를 들어, 저유전율 유전 물질, 실리콘 질화물(SiN), 실리콘 산질화물(SiON), 실리콘 산화물(SiO2), 실리콘 산탄질화물(SiOCN) 및 이들의 조합 중 적어도 하나를 포함할 수 있다. 저유전율 유전 물질은 실리콘 산화물보다 유전 상수가 작은 물질일 수 있다.
게이트 절연막(230)은 제1 나노 와이어(261)와 게이트 전극(220)사이와, 제2 나노 와이어(262)와 게이트 전극(220) 사이에 배치될 수 있다. 게이트 절연막(230)은 제2 나노 와이어(262)의 둘레를 따라서 배치될 수 있다. 또한, 게이트 절연막(230)은 필드 절연막(210) 및 게이트 전극(220) 사이와, 제1 핀형 패턴(F1) 및 게이트 전극(220) 사이와, 외부 스페이서(241) 및 게이트 전극(220) 사이와, 내부 스페이서(242) 및 게이트 전극(220) 사이에도 배치될 수 있다.
예를 들어, 게이트 절연막(230)은 도 11 및 도 12에 도시된 바와 같이, 계면막(231) 및 고유전율 절연막(232)을 포함할 수 있다. 다만, 본 발명의 기술적 사상이 이에 제한되는 것은 아니다. 즉, 다른 몇몇 실시예에서, 계면막(231)은 생략될 수 있다.
계면막(231)은 제1 나노 와이어(261)의 둘레에 형성될 수 있으므로, 제1 나노 와이어(261)와 게이트 전극(220) 사이와, 제1 핀형 패턴(F1)과 게이트 전극(220) 사이에 배치될 수 있다. 반면, 고유전율 절연막(232)은 제1 나노 와이어(262)와 게이트 전극(220) 사이와, 제1 핀형 패턴(F1)과 게이트 전극(220) 사이와, 필드 절연막(210)과 게이트 전극(220) 사이와, 외부 스페이서(241)와 게이트 전극(220) 사이와, 내부 스페이서(242)와 게이트 전극(220) 사이에 배치될 수 있다.
층간 절연막(250)은 외부 스페이서(241)의 측면 및 소오스/드레인 영역(SDR)의 상면을 덮도록 배치될 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 기술적 사상에 따른 실시예들을 설명하였으나, 본 발명은 상기 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 제조될 수 있으며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
CR: 셀 영역 AR1: 제1 액티브 영역
AR2: 제2 액티브 영역 STI: 소자 분리 영역
G1~G4: 제1 내지 제4 게이트 구조체
F1~F4: 제1 내지 제4 핀형 패턴
M11~M14: 제1 내지 제4 메탈 라인
CB11: 제1 게이트 컨택 CB12: 제2 게이트 컨택
SDR: 소오스/드레인 영역
CA1~CA6: 제1 내지 제6 소오스/드레인 컨택

Claims (10)

  1. 제1 방향으로 연장되는 제1 및 제2 액티브 영역과, 상기 제1 액티브 영역과 상기 제2 액티브 영역 사이에 형성되는 소자 분리 영역을 포함하고, 상기 제1 방향과 교차하는 제2 방향의 제1 폭을 갖는 셀 영역;
    상기 셀 영역 상에 상기 제1 방향으로 서로 이격되고, 상기 제2 방향으로 연장되는 제1 및 제2 게이트 구조체;
    상기 셀 영역 상에 상기 제1 방향으로 연장되고, 상기 제2 방향으로 서로 제1 간격만큼 이격되는 제1 및 제2 메탈 라인으로서, 각각 상기 소자 분리 영역과 적어도 부분적으로 오버랩되고, 각각 상기 제2 방향의 제2 폭을 갖는 제1 및 제2 메탈 라인;
    상기 제1 게이트 구조체와 상기 제1 메탈 라인을 전기적으로 연결하고, 적어도 일부가 상기 소자 분리 영역과 오버랩되는 제1 게이트 컨택; 및
    상기 제2 게이트 구조체와 상기 제2 메탈 라인을 전기적으로 연결하고, 적어도 일부가 상기 소자 분리 영역과 오버랩되는 제2 게이트 컨택을 포함하되,
    상기 제1 폭을 상기 제1 간격과 상기 제2 폭을 합한 값으로 나눈 값이 6 이하이고,
    상기 제2 게이트 컨택의 가장자리는 상기 제2 액티브 영역과 상기 소자 분리 영역 사이의 경계선 상에 형성되는 반도체 장치.
  2. 제 1항에 있어서,
    상기 제1 게이트 컨택 및 상기 제2 게이트 컨택은 상기 소자 분리 영역 상에만 배치되는 반도체 장치.
  3. 제 2항에 있어서,
    상기 제1 게이트 컨택의 가장자리는 상기 제1 액티브 영역과 상기 소자 분리 영역 사이의 경계선 상에 형성되는 반도체 장치.
  4. 제 1항에 있어서,
    상기 제1 게이트 컨택의 일부는 상기 제1 액티브 영역과 오버랩되는 반도체 장치.
  5. 삭제
  6. 제 1항에 있어서,
    상기 제1 액티브 영역에 상기 제1 방향으로 연장되고, 기판으로부터 돌출되어 형성되는 제1 핀형 패턴과,
    상기 제2 액티브 영역에 상기 제1 방향으로 연장되고, 상기 기판으로부터 돌출되어 형성되는 제2 핀형 패턴을 더 포함하는 반도체 장치.
  7. 제 1항에 있어서,
    상기 제1 게이트 구조체는,
    상기 제1 방향으로 연장되는 제1 나노 와이어와,
    상기 제1 방향으로 연장되고, 상기 제1 나노 와이어 상에 상기 제1 나노 와이어와 이격되어 배치되는 제2 나노 와이어와,
    상기 제1 및 제2 나노 와이어의 둘레를 감싸는 게이트 전극을 포함하는 반도체 장치.
  8. 제1 액티브 영역, 제2 액티브 영역 및 상기 제1 액티브 영역과 상기 제2 액티브 영역 사이에 형성되는 소자 분리 영역을 포함하는 셀 영역;
    상기 셀 영역 상에 제1 방향으로 연장되고, 상기 제1 방향과 교차하는 제2 방향으로 서로 이격되는 복수의 메탈 라인;
    상기 복수의 메탈 라인과 교차하고, 상기 제2 방향으로 연장되는 게이트 구조체; 및
    적어도 일부가 상기 소자 분리 영역과 오버랩되고, 상기 복수의 메탈 라인 중 적어도 하나와 상기 게이트 구조체를 전기적으로 연결하는 게이트 컨택을 포함하되,
    상기 제1 액티브 영역, 상기 소자 분리 영역 및 상기 제2 액티브 영역 상에 상기 제2 방향으로 서로 이격되어 배치되는 상기 복수의 메탈 라인의 개수는 3개 또는 4개 중 어느 하나이고,
    상기 게이트 컨택의 가장자리는 상기 제2 액티브 영역과 상기 소자 분리 영역 사이의 경계선 상에 형성되는 반도체 장치.
  9. 제 8항에 있어서,
    상기 복수의 메탈 라인 각각은 상기 제2 방향으로 제1 간격으로 이격된 반도체 장치.
  10. 제 9항에 있어서,
    상기 셀 영역은 상기 제2 방향의 제1 폭을 갖고,
    상기 복수의 메탈 라인 각각은 상기 제2 방향의 제2 폭을 갖고,
    상기 제1 폭을 상기 제2 폭과 상기 제1 간격의 합으로 나눈 값은 6 이하인 반도체 장치.
KR1020170072391A 2017-06-09 2017-06-09 반도체 장치 KR102211638B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020170072391A KR102211638B1 (ko) 2017-06-09 2017-06-09 반도체 장치
US15/838,840 US10304819B2 (en) 2017-06-09 2017-12-12 Semiconductor device with multigate transistor structure
CN201810563690.XA CN109037202B (zh) 2017-06-09 2018-06-04 具有多栅极晶体管结构的半导体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170072391A KR102211638B1 (ko) 2017-06-09 2017-06-09 반도체 장치

Publications (2)

Publication Number Publication Date
KR20180134543A KR20180134543A (ko) 2018-12-19
KR102211638B1 true KR102211638B1 (ko) 2021-02-04

Family

ID=64564297

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170072391A KR102211638B1 (ko) 2017-06-09 2017-06-09 반도체 장치

Country Status (3)

Country Link
US (1) US10304819B2 (ko)
KR (1) KR102211638B1 (ko)
CN (1) CN109037202B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11916055B2 (en) * 2019-02-22 2024-02-27 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure having logic cells with multiple cell heights
US11437320B2 (en) * 2019-07-23 2022-09-06 Samsung Electronics Co., Ltd. Semiconductor devices
US11348918B2 (en) 2019-08-21 2022-05-31 Samsung Electronics Co., Ltd. Semiconductor device
US11521969B2 (en) 2020-01-29 2022-12-06 Taiwan Semiconductor Manufacturing Co., Ltd. Isolation structures for semiconductor devices
DE102020120099B4 (de) 2020-01-29 2024-07-25 Taiwan Semiconductor Manufacturing Co. Ltd. Verfahren zur herstellung von isolationsstrukturen für halbleitervorrichtungen
CN111613676B (zh) * 2020-04-11 2021-06-04 复旦大学 一种具有层叠结构的多栅指数晶体管及其制备方法
US12057390B2 (en) * 2022-05-24 2024-08-06 Taiwan Semiconductor Manufacturing Company, Ltd. Source/drain isolation structure, layout, and method

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160028347A1 (en) 2014-07-25 2016-01-28 Semiconductor Energy Laboratory Co., Ltd. Oscillator circuit and semiconductor device including the same
US20160276331A1 (en) 2015-03-16 2016-09-22 Taiwan Semiconductor Manufacturing Company, Ltd. Strapping structure of memory circuit

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4142228B2 (ja) * 2000-02-01 2008-09-03 株式会社ルネサステクノロジ 半導体集積回路装置
KR100343653B1 (ko) * 2000-09-22 2002-07-11 윤종용 금속 실리사이드층을 갖는 반도체 장치 및 그 제조방법
US7214991B2 (en) * 2002-12-06 2007-05-08 Taiwan Semiconductor Manufacturing Co., Ltd. CMOS inverters configured using multiple-gate transistors
KR100799029B1 (ko) * 2005-07-26 2008-01-28 주식회사 하이닉스반도체 자기 정렬 플로팅 게이트를 갖는 플래쉬 메모리 소자의제조방법
US8035140B2 (en) * 2007-07-26 2011-10-11 Infineon Technologies Ag Method and layout of semiconductor device with reduced parasitics
KR101718981B1 (ko) * 2010-06-30 2017-03-23 삼성전자주식회사 콘택 플러그를 포함하는 반도체 소자
US20130043592A1 (en) * 2011-08-19 2013-02-21 Globalfoundries Inc. Methods of Forming a Replacement Gate Comprised of Silicon and a Device Including Same
US9111783B2 (en) * 2012-04-13 2015-08-18 Renesas Electronics Corporation Semiconductor devices with self-aligned source drain contacts and methods for making the same
US9214349B2 (en) * 2012-10-12 2015-12-15 Samsung Electronics Co., Ltd. Method for manufacturing semiconductor device
KR102089682B1 (ko) * 2013-07-15 2020-03-16 삼성전자 주식회사 반도체 장치 및 이의 제조 방법
KR102083388B1 (ko) 2013-09-24 2020-03-02 삼성전자주식회사 반도체 소자 및 그 제조 방법
KR102083492B1 (ko) 2013-09-26 2020-03-02 삼성전자 주식회사 FinFET 소자를 위한 더미 셀 어레이 및 이를 포함한 반도체 집적 회로
US9460259B2 (en) 2014-08-22 2016-10-04 Samsung Electronics Co., Ltd. Methods of generating integrated circuit layout using standard cell library
KR102235614B1 (ko) 2014-09-17 2021-04-02 삼성전자주식회사 집적회로 소자 및 그 제조 방법
KR102316247B1 (ko) * 2015-04-14 2021-10-26 삼성전자주식회사 반도체 소자 및 이의 제조 방법
KR102366975B1 (ko) 2015-07-30 2022-02-25 삼성전자주식회사 반도체 장치
KR102321373B1 (ko) * 2015-08-19 2021-11-02 삼성전자주식회사 반도체 장치의 제조 방법
KR102314778B1 (ko) 2015-08-21 2021-10-21 삼성전자주식회사 반도체 소자
US9614068B2 (en) * 2015-09-02 2017-04-04 Samsung Electronics Co., Ltd. Semiconductor device and method of fabricating the same

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160028347A1 (en) 2014-07-25 2016-01-28 Semiconductor Energy Laboratory Co., Ltd. Oscillator circuit and semiconductor device including the same
US20160276331A1 (en) 2015-03-16 2016-09-22 Taiwan Semiconductor Manufacturing Company, Ltd. Strapping structure of memory circuit

Also Published As

Publication number Publication date
US10304819B2 (en) 2019-05-28
KR20180134543A (ko) 2018-12-19
CN109037202B (zh) 2023-12-15
CN109037202A (zh) 2018-12-18
US20180358346A1 (en) 2018-12-13

Similar Documents

Publication Publication Date Title
KR102211638B1 (ko) 반도체 장치
US10411129B2 (en) Methods of fabricating semiconductor devices
KR102343234B1 (ko) 반도체 장치 및 이의 제조 방법
KR102291559B1 (ko) 반도체 장치
KR102146469B1 (ko) 반도체 장치 및 이의 제조 방법
CN105047698B (zh) 半导体器件
US20180301552A1 (en) Semiconductor device having compressively strained channel region and method of making same
US20150221645A1 (en) Semiconductor integrated circuit
KR20170090092A (ko) 반도체 장치 및 이의 제조 방법
KR102544153B1 (ko) 반도체 장치 및 그 제조 방법
CN110391287B (zh) 半导体装置
US11799004B2 (en) Semiconductor device
KR20180103423A (ko) 반도체 장치 및 반도체 장치의 제조 방법
KR20210009503A (ko) 반도체 장치 및 그 제조 방법
KR20190117177A (ko) 반도체 장치 및 그 제조 방법
KR20170000134A (ko) 반도체 장치 및 이의 제조 방법
CN111785636A (zh) 并联栅极环绕结构鳍式晶体管及其制造方法
US11728430B2 (en) Semiconductor devices including a stress pattern
CN110767750A (zh) 半导体器件及其制造方法
CN113871384A (zh) 晶体管器件结构

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right