ES2924338T3 - Componente de impresión con circuito de memoria - Google Patents

Componente de impresión con circuito de memoria Download PDF

Info

Publication number
ES2924338T3
ES2924338T3 ES19750041T ES19750041T ES2924338T3 ES 2924338 T3 ES2924338 T3 ES 2924338T3 ES 19750041 T ES19750041 T ES 19750041T ES 19750041 T ES19750041 T ES 19750041T ES 2924338 T3 ES2924338 T3 ES 2924338T3
Authority
ES
Spain
Prior art keywords
memory
analog
circuit
pad
fluid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
ES19750041T
Other languages
English (en)
Inventor
James M Gardner
Boon Bing Ng
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hewlett Packard Development Co LP
Original Assignee
Hewlett Packard Development Co LP
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from PCT/US2019/016817 external-priority patent/WO2020162920A1/en
Priority claimed from PCT/US2019/016725 external-priority patent/WO2020162887A1/en
Application filed by Hewlett Packard Development Co LP filed Critical Hewlett Packard Development Co LP
Application granted granted Critical
Publication of ES2924338T3 publication Critical patent/ES2924338T3/es
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04541Specific driving circuit
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04536Control methods or devices therefor, e.g. driver circuits, control circuits using history data
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04543Block driving
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04551Control methods or devices therefor, e.g. driver circuits, control circuits using several operating modes
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04555Control methods or devices therefor, e.g. driver circuits, control circuits detecting current
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04563Control methods or devices therefor, e.g. driver circuits, control circuits detecting head temperature; Ink temperature
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/0458Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads based on heating elements forming bubbles
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04586Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads of a type not covered by groups B41J2/04575 - B41J2/04585, or of an undefined type
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/06Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
    • G06F12/0615Address space extension
    • G06F12/063Address space extension for I/O modules, e.g. memory mapped I/O
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/12Digital output to print unit, e.g. line printer, chain printer
    • G06F3/1293Printer information exchange with computer
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1069I/O lines read out arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/16Storage of analogue signals in digital stores using an arrangement comprising analogue/digital [A/D] converters, digital memories and digital/analogue [D/A] converters 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/10Aspects relating to interfaces of memory device to external buses
    • G11C2207/105Aspects related to pads, pins or terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Particle Formation And Scattering Control In Inkjet Printers (AREA)
  • Electronic Switches (AREA)
  • Accessory Devices And Overall Control Thereof (AREA)
  • Ink Jet (AREA)
  • Credit Cards Or The Like (AREA)
  • Dot-Matrix Printers And Others (AREA)
  • Facsimiles In General (AREA)
  • Recording Measured Values (AREA)

Abstract

Un circuito de memoria para un componente de impresión que incluye una pluralidad de terminales de E/S, que incluyen un primer terminal analógico y un segundo terminal analógico, para conectarse a una pluralidad de rutas de señal que comunican señales operativas al componente de impresión, incluida una ruta de señal analógica conectada a la primera almohadilla analógica y la segunda almohadilla analógica, la primera almohadilla analógica aislada eléctricamente de la segunda almohadilla analógica para interrumpir la ruta de la señal analógica al componente de impresión. El circuito de memoria incluye además un componente de memoria para almacenar valores de memoria asociados con el componente de impresión y un circuito de control para, en respuesta a una secuencia de señales operativas recibidas por los pads de E/S que representan una lectura de memoria, proporcionar una señal analógica al pad analógico para proporcionar un valor eléctrico analógico en el pad analógico que representa valores de memoria almacenados seleccionados por la lectura de memoria. (Traducción automática con Google Translate, sin valor legal)

Description

DESCRIPCIÓN
Componente de impresión con circuito de memoria
Antecedentes
Algunos componentes de impresión pueden incluir una matriz de las boquillas y/o bombas, cada una de las cuales incluye una cámara de fluido y un activador de fluido, donde el activador de fluido puede activarse para provocar el desplazamiento del fluido dentro de la cámara. Algunos ejemplos de matrices fluídicas pueden ser cabezales de impresión, donde el fluido puede corresponder a tinta o agentes de impresión. Los componentes de impresión incluyen cabezales de impresión para sistemas de impresión 2D y 3D y/u otros sistemas de dispensación de fluidos de alta precisión. El documento US2019/016127 divulga una matriz fluídica que incluye varios activadores que forman varias primitivas. La matriz fluídica puede incluir un convertidor de digital a analógico (DAC) para controlar una serie de circuitos de retardo. El documento US2009/251969 describe una matriz de memoria en un dispositivo de memoria acoplado a una interfaz de datos de E/S analógica que permite escribir niveles de tensión analógico en la matriz de memoria. La interfaz de E/S consta de una pluralidad de rutas de datos analógicos, cada una de las cuales incluye un condensador para almacenar carga correspondiente a una tensión objetivo al que se va a programar una celda de memoria seleccionada, acoplada a su respectiva ruta de datos.
Breve descripción de los dibujos
La Figura 1 es un diagrama de bloques y esquemático que ilustra un circuito de memoria para un componente de impresión, según un ejemplo.
La Figura 2 es un diagrama de bloques y esquemático que ilustra un circuito de memoria para un componente de impresión, según un ejemplo.
La Figura 3 es un diagrama de bloques y esquemático que ilustra un circuito de memoria para un componente de impresión, según un ejemplo.
La Figura 4 es un diagrama de bloques y esquemático que ilustra un circuito de memoria para un componente de impresión, según un ejemplo.
La Figura 5 es un diagrama esquemático y de bloques que ilustra un circuito de memoria para un componente de impresión, según un ejemplo.
Las Figuras 6A y 6b son diagramas de bloques y esquemáticos que ilustran un sustrato de cableado flexible para conectar un circuito de memoria a un componente de impresión, según los ejemplos.
La Figura 7 es un diagrama de bloques y esquemático que ilustra un circuito de memoria para un componente de impresión, según un ejemplo.
La Figura 8 es un diagrama esquemático y de bloques que ilustra un circuito de memoria para un componente de impresión, según un ejemplo.
La Figura 9 es un diagrama de bloques y esquemático que ilustra un circuito de memoria para un componente de impresión, según un ejemplo.
La Figura 10 es un diagrama de bloques y esquemático que ilustra un circuito de memoria para un componente de impresión, según un ejemplo.
La Figura 11 es un diagrama de bloques y esquemático que ilustra un sustrato de cableado flexible para conectar un circuito de memoria a un componente de impresión, según un ejemplo.
La Figura 12 es un diagrama de bloques y esquemático que ilustra un circuito de memoria para un componente de impresión, según un ejemplo.
La Figura 13 es un diagrama de bloques y esquemático que ilustra un circuito de memoria para un componente de impresión, según un ejemplo.
La Figura 14 es un diagrama esquemático y de bloques que ilustra un sustrato de cableado flexible para conectar un circuito de memoria a un componente de impresión, según un ejemplo.
La Figura 15 es un diagrama de bloques y esquemático que ilustra un sistema de expulsión de fluido, según un ejemplo.
A lo largo de los dibujos, los números de referencia idénticos designan elementos similares, pero no necesariamente idénticos. Las figuras no están necesariamente a escala y el tamaño de algunas partes puede exagerarse para ilustrar más claramente el ejemplo mostrado. Además, los dibujos proporcionan ejemplos e/o implementaciones consistentes con la descripción; sin embargo, la descripción no se limita a los ejemplos e/o implementaciones proporcionadas en los dibujos.
Descripción detallada
En la siguiente descripción detallada, se hace referencia a los dibujos adjuntos, que forman parte de la misma, y en los que se muestran, a manera de ilustración, ejemplos específicos en los que puede ponerse en práctica la invención. Se debe comprender que pueden usarse otros ejemplos y pueden realizarse cambios estructurales o lógicos sin apartarse del alcance de la presente invención. La siguiente descripción detallada, por lo tanto, no debe tomarse en un sentido limitante, y el alcance de la presente invención se define por las reivindicaciones adjuntas.
Debe entenderse que las características de los diversos ejemplos descritos en este documento pueden combinarse, en parte o en su totalidad, entre sí, a menos que se indique específicamente lo contrario.
Las matrices fluídicas de ejemplo pueden incluir activadores de fluidos (por ejemplo, para expulsar y recircular fluidos), donde los activadores de fluidos pueden incluir activadores basados en resistencias térmicas, activadores basados en membranas piezoeléctricas, activadores de membrana electrostática, activadores de membrana accionados por impacto/mecánicos, activadores de accionamiento magnetoestrictivo, u otros dispositivos adecuados que puedan causar el desplazamiento de fluido en respuesta a la activación eléctrica. Las matrices fluídicas descritas en la presente descripción pueden incluir una pluralidad de activadores de fluido, que pueden denominarse como una matriz de activadores de fluido. Un evento de activación puede referirse a la activación singular o concurrente de los activadores de fluido de la matriz fluídica para provocar el desplazamiento del fluido. Un ejemplo de un evento de activación es un evento de disparo de fluido en el que el fluido se inyecta a través de una boquilla. En las matrices fluídicas de ejemplo, la matriz de activadores de fluido puede disponerse en conjuntos de activadores de fluido, donde cada uno de dichos conjuntos de activadores de fluido puede denominarse como una "primitiva" o "primitiva de disparo". El número de activadores de fluido en una primitiva puede denominarse como un tamaño de la primitiva. En algunos ejemplos, el conjunto de activadores de fluidos de cada primitiva es direccionable usando un mismo conjunto de direcciones de activación, correspondiendo cada activador de fluido de una primitiva a una dirección de activación diferente del conjunto de direcciones de activación, comunicándose las direcciones a través de un bus de direcciones. En algunos ejemplos, durante un evento de activación, en cada primitiva, el activador de fluido correspondiente a la dirección en el bus de direcciones se activará (por ejemplo, disparará) en respuesta a una señal de disparo (también conocida como pulso de disparo) en función de un estado de los datos de selección (por ejemplo, un estado de bit de selección) correspondiente a la primitiva (a veces también denominados datos de boquilla o datos primitivos).
En algunos casos, las restricciones operativas eléctricas y fluídicas de una matriz fluídica pueden limitar el número de activadores de fluidos que se pueden activar simultáneamente durante un evento de activación. Las primitivas facilitan la selección de subconjuntos de activadores de fluidos que se pueden activar simultáneamente para un evento de activación dado para cumplir con dichas restricciones operativas.
A modo de ejemplo, si una matriz fluídica incluye cuatro primitivas, con cada primitiva que tiene ocho activadores de fluido (con cada activador de fluido correspondiente a una dirección diferente de un conjunto de direcciones 0 a 7, por ejemplo), y donde las restricciones eléctricas y fluídicas limitan la activación a un activador de fluido por primitiva, un total de cuatro activadores de fluido (uno de cada primitiva) pueden activarse simultáneamente para un evento de activación dado. Por ejemplo, para un primer evento de activación, puede activarse el respectivo activador de fluido de cada primitiva correspondiente a la dirección "0". Para un segundo evento de activación, puede activarse el respectivo activador de fluido de cada primitiva correspondiente a la dirección "5". Como se apreciará, dicho ejemplo se proporciona meramente con fines ilustrativos, donde las matrices fluídicas contempladas en la presente descripción pueden comprender más o menos activadores de fluidos por primitiva y más o menos primitivas por matriz.
Las matrices fluídicas de ejemplo pueden incluir cámaras de fluido, orificios y/u otras características que pueden definirse por superficies fabricadas en un sustrato de la matriz fluídica mediante grabado, micro fabricación (por ejemplo, fotolitografía), procesos de micro mecanizado u otros procesos adecuados o combinaciones de los mismos. Algunos sustratos de ejemplo pueden incluir sustratos a base de silicio, sustratos a base de vidrio, sustratos a base de arseniuro de galio y/u otros tipos de sustratos adecuados para estructuras y dispositivos micro fabricados. Como se usa en la presente descripción, las cámaras de fluido pueden incluir cámaras de expulsión en comunicación fluídica con orificios de la boquilla desde los que puede expulsarse fluido, y canales fluídicos a través de los cuales puede transportarse fluido. En algunos ejemplos, los canales fluídicos pueden ser canales microfluídicos donde, como se usa en la presente descripción, un canal microfluídico puede corresponder a un canal de tamaño suficientemente pequeño (por ejemplo, escala nanométrica, escala micrométrica, escala milimétrica, etc.) para facilitar el transporte de pequeños volúmenes de fluido (por ejemplo, escala de picolitros, escala de nano litros, escala de microlitros, escala de mililitros, etc.).
En algunos ejemplos, puede disponerse un activador de fluido como parte de una boquilla donde, además del activador de fluido, la boquilla incluye una cámara de expulsión en comunicación fluídica con un orificio de la boquilla. El activador de fluido se posiciona con relación a la cámara de fluido de manera que la activación del activador de fluido provoca el desplazamiento de fluido dentro de la cámara de fluido que puede provocar la expulsión de una gota de fluido desde la cámara de fluido a través del orificio de la boquilla. Por consiguiente, un activador de fluido dispuesto como parte de una boquilla puede denominarse a veces como un eyector de fluido o activador de expulsión.
En algunos ejemplos, puede disponerse un activador de fluido como parte de una bomba donde, además del activador de fluido, la bomba incluye un canal fluídico. El activador fluídico se posiciona con relación a un canal fluídico de manera que la activación del activador de fluido genera el desplazamiento de fluido en el canal de fluido (por ejemplo, un canal microfluídico) para transportar el fluido dentro de la matriz fluídica, tal como entre un suministro de fluido y una boquilla, para ejemplo. Un ejemplo de desplazamiento/bombeo de fluido dentro de una matriz puede denominarse a veces como microrecirculación. Un activador de fluido dispuesto para transportar fluido dentro de un canal fluídico a veces puede denominarse como un activador de micro recirculación o sin expulsión. En una boquilla de ejemplo, el activador de fluido puede comprender un activador térmico, donde la activación del activador de fluido (a veces denominado "disparo") calienta el fluido para formar una burbuja de accionamiento gaseosa dentro de la cámara de fluido que puede provocar que una gota de fluido se expulse del orificio de la boquilla. Como se describió anteriormente, los activadores de fluido pueden disponerse en matrices (tal como columnas), donde los activadores pueden implementarse como eyectores de fluido y/o bombas, con un funcionamiento selectivo de los eyectores de fluido que provocan la expulsión de gotas de fluido y el funcionamiento selectivo de las bombas que provocan el desplazamiento del fluido dentro de la matriz fluídica. En algunos ejemplos, la matriz de activadores de fluido puede disponerse en primitivas.
Algunas matrices fluídicas reciben datos en forma de paquetes de datos, a veces denominados grupos de pulsos de disparo o paquetes de datos de grupos de pulsos de disparo. En algunos ejemplos, dichos paquetes de datos pueden incluir datos de configuración y datos seleccionados. En algunos ejemplos, los datos de configuración incluyen datos para configurar funciones en la matriz, como bits de dirección que representan una dirección de activadores de fluido que se activarán como parte de una operación de disparo, datos de pulso de disparo para configurar características de pulso de disparo y datos térmicos para configurar operaciones tales como calefacción y detección. En algunos ejemplos, los paquetes de datos se configuran con partes de cabeza y cola que incluyen los datos de configuración y una parte del cuerpo que incluye los datos seleccionados (primitivos). En las matrices fluídicas de ejemplo, en respuesta a la recepción de un paquete de datos, el circuito de control en la matriz emplea decodificadores/controladores de dirección para proporcionar la dirección en una línea de dirección, lógica de activación para activar activadores de fluido seleccionados (por ejemplo, en función de la dirección, seleccionar datos, y un pulso de disparo), y lógica de configuración para configurar operaciones de funciones en matriz, como configuración de pulso de disparo, detección de grietas y operaciones térmicas basadas en datos de configuración y una señal de modo, por ejemplo.
Además de los activadores de fluidos, algunas matrices fluídicas de ejemplo incluyen memoria en la matriz (por ejemplo, memoria no volátil (NVM)) para comunicar información (por ejemplo, bits de memoria) con dispositivos externos, como una impresora, para ayudar a controlar el funcionamiento de la matriz fluídica, incluida la operación de activadores de fluidos y otros dispositivos (por ejemplo, calentadores, sensores de grietas) para regular la expulsión de fluidos. En ejemplos, dicha información puede incluir comportamiento térmico, compensaciones, información de la región, un mapa de colores, niveles de fluidos y una cantidad de boquillas, por ejemplo.
Las memorias suelen incluir circuitos de sobrecarga (por ejemplo, modos de dirección, decodificación, lectura y escritura, etc.) que son costosos de implementar y consumen cantidades relativamente grandes de área de silicio en una matriz. Sin embargo, dado que se emplea un circuito similar para seleccionar, activar y transferir datos a una matriz de activadores de fluidos, algunos ejemplos de matrices fluídicas son partes multipropósito del circuito de control para seleccionar y transferir datos a activadores de fluidos (incluidas partes de una ruta de datos de alta velocidad, por ejemplo) para seleccionar también elementos de memoria de una matriz de memoria.
Para ahorrar aún más espacio y reducir la complejidad asociada con las arquitecturas de bus múltiple, algunos ejemplos de matrices fluídicas emplean un bus analógico de un solo carril que se conecta comunicativamente en paralelo con los elementos de memoria para leer y escribir información hacia/desde los elementos de memoria a través del bus analógico de carril único compartido (que a veces también se denomina bus de detección). En algunos ejemplos, el bus de un solo carril puede leer/escribir en elementos de memoria individualmente o en diferentes combinaciones de elementos de memoria en paralelo. Además, algunos ejemplos de matrices fluídicas incluyen dispositivos como sensores de grietas, sensores de temperatura y elementos de calefacción que también se pueden conectar al bus analógico del carril de señal para detección y control.
En las matrices fluídicas de ejemplo que tienen memorias en la matriz, además de comunicar datos seleccionados a activadores de fluidos seleccionados para su activación como parte de una operación de activación de fluidos, los paquetes de datos pueden comunicar datos seleccionados a elementos de memoria seleccionados a los que se debe acceder como parte de una operación de acceso de memoria (por ejemplo, operaciones de lectura/escritura). Para diferenciar entre diferentes modos operativos, como entre un modo de activación de fluido y un modo de acceso a la memoria, las matrices fluídicas de ejemplo pueden emplear diferentes protocolos operativos para diferentes modos de operación. Por ejemplo, una matriz de fluido puede emplear una secuencia de protocolo de señales operativas, como datos (por ejemplo, paquetes de datos) recibidos a través de almohadillas de datos (DATA), una señal de reloj recibida que almohadilla de reloj (CLK), una señal de modo recibida a través de una almohadilla MODE (MODE) y una señal de disparo recibió una Almohadilla FIRE (DISPARO), para identificar la operación del activador de fluido, y otra secuencia de tales señales para identificar las operaciones de acceso a la memoria (por ejemplo, lectura y escritura).
En las matrices fluídicas de ejemplo, los elementos de memoria en la matriz pueden ser elementos programables una sola vez (OTP). Durante la fabricación, la información puede escribirse en los elementos de memoria al final del proceso de fabricación, incluso después de que se haya dispuesto una matriz fluídica como parte de un cabezal de impresión o pluma. Si se encuentra que la memoria es defectuosa (por ejemplo, tiene uno o más bits fallidos que no se programarán correctamente), la matriz fluídica puede no funcionar correctamente, de modo que la matriz fluídica, el cabezal de impresión y la pluma también estén defectuosos. Además, aunque el circuito superior de la memoria puede compartirse con el circuito de selección y activación del activador de fluido, la inclusión de elementos de memoria en la matriz consume área de silicona y aumenta las dimensiones de la matriz fluídica.
La presente divulgación, como se describirá con mayor detalle en el presente documento, proporciona un componente de impresión, como un cabezal de impresión o una pluma de impresión, por ejemplo, que incluye una matriz fluídica que tiene una matriz de activadores de fluidos. El matriz fluídica está acoplado a una serie de terminales de entrada/salida (E/S) que comunican señales operativas para controlar el funcionamiento de la matriz fluídica, incluidas las operaciones de expulsión de los activadores fluídicos, incluyendo las almohadillas de E/S un terminal de detección analógica. El componente de impresión incluye una matriz de memoria, separado de la matriz fluídica, acoplado a las almohadillas de E/S, la matriz de memoria para almacenar valores de memoria asociados con el componente de impresión, como datos de fabricación, comportamiento térmico, compensaciones, información de la región, un color mapa, número de boquillas y tipo de fluido, por ejemplo. Según un ejemplo, en respuesta a la observación de señales operativas en las almohadillas de E/S que representan una secuencia de acceso a la memoria de los valores de memoria almacenados, la matriz de memoria proporciona una señal analógica en el terminal de detección basada en los valores de memoria almacenados correspondientes a la secuencia de acceso a la memoria.
Como se describirá con mayor detalle en el presente documento, en un ejemplo, la matriz de memoria reemplaza o sustituye una matriz de memoria defectuosa en la matriz de fluidos, lo que permite que la matriz de fluidos y un componente de impresión que emplea la matriz de fluidos, como un bolígrafo de impresión, por ejemplo, para permanecer operativo. En otro ejemplo, la matriz de memoria se puede emplear en lugar de una matriz de memoria en la matriz fluídica, lo que permite que la matriz fluídica y un cabezal de impresión que emplea la matriz fluídica se hagan más pequeños. En otro ejemplo, la matriz fluídica se puede emplear para complementar una matriz de memoria en la matriz fluídica (por ejemplo, para expandir la capacidad de la memoria).
La Figura 1 es un diagrama de bloques y esquemático que ilustra en general un circuito de memoria 30, según un ejemplo de la presente descripción, para un componente de impresión, tal como un componente de impresión 10. El circuito de memoria 30 incluye un circuito de control 32 y un componente de memoria 34 que almacena una cantidad de valores de memoria 36 asociados con la operación del componente de impresión 10. El componente de memoria 34 puede comprender cualquier elemento de almacenamiento adecuado, incluyendo cualquier número de memorias no volátiles (NVM), como EPROM, EEPROM, flash, NV RAM, fusible, por ejemplo. En un ejemplo, los valores de memoria 36 pueden ser valores almacenados como una tabla de consulta, donde dicha tabla de consulta puede ser una matriz de datos de indexación, teniendo cada valor de memoria una dirección o índice correspondiente. En ejemplos, cada valor de memoria 36 representa un bit de datos que tiene un estado de bit de "0" o "1", o un valor analógico (por ejemplo, una tensión o una corriente) correspondiente a un "0" y "1". En los ejemplos, el circuito de memoria 30 es una matriz.
El circuito de memoria 30 incluye varias almohadillas de entrada/salida (E/S) 40 para conectarse a una pluralidad de rutas de señal 41 que comunican señales operativas al componente de impresión 10. En un ejemplo, la pluralidad de almohadillas de e/s 40 incluye un Almohadilla CLK 42, una almohadilla DATA 44, una almohadilla FIRE 46, un MODE almohadilla 48 y una almohadilla Analog 50, que se describirán con mayor detalle a continuación. En ejemplos, el circuito de control 32 monitorea las señales operativas transmitidas al componente de impresión 10 a través de las almohadillas de E/S 40. En un ejemplo, al observar una secuencia de señales operativas que representan una lectura de memoria (por ejemplo, un protocolo de "lectura"), el circuito de control 32 proporciona una señal eléctrica analógica a almohadilla Analog 50 para proporcionar un valor eléctrico analógico en almohadilla Analog 50 que representa los valores de memoria almacenados 36 seleccionados por la lectura de memoria. En ejemplos, la señal eléctrica analógica proporcionada a almohadilla Analog 50 puede ser una señal de tensión analógico y una señal de corriente analógica, y la señal eléctrica analógica puede ser uno de un nivel de tensión y un nivel de corriente. En ejemplos, la almohadilla Analog 50 puede ser una almohadilla de detección analógico conectado a un circuito de detección analógico y, a veces, se denomina en este documento como almohadilla SENSE 50.
En un ejemplo, al observar una secuencia de señales operativas que representan una escritura en la memoria (un protocolo de "escritura"), el circuito de control 32 ajusta los valores de los valores almacenados en la memoria.
La Figura 2 es un diagrama esquemático y de bloques que ilustra en general la matriz de memoria 30, según un ejemplo, para un componente de impresión 10, donde el componente de impresión 10 puede ser un bolígrafo de impresión, un cartucho de impresión, un cabezal de impresión o puede incluir varios cabezales de impresión. En ejemplos, el componente de impresión 10 puede ser extraíble y reemplazable en un sistema de impresión. El componente de impresión puede ser un dispositivo recargable y puede incluir un depósito, una cámara o un recipiente para fluidos, tal como tinta. El componente de impresión puede incluir un recipiente reemplazable para fluido.
En un ejemplo, el componente de impresión 10 incluye un circuito de expulsión de fluido 20, un circuito de memoria 30 y varias almohadillas de entrada/salida (E/S) 40. Circuito de expulsión de fluido el circuito de expulsión 20 incluye una matriz 24 de activadores de fluido 26. En ejemplos, los activadores de fluidos 26 pueden disponerse para formar varios elementos primitivos, cada uno de los cuales tiene varios activadores de fluidos 26. Una parte de los activadores de fluidos 26 puede disponerse como parte de una boquilla para la expulsión de fluidos y otra parte puede disponerse como parte de una bomba para la circulación de fluidos. En un ejemplo, el circuito de expulsión de fluido 20 comprende una matriz.
En un ejemplo, las almohadillas de E/S 40 del circuito de memoria 30 incluyen Almohadilla CLK 42, almohadilla DATA 44, almohadilla FIRE 46, MODE almohadilla 48 y almohadilla Analog 50 que se conectan a una pluralidad de rutas de señal que transmiten una serie de señales digitales y analógicas. señales operativas para operar el circuito de expulsión de fluido 20 entre el componente de impresión 10 y un dispositivo separado, como una impresora 60. La almohadilla CLK 42 puede transmitir una señal de reloj, almohadilla DATA 44 puede transmitir datos que incluyen datos de configuración y datos de selección, incluso en forma de paquetes de datos del grupo de pulsos de disparo (FPG), almohadilla FIRE puede comunicar una señal de disparo, como un pulso de disparo, para iniciar una operación del circuito de expulsión de fluidos 20 (como, por ejemplo, la operación de activadores de fluidos seleccionados 24), la tecla MODE 48 puede indicar diferentes modos de operación del circuito de expulsión de fluidos 20, y la tecla SENSE 50 puede transmitir señales eléctricas analógicas para detectar y funcionamiento de los elementos sensores del circuito de expulsión de fluido 20 (tales como, por ejemplo, sensores de grietas, sensores térmicos, calentadores) y elementos de memoria del circuito de expulsión de fluido 20, tal como se describirá con mayor detalle a continuación.
En un ejemplo, los valores de memoria 36 del componente de memoria 34 del circuito de memoria 30 son valores de memoria asociados con el componente de impresión 10, incluidos los valores de memoria asociados con el funcionamiento del circuito de expulsión de fluido 20, como un número de boquillas, niveles de tinta, temperaturas de funcionamiento, información de fabricación, por ejemplo. En ejemplos, similares a los descritos anteriormente, al observar una secuencia de señales operativas que representan una lectura de memoria (por ejemplo, un protocolo de "lectura"), el circuito de control 32 proporciona una señal eléctrica analógica a almohadilla Analog 50 para proporcionar un valor eléctrico analógico en almohadilla Analog 50 que representa los valores de memoria almacenados 36 seleccionados por la lectura de memoria.
En un ejemplo en el que el circuito de expulsión de fluido 20 se implementa como una matriz fluídica, al disponer el circuito de memoria 30 por separado del circuito de expulsión de fluido 20, dicha matriz fluídica puede fabricarse con dimensiones más pequeñas, de modo que un cabezal de impresión que incluye una matriz fluídica 20 puede tener dimensiones más pequeñas.
En un ejemplo, el circuito de expulsión de fluido 20 puede incluir una matriz de memoria 28 que incluye varios elementos de memoria 29 que almacenan valores de memoria asociados con la operación del componente de impresión 10 y el circuito de expulsión de fluido 20. En un caso, donde la matriz de memoria 28 incluye elementos de memoria defectuosos 29, el circuito de memoria 30 puede servir como memoria sustituta (una memoria de reemplazo) para la matriz de memoria 28, con valores de memoria almacenados 36 reemplazando valores almacenados por elementos de memoria 29. En otro caso, el circuito de memoria 30 puede complementar la matriz de memoria 28 (aumentar la capacidad de almacenamiento asociada con el circuito de expulsión de fluido 20). En un ejemplo, como se describirá con mayor detalle a continuación, como cuando se emplea para reemplazar o sustituir una matriz de memoria integrada 28 defectuosa, el circuito de memoria 30 se puede conectar al componente de impresión 10 a través de un sustrato de cableado superpuesto (por ejemplo, una superposición flexible) que incluye almohadillas que se superponen y contactan el número de almohadillas de E/S 40.
La Figura 3 es un diagrama esquemático y de bloques que ilustra en general el circuito de memoria 30 conectado a un componente de impresión 10 que incluye el circuito de expulsión de fluido 20 que tiene una matriz de memoria 28 y un circuito de memoria 30 (por ejemplo, una matriz de memoria), según un ejemplo de la presente divulgación. En un caso, como se describirá con mayor detalle a continuación, el circuito de memoria 30 reemplaza la matriz de memoria 28 del circuito de expulsión de fluido 20, como cuando la matriz de memoria 28 está defectuosa, por ejemplo.
El circuito de expulsión de fluido 20 incluye una matriz 24 de activadores fluídicos 26 y una matriz 28 de elementos de memoria 29. En un ejemplo, la matriz 24 de activadores de fluido 26 y la matriz 28 de elementos de memoria 29 se organizan para formar una columna, con cada columna dispuesta en grupos denominados primitivas, con cada primitiva P0 a Pm que incluye una cantidad de activadores de fluido, indicados como activadores de fluido F0 a Fn, y una serie de elementos de memoria, indicados como elementos de memoria M0 a Mn. Cada primitiva P0 a Pm emplea un mismo conjunto de direcciones, ilustradas como direcciones A0 a An. En un ejemplo, cada accionador de fluido 26 tiene un elemento de memoria correspondiente 29 direccionable por la misma dirección, tal como el accionador de fluido F0 y el elemento de memoria M0 de la primitiva P0, cada uno correspondiente a la dirección A0.
En un ejemplo, cada activador de fluido 26 puede tener más de un elemento de memoria correspondiente 29, como dos elementos de memoria correspondientes 29, como lo indican los elementos de memoria discontinuos 29, donde la matriz 28 de elementos de memoria está dispuesta para formar dos columnas de elementos de memoria 29, tales como las columnas 281 y 282, compartiendo cada elemento de memoria adicional la dirección correspondiente. En otros ejemplos, cada activador de fluido 26 puede tener más de dos elementos de memoria correspondientes 29, donde cada elemento de memoria adicional 29 está dispuesto como parte de una columna adicional de elementos de memoria 29 de la matriz de memoria 28. De acuerdo con un ejemplo, como se describirá con mayor detalle a continuación, cuando se emplea más de una columna de elementos de memoria 29 de manera que más de un elemento de memoria 29 comparte una misma dirección, cada columna de elementos de memoria 29 se puede direccionar por separado (o accedido) utilizando bits de columna en un paquete de datos de grupo de pulsos de disparo para identificar una columna a la que se va a acceder.
En un ejemplo, el circuito de expulsión de fluido 20 puede incluir una serie de sensores 70, ilustrados como sensores So a Sx, para detectar un estado del circuito de expulsión de fluido 30, como sensores de temperatura y sensores de grietas, por ejemplo. En un ejemplo, como se describirá con mayor detalle a continuación, los elementos de memoria 29 y los sensores 70 pueden acoplarse selectivamente a la almohadilla de detección 50, por ejemplo a través de una línea de detección 52, para acceder, por ejemplo, mediante la impresora 60. En un ejemplo, la comunicación de información a la impresora 60, como mediciones de grietas y temperaturas en regiones del circuito de expulsión de fluido 20, y la información almacenada por los elementos de memoria 29 (por ejemplo, comportamiento térmico, compensaciones, mapeo de colores, número de boquillas, etc.), permite el cálculo y el ajuste de las instrucciones para el funcionamiento del circuito de expulsión de fluidos 20 (incluida la expulsión de fluidos) según las condiciones detectadas.
En un ejemplo, el circuito de expulsión de fluido 20 incluye el circuito de control 80 para controlar el funcionamiento de la matriz 24 de activadores de fluido 26, la matriz 28 de elementos de memoria 29 y sensores 70. En un ejemplo, el circuito de control 80 incluye un decodificador/controlador de dirección 82, lógica de activación/selección 84, un registro de configuración 86, un registro de configuración de memoria 88 y un circuito de escritura 89, con el decodificador/controlador de dirección 82 y la lógica de activación/selección 84 siendo compartida para controlar el acceso a la matriz 24 de activadores de fluidos 26 y la matriz 28 de elementos de memoria 29.
En un ejemplo, durante un evento de activación de fluido, la lógica de control 80 recibe un paquete de datos del grupo de pulsos de disparo (FPG) a través de la almohadilla DATA 44, como de la impresora 60. En un caso, el paquete de datos FPG tiene una parte de cabeza que incluye datos de configuración, como datos de dirección, y una parte de cuerpo que incluye datos de selección del activador, cada bit de datos de selección tiene un estado de selección (por ejemplo, un "1" o un "0") y cada bit de datos de selección correspondiente a una diferente de las primitivas P0 a Pm. El decodificador/controlador de direcciones 82 descodifica y proporciona los datos de dirección del paquete de datos correspondiente a la dirección, como en un bus de direcciones, por ejemplo. En un ejemplo, en respuesta a la recepción de un pulso de disparo a través de la Almohadilla FIRE 46 (como de la impresora 60), en cada primitiva P0 a Pm, la lógica de activación 84 dispara (acciona) el activador de fluido correspondiente a la dirección proporcionada por el decodificador/controlador de direcciones 82 cuando se establece el bit de selección correspondiente (por ejemplo, tiene el estado de "1").
De manera similar, según los ejemplos, durante una operación de acceso a la memoria, la lógica de control 80 recibe un paquete de datos del grupo de pulsos de disparo (FPG) a través de la almohadilla DATA 44, como por ejemplo de la impresora 60. Sin embargo, en lugar de incluir datos de selección del activador, durante una operación de acceso a la memoria, la parte del cuerpo del paquete de datos FPG incluye datos de selección de memoria, con cada bit de datos de selección que tiene un estado de selección (por ejemplo, "0" o "1") y correspondiente y correspondiente a una diferente de las primitivas P0 a Pm. En un ejemplo, en respuesta a la recepción de un pulso de disparo a través de la plataforma de disparo 46, en cada primitiva P0 a Pm, la lógica de activación 84 dispara conecta el elemento de memoria 29 correspondiente a la dirección proporcionada por el decodificador/controlador de dirección 82 para detectar la línea 52 cuando el correspondiente se establece el bit de selección (por ejemplo, tiene el estado de "1").
En un caso donde la operación de acceso a la memoria es una operación de "lectura", una respuesta analógica del elemento de memoria 29 (o elementos 29) conectado a la línea de detección 52 a una señal de detección analógica (por ejemplo, una señal de detección de corriente o una señal de detección de tensión) proporcionado en la línea de detección 52, como por la impresora 60 a través de la almohadilla de detección 50, es indicativo de un estado del elemento de memoria 29 (o elementos). En un caso en el que la operación de acceso a la memoria sea una operación de "escritura", los elementos de memoria 29 conectados a la línea de detección 52 pueden programarse a un estado establecido (por ejemplo, a un "1" desde un "0") mediante una señal de programa analógica proporcionada en la línea de detección 52, como por la impresora 60 a través de la almohadilla de detección 50, o por un circuito de escritura 89 integral con el circuito de expulsión de fluido 20.
Durante una operación de lectura, un solo elemento de memoria 29 puede conectarse a la línea de detección 52 y leerse, o una combinación (o subconjunto) de elementos de memoria 29 puede conectarse en paralelo a la línea de detección 52 y leerse simultáneamente en función de una respuesta analógica esperada a una señal de detección analógica. En ejemplos, cada elemento de memoria 29 puede tener características eléctricas conocidas cuando está en un estado programado (por ejemplo, establecido en un valor de "1") y un estado no programado (por ejemplo, con un valor de "0"). Por ejemplo, en un caso, los elementos de memoria 29 pueden ser transistores de efecto de campo semiconductores de óxido metálico de compuerta flotante (MOSTFET) que tienen una resistencia relativamente alta cuando no están programados y una resistencia relativamente menor cuando están programados. Tales propiedades eléctricas permiten que las respuestas conocidas a las señales de detección conocidas sean indicativas de un estado de memoria del elemento 29 (o elementos) de memoria, durante una operación de lectura.
Por ejemplo, si se aplica una corriente de detección fija a la línea de detección 52, se puede medir una respuesta de tensión que sea indicativa de un estado de memoria de un elemento de memoria seleccionado 29, o elementos de memoria 29. Cuando se conecta más de un elemento de memoria 29 en paralelo a la línea de detección 52, cada elemento de memoria adicional reduce la resistencia, lo que reduce una respuesta de tensión de detección en el terminal de detección 50 en una cantidad predecible. Como tal, la información (por ejemplo, el estado del programa) puede determinarse sobre la combinación de elementos de memoria seleccionados 29 en base a la tensión de detección medido. En ejemplos, se puede usar una fuente de corriente interna al circuito de expulsión de fluido 20 para aplicar la corriente de detección. En otros ejemplos, se puede usar una fuente de corriente externa al circuito de expulsión de fluido 20 (por ejemplo, la impresora 60 a través de la almohadilla de detección 50).
De manera correspondiente, si se aplica una tensión de detección fija, se puede medir una respuesta de corriente que sea indicativa de un estado de memoria de un elemento de memoria seleccionado 29 (o elementos de memoria 29). Cuando se conecta más de un elemento de memoria 29 en paralelo a la línea de detección 52, cada elemento de memoria adicional 29 reduce la resistencia, lo que aumenta la corriente de detección en la almohadilla de detección 50 en una cantidad predecible. Como tal, la información (por ejemplo, el estado del programa) puede determinarse sobre la combinación de elementos de memoria seleccionados 29 en base a la corriente de detección medida. En ejemplos, se puede usar una fuente de tensión interna al circuito de expulsión de fluido 20 para aplicar la tensión de detección. En otros ejemplos, se puede usar una fuente de tensión externa al circuito de expulsión de fluido 20 (por ejemplo, la impresora 60 a través de la almohadilla de detección 50).
En un caso, para permitir que el circuito de expulsión de fluido 20 identifique una operación de acceso a la memoria para que la información no se escriba inadvertidamente en la matriz de memoria 29 durante otras operaciones, como una operación de activación de fluidos, se utiliza un protocolo de acceso a la memoria único que incluye una secuencia específica de señales operativas recibidas a través de las almohadillas de E/S 40. En un ejemplo, el protocolo de acceso a la memoria comienza con la elevación de la almohadilla DATA 44 (por ejemplo, elevación a una tensión relativamente más alto). Con la almohadilla DATA 44 levantada, se levanta la almohadilla MODE 48 (por ejemplo, se levanta una señal de modo en la almohadilla MODE 48). Con la almohadilla DATA 44 y la almohadilla MODE 48 levantados, la lógica de control 80 reconoce que se va a producir un acceso al registro de configuración 86. Luego, una cantidad de bits de datos se desplazan al registro de configuración 86 desde la almohadilla DATA 44 con una señal de reloj en la almohadilla CLK 42. En un ejemplo, el registro de configuración 86 contiene varios bits, como 11 bits, por ejemplo. En otros ejemplos, el registro de configuración 86 puede incluir más o menos de 11 bits. En un ejemplo, uno de los bits del registro de control 86 es un bit de acceso a la memoria.
A continuación, se recibe un paquete de datos FPG a través de la almohadilla DATA 44, representando los bits de selección en la parte del cuerpo de los paquetes de datos los bits de selección del elemento de memoria 29. En un ejemplo, el paquete de datos FPG incluye además un bit de configuración (por ejemplo, en una parte de cabeza o cola del paquete de datos) que, cuando se establece, indica que el FPG es un f Pg de acceso a memoria. Cuando la lógica de control 80 reconoce que tanto el bit de habilitación de memoria en el registro de configuración 86 como el bit de datos de configuración de acceso a la memoria en el paquete FPG recibido están "establecidos", la lógica de control 80 habilita el registro de configuración de memoria (Mc R) 88 para recibir datos a través de la almohadilla DATA 44 de manera similar a qué registro de configuración 86 recibió bits de datos (como se describe anteriormente). De acuerdo con un ejemplo, al reconocer que tanto el bit de habilitación de memoria en el registro de configuración 86 como el bit de datos de configuración de acceso a la memoria en el paquete FPG recibido están "establecidos", una cantidad de bits de datos se desplazan al registro de configuración de memoria 88 desde la almohadilla DATA 44, que incluye un bit de habilitación de columna para habilitar el acceso a una columna 28 de bits de memoria, y un bit de habilitación de lectura/escritura que indica si el acceso a la memoria es de lectura o de escritura (por ejemplo, un "0" que indica una lectura de memoria y un "1" que indica una escritura de memoria). En un ejemplo, donde el circuito de expulsión de fluido 20 tiene una matriz de memoria 28 que tiene más de una columna de elementos de memoria 29, como las columnas 281 y 282, los datos de configuración del paquete de datos FPG que comunican los datos de selección de memoria incluyen bits de selección de columna para identificar a qué columna 28 de elementos de datos se accede. El bit de habilitación de columna del registro de configuración de memoria 88 y el bit de selección de columna del paquete de datos FPG juntos permiten acceder a la columna 28 seleccionada para una operación de memoria.
Después de cargar los datos en el registro de configuración de la memoria 88, se genera el pulso de disparo en la almohadilla FIRE 44, y cada elemento de memoria 29 corresponde a la dirección representada en el encabezado del FPG y tiene un bit de selección de memoria correspondiente en la parte del cuerpo del FPG que está configurado (por ejemplo, tiene un valor de "1") está conectado al bus de detección 52 para un acceso de lectura o escritura, como lo indica el estado del bit de lectura/escritura del registro de configuración de memoria.
En un ejemplo, una operación de lectura de un sensor de grietas 70 del circuito de expulsión de fluido 30 tiene un protocolo similar al de una operación de lectura de elementos de memoria 29. La almohadilla DATA 44 se eleva, seguido por la señal de modo en la almohadilla MODE 48 que se eleva. A continuación, se desplazan varios bits de datos al registro de configuración 86. Sin embargo, en lugar de establecer un bit de datos de configuración correspondiente a una operación de lectura de un elemento de memoria 29 en el registro de configuración 86, se establece un bit de datos de configuración correspondiente a una operación de lectura de un sensor de grietas 70. Una vez que los datos se han desplazado al registro de configuración 86, la lógica de control 80 recibe un FPG, donde todos los bits de datos de la parte del cuerpo del FPG tienen un valor no seleccionado (por ejemplo, un valor de "0"). Luego se eleva la señal de pulso de disparo en la almohadilla FIRE 46 y el sensor de grietas 70 se conecta a la línea de detección 52. Una respuesta analógica del sensor de grietas 70 a una señal de detección analógica en la línea de detección 52 es indicativa de si el sensor de grietas 70 está detectando una grieta (por ejemplo, una señal de detección de tensión analógica produce una señal de corriente de respuesta analógica y una señal de detección de corriente analógica produce una señal de tensión de respuesta analógica).
En un ejemplo, se lleva a cabo una operación de lectura de un sensor térmico 70 durante una operación de expulsión de fluido. En un caso, un bit de datos de configuración correspondiente a un sensor térmico en particular se establece en una parte de cabeza o cola del paquete de datos FPG, mientras que la parte del cuerpo del FPG incluye bits de datos de selección de activador, uno para cada primitiva P0 a Pm, y tener un estado indicativo de qué activadores de fluido 26 se van a activar. Cuando se eleva la señal de pulso de disparo en la almohadilla FIRE 46, los activadores de fluido seleccionados 26 se disparan y el sensor térmico seleccionado (por ejemplo, un diodo térmico) se conecta a la línea de detección 52. Una señal de detección analógica aplicada al sensor térmico seleccionado a través de la línea de detección 52 da como resultado una señal de respuesta analógica en la línea de detección 52 indicativa de la temperatura del sensor térmico.
En un ejemplo, donde la matriz de memoria 28 del circuito de expulsión de fluido 20 puede incluir elementos de memoria defectuosos 29 que almacenan valores de memoria incorrectos, el circuito de memoria 30 puede conectarse en paralelo con el circuito de expulsión de fluido 20 a almohadillas de E/S 40 con los valores de memoria 36 del componente de memoria 34 para servir como memoria de reemplazo para la matriz de memoria 28 y para almacenar valores de memoria correctos. En un ejemplo, el circuito de control 32 monitorea las señales operativas recibidas a través de las almohadillas de E/S 42. En un caso, al reconocer una secuencia de acceso a la memoria, como la descrita anteriormente, el circuito de control 32 verifica el estado del bit de lectura/escritura proporcionado al registro de configuración de la memoria 88 a través de la almohadilla DATA 44.
En un ejemplo, donde el acceso a la memoria es una operación de "escritura", el circuito de control 32 verifica el estado de los bits de selección de memoria en la parte del cuerpo del FPG recibido a través de la almohadilla DATA 44 para determinar qué elementos de memoria 29 se indican como programados (por ejemplo, tener el bit de selección correspondiente que está establecido (por ejemplo, tiene un valor de "1"). El circuito de control 32 luego actualiza los valores de memoria correspondientes 36 del componente de memoria 34 para reflejar cualquier cambio en los valores de memoria 36 debido a la operación de escritura.
En un ejemplo, donde el acceso a la memoria es una operación de "lectura", el circuito de control 32 verifica el estado de los bits de selección de memoria en la parte del cuerpo del FPG recibido a través de la almohadilla DATA 44 para determinar qué elementos de memoria 29 se indican como programados. El circuito de control 32 luego verifica los valores de memoria correspondientes 36 en el componente de memoria 34 y determina el tipo de señal de detección analógica presente en la almohadilla SENSE 50. En un ejemplo, en respuesta a la señal de detección analógica detectada, y en función de los valores de memoria que se leerán, el circuito de control 32 activa una señal de respuesta analógica en la línea de detección 52 y la almohadilla SENSE 50 indicativo de los valores de memoria 36.
Por ejemplo, en un caso en el que se proporciona una corriente de detección analógica en la línea de detección 52 a través de la almohadilla SENSE 50, como la impresora 60, y se lee un solo valor de memoria, el circuito de control proporciona una respuesta de tensión analógico en la línea de detección 52 que es indicativo del valor del valor de memoria de la señal que se está leyendo. Por ejemplo, si se lee un solo valor de memoria, la respuesta de tensión analógica proporcionada en la línea de detección 52 por el circuito de control 32 puede ser una tensión relativamente alto para un valor de memoria no programado y puede ser una tensión relativamente más bajo para un valor de memoria programado. En un ejemplo, el circuito de control 32 proporciona la respuesta de tensión analógico en la línea de sentido 52 que tiene un valor igual a una respuesta esperada en vista de las características conocidas de los elementos de memoria 29, el número de elementos de memoria 29 que se leen en paralelo y el sentido analógico señal.
Monitoreando las señales operativas en las almohadillas de E/S 40 para identificar la operación de acceso a la memoria (por ejemplo, operaciones de lectura/escritura) para mantener y actualizar los valores de la memoria 36 y para proporcionar las señales de respuesta analógica esperadas en la línea de detección 52 en respuesta a las operaciones de lectura de la memoria, el circuito de memoria 30 es indistinguible de la matriz de memoria 28 del circuito de expulsión de fluido 20 a un dispositivo que accede al componente de impresión 10, como la impresora 60.
La Figura 4 es un diagrama de bloques y esquemático que ilustra el circuito de memoria 30 conectado al componente de impresión 10, según un ejemplo. En el ejemplo de la Figura 4, el componente de impresión 10 incluye una serie de circuitos de expulsión de fluido 20, ilustrados como circuitos de expulsión de fluido 20ü, 201, 202 y 203, cada uno de los cuales incluye una serie de activadores de fluido 24, ilustrados como conjuntos de activadores 240, 241, 242 y 243, y cada uno incluye una matriz de memoria 28, ilustrada como matrices de memoria 280, 281, 282 y 283. En un ejemplo, cada circuito de expulsión de fluido 20 comprende una matriz de expulsión de fluido separada, proporcionando cada matriz una tinta de color diferente. Por ejemplo, la matriz de expulsión de fluido 20ü puede ser una matriz cian, la matriz de expulsión de fluido 201 puede ser una matriz magenta, la matriz de expulsión de fluido 202 puede ser una matriz amarilla y la matriz de expulsión de fluido 203 puede ser una matriz negra. Por ejemplo, las matrices de expulsión de fluidos 20ü, 201 y 202 están dispuestos como parte de un lápiz de impresión a color 90, y la matriz de expulsión de fluidos 203 está dispuesto como parte de un lápiz de impresión monocromático 92.
En un ejemplo, cada matriz de expulsión de fluido 20ü a 203 recibe datos de una de las almohadillas de datos 440 a 443 correspondientes, y cada uno comparte la almohadilla CLK 42, almohadilla FIRE 46, almohadilla MODE 48 y almohadilla SENSE 50. En ejemplos, se puede acceder por separado a cada una de las matrices de memoria 280, 281, 282 y 283 durante una operación de acceso a la memoria. En otros ejemplos, se puede acceder simultáneamente a cualquier combinación de matrices de memoria 280, 281, 282 y 283 durante una operación de acceso a la memoria. Por ejemplo, se puede acceder simultáneamente a los elementos de memoria de cada una de las matrices de memoria 280, 281, 282 y 283 (por ejemplo, una operación de lectura) a través de la línea de detección 52, como por medio de la impresora 60.
El circuito de memoria 30 está conectado a la almohadilla CLK 42, almohadilla FIRE 46, almohadilla MODE 48 y almohadilla SENSE 50, y está conectado a cada uno de los data almohadillas 440 a 443 para conectarse en paralelo con cada una de las matrices de expulsión de fluido 200, 201, 202 y 203. En ejemplos, el circuito de memoria 30 puede servir como memoria de reemplazo para cualquier combinación de matrices de memoria 280, 281, 282 y 283. Por ejemplo, en un caso, el circuito de memoria 30 puede servir como memoria de reemplazo para la matriz de memoria 241, mientras que en otro ejemplo, el circuito de memoria 30 puede servir como reemplazo para cada una de las matrices de memoria 280, 281, 282 y 283.
En un ejemplo, el circuito de memoria 30 puede servir como memoria suplementaria para un circuito de expulsión de fluido 20. En tal caso, para las operaciones de acceso a la memoria, los elementos de memoria 29 del circuito de expulsión de fluido 20 y los valores de memoria 36 del circuito de memoria 30 pueden identificarse por separado usando bits de selección de columna en los datos de configuración de los paquetes de datos FPG que comunican datos de selección de memoria. Por ejemplo, el circuito de expulsión de fluido 203 de la pluma de impresión monocromática 92 puede incluir una matriz de memoria 283 que tiene varias columnas de elementos de memoria 29, como tres columnas, por ejemplo. En tal caso, las columnas de elementos de memoria del circuito de expulsión de fluido 203 pueden identificarse mediante bits de selección de columna de datos de configuración del paquete de datos FPG como columnas 1-3, y columnas adicionales de valores de memoria 36 del componente de memoria 34 que actúan como complemento. la memoria se puede identificar como columnas adicionales que comienzan con la columna 4.
En un ejemplo, similar al descrito anteriormente con respecto a la Figura 3, el circuito de memoria 30 monitorea las señales operativas en las almohadillas numéricos de E/S 40 para detectar una secuencia de acceso a la memoria para cualquiera de las matrices de memoria 280, 281, 282 y 283 para el cual el circuito de memoria 30 sirve como memoria de reemplazo.
En un ejemplo, cuando el circuito de memoria 30 sirve como memoria de reemplazo para menos de todos las matrices de expulsión de fluido 200, 201, 202 y 203 del componente de impresión 10, los elementos de memoria 29 de las matrices de expulsión de fluido 20 para los cuales el circuito de memoria 30 no sirve como memoria de reemplazo, no pueden leer en paralelo con los elementos de memoria de las matrices de expulsión de fluido 20 para los cuales el circuito de memoria sirve como memoria de reemplazo.
La Figura 5 es un diagrama de bloques y esquemático que ilustra en general el circuito de memoria 30 conectado al componente de impresión 10, según un ejemplo, donde también se muestran partes del componente de impresión 10. Como se describirá con mayor detalle a continuación, según el ejemplo de la Figura 5, el circuito de memoria 30 está conectado en paralelo con el dispositivo de expulsión de fluido 20 a la almohadilla SENSE 50 durante las operaciones de acceso a la memoria. Por ejemplo, según la ilustración de la Figura 5, el circuito de memoria 30 puede servir como memoria de reemplazo para la matriz 28 de elementos de memoria 29 del circuito de expulsión de fluido 20 (donde uno o más elementos de memoria 29 pueden estar defectuosos).
En un ejemplo, la lógica de activación 84 del circuito de expulsión de fluido 20 incluye un interruptor de habilitación de lectura 100, un interruptor de activación de columna 102 controlado a través de una compuerta AND 103 y un interruptor de selección de elemento de memoria 104 controlado a través de una compuerta AND 106. De acuerdo con un ejemplo, como se describió anteriormente, durante una operación de lectura, el circuito de expulsión de fluido 20 recibe un grupo de pulsos de disparo que incluye datos de configuración (por ejemplo, en una porción de cabeza y/o cola) y datos de selección de memoria (por ejemplo, en una porción de cuerpo). En un ejemplo, los datos de configuración incluyen un bit de selección de columna y datos de dirección. El bit de selección de columna indica una columna particular de elementos de memoria 29 a la que se accede cuando la matriz de memoria 28 incluye más de una columna de elementos de memoria, como las columnas 281 y 282 en la Figura 3.
Los datos de dirección son decodificados por el decodificador de dirección 82 y proporcionados al circuito de activación 84. En un ejemplo, los datos de selección incluyen varios bits de selección de memoria, donde cada bit de datos de selección corresponde a una primitiva diferente (P0 a Pm) de la columna de elementos de memoria 29, donde un bit de selección que se establece (por ejemplo, tiene un valor de "1") permite acceder a los elementos de memoria 29 de la columna 28 para su lectura (o escritura).
Además, como parte del protocolo de operación de lectura, el registro de configuración de memoria 88 se carga con un bit de habilitación de columna y un bit de habilitación de lectura. El bit de habilitación de lectura del registro de configuración de memoria 88 activa el interruptor de habilitación de lectura 100. Cuando se genera FIRE, el bit de habilitación de columna del registro de configuración 88 junto con el bit de selección de columna de los datos de configuración del grupo de pulsos de disparo hacen que la compuerta AND 103 encienda el interruptor de activación de columna 102 para la columna seleccionada, y los datos de selección y la dirección (a través del decodificador de dirección 86) del grupo de impulsos de disparo y la señal de DISPARO juntas hacen que la compuerta AND 106 encienda el interruptor de selección del elemento de memoria 104, conectando así el elemento de memoria 29 a la línea de detección 52. Se observa que, en algunos ejemplos, un bit de selección de columna puede no estar incluido como parte de los datos de configuración del grupo de pulsos de disparo cuando el circuito de expulsión de fluido 20 incluye una sola columna de elementos de memoria.
Una vez conectado a la línea de detección 52, el elemento de memoria 29 proporciona una señal de salida analógica en respuesta a una señal de detección analógica en la línea de detección 52, donde el valor de la señal de salida analógica depende del estado del programa del elemento de memoria (donde dicho estado del programa puede ser defectuoso). En un ejemplo, como se describió anteriormente, el elemento de memoria 29 puede tener una resistencia eléctrica relativamente más alta cuando tiene un estado no programado (por ejemplo, un valor de "0") que cuando tiene un estado programado (por ejemplo, un valor de "1"). En consecuencia, cuando la señal de detección analógica es una corriente analógica fija (el llamado "modo de corriente forzada"), una tensión de salida analógico proporcionado por el elemento de memoria 29 tendrá un nivel de tensión relativamente más alto cuando el elemento de memoria 29 tenga un estado no programado, y un nivel de tensión relativamente más bajo cuando el elemento de memoria 29 tiene un estado programado. Del mismo modo, cuando la señal de detección analógica es una tensión fija (el llamado "modo de tensión forzado"), una corriente de salida analógica proporcionada por el elemento de memoria 29 tendrá un nivel de corriente relativamente más bajo cuando el elemento de memoria 29 tenga un estado no programado y un nivel de corriente relativamente más alto cuando el elemento de memoria 29 tiene un estado programado.
Se observa que durante una operación de escritura, el interruptor de habilitación de lectura 100 se mantiene en una posición abierta para desconectar el elemento de memoria 29 de la línea de detección 52, mientras que el interruptor de habilitación de columna 102 y el interruptor de selección de elemento de memoria 104 están cerrados. El bit de habilitación de escritura del registro de configuración de memoria conecta el regulador de tensión 90 al elemento de memoria 29 para aplicarle una tensión de programa.
El circuito de control 32 del circuito de memoria 30, según un ejemplo, incluye la lógica de control 120, una primera fuente de corriente controlada por tensión 122 que funciona como suministro de corriente a un nodo 128, y una segunda fuente de corriente controlada por tensión que funciona como sumidero de corriente del nodo 128, con el nodo 128 conectado a la línea de detección 52 en la segunda almohadilla SENSE 501 a través de una línea de control 129. En el ejemplo de la Figura 4, durante una operación de acceso a la memoria, el circuito de memoria 20 está conectado a la línea de detección 152 en paralelo con el circuito de expulsión de fluido 20 en la segunda almohadilla SENSE 501.
En un ejemplo, el circuito de memoria 30 está conectado en paralelo con el circuito de expulsión de fluido 20 a las almohadillas de E/S 40 a través de un sustrato de cableado superpuesto 160, que se describe con mayor detalle a continuación (por ejemplo, consulte la Figura 6A). En un ejemplo, el sustrato de cableado 160 incluye un par de almohadillas de E/S para cada ruta de señal, con la ruta de señal enrutada a través del sustrato de cableado superpuesto 160 para imprimir el componente 10 desde la primera almohadilla de E/S del par hasta la segunda almohadilla de E/S del par. Por ejemplo, el sustrato de cableado 160 incluye un par de almohadillas CLK 42 y 421, un par de almohadillas DATA 44 y 441, un par de almohadillas FIRE 46 y 461, un par de almohadillas MODE 48 y 481 y un par de las almohadillas SENSE 50 y 501. En un ejemplo, en cada caso, la primera almohadilla del par de almohadillas se conecta a la línea de señal entrante, y la segunda almohadilla del par de almohadillas conecta la línea de señal saliente al componente de impresión 10.
En un ejemplo, el sustrato de cableado superpuesto 160 incluye además una resistencia de detección 150 conectada en serie con la línea de detección 52, donde la lógica de control 120 monitorea una tensión en los terminales del lado alto y bajo 152 y 154 de la resistencia de detección 150. En otros ejemplos, la resistencia de detección 150 puede disponerse como parte del circuito de control 32 (por ejemplo, véase la Figura 10).
Aunque se ilustra que está conectado a las rutas de señal y al componente de impresión 10 a través del sustrato de cableado 160, se puede emplear cualquier número de otras implementaciones para proporcionar tal conexión. Por ejemplo, en un ejemplo, la funcionalidad del sustrato de cableado 160 puede integrarse dentro del circuito de memoria 30.
El componente de memoria 34 incluye varios valores de memoria 36. En un ejemplo, cada valor de memoria 36 corresponde a uno diferente de los elementos de memoria 29 del circuito de expulsión de fluido 20. Sin embargo, mientras que uno o más elementos de memoria 29 del circuito de expulsión de fluido 20 pueden estar defectuosos y almacenar valores incorrectos, cada uno de los valores de memoria 36 del componente de memoria 34 representa un valor de memoria correcto. Cabe señalar que, en los ejemplos, el componente de memoria 34 puede incluir valores de memoria 36 además de los valores de memoria 36 correspondientes a los elementos de memoria 29. En un ejemplo, el circuito de control 32 monitorea las señales operativas que se comunican al circuito de expulsión de fluido 20 en las almohadillas de E/S 40, como desde la impresora 60. En un ejemplo, al detectar señales operativas que representan una secuencia de acceso a la memoria indicativa de una operación de lectura del elemento de memoria 29, la lógica de control 120 monitorea la tensión en el terminal del lado alto 152 (o el terminal del lado bajo 154) de la resistencia de detección 150 para determinar si la operación de lectura se está realizando en un modo de corriente forzada o un modo de tensión forzado. Si se emplea un modo de corriente forzada, el nivel de tensión en el terminal 152 del lado alto aumentará (por ejemplo, un aumento lineal) durante un período de tiempo después de que la almohadilla FIRE 46 se eleve a medida que se carga la línea de detección 52. Si se emplea un modo de tensión forzado, la tensión en el terminal 152 del lado alto permanecerá relativamente constante en el nivel de tensión fijo de la señal de detección de entrada.
En un ejemplo, al detectar una operación de lectura, la lógica de control 120 lee el valor de memoria 36 correspondiente al elemento de memoria 29 identificado como accedido por la operación de lectura. En función del valor de memoria 36, la lógica de control 120 puede determinar un nivel de tensión de respuesta de salida esperado que debería estar presente en la almohadilla SENSE 50 durante una operación de lectura en modo de corriente forzada, y un nivel de corriente de respuesta de salida esperado que debería estar presente en la almohadilla SENSE 50 durante la operación de lectura en modo de tensión forzado a través de un circuito de retroalimentación formado con la resistencia de detección 150.
Dado que el circuito de memoria 30 está conectado en paralelo con el circuito de expulsión de fluido 20 a la línea de detección 52, durante una operación de lectura, en respuesta a la señal de detección analógica que se fuerza en la línea de detección 52, una señal de respuesta de salida analógica (por ejemplo, una tensión o una corriente) del elemento de memoria 29 está presente en la segunda almohadilla SENSE 501. En un ejemplo, la lógica de control 120 ajusta las fuentes de corriente controladas por tensión 122 y 124 para proporcionar corriente a la segunda almohadilla SENSE 501 o para extraer corriente del segunda almohadilla 501 de modo que la combinación de la respuesta de salida del elemento de memoria 29 de expulsión de fluido el circuito 20 y la respuesta de salida del circuito de control 32 en la segunda almohadilla SENSE 50 produce el nivel de respuesta de salida analógica esperado (tensión o corriente) en la almohadilla SENSE 50.
En un ejemplo, cuando está en el modo de corriente forzada, la lógica de control 120 monitorea la tensión en el terminal del lado alto 152 de la resistencia de detección 150 y ajusta las fuentes de corriente controladas por tensión 122 y 124 para ajustar una cantidad de corriente proporcionada a la segunda almohadilla SENSE 501 (ya sea proporcionando corriente a la segunda almohadilla SENSE 501 o extrayendo corriente de la segunda almohadilla SENSE 501) de modo que la respuesta combinada del circuito de memoria 30 y el circuito de expulsión de fluido 20 proporcione el nivel de tensión de respuesta de salida esperado en la almohadilla SENSE 50.
De manera similar, en un ejemplo, cuando está en modo de tensión forzado, la lógica de control monitorea la tensión a través de la resistencia del sensor 150 a través de los terminales 152 y 154 del lado alto y del lado bajo para determinar el nivel de corriente de respuesta de salida en la almohadilla SENSE 50. El circuito de control 120 luego ajusta las fuentes de corriente controladas por tensión 122 y 124 para ajustar la cantidad de corriente proporcionada a la segunda almohadilla SENSE 501 (ya sea proporcionando corriente a la segunda almohadilla SENSE 501 o extrayendo corriente de la segunda almohadilla SENSE 501) para que la respuesta combinada del circuito de memoria 30 y el circuito de expulsión de fluido 20 proporciona el nivel de corriente de respuesta de salida esperado en la almohadilla SENSE 50.
Al controlar las fuentes de corriente controladas por tensión 122 y 124 para proporcionar un valor de respuesta de salida analógica esperado en la almohadilla SENSE 50 basado en los valores de memoria correctos para el circuito de expulsión de fluido 20 almacenados como valores de memoria 36 por el componente de memoria 34, el circuito de memoria 30 puede reemplace una matriz de memoria defectuosa 28 en el circuito de expulsión de fluido 20 para que el componente de impresión 10 pueda permanecer operativo, reduciendo así la cantidad de componentes de impresión defectuosos durante la fabricación. Además, al conectar el circuito de memoria 30 en paralelo con el circuito de expulsión de fluido a las almohadillas de E/S 40, los sensores 70 del circuito de expulsión de fluido 20 permanecen accesibles en todo momento para el monitoreo a través de la almohadilla SENSE 50, como por ejemplo, mediante la impresora 60.
La Figura 6A es una vista en sección transversal que ilustra partes de un sustrato de cableado superpuesto 160 para conectar el circuito de memoria 20 a las almohadillas de E/S 40. En particular, la Figura 6A representa una vista en sección transversal que se extiende a través de la almohadilla SENSE 50 de la Figura 5, donde el circuito de memoria 30 está acoplado en paralelo con el circuito de expulsión de fluido 20 a la almohadilla de detección 50. En un ejemplo, el sustrato de cableado superpuesto 160 incluye un sustrato flexible 162 que tiene una primera superficie 163 y una segunda superficie opuesta 164. El circuito de memoria 30 y la almohadilla SENSE 50 están dispuestos en la primera superficie 163, con una traza conductora que representa la línea de detección 52 que conecta la almohadilla SENSE 50 al circuito de memoria 30. En un ejemplo, como se ilustra, la resistencia de detección 150 está dispuesta en serie con la línea de detección 52 entre la almohadilla SENSE 50 y el circuito de memoria 30. En un ejemplo, una vía conductora 166 se extiende desde la línea de detección 52 en la primera superficie 163 a través del sustrato flexible 163 hasta la segunda almohadilla SENSE 501 en la segunda superficie 164.
El componente de impresión 10 incluye un sustrato 168 sobre el que está montado el circuito de expulsión de fluido 20, e incluye una almohadilla SENSE 502 acoplada al circuito de expulsión de fluido 20 mediante una línea de detección 521. Cuando el sustrato de cableado flexible 160 se acopla al componente de impresión 10, como lo indica la flecha direccional 169, la segunda almohadilla SENSE 501 se alinea con la almohadilla SENSE 502 para conectar la línea de detección 52 a la almohadilla SENSE 502 entre la resistencia de detección 150 y el circuito de memoria 30.
La Figura 6B es un diagrama de bloques que ilustra en general una vista en sección transversal del sustrato de cableado superpuesto 160 que muestra las conexiones de las almohadillas de E/S 40 distintos de la almohadilla SENSE 50, por ejemplo, como la almohadilla MODE 48, por ejemplo. Como se ilustra, la almohadilla MODE 48 está dispuesta sobre la superficie superior 163 del sustrato 162. Una vía 167 se extiende a través del sustrato 162 para conectar la primera almohadilla MODE 48 a la segunda almohadilla MODE 481 en la segunda superficie 164. Cuando el sustrato de cableado flexible 160 se acopla al componente de impresión 10, la almohadilla MODE 481 se alinea con la almohadilla MODE 482 para conectar la almohadilla MODE 48 al circuito de expulsión de fluido 20.
La Figura 7 es un diagrama de bloques y esquemático que ilustra en general el circuito de memoria 10, según un ejemplo. También se ilustran en general partes del componente de impresión 10. El ejemplo de la Figura 7 es similar al de la Figura 5, donde el circuito de memoria 30 está conectado en paralelo con el dispositivo de expulsión de fluido 20 a la almohadilla SENSE 50 durante las operaciones de acceso a la memoria. Sin embargo, en el ejemplo de la Figura 7, el circuito de control 32 del circuito de memoria 30 incluye un amplificador operacional 170 y una fuente de tensión controlable 172 en lugar de fuentes de corriente controladas por tensión 122 y 124.
Una primera entrada del amplificador operacional 170 está conectada a un potencial de referencia (por ejemplo, tierra) a través de la fuente de tensión controlable 172. Una segunda entrada y una salida del amplificador operacional 170 están conectadas al nodo 128, con el nodo 128 conectado a la almohadilla SENSE 501 a través de la línea 129.
En un ejemplo, durante una operación de lectura de memoria, cuando está en modo de corriente forzada, la lógica de control 120 monitorea la tensión en el terminal 152 del lado alto de la resistencia de detección 150 y ajusta la tensión de salida del amplificador operacional 170 ajustando el nivel de tensión de la tensión controlable 172 (donde la tensión de salida sigue aproximadamente al de la fuente de tensión controlable 172), para ajustar una cantidad de corriente proporcionada al segunda almohadilla SENSE 501 (ya sea proporcionando corriente al segunda almohadilla SENSE 501 o extrayendo corriente del segunda almohadilla SENSE 501) para que la respuesta combinada del circuito de memoria 30 y el circuito de expulsión de fluido 20 proporcione el nivel de tensión de respuesta de salida esperado en la almohadilla SENSE 50.
De manera similar, en un ejemplo, cuando está en modo de tensión forzado, la lógica de control monitorea la tensión a través de la resistencia del sensor 150 a través de los terminales 152 y 154 del lado alto y del lado bajo para determinar el nivel de corriente de respuesta de salida en la almohadilla SENSE 50. El circuito de control 120 luego ajusta la tensión de salida del amplificador operacional 170 ajustando el nivel de tensión de la fuente de tensión controlable 172 (donde la tensión de salida sigue aproximadamente al de la fuente de tensión controlable 172), para ajustar la cantidad de corriente proporcionada al segundo SENSE almohadilla 501 (ya sea proporcionando corriente al segunda almohadilla SENSE 501 o extrayendo corriente del segunda almohadilla SENSE 501) para que la respuesta combinada del circuito de memoria 30 y el circuito de expulsión de fluido 20 proporcione el nivel de corriente de respuesta de salida esperado en la almohadilla SENSE 50.
La Figura 8 es un diagrama de bloques y esquemático del circuito de memoria 30 para el componente de impresión 10, según un ejemplo. El ejemplo de la Figura 8 es similar al de la Figura 5, donde el circuito de memoria 30 está conectado en paralelo con el dispositivo de expulsión de fluido 20 a la almohadilla SENSE 50 durante las operaciones de acceso a la memoria. Sin embargo, en el ejemplo de la Figura 8, el circuito de control 32 del circuito de memoria 30 incluye varias resistencias 180-183 que pueden conectarse para formar un divisor de tensión ajustable entre la fuente de tensión VCC y una tensión de referencia (por ejemplo, tierra) en lugar de fuentes de corriente controladas por tensión 122 y 124.
Por ejemplo, una fuente de resistencia 180 está conectada entre la fuente de tensión VCC y el nodo 128. Las resistencias de sumidero 181-183 están conectadas en paralelo entre sí entre el nodo 128 y una tensión de referencia (por ejemplo, tierra) a través de los respectivos interruptores 184-186. Se observa que el circuito de control 32 puede emplear varias resistencias diferentes de las ilustradas en la Figura 8.
En un ejemplo, durante una operación de lectura de memoria, cuando está en modo de corriente forzada, la lógica de control 120 monitorea la tensión en el terminal del lado alto 152 de la resistencia de detección 150 y ajusta el número de resistencias de sumidero 181-183 que están conectadas entre el nodo 128 y tierra a través del control de los interruptores 184-186 para ajustar una cantidad de corriente proporcionada a la segunda almohadilla SENSE 501 para que la respuesta combinada del circuito de memoria 30 y el circuito de expulsión de fluido 20 proporcione el nivel de tensión de respuesta de salida esperado en la almohadilla SENSE 50.
De manera similar, en un ejemplo, cuando está en modo de tensión forzado, la lógica de control monitorea la tensión a través de la resistencia del sensor 150 a través de los terminales 152 y 154 del lado alto y del lado bajo para determinar el nivel de corriente de respuesta de salida en la almohadilla SENSE 50. El circuito de control 120 luego ajusta el número de resistencias de sumidero 181-183 que están conectadas entre el nodo 128 y tierra a través del control de los interruptores 184-186 para ajustar la cantidad de corriente proporcionada a la segunda almohadilla SENSE 501 (ya sea proporcionando corriente a la segunda almohadilla SENSE 501 o extrayendo corriente de la segunda almohadilla SENSE 501) para que la respuesta combinada del circuito de memoria 30 y el circuito de expulsión de fluido 20 proporcione el nivel de corriente de respuesta de salida esperado en la almohadilla SENSE 50.
La Figura 9 es un diagrama de bloques y esquemático que ilustra en general el circuito de memoria 30, según un ejemplo. El circuito de memoria 30 incluye una pluralidad de almohadillas de E/S 40, incluido una almohadilla Analog 50, para conectarse a una pluralidad de rutas de señal 41 que comunican señales operativas al componente de impresión 10. En un ejemplo, un selector controlable 190 está conectado en línea con una de las rutas de señal 41 a través de las almohadillas de E/S 40, con el selector controlable 190 controlable para abrir la línea de señal correspondiente al componente de impresión 10 (para interrumpir o romper la conexión al componente de impresión 10). En un ejemplo, en respuesta a una secuencia de señales operativas recibidas por las almohadillas de E/S 40 que representan una lectura de memoria, el circuito de control 32 abre el selector controlable 190 para interrumpir la ruta de la señal al componente de impresión 10 para bloquear una lectura de memoria del componente de impresión 10, y proporciona una señal analógica a la almohadilla Analog 50 para proporcionar un valor eléctrico analógico en la almohadilla Analog 50 que representa valores de memoria almacenados 36 seleccionados por la lectura de memoria. Al interrumpir la ruta de la señal durante una lectura de la memoria, el componente de impresión 10 no puede proporcionar una señal analógica a la almohadilla Analog 50 durante las operaciones de lectura de la memoria. En ejemplos, el componente de impresión 10 está habilitado para proporcionar un panel de señales analógicas 50 durante funciones de lectura que no son de memoria que acceden al panel analógico 50, como la lectura de un componente analógico. En ejemplos, dicho componente analógico puede ser un circuito de detección (por ejemplo, un sensor térmico).
La Figura 10 es un diagrama de bloques y esquemático que ilustra el circuito de memoria 30, según un ejemplo de la presente divulgación, donde el selector controlable 190 es un interruptor controlable 190. En el ejemplo de la Figura 10, las almohadillas de E/S 40 incluyen una primera almohadilla Analog 50 y una segunda almohadilla Analog 501 conectados a una línea de señal analógica 52, donde el interruptor controlable 90 está conectado entre las almohadillas analógicas 50 y 501 para ser conectado en línea con la línea de señal analógica 52. En un ejemplo, como se ilustra, el circuito de control 32 incluye además un segundo interruptor controlable 192 conectado a la primera almohadilla analógica 50. El ejemplo de la Figura 10 es similar al de la Figura 5, excepto que los interruptores selectores controlables 190 y 192 permiten que el circuito de control 32 acople y desacople selectivamente el circuito de memoria 30 y el circuito de expulsión de fluido 20 de la línea de selección 52 de modo que, en un ejemplo, el circuito de memoria 30 no está acoplado en paralelo con el circuito de expulsión de fluido 20 durante una operación de acceso a la memoria. Además, según un ejemplo, la resistencia de detección 150 junto con los terminales de lado alto y lado bajo 152 y 154 están dispuestos dentro del circuito de memoria 32.
En un ejemplo, cuando la lógica de control 120 identifica una operación de acceso sin memoria, la lógica de control abre el interruptor selector controlable 190 para desconectar las fuentes de corriente controladas por tensión 122 y 124 de la línea de detección 52, y cierra el interruptor selector 192 para conectar el circuito de expulsión de fluido 20 a línea de detección 52, para permitir el monitoreo de los sensores 70 (ver Figura 3), como por la impresora 60, sin potencial de interferencia en las señales de salida de los sensores 70 por el circuito de control 32.
En un ejemplo, cuando la lógica de control 120 identifica una operación de acceso a la memoria, la lógica de control puede cerrar el interruptor selector 192 para conectar el nodo 128 y las fuentes de corriente controladas por tensión 122 y 124 a la línea de detección 52, y abrir el interruptor selector 190 para desconectar el circuito de expulsión de fluido 20 desde la línea de detección 52, de modo que el circuito de expulsión de fluido 20 ya no esté conectado en paralelo con el circuito de control 32 a la segunda almohadilla SENSE 501, de modo que el circuito de expulsión de fluido 20 no pueda responder a una operación de lectura de memoria. El circuito de control 32 puede entonces ajustar las fuentes de corriente controladas por tensión 122 y 124 para proporcionar la respuesta de tensión analógico esperado en la almohadilla SENSE 50, como se describe anteriormente con respecto a la Figura 5, pero sin la contribución de una señal de respuesta de salida analógica del circuito de expulsión de fluido 20. Al desconectar el circuito de expulsión de fluido 20 de la línea de detección 52 durante las operaciones de acceso a la memoria, se puede eliminar la contaminación potencial de los elementos de memoria defectuosos 29 en la señal de respuesta de salida analógica en la almohadilla SENSE 50.
En otros ejemplos, el interruptor selector controlable 190 se puede conectar de manera similar para estar en línea con una ruta de señal de disparo a través de la almohadilla FIRE, de modo que se bloquee una señal de disparo del circuito de expulsión de fluido 20 durante una operación de lectura de memoria para que el circuito de expulsión de fluido 20 no puede responder a dicha operación de lectura de memoria. En otro ejemplo, el selector controlable 190 puede ser un multiplexor acoplado en línea con la línea de detección 52 (o ruta analógica 52), donde el circuito de control 32 opera, el multiplexor opera para desconectar la línea de detección 52 del circuito de expulsión de fluido 20 durante una lectura de memoria, y funciona de otro modo para conectar la línea de detección 52 al circuito de expulsión de fluido 20, como durante las operaciones de lectura sin memoria que acceden a la almohadilla de detección analógica 50 y a la línea de detección 52.
Se observa que las configuraciones del circuito de control 32 descritas en las Figuras 6 y 7, y cualquier número de otras configuraciones de control adecuadas, pueden emplearse en el componente de impresión de ejemplo 10 de la Figura 10.
La Figura 11 es una vista en sección transversal que ilustra partes del sustrato de cableado superpuesto 160 para conectar el circuito de memoria 30 a las almohadillas de E/S 40 como se ilustra en la Figura 10, según un ejemplo. En particular, la Figura 11 representa una vista en sección transversal que se extiende a través de la almohadilla SENSE 50. En un ejemplo, el circuito de memoria 30 y la almohadilla SENSE 50 están dispuestos en la primera superficie 163 del sustrato flexible 162, con una traza conductora que representa la línea de detección 52 que conecta la almohadilla SENSE 50 al circuito de memoria 30. Según un ejemplo, la resistencia de detección 150 y los interruptores selectores 190 y 192 están dispuestos internamente en el circuito de memoria 30. Una vía conductora 167 se extiende a través del sustrato flexible 162, con el circuito de memoria 30 conectado eléctricamente a una almohadilla SENSE 502 en la segunda superficie 164 del sustrato flexible 162 con pistas conductoras 522 y 523 (que representan partes de la línea de detección 52) por medio de vía 167. Cuando el sustrato de cableado flexible 160 se acopla al componente de impresión 10, como lo indica la flecha 169, la almohadilla de detección 502 se alinea con la almohadilla de detección 501 de modo que la almohadilla SENSE 50 se acopla al circuito de expulsión de fluido 20 a través del interruptor selector 192 en el circuito de memoria 30.
La Figura 12 es un diagrama de bloques y esquemático que ilustra en general el circuito de memoria 30, según un ejemplo. El circuito de memoria 30 incluye una pluralidad de almohadillas de E/S 40, incluidos las primera y segunda almohadillas analógicas 1 y 2, indicados en 50 y 501, para conectar una pluralidad de rutas de señal 41 al componente de impresión 10, incluida una ruta de señal analógica 52 conectada a almohadillas analógicos 50 y 501. En la invención, la primera almohadilla Analog 50 está eléctricamente aislada de la segunda almohadilla analógica 501 para interrumpir la ruta de la señal analógica al componente de impresión 10. En respuesta a una secuencia de señales operativas en las almohadillas de E/S 40 que representan una lectura de memoria, el circuito de control 32 proporciona una señal analógica a la primera almohadilla Analog 50 para proporcionar un valor eléctrico analógico en la primera almohadilla Analog 50 que representa valores de memoria almacenados 36 seleccionados por la lectura de memoria.
Al interrumpir la ruta de señal analógica 52 durante una lectura de memoria, el componente de impresión 10 se desconecta de la ruta de señal analógica 52 durante las operaciones de lectura de memoria. Como se describirá con mayor detalle a continuación, además de proporcionar valores de memoria 36 correspondientes a elementos de memoria del componente de impresión 10, los valores de memoria 36 pueden representar valores para otras funciones que acceden al componente de impresión 10 a través de la ruta de señal analógica 52, tales comandos de lectura del sensor (por ejemplo, para leer sensores térmicos).
La Figura 13 es un diagrama de bloques y esquemático del circuito de memoria 30, según un ejemplo, y que ilustra en general partes del componente de impresión 10. El ejemplo de la Figura 13 es similar al de la Figura 10, pero en lugar de incluir un interruptor selector (por ejemplo, el interruptor selector 192) para controlar selectivamente la conexión del circuito de expulsión de fluidos 30 a la línea de detección 52, el circuito de expulsión de fluidos 30 está físicamente desacoplado de la línea de detección 52. En un ejemplo, con referencia a la Figura 14 a continuación, el sustrato de cableado superpuesto 160 está dispuesto para conectar el circuito de memoria 30 a la línea de selección 52 y para conectar el circuito de memoria 30 a las almohadillas de E/S 42-48 en paralelo con el circuito de expulsión de fluido 20, mientras se desconecta circuito de expulsión de fluido 20 desde la almohadilla SENSE 50.
En un ejemplo, al identificar una operación de acceso a la memoria del circuito de expulsión de fluido 20 en las almohadillas de E/S 40, la lógica de control funciona como se describe en las Figuras 4 y 8 anteriores para actualizar los valores de la memoria 36 en vista de las operaciones de escritura y para proporcionar la salida analógica esperada. respuestas en la almohadilla SENSE 50 en vista de los comandos de lectura.
Sin embargo, como se describió anteriormente, la almohadilla SENSE 50, a través de la línea de detección 52, también se emplea para leer sensores 70 (consulte la Figura 3), como sensores térmicos y sensores de grietas, por ejemplo. Dichos sensores se leen de manera similar a los elementos de memoria 29 del circuito de expulsión de fluido 20, donde se aplica una señal de detección analógica a un sensor y una señal de respuesta analógica es indicativa de una temperatura detectada en el caso de un sensor de temperatura, e indicativo de la presencia o ausencia de una grieta en el caso de un sensor de grietas. En un ejemplo, en el caso de un sensor de temperatura, una señal de salida analógica representativa de una temperatura detectada dentro de un rango de temperatura operativa designado es indicativa del funcionamiento adecuado del circuito de expulsión de fluido 20, mientras que una temperatura detectada fuera del rango de temperatura operativa designado puede indicar un funcionamiento inadecuado del circuito de expulsión de fluido 20 (por ejemplo, sobrecalentamiento). De manera similar, en el caso de un sensor de grietas, una señal analógica representativa de una resistencia detectada por debajo de un valor de umbral designado puede indicar la ausencia de una grieta en el circuito de expulsión de fluido 20, mientras que una resistencia detectada por encima del valor de umbral designado puede indicar la presencia de una grieta en el circuito de expulsión de fluido 20.
En vista de lo anterior, en un ejemplo, además del componente de memoria 34 que incluye los valores de memoria 36 correspondientes a los elementos de memoria 29 del circuito de expulsión de fluido 20, el componente de memoria 34 incluye un valor de memoria 36 correspondiente a cada uno de los sensores 70 del circuito de expulsión de fluido 20. En un ejemplo, el valor de memoria 36 representa un valor de una señal de salida analógica que será proporcionada por el circuito de control 32 en la almohadilla SENSE 50 en respuesta a una operación de lectura del sensor 70 correspondiente al valor de memoria 36 que se reconoce en las almohadillas de E/S 40 por el circuito de memoria 30. En un ejemplo, la lógica de control 120 controla las fuentes de corriente controladas por tensión 122 y 124 para proporcionar una señal de salida analógica en la almohadilla SENSE 50 como lo indica el valor de memoria correspondiente 36.
En vista de lo anterior, como se describió anteriormente, con la almohadilla SENSE 50 físicamente desacoplada del circuito de expulsión de fluido 20, el circuito de memoria 30 emula las respuestas de señal de salida analógica para los elementos de memoria 29 y los sensores 70 del circuito de expulsión de fluido 20 en función de los valores de memoria 36 almacenados por el componente de memoria 34. De acuerdo con un ejemplo, el circuito de memoria 30 de la Figura 13 se puede montar en el componente de impresión 10 a través del sustrato de cableado flexible 160 para reemplazar los elementos de memoria defectuosos 26 y los sensores defectuosos 70 para mantener el funcionamiento del componente de impresión 10.
En un ejemplo, el circuito de memoria 30 de la Figura 13 puede montarse temporalmente para imprimir el componente 10 a través del sustrato de cableado flexible 160 y servir como un circuito de diagnóstico para probar una respuesta a un circuito externo, como la impresora 60, a condiciones simuladas en el circuito de expulsión de fluido 20. Por ejemplo, los valores de memoria 36 correspondientes a sensores 70 que comprenden sensores de temperatura pueden tener valores correspondientes a valores de temperatura fuera de un rango de valores de temperatura de funcionamiento deseado para probar la respuesta de la impresora 60 a tales condiciones. En otros ejemplos, los valores de memoria correspondientes a los sensores 70 que comprenden sensores de grietas pueden tener valores correspondientes a un valor de resistencia por encima de un valor umbral indicativo de la presencia de una grieta para probar la respuesta de la impresora 60 a tales condiciones. El circuito de memoria 30 puede simular cualquier número de otras condiciones, lo que permite probar una respuesta de la impresora 60 a las condiciones operativas simuladas sin acceso al circuito de expulsión de fluido 20 a través de la línea de detección 52. En un ejemplo, después de que se haya completado el diagnóstico, el circuito de memoria 30 y el circuito de cableado flexible 160 se pueden quitar del componente de impresión 10.
La Figura 14 es una vista en sección transversal que ilustra partes del sustrato de cableado superpuesto 160 para conectar el circuito de memoria 30 a las almohadillas de E/S 40 como se ilustra en la Figura 13, según un ejemplo. En particular, la Figura 14 representa una vista en sección transversal que se extiende a través de la almohadilla SENSE 50. En un ejemplo, el circuito de memoria 30 y la almohadilla SENSE 50 están dispuestos en la primera superficie 163 del sustrato flexible 162, con una traza conductora que representa la línea de detección 52 que conecta la almohadilla SENSE 50 al circuito de memoria 30. Una segunda almohadilla SENSE 501 está dispuesta en la segunda superficie 164 del sustrato 162 y está aislada eléctricamente de la almohadilla SENSE 50, la línea de detección 52 y el circuito de memoria 30. Una almohadilla SENSE 502 está dispuesta sobre el sustrato del componente de impresión 168 y está conectada mediante una pista conductora 521 al circuito de expulsión de fluido 20. Cuando el sustrato de cableado flexible 160 se monta en el componente de impresión 10 (como indica la flecha de dirección 169), la almohadilla SENSE 501 se alinea con la almohadilla SENSE 502 y entra en contacto con ella. Dado que la almohadilla SENSE 501 está eléctricamente aislada de la almohadilla SENSE 50, no se establece ningún contacto eléctrico entre la almohadilla SENSE 50 y la almohadilla subyacente 501, de modo que se rompe la conexión entre el circuito de expulsión de fluido 20 y la almohadilla SENSE 50.
La Figura 15 es un diagrama de bloques que ilustra un ejemplo de un sistema de expulsión de fluido 200. El sistema de expulsión de fluido 200 incluye un conjunto de expulsión de fluido, tal como el conjunto de cabezal de impresión 204, y un conjunto de suministro de fluido, tal como el conjunto de suministro de tinta 216. En el ejemplo ilustrado, el sistema de expulsión de fluido 200 también incluye un conjunto de estación de servicio 208, un conjunto de carro 222, un conjunto de transporte de medios de impresión 226 y un controlador electrónico 230. Si bien la siguiente descripción proporciona ejemplos de sistemas y conjuntos para la manipulación de fluidos con respecto a la tinta, los sistemas y conjuntos divulgados también son aplicables a la manipulación de fluidos distintos de la tinta.
El conjunto de cabezal de impresión 204 incluye al menos un cabezal de impresión 212 que expulsa gotas de tinta o fluido a través de una pluralidad de orificios o boquillas 214, donde el cabezal de impresión 212 puede implementarse, en un ejemplo, como circuito de expulsión de fluido 20, con activadores de fluido (FA) 26 implementados como boquillas 214, como se ha descrito previamente en la presente descripción en la Figura 3, por ejemplo. En un ejemplo, las gotas se dirigen hacia un medio, tal como el medio de impresión 232, para imprimir sobre el medio de impresión 232. En un ejemplo, el medio de impresión 232 incluye cualquier tipo de material adecuado de hoja, tal como papel, cartulina, transparencias, Mylar, tela y similares. En otro ejemplo, el medio de impresión 232 incluye medios para impresión tridimensional (3D), tal como un lecho de polvo, o medios para bioimpresión y/o pruebas de descubrimiento de fármacos, tal como un depósito o recipiente. En un ejemplo, las boquillas 214 se disponen en al menos una columna o matriz de manera que la expulsión de tinta secuenciada adecuadamente desde las boquillas 214 hace que se impriman caracteres, símbolos y/u otros gráficos o imágenes en los medios de impresión 232 a medida que el conjunto de cabezal de impresión 204 y los medios de impresión 232 se mueven uno con respecto al otro.
El conjunto de suministro de tinta 216 suministra tinta al conjunto de cabezal de impresión 204 e incluye un depósito 218 para almacenar la tinta. Como tal, en un ejemplo, la tinta fluye desde el depósito 218 al conjunto de cabezal de impresión 204. En un ejemplo, el conjunto de cabezal de impresión 204 y el conjunto de suministro de tinta 216 se alojan juntos en un cartucho de impresión de inyección de tinta o de inyección de fluido o bolígrafo. En otro ejemplo, el conjunto de suministro de tinta 216 se separa del conjunto de cabezal de impresión 204 y suministra tinta al conjunto de cabezal de impresión 204 a través de una conexión de interfaz 220, tal como un tubo de suministro y/o una válvula.
El conjunto de carro 222 posiciona el conjunto de cabezal de impresión 204 con relación al conjunto de transporte de medios de impresión 226, y el conjunto de transporte de medios de impresión 226 posiciona el medio de impresión 232 con relación al conjunto de cabezal de impresión 204. Por lo tanto, una zona de impresión 234 se define adyacente a las boquillas 214 en un área entre el conjunto de cabezal de impresión 204 y los medios de impresión 232. En un ejemplo, el conjunto de cabezal de impresión 204 es un conjunto de cabezal de impresión del tipo escaneado de manera que el conjunto de carro 222 mueve el conjunto de cabezal de impresión 204 con relación al conjunto de transporte de medios de impresión 226. En otro ejemplo, el conjunto de cabezal de impresión 204 es un conjunto de cabezal de impresión del tipo no escaneado, de manera que el conjunto de carro 222 fija el conjunto de cabezal de impresión 204 en una posición prescrita con relación al conjunto de transporte de medios de impresión 226.
El conjunto de estación de servicio 208 proporciona escupir, limpiar, tapar y/o llenar el conjunto de cabezal de impresión 204 para mantener la funcionalidad del conjunto de cabezal de impresión 204 y, más específicamente, las boquillas 214. Por ejemplo, el conjunto de estación de servicio 208 puede incluir una cuchilla de goma o un limpiador que se pasa periódicamente sobre el conjunto de cabezal de impresión 204 para limpiar y lavar las boquillas 214 del exceso de tinta. Además, el conjunto de estación de servicio 208 puede incluir una tapa que cubre el conjunto de cabezal de impresión 204 para proteger las boquillas 214 de que se sequen durante períodos de inactividad. Además, el conjunto de estación de servicio 208 puede incluir una escupidera en la que el conjunto de cabezal de impresión 204 expulsa tinta durante las escupidas para asegurar que el depósito 218 mantenga un nivel apropiado de presión y fluidez, y para asegurar que las boquillas 214 no se atasquen ni goteen. Las funciones del conjunto de estación de servicio 208 pueden incluir el movimiento relativo entre el conjunto de estación de servicio 208 y el conjunto de cabezal de impresión 204.
El controlador electrónico 230 se comunica con el conjunto de cabezal de impresión 204 a través de una ruta de comunicación 206, con el conjunto de estación de servicio 208 a través de una ruta de comunicación 210, con el conjunto de carro 222 a través de una ruta de comunicación 224 y con el conjunto de transporte de medios de impresión 226 a través de una ruta de comunicación 228. En un ejemplo, cuando el conjunto de cabezal de impresión 204 se monta en el conjunto de carro 222, el controlador electrónico 230 y el conjunto de cabezal de impresión 204 pueden comunicarse a través del conjunto de carro 222 a través de una ruta de comunicación 202. El controlador electrónico 230 también puede comunicarse con el conjunto de suministro de tinta 216 de manera que, en una implementación, pueda detectarse un suministro de tinta nuevo (o usado).
El controlador electrónico 230 recibe datos 236 de un sistema anfitrión, tal como un ordenador, y puede incluir memoria para almacenar temporalmente los datos 236. Los datos 236 pueden enviarse al sistema de expulsión de fluido 200 a lo largo de una ruta de transferencia de información electrónica, infrarroja, óptica o de otro tipo. Los datos 236 representan, por ejemplo, un documento y/o archivo a imprimir. Como tal, los datos 236 forman un trabajo de impresión para el sistema de expulsión de fluido 200 e incluyen al menos un comando de trabajo de impresión y/o parámetro del comando.
En un ejemplo, el controlador electrónico 230 proporciona el control del conjunto de cabezal de impresión 204, que incluye el control de tiempo para la expulsión de gotas de tinta desde las boquillas 214. Como tal, el controlador electrónico 230 define un patrón de gotas de tinta expulsadas que forman caracteres, símbolos y/u otros gráficos o imágenes en el medio de impresión 232. El control de tiempo y por tanto el patrón de gotas de tinta expulsadas se determina por los comandos del trabajo de impresión y/o los parámetros del comando. En un ejemplo, los circuitos lógicos y de accionamiento que forman una parte del controlador electrónico 230 se ubican en el conjunto de cabezal de impresión 204. En otro ejemplo, los circuitos lógicos y de accionamiento que forman una parte del controlador electrónico 230 se ubican fuera del conjunto de cabezal de impresión 204. En otro ejemplo, los circuitos lógicos y de accionamiento que forman una parte del controlador electrónico 230 se ubican fuera del conjunto de cabezal de impresión 204. En un ejemplo, el controlador electrónico 230 puede proporcionar señales operativas a través de las almohadillas de E/S 40 para imprimir el componente 10, como se ilustra en la Figura 1.
Aunque se han ilustrado y descrito ejemplos específicos en la presente descripción, una variedad de implementaciones alternativas y/o equivalentes pueden sustituirse para los ejemplos específicos que se muestran y describen sin apartarse del alcance de la presente descripción.

Claims (15)

REIVINDICACIONES
1. Un circuito de memoria (30) para un componente de impresión (10), el circuito de memoria (30) que comprende:
una pluralidad de almohadillas de E/S (40), que incluyen una primera almohadilla Analog (50) y una segunda almohadilla Analog (501), la pluralidad de almohadillas de E/S (40) para conectar a una pluralidad de rutas de señal (41) que comunican señales operativas al componente de impresión (10), la pluralidad de rutas de señal (41) que incluyen una ruta de señal analógica (52) para conectarse a la primera almohadilla Analog (50) y la segunda almohadilla Analog (501), la primera almohadilla Analog (50) aislada eléctricamente de la segunda almohadilla Analog (501) para interrumpir la ruta de la señal analógica (52) de modo que la ruta de la señal analógica (52) no pueda comunicar señales operativas al componente de impresión (10) cuando la primera (50) y la segunda (501) almohadillas analógicas están conectadas a la ruta de señal analógica (52);
un componente de memoria (34) para almacenar valores de memoria asociados con el componente de impresión (10); y
un circuito de control (32) para, en respuesta a una secuencia de señales operativas recibidas por las almohadillas de E/S (40) que representan una lectura de memoria, proporcionar una señal analógica a la primera almohadilla Analog (50) para proporcionar un valor eléctrico analógico a la primera almohadilla Analog (50) que representa los valores de memoria almacenados seleccionados por la lectura de memoria.
2. El circuito de memoria (30) de la reivindicación 1, el componente de memoria (34) que incluye una porción de valores de memoria correspondientes a funciones de lectura que no son de memoria.
3. El circuito de memoria (30) de la reivindicación 2, en respuesta a una secuencia de señales operativas en las almohadillas de E/S (40) que representan funciones de lectura que no son de memoria que acceden a la ruta de señal analógica (52), el circuito de control (32) proporciona una señal analógica a la primera almohadilla Analog (50) para proporcionar un valor eléctrico analógico en la primera almohadilla Analog (50) que representa los valores de memoria almacenados identificados por las funciones de lectura que no son de memoria.
4. El circuito de memoria (30) de la reivindicación 3, la función de lectura sin memoria que comprende una lectura de al menos un componente analógico.
5. El circuito de memoria (30) de la reivindicación 4, el al menos un componente analógico que comprende al menos un circuito de detección.
6. El circuito de memoria (30) de la reivindicación 5, el al menos un circuito sensor que comprende un circuito sensor térmico.
7. El circuito de memoria (30) de cualquiera de las reivindicaciones 1-6, la primera almohadilla Analog (50) que comprende una almohadilla de detección analógica.
8. El circuito de memoria (30) de cualquiera de las reivindicaciones 1-7, la primera almohadilla Analog (50) se conecta a un circuito de detección analógico.
9. El circuito de memoria (30) de cualquiera de las reivindicaciones 1-8, el circuito de control (32) ajusta la señal analógica para proporcionar el valor eléctrico analógico a la primera almohadilla Analog (50) para representar un valor eléctrico analógico esperado correspondiente al seleccionado valores de memoria.
10. El circuito de memoria (30) de la reivindicación 9, siendo el valor eléctrico analógico un nivel de tensión cuando las funciones de lectura de memoria y lectura sin memoria que acceden a la ruta de señal analógica (52) comprenden una señal de corriente forzada en la primera almohadilla Analog (50), el circuito de control (32) ajusta el nivel de corriente de la señal analógica para ajustar el nivel de tensión en la primera almohadilla Analog (50).
11. El circuito de memoria (30) de la reivindicación 9 o 10, siendo el valor eléctrico analógico un nivel de corriente cuando las funciones de lectura de memoria y lectura que no es de memoria que acceden a la ruta de señal analógica (52) comprenden una señal de tensión forzada en la primera almohadilla Analog (50), el circuito de control (32) ajusta el nivel actual de la señal analógica para ajustar el nivel actual en la primera almohadilla Analog (50).
12. El circuito de memoria (30) de cualquiera de las reivindicaciones 1-11, en respuesta a una secuencia de señales operativas comunicadas por las almohadillas de E/S (40) que representan una escritura de memoria, el circuito de control (32) actualiza los valores de memoria almacenados correspondiente a la escritura de memoria.
13. El circuito de memoria (30) de cualquiera de las reivindicaciones 1 a 12, estando el componente de memoria (34) y el circuito de control (32) en una misma matriz.
14. El circuito de memoria (30) de cualquiera de las reivindicaciones 1 a 13, el componente de memoria (34) que comprende una tabla de consulta de los valores de memoria.
15. Un componente de impresión (10) que comprende un circuito de expulsión de fluido (20) que recibe una pluralidad de señales operativas en una pluralidad de rutas de señal (41), que incluye una ruta de señal analógica (52), el circuito de expulsión de fluido (20) incluye;
una matriz de activadores de fluido (26); y
una matriz de elementos de memoria (29); y
un circuito de memoria (30) según cualquiera de las reivindicaciones anteriores, la primera almohadilla Analog (50) aislado eléctricamente de la segunda almohadilla Analog (501) para interrumpir la ruta de la señal analógica (52) al circuito de expulsión de fluido (20).
ES19750041T 2019-02-06 2019-07-31 Componente de impresión con circuito de memoria Active ES2924338T3 (es)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
PCT/US2019/016817 WO2020162920A1 (en) 2019-02-06 2019-02-06 Communicating print component
PCT/US2019/016725 WO2020162887A1 (en) 2019-02-06 2019-02-06 Multiple circuits coupled to an interface
PCT/US2019/044520 WO2020162972A1 (en) 2019-02-06 2019-07-31 Print component with memory circuit

Publications (1)

Publication Number Publication Date
ES2924338T3 true ES2924338T3 (es) 2022-10-06

Family

ID=67544483

Family Applications (1)

Application Number Title Priority Date Filing Date
ES19750041T Active ES2924338T3 (es) 2019-02-06 2019-07-31 Componente de impresión con circuito de memoria

Country Status (15)

Country Link
US (6) US11453212B2 (es)
EP (6) EP4223541A3 (es)
JP (2) JP7213360B2 (es)
KR (2) KR102667043B1 (es)
CN (4) CN113412197B (es)
AU (4) AU2019428188B2 (es)
BR (4) BR112021014778A2 (es)
CA (4) CA3126914A1 (es)
CL (2) CL2021001879A1 (es)
ES (1) ES2924338T3 (es)
IL (2) IL284655B2 (es)
MX (4) MX2021008849A (es)
PL (1) PL3710274T3 (es)
SA (1) SA521422685B1 (es)
WO (4) WO2020162972A1 (es)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2019428181B2 (en) 2019-02-06 2023-11-16 Hewlett-Packard Development Company, L.P. Data packets comprising random numbers for controlling fluid dispensing devices
EP4223541A3 (en) 2019-02-06 2023-08-16 Hewlett-Packard Development Company, L.P. Print component with memory circuit
MX2021008895A (es) 2019-02-06 2021-08-19 Hewlett Packard Development Co Componente de impresion de comunicacion.
CN113316518B (zh) 2019-02-06 2022-10-14 惠普发展公司,有限责任合伙企业 流体分配设备部件及其形成方法、以及流体分配系统
US11787173B2 (en) 2019-02-06 2023-10-17 Hewlett-Packard Development Company, L.P. Print component with memory circuit
MX2021009121A (es) * 2019-02-06 2021-09-08 Hewlett Packard Development Co Componente de impresion con conjunto de memoria usando se?al intermitente de reloj.
AU2019428638B2 (en) 2019-02-06 2023-11-09 Hewlett-Packard Development Company, L.P. Integrated circuit with address drivers for fluidic die
IL284504B2 (en) * 2019-02-06 2024-09-01 Hewlett Packard Development Co Ring for print head
CN113412191B (zh) 2019-02-06 2022-10-14 惠普发展公司,有限责任合伙企业 流体喷射设备
US11407218B2 (en) 2019-02-06 2022-08-09 Hewlett-Packard Development Company, L.P. Identifying random bits in control data packets
EP4366952A1 (en) * 2021-07-06 2024-05-15 Hewlett-Packard Development Company, L.P. Integrated circuits including first and second power supply nodes for writing and reading memory cells

Family Cites Families (103)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6111845A (ja) * 1984-06-27 1986-01-20 Nec Corp 印字デ−タ制御装置
JPH0671875A (ja) 1992-06-30 1994-03-15 Fuji Xerox Co Ltd インクジェット記録装置
US6116714A (en) 1994-03-04 2000-09-12 Canon Kabushiki Kaisha Printing head, printing method and apparatus using same, and apparatus and method for correcting said printing head
JPH08127162A (ja) 1994-11-02 1996-05-21 Hitachi Ltd 画像プリンタ
JP2702426B2 (ja) 1994-12-16 1998-01-21 日本電気データ機器株式会社 サーマルヘッド装置
CA2168994C (en) 1995-03-08 2000-01-18 Juan J. Becerra Method and apparatus for interleaving pulses in a liquid recorder
US5625603A (en) 1995-06-07 1997-04-29 Sgs-Thomson Microelectronics, Inc. Integrated circuit with unequally-sized, paired memory coupled to odd number of input/output pads
US6022094A (en) 1995-09-27 2000-02-08 Lexmark International, Inc. Memory expansion circuit for ink jet print head identification circuit
US5745409A (en) * 1995-09-28 1998-04-28 Invox Technology Non-volatile memory with analog and digital interface and storage
DE69601927T2 (de) 1995-11-21 1999-09-09 Citizen Watch Co. Ansteuerungsverfahren und -vorrichtung für einen tintenstrahldrucker
JPH1018953A (ja) * 1996-07-03 1998-01-20 Ngk Spark Plug Co Ltd 内燃機関の燃焼状態検出装置
US5942900A (en) 1996-12-17 1999-08-24 Lexmark International, Inc. Method of fault detection in ink jet printhead heater chips
US6672706B2 (en) 1997-07-15 2004-01-06 Silverbrook Research Pty Ltd Wide format pagewidth inkjet printer
JPH11207948A (ja) 1997-11-14 1999-08-03 Canon Inc 記録装置及び記録制御方法
US6038166A (en) 1998-04-01 2000-03-14 Invox Technology High resolution multi-bit-per-cell memory
JPH11341347A (ja) * 1998-05-11 1999-12-10 Newcore Technol Inc 信号変換処理装置
US6208542B1 (en) 1998-06-30 2001-03-27 Sandisk Corporation Techniques for storing digital data in an analog or multilevel memory
US6154157A (en) * 1998-11-25 2000-11-28 Sandisk Corporation Non-linear mapping of threshold voltages for analog/multi-level memory
US6938976B2 (en) 1999-06-16 2005-09-06 Eastman Kodak Company Printer and method therefor adapted to sense data uniquely associated with a consumable loaded into the printer
WO2002004219A1 (en) 2000-06-30 2002-01-17 Silverbrook Research Pty Ltd Controlling the timing of printhead nozzle firing
JP4081963B2 (ja) 2000-06-30 2008-04-30 セイコーエプソン株式会社 記憶装置および記憶装置に対するアクセス方法
EP1250233A1 (en) 2001-01-09 2002-10-23 Encad, Inc. Ink jet printhead quality management system and method
JP4304868B2 (ja) 2001-02-05 2009-07-29 コニカミノルタホールディングス株式会社 メモリ装置を有する画像形成装置及び判断処理方法
US6616260B2 (en) 2001-05-25 2003-09-09 Hewlett-Packard Development Company, L.P. Robust bit scheme for a memory of a replaceable printer component
US7510255B2 (en) 2001-08-30 2009-03-31 Seiko Epson Corporation Device and method for detecting temperature of head driver IC for ink jet printer
JP2004050637A (ja) 2002-07-19 2004-02-19 Canon Inc インクジェットヘッド用基板、インクジェットヘッド及び該インクジェットヘッドを備えたインクジェット記録装置
TW536479B (en) 2002-09-05 2003-06-11 Benq Corp Inkjet printer using thermal sensing elements to identify different types of cartridges
KR100495667B1 (ko) 2003-01-13 2005-06-16 삼성전자주식회사 아날로그/디지털 입력 모드를 제공하는 입출력 버퍼
US7311385B2 (en) 2003-11-12 2007-12-25 Lexmark International, Inc. Micro-fluid ejecting device having embedded memory device
JP4262070B2 (ja) 2003-12-02 2009-05-13 キヤノン株式会社 記録ヘッドの素子基体、記録ヘッド及び記録ヘッドの制御方法
TWI243990B (en) 2003-12-26 2005-11-21 Ind Tech Res Inst Printer, inkjet print head, identification circuit of inkjet print head and identification method thereof
MXPA04012681A (es) 2003-12-26 2005-07-01 Canon Kk Recipiente para liquido y sistema de suministro de liquido.
US7267417B2 (en) 2004-05-27 2007-09-11 Silverbrook Research Pty Ltd Printer controller for supplying data to one or more printheads via serial links
CN100548683C (zh) 2004-05-27 2009-10-14 佳能株式会社 打印头基板、打印头、头盒和打印设备
US7328956B2 (en) 2004-05-27 2008-02-12 Silverbrook Research Pty Ltd Printer comprising a printhead and at least two printer controllers connected to a common input of the printhead
KR100694053B1 (ko) 2004-07-30 2007-03-12 삼성전자주식회사 잉크젯 프린터의 프린트 헤드 구동 장치 및 이에 적합한반도체 회로 기판
US7413272B2 (en) 2004-11-04 2008-08-19 Applied Materials, Inc. Methods and apparatus for precision control of print head assemblies
US7365387B2 (en) 2006-02-23 2008-04-29 Hewlett-Packard Development Company, L.P. Gate-coupled EPROM cell for printhead
CN101064187A (zh) 2006-04-27 2007-10-31 松下电器产业株式会社 半导体集成电路装置
US7613661B2 (en) 2006-08-02 2009-11-03 Pitney Bowes Inc. Method and system for detecting duplicate printing of indicia in a metering system
US7425047B2 (en) 2006-10-10 2008-09-16 Silverbrook Research Pty Ltd Printhead IC compatible with mutally incompatible print engine controllers
US7719901B2 (en) * 2007-06-05 2010-05-18 Micron Technology, Inc. Solid state memory utilizing analog communication of data values
US20090040286A1 (en) 2007-08-08 2009-02-12 Tan Theresa Joy L Print scheduling in handheld printers
DK2209645T3 (da) 2007-11-14 2013-05-13 Hewlett Packard Development Co Inkjet print-hoved med delte datalinjer
EP2263146B3 (en) 2008-03-14 2018-09-05 Hewlett-Packard Development Company, L.P. Secure access to fluid cartridge memory
US7815273B2 (en) 2008-04-01 2010-10-19 Hewlett-Packard Development Company, L.P. Fluid ejection device
US7768832B2 (en) 2008-04-07 2010-08-03 Micron Technology, Inc. Analog read and write paths in a solid state memory device
US20090265596A1 (en) 2008-04-22 2009-10-22 Mediatek Inc. Semiconductor devices, integrated circuit packages and testing methods thereof
JP5647822B2 (ja) 2009-07-24 2015-01-07 ローム株式会社 サーマルプリントヘッド、サーマルプリンタおよびプリンタシステム
US8516304B2 (en) 2009-08-18 2013-08-20 Lexmark International, Inc. Integrated circuit including a programmable logic analyzer with enhanced analyzing and debugging capabilities and a method therefor
BRPI1004997A2 (pt) 2009-11-11 2013-02-26 Seiko Epson Corp dispositivo eletrânico e mÉtodo de controle do mesmo
WO2011127183A2 (en) 2010-04-07 2011-10-13 Intellipaper , Llc Memomy programming methods and memory programming devices
JP5678290B2 (ja) 2010-04-27 2015-02-25 株式会社デュプロ インクジェット記録装置
JP5737966B2 (ja) 2011-01-25 2015-06-17 キヤノン株式会社 液体吐出ヘッドおよび液体吐出ヘッドの製造方法
EP2726296B1 (en) 2011-07-01 2018-09-05 Hewlett-Packard Development Company, L.P. Method and apparatus to regulate temperature of printheads
JP5410486B2 (ja) 2011-09-21 2014-02-05 富士フイルム株式会社 液体吐出ヘッド、液体吐出装置及び液体吐出ヘッドの異常検知方法
WO2013048376A1 (en) 2011-09-27 2013-04-04 Hewlett-Packard Development Company, L.P. Circuit that selects eproms individually and in parallel
KR101787183B1 (ko) 2011-09-30 2017-10-18 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. 인증 시스템 및 방법
US8882217B2 (en) 2011-10-27 2014-11-11 Hewlett-Packard Development Company, L.P. Printhead assembly including memory elements
TWI461959B (zh) 2012-04-26 2014-11-21 Issc Technologies Corp 輸出輸入介面裝置
ES2707071T3 (es) 2012-08-30 2019-04-02 Hewlett Packard Development Co Componente de impresión reemplazable con código de identidad de fábrica
RU2635080C2 (ru) 2012-11-30 2017-11-08 Хьюлетт-Паккард Дивелопмент Компани, Л.П. Устройство выброса текучей среды со встроенным датчиком уровня чернил
US9224480B2 (en) 2013-02-27 2015-12-29 Texas Instruments Incorporated Dual-function read/write cache for programmable non-volatile memory
WO2014133534A1 (en) 2013-02-28 2014-09-04 Hewlett-Packard Development Company, L.P. Print head bit information mapping
FI124954B (fi) 2013-04-30 2015-04-15 Outotec Oyj Menetelmä kultaa sisältävän liuoksen valmistamiseksi ja prosessijärjestely kullan ja hopean talteenottamiseksi
US8888226B1 (en) 2013-06-25 2014-11-18 Hewlett-Packard Development Company, L.P. Crack detection circuits for printheads
US9889664B2 (en) 2013-09-20 2018-02-13 Hewlett-Packard Development Company, L.P. Molded printhead structure
EP3057795A1 (en) * 2013-10-15 2016-08-24 Hewlett-Packard Development Company, L.P. Authentication value for print head die based on analog device electrical characteristics
US9919524B2 (en) 2013-11-27 2018-03-20 Hewlett-Packard Development Company, L.P. Printhead with bond pad surrounded by dam
WO2015102639A1 (en) 2014-01-03 2015-07-09 Hewlett-Packard Development Company, Lp Fluid ejection device with integrated ink level sensors
EP3236471A3 (en) 2014-01-31 2018-01-17 Hewlett-Packard Development Company, L.P. Three-dimensional addressing for erasable programmable read only memory
US9196373B2 (en) * 2014-02-26 2015-11-24 Sandisk 3D Llc Timed multiplex sensing
US9953991B2 (en) 2014-03-14 2018-04-24 Hewlett-Packard Development Company, L.P. EPROM cell with modified floating gate
JP6369191B2 (ja) * 2014-07-18 2018-08-08 セイコーエプソン株式会社 回路装置、電子機器、移動体及び無線通信システム
EP3456542B1 (en) 2014-10-29 2020-04-01 Hewlett-Packard Development Company, L.P. Printhead die
US9472288B2 (en) 2014-10-29 2016-10-18 Hewlett-Packard Development Company, L.P. Mitigating parasitic current while programming a floating gate memory array
WO2016068927A1 (en) 2014-10-30 2016-05-06 Hewlett-Packard Development Company, L.P. Printhead with a number of shared enclosed selectors
CN107073949B (zh) 2014-10-30 2019-03-26 惠普发展公司,有限责任合伙企业 打印头感测室循环
GB2533967B (en) 2015-01-12 2021-08-25 Advanced Risc Mach Ltd Adapting the usage configuration of integrated circuit input-output pads
PL3293009T3 (pl) * 2015-01-30 2021-12-13 Hewlett-Packard Development Company, L.P. Wykrywanie pęknięć dla głowicy z wieloma matrycami głowicy drukującej
JP6430858B2 (ja) 2015-02-27 2018-11-28 理想科学工業株式会社 基板接続システム及びインクジェット記録装置
US9493002B2 (en) 2015-04-10 2016-11-15 Funai Electric Co., Ltd. Printhead condition detection system
WO2016167763A1 (en) 2015-04-15 2016-10-20 Hewlett-Packard Development Company, L.P. Printheads with high dielectric eprom cells
WO2016175853A1 (en) 2015-04-30 2016-11-03 Hewlett-Packard Development Company, L.P. Printer fluid impedance sensing in a printhead
WO2017065743A1 (en) 2015-10-13 2017-04-20 Hewlett-Packard Development Company, L.P. Printhead with s-shaped die
CN106685425B (zh) 2015-11-11 2021-06-29 国民技术股份有限公司 一种音频信号处理装置及其模拟前端电路
CN109152831A (zh) 2015-12-29 2019-01-04 安口生物公司 贝伐珠单抗的缓冲制剂
WO2017189009A1 (en) 2016-04-29 2017-11-02 Hewlett-Packard Development Company, L.P. Printing apparatus and methods for detecting fluid levels
KR101907028B1 (ko) 2016-07-06 2018-10-11 주식회사 유엑스팩토리 아날로그 디지털 인터페이스 sram 구조
WO2018017066A1 (en) 2016-07-19 2018-01-25 Hewlett-Packard Development Company, L.P. Fluid level sensors
US10044360B2 (en) 2016-08-16 2018-08-07 Microchip Technology Incorporated ADC controller with temporal separation
MX2019002357A (es) 2016-09-01 2019-09-26 Hs Mfg Group Llc Métodos para la derivación biológica de superficies celulósicas.
US10800168B2 (en) 2016-10-06 2020-10-13 Hewlett-Packard Development Company, L.P. Input control signals propagated over signal paths
HUE058193T2 (hu) 2017-01-31 2022-07-28 Hewlett Packard Development Co Memóriabankok és kiválasztási regiszterek elhelyezése
WO2018156617A2 (en) 2017-02-22 2018-08-30 The Regents Of The University Of Michigan Compositions and methods for delivery of polymer / biomacromolecule conjugates
WO2018156171A1 (en) 2017-02-27 2018-08-30 Hewlett-Packard Development Company, L.P. Nozzle sensor evaluation
US11117368B2 (en) 2017-04-14 2021-09-14 Hewlett-Packard Development Company, L.P. Fluidic die
DK3758941T3 (da) 2017-07-06 2021-06-21 Hewlett Packard Development Co Selektorer til dyser og hukommelseselementer
DE112017007727T5 (de) 2017-07-06 2020-03-19 Hewlett-Packard Development Company, L.P. Decoder für speicher von fluidausstossvorrichtungen
WO2019017867A1 (en) 2017-07-17 2019-01-24 Hewlett-Packard Development Company, L.P. FLUIDIC MATRIX
US10692570B2 (en) * 2018-07-11 2020-06-23 Sandisk Technologies Llc Neural network matrix multiplication in memory cells
EP4223541A3 (en) 2019-02-06 2023-08-16 Hewlett-Packard Development Company, L.P. Print component with memory circuit
CN113316518B (zh) 2019-02-06 2022-10-14 惠普发展公司,有限责任合伙企业 流体分配设备部件及其形成方法、以及流体分配系统

Also Published As

Publication number Publication date
KR20210104153A (ko) 2021-08-24
EP4046802B1 (en) 2023-11-29
CN113412197A (zh) 2021-09-17
WO2020162972A1 (en) 2020-08-13
EP3710274B1 (en) 2022-06-01
EP4223541A2 (en) 2023-08-09
US11780222B2 (en) 2023-10-10
BR112021014728A2 (pt) 2021-09-28
CN113302062A (zh) 2021-08-24
EP3710273A1 (en) 2020-09-23
AU2019428188B2 (en) 2023-05-04
CA3126920C (en) 2024-05-28
KR102667043B1 (ko) 2024-05-20
AU2019428071B2 (en) 2023-01-19
AU2019428071A1 (en) 2021-09-23
IL284654B1 (en) 2024-01-01
JP7213360B2 (ja) 2023-01-26
CA3126913C (en) 2023-11-07
MX2021009125A (es) 2021-09-21
CN113382873A (zh) 2021-09-10
CA3126920A1 (en) 2020-08-13
JP2022517409A (ja) 2022-03-08
EP3710274A1 (en) 2020-09-23
CA3126914A1 (en) 2020-08-13
IL284654B2 (en) 2024-05-01
IL284655A (en) 2021-08-31
CN113382873B (zh) 2023-01-03
EP4223541A3 (en) 2023-08-16
IL284654A (en) 2021-08-31
IL284655B2 (en) 2024-09-01
SA521422685B1 (ar) 2024-01-10
MX2021008849A (es) 2021-09-08
WO2020162971A1 (en) 2020-08-13
US11590752B2 (en) 2023-02-28
CN113382874B (zh) 2022-12-06
AU2019428241B2 (en) 2023-03-09
WO2020162969A1 (en) 2020-08-13
CA3126913A1 (en) 2020-08-13
US20210213730A1 (en) 2021-07-15
AU2019428305B2 (en) 2023-01-19
MX2021008897A (es) 2021-08-19
US11491782B2 (en) 2022-11-08
CN113412197B (zh) 2022-10-18
AU2019428188A1 (en) 2021-09-30
CL2021001879A1 (es) 2022-02-11
EP3710271A1 (en) 2020-09-23
EP3710272B1 (en) 2024-11-13
JP7146101B2 (ja) 2022-10-03
BR112021015327A2 (pt) 2021-10-05
US12030312B2 (en) 2024-07-09
EP3710273B1 (en) 2023-04-19
US20210237434A1 (en) 2021-08-05
BR112021015360A2 (pt) 2021-10-05
PL3710274T3 (pl) 2022-09-12
CN113302062B (zh) 2023-03-28
WO2020162970A1 (en) 2020-08-13
EP4046802A1 (en) 2022-08-24
US20210206164A1 (en) 2021-07-08
IL284655B1 (en) 2024-05-01
US20230034348A1 (en) 2023-02-02
CL2021001962A1 (es) 2022-03-18
EP3710271B1 (en) 2023-05-31
US11453212B2 (en) 2022-09-27
CN113382874A (zh) 2021-09-10
JP2022517634A (ja) 2022-03-09
US20210316550A1 (en) 2021-10-14
AU2019428241A1 (en) 2021-09-23
BR112021014778A2 (pt) 2021-10-05
KR20210110663A (ko) 2021-09-08
CA3126915A1 (en) 2020-08-13
AU2019428305A1 (en) 2021-09-16
MX2021009110A (es) 2021-09-14
US11498326B2 (en) 2022-11-15
EP3710272A1 (en) 2020-09-23
US20230382105A1 (en) 2023-11-30

Similar Documents

Publication Publication Date Title
ES2924338T3 (es) Componente de impresión con circuito de memoria
US11787173B2 (en) Print component with memory circuit
RU2778211C1 (ru) Печатающий компонент со схемой памяти