KR20130079093A - Semiconductor package having redistribution layer - Google Patents
Semiconductor package having redistribution layer Download PDFInfo
- Publication number
- KR20130079093A KR20130079093A KR1020120054414A KR20120054414A KR20130079093A KR 20130079093 A KR20130079093 A KR 20130079093A KR 1020120054414 A KR1020120054414 A KR 1020120054414A KR 20120054414 A KR20120054414 A KR 20120054414A KR 20130079093 A KR20130079093 A KR 20130079093A
- Authority
- KR
- South Korea
- Prior art keywords
- pads
- redistribution
- rewiring
- chip
- semiconductor chip
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/0212—Auxiliary members for bonding areas, e.g. spacers
- H01L2224/02122—Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
- H01L2224/02163—Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
- H01L2224/02165—Reinforcing structures
- H01L2224/02166—Collar structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04042—Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/45124—Aluminium (Al) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/4813—Connecting within a semiconductor or solid-state body, i.e. fly wire, bridge wire
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48145—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
- H01L2224/48147—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked with an intermediate bond, e.g. continuous wire daisy chain
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06562—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking at least one device in the stack being rotated or offset
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Semiconductor Integrated Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Description
본 발명은 다수의 반도체 칩들을 갖는 반도체 패키지에 관한 것이다.The present invention relates to a semiconductor package having a plurality of semiconductor chips.
다수의 반도체 칩들을 탑재하면서 고속동작 특성을 갖는 반도체 패키지를 구현하기 위한 다양한 방법들이 연구되고 있다.Various methods for implementing a semiconductor package having high-speed operation characteristics while mounting a plurality of semiconductor chips have been researched.
본 발명이 해결하려는 과제는, 신호 전달 경로를 단축하고 크기를 축소하면서 다수의 반도체 칩들을 탑재할 수 있는 반도체 패키지를 제공하는 데 있다.SUMMARY OF THE INVENTION It is an object of the present invention to provide a semiconductor package capable of shortening a signal transmission path and reducing the size thereof and mounting a plurality of semiconductor chips thereon.
본 발명이 해결하려는 과제들은 이상에서 언급한 과제로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당 업자에게 명확하게 이해될 수 있을 것이다.The problems to be solved by the present invention are not limited to the above-mentioned problems, and other matters not mentioned can be clearly understood by those skilled in the art from the following description.
상기 과제를 달성하기 위하여 본 발명 기술적 사상의 실시 예들은, 반도체 패키지를 제공한다. 상기 반도체 패키지는 기판 상에 탑재되고 데이터 패드들 및 전원 패드들을 갖는 다수의 제1 반도체 칩들을 포함한다. 상기 제1 반도체 칩들 중 최상층 제1 반도체 칩 상에 다수의 재배선 패턴들 및 다수의 재배선 패드들을 갖는 상부 배선 층이 형성된다. 상기 최상층 제1 반도체 칩 상에 상기 데이터 패드들에 가깝게 제2 반도체 칩이 탑재된다. 상기 데이터 패드들 및 상기 제2 반도체 칩 사이에 제1 도전성 접속들이 형성된다. 상기 제2 반도체 칩 및 상기 기판 사이에 제2 도전성 접속들이 형성된다. 상기 재배선 패턴들은 동일한 레벨에 배치되고 서로 중첩되지 않는다. 상기 제1 반도체 칩들의 상기 데이터 패드들은 상기 제1 도전성 접속들, 상기 제2 반도체 칩, 상기 재배선 패턴들, 상기 재배선 패드들, 및 상기 제2 도전성 접속들을 경유하여 상기 기판에 전기적으로 접속된다.In order to achieve the above object, embodiments of the technical idea of the present invention provide a semiconductor package. The semiconductor package includes a plurality of first semiconductor chips mounted on a substrate and having data pads and power supply pads. An upper wiring layer having a plurality of rewiring patterns and a plurality of rewiring pads is formed on the uppermost first semiconductor chip among the first semiconductor chips. And a second semiconductor chip is mounted on the uppermost first semiconductor chip so as to be close to the data pads. First conductive connections are formed between the data pads and the second semiconductor chip. And second conductive connections are formed between the second semiconductor chip and the substrate. The rewiring patterns are arranged at the same level and are not overlapped with each other. Wherein the data pads of the first semiconductor chips are electrically connected to the substrate via the first conductive connections, the second semiconductor chip, the rewiring patterns, the rewiring pads, and the second conductive connections. do.
상기 재배선 패드들 중 적어도 하나는 상기 최상층 제1 반도체 칩의 상기 데이터 패드들 중 하나에 직접적으로 접촉될 수 있다.At least one of the rewiring pads may be in direct contact with one of the data pads of the uppermost first semiconductor chip.
상기 제2 반도체 칩은 상기 데이터 패드들에 상대적으로 가깝고 상기 전원 패드들에 상대적으로 멀리 떨어지도록 탑재될 수 있다.The second semiconductor chip may be mounted so as to be relatively close to the data pads and relatively far from the power pads.
상기 제1 반도체 칩들 및 상기 제2 반도체 칩 사이의 제1 전기적 접속 경로는 상기 제2 반도체 칩 및 상기 기판 사이의 제2 전기적 접속 경로보다 짧을 수 있다.The first electrical connection path between the first semiconductor chips and the second semiconductor chip may be shorter than the second electrical connection path between the second semiconductor chip and the substrate.
상기 상부 배선 층은 상기 제1 반도체 칩들의 상기 데이터 패드들 및 상기 제2 반도체 칩 사이에 형성된 제1 재배선 패턴들을 포함할 수 있다. 상기 상부 배선 층은 상기 제2 반도체 칩 및 상기 기판 사이에 형성된 제2 재배선 패턴들을 포함할 수 있다. 상기 제1 재배선 패턴들은 상기 제2 재배선 패턴들보다 짧을 수 있다. 상기 제1 반도체 칩들의 상기 데이터 패드들은 상기 제1 도전성 접속들, 상기 제1 재배선 패턴들, 상기 제2 반도체 칩, 상기 제2 재배선 패턴들, 및 상기 제2 도전성 접속들을 순차적으로 경유하여 상기 기판에 접속될 수 있다.The upper wiring layer may include first rewiring patterns formed between the data pads of the first semiconductor chips and the second semiconductor chip. The upper wiring layer may include second wiring patterns formed between the second semiconductor chip and the substrate. The first rewiring patterns may be shorter than the second rewiring patterns. The data pads of the first semiconductor chips sequentially pass through the first conductive connections, the first rewiring patterns, the second semiconductor chip, the second rewiring patterns, and the second conductive connections And may be connected to the substrate.
상기 상부 배선 층은 상기 제1 반도체 칩들의 상기 데이터 패드들 및 상기 제2 반도체 칩 사이에 형성된 제1 재배선 패드들을 포함할 수 있다. 상기 상부 배선 층은 상기 제2 반도체 칩 및 상기 기판 사이에 형성된 재배선 패턴들을 포함할 수 있다. 상기 상부 배선 층은 상기 재배선 패턴들의 양단들에 형성된 제2 및 제3 재배선 패드들을 포함할 수 있다. 상기 제2 반도체 칩은 상기 제1 재배선 패드들에 가까울 수 있다. 상기 제2 도전성 접속들은 상기 제3 재배선 패드들에 접속될 수 있다. 상기 제1 반도체 칩들의 상기 데이터 패드들은 상기 제1 재배선 패드들, 상기 제2 반도체 칩, 상기 제2 재배선 패드들, 상기 재배선 패턴들, 상기 제3 재배선 패드들, 및 상기 제2 도전성 접속들을 순차적으로 경유하여 상기 기판에 접속될 수 있다.The upper wiring layer may include first rewiring pads formed between the data pads of the first semiconductor chips and the second semiconductor chip. The upper wiring layer may include redistribution patterns formed between the second semiconductor chip and the substrate. The upper wiring layer may include second and third rewiring pads formed at both ends of the rewiring patterns. The second semiconductor chip may be close to the first redistribution pads. The second conductive connections may be connected to the third rewiring pads. Wherein the data pads of the first semiconductor chips are electrically connected to the first rewiring pads, the second semiconductor chip, the second rewiring pads, the rewiring patterns, the third rewiring pads, And may be connected to the substrate sequentially through the conductive connections.
상기 재배선 패드들 사이에 형성된 제3 도전성 접속을 포함할 수 있다. 상기 제3 도전성 접속은 상기 재배선 패턴들 중 적어도 하나의 상부를 가로지를 수 있다. 상기 제3 도전성 접속은 상기 재배선 패턴들과 떨어질 수 있다. 상기 제3 도전성 접속은 본딩 와이어(bonding wire), 빔 리드(beam lead), 또는 도전성 테이프(conductive tape)를 포함할 수 있다.And a third conductive connection formed between the rewiring pads. The third conductive connection may traverse the top of at least one of the redistribution patterns. The third conductive connection may be separated from the rewiring patterns. The third conductive connection may include a bonding wire, a beam lead, or a conductive tape.
상기 상부 배선 층은 상기 최상층 제1 반도체 칩 상을 부분적으로 덮을 수 있다. 상기 최상층 제1 반도체 칩 및 상기 제2 반도체 칩 사이에는 상기 상부 배선 층이 없을 수 있다.The upper wiring layer may partly cover the uppermost first semiconductor chip. The upper wiring layer may be absent between the uppermost first semiconductor chip and the second semiconductor chip.
상기 제1 반도체 칩들의 상기 데이터 패드들은 모두 상기 제2 반도체 칩, 상기 재배선 패드들, 상기 재배선 패턴들, 및 상기 제2 도전성 접속들을 순차적으로 경유하여 상기 기판에 전기적으로 접속될 수 있다.The data pads of the first semiconductor chips may all be electrically connected to the substrate sequentially through the second semiconductor chip, the rewiring pads, the rewiring patterns, and the second conductive connections.
상기 기판은 기판 내부 배선들을 포함할 수 있다. 상기 기판 내부 배선들의 각각은 상기 제1 반도체 칩들의 상기 전원 패드들 또는 상기 제2 반도체 칩에 접속될 수 있다.The substrate may include inter-substrate interconnects. Each of the wiring lines inside the substrate may be connected to the power supply pads of the first semiconductor chips or the second semiconductor chip.
상기 기판 내에 상기 제1 반도체 칩들의 상기 데이터 패드들 및 상기 제2 반도체 칩 사이를 연결하기 위한 배선은 없는 것일 수 있다.And there is no wiring for connecting between the data pads of the first semiconductor chips and the second semiconductor chip in the substrate.
상기 제2 반도체 칩은 장축 및 단축의 길이 비율이 1.2 이하일 수 있다.The length ratio of the major axis and the minor axis of the second semiconductor chip may be 1.2 or less.
상기 제1 반도체 칩들의 상기 전원 패드들은 상기 제2 반도체 칩을 경유하지 않고 상기 기판에 직접적으로 접속될 수 있다.The power supply pads of the first semiconductor chips can be directly connected to the substrate without passing through the second semiconductor chip.
상기 제2 반도체 칩에 접속된 버퍼 칩을 포함할 수 있다.And a buffer chip connected to the second semiconductor chip.
상기 버퍼 칩은 상기 상부 배선 층 상에 형성될 수 있다.The buffer chip may be formed on the upper wiring layer.
상기 상부 배선 층은 상기 제1 반도체 칩들의 상기 데이터 패드들 및 상기 제2 반도체 칩 사이에 형성된 제1 재배선 패턴들을 포함할 수 있다. 상기 상부 배선 층은 상기 제2 반도체 칩 및 상기 기판 사이에 형성된 제2 재배선 패턴들을 포함할 수 있다. 상기 상부 배선 층은 상기 제2 반도체 칩 및 상기 버퍼 칩 사이에 형성된 제3 재배선 패턴들을 포함할 수 있다. 상기 버퍼 칩은 상기 제3 재배선 패턴들을 경유하여 상기 제2 반도체 칩에 접속될 수 있다.The upper wiring layer may include first rewiring patterns formed between the data pads of the first semiconductor chips and the second semiconductor chip. The upper wiring layer may include second wiring patterns formed between the second semiconductor chip and the substrate. The upper wiring layer may include third wiring patterns formed between the second semiconductor chip and the buffer chip. The buffer chip may be connected to the second semiconductor chip via the third rewiring patterns.
상기 제1 반도체 칩들 중 일부는 제1 방향으로 순차적으로 오프셋 정렬되어 제1 칩 스택(chip stack)을 구성할 수 있다. 상기 제1 반도체 칩들 중 다른 일부는 상기 제1 칩 스택 상에 상기 제1 방향과 다른 제2 방향으로 순차적으로 오프셋 정렬되어 제2 칩 스택을 구성할 수 있다. 상기 제1 칩 스택 및 상기 제2 칩 스택 사이에 중간 배선 층이 형성될 수 있다. 상기 제1 칩 스택에 포함된 상기 제1 반도체 칩들은 상기 중간 배선 층을 경유하여 상기 상부 배선 층에 전기적으로 접속될 수 있다.Some of the first semiconductor chips may be sequentially offset aligned in a first direction to form a first chip stack. Another portion of the first semiconductor chips may be sequentially offset aligned in a second direction different from the first direction on the first chip stack to form a second chip stack. An intermediate wiring layer may be formed between the first chip stack and the second chip stack. The first semiconductor chips included in the first chip stack may be electrically connected to the upper wiring layer via the intermediate wiring layer.
또한, 본 발명 기술적 사상의 실시 예들은, 다른 반도체 패키지를 제공한다. 상기 반도체 패키지는 기판 상에 탑재되고 데이터 패드들 및 전원 패드들을 갖는 다수의 제1 반도체 칩들을 포함한다. 상기 제1 반도체 칩들 중 최상층 제1 반도체 칩 상에 상부 배선 층이 형성된다. 상기 상부 배선 층은 다수의 제1 및 제2 재배선 패드들, 상기 제1 재배선 패드들 및 상기 제2 재배선 패드들 사이의 제1 재배선 패턴들, 다수의 제3 및 제4 재배선 패드들, 상기 제3 재배선 패드들 및 상기 제4 재배선 패드들 사이의 제2 재배선 패턴들, 다수의 제5 및 제6 재배선 패드들, 상기 제5 재배선 패드들 및 상기 제6 재배선 패드들 사이의 제3 재배선 패턴들, 다수의 제7 및 제8 재배선 패드들, 및 상기 제7 재배선 패드들 및 상기 제8 재배선 패드들 사이의 제4 재배선 패턴들을 포함한다. 상기 제1 재배선 패드들은 상기 최상층 제1 반도체 칩의 상기 데이터 패드들에 접촉된다. 상기 상부 배선 층 상에 제2 반도체 칩이 탑재된다. 상기 제1 재배선 패드들 및 상기 데이터 패드들 사이에 제1 도전성 접속들이 형성된다. 상기 제2 재배선 패드들 및 상기 제2 반도체 칩 사이에 제2 도전성 접속들이 형성된다. 상기 제2 반도체 칩 및 상기 제3 재배선 패드들 사이에 제3 도전성 접속들이 형성된다. 상기 제4 재배선 패드들 및 상기 기판 사이에 제4 도전성 접속들이 형성된다. 상기 제2 반도체 칩 및 상기 제5 재배선 패드들 사이에 제5 도전성 접속들이 형성된다. 상기 제6 재배선 패드들 및 상기 제7 재배선 패드들 사이에 제6 도전성 접속들이 형성된다. 상기 제8 재배선 패드들 및 상기 기판 사이에 제7 도전성 접속들이 형성된다. 상기 제6 도전성 접속들은 본딩 와이어(bonding wire), 빔 리드(beam lead), 또는 도전성 테이프(conductive tape)를 포함한다. 상기 제1 재배선 패턴들 및 상기 제2 재배선 패턴들 중 적어도 하나는 상기 제6 재배선 패드들 및 상기 제7 재배선 패드들 사이에 배치된다. 상기 제6 도전성 접속들은 상기 제1 재배선 패턴들 및 상기 제2 재배선 패턴들과 떨어진다.In addition, embodiments of the inventive concept provide another semiconductor package. The semiconductor package includes a plurality of first semiconductor chips mounted on a substrate and having data pads and power supply pads. An upper wiring layer is formed on the uppermost first semiconductor chip among the first semiconductor chips. The upper wiring layer may include first and second rewiring patterns between the plurality of first rewiring pads, the first rewiring pads, and the second rewiring pads, a plurality of third rewiring lines, Pads, the second rewiring patterns between the third rewiring pads and the fourth rewiring pads, the plurality of fifth rewiring pads, the fifth rewiring pads, and the sixth rewiring pads, Third rewiring patterns between the rewiring pads, a plurality of seventh and eighth rewiring pads, and fourth rewiring patterns between the seventh rewiring pads and the eighth rewiring pads do. The first rewiring pads are in contact with the data pads of the uppermost first semiconductor chip. And the second semiconductor chip is mounted on the upper wiring layer. First conductive connections are formed between the first rewiring pads and the data pads. And second conductive connections are formed between the second rewiring pads and the second semiconductor chip. And third conductive connections are formed between the second semiconductor chip and the third rewiring pads. And fourth conductive connections are formed between the fourth rewiring pads and the substrate. And fifth conductive connections are formed between the second semiconductor chip and the fifth rewiring pads. Sixth conductive pads are formed between the sixth rewiring pads and the seventh rewiring pads. Seventh conductive connections are formed between the eighth rewiring pads and the substrate. The sixth conductive connections include a bonding wire, a beam lead, or a conductive tape. At least one of the first rewiring patterns and the second rewiring patterns is disposed between the sixth rewiring pads and the seventh rewiring pads. And the sixth conductive connections deviate from the first wiring patterns and the second wiring patterns.
이에 더하여, 본 발명 기술적 사상의 실시 예들은, 다른 반도체 패키지를 제공한다. 상기 반도체 패키지는 기판 상에 탑재되고 데이터 패드들 및 전원 패드들을 갖는 다수의 제1 반도체 칩들을 포함한다. 상기 제1 반도체 칩들 중 최상층 제1 반도체 칩 상을 부분적으로 덮는 상부 배선 층이 형성된다. 상기 상부 배선 층은 다수의 제1 재배선 패드들, 다수의 제2 재배선 패드들, 및 상기 제1 재배선 패드들 및 상기 제2 재배선 패드들 사이에 형성된 다수의 재배선 패턴들을 포함한다. 상기 최상층 제1 반도체 칩 상에 제2 반도체 칩이 형성된다. 상기 제1 반도체 칩들 사이에 상기 데이터 패드들에 접촉된 제1 도전성 접속들이 형성된다. 상기 제2 반도체 칩 및 상기 최상층 제1 반도체 칩의 상기 데이터 패드들 사이에 제2 도전성 접속들이 형성된다. 상기 제2 반도체 칩 및 상기 제1 재배선 패드들 사이에 제3 도전성 접속들이 형성된다. 상기 제2 재배선 패드들 및 상기 기판 사이에 제4 도전성 접속들이 형성된다. 상기 최상층 제1 반도체 칩 및 상기 제2 반도체 칩 사이에는 상기 상부 배선 층이 없다. 상기 제1 반도체 칩들의 상기 데이터 패드들은 상기 제1 도전성 접속들, 상기 제2 도전성 접속들, 상기 제2 반도체 칩, 상기 제3 도전성 접속들, 상기 제1 재배선 패드들, 상기 재배선 패턴들, 상기 제2 재배선 패드들, 및 상기 제4 도전성 접속들을 순차적으로 경유하여 상기 기판에 전기적으로 접속된다.In addition, embodiments of the inventive concept provide another semiconductor package. The semiconductor package includes a plurality of first semiconductor chips mounted on a substrate and having data pads and power supply pads. An upper wiring layer partially covering the uppermost first semiconductor chip of the first semiconductor chips is formed. The upper wiring layer includes a plurality of first rewiring pads, a plurality of second rewiring pads, and a plurality of rewiring patterns formed between the first rewiring pads and the second rewiring pads . And a second semiconductor chip is formed on the uppermost first semiconductor chip. First conductive contacts are formed between the first semiconductor chips in contact with the data pads. And second conductive connections are formed between the data pads of the second semiconductor chip and the top layer first semiconductor chip. Third conductive connections are formed between the second semiconductor chip and the first rewiring pads. And fourth conductive connections are formed between the second rewiring pads and the substrate. And the upper wiring layer is not provided between the uppermost first semiconductor chip and the second semiconductor chip. Wherein the data pads of the first semiconductor chips are electrically connected to the first conductive connections, the second conductive connections, the second semiconductor chip, the third conductive connections, the first rewiring pads, , The second rewiring pads, and the fourth conductive connections sequentially.
나아가서, 본 발명 기술적 사상의 실시 예들은, 다른 반도체 패키지를 제공한다. 상기 반도체 패키지는 기판 상에 탑재된 제1 반도체 칩을 포함한다. 상기 제1 반도체 칩 및 상기 기판을 연결하는 제1 도전성 접속이 형성된다. 상기 기판 상에 탑재되고, 상기 제1 반도체 칩과 같은 레벨에 위치한 지지대가 배치된다. 상기 지지대 및 상기 제1 반도체 칩 상에 탑재되고 데이터 패드들 및 전원 패드들을 갖는 다수의 제2 반도체 칩들이 제공된다. 상기 제2 반도체 칩들 중 최하층 제2 반도체 칩의 바닥표면에 형성되고 상기 지지대 및 상기 제1 반도체 칩 상에 부착된 접착 막이 배치된다. 상기 제2 반도체 칩들 중 최상층 제2 반도체 칩 상에 형성되고 상기 데이터 패드들에 전기적으로 접속된 상부 배선 층이 제공된다. 상기 데이터 패드들 및 상기 상부 배선 층 사이에 제2 도전성 접속이 형성된다. 상기 상부 배선 층 상에 탑재되고 상기 데이터 패드들에 가깝게 형성되며 상기 상부 배선 층에 전기적으로 접속된 제3 반도체 칩이 배치된다. 상기 제3 반도체 칩 및 상기 기판 사이에 제3 도전성 접속이 형성된다. 상기 제1 도전성 접속은 상기 접착 막의 내부를 통과한다. 상기 다수의 제2 반도체 칩들은 상기 데이터 패드들, 상기 제2 도전성 접속, 상기 상부 배선 층, 상기 제3 반도체 칩, 및 상기 제3 도전성 접속을 순차적으로 경유하여 상기 기판에 전기적으로 접속된다.Further, embodiments of the technical idea of the present invention provide another semiconductor package. The semiconductor package includes a first semiconductor chip mounted on a substrate. A first conductive connection connecting the first semiconductor chip and the substrate is formed. A support mounted on the substrate and positioned at the same level as the first semiconductor chip is disposed. A plurality of second semiconductor chips mounted on the support and the first semiconductor chip and having data pads and power supply pads are provided. An adhesion film formed on the bottom surface of the lowermost second semiconductor chip of the second semiconductor chips and attached to the support and the first semiconductor chip is disposed. An upper wiring layer formed on the second uppermost semiconductor chip of the second semiconductor chips and electrically connected to the data pads is provided. A second conductive connection is formed between the data pads and the upper wiring layer. And is mounted on the upper wiring layer and is formed close to the data pads And a third semiconductor chip electrically connected to the upper wiring layer is disposed. And a third conductive connection is formed between the third semiconductor chip and the substrate. The first conductive connection passes through the interior of the adhesive film. The plurality of second semiconductor chips are electrically connected to the substrate sequentially through the data pads, the second conductive connection, the upper wiring layer, the third semiconductor chip, and the third conductive connection.
상기 제3 반도체 칩 및 상기 데이터 패드들 사이의 전기적 접속 경로의 길이는 상기 제3 반도체 칩 및 상기 기판 사이의 전기적 접속 경로보다 짧을 수 있다.The length of the electrical connection path between the third semiconductor chip and the data pads is longer than the length of the electrical connection path between the third semiconductor chip and the substrate May be shorter than the electrical connection path.
상기 상부 배선 층은 제1 재배선 패턴, 상기 제1 재배선 패턴의 양단들에 접속된 제1 및 제2 재배선 패드들, 상기 제1 재배선 패턴과 떨어진 제2 재배선 패턴, 및 상기 제2 재배선 패턴의 양단들에 접속된 제3 및 제4 재배선 패드들을 포함할 수 있다. 상기 제2 도전성 접속의 일단은 상기 제1 재배선 패드에 접촉될 수 있다. 상기 제2 재배선 패드는 상기 제3 반도체 칩에 전기적으로 접속될 수 있다. 상기 제3 도전성 접속의 일단은 상기 제4 재배선 패드에 접촉될 수 있다. 상기 제3 재배선 패드는 상기 제3 반도체 칩에 전기적으로 접속될 수 있다. 상기 제2 재배선 패드 및 상기 제3 반도체 칩 사이에 제4 도전성 접속이 형성될 수 있다. 상기 제3 재배선 패드 및 상기 제3 반도체 칩 사이에 제5 도전성 접속이 형성될 수 있다.Wherein the upper wiring layer includes a first rewiring pattern, first and second rewiring pads connected to both ends of the first rewiring pattern, a second rewiring pattern spaced apart from the first rewiring pattern, And a third and fourth rewiring pads connected to both ends of the second rewiring pattern. One end of the second conductive connection may be in contact with the first rewiring pad. And the second rewiring pad may be electrically connected to the third semiconductor chip. One end of the third conductive connection may be in contact with the fourth rewiring pad. And the third rewiring pad may be electrically connected to the third semiconductor chip. And a fourth conductive connection may be formed between the second rewiring pad and the third semiconductor chip. And a fifth conductive connection may be formed between the third rewiring pad and the third semiconductor chip.
상기 상부 배선 층은 제1 재배선 패드, 상기 제1 재배선 패드와 떨어진 제2 재배선 패턴, 및 상기 제2 재배선 패턴의 양단들에 접속된 제3 및 제4 재배선 패드들을 포함할 수 있다. 상기 제2 도전성 접속의 일단은 상기 제1 재배선 패드에 접촉될 수 있다. 상기 제1 재배선 패드는 상기 제3 반도체 칩에 전기적으로 접속될 수 있다. 상기 제3 도전성 접속의 일단은 상기 제4 재배선 패드에 접촉될 수 있다. 상기 제3 재배선 패드는 상기 제3 반도체 칩에 전기적으로 접속될 수 있다.The upper wiring layer may include a first rewiring pad, a second rewiring pattern separated from the first rewiring pad, and third and fourth rewiring pads connected to both ends of the second rewiring pattern. have. One end of the second conductive connection may be in contact with the first rewiring pad. The first rewiring pad may be electrically connected to the third semiconductor chip. One end of the third conductive connection may be in contact with the fourth rewiring pad. And the third rewiring pad may be electrically connected to the third semiconductor chip.
상기 상부 배선 층은 제1 재배선 패턴, 및 상기 제1 재배선 패턴의 양단들에 접속된 제1 및 제2 재배선 패드들을 포함할 수 있다. 상기 제2 도전성 접속의 일단은 상기 제1 재배선 패드에 접촉될 수 있다. 상기 제2 재배선 패드는 상기 제3 반도체 칩에 전기적으로 접속될 수 있다. 상기 제3 도전성 접속의 일단은 상기 제3 반도체 칩에 접촉될 수 있다.The upper wiring layer may include a first rewiring pattern and first and second rewiring pads connected to both ends of the first rewiring pattern. One end of the second conductive connection may be in contact with the first rewiring pad. And the second rewiring pad may be electrically connected to the third semiconductor chip. And one end of the third conductive connection may be in contact with the third semiconductor chip.
상기 제2 반도체 칩들의 상기 전원 패드들은 상기 제3 반도체 칩을 경유하지 않고 상기 기판에 직접적으로 접속될 수 있다.The power supply pads of the second semiconductor chips can be directly connected to the substrate without passing through the third semiconductor chip.
상기 다수의 제2 반도체 칩들 중 일부는 제1 방향으로 순차적으로 오프셋 정렬되어 제1 칩 스택(chip stack)을 구성할 수 있다. 상기 다수의 제2 반도체 칩들 중 다른 일부는 상기 제1 칩 스택 상에 상기 제1 방향과 다른 제2 방향으로 순차적으로 오프셋 정렬되어 제2 칩 스택을 구성할 수 있다. 상기 제1 칩 스택 상에 중간 배선 층이 형성될 수 있다. 상기 제1 칩 스택에 포함된 상기 제2 반도체 칩들은 상기 중간 배선 층을 경유하여 상기 상부 배선 층에 전기적으로 접속될 수 있다.Some of the plurality of second semiconductor chips may be sequentially offset aligned in a first direction to form a first chip stack. Another portion of the plurality of second semiconductor chips may be sequentially offset aligned in a second direction different from the first direction on the first chip stack to form a second chip stack. An intermediate wiring layer may be formed on the first chip stack. And the second semiconductor chips included in the first chip stack may be electrically connected to the upper wiring layer via the intermediate wiring layer.
상기 제2 칩 스택의 바닥표면에 부착되고 상기 중간 배선 층 상에 접촉된 중간 접착 막이 제공될 수 있다. 상기 제2 도전성 접속의 일부는 상기 중간 접착 막을 통과하여 상기 중간 배선 층에 접속될 수 있다.An intermediate adhesive film attached to the bottom surface of the second chip stack and in contact with the intermediate wiring layer may be provided. And a part of the second conductive connection may be connected to the intermediate wiring layer through the intermediate bonding film.
상기 제1 반도체 칩은 버퍼 칩을 포함할 수 있다. 상기 제2 반도체 칩들의 각각은 상기 제1 반도체 칩보다 큰 폭을 갖는 비-휘발성 메모리 칩을 포함할 수 있다. 상기 제3 반도체 칩은 상기 제2 반도체 칩들 보다 좁은 폭을 갖는 로직 칩을 포함할 수 있다. The first semiconductor chip may include a buffer chip. Each of the second semiconductor chips may include a non-volatile memory chip having a greater width than the first semiconductor chip. The third semiconductor chip may include a logic chip having a narrower width than the second semiconductor chips.
기타 실시 예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.The details of other embodiments are included in the detailed description and drawings.
본 발명 기술적 사상의 실시 예들에 따르면, 기판 상에 다수의 메모리 칩들, 및 로직 칩이 탑재된 반도체 패키지가 제공될 수 있다. 상기 메모리 칩들 중 최상층 메모리 칩 상에 재배선 층이 형성된다. 상기 메모리 칩들은 본딩 와이어와 같은 도전성 접속들에 의하여 상기 재배선 층을 경유하여 상기 로직 칩에 접속될 수 있다. 상기 로직 칩은 상기 메모리 칩들의 데이터 패드들에 가깝게 탑재될 수 있다. 상기 로직 칩 및 상기 메모리 칩들 사이의 데이터 전달 경로는 종래에 비하여 현저히 단축될 수 있다. 상기 기판은 상기 로직 칩 및 상기 메모리 칩들 사이의 데이터 전달을 위한 배선을 필요로 하지 않는다. 상기 기판 내에 형성되는 기판 내부 배선은 종래에 비하여 현저히 단순화될 수 있다.According to embodiments of the inventive concept, a semiconductor package in which a plurality of memory chips and a logic chip are mounted on a substrate may be provided. A rewiring layer is formed on the uppermost memory chip among the memory chips. The memory chips may be connected to the logic chip via the rewiring layer by conductive connections such as bonding wires. The logic chip may be mounted close to the data pads of the memory chips. The data transfer path between the logic chip and the memory chips can be remarkably shortened as compared with the related art. The substrate does not require wiring for transferring data between the logic chip and the memory chips. The wiring inside the substrate formed in the substrate can be remarkably simplified compared with the conventional one.
몇몇 실시 예에서, 기판 상에 버퍼 칩, 지지대, 접착 막, 다수의 메모리 칩들, 및 로직 칩이 탑재된 반도체 패키지가 제공될 수 있다. 상기 메모리 칩들 중 최상층 메모리 칩 상에 재배선 층이 형성된다.In some embodiments, a semiconductor package on which a buffer chip, a support, an adhesive film, a plurality of memory chips, and a logic chip are mounted may be provided on a substrate. A rewiring layer is formed on the uppermost memory chip among the memory chips.
신호 전달 경로가 단축되며, 구조적으로 안정되고, 다수의 반도체 칩들을 탑재하면서도 경박단소화에 유리한 반도체 패키지를 구현할 수 있다.A signal transmission path is shortened, a semiconductor package which is structurally stable, and which is advantageous in light weight shortening while mounting a plurality of semiconductor chips can be realized.
도 1, 도 5, 도 7, 도 8, 도 10, 도 12, 도 15, 도 22a, 및 도 23은 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 레이아웃들이다.
도 2a, 도 3, 도 6, 도 9, 도 11, 도 13, 도 14, 도 16 내지 도 21, 및 도 24는 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 단면도들이다.
도 2b는 도 2a의 일부분을 상세히 보여주는 부분 단면도이다.
도 4는 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위하여 기판 내의 배선을 보여주는 레이아웃이다.
도 22b는 도 22a의 일부분을 보여주는 단면도이다.
도 25 내지 도 30은 본 발명의 기술적 사상의 실시 예들에 따른 전자 장치의 사시도들 및 시스템 블록도들이다.1, 5, 7, 8, 10, 12, 15, 22a, and 23 are layouts for describing a semiconductor package according to example embodiments of the inventive concepts.
2A, 3, 6, 9, 11, 13, 14, 16 to 21, and 24 are cross-sectional views illustrating semiconductor packages according to example embodiments of the inventive concepts.
FIG. 2B is a partial sectional view showing a part of FIG. 2A in detail.
4 is a layout showing wiring in a substrate for explaining a semiconductor package according to embodiments of the present invention.
22B is a cross-sectional view showing a portion of FIG. 22A.
25 to 30 are perspective view and system block diagrams of an electronic device according to embodiments of the inventive concept.
첨부한 도면들을 참조하여 본 발명 기술적 사상의 실시 예들을 상세히 설명하기로 한다. 그러나 본 발명은 여기서 설명되는 실시 예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 오히려, 여기서 소개되는 실시 예들은 개시된 내용이 철저하고 완전해질 수 있도록 그리고 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 제공되는 것이다. 도면들에 있어서, 층 및 영역들의 두께는 명확성을 기하기 위하여 과장된 것이다. 또한, 층이 다른 층 또는 기판 "상"에 있다고 언급되는 경우에 그것은 다른 층 또는 기판상에 직접 형성될 수 있거나 또는 그들 사이에 제3의 층이 개재될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조번호로 표시된 부분들은 동일한 구성요소들을 의미한다.Embodiments of the technical idea of the present invention will be described in detail with reference to the accompanying drawings. However, the present invention is not limited to the embodiments described herein but may be embodied in other forms. Rather, the embodiments disclosed herein are provided so that the disclosure can be thorough and complete, and will fully convey the scope of the invention to those skilled in the art. In the drawings, the thicknesses of layers and regions are exaggerated for clarity. Also, when a layer is referred to as being "on" another layer or substrate, it may be formed directly on another layer or substrate, or a third layer may be interposed therebetween. Like numbers refer to like elements throughout the specification.
제1, 제2등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되는 것은 아니다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소는 제1 구성요소로 명명될 수 있다.The terms first, second, etc. may be used to describe various components, but the components are not limited by the terms. The terms are used only for the purpose of distinguishing one component from another. For example, without departing from the scope of the present invention, the first component may be referred to as a second component, and similarly, the second component may be referred to as a first component.
상단, 하단, 상면, 하면, 또는 상부, 하부 등의 용어는 구성요소에 있어 상대적인 위치를 구별하기 위해 사용되는 것이다. 예를 들어, 편의상 도면상의 위쪽을 상부, 도면상의 아래쪽을 하부로 명명하는 경우, 실제에 있어서는 본 발명의 권리 범위를 벗어나지 않으면서 상부는 하부로 명명될 수 있고, 하부는 상부로 명명될 수 있다.Terms such as top, bottom, top, bottom, or top, bottom, etc. are used to distinguish relative positions in components. For example, in the case of naming the upper part of the drawing as upper part and the lower part as lower part in the drawings for convenience, the upper part may be named lower part and the lower part may be named upper part without departing from the scope of right of the present invention .
본 출원에서 사용한 용어는 단지 특정한 실시 예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.The terminology used in this application is used only to describe a specific embodiment and is not intended to limit the invention. Singular expressions include plural expressions unless the context clearly indicates otherwise. In this application, the terms "comprises", "having", and the like are used to specify that a feature, a number, a step, an operation, an element, a part or a combination thereof is described in the specification, But do not preclude the presence or addition of one or more other features, integers, steps, operations, components, parts, or combinations thereof.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미가 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미가 있는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.Unless otherwise defined, all terms used herein, including technical or scientific terms, have the same meaning as commonly understood by one of ordinary skill in the art to which this invention belongs. Terms such as those defined in commonly used dictionaries are to be interpreted as having a meaning consistent with the meaning in the context of the relevant art and are to be construed as ideal or overly formal in meaning unless explicitly defined in the present application Do not.
도 1은 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 레이아웃이고, 도 2a 및 도 3은 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 단면도들이며, 도 2b는 도 2a의 일부분을 상세히 보여주는 부분 단면도이고, 도 4는 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위하여 기판 내의 배선을 보여주는 레이아웃이다.2A and FIG. 3 are sectional views for explaining a semiconductor package according to embodiments of the technical idea of the present invention, and FIG. 2B is a sectional view for explaining a semiconductor package according to embodiments of the present invention. And Fig. 4 is a layout showing wiring in a substrate to explain a semiconductor package according to embodiments of the present invention.
도 1 및 도 2a를 참조하면, 기판(3) 상에 제1 칩 스택(chip stack; 10)이 탑재될 수 있다. 상기 제1 칩 스택(chip stack; 10)은 다수의 메모리 칩들(11, 12, 13, 14)을 포함할 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14) 중 최상층 메모리 칩(14) 상에 재배선 층(274)이 형성될 수 있다. 상기 재배선 층(274) 내에 다수의 제1 재배선 패턴들(275), 다수의 제2 재배선 패턴들(276), 다수의 제1 재배선 패드들(291), 다수의 제2 재배선 패드들(292), 다수의 제3 재배선 패드들(293), 다수의 제4 재배선 패드들(294), 및 다수의 제5 재배선 패드들(297)이 형성될 수 있다. 상기 재배선 층(274) 상에 로직 칩(7)이 탑재될 수 있다. 상기 기판(3) 상에 상기 제1 칩 스택(10) 및 상기 로직 칩(7)을 덮는 봉지재(59)가 제공될 수 있다. 상기 봉지재(59) 내에 제1 내지 제5 도전성 접속들(241, 243, 246, 248, 249)이 제공될 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14), 및 상기 로직 칩(7)은 다수의 데이터 패드들(91) 및 다수의 전원 패드들(92)을 포함할 수 있다.Referring to FIGS. 1 and 2A, a
다른 실시 예에서, 상기 재배선 층(274)은 상부 배선 층으로 지칭될 수 있다.In another embodiment, the
상기 제1 내지 제5 도전성 접속들(241, 243, 246, 248, 249)의 각각은 본딩 와이어(bonding wire), 빔 리드(beam lead), 도전성 테이프, 도전성 스페이서, 관통전극, 솔더 볼(solder ball), 솔더 범프(solder bump), 또는 이들의 조합을 포함할 수 있다. 예를 들면, 상기 제1 내지 제5 도전성 접속들(241, 243, 246, 248, 249)은 본딩 와이어(bonding wire)일 수 있다.Each of the first to fifth
상기 기판(3)은 경성 인쇄 회로 기판(rigid printed circuit board), 연성 인쇄 회로 기판(flexible printed circuit board), 또는 경-연성 인쇄 회로 기판(rigid-flexible printed circuit board)을 포함할 수 있다. 상기 기판(3)의 하부 표면은 하부 솔더 레지스트(2)로 덮일 수 있으며, 상기 기판(3)의 상부 표면은 상부 솔더 레지스트(4)로 덮일 수 있다. 상기 기판(3) 상에 제1 전극 핑거들(231) 및 제2 전극 핑거들(233)이 형성될 수 있다. 상기 기판(3)의 하부에 상기 하부 솔더 레지스트(2)를 관통하는 외부 단자들(5)이 형성될 수 있다. 상기 제1 전극 핑거(231)는 상기 기판(3)을 통하여 상기 외부 단자들(5) 중 선택된 하나와 전기적으로 접속될 수 있다. 상기 외부 단자들(5)은 솔더 볼(solder ball), 솔더 범프(solder bump), 핀 그리드 어레이(pin grid array), 리드 그리드 어레이(lead grid array), 도전성 탭(conductive tab), 또는 이들의 조합을 포함할 수 있다.The
상기 다수의 메모리 칩들(11, 12, 13, 14)의 각각은 낸드 플래시 메모리(NAND flash memory)와 같은 비-휘발성 메모리소자(non-volatile memory device)를 포함할 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14)은 상기 데이터 패드들(91)을 포함할 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14)의 상기 데이터 패드들(91)은 데이터 입출력 패드일 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14)은 카스케이드(cascade) 구조로 적층될 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14)은 단계적으로(step by step) 오프셋 정렬될 수 있다. 예를 들면, 상기 다수의 메모리 칩들(11, 12, 13, 14)은 상기 기판(3)의 일 방향으로 단계적으로 오프셋 정렬될 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14)의 각각은 상기 로직 칩(7)보다 큰 폭일 수 있다.Each of the plurality of
상기 제1 재배선 패턴들(275) 각각의 길이는 상기 제2 재배선 패턴들(276) 각각의 길이보다 짧을 수 있다. 상기 제1 재배선 패턴(275) 및 상기 제2 재배선 패턴(276)은 서로 떨어질 수 있다. 상기 제1 재배선 패턴(275)의 양단들에 접촉된 상기 제1 및 제2 재배선 패드들(291, 292)이 형성될 수 있다. 상기 제2 재배선 패턴(276)의 양단들에 접촉된 상기 제3 및 제4 재배선 패드들(293, 294)이 형성될 수 있다. 상기 제1 재배선 패드(291)는 상기 최상층 메모리 칩(14)의 상기 데이터 패드(91)에 접촉되거나 전기적으로 접속될 수 있다. 또한, 상기 제1 재배선 패드(291)는 상기 제2 도전성 접속들(243)을 경유하여 상기 다수의 메모리 칩들(11, 12, 13)에 전기적으로 접속될 수 있다. 상기 제2 도전성 접속들(243)은 상기 메모리 칩들(11, 12, 13)의 상기 데이터 패드들(91) 및 상기 제1 재배선 패드(291)에 접촉될 수 있다.The length of each of the
다른 실시 예에서, 상기 메모리 칩들(11, 12, 13, 14)의 각각은 디램(dynamic random access memory; DRAM)과 같은 휘발성 메모리소자(volatile memory device)를 포함할 수 있다.In another embodiment, each of the
상기 로직 칩(7)은 로직 소자(logic device)를 포함하는 컨트롤러(controller) 또는 마이크로프로세서(microprocessor) 일 수 있다. 상기 로직 칩(7)은 상기 다수의 메모리 칩들(11, 12, 13, 14)보다 좁은 폭일 수 있다. 상기 로직 칩(7)은 상기 재배선 층(274) 상에 탑재될 수 있다. 상기 재배선 층(274)은 상기 최상층 메모리 칩(14) 상을 덮을 수 있다. 상기 로직 칩(7) 및 상기 최상층 메모리 칩(14) 사이에 상기 재배선 층(274)이 개재될 수 있다. 상기 로직 칩(7)의 상기 데이터 패드들(91)중 선택된 하나는 상기 제5 도전성 접속(249)을 경유하여 상기 제2 재배선 패드(292)에 접속될 수 있다. 상기 로직 칩(7)의 상기 데이터 패드들(91) 중 선택된 다른 하나는 상기 제4 도전성 접속(248)을 경유하여 상기 제3 재배선 패드(293)에 접속될 수 있다. 상기 제4 재배선 패드(294) 및 상기 제1 전극 핑거(231) 사이에 상기 제1 도전성 접속(241)이 형성될 수 있다.The
상기 다수의 메모리 칩들(11, 12, 13, 14)은 상기 제1 재배선 패드들(291), 상기 제1 재배선 패턴들(275), 상기 제2 재배선 패드들(292), 상기 제5 도전성 접속들(249), 상기 로직 칩(7), 상기 제4 도전성 접속들(248), 상기 제3 재배선 패드들(293), 상기 제2 재배선 패턴들(276), 상기 제4 재배선 패드들(294), 및 상기 제1 도전성 접속들(241)을 순차적으로 경유하여 상기 기판(3)에 전기적으로 접속될 수 있다.The plurality of
상기 제3 도전성 접속들(246)은 상기 제2 전극 핑거들(233), 상기 메모리 칩들(11, 12, 13)의 상기 전원 패드들(92), 및 상기 제5 재배선 패드들(297)에 접촉될 수 있다. 상기 제5 재배선 패드들(297)은 상기 메모리 칩들(11, 12, 13, 14) 중 상기 최상층 메모리 칩(14)의 상기 전원 패드(92)에 접촉되거나 전기적으로 접속될 수 있다. 상기 메모리 칩들(11, 12, 13, 14)의 상기 전원 패드들(92)은 상기 로직 칩(7)을 경유하지 않고 상기 제3 도전성 접속들(246)을 경유하여 상기 제2 전극 핑거들(233)에 직접적으로 접속될 수 있다.The third
도 2b를 참조하면, 상기 최상층 메모리 칩(14)은 상기 데이터 패드들(91) 및 패시베이션 절연 막(14P)을 포함할 수 있다. 상기 패시베이션 절연 막(14P)은 상기 최상층 메모리 칩(14)을 덮고 상기 데이터 패드들(91)을 노출할 수 있다. 상기 재배선 층(274)은 제1 절연 막(274A), 상기 제1 재배선 패드들(291), 상기 제1 재배선 패턴들(275), 상기 제2 재배선 패드들(292), 제2 절연 막(274B)을 포함할 수 있다. 상기 제1 절연 막(274A)은 상기 최상층 메모리 칩(14) 상을 덮을 수 있다. 상기 제1 절연 막(274A) 상에 상기 제1 재배선 패드들(291), 상기 제1 재배선 패턴들(275), 및 상기 제2 재배선 패드들(292)이 형성될 수 있다. 예를 들면, 상기 제1 재배선 패드들(291), 상기 제1 재배선 패턴들(275), 및 상기 제2 재배선 패드들(292)은 동일한 레벨에 형성될 수 있다. 상기 제1 재배선 패드들(291), 상기 제1 재배선 패턴들(275), 및 상기 제2 재배선 패드들(292)은 서로 중첩되지 않도록 형성될 수 있다. 상기 제1 재배선 패드들(291)은 상기 제1 절연 막(274A)을 관통하여 상기 최상층 메모리 칩(14)의 상기 데이터 패드들(91)에 직접적으로 접촉될 수 있다. 상기 제2 절연 막(274B)은 상기 제1 절연 막(274A) 및 상기 제1 재배선 패턴들(275)을 덮고 상기 제1 재배선 패드들(291) 및 상기 제2 재배선 패드들(292)을 노출할 수 있다. 상기 제1 재배선 패드들(291) 상에 상기 제2 도전성 접속들(243)이 형성될 수 있다. 상기 제2 재배선 패드들(292) 상에 상기 제5 도전성 접속들(249)이 형성될 수 있다.Referring to FIG. 2B, the uppermost
몇몇 실시 예에서, 상기 제1 재배선 패드들(291), 상기 제1 재배선 패턴들(275), 상기 제2 재배선 패드들(292), 상기 제3 재배선 패드들(293), 상기 제2 재배선 패턴들(276), 상기 제4 재배선 패드들(294), 및 상기 제5 재배선 패드들(297)은 서로 중첩되지 않도록 동일한 레벨에 형성될 수 있다.In some embodiments, the
다른 실시 예에서, 상기 제1 절연 막(274A) 또는 상기 제2 절연 막(274B)은 선택적으로 생략될 수 있다. 예를 들면, 상기 제1 절연 막(274A)은 생략될 수 있다.In another embodiment, the first insulating
또 다른 실시 예에서, 상기 재배선 층(274)은 상기 최상층 메모리 칩(14) 상에 부분적으로 형성될 수도 있다.In another embodiment, the
도 3을 참조하면, 상기 기판(3), 상기 제1 칩 스택(10), 상기 로직 칩(7), 및 상기 봉지재(59)는 카드 형 패키지 또는 메인보드 탑재 형 패키지를 구성할 수 있다. 예를 들면, 상기 외부 단자들(도 2a의 5)은 생략될 수 있다.Referring to FIG. 3, the
도 4를 참조하면, 상기 기판(3)은 기판 내부 배선들(321, 322, 323)을 포함할 수 있다. 상기 기판 내부 배선들(321, 322, 323) 중 몇몇은 상기 메모리 칩들(11, 12, 13, 14) 및 상기 로직 칩(7)에 전원을 공급하기 위한 것들일 수 있다. 예를 들면, 상기 기판 내부 배선들(321, 322, 323) 중 몇몇은 상기 제2 전극 핑거들(233) 및 상기 제3 도전성 접속들(246)에 전기적으로 접속될 수 있다. 상기 기판 내부 배선들(321, 322, 323) 중 다른 몇몇은 상기 로직 칩(7)에 데이터를 입출력 하고 외부 장치들과의 신호전달을 위한 것들일 수 있다. 예를 들면, 상기 기판 내부 배선들(321, 322, 323) 중 다른 몇몇은 상기 제1 전극 핑거들(231) 및 상기 제1 도전성 접속들(241)에 전기적으로 접속될 수 있다.Referring to FIG. 4, the
도 1 내지 도 4에 도시된 바와 같이, 상기 로직 칩(7)은 상기 메모리 칩들(11, 12, 13, 14)의 상기 데이터 패드들(91)에 상대적으로 가깝고 상기 메모리 칩들(11, 12, 13, 14)의 상기 전원 패드들(92)에 상대적으로 멀리 떨어질 수 있다. 상기 제1 재배선 패턴들(275), 상기 제1 재배선 패드들(291), 상기 제2 재배선 패드들(292), 상기 제2 도전성 접속들(243), 및 상기 제5 도전성 접속들(249)은 상기 로직 칩(7) 및 상기 메모리 칩들(11, 12, 13, 14) 사이에 데이터 신호를 전달하는 역할을 수행하는 제1 전기적 접속 경로로 해석될 수 있다. 상기 제2 재배선 패턴들(276), 상기 제3 재배선 패드들(293), 상기 제4 재배선 패드들(294), 상기 제4 도전성 접속들(248), 상기 제1 도전성 접속들(241), 및 상기 제1 전극 핑거들(231)은 상기 로직 칩(7) 및 상기 기판(3) 사이에 데이터 신호를 전달하는 역할을 수행하는 제2 전기적 접속 경로로 해석될 수 있다. 상기 제1 전기적 접속 경로는 상기 제2 전기적 접속 경로보다 짧을 수 있다. 상기 제5 재배선 패드들(297), 상기 제3 도전성 접속들(246), 및 상기 제2 전극 핑거들(233)은 상기 기판(3)으로부터 상기 메모리 칩들(11, 12, 13, 14)에 전원을 공급하는 역할을 수행하는 제3 전기적 접속경로로 해석될 수 있다. 상기 기판 배선들(321, 322, 323)은 상기 제1 전극 핑거들(231) 또는 상기 제2 전극 핑거들(233)에 접속될 수 있다.1 to 4, the
상술한 바와 같이 본 발명 기술적 사상의 실시 예들에 따르면, 상기 기판(3) 내에는 상기 로직 칩(7) 및 상기 메모리 칩들(11, 12, 13, 14) 사이에 데이터 신호를 전달하는 역할을 하는 어떠한 배선도 필요로 하지 않는다. 상기 로직 칩(7) 및 상기 메모리 칩들(11, 12, 13, 14) 사이에 데이터 신호를 전달하는 역할을 할 수 있는 배선들은 모두 상기 메모리 칩들(11, 12, 13, 14) 중 최하층 메모리 칩(11)보다 상부 레벨에 형성될 수 있다. 상기 기판(3) 내에 형성된 상기 기판 내부 배선들(321, 322, 323)은 종래에 비하여 현저히 단순해질 수 있다. 상기 기판 내부 배선들(321, 322, 323)의 전원 공급 능력 및 신호 전달 능력은 종래에 비하여 현저히 향상될 수 있다.As described above, according to the embodiments of the present invention, the
상기 로직 칩(7)은 상기 메모리 칩들(11, 12, 13, 14)의 상기 데이터 패드들(91)에 가깝게 형성될 수 있다. 상기 메모리 칩들(11, 12, 13, 14)의 상기 데이터 패드들(91)과 상기 로직 칩(7) 사이의 전기적 접속 경로의 길이는 종래에 비하여 현저히 단축될 수 있다. 상기 제1 재배선 패턴(275)의 길이는 상기 제2 재배선 패턴(276)보다 짧게 형성될 수 있다. 상기 메모리 칩들(11, 12, 13, 14)의 상기 데이터 패드들(91)과 상기 로직 칩(7) 사이의 전기적 접속 경로의 길이는 상기 로직 칩(7) 및 상기 기판(3) 사이의 전기적 접속 경로보다 짧게 단축될 수 있다. 상기 메모리 칩들(11, 12, 13, 14)의 동작 속도는 상기 로직 칩(7) 및 외부 장치 사이의 신호 전달 속도에 비하여 상대적으로 느릴 수 있다. 본 발명의 실시 예들에 따른 반도체 패키지의 동작 속도는 상기 메모리 칩들(11, 12, 13, 14)에 의하여 결정될 수 있다. 상기 로직 칩(7) 및 상기 메모리 칩들(11, 12, 13, 14) 사이의 전기적 접속 경로를 단축하는 것은 상기 반도체 패키지의 동작 속도 증가에 매우 효율적일 수 있다. The
상기 제1 재배선 패턴(275) 및 상기 제2 재배선 패턴(276)의 길이는 상기 로직 칩(7)의 위치에 따라 자유롭게 조절될 수 있다. 상기 로직 칩(7)의 상기 데이터 패드들(91)의 위치는 상기 제1 재배선 패턴(275) 및 상기 제2 재배선 패턴(276)과 연계하여 효율적으로 배치될 수 있다. 본 발명의 실시 예들에 따르면 상기 로직 칩(7)의 설계 자유도는 종래에 비하여 현저히 증가할 수 있다. 상기 로직 칩(7)의 고집적화에 상대적으로 유리할 수 있다.The length of the
도 5는 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 레이아웃이고, 도 6은 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 단면도이다.FIG. 5 is a layout for explaining a semiconductor package according to embodiments of the present invention, and FIG. 6 is a cross-sectional view illustrating a semiconductor package according to embodiments of the present invention.
도 5 및 도 6을 참조하면, 기판(3) 상에 제1 칩 스택(chip stack; 10)이 탑재될 수 있다. 상기 제1 칩 스택(chip stack; 10)은 다수의 메모리 칩들(11, 12, 13, 14)을 포함할 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14) 중 최상층 메모리 칩(14) 상에 재배선 층(274)이 형성될 수 있다. 상기 재배선 층(274) 내에 다수의 제2 재배선 패턴들(276), 다수의 제1 재배선 패드들(291), 다수의 제3 재배선 패드들(293), 다수의 제4 재배선 패드들(294), 및 다수의 제5 재배선 패드들(297)이 형성될 수 있다. 상기 재배선 층(274) 상에 로직 칩(7)이 탑재될 수 있다. 상기 기판(3) 상에 상기 제1 칩 스택(10) 및 상기 로직 칩(7)을 덮는 봉지재(59)가 제공될 수 있다. 상기 봉지재(59) 내에 제1 내지 제5 도전성 접속들(241, 243, 246, 248, 249)이 제공될 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14), 및 상기 로직 칩(7)은 다수의 데이터 패드들(91) 및 다수의 전원 패드들(92)을 포함할 수 있다.Referring to FIGS. 5 and 6, a
상기 제1 재배선 패턴들(도 1의 275) 및 상기 제2 재배선 패드들(도 1의 292)는 생략될 수 있다. 상기 제5 도전성 접속들(249)은 상기 제1 재배선 패드들(291)에 접촉되고 상기 로직 칩(7)의 상기 데이터 패드들(91)에 접촉될 수 있다. 상기 메모리 칩들(11, 12, 13, 14)과 상기 로직 칩(7) 사이의 전기적 접속 경로의 길이는 종래에 비하여 현저히 단축될 수 있다.The first rewiring patterns (275 in FIG. 1) and the second rewiring pads (292 in FIG. 1) may be omitted. The fifth
도 7은 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 레이아웃이다.7 is a layout for explaining a semiconductor package according to embodiments of the technical idea of the present invention.
도 7을 참조하면, 기판(3) 상에 제1 칩 스택(chip stack; 10)이 탑재될 수 있다. 상기 제1 칩 스택(chip stack; 10)은 다수의 메모리 칩들(11, 12, 13, 14)을 포함할 수 있다. 상기 메모리 칩들(11, 12, 13, 14) 중 최상층 메모리 칩(14) 상에 재배선 층(274)이 형성될 수 있다. 상기 재배선 층(274) 내에 다수의 제1 재배선 패턴들(275), 다수의 제2 재배선 패턴들(276), 다수의 제1 재배선 패드들(291), 다수의 제2 재배선 패드들(292), 다수의 제3 재배선 패드들(293), 다수의 제4 재배선 패드들(294), 및 다수의 제5 재배선 패드들(297)이 형성될 수 있다. 상기 재배선 층(274) 상에 로직 칩(7)이 탑재될 수 있다. 상기 기판(3) 상에 제1 내지 제5 도전성 접속들(241, 243, 246, 248, 249)이 제공될 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14), 및 상기 로직 칩(7)은 다수의 데이터 패드들(91) 및 다수의 전원 패드들(92)을 포함할 수 있다.Referring to FIG. 7, a
상기 제1 재배선 패턴들(275), 상기 제2 재배선 패턴들(276), 상기 제1 재배선 패드들(291), 상기 제2 재배선 패드들(292), 상기 제3 재배선 패드들(293), 상기 제4 재배선 패드들(294), 및 상기 제5 재배선 패드들(297)은 다양한 위치와 길이를 갖도록 형성될 수 있다. 상기 로직 칩(7)의 설계 자유도는 종래에 비하여 현저히 증가할 수 있다. 예를 들면, 상기 로직 칩(7)은 장축과 단축의 길이 비율이 1.2 이하일 수 있다.The
도 8은 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 레이아웃이고, 도 9는 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 단면도이다.FIG. 8 is a layout for explaining a semiconductor package according to embodiments of the present invention, and FIG. 9 is a cross-sectional view illustrating a semiconductor package according to embodiments of the present invention.
도 8 및 도 9를 참조하면, 기판(3) 상에 제1 칩 스택(chip stack; 10)이 탑재될 수 있다. 상기 제1 칩 스택(chip stack; 10)은 다수의 메모리 칩들(11, 12, 13, 14)을 포함할 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14) 중 최상층 메모리 칩(14) 상에 재배선 층(274)이 형성될 수 있다. 상기 재배선 층(274) 내에 다수의 제1 재배선 패턴들(275), 다수의 제2 재배선 패턴들(276), 다수의 제3 재배선 패턴들(277), 다수의 제1 재배선 패드들(291), 다수의 제2 재배선 패드들(292), 다수의 제3 재배선 패드들(293), 다수의 제4 재배선 패드들(294), 다수의 제5 재배선 패드들(297), 및 다수의 제6 재배선 패드들(298)이 형성될 수 있다. 상기 재배선 층(274) 상에 로직 칩(7) 및 제1 버퍼 칩(261)이 탑재될 수 있다. 상기 기판(3) 상에 상기 제1 칩 스택(10), 상기 로직 칩(7), 및 상기 제1 버퍼 칩(261)을 덮는 봉지재(59)가 제공될 수 있다. 상기 봉지재(59) 내에 제1 도전성 접속들(241), 제2 도전성 접속들(243), 제3 도전성 접속들(246), 제4 도전성 접속들(248), 제5 도전성 접속들(249), 제6 도전성 접속들(244), 및 제7 도전성 접속들(247)이 제공될 수 있다. 상기 메모리 칩들(11, 12, 13, 14), 상기 제1 버퍼 칩(261), 및 상기 로직 칩(7)은 다수의 데이터 패드들(91) 및 다수의 전원 패드들(92)을 포함할 수 있다.Referring to FIGS. 8 and 9, a
상기 제1 버퍼 칩(261)은 상기 제7 도전성 접속(247)을 사용하여 상기 로직 칩(7)에 접속될 수 있다. 상기 제3 재배선 패턴들(277)은 상기 제5 재배선 패드들(297) 및 상기 제6 재배선 패드들(298) 사이에 형성될 수 있다. 상기 제6 도전성 접속들(244)은 상기 제1 버퍼 칩(261)의 상기 전원 패드들(92) 및 상기 제6 재배선 패드들(298) 사이에 형성될 수 있다. 상기 제1 버퍼 칩(261)은 디램(DRAM) 또는 에스램(SRAM) 과 같은 휘발성 메모리 소자(volatile memory device)를 포함할 수 있다.The
도 10은 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 레이아웃이고, 도 11은 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 단면도이다.FIG. 10 is a layout for explaining a semiconductor package according to embodiments of the present invention, and FIG. 11 is a cross-sectional view illustrating a semiconductor package according to embodiments of the present invention.
도 10 및 도 11을 참조하면, 기판(3) 상에 제1 칩 스택(chip stack; 10)이 탑재될 수 있다. 상기 제1 칩 스택(chip stack; 10)은 다수의 메모리 칩들(11, 12, 13, 14)을 포함할 수 있다. 상기 메모리 칩들(11, 12, 13, 14) 중 최상층 메모리 칩(14) 상에 재배선 층(274)이 형성될 수 있다. 상기 재배선 층(274) 내에 다수의 제2 재배선 패턴들(276), 다수의 제3 재배선 패턴들(277), 다수의 제1 재배선 패드들(291), 다수의 제3 재배선 패드들(293), 다수의 제4 재배선 패드들(294), 다수의 제5 재배선 패드들(297), 및 다수의 제6 재배선 패드들(298)이 형성될 수 있다. 상기 재배선 층(274) 상에 로직 칩(7) 및 제1 버퍼 칩(261)이 탑재될 수 있다. 상기 기판(3) 상에 상기 제1 칩 스택(10), 상기 로직 칩(7), 및 상기 제1 버퍼 칩(261)을 덮는 봉지재(59)가 제공될 수 있다. 상기 봉지재(59) 내에 제1 도전성 접속들(241), 제2 도전성 접속들(243), 제3 도전성 접속들(246), 제4 도전성 접속들(248), 제5 도전성 접속들(249), 제6 도전성 접속들(244), 및 제7 도전성 접속들(247)이 제공될 수 있다. 상기 메모리 칩들(11, 12, 13, 14), 상기 제1 버퍼 칩(261), 및 상기 로직 칩(7)은 다수의 데이터 패드들(91) 및 다수의 전원 패드들(92)을 포함할 수 있다.Referring to FIGS. 10 and 11, a
상기 제1 재배선 패턴들(도 8의 275) 및 상기 제2 재배선 패드들(도 8의 292)는 생략될 수 있다. 상기 제5 도전성 접속들(249)은 상기 제1 재배선 패드들(291)에 접촉되고 상기 로직 칩(7)의 상기 데이터 패드들(91)에 접촉될 수 있다.The first rewiring patterns (275 in FIG. 8) and the second rewiring pads (292 in FIG. 8) may be omitted. The fifth
도 12는 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 레이아웃이고, 도 13 및 도 14는 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 단면도들이다.12 is a layout illustrating a semiconductor package according to embodiments of the inventive concept, and FIGS. 13 and 14 are cross-sectional views illustrating a semiconductor package according to embodiments of the inventive concept.
도 12 및 도 13을 참조하면, 기판(3) 상에 제1 칩 스택(chip stack; 10)이 탑재될 수 있다. 상기 제1 칩 스택(chip stack; 10)은 다수의 메모리 칩들(11, 12, 13, 14)을 포함할 수 있다. 상기 메모리 칩들(11, 12, 13, 14) 중 최상층 메모리 칩(14) 상에 재배선 층(274)이 형성될 수 있다. 상기 재배선 층(274) 내에 다수의 제1 재배선 패턴들(275), 다수의 제2 재배선 패턴들(276), 다수의 제3 재배선 패턴들(277), 다수의 제1 재배선 패드들(291), 다수의 제2 재배선 패드들(292), 다수의 제3 재배선 패드들(293), 다수의 제4 재배선 패드들(294), 다수의 제5 재배선 패드들(297), 및 다수의 제6 재배선 패드들(298)이 형성될 수 있다. 상기 재배선 층(274) 상에 로직 칩(7), 제1 버퍼 칩(261), 및 제2 버퍼 칩(262)이 탑재될 수 있다. 상기 제2 버퍼 칩(262)은 상기 제1 버퍼 칩(261) 상에 오프셋(offset) 정렬될 수 있다. 상기 기판(3) 상에 상기 제1 칩 스택(10), 상기 로직 칩(7), 상기 제1 버퍼 칩(261), 및 상기 제2 버퍼 칩(262)을 덮는 봉지재(59)가 형성될 수 있다. 상기 봉지재(59) 내에 제1 도전성 접속들(241), 제2 도전성 접속들(243), 제3 도전성 접속들(246), 제4 도전성 접속들(248), 제5 도전성 접속들(249), 제6 도전성 접속들(244), 및 제7 도전성 접속들(247)이 제공될 수 있다. 상기 메모리 칩들(11, 12, 13, 14), 상기 제1 버퍼 칩(261), 상기 제2 버퍼 칩(262), 및 상기 로직 칩(7)은 다수의 데이터 패드들(91) 및 다수의 전원 패드들(92)을 포함할 수 있다.Referring to FIGS. 12 and 13, a
상기 제1 버퍼 칩(261) 및 상기 제2 버퍼 칩(262)은 상기 제7 도전성 접속(247)을 사용하여 상기 로직 칩(7)에 접속될 수 있다. 상기 제3 재배선 패턴들(277)은 상기 제5 재배선 패드들(297) 및 상기 제6 재배선 패드들(298) 사이에 형성될 수 있다. 상기 제6 도전성 접속들(244)은 상기 제1 버퍼 칩(261) 및 상기 제2 버퍼 칩(262)의 상기 전원 패드들(92) 및 상기 제6 재배선 패드들(298) 사이에 형성될 수 있다. 상기 제1 버퍼 칩(261) 및 상기 제2 버퍼 칩(262)은 디램(DRAM) 또는 에스램(SRAM) 과 같은 휘발성 메모리 소자(volatile memory device)를 포함할 수 있다.The
도 14를 참조하면, 상기 제2 버퍼 칩(262)은 제1 접착 막(253)을 사용하여 상기 제1 버퍼 칩(261) 상에 탑재될 수 있다. 상기 제1 버퍼 칩(261) 및 상기 제2 버퍼 칩(262)은 상기 제7 도전성 접속들(247)을 사용하여 상기 로직 칩(7)에 접속될 수 있다. 상기 제7 도전성 접속들(247)은 상기 제1 접착 막(253)의 내부를 통과할 수 있다.Referring to FIG. 14, the
상기 제1 접착 막(253)은 DAF(direct adhesive film) 또는 FOW(film over wire)로 지칭될 수 있다. 예를 들면, 상기 제7 도전성 접속들(247)이 본딩 와이어(bonding wire)인 경우, 상기 본딩 와이어(bonding wire)의 일부분이 상기 제1 접착 막(253)을 부분적으로 관통 또는 통과할 수 있다. 상기 제7 도전성 접속들(247)이 상기 제1 접착 막(253)을 관통 또는 통과하는 경우, 상기 제2 버퍼 칩(262)은 상기 제1 버퍼 칩(261) 상에 수직 정렬될 수 있다.The first
도 15는 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 레이아웃이다.15 is a layout for explaining a semiconductor package according to embodiments of the technical idea of the present invention.
도 15를 참조하면, 기판(3) 상에 제1 칩 스택(chip stack; 10)이 탑재될 수 있다. 상기 제1 칩 스택(chip stack; 10)은 다수의 메모리 칩들(11, 12, 13, 14)을 포함할 수 있다. 상기 메모리 칩들(11, 12, 13, 14) 중 최상층 메모리 칩(14) 상에 재배선 층(274)이 형성될 수 있다. 상기 재배선 층(274) 내에 다수의 제1 재배선 패턴들(275), 다수의 제2 재배선 패턴들(276), 다수의 제3 재배선 패턴들(277), 다수의 제4 재배선 패턴들(313), 다수의 제1 재배선 패드들(291), 다수의 제2 재배선 패드들(292), 다수의 제3 재배선 패드들(293), 다수의 제4 재배선 패드들(294), 다수의 제5 재배선 패드들(297), 다수의 제6 재배선 패드들(298), 다수의 제7 재배선 패드들(311), 및 다수의 제8 재배선 패드들(314)이 형성될 수 있다. 상기 재배선 층(274) 상에 로직 칩(7), 제1 버퍼 칩(261), 및 제2 버퍼 칩(262)이 탑재될 수 있다. 상기 제2 버퍼 칩(262)은 상기 제1 버퍼 칩(261) 상에 오프셋(offset) 정렬될 수 있다. 상기 기판(3) 상에 상기 제1 칩 스택(10), 상기 로직 칩(7), 상기 제1 버퍼 칩(261), 및 상기 제2 버퍼 칩(262)을 덮는 봉지재(59)가 형성될 수 있다. 상기 봉지재(59) 내에 제1 도전성 접속들(241), 제2 도전성 접속들(243), 제3 도전성 접속들(246), 제4 도전성 접속들(248), 제5 도전성 접속들(249), 제6 도전성 접속들(244), 제7 도전성 접속들(247), 및 제8 도전성 접속들(312)이 제공될 수 있다.Referring to FIG. 15, a
상기 제4 재배선 패턴들(313)의 양단들에 상기 제7 재배선 패드들(311) 및 상기 제8 재배선 패드들(314)이 형성될 수 있다. 상기 제4 재배선 패턴들(313), 상기 제7 재배선 패드들(311) 및 상기 제8 재배선 패드들(314)은 상기 제1 버퍼 칩(261) 및 상기 로직 칩(7) 사이에 형성될 수 있다. 상기 제1 버퍼 칩(261) 및 상기 제2 버퍼 칩(262)은 상기 제7 도전성 접속(247)을 사용하여 상기 제8 재배선 패드들(314)에 접속될 수 있다. 상기 로직 칩(7)은 상기 제8 도전성 접속들(312)을 사용하여 상기 제7 재배선 패드들(311)에 접속될 수 있다.The seventh rewiring pads 311 and the
도 16 내지 도 21은 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 단면도들이다.16 to 21 are cross-sectional views illustrating a semiconductor package according to embodiments of the present invention.
도 16 및 도 17을 참조하면, 기판(3) 상에 버퍼 칩들(261, 262) 및 지지대(50)가 탑재될 수 있다. 상기 버퍼 칩들(261, 262) 및 상기 지지대(50) 상에 제1 칩 스택(chip stack; 10)이 탑재될 수 있다. 상기 제1 칩 스택(chip stack; 10)은 다수의 메모리 칩들(11, 12, 13, 14)을 포함할 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14) 중 최상층 메모리 칩(14) 상에 재배선 층(274)이 형성될 수 있다. 상기 재배선 층(274) 내에 제1 재배선 패턴(275), 제2 재배선 패턴(276), 및 제1 내지 제4 재배선 패드들(291, 292, 293, 294)이 형성될 수 있다. 상기 재배선 층(274) 상에 로직 칩(7)이 탑재될 수 있다. 상기 기판(3) 상에 상기 버퍼 칩들(261, 262), 상기 지지대(50), 상기 제1 칩 스택(10), 및 상기 로직 칩(7)을 덮는 봉지재(59)가 형성될 수 있다. 또한, 상기 봉지재(59) 내에 제1 도전성 접속들(241), 제2 도전성 접속들(243), 제4 도전성 접속들(248), 제5 도전성 접속들(249), 제9 도전성 접속들(242)이 형성될 수 있다. 상기 버퍼 칩들(261, 262), 상기 메모리 칩들(11, 12, 13, 14), 및 상기 로직 칩(7)은 데이터 패드들(91)을 포함할 수 있다. 상기 도전성 접속들(241, 242, 243, 248, 249)의 각각은 본딩 와이어(bonding wire), 빔 리드(beam lead), 도전성 테이프, 도전성 스페이서, 관통전극, 솔더 볼(solder ball), 솔더 범프(solder bump), 또는 이들의 조합을 포함할 수 있다.Referring to FIGS. 16 and 17,
상기 기판(3)은 경성 인쇄 회로 기판(rigid printed circuit board), 연성 인쇄 회로 기판(flexible printed circuit board), 또는 경-연성 인쇄 회로 기판(rigid-flexible printed circuit board)을 포함할 수 있다. 상기 기판(3)의 하부 표면은 하부 솔더 레지스트(2)로 덮일 수 있으며, 상기 기판(3)의 상부 표면은 상부 솔더 레지스트(4)로 덮일 수 있다. 상기 기판(3) 상에 제1 전극 핑거(231) 및 제3 전극 핑거들(232)이 형성될 수 있다. 상기 기판(3)의 하부에 상기 하부 솔더 레지스트(2)를 관통하는 외부 단자들(5)이 형성될 수 있다. 상기 제1 전극 핑거(231)는 상기 기판(3)을 통하여 상기 외부 단자들(5) 중 선택된 하나와 전기적으로 접속될 수 있다. 상기 외부 단자들(5)은 솔더 볼(solder ball), 솔더 범프(solder bump), 핀 그리드 어레이(pin grid array), 리드 그리드 어레이(lead grid array), 도전성 탭(conductive tab), 또는 이들의 조합을 포함할 수 있다.The
다른 실시 예에서, 상기 기판(3), 상기 버퍼 칩들(261, 262), 상기 지지대(50), 상기 제1 칩 스택(10), 상기 로직 칩(7), 및 상기 봉지재(59)는 카드 형 패키지를 구성할 수 있다. 상기 외부 단자들(5)은 생략될 수 있다.In another embodiment, the
상기 버퍼 칩들(261, 262)의 각각은 디램(DRAM) 또는 에스램(SRAM) 과 같은 휘발성 메모리 소자(volatile memory device)를 포함할 수 있다. 상기 버퍼 칩들(261, 262)의 상기 데이터 패드들(91)은 데이터 입출력 패드일 수 있다. 상기 버퍼 칩들(261, 262)의 상기 데이터 패드들(91) 및 상기 제3 전극 핑거들(232) 사이에 상기 제9 도전성 접속들(242)이 형성될 수 있다.Each of the
상기 버퍼 칩들(261, 262)은 상기 제9 도전성 접속들(242) 및 상기 기판(3)을 경유하여 상기 로직 칩(7)에 전기적으로 접속될 수 있다. 상기 버퍼 칩들(261, 262)은 제1 버퍼 칩(261) 및 제2 버퍼 칩(262)을 포함할 수 있다. 상기 제2 버퍼 칩(262)은 제1 접착 막(253)을 사용하여 상기 제1 버퍼 칩(261) 상에 탑재될 수 있다. 상기 제1 접착 막(253)은 DAF(direct adhesive film) 또는 FOW(film over wire)로 지칭될 수 있다. 상기 제9 도전성 접속들(242)은 상기 제1 접착 막(253)의 내부를 통과할 수 있다. 예를 들면, 상기 제9 도전성 접속들(242)이 본딩 와이어(bonding wire)인 경우, 상기 본딩 와이어(bonding wire)의 일부분이 상기 제1 접착 막(253)을 부분적으로 관통 또는 통과할 수 있다. 상기 제9 도전성 접속들(242)이 상기 제1 접착 막(253)을 관통 또는 통과하는 경우, 상기 제2 버퍼 칩(262)은 상기 제1 버퍼 칩(261) 상에 수직 정렬될 수 있다. 상기 지지대(50) 및 상기 제2 버퍼 칩(262)의 상부 표면들은 실질적으로 동일한 수평 레벨일 수 있다.The buffer chips 261 and 262 may be electrically connected to the
상기 메모리 칩들(11, 12, 13, 14)의 각각은 낸드 플래시 메모리(NAND flash memory)와 같은 비-휘발성 메모리소자(non-volatile memory device)를 포함할 수 있다. 상기 메모리 칩들(11, 12, 13, 14)의 상기 데이터 패드들(91)은 데이터 입출력 패드일 수 있다. 상기 메모리 칩들(11, 12, 13, 14)은 카스케이드(cascade) 구조로 적층될 수 있다. 상기 메모리 칩들(11, 12, 13, 14)은 단계적으로(step by step) 오프셋 정렬될 수 있다. 상기 메모리 칩들(11, 12, 13, 14)의 각각은 상기 제2 버퍼 칩(262)보다 큰 폭일 수 있다. 상기 메모리 칩들(11, 12, 13, 14) 중 최하층 메모리 칩(11)은 제2 접착 막(254)을 사용하여 상기 지지대(50) 및 상기 제2 버퍼 칩(262) 상에 부착될 수 있다. 상기 최하층 메모리 칩(11)의 일 측면은 상기 지지대(50)의 일 측면에 수직 정렬될 수 있다. 상기 최하층 메모리 칩(11)의 다른 측면은 상기 제2 버퍼 칩(262) 상에 정렬될 수 있다. 상기 메모리 칩들(11, 12, 13, 14) 사이에 제3 접착 막(255)이 형성될 수 있다. 상기 메모리 칩들(11, 12, 13, 14)은 상기 기판(3)의 일 방향으로 단계적으로(step by step) 오프셋 정렬될 수 있다.Each of the
상기 제2 접착 막(254)의 두께는 상기 제3 접착 막(255)보다 두꺼울 수 있다. 상기 제9 도전성 접속들(242)은 상기 제2 접착 막(254)의 내부를 통과할 수 있다. 예를 들면, 상기 제9 도전성 접속들(242)이 본딩 와이어(bonding wire)인 경우, 상기 본딩 와이어(bonding wire)의 일부분이 상기 제2 접착 막(254)을 부분적으로 관통 또는 통과할 수 있다. 상기 제9 도전성 접속들(242)이 상기 제2 접착 막(254)을 관통 또는 통과하는 경우, 상기 제2 버퍼 칩(262) 및 상기 지지대(50)는 상기 최하층 메모리 칩(11)의 점유면적 내에 탑재될 수 있다.The thickness of the second
상기 제2 접착 막(254)은 상기 최하층 메모리 칩(11)과 같은 폭을 가질 수 있다. 상기 제2 접착 막(254)은 상기 최하층 메모리 칩(11)의 하부표면에 부착될 수 있다. 상기 제2 접착 막(254)은 상기 최하층 메모리 칩(11), 상기 제2 버퍼 칩(262) 및 상기 지지대(50)와 직접적으로 접촉될 수 있다. 상기 제2 접착 막(254)은 DAF(direct adhesive film) 또는 FOW(film over wire)일 수 있다. 상기 제3 접착 막(255)은 상기 제2 접착 막(254)과 동일한 종류의 물질막일 수 있다. 몇몇 다른 실시 예에서, 상기 제3 접착 막(255)은 상기 제2 접착 막(254)과 다른 종류의 물질막일 수 있다.The second
상기 제1 재배선 패턴(275) 및 상기 제2 재배선 패턴(276)은 서로 떨어질 수 있다. 상기 제1 재배선 패턴(275)의 양단들에 접촉된 상기 제1 및 제2 재배선 패드들(291, 292)이 형성될 수 있다. 상기 제2 재배선 패턴(276)의 양단들에 접촉된 상기 제3 및 제4 재배선 패드들(293, 294)이 형성될 수 있다. 상기 제1 재배선 패드(291)는 상기 최상층 메모리 칩(14)의 상기 데이터 패드(91)에 접촉되거나 전기적으로 접속될 수 있다. 또한, 상기 제1 재배선 패드(291)는 상기 제2 도전성 접속들(243)을 경유하여 상기 다수의 메모리 칩들(11, 12, 13)에 전기적으로 접속될 수 있다. 상기 제3 도전성 접속들(243)은 상기 메모리 칩들(11, 12, 13)의 상기 데이터 패드들(91) 및 상기 제1 재배선 패드(291)에 접촉될 수 있다.The
상기 로직 칩(7)은 컨트롤러(controller) 또는 마이크로프로세서(microprocessor) 일 수 있다. 상기 로직 칩(7)은 상기 메모리 칩들(11, 12, 13)보다 좁은 폭일 수 있다. 상기 로직 칩(7)은 상기 재배선 층(274) 상에 탑재될 수 있다. 상기 로직 칩(7)의 상기 데이터 패드들(91)중 선택된 하나는 상기 제5 도전성 접속(249)을 경유하여 상기 제2 재배선 패드(292)에 접속될 수 있다. 상기 로직 칩(7)의 상기 데이터 패드들(91)중 선택된 다른 하나는 상기 제4 도전성 접속(248)을 경유하여 상기 제3 재배선 패드(293)에 접속될 수 있다. 상기 제4 재배선 패드(294) 및 상기 제1 전극 핑거(231) 사이에 상기 제1 도전성 접속(241)이 형성될 수 있다.The
상기 메모리 칩들(11, 12, 13)은 상기 데이터 패드들(91), 상기 제2 도전성 접속들(243), 상기 제1 재배선 패드(291), 상기 제1 재배선 패턴(275), 상기 제2 재배선 패드(292), 상기 제5 도전성 접속(249), 상기 로직 칩(7), 상기 제4 도전성 접속(248), 상기 제3 재배선 패드(293), 상기 제2 재배선 패턴(276), 상기 제4 재배선 패드(294), 및 상기 제1 도전성 접속(241)을 순차적으로 경유하여 상기 기판(3)에 전기적으로 접속될 수 있다.The
도 16 및 도 17에 도시된 바와 같이, 상기 제1 재배선 패턴(275) 및 상기 제2 재배선 패턴(276)의 길이는 상기 로직 칩(7)의 위치에 따라 자유롭게 조절될 수 있다. 예를 들면, 상기 로직 칩(7) 및 상기 메모리 칩들(11, 12, 13) 사이의 신호 전달 경로를 단축하고자 하는 경우, 도 16과 유사하게 상기 제1 재배선 패턴(275)의 길이는 상기 제2 재배선 패턴(276)보다 짧게 단축될 수 있다. 상기 메모리 칩들(11, 12, 13)의 상기 데이터 패드들(91) 및 상기 로직 칩(7) 사이의 전기적 접속 경로의 길이는 종래에 비하여 현저히 단축될 수 있다. 상기 메모리 칩들(11, 12, 13)의 상기 데이터 패드들(91) 및 상기 로직 칩(7) 사이의 전기적 접속 경로의 길이는 상기 로직 칩(7) 및 상기 기판(3) 사이의 전기적 접속 경로보다 짧게 단축될 수 있다.16 and 17, the lengths of the
상기 제9 도전성 접속들(242)이 상기 제1 접착 막(253)을 통과하는 구성을 이용하여 상기 제2 버퍼 칩(262)은 상기 제1 버퍼 칩(261) 상에 수직 정렬될 수 있다. 또한, 상기 제9 도전성 접속들(242)이 상기 제2 접착 막(254)을 통과하는 구성을 이용하여 상기 제2 버퍼 칩(262) 및 상기 지지대(50)는 상기 최하층 메모리 칩(11)의 점유면적 내에 탑재될 수 있다. 본 발명의 실시 예들에 따르면 수평 폭 축소에 유리한 구성을 갖는 반도체 패키지가 제공될 수 있다. 종래에 비하여 현저히 빠른 동작 속도를 갖고, 다수의 반도체 칩들을 탑재하면서 크기 축소에 유리한 반도체 패키지를 구현할 수 있다.The
도 18을 참조하면, 메모리 칩들(11, 12, 13, 14) 중 최상층 메모리 칩(14) 상에 재배선 층(274)이 형성될 수 있다. 상기 재배선 층(274) 내에 제1 재배선 패드(291), 제2 재배선 패턴(276), 및 상기 제2 재배선 패턴(276)의 양단들에 제3 및 제4 재배선 패드들(293, 294)이 형성될 수 있다. 상기 재배선 층(274) 상에 로직 칩(7)이 탑재될 수 있다. 상기 로직 칩(7)의 데이터 패드들(91)중 선택된 하나는 제5 도전성 접속(249)을 경유하여 상기 제1 재배선 패드(291)에 접속될 수 있다. 상기 로직 칩(7)의 데이터 패드들(91)중 선택된 다른 하나는 제4 도전성 접속(248)을 경유하여 상기 제3 재배선 패드(293)에 접속될 수 있다. 상기 제1 재배선 패턴(도 16의 275), 및 상기 제2 재배선 패드(도 16의 292)는 생략될 수 있다.Referring to FIG. 18, a
상기 로직 칩(7)은 상기 제1 재배선 패드(291) 및 상기 메모리 칩들(11, 12, 13, 14)의 데이터 패드들(91)에 가깝게 탑재될 수 있다. 상기 로직 칩(7) 및 상기 메모리 칩들(11, 12, 13, 14) 사이의 전기적 접속 경로는 종래에 비하여 현저히 단축될 수 있다.The
도 19를 참조하면, 상기 제2 버퍼 칩(도 16의 262)은 생략될 수 있다. 지지대(50) 및 제1 버퍼 칩(261)의 상부 표면들은 실질적으로 동일한 수평 레벨일 수 있다. 메모리 칩들(11, 12, 13, 14) 중 최하층 메모리 칩(11)은 제2 접착 막(254)을 사용하여 상기 지지대(50) 및 상기 제1 버퍼 칩(261) 상에 부착될 수 있다. 상기 최하층 메모리 칩(11)의 일 측면은 상기 제1 버퍼 칩(261) 상에 정렬될 수 있다. 제9 도전성 접속들(242)은 상기 제2 접착 막(254)의 내부를 통과할 수 있다. 상기 제1 버퍼 칩(261) 및 상기 지지대(50)는 상기 최하층 메모리 칩(11)의 점유면적 내에 탑재될 수 있다.Referring to FIG. 19, the second buffer chip (262 in FIG. 16) may be omitted. The upper surfaces of the
도 20을 참조하면, 버퍼 칩들(261, 262) 및 지지대(50) 상에 칩 스택(chip stack; 9)이 탑재될 수 있다. 상기 칩 스택(9)은 다수의 메모리 칩들(11, 12, 13, 14, 21, 22, 23, 24)을 포함할 수 있다. 편의상 상기 다수의 메모리 칩들(11, 12, 13, 14, 21, 22, 23, 24)은 제1 내지 제8 메모리 칩들(11, 12, 13, 14, 21, 22, 23, 24)로 지칭하기로 한다. 상기 제1 내지 제 4 메모리 칩들(11, 12, 13, 14)은 제1 칩 스택(10)을 구성할 수 있으며, 상기 제5 내지 제 8 메모리 칩들(21, 22, 23, 24)은 제2 칩 스택(20)을 구성할 수 있다. 상기 제8 메모리 칩(24) 상에 재배선 층(274)이 형성될 수 있다.Referring to FIG. 20, a
상기 제4 메모리 칩(14) 상에 중간 재배선 층(284)이 형성될 수 있다. 상기 중간 재배선 층(284)은 제5 재배선 패턴(285), 및 상기 제5 재배선 패턴(285)의 양단들에 형성된 제9 재배선 패드(295) 및 제10 재배선 패드(296)를 포함할 수 있다. 상기 제1 내지 제 4 메모리 칩들(11, 12, 13, 14)은 제1 카스케이드(cascade) 구조로 적층될 수 있다. 제2 도전성 접속들(243)은 상기 제10 재배선 패드(296)에 접촉될 수 있다. An
상기 제5 내지 제8 메모리 칩들(21, 22, 23, 24)은 제2 카스케이드(cascade) 구조로 적층될 수 있다. 상기 제5 내지 제8 메모리 칩들(21, 22, 23, 24)은 상기 제1 내지 제4 메모리 칩들(11, 12, 13, 14)과 다른 방향으로 정렬될 수 있다. 상기 제5 내지 제8 메모리 칩들(21, 22, 23, 24)은 상기 제1 내지 제4 메모리 칩들(11, 12, 13, 14)과 반대 방향으로 순차적으로 오프셋 정렬될 수 있다. 예를 들면, 상기 제5 메모리 칩(21)은 제4 접착 막(256)을 사용하여 상기 중간 재배선 층(284) 상에 부착될 수 있다. 상기 제4 접착 막(256)은 상기 제2 접착 막(254)과 실질적으로 동일할 수 있다. 상기 제2 도전성 접속들(243)은 상기 제4 접착 막(256)의 내부를 통과할 수 있다. The fifth to eighth memory chips 21, 22, 23, 24 may be stacked in a second cascade structure. The fifth to eighth memory chips 21, 22, 23, and 24 may be aligned in different directions from the first to
상기 제6 내지 제8 메모리 칩들(22, 23, 24)은 제5 접착 막(257)을 사용하여 상기 제5 메모리 칩(21) 상에 차례로 부착될 수 있다. 상기 제5 내지 제7 메모리 칩들(21, 22, 23)은 제10 도전성 접속들(245)을 이용하여 상기 제4 재배선 패드(294)에 접속될 수 있다. 상기 제8 메모리 칩(24)의 데이터 패드(91)는 상기 제4 재배선 패드(294)에 접촉되거나 전기적으로 접속될 수 있다. 상기 제10 도전성 접속들(245)의 일단은 상기 제9 재배선 패드(295)에 접촉될 수 있다.The sixth to eighth memory chips 22, 23 and 24 may be sequentially attached on the fifth memory chip 21 using a fifth
도 21을 참조하면, 메모리 칩들(11, 12, 13, 14) 중 최상층 메모리 칩(14) 상에 재배선 층(274)이 형성될 수 있다. 상기 재배선 층(274) 내에 제1 재배선 패턴(275), 및 상기 제1 재배선 패턴(275)의 양단들에 제1 및 제2 재배선 패드들(291, 292)이 형성될 수 있다. 상기 재배선 층(274) 상에 로직 칩(7)이 탑재될 수 있다. 상기 로직 칩(7)의 데이터 패드들(91)중 선택된 하나는 제5 도전성 접속(249)을 경유하여 상기 제2 재배선 패드(292)에 접속될 수 있다. 상기 로직 칩(7)의 데이터 패드들(91)중 선택된 다른 하나는 제1 도전성 접속(241)을 경유하여 제1 전극 핑거(231)에 접속될 수 있다. 상기 제2 재배선 패턴(도 17의 276), 및 상기 제3 및 제4 재배선 패드들(도 16의 293, 294)은 생략될 수 있다.Referring to FIG. 21, a
도 22a는 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 레이아웃이고, 도 22b는 도 22a의 일부분을 보여주는 단면도이다.FIG. 22A is a layout for explaining a semiconductor package according to embodiments of the present invention, and FIG. 22B is a sectional view showing a portion of FIG. 22A.
도 22a를 참조하면, 기판(3) 상에 제1 칩 스택(chip stack; 10)이 탑재될 수 있다. 상기 제1 칩 스택(chip stack; 10)은 다수의 메모리 칩들(11, 12, 13, 14)을 포함할 수 있다. 상기 메모리 칩들(11, 12, 13, 14) 중 최상층 메모리 칩(14) 상에 재배선 층(274)이 형성될 수 있다. 상기 재배선 층(274) 내에 다수의 제1 재배선 패턴들(275), 다수의 제2 재배선 패턴들(276), 다수의 제1 재배선 패드들(291), 다수의 제2 재배선 패드들(292), 다수의 제3 재배선 패드들(293), 다수의 제4 재배선 패드들(294), 다수의 제5 재배선 패드들(297), 다수의 제6 재배선 패턴들(376), 다수의 제7 재배선 패턴들(377), 다수의 제11 재배선 패드들(393), 다수의 제12 재배선 패드들(394), 다수의 제13 재배선 패드(395), 및 다수의 제14 재배선 패드들(396)이 형성될 수 있다. 상기 재배선 층(274) 상에 로직 칩(7)이 탑재될 수 있다. 상기 기판(3) 상에 제1 내지 제5 도전성 접속들(241, 243, 246, 248, 249) 및 제11 내지 제13 도전성 접속들(341, 347, 348)이 제공될 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14), 및 상기 로직 칩(7)은 다수의 데이터 패드들(91) 및 다수의 전원 패드들(92)을 포함할 수 있다.Referring to FIG. 22A, a
상기 제13 도전성 접속들(348)은 상기 로직 칩(7) 및 상기 제11 재배선 패드들(393) 사이에 접속될 수 있다. 상기 제7 재배선 패턴들(377)은 상기 제11 재배선 패드들(393) 및 상기 제14 재배선 패드들(396) 사이에 형성될 수 있다. 상기 제12 도전성 접속들(347)은 상기 제14 재배선 패드들(396) 및 상기 제13 재배선 패드들(395) 사이에 접속될 수 있다. 상기 제6 재배선 패턴들(376)은 상기 제13 재배선 패드들(395) 및 상기 제12 재배선 패드들(394) 사이에 형성될 수 있다. 상기 제11 도전성 접속들(341)은 상기 제12 재배선 패드들(394) 및 제4 전극 핑거(331) 사이에 접속될 수 있다.The thirteenth
상기 제12 도전성 접속들(347)은 본딩 와이어(bonding wire), 빔 리드(beam lead), 또는 도전성 테이프(conductive tape)를 포함할 수 있다. 예를 들면, 상기 제12 도전성 접속들(347)은 골드 와이어 또는 알루미늄 와이어와 같은 본딩 와이어(bonding wire)일 수 있다. 상기 제14 재배선 패드들(396) 및 상기 제13 재배선 패드들(395) 사이에 상기 제2 재배선 패턴들(276)이 배치될 수 있다. 상기 제12 도전성 접속들(347)은 상기 제2 재배선 패턴들(276) 상을 가로지를 수 있다. 상기 제12 도전성 접속들(347)은 상기 제2 재배선 패턴들(276)과 떨어질 수 있다.The twelfth
다른 실시 예에서, 상기 제14 재배선 패드들(396) 및 상기 제13 재배선 패드들(395) 사이에 상기 제1 재배선 패턴들(275) 및 상기 제2 재배선 패턴들(276) 중 적어도 하나가 배치될 수 있다.In another embodiment, a portion of the
도 22b를 참조하면, 상기 최상층 메모리 칩(14)은 패시베이션 절연 막(14P)을 포함할 수 있다. 상기 패시베이션 절연 막(14P)은 상기 최상층 메모리 칩(14)을 덮을 수 있다. 상기 재배선 층(274)은 제1 절연 막(274A), 상기 제13 재배선 패드들(395), 상기 제2 재배선 패턴들(276), 상기 제14 재배선 패드들(396), 제2 절연 막(274B)을 포함할 수 있다. 상기 제1 절연 막(274A)은 상기 최상층 메모리 칩(14) 상을 덮을 수 있다. 상기 제1 절연 막(274A) 상에 상기 제13 재배선 패드들(395), 상기 제2 재배선 패턴들(276), 및 상기 제14 재배선 패드들(396)이 형성될 수 있다. 예를 들면, 상기 제13 재배선 패드들(395), 상기 제2 재배선 패턴들(276), 및 상기 제14 재배선 패드들(396)은 동일한 레벨에 형성될 수 있다. 상기 제13 재배선 패드들(395), 상기 제2 재배선 패턴들(276), 및 상기 제14 재배선 패드들(396)은 서로 중첩되지 않도록 형성될 수 있다.Referring to FIG. 22B, the uppermost-
상기 제2 절연 막(274B)은 상기 제1 절연 막(274A) 및 상기 제2 재배선 패턴들(276)을 덮고 상기 제13 재배선 패드들(395) 및 상기 제14 재배선 패드들(396)을 노출할 수 있다. 상기 제13 재배선 패드들(395) 및 상기 제14 재배선 패드들(396) 사이에 상기 제12 도전성 접속들(347)이 형성될 수 있다. 상기 제12 도전성 접속들(347)은 상기 제2 재배선 패턴들(276)과 떨어질 수 있다. 상기 제12 도전성 접속들(347)은 상기 제13 재배선 패드들(395) 및 상기 제14 재배선 패드들(396)에 직접적으로 접촉될 수 있다.The second
도 23은 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 레이아웃이고, 도 24는 본 발명 기술적 사상의 실시 예들에 따른 반도체 패키지를 설명하기 위한 단면도이다.FIG. 23 is a layout for explaining a semiconductor package according to embodiments of the present invention, and FIG. 24 is a cross-sectional view for explaining a semiconductor package according to embodiments of the present invention.
도 23 및 도 24를 참조하면, 기판(3) 상에 제1 칩 스택(chip stack; 10)이 탑재될 수 있다. 상기 제1 칩 스택(chip stack; 10)은 다수의 메모리 칩들(11, 12, 13, 14)을 포함할 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14) 중 최상층 메모리 칩(14) 상에 재배선 층(274P)이 형성될 수 있다. 상기 재배선 층(274P)은 상기 최상층 메모리 칩(14) 상을 부분적으로 덮을 수 있다.Referring to FIG. 23 and FIG. 24, a
상기 재배선 층(274P) 내에 다수의 제2 재배선 패턴들(276), 다수의 제3 재배선 패드들(293), 다수의 제4 재배선 패드들(294), 및 다수의 제5 재배선 패드들(297)이 형성될 수 있다. 상기 최상층 메모리 칩(14) 상에 로직 칩(7)이 탑재될 수 있다. 상기 기판(3) 상에 상기 제1 칩 스택(10) 및 상기 로직 칩(7)을 덮는 봉지재(59)가 제공될 수 있다. 상기 봉지재(59) 내에 제1 내지 제5 도전성 접속들(241, 243, 246, 248, 249)이 제공될 수 있다. 상기 다수의 메모리 칩들(11, 12, 13, 14), 및 상기 로직 칩(7)은 다수의 데이터 패드들(91) 및 다수의 전원 패드들(92)을 포함할 수 있다.A plurality of
상기 로직 칩(7) 및 상기 최상층 메모리 칩(14) 사이에는 상기 재배선 층(274P)이 없을 수 있다. 예를 들면, 상기 재배선 층(274P)은 상기 로직 칩(7)과 중첩되지 않도록 상기 최상층 메모리 칩(14) 상에 부분적으로 형성될 수 있다. 상기 제1 재배선 패드들(도5의 291)은 생략될 수 있다. 상기 제5 도전성 접속들(249)은 상기 최상층 메모리 칩(14)의 상기 데이터 패드들(91)에 접촉되고 상기 로직 칩(7)의 상기 데이터 패드들(91)에 접촉될 수 있다. 상기 메모리 칩들(11, 12, 13, 14)과 상기 로직 칩(7) 사이의 전기적 접속 경로의 길이는 종래에 비하여 현저히 단축될 수 있다.The
도 25는 본 발명의 기술적 사상의 실시 예들에 따른 전자 장치의 사시도이고, 도 26은 본 발명의 기술적 사상의 실시 예들에 따른 전자 장치의 시스템 블록도이다. 상기 전자 장치는 솔리드 스테이트 드라이브(Solid State Drive; SSD; 1100)와 같은 데이터 저장장치일 수 있다.FIG. 25 is a perspective view of an electronic device according to embodiments of the inventive concept, and FIG. 26 is a system block diagram of the electronic device according to the embodiments of the inventive concept. The electronic device may be a data storage device such as a solid state drive (SSD) 1100.
도 25 및 도 26을 참조하면, 상기 솔리드 스테이트 드라이브(SSD; 1100)는 인터페이스(1113), 제어기(controller; 1115), 비-휘발성 메모리(non-volatile memory; 1118), 및 버퍼 메모리(buffer memory; 1119)를 포함할 수 있다. 상기 솔리드 스테이트 드라이브(1100)는 반도체 소자를 이용하여 정보를 저장하는 장치이다. 상기 솔리드 스테이트 드라이브(1100)는 하드 디스크 드라이브(Hard Disk Drive; HDD)에 비하여 속도가 빠르고 기계적 지연이나 실패율, 발열, 소음도 적으며, 소형화, 경량화할 수 있는 장점이 있다. 상기 솔리드 스테이트 드라이브(1100)는 랩톱, 노트북PC, 데스크톱PC, MP3 플레이어, 또는 휴대용 저장장치에 사용될 수 있다.25 and 26, the solid state drive (SSD) 1100 may include an
상기 제어기(1115)는 상기 인터페이스(1113)에 인접하게 형성되고 전기적으로 접속될 수 있다. 상기 제어기(1115)는 메모리 제어기 및 버퍼 제어기를 포함하는 마이크로프로세서(microprocessor)일 수 있다. 상기 비-휘발성 메모리(1118)는 상기 제어기(1115)에 인접하게 형성되고 전기적으로 접속될 수 있다. 상기 솔리드 스테이트 드라이브(1100)의 데이터 저장용량은 상기 비-휘발성 메모리(1118)에 대응할 수 있다. 상기 버퍼 메모리(1119)는 상기 제어기(1115)에 인접하게 형성되고 전기적으로 접속될 수 있다.The
상기 인터페이스(1113)는 호스트(Host; 1002)에 접속될 수 있으며 데이터와 같은 전기신호들을 송수신하는 역할을 할 수 있다. 예를 들면, 상기 인터페이스(1113)는 SATA, IDE, SCSI, 및/또는 이들의 조합과 같은 규격을 사용하는 장치일 수 있다. 상기 비-휘발성 메모리(1118)는 상기 제어기(1115)를 경유하여 상기 인터페이스(1113)에 접속될 수 있다. 상기 비-휘발성 메모리(1118)는 상기 인터페이스(1113)를 통하여 수신된 데이터를 저장하는 역할을 할 수 있다. 상기 솔리드 스테이트 드라이브(1100)에 전원공급이 차단된다 할지라도, 상기 비-휘발성 메모리(1118)에 저장된 데이터는 보존되는 특성이 있다.The
상기 버퍼 메모리(1119)는 휘발성 메모리(volatile memory)를 포함할 수 있다. 상기 휘발성 메모리는 디램(Dynamic Random Access Memory; DRAM), 및/또는 에스램(Static Random Access Memory; SRAM)일 수 있다. 상기 버퍼 메모리(1119)는 상기 비-휘발성 메모리(1118)에 비하여 상대적으로 빠른 동작속도를 보인다.The
상기 인터페이스(1113)의 데이터 처리속도는 상기 비 휘발성 메모리(1118)의 동작속도에 비하여 상대적으로 빠를 수 있다. 여기서, 상기 버퍼 메모리(1119)는 데이터를 임시 저장하는 역할을 할 수 있다. 상기 인터페이스(1113)를 통하여 수신된 데이터는, 상기 제어기(1115)를 경유하여 상기 버퍼 메모리(1119)에 임시 저장된 후, 상기 비-휘발성 메모리(1118)의 데이터 기록(write) 속도에 맞추어 상기 비-휘발성 메모리(1118)에 영구 저장될 수 있다. 또한, 상기 비-휘발성 메모리(1118)에 저장된 데이터들 중 자주 사용되는 데이터들은 사전에 읽기(read) 하여 상기 버퍼 메모리(1119)에 임시 저장할 수 있다. 즉, 상기 버퍼 메모리(1119)는 상기 솔리드 스테이트 드라이브(1100)의 유효 동작속도를 증가시키고 에러(error) 발생률을 감소하는 역할을 할 수 있다.The data processing speed of the
상기 비-휘발성 메모리(non-volatile memory; 1118), 상기 버퍼 메모리(1119), 및 상기 제어기(1115)는 도 1 내지 도 24를 참조하여 설명한 것과 유사한 구성을 보일 수 있다. 예를 들면, 상기 비-휘발성 메모리(non-volatile memory; 1118), 상기 버퍼 메모리(1119), 및 상기 제어기(1115)는 하나의 반도체 패키지 내에 탑재될 수 있다. 다른 실시 예에서, 상기 비-휘발성 메모리(non-volatile memory; 1118) 및 상기 제어기(1115)는 제1 반도체 패키지 내에 탑재되고, 상기 버퍼 메모리(1119)는 제2 반도체 패키지 내에 탑재될 수 있다. 다른 실시 예에서, 상기 비-휘발성 메모리(non-volatile memory; 1118)는 제1 반도체 패키지 내에 탑재되고, 상기 버퍼 메모리(1119)는 제2 반도체 패키지 내에 탑재되며, 상기 제어기(1115)는 제3 반도체 패키지 내에 탑재될 수 있다. 상기 솔리드 스테이트 드라이브(1100)의 전기적 특성은 종래에 비하여 현저히 개선될 수 있다.The
도 27 내지 도 29는 본 발명의 기술적 사상의 실시 예들에 따른 전자 장치들의 사시도이고, 도 30은 본 발명의 기술적 사상의 실시 예들에 따른 전자 장치들의 시스템 블록도이다.27 to 29 are perspective views of electronic devices according to embodiments of the inventive concept, and FIG. 30 is a system block diagram of the electronic devices according to embodiments of the inventive concept.
도 27 내지 도 29를 참조하면, 도 1 내지 도 24를 참조하여 설명된 반도체 패키지는 eMMC(embedded multi-media chip; 1200), micro SD(1300), 핸드폰(1900), 넷북, 노트북, 또는 태블릿 PC와 같은 전자시스템들에 유용하게 적용될 수 있다. 예를 들면, 도 1 내지 도 24를 참조하여 설명한 것과 유사한 반도체 패키지는 상기 핸드폰(1900) 내의 메인보드에 탑재될 수 있다. 도 1 내지 도 24를 참조하여 설명한 것과 유사한 반도체 패키지는 상기 micro SD(1300)와 같은 확장장치로 제공되어 상기 핸드폰(1900)에 결합되어 사용될 수도 있다.27 to 29, the semiconductor package described with reference to FIGS. 1 to 24 may include an embedded multi-media chip (eMMC) 1200, a
도 30을 참조하면, 도 1 내지 도 24를 참조하여 설명한 것과 유사한 반도체 패키지는 전자 시스템(2100)에 적용될 수 있다. 상기 전자 시스템(2100)은 바디(Body; 2110), 마이크로 프로세서 유닛(Micro Processor Unit; 2120), 파워 유닛(Power Unit; 2130), 기능 유닛(Function Unit; 2140), 및 디스플레이 컨트롤러 유닛(Display Controller Unit; 2150)을 포함할 수 있다. 상기 바디(2110)는 인쇄 회로기판(PCB)으로 형성된 마더 보드(Mother Board)일 수 있다. 상기 마이크로 프로세서 유닛(2120), 상기 파워 유닛(2130), 상기 기능 유닛(2140), 및 상기 디스플레이 컨트롤러 유닛(2150)은 상기 바디(2110)에 장착될 수 있다. 상기 바디(2110)의 내부 혹은 상기 바디(2110)의 외부에 디스플레이 유닛(2160)이 배치될 수 있다. 예를 들면, 상기 디스플레이 유닛(2160)은 상기 바디(2110)의 표면에 배치되어 상기 디스플레이 컨트롤러 유닛(2150)에 의해 프로세스 된 이미지를 표시할 수 있다.Referring to FIG. 30, a semiconductor package similar to that described with reference to FIGS. 1 through 24 may be applied to the
상기 파워 유닛(2130)은 외부 배터리(도시하지 않음) 등으로부터 일정 전압을 공급받아 이를 요구되는 전압 레벨로 분기하여 상기 마이크로 프로세서 유닛(2120), 상기 기능 유닛(2140), 상기 디스플레이 컨트롤러 유닛(2150) 등으로 공급하는 역할을 할 수 있다. 상기 마이크로 프로세서 유닛(2120)은 상기 파워 유닛(2130)으로부터 전압을 공급받아 상기 기능 유닛(2140)과 상기 디스플레이 유닛(2160)을 제어할 수 있다. 상기 기능 유닛(2140)은 다양한 전자 시스템(2100)의 기능을 수행할 수 있다. 예를 들어, 상기 전자 시스템(2100)이 휴대폰인 경우 상기 기능 유닛(2140)은 다이얼링, 또는 외부 장치(External Apparatus; 2170)와의 교신으로 상기 디스플레이 유닛(2160)으로의 영상 출력, 스피커로의 음성 출력 등과 같은 휴대폰 기능을 수행할 수 있는 여러 구성요소들을 포함할 수 있으며, 카메라가 함께 장착된 경우 카메라 이미지 프로세서(Camera Image Processor)의 역할을 할 수 있다.The
응용 실시 예에서, 상기 전자 시스템(2100)이 용량 확장을 위해 메모리 카드 등과 연결되는 경우, 상기 기능 유닛(2140)은 메모리 카드 컨트롤러일 수 있다. 상기 기능 유닛(2140)은 유선 혹은 무선의 통신 유닛(Communication Unit; 2180)을 통해 상기 외부 장치(2170)와 신호를 주고 받을 수 있다. 상기 전자 시스템(2100)이 기능 확장을 위해 유에스비(Universal Serial Bus; USB) 등을 필요로 하는 경우, 상기 기능 유닛(2140)은 인터페이스 컨트롤러(Interface Controller)의 역할을 할 수 있다. 상기 기능 유닛(2140)은 대용량 저장 장치를 포함할 수 있다.In an application embodiment, if the
도 1 내지 도 24를 참조하여 설명한 것과 유사한 반도체 패키지는 상기 기능 유닛(2140) 또는 상기 마이크로 프로세서 유닛(2120)에 적용될 수 있다. 예를 들면, 상기 기능 유닛(2140)은 상기 기판(3), 상기 버퍼 칩들(261, 262), 상기 메모리 칩들(11, 12, 13, 14), 상기 재배선 층(274), 및 상기 로직 칩(7)을 포함할 수 있다. 상기 기판(3)은 상기 바디(2110)에 전기적으로 접속될 수 있다. 상기 전자 시스템(2100)은 다수의 반도체 칩들을 탑재하면서도 경박단소화에 유리하고, 신호 전달 경로의 단축에 따른 고속 동작 특성을 보일 수 있다.A semiconductor package similar to that described with reference to FIGS. 1 through 24 may be applied to the
이상 첨부된 도면을 참조하여 본 발명의 실시 예들을 개략적으로 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해하여야 한다.While the embodiments of the present invention have been schematically described with reference to the accompanying drawings, those skilled in the art to which the present invention pertains may be embodied in other specific forms without changing the technical spirit or essential features of the present invention. I can understand that you can. Therefore, it is to be understood that the embodiments described above are exemplary in all respects and not restrictive.
2, 4: 솔더 레지스트 3: 기판
5: 외부 단자 7: 로직 칩
9: 칩 스택(chip stack) 10, 20: 제1 및 제2 칩 스택
11, 12, 13, 14, 21, 22, 23, 24: 메모리 칩
14P: 패시베이션 절연 막
50: 지지대 59: 봉지재
91: 데이터 패드 92: 전원 패드
231, 232, 233, 331: 전극 핑거
241, 242, 243, 244, 245, 246, 247, 248, 249, 312, 341, 347, 348: 도전성 접속
253, 254, 255, 256, 257: 접착 막
261, 262: 버퍼 칩
274, 274P, 284: 재 배선 층
275, 276, 277, 285, 313, 376, 377: 재배선 패턴
274A: 제1 절연 막 274B: 제2 절연 막
291, 292, 293, 294, 295, 296, 297, 298, 311, 314, 393, 394, 395, 396: 재배선 패드
321, 322, 323: 기판 배선
1002: 호스트(Host) 1100: 솔리드 스테이트 디스크(SSD)
1113: 인터페이스 1115: 제어기(controller)
1118: 비-휘발성 메모리(non-volatile memory)
1119: 버퍼 메모리(buffer memory)
1200: eMMC(embedded multi-media chip)
1300: micro SD 1900: 핸드폰
2100: 전자시스템
2110: 바디 2120: 마이크로 프로세서 유닛
2130: 파워 유닛 2140: 기능 유닛
2150: 디스플레이 컨트롤러 유닛
2160: 디스플레이 유닛
2170: 외부 장치 2180: 통신 유닛2, 4: solder resist 3: substrate
5: External terminal 7: Logic chip
9:
11, 12, 13, 14, 21, 22, 23, 24: memory chip
14P: passivation insulation film
50: support 59: encapsulant
91: data pad 92: power pad
231, 232, 233, and 331: electrode fingers
241, 242, 243, 244, 245, 246, 247, 248, 249, 312, 341, 347, 348: conductive connection
253, 254, 255, 256, 257: adhesive film
261, 262: buffer chip
274, 274P, 284: rewiring layer
275, 276, 277, 285, 313, 376, 377: Rewiring pattern
274A: first insulating
291, 292, 293, 294, 295, 296, 297, 298, 311, 314, 393, 394, 395, 396: redistribution pad
321, 322, 323: substrate wiring
1002: Host 1100: Solid State Disk (SSD)
1113: interface 1115: controller
1118: Non-volatile memory < RTI ID = 0.0 >
1119: Buffer memory
1200: embedded multi-media chip (eMMC)
1300: micro SD 1900: Mobile phone
2100: Electronic system
2110: body 2120: microprocessor unit
2130: Power unit 2140: Function unit
2150: Display controller unit
2160: Display unit
2170: External device 2180: Communication unit
Claims (10)
상기 제1 반도체 칩들 중 최상층 제1 반도체 칩 상에 형성되고 다수의 재배선 패턴들 및 다수의 재배선 패드들을 갖는 상부 배선 층;
상기 최상층 제1 반도체 칩 상에 형성되고 상기 데이터 패드들에 가까운 제2 반도체 칩;
상기 데이터 패드들 및 상기 제2 반도체 칩 사이에 형성된 제1 도전성 접속들; 및
상기 제2 반도체 칩 및 상기 기판 사이에 형성된 제2 도전성 접속들을 포함하되,
상기 재배선 패턴들은 동일한 레벨에 배치되고 서로 중첩되지 않으며,
상기 제1 반도체 칩들의 상기 데이터 패드들은 상기 제1 도전성 접속들, 상기 제2 반도체 칩, 상기 재배선 패턴들, 상기 재배선 패드들, 및 상기 제2 도전성 접속들을 경유하여 상기 기판에 전기적으로 접속된 반도체 패키지.A plurality of first semiconductor chips mounted on a substrate and having data pads and power supply pads;
An upper wiring layer formed on the uppermost first semiconductor chip of the first semiconductor chips and having a plurality of redistribution patterns and a plurality of redistribution pads;
A second semiconductor chip formed on the uppermost first semiconductor chip and close to the data pads;
First conductive contacts formed between the data pads and the second semiconductor chip; And
And second conductive connections formed between the second semiconductor chip and the substrate,
The redistribution patterns are arranged at the same level and do not overlap each other,
Wherein the data pads of the first semiconductor chips are electrically connected to the substrate via the first conductive connections, the second semiconductor chip, the rewiring patterns, the rewiring pads, and the second conductive connections. ≪ / RTI >
상기 재배선 패드들 중 하나는 상기 최상층 제1 반도체 칩의 상기 데이터 패드들 중 하나에 직접적으로 접촉된 반도체 패키지.The method according to claim 1,
One of the redistribution pads is in direct contact with one of the data pads of the uppermost first semiconductor chip.
상기 제2 반도체 칩은 상기 데이터 패드들에 상대적으로 가깝고 상기 전원 패드들에 상대적으로 멀리 떨어진 반도체 패키지.The method according to claim 1,
And the second semiconductor chip is relatively close to the data pads and relatively far from the power pads.
상기 제1 반도체 칩들 및 상기 제2 반도체 칩 사이의 제1 전기적 접속 경로는 상기 제2 반도체 칩 및 상기 기판 사이의 제2 전기적 접속 경로보다 짧은 반도체 패키지.The method according to claim 1,
And a first electrical connection path between the first semiconductor chips and the second semiconductor chip is shorter than a second electrical connection path between the second semiconductor chip and the substrate.
상기 상부 배선 층은
상기 제1 반도체 칩들의 상기 데이터 패드들 및 상기 제2 반도체 칩 사이에 형성된 제1 재배선 패턴들; 및
상기 제2 반도체 칩 및 상기 기판 사이에 형성된 제2 재배선 패턴들을 포함하되,
상기 제1 재배선 패턴들은 상기 제2 재배선 패턴들보다 짧고,
상기 제1 반도체 칩들의 상기 데이터 패드들은 상기 제1 도전성 접속들, 상기 제1 재배선 패턴들, 상기 제2 반도체 칩, 상기 제2 재배선 패턴들, 및 상기 제2 도전성 접속들을 순차적으로 경유하여 상기 기판에 접속된 반도체 패키지.5. The method of claim 4,
The upper wiring layer is
First redistribution patterns formed between the data pads of the first semiconductor chips and the second semiconductor chip; And
Second rewiring patterns formed between the second semiconductor chip and the substrate;
The first redistribution patterns are shorter than the second redistribution patterns,
The data pads of the first semiconductor chips sequentially pass through the first conductive connections, the first redistribution patterns, the second semiconductor chip, the second redistribution patterns, and the second conductive connections. A semiconductor package connected to the substrate.
상기 상부 배선 층은
상기 제1 반도체 칩들의 상기 데이터 패드들 및 상기 제2 반도체 칩 사이에 형성된 제1 재배선 패드들;
상기 제2 반도체 칩 및 상기 기판 사이에 형성된 재배선 패턴들; 및
상기 재배선 패턴들의 양단들에 형성된 제2 및 제3 재배선 패드들을 포함하되,
상기 제2 반도체 칩은 상기 제1 재배선 패드들에 가깝고,
상기 제2 도전성 접속들은 상기 제3 재배선 패드들에 접속되고,
상기 제1 반도체 칩들의 상기 데이터 패드들은 상기 제1 재배선 패드들, 상기 제2 반도체 칩, 상기 제2 재배선 패드들, 상기 재배선 패턴들, 상기 제3 재배선 패드들, 및 상기 제2 도전성 접속들을 순차적으로 경유하여 상기 기판에 접속된 반도체 패키지.5. The method of claim 4,
The upper wiring layer is
First redistribution pads formed between the data pads of the first semiconductor chips and the second semiconductor chip;
Redistribution patterns formed between the second semiconductor chip and the substrate; And
Second and third redistribution pads formed at both ends of the redistribution patterns,
The second semiconductor chip is close to the first redistribution pads,
The second conductive connections are connected to the third redistribution pads,
The data pads of the first semiconductor chips may include the first redistribution pads, the second semiconductor chip, the second redistribution pads, the redistribution patterns, the third redistribution pads, and the second redistribution pads. A semiconductor package connected to the substrate via conductive connections in sequence.
상기 재배선 패드들 사이에 형성된 제3 도전성 접속을 더 포함하되,
상기 제3 도전성 접속은 상기 재배선 패턴들 중 적어도 하나의 상부를 가로지르고,
상기 제3 도전성 접속은 상기 재배선 패턴들과 떨어지며,
상기 제3 도전성 접속은 본딩 와이어(bonding wire), 빔 리드(beam lead), 또는 도전성 테이프(conductive tape)를 갖는 반도체 패키지.The method according to claim 1,
Further comprising a third conductive connection formed between the redistribution pad,
The third conductive connection crosses an upper portion of at least one of the redistribution patterns,
The third conductive connection is separated from the redistribution patterns,
And the third conductive connection has a bonding wire, a beam lead, or a conductive tape.
상기 상부 배선 층은 상기 최상층 제1 반도체 칩 상을 부분적으로 덮되, 상기 최상층 제1 반도체 칩 및 상기 제2 반도체 칩 사이에는 상기 상부 배선 층이 없는 반도체 패키지.The method according to claim 1,
And the upper wiring layer partially covers the uppermost first semiconductor chip, and wherein the upper wiring layer does not have the upper wiring layer between the uppermost first semiconductor chip and the second semiconductor chip.
상기 제1 반도체 칩들의 상기 데이터 패드들은 모두 상기 제2 반도체 칩, 상기 재배선 패드들, 상기 재배선 패턴들, 및 상기 제2 도전성 접속들을 순차적으로 경유하여 상기 기판에 전기적으로 접속된 반도체 패키지.The method according to claim 1,
And the data pads of the first semiconductor chips are all electrically connected to the substrate via the second semiconductor chip, the redistribution pads, the redistribution patterns, and the second conductive connections in sequence.
상기 제1 반도체 칩들 중 최상층 제1 반도체 칩 상에 형성되고, 다수의 제1 및 제2 재배선 패드들, 상기 제1 재배선 패드들 및 상기 제2 재배선 패드들 사이의 제1 재배선 패턴들, 다수의 제3 및 제4 재배선 패드들, 상기 제3 재배선 패드들 및 상기 제4 재배선 패드들 사이의 제2 재배선 패턴들, 다수의 제5 및 제6 재배선 패드들, 상기 제5 재배선 패드들 및 상기 제6 재배선 패드들 사이의 제3 재배선 패턴들, 다수의 제7 및 제8 재배선 패드들, 및 상기 제7 재배선 패드들 및 상기 제8 재배선 패드들 사이의 제4 재배선 패턴들을 갖되, 상기 제1 재배선 패드들은 상기 최상층 제1 반도체 칩의 상기 데이터 패드들에 접촉되는 상부 배선 층;
상기 상부 배선 층 상의 제2 반도체 칩;
상기 제1 재배선 패드들 및 상기 데이터 패드들 사이의 제1 도전성 접속들;
상기 제2 재배선 패드들 및 상기 제2 반도체 칩 사이의 제2 도전성 접속들;
상기 제2 반도체 칩 및 상기 제3 재배선 패드들 사이의 제3 도전성 접속들;
상기 제4 재배선 패드들 및 상기 기판 사이의 제4 도전성 접속들;
상기 제2 반도체 칩 및 상기 제5 재배선 패드들 사이의 제5 도전성 접속들;
상기 제6 재배선 패드들 및 상기 제7 재배선 패드들 사이의 제6 도전성 접속들; 및
상기 제8 재배선 패드들 및 상기 기판 사이의 제7 도전성 접속들을 포함하되,
상기 제6 도전성 접속들은 본딩 와이어(bonding wire), 빔 리드(beam lead), 또는 도전성 테이프(conductive tape)를 갖고,
상기 제1 재배선 패턴들 및 상기 제2 재배선 패턴들 중 적어도 하나는 상기 제6 재배선 패드들 및 상기 제7 재배선 패드들 사이에 배치되되, 상기 제6 도전성 접속들은 상기 제1 재배선 패턴들 및 상기 제2 재배선 패턴들과 떨어진 반도체 패키지.A plurality of first semiconductor chips mounted on a substrate and having data pads and power supply pads;
A first redistribution pattern formed on the uppermost first semiconductor chip of the first semiconductor chips and between a plurality of first and second redistribution pads, the first redistribution pads, and the second redistribution pads A plurality of third and fourth redistribution pads, second redistribution patterns between the third and fourth redistribution pads, a plurality of fifth and sixth redistribution pads, Third redistribution patterns between the fifth and sixth redistribution pads, a plurality of seventh and eighth redistribution pads, and the seventh redistribution pads and the eighth redistribution pad An upper wiring layer having fourth redistribution patterns between pads, wherein the first redistribution pads are in contact with the data pads of the uppermost first semiconductor chip;
A second semiconductor chip on the upper wiring layer;
First conductive connections between the first redistribution pads and the data pads;
Second conductive connections between the second redistribution pads and the second semiconductor chip;
Third conductive connections between the second semiconductor chip and the third redistribution pads;
Fourth conductive connections between the fourth redistribution pads and the substrate;
Fifth conductive connections between the second semiconductor chip and the fifth redistribution pads;
Sixth conductive connections between the sixth redistribution pads and the seventh redistribution pads; And
A seventh conductive connection between the eighth redistribution pads and the substrate,
The sixth conductive connections have a bonding wire, a beam lead, or a conductive tape,
At least one of the first redistribution patterns and the second redistribution patterns is disposed between the sixth redistribution pads and the seventh redistribution pads, wherein the sixth conductive connections are connected to the first redistribution line. The semiconductor package away from the patterns and the second redistribution patterns.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012274772A JP6122290B2 (en) | 2011-12-22 | 2012-12-17 | Semiconductor package having a rewiring layer |
US13/725,132 US9496216B2 (en) | 2011-12-22 | 2012-12-21 | Semiconductor package including stacked semiconductor chips and a redistribution layer |
CN2012105607986A CN103178054A (en) | 2011-12-22 | 2012-12-21 | Semiconductor Package Including Stacked Semiconductor Chips and a Redistribution Layer |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20110139829 | 2011-12-22 | ||
KR1020110139829 | 2011-12-22 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20130079093A true KR20130079093A (en) | 2013-07-10 |
Family
ID=48991911
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020120054414A KR20130079093A (en) | 2011-12-22 | 2012-05-22 | Semiconductor package having redistribution layer |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20130079093A (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9478487B2 (en) | 2014-08-11 | 2016-10-25 | Samsung Electronics Co., Ltd. | Semiconductor package |
CN110931469A (en) * | 2018-09-19 | 2020-03-27 | 爱思开海力士有限公司 | Stack package including stacked semiconductor wafers |
CN117761732A (en) * | 2023-12-25 | 2024-03-26 | 河南芯港半导体有限公司 | Satellite navigation positioning orientation chip and signal processing method |
-
2012
- 2012-05-22 KR KR1020120054414A patent/KR20130079093A/en active IP Right Grant
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9478487B2 (en) | 2014-08-11 | 2016-10-25 | Samsung Electronics Co., Ltd. | Semiconductor package |
CN110931469A (en) * | 2018-09-19 | 2020-03-27 | 爱思开海力士有限公司 | Stack package including stacked semiconductor wafers |
CN117761732A (en) * | 2023-12-25 | 2024-03-26 | 河南芯港半导体有限公司 | Satellite navigation positioning orientation chip and signal processing method |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6122290B2 (en) | Semiconductor package having a rewiring layer | |
US8884416B2 (en) | Semiconductor apparatus having through vias configured to isolate power supplied to a memory chip from data signals supplied to the memory chip | |
KR102053349B1 (en) | Semiconductor package | |
US9158081B2 (en) | Semiconductor package with an optical signal path, memory card including the same, and electronic system including the same | |
US8218346B2 (en) | Multi-chip packages including extra memory chips to define additional logical packages and related devices | |
US20120068306A1 (en) | Semiconductor package including decoupling semiconductor capacitor | |
US10971479B2 (en) | Semiconductor package including stacked semiconductor chips | |
KR20130078221A (en) | Semiconductor package having a redistribution structure | |
KR20140109134A (en) | Semiconductor package having multi-channel and related electronic system | |
US9780071B2 (en) | Stacked semiconductor package including reconfigurable package units | |
US9730323B2 (en) | Semiconductor package | |
US9466593B2 (en) | Stack semiconductor package | |
US20120038035A1 (en) | Semiconductor package substrate and semiconductor package having the same | |
US9082686B2 (en) | Semiconductor package | |
US11462511B2 (en) | Semiconductor package including stacked semiconductor chips | |
KR20140064053A (en) | Semiconductor package having redistribution layer | |
JP2006156909A (en) | Multi-chip module | |
US20100237484A1 (en) | Semiconductor package | |
KR20130079093A (en) | Semiconductor package having redistribution layer | |
US11227858B2 (en) | Semiconductor package including stacked semiconductor chips | |
US9478515B1 (en) | Semiconductor packages including interconnection members | |
US11270958B2 (en) | Semiconductor package including capacitor | |
US11088117B2 (en) | Semiconductor package including stacked semiconductor chips | |
KR20100045076A (en) | Semiconductor package | |
US9875990B2 (en) | Semiconductor package including planar stacked semiconductor chips |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right |