KR101691088B1 - 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템 - Google Patents

불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템 Download PDF

Info

Publication number
KR101691088B1
KR101691088B1 KR1020100014275A KR20100014275A KR101691088B1 KR 101691088 B1 KR101691088 B1 KR 101691088B1 KR 1020100014275 A KR1020100014275 A KR 1020100014275A KR 20100014275 A KR20100014275 A KR 20100014275A KR 101691088 B1 KR101691088 B1 KR 101691088B1
Authority
KR
South Korea
Prior art keywords
word line
voltage
word lines
word
line
Prior art date
Application number
KR1020100014275A
Other languages
English (en)
Other versions
KR20110094711A (ko
Inventor
심선일
장재훈
채동혁
임영호
김한수
정재훈
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020100014275A priority Critical patent/KR101691088B1/ko
Priority to US12/986,798 priority patent/US8427878B2/en
Publication of KR20110094711A publication Critical patent/KR20110094711A/ko
Priority to US13/721,963 priority patent/US8923060B2/en
Priority to US13/867,716 priority patent/US8964476B2/en
Priority to US14/590,665 priority patent/US9330770B2/en
Priority to US14/820,895 priority patent/US9378831B2/en
Priority to US14/849,029 priority patent/US9390803B2/en
Priority to US15/176,269 priority patent/US9747995B2/en
Application granted granted Critical
Publication of KR101691088B1 publication Critical patent/KR101691088B1/ko
Priority to US15/664,303 priority patent/US10199116B2/en
Priority to US16/206,383 priority patent/US10650903B2/en
Priority to US16/844,317 priority patent/US11062784B2/en
Priority to US17/342,048 priority patent/US20210295895A1/en
Priority to US17/542,183 priority patent/US11715537B2/en
Priority to US18/310,843 priority patent/US20230268017A1/en

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/3454Arrangements for verifying correct programming or for detecting overprogrammed cells
    • G11C16/3459Circuits or methods to verify correct programming of nonvolatile memory cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4074Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/408Address circuits
    • G11C11/4085Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4096Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/12Programming voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/26Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Databases & Information Systems (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)
  • Read Only Memory (AREA)

Abstract

본 발명은 불휘발성 메모리 장치에 관한 것이다. 본 발명의 불휘발성 메모리 장치는 복수의 메모리 셀들을 포함하는 메모리 셀 어레이, 복수의 메모리 셀들에 연결된 복수의 워드 라인들에 워드 라인 전압들을 각각 인가하도록 구성되는 워드 라인 구동기로 구성된다. 워드 라인 전압들의 레벨들은 복수의 워드 라인들의 위치들에 따라 조절된다.

Description

불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템{NONVOLATILE MEMORY DEVICE, OPERATING METHOD THEREOF AND MEMORY SYSTEM INCLUDING THE SAME}
본 발명은 반도체 메모리에 관한 것으로, 더 상세하게는 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템에 관한 것이다.
반도체 메모리 장치(semiconductor memory device)는 실리콘(Si, silicon), 게르마늄(Ge, Germanium), 비화 갈륨(GaAs, gallium arsenide), 인화인듐(InP, indium phospide) 등과 같은 반도체를 이용하여 구현되는 기억장치이다. 반도체 메모리 장치는 크게 휘발성 메모리 장치(Volatile memory device)와 불휘발성 메모리 장치(Nonvolatile memory device)로 구분된다.
휘발성 메모리 장치는 전원 공급이 차단되면 저장하고 있던 데이터가 소멸되는 메모리 장치이다. 휘발성 메모리 장치에는 SRAM (Static RAM), DRAM (Dynamic RAM), SDRAM (Synchronous DRAM) 등이 있다. 불휘발성 메모리 장치는 전원 공급이 차단되어도 저장하고 있던 데이터를 유지하는 메모리 장치이다. 불휘발성 메모리 장치에는 ROM (Read Only Memory), PROM (Programmable ROM), EPROM (Electrically Programmable ROM), EEPROM (Electrically Erasable and Programmable ROM), 플래시 메모리 장치, PRAM (Phase-change RAM), MRAM (Magnetic RAM), RRAM (Resistive RAM), FRAM (Ferroelectric RAM) 등이 있다. 플래시 메모리 장치는 크게 노어 타입과 낸드 타입으로 구분된다.
본 발명의 목적은 향상된 신뢰성을 갖는 불휘발성 메모리 장치, 그것의 프로그램 방법, 그리고 그것을 포함하는 메모리 시스템을 제공하는 데에 있다.
본 발명의 실시 예에 따른 불휘발성 메모리 장치는 복수의 메모리 셀들을 포함하는 메모리 셀 어레이; 상기 복수의 메모리 셀들에 연결된 복수의 워드 라인들에 워드 라인 전압들을 각각 인가하도록 구성되는 워드 라인 구동기를 포함하고; 상기 워드 라인 전압들의 레벨들은 상기 복수의 워드 라인들의 위치들에 따라 조절된다.
실시 예로서, 상기 복수의 워드 라인들은 복수의 그룹들로 분할되고, 상기 워드 라인 전압들의 레벨들은 상기 분할된 워드 라인들의 그룹 단위로 조절된다.
실시 예로서, 상기 메모리 셀 어레이는 복수의 스트링들을 포함하고, 각 스트링은 스트링 선택 트랜지스터 및 접지 선택 트랜지스터 사이에 연결되며, 상기 복수의 워드 라인들에 의해 각각 제어되는 메모리 셀들을 포함하고, 상기 워드 라인 전압들의 레벨들은 상기 스트링 선택 트랜지스터에 연결된 스트링 선택 라인과의 거리에 따라 조절된다.
실시 예로서, 프로그램 동작 시에, 상기 구동기는 선택 워드 라인의 위치에 따라 상기 선택 워드 라인에 인가되는 프로그램 전압의 레벨을 조절하도록 구성된다.
실시 예로서, 프로그램 동작 시에, 상기 구동기는 상기 선택 워드 라인의 위치에 따라 상기 프로그램 전압의 증분을 조절하도록 구성된다.
실시 예로서, 프로그램 동작 시에, 상기 구동기는 비선택 워드 라인들의 위치에 따라 상기 비선택 워드 라인들에 인가되는 패스 전압의 레벨을 조절하도록 구성된다.
실시 예로서, 읽기 동작 시에, 상기 구동기는 비선택 워드 라인들의 위치에 따라 상기 비선택 워드 라인들에 인가되는 비선택 읽기 전압의 레벨을 조절하도록 구성된다.
실시 예로서, 소거 동작 시에, 상기 구동기는 상기 복수의 워드 라인들의 위치에 따라 상기 복수의 워드 라인들에 인가되는 워드 라인 소거 전압의 레벨을 조절하도록 구성된다.
본 발명의 실시 예에 따른 불휘발성 메모리 장치의 동작 방법은 특정 워드 라인의 위치에 따라 워드 라인 전압의 레벨을 조절하고; 그리고 상기 조절된 워드 라인 전압을 상기 특정 워드 라인에 제공하는 것을 포함한다.
본 발명의 실시 예에 따른 메모리 시스템은 불휘발성 메모리 장치; 그리고 상기 불휘발성 메모리 장치를 제어하도록 구성되는 컨트롤러를 포함하고, 상기 불휘발성 메모리 장치는 복수의 메모리 셀들을 포함하는 메모리 셀 어레이; 상기 복수의 메모리 셀들에 연결된 복수의 워드 라인들 중 선택 워드 라인에 선택 전압을 인가하고 비선택 워드 라인에 비선택 전압을 인가하도록 구성되는 워드 라인 구동기를 포함하고; 상기 선택 전압의 레벨은 상기 복수의 워드 라인들 중 상기 선택 워드 라인의 위치에 따라 조절된다.
본 발명에 의하면, 워드 라인의 위치에 따라 워드 라인 전압의 레벨이 조절된다. 따라서, 워드 라인의 위치에 터널 효과가 평준화되므로, 불휘발성 메모리 장치의 신뢰성이 향상된다.
도 1은 본 발명의 실시 예에 따른 불휘발성 메모리 장치를 보여주는 블록도이다.
도 2는 도 1의 메모리 셀 어레이를 보여주는 블록도이다.
도 3은 도 2의 메모리 블록들 중 하나를 보여주는 회로도이다.
도 4는 도 3의 메모리 블록에 대응하는 구조의 제 1 실시 예를 보여주는 사시도이다.
도 5는 도 4의 메모리 블록의 선에 따른 단면도이다.
도 6은 도 5의 트랜지스터 구조를 보여주는 단면도이다.
도 7은 도 1의 구동기의 동작을 설명하기 위한 순서도이다.
도 8은 도 7의 동작 방법에 따른 프로그램 동작 시의 전압 조건들을 보여주는 테이블이다.
도 9는 도 8에 도시된 전압들의 예시적인 레벨들을 보여주는 그래프이다.
도 10은 도 7의 동작 방법에 따른 읽기 동작 시의 전압 조건들을 보여주는 테이블이다.
도 11은 도 10에 도시된 전압들의 예시적인 레벨들을 보여주는 그래프이다.
도 12는 도 7의 동작 방법에 따른 소거 동작 시의 전압 조건들을 보여주는 테이블이다.
도 13은 도 12에 도시된 전압들의 예시적인 레벨들을 보여주는 그래프이다.
도 14는 도 3의 메모리 블록에 대응하는 구조의 제 2 실시 예를 보여주는 사시도이다.
도 15는 도 14의 메모리 블록의 선에 따른 단면도이다.
도 16은 도 3, 도 14 및 도 15의 메모리 블록의 워드 라인들에 인가되는 워드 라인 전압들을 보여주는 다이어그램이다.
도 17은 도 3의 메모리 블록에 대응하는 구조의 제 3 실시 예를 보여주는 사시도이다.
도 18은 도 17의 메모리 블록의 선에 따른 단면도이다.
도 19는 도 3의 메모리 블록에 대응하는 구조의 제 4 실시 예를 보여주는 사시도이다.
도 20은 도 19의 메모리 블록의 선에 따른 단면도이다.
도 21은 도 3의 메모리 블록에 대응하는 구조의 제 5 실시 예를 보여주는 사시도이다.
도 22는 도 21의 메모리 블록의 선에 따른 단면도이다.
도 23은 도 3의 메모리 블록에 대응하는 구조의 제 6 실시 예를 보여주는 사시도이다.
도 24는 도 23의 메모리 블록의 선에 따른 단면도이다.
도 25는 도 3의 메모리 블록에 대응하는 구조의 제 7 실시 예를 보여주는 사시도이다.
도 26은 도 25의 메모리 블록의 선에 따른 단면도이다.
도 27은 도 25 및 도 26의 메모리 블록(BLKi_7)에 제공되는 워드 라인 전압들의 예시적인 레벨들을 보여주는 그래프이다.
도 28은 도 2의 메모리 블록들 중 하나의 다른 실시 예를 보여주는 회로도이다.
도 29는 도 2의 메모리 블록들(BLK1~BLKh) 중 하나의 다른 실시 예(BLKp)를 보여주는 회로도이다.
도 30은 도 1의 불휘발성 메모리 장치를 포함하는 메모리 시스템을 보여주는 블록도이다.
도 31은 도 30의 메모리 시스템의 응용 예를 보여주는 블록도이다.
도 32는 도 31을 참조하여 설명된 메모리 시스템을 포함하는 컴퓨팅 시스템을 보여주는 블록도이다.
이하에서, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 실시 예를 첨부된 도면을 참조하여 설명하기로 한다. 동일한 구성 요소들은 동일한 참조 번호를 이용하여 인용될 것이다. 유사한 구성 요소들은 유사한 참조 번호들을 이용하여 인용될 것이다.
도 1은 본 발명의 실시 예에 따른 불휘발성 메모리 장치(100)를 보여주는 블록도이다. 도 1을 참조하면, 본 발명의 실시 예에 따른 불휘발성 메모리 장치(100)는 메모리 셀 어레이(110), 구동기(120), 읽기 및 쓰기 회로(130), 데이터 입출력 회로(140), 그리고 제어 로직(150)을 포함한다.
메모리 셀 어레이(110)는 워드 라인들(WL)을 통해 구동기(120)에 연결되고, 비트 라인들(BL)을 통해 읽기 및 쓰기 회로(130)에 연결된다. 메모리 셀 어레이(110)는 복수의 메모리 셀들을 포함한다. 예시적으로, 행 방향으로 배열되는 메모리 셀들은 워드 라인들(WL)에 연결된다. 열 방향으로 배열되는 메모리 셀들은 비트 라인들(BL)에 연결된다. 예시적으로, 메모리 셀 어레이(110)는 셀 당 하나 또는 그 이상의 비트를 저장할 수 있도록 구성된다.
메모리 셀 어레이(110)는 복수의 메모리 블록들(BLK1~BLKh)을 포함한다. 각 메모리 블록(BLK)은 복수의 메모리 셀들을 포함한다. 각 메모리 블록(BLK)에 복수의 워드 라인들(WL), 복수의 선택 라인들(SL), 그리고 적어도 하나의 공통 소스 라인(CSL)이 제공된다.
구동기(120)는 워드 라인들(WL)을 통해 메모리 셀 어레이(110)에 연결된다. 구동기(120)는 제어 로직(150)의 제어에 응답하여 동작하도록 구성된다. 구동기(120)는 외부로부터 어드레스(ADDR)를 수신한다.
구동기(120)는 수신된 어드레스(ADDR)를 디코딩하도록 구성된다. 디코딩된 어드레스를 이용하여, 구동기(120)는 워드 라인들(WL)을 선택한다. 구동기(120)는 워드 라인들(WL)에 워드 라인 전압을 인가하도록 구성된다. 예를 들면, 구동기(120)는 선택 및 비선택된 워드 라인들(WL)에 각각 선택 전압 및 비선택 전압 또는 워드 라인 소거 전압을 인가하도록 구성된다. 예를 들면, 프로그램 동작, 읽기 동작, 또는 소거 동작 시에, 구동기(120)는 프로그램 동작과 연관된 프로그램 동작 전압, 읽기 동작과 연관된 읽기 동작 전압, 또는 소거 동작과 연관된 소거 동작 전압을 워드 라인들(WL)에 인가하도록 구성된다. 예를 들면, 구동기(120)는 워드 라인들을 선택 및 구동하는 워드 라인 구동기(121)를 포함할 것이다.
예시적으로, 구동기(120)는 선택 라인들(SL)을 선택 및 구동하도록 구성될 것이다. 예를 들면, 구동기(120)는 스트링 선택 라인(SSL) 및 접지 선택 라인(GSL)을 더 선택 및 구동하도록 구성될 것이다. 예를 들면, 구동기(120)는 선택 라인들을 선택 및 구동하도록 구성되는 선택 라인 구동기(미도시)를 포함할 것이다.
예시적으로, 구동기(120)는 공통 소스 라인(CSL)을 구동하도록 구성될 것이다. 예를 들면, 구동기(120)는 공통 소스 라인(CSL)을 구동하도록 구성되는 공통 소스 라인 구동기(미도시)를 포함할 것이다.
읽기 및 쓰기 회로(130)는 비트 라인들(BL)을 통해 메모리 셀 어레이(110)에 연결되고, 데이터 라인들(DL)을 통해 데이터 입출력 회로(140)에 연결된다. 읽기 및 쓰기 회로(130)는 제어 로직(150)의 제어에 응답하여 동작한다. 읽기 및 쓰기 회로(130)는 비트 라인들(BL)을 선택하도록 구성된다.
예시적으로, 읽기 및 쓰기 회로(130)는 외부로부터 데이터(DATA)를 수신하고, 수신된 데이터(DATA)를 메모리 셀 어레이(110)에 기입한다. 읽기 및 쓰기 회로(130)는 메모리 셀 어레이(110)로부터 데이터(DATA)를 읽고, 읽어진 데이터(DATA)를 외부에 전달한다. 읽기 및 쓰기 회로(130)는 메모리 셀 어레이(110)의 제 1 저장 영역으로부터 데이터를 읽고, 읽어진 데이터를 메모리 셀 어레이(110)의 제 2 저장 영역에 기입한다. 예를 들면, 읽기 및 쓰기 회로(230)는 카피-백(copy-back) 동작을 수행하도록 구성된다.
예시적으로, 읽기 및 쓰기 회로(130)는 페이지 버퍼(또는 페이지 레지스터), 열 선택 회로, 데이터 버퍼 등과 같이 잘 알려진 구성 요소들을 포함한다. 다른 예로서, 읽기 및 쓰기 회로(130)는 감지 증폭기, 쓰기 드라이버, 열 선택 회로, 데이터 버퍼 등과 같이 잘 알려진 구성 요소들을 포함한다.
제어 로직(140)은 구동기(120) 그리고 읽기 및 쓰기 회로(130)에 연결된다. 제어 로직(140)은 불휘발성 메모리 장치(100)의 제반 동작을 제어하도록 구성된다. 제어 로직(140)은 외부로부터 전달되는 제어 신호(CTRL)에 응답하여 동작한다.
도 2는 도 1의 메모리 셀 어레이(110)를 보여주는 블록도이다. 도 2를 참조하면, 메모리 셀 어레이(110)는 복수의 메모리 블록들(BLK1~BLKh)을 포함한다. 각 메모리 블록(BLK)은 3차원 구조(또는 수직 구조)를 갖는다. 예를 들면, 각 메모리 블록(BLK)은 제 1 내지 제 3 방향들을 따라 신장된 구조물들을 포함한다. 예를 들면, 각 메모리 블록(BLK)은 제 2 방향을 따라 신장된 복수의 낸드 스트링들(NS)을 포함한다. 예를 들면, 제 1 및 제 3 방향들을 따라 복수의 낸드 스트링들(NS)이 제공될 것이다.
각 낸드 스트링(NS)은 비트 라인(BL), 스트링 선택 라인(SSL), 접지 선택 라인(GSL), 워드 라인들(WL), 그리고 공통 소스 라인(CSL)에 연결된다. 즉, 각 메모리 블록은 복수의 비트 라인들(BL), 복수의 스트링 선택 라인들(SSL). 복수의 접지 선택 라인들(GSL), 복수의 워드 라인들(WL), 그리고 복수의 공통 소스 라인(CSL)에 연결될 것이다. 메모리 블록들(BLK1~BLKh)은 도 3을 참조하여 더 상세하게 설명된다.
도 3은 도 2의 메모리 블록들(BLK1~BLKh) 중 하나(BLKi)를 보여주는 회로도이다. 도 3을 참조하면, 제 1 비트 라인(BL1) 및 공통 소스 라인(CSL) 사이에 낸드 스트링들(NS11~NS31)이 제공된다. 제 2 비트 라인(BL2) 및 공통 소스 라인(CSL) 사이에 낸드 스트링들(NS12, NS22, NS32)이 제공된다. 제 3 비트 라인(BL3) 및 공통 소스 라인(CSL) 사이에, 낸드 스트링들(NS13, NS23. NS33)이 제공된다.
각 낸드 스트링(NS)은 스트링 선택 트랜지스터(SST), 접지 선택 트랜지스터(GST), 그리고 스트링 선택 트랜지스터(SST) 및 접지 선택 트랜지스터(GST) 사이에 연결된 복수의 메모리 셀들(MC)을 포함한다. 각 낸드 스트링(NS)의 스트링 선택 트랜지스터(SST)는 대응하는 비트 라인(BL)과 연결된다. 각 낸드 스트링(NS)의 접지 선택 트랜지스터(GST)는 공통 소스 라인(CSL)과 연결된다.
이하에서, 행 및 열 단위로 낸드 스트링들(NS)을 정의한다. 하나의 비트 라인(BL)에 공통으로 연결된 낸드 스트링들(NS)은 하나의 열을 형성한다. 예를 들면, 제 1 비트 라인(BL1)에 연결된 낸드 스트링들(NS11~NS31)은 제 1 열에 대응할 것이다. 제 2 비트 라인(BL2)에 연결된 낸드 스트링들(NS12~NS32)은 제 2 열에 대응할 것이다. 제 3 비트 라인(BL3)에 연결된 낸드 스트링들(NS13~NS33)은 제 3 열에 대응할 것이다.
하나의 스트링 선택 라인(SSL)에 연결되는 낸드 스트링들(NS)은 하나의 행을 형성한다. 예를 들면, 제 1 스트링 선택 라인(SSL1)에 연결된 낸드 스트링들(NS11~NS13)은 제 1 행을 형성한다. 제 2 스트링 선택 라인(SSL2)에 연결된 낸드 스트링들(NS21~NS23)은 제 2 행을 형성한다. 제 3 스트링 선택 라인(SSL3)에 연결된 낸드 스트링들(NS31~NS33)은 제 3 행을 형성한다.
각 낸드 스트링(NS)에서, 높이가 정의된다. 예시적으로, 각 낸드 스트링(NS)에서, 접지 선택 트랜지스터(GST)에 인접한 메모리 셀(MC1)의 높이는 1이다. 각 낸드 스트링(NS)에서, 스트링 선택 트랜지스터(SST)에 인접할수록 메모리 셀의 높이는 증가한다. 각 낸드 스트링(NS)에서, 스트링 선택 트랜지스터(SST)에 인접한 메모리 셀(MC7)의 높이는 7이다.
동일한 행의 낸드 스트링들(NS)은 스트링 선택 라인(SSL)을 공유한다. 상이한 행의 낸드 스트링들(NS)은 상이한 스트링 선택 라인(SSL)에 연결된다. 낸드 스트링들(NS11~NS13, NS21~NS22, NS31~NS33)은 접지 선택 라인(GSL)을 공유한다. 동일한 행의 낸드 스트링들(NS)의 동일한 높이의 메모리 셀들은 워드 라인을 공유한다. 동일한 높이에서, 상이한 행의 낸드 스트링들(NS)의 워드 라인들(WL)은 공통으로 연결된다. 공통 소스 라인(CSL)은 낸드 스트링들(NS)에 공통으로 연결된다.
도 3에 도시된 바와 같이, 동일 높이의 워드 라인들(WL)은 공통으로 연결되어 있다. 따라서, 특정 워드 라인(WL)이 선택될 때, 특정 워드 라인(WL)에 연결된 모든 낸드 스트링들(NS)이 선택될 것이다. 상이한 행의 낸드 스트링들(NS)은 상이한 스트링 선택 라인(SSL)에 연결되어 있다. 따라서, 스트링 선택 라인들(SSL1~SSL3)을 선택함으로써, 동일 워드 라인(WL)에 연결된 낸드 스트링들(NS) 중 비선택 행의 낸드 스트링들(NS)이 비트 라인들(BL1~BL3)로부터 분리될 수 있다. 즉, 스트링 선택 라인들(SSL1~SSL3)을 선택함으로써, 낸드 스트링들(NS)의 행이 선택될 수 있다. 그리고, 비트 라인들(BL1~BL3)을 선택함으로써, 선택 행의 낸드 스트링들(NS)이 열 단위로 선택될 수 있다.
도 4는 도 3의 메모리 블록(BLKi)에 대응하는 구조의 제 1 실시 예(BLKi_1)를 보여주는 사시도이다. 도 5는 도 4의 메모리 블록(BLKi_1)의 선(Ⅰ-Ⅰ')에 따른 단면도이다. 도 4 및 도 5를 참조하면, 메모리 블록(BLKi_1)은 제 1 내지 제 3 방향들을 따라 신장된 구조물들을 포함한다.
우선, 기판(111)이 제공된다. 예시적으로, 기판(111)은 제 1 타입 불순물로 도핑된 실리콘 물질을 포함할 것이다. 예를 들면, 기판(111)은 p 타입 불순물로 도핑된 실리콘 물질을 포함할 것이다. 예를 들면, 기판(111)은 p 타입 웰(예를 들면, 포켓 p 웰)일 것이다. 이하에서, 기판(111)은 p 타입 실리콘인 것으로 가정한다. 그러나, 기판(111)은 p 타입 실리콘으로 한정되지 않는다.
기판(111) 상에, 제 1 방향을 따라 신장된 복수의 도핑 영역들(311~314)이 제공된다. 예를 들면, 복수의 도핑 영역들(311~314)은 기판(111)과 상이한 제 2 타입을 가질 것이다. 예를 들면, 복수의 도핑 영역들(311~314)은 n-타입을 가질 것이다. 이하에서, 제 1 내지 제 4 도핑 영역들(311~314)은 n-타입인 것으로 가정한다. 그러나, 제 1 내지 제 4 도핑 영역들(311~314)은 n-타입인 것으로 한정되지 않는다.
제 1 및 제 2 도핑 영역들(311, 312) 사이에 대응하는 기판(111) 상의 영역에서, 제 1 방향을 따라 신장되는 복수의 절연 물질들(112)이 제 2 방향을 따라 순차적으로 제공된다. 예를 들면, 복수의 절연 물질들(112) 및 기판(111)은 제 2 방향을 따라 미리 설정된 거리 만큼 이격되어 제공될 것이다. 예를 들면, 복수의 절연 물질들(112)은 각각 제 2 방향을 따라 미리 설정된 거리 만큼 이격되어 제공될 것이다. 예시적으로, 절연 물질들(112)은 실리콘 산화물(Silicon Oxide)을 포함할 것이다.
제 1 및 제 2 도핑 영역들(311, 312) 사이에 대응하는 기판(111) 상의 영역에서, 제 1 방향을 따라 순차적으로 배치되며 제 2 방향을 따라 절연 물질들(112)을 관통하는 복수의 필라들(113)이 제공된다. 예시적으로, 복수의 필라들(113) 각각은 절연 물질들(112)을 관통하여 기판(111)과 연결될 것이다.
예시적으로, 각 필라(113)는 복수의 물질들로 구성될 것이다. 예를 들면, 각 필라(113)의 표면층(114)은 제 1 타입으로 도핑된 실리콘 물질을 포함할 것이다. 예를 들면, 각 필라(113)의 표면층(114)은 기판(111)과 동일한 타입으로 도핑된 실리콘 물질을 포함할 것이다. 이하에서, 각 필라(113)의 표면층(114)은 p-타입 실리콘을 포함하는 것으로 가정한다. 그러나, 각 필라(113)의 표면층(114)은 p-타입 실리콘을 포함하는 것으로 한정되지 않는다.
각 필라(113)의 내부층(115)은 절연 물질로 구성된다. 예를 들면, 각 필라(113)의 내부층(115)은 실리콘 산화물(Silicon Oxide)을 포함할 것이다.
제 1 및 제 2 도핑 영역들(311, 312) 사이의 영역에서, 절연 물질들(112), 필라들(113), 그리고 기판(111)의 노출된 표면을 따라 절연막(116)이 제공된다. 예시적으로, 절연막(116)의 두께는 절연 물질들(112) 사이의 거리의 1/2 보다 작을 것이다. 즉, 절연 물질들(112) 중 제 1 절연 물질의 하부면에 제공된 절연막(116), 그리고 제 1 절연 물질 하부의 제 2 절연 물질의 상부면에 제공된 절연막(116) 사이에, 절연 물질들(112) 및 절연막(116) 이외의 물질이 배치될 수 있는 영역이 제공될 것이다.
제 1 및 제 2 도핑 영역들(311, 312) 사이의 영역에서, 절연막(116)의 노출된 표면 상에 도전 물질들(211~291)이 제공된다. 예를 들면, 기판(111)에 인접한 절연 물질(112) 및 기판(111) 사이에 제 1 방향을 따라 신장되는 도전 물질(211)이 제공된다. 더 상세하게는, 기판(111)에 인접한 절연 물질(112)의 하부면의 절연막(116) 및 기판(111) 사이에, 제 1 방향으로 신장되는 도전 물질(211)이 제공된다.
절연 물질들(112) 중 특정 절연 물질 상부면의 절연막(116) 및 특정 절연 물질 상부에 배치된 절연 물질의 하부면의 절연막(116) 사이에, 제 1 방향을 따라 신장되는 도전 물질이 제공된다. 예시적으로, 절연 물질들(112) 사이에, 제 1 방향으로 신장되는 복수의 도전 물질들(221~281)이 제공된다. 또한, 절연 물질들(112) 상의 영역에 제 1 방향을 따라 신장되는 도전 물질(291)이 제공된다. 예시적으로, 제 1 방향으로 신장된 도전 물질들(211~291)은 금속 물질일 것이다. 예시적으로, 제 1 방향으로 신장된 도전 물질들(211~291)은 폴리 실리콘 등과 같은 도전 물질들일 것이다.
제 2 및 제 3 도핑 영역들(312, 313) 사이의 영역에서, 제 1 및 제 2 도핑 영역들(311, 312) 상의 구조물과 동일한 구조물이 제공될 것이다. 예시적으로, 제 2 및 제 3 도핑 영역들(312, 313) 사이의 영역에서, 제 1 방향으로 신장되는 복수의 절연 물질들(112), 제 1 방향을 따라 순차적으로 배치되며 제 3 방향을 따라 복수의 절연 물질들(112)을 관통하는 복수의 필라들(113), 복수의 절연 물질들(112) 및 복수의 필라들(113)의 노출된 표면에 제공되는 절연막(116), 그리고 제 1 방향을 따라 신장되는 복수의 도전 물질들(212~292)이 제공된다.
제 3 및 제 4 도핑 영역들(313, 314) 사이의 영역에서, 제 1 및 제 2 도핑 영역들(311, 312) 상의 구조물과 동일한 구조물이 제공될 것이다. 예시적으로, 제 3 및 제 4 도핑 영역들(312, 313) 사이의 영역에서, 제 1 방향으로 신장되는 복수의 절연 물질들(112), 제 1 방향을 따라 순차적으로 배치되며 제 3 방향을 따라 복수의 절연 물질들(112)을 관통하는 복수의 필라들(113), 복수의 절연 물질들(112) 및 복수의 필라들(113)의 노출된 표면에 제공되는 절연막(116), 그리고 제 1 방향을 따라 신장되는 복수의 도전 물질들(213~293)이 제공된다.
복수의 필라들(113) 상에 드레인들(320)이 각각 제공된다. 예시적으로, 드레인들(320)은 제 2 타입으로 도핑된 실리콘 물질들일 것이다. 예를 들면, 드레인들(320)은 n 타입으로 도핑된 실리콘 물질들일 것이다. 이하에서, 드레인들(320)는 n-타입 실리콘을 포함하는 것으로 가정한다. 그러나, 드레인들(320)은 n-타입 실리콘을 포함하는 것으로 한정되지 않는다. 예시적으로, 각 드레인(320)의 폭은 대응하는 필라(113)의 폭 보다 클 수 있다. 예를 들면, 각 드레인(320)은 대응하는 필라(113)의 상부면에 패드 형태로 제공될 수 있다.
드레인들(320) 상에, 제 3 방향으로 신장된 도전 물질들(331~333)이 제공된다. 도전 물질들(331~333)은 제 1 방향을 따라 순차적으로 배치된다. 도전 물질들(331~333) 각각은 대응하는 영역의 드레인들(320)과 연결된다. 예시적으로, 드레인들(320) 및 제 3 방향으로 신장된 도전 물질(333)은 각각 콘택 플러그들(contact plug)을 통해 연결될 수 있다. 예시적으로, 제 3 방향으로 신장된 도전 물질들(331~333)은 금속 물질들일 것이다. 예시적으로, 제 3 방향으로 신장된 도전 물질들(331~333)은 폴리 실리콘 등과 같은 도전 물질들일 것이다.
도 4 및 도 5에서, 각 필라(113)는 절연막(116) 및 제 1 방향을 따라 신장되는 복수의 도체 라인들(211~291, 212~292, 213~293)과 함께 낸드 스트링(NS)을 형성한다. 낸드 스트링(NS)은 복수의 트랜지스터 구조들(TS)을 포함한다. 트랜지스터 구조(TS)는 도 6을 참조하여 더 상세하게 설명된다.
도 6은 도 5의 트랜지스터 구조(TS)를 보여주는 단면도이다. 도 4 내지 도 6을 참조하면, 절연막(116)은 적어도 세 개의 서브 절연막들(117, 118, 119)을 포함한다.
필라(113)의 p-타입 실리콘(114)은 바디(body)로 동작할 것이다. 필라(113)에 인접한 제 1 서브 절연막(117)은 터널링 절연막으로 동작할 것이다. 예를 들면, 필라(113)에 인접한 제 1 서브 절연막(117)은 열산화막을 포함할 것이다.
제 2 서브 절연막(118)은 전하 저장막으로 동작할 것이다. 예를 들면, 제 2 서브 절연막(118)은 전하 포획층으로 동작할 것이다. 예를 들면, 제 2 서브 절연막(118)은 질화막 또는 금속 산화막(예를 들면, 알루미늄 산화막, 하프늄 산화막 등)을 포함할 것이다.
도전 물질(233)에 인접한 제 3 서브 절연막(119)은 블로킹 절연막으로 동작할 것이다. 예시적으로, 제 1 방향으로 신장된 도전 물질(233)과 인접한 제 3 서브 절연막(119)은 단일층 또는 다층으로 형성될 수 있다. 제 3 서브 절연막(119)은 제 1 및 제 2 서브 절연막들(117, 118) 보다 높은 유전상수를 갖는 고유전막(예를 들면, 알루미늄 산화막, 하프늄 산화막 등)일 수 있다.
도전 물질(233)은 게이트(또는 제어 게이트)로 동작할 것이다. 즉, 게이트(또는 제어 게이트, 233), 블로킹 절연막(119), 전하 저장막(118), 터널링 절연막(117), 그리고 바디(114)는 트랜지스터(또는 메모리 셀 트랜지스터 구조)를 형성할 것이다. 예시적으로, 제 1 내지 제 3 서브 절연막들(117~119)은 ONO (oxide-nitride-oxide)를 구성할 수 있다. 이하에서, 필라(113)의 p-타입 실리콘(114)을 제 2 방향의 바디라 부르기로 한다.
메모리 블록(BLKi_1)은 복수의 필라들(113)을 포함한다. 즉, 메모리 블록(BLKi_1)은 복수의 낸드 스트링들(NS)을 포함한다. 더 상세하게는, 메모리 블록(BLKi_1)은 제 2 방향(또는 기판과 수직한 방향)으로 신장된 복수의 낸드 스트링들(NS)을 포함한다.
각 낸드 스트링(NS)은 제 2 방향을 따라 배치되는 복수의 트랜지스터 구조들(TS)을 포함한다. 각 낸드 스트링(NS)의 복수의 트랜지스터 구조들(TS) 중 적어도 하나는 스트링 선택 트랜지스터(SST)로 동작한다. 각 낸드 스트리(NS)의 복수의 트랜지스터 구조들(TS) 중 적어도 하나는 접지 선택 트랜지스터(GST)로 동작한다.
게이트들(또는 제어 게이트들)은 제 1 방향으로 신장된 도전 물질들(211~291, 212~292, 213~293)에 대응한다. 즉, 게이트들(또는 제어 게이트들)은 제 1 방향으로 신장되어 워드 라인들, 그리고 적어도 두 개의 선택 라인들(예를 들면, 적어도 하나의 스트링 선택 라인(SSL) 및 적어도 하나의 접지 선택 라인(GSL))을 형성한다.
제 3 방향으로 신장된 도전 물질들(331~333)은 낸드 스트링들(NS)의 일단에 연결된다. 예시적으로, 제 3 방향으로 신장된 도전 물질들(331~333)은 비트 라인들(BL)로 동작한다. 즉, 하나의 메모리 블록(BLKi_1)에서, 하나의 비트 라인(BL)에 복수의 낸드 스트링들이 연결된다.
제 1 방향으로 신장된 제 2 타입 도핑 영역들(311~314)이 낸드 스트링들의 타단에 제공된다. 제 1 방향으로 신장된 제 2 타입 도핑 영역들(311~314)은 공통 소스 라인들(CSL)로 동작한다.
요약하면, 메모리 블록(BLKi_1)은 기판(111)에 수직한 방향(제 2 방향)으로 신장된 복수의 낸드 스트링들을 포함하며, 하나의 비트 라인(BL)에 복수의 낸드 스트링들(NS)이 연결되는 낸드 플래시 메모리 블록(예를 들면, 전하 포획형)으로 동작한다.
도 4 내지 도 6에서, 제 1 방향으로 신장되는 도체 라인들(211~291, 212~292, 213~293)은 9 개의 층에 제공되는 것으로 설명되었다. 그러나, 제 1 방향으로 신장되는 도체 라인들(211~291, 212~292, 213~293)은 9 개의 층에 제공되는 것으로 한정되지 않는다. 예를 들면, 제 1 방향으로 신장되는 도체 라인들은 8개의 층, 16개의 층, 또는 복수의 층에 제공될 수 있다. 즉, 하나의 낸드 스트링에서, 트랜지스터는 8개, 16개, 또는 복수개일 수 있다.
도 4 내지 도 6에서, 하나의 비트 라인(BL)에 3 개의 낸드 스트링들(NS)이 연결되는 것으로 설명되었다. 그러나, 하나의 비트 라인(BL)에 3개의 낸드 스트링들(NS)이 연결되는 것으로 한정되지 않는다. 예시적으로, 메모리 블록(BLKi_1)에서, 하나의 비트 라인(BL)에 m 개의 낸드 스트링들(NS)이 연결될 수 있다. 이때, 하나의 비트 라인(BL)에 연결되는 낸드 스트링들(NS)의 수 만큼, 제 1 방향으로 신장되는 도전 물질들(211~291, 212~292, 213~293)의 수 및 공통 소스 라인들(311~314)의 수 또한 조절될 것이다.
도 4 내지 도 6에서, 제 1 방향으로 신장된 하나의 도전 물질에 3 개의 낸드 스트링들(NS)이 연결되는 것으로 설명되었다. 그러나, 제 1 방향으로 신장된 하나의 도전 물질에 3 개의 낸드 스트링들(NS)이 연결되는 것으로 한정되지 않는다. 예를 들면, 제 1 방향으로 신장된 하나의 도전 물질에, n 개의 낸드 스트링들(NS)이 연결될 수 있다. 이때, 제 1 방향으로 신장된 하나의 도전 물질에 연결되는 낸드 스트링들(NS)의 수 만큼, 비트 라인들(331~333)의 수 또한 조절될 것이다.
도 4 내지 도 6에 도시된 바와 같이, 메모리 셀(MC)의 높이에 따라 필라(113)의 폭이 변화한다. 예시적으로, 공정상의 특성 또는 오차에 의해 필라(113)의 폭이 변화할 것이다. 예를 들면, 메모리 셀(MC)의 높이가 감소할수록, 즉 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 필라(113)의 폭은 감소한다.
필라(113)는 터널링 절연막으로 동작하는 실리콘 산화막(117), 전하 저장막으로 동작하는 실리콘 질화막(118), 그리고 블로킹 절연막으로 동작하는 실리콘 산화막(119)을 포함한다. 게이트(또는 제어 게이트) 및 바디(114) 사이의 전압 차이로 인해, 게이트(또는 제어 게이트) 및 바디(114) 사이에 전계(electric field)가 형성된다. 형성된 전계는 터널링 절연막(117), 전하 저장막(118), 그리고 블로킹 절연막(119)에 분배된다.
분배된 전계 중 터널링 절연막(117)에 분배되는 전계가 Fowler-Nordheim 터널링을 유발한다. 즉, 터널링 절연막(117)에 분배되는 전계에 의해, 메모리 셀(MC)이 프로그램 또는 소거된다. 프로그램 동작 시에 전하 저장막(118)에 포획되는 전하의 양 또는 소거 동작 시에 전하 저장막으로부터 유출되는 전하의 양은 터널링 절연막(117)에 분배되는 전계에 따라 결정될 것이다.
전계는 터널링 절연막(117), 전하 저장막(118), 그리고 블로킹 절연막(119) 각각의 정전 용량(capacitance)에 기반하여 터널 절연막(117), 전하 저장막(118), 그리고 블로킹 절연막(119)에 분배된다. 필라(113)의 폭이 감소할수록, 터링널 절연막(117)의 블로킹 절연막(119)에 대한 면적 비율은 감소한다. 터널링 절연막(117)의 블로킹 절연막(119)에 대한 면적 비율이 감소할수록, 터널링 절연막(117)의 정전 용량의 블로킹 절연막(119)의 정전 용량에 대한 비율은 감소한다. 터널링 절연막(117)의 정전 용량의 블로킹 절연막(119)의 정전 용량에 대한 비율이 감소할수록, 터널링 절연막(117)에 분배되는 전계가 증가한다.
따라서, 필라(113)의 폭이 감소할수록, 프로그램 동작 시에 전하 저장막(118)에 포획되는 전하의 양 및 소거 동작 시에 전하 저장막(118)으로부터 유출되는 전하의 양이 증가한다. 즉, 필라(113)의 폭의 차이에 의해, 터널링 효과의 크기가 변화하며, 프로그램 동작 또는 소거 동작 시에 메모리 셀들(MC1~MC7)의 문턱 전압의 변화량이 변화한다.
필라(113)의 폭에 따른 메모리 셀들(MC)의 터널링 효과(또는 문턱 전압의 변화량)의 차이를 보상하기 위하여, 본 발명의 실시 예에 따른 구동기(120, 도 1 참조)는 워드 라인(WL)의 위치에 따라 워드 라인(WL)에 인가되는 워드 라인 전압의 레벨을 조절하도록 구성된다. 예시적으로, 구동기(120)는 선택 워드 라인에 인가되는 선택 전압(Vs), 비선택 워드 라인에 인가되는 비선택 전압(Vus), 그리고 소거 동작 시에 인가되는 워드 라인 소거 전압(Vew)의 레벨을 조절하도록 구성된다.
도 7은 도 1의 구동기(120)의 동작을 설명하기 위한 순서도이다. 도 1 및 도 7을 참조하면, S110 단계에서, 워드 라인(WL)의 위치에 따라 워드 라인 전압이 조절된다. 예를 들면, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라 워드 라인 전압의 레벨이 조절된다. S120 단계에서, 조절된 워드 라인 전압이 워드 라인(WL)에 인가된다.
도 8은 도 7의 동작 방법에 따른 프로그램 동작 시의 전압 조건들을 보여주는 테이블이다. 도 9는 도 8에 도시된 전압들의 예시적인 레벨들을 보여주는 그래프이다. 도 9에서, 가로 축은 워드 라인들(WL)을 나타내며, 세로 축은 전압(V)을 나타낸다. 도 8 및 도 9를 참조하면, 프로그램 동작 시에, 선택 워드 라인(WL)에 프로그램 전압(Vpgm)이 인가되며, 비선택 워드 라인들(WL)에 패스 전압(Vpass)이 인가된다.
프로그램 전압(Vpgm)은 초기 프로그램 전압(Vini) 및 증분(increment)으로 구성된다. 프로그램 동작이 시작될 때, 프로그램 전압(Vpgm)의 레벨은 초기 프로그램 전압(Vini)의 레벨로 제어된다. 프로그램 루프가 수행될 때마다, 프로그램 전압(Vpgm)의 레벨은 증분 만큼 증가한다. 즉, 프로그램 동작은 증가형 스텝 펄스 프로그램(ISPP, Incremental Step Pulse Program)에 기반하여 수행된다.
예시적으로, 선택 워드 라인(WL)의 위치에 따라 초기 프로그램 전압(Vini)의 레벨이 조절될 것이다. 예를 들면, 스트링 선택 라인(SSL) 및 선택 워드 라인(WL) 사이의 거리에 따라, 초기 프로그램 전압(Vini)의 레벨이 조절될 것이다. 제 1 내지 제 7 초기 프로그램 전압들(Vini1~Vini7)은 각각 제 1 내지 제 7 워드 라인들(WL1~WL7)에 대응할 것이다.
예시적으로, 워드 라인(WL) 및 스트링 선택 라인(SSL) 사이의 거리가 증가함에 따라, 초기 프로그램 전압(Vini)의 레벨은 감소할 것이다. 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 워드 라인(WL)에 대응하는 필라 영역의 폭은 감소한다. 즉, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 터널링 효과(또는 문턱 전압 변화량)는 증가한다. 워드 라인(WL) 및 스트링 선택 라인(SSL) 사이의 거리가 증가함에 따라 초기 프로그램 전압(Vini)의 레벨이 조절(예를 들면, 감소)되면, 워드 라인들(WL1~WL7)에 대응하는 터널링 효과(또는 문턱 전압 변화량)는 평준화될 수 있다.
예시적으로, 선택 워드 라인(WL)의 위치에 따라 증분이 조절될 것이다. 예를 들면, 스트링 선택 라인(SSL) 및 선택 워드 라인 사이의 거리에 따라, 증분의 크기가 조절될 것이다. 제 1 내지 제 7 증분들(Vi1~Vi7)은 각각 제 1 내지 제 7 워드 라인들(WL1~WL7)에 대응할 것이다.
예시적으로, 워드 라인(WL) 및 스트링 선택 라인(SSL) 사이의 거리가 증가함에 따라, 증분(Vi)은 감소할 것이다. 워드 라인(WL) 및 스트링 선택 라인(SSL) 사이의 거리가 증가함에 따라 증분(Vi)이 감소되면, 워드 라인들(WL1~WL7)에 대응하는 터널링 효과(또는 문턱 전압 변화랑)는 평준화될 수 있다.
워드 라인들(WL1~WL7)에 따른 터널링 효과(또는 문턱 전압 변화량)가 평준화되면, 워드 라인들(WL1~WL7)에 따른 프로그램 속도가 평준화될 것이다. 그리고, 프로그램된 메모리 셀들(MC)의 문턱 전압 산포가 감소할 것이다. 따라서, 불휘발성 메모리 장치(100, 도 1 참조)의 신뢰성이 향상될 것이다. 예시적으로, 프로그램 속도의 평준화는 스트링 선택 라인(SSL)에 인접한 워드 라인에 대응하는 메모리 셀들의 프로그램 속도를 가속함으로써 수행될 것이다. 예시적으로, 프로그램 속도의 평준화는 접지 선택 라인(GSL)과 인접한 워드 라인에 대응하는 메모리 셀들의 프로그램 속도를 안정화(또는 감소)함으로써 수행될 것이다.
예시적으로, 워드 라인들(WL1~WL7)에 각각 상이한 레벨의 초기 프로그램 전압(Vini) 및 증분(Vi)이 적용될 수 있다. 즉, 워드 라인들(WL1~WL7)에 각각 상이한 레벨의 프로그램 전압(Vpgm)이 인가될 수 있다. 예시적으로, 워드 라인들(WL1~WL7)은 복수의 그룹들로 분할되고, 분할된 워드 라인들의 그룹 단위로 상이한 레벨의 초기 프로그램 전압(Vini) 및 증분(Vi)이 적용될 수 있다. 즉, 분할된 워드 라인들의 그룹 단위로 상이한 레벨의 프로그램 전압(Vpgm)이 인가될 수 있다.
예시적으로, 비선택 워드 라인(WL)의 위치에 따라 패스 전압(Vpass)의 레벨이 조절될 것이다. 예를 들면, 스트링 선택 라인(SSL) 및 선택 워드 라인(WL) 사이의 거리에 따라, 패스 전압(Vpass)의 레벨이 조절될 것이다. 제 1 내지 제 7 패스 전압들(Vpass1~Vpass7)은 각각 제 1 내지 제 7 워드 라인들(WL1~WL7)에 대응할 것이다.
상술한 바와 같이, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 워드 라인(WL)에 대응하는 메모리 셀의 터널링 효과(또는 문턱 전압 변화량)가 증가한다. 즉, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 워드 라인(WL)에 대응하는 메모리 셀에서 패스 전압(Vpass)에 의한 프로그램 교란이 발생할 확률이 증가한다. 워드 라인(WL)의 위치에 따라, 더 상세하게는 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라 패스 전압(Vpass)의 레벨이 조절되면, 패스 전압(Vpass)에 의한 프로그램 교란이 방지 또는 감소될 수 있다.
예시적으로, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 패스 전압(Vpass)의 레벨은 감소할 것이다. 즉, 메모리 셀의 터널링 효과(또는 문턱 전압 변화량)가 증가할수록, 패스 전압(Vpass)의 레벨은 감소할 것이다. 따라서, 패스 전압(Vpass)에 의한 프로그램 교란이 방지 또는 감소될 수 있다. 즉, 불휘발성 메모리 장치(100)의 신뢰성이 향상된다.
예시적으로, 워드 라인들(WL1~WL7)에 각각 상이한 레벨의 패스 전압(Vpass)이 인가될 수 있다. 예시적으로, 워드 라인들(WL1~WL7)은 복수의 그룹들로 분할되고, 분할된 워드 라인들의 그룹 단위로 상이한 레벨의 패스 전압(Vpass)이 인가될 수 있다.
도 10은 도 7의 동작 방법에 따른 읽기 동작 시의 전압 조건들을 보여주는 테이블이다. 도 11은 도 10에 도시된 전압들의 예시적인 레벨들을 보여주는 그래프이다. 도 11에서, 가로 축은 워드 라인들(WL)을 나타내며, 세로 축은 전압(V)을 나타낸다. 도 10 및 도 11을 참조하면, 읽기 동작 시에, 비선택 워드 라인들(WL)에 비선택 읽기 전압(Vread)이 인가된다.
도 8 및 도 9에서 패스 전압(Vpass)을 참조하여 설명된 바와 마찬가지로, 비선택 읽기 전압(Vread) 또한 프로그램 교란의 원인으로 작용할 수 있다. 따라서, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라 비선택 읽기 전압(Vread)의 레벨이 조절되면, 비선택 읽기 전압(Vread)에 의한 프로그램 교란이 방지 또는 감소될 수 있다. 예시적으로, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 비선택 읽기 전압(Vread)의 레벨은 감소할 것이다. 즉, 메모리 셀들(MC)의 터널링 효과(또는 문턱 전압의 변화량)가 증가할수록, 비선택 읽기 전압(Vread)의 레벨이 감소할 것이다. 따라서, 비선택 읽기 전압(Vread)에 의한 프로그램 교란이 방지 또는 감소될 것이다. 예시적으로, 제 1 내지 제 7 비선택 읽기 전압들(Vread1~Vread7)은 각각 제 1 내지 제 7 워드 라인들(WL1~WL7)에 대응할 것이다.
예시적으로, 워드 라인들(WL1~WL7)에 각각 상이한 레벨의 비선택 읽기 전압들(Vread)이 인가될 수 있다. 예시적으로, 워드 라인들(WL1~WL7)은 복수의 그룹들로 분할되고, 분할된 워드 라인들의 그룹 단위로 상이한 레벨의 비선택 읽기 전압들(Vread)이 인가될 수 있다.
도 12는 도 7의 동작 방법에 따른 소거 동작 시의 전압 조건들을 보여주는 테이블이다. 도 13은 도 12에 도시된 전압들의 예시적인 레벨들을 보여주는 그래프이다. 도 13에서, 가로 축은 워드 라인들(WL)을 나타내며, 세로 축은 전압(V)을 나타낸다. 도 12 및 도 13을 참조하면, 소거 동작 시에, 워드 라인들(WL)에 워드 라인 소거 전압(Vew)이 인가된다. 예시적으로, 워드 라인 소거 전압(Vew)은 접지 전압(Vss) 또는 접지 전압(Vss)에 인접한 레벨을 갖는 전압일 것이다. 소거 동작 시에, 워드 라인들(WL1~WL7)에 각각 워드 라인 소거 전압들(Wew1~Vew7)이 인가되고, 바디(114)에 소거 전압(Vers)이 인가될 것이다. 소거 전압(Vers)은 고전압일 것이다. 소거 전압(Vers) 및 워드 라인 소거 전압들(Vew1~Vew7) 사이의 전압 차이에 의해, 메모리 셀들(MC)에서 Fowler-Nordheim 터널링이 발생할 것이다. Fowler-Nordheim 터널링에 의해, 메모리 셀들(MC)이 소거될 것이다.
스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 워드 라인(WL)에 대응하는 메모리 셀(MC)의 터널링 효과(또는 문턱 전압 변화량)는 증가한다. 소거 동작 시에, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라 워드 라인 소거 전압(Vew)의 레벨이 조절되면, 스트링 선택 라인(SSL) 및 워드 라인(WL)에 대응하는 터널링 효과(또는 문턱 전압 변화량)는 평준화될 수 있다.
예시적으로, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록 워드 라인 소거 전압(Vew)의 레벨은 증가할 것이다. 즉, 메모리 셀들(MC)의 터널링 효과(또는 문턱 전압 변화량)가 증가할수록, 워드 라인 소거 전압(Vew)의 레벨은 증가할 것이다. 이때, 워드 라인들(WL1~WL7)에 따른 메모리 셀들의 터널링 효과(또는 문턱 전압 변화량)는 평준화될 수 있다. 따라서, 소거 상태의 메모리 셀들(MC)의 문턱 전압 산포가 감소하며, 불휘발성 메모리 장치(100)의 신뢰성이 향상된다.
예시적으로, 워드 라인들(WL1~WL7)에 각각 상이한 레벨의 워드 라인 소거 전압(Vew)이 인가될 수 있다. 예시적으로, 워드 라인들(WL1~WL7)은 복수의 그룹들로 분할되고, 분할된 워드 라인들의 그룹 단위로 상이한 레벨의 워드 라인 소거 전압(Vew)이 인가될 수 있다.
예시적으로, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따른 워드 라인 소거 전압(WL)의 변화 방향은, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따른 프로그램 전압(Vpgm)과 같은 선택 전압, 그리고 패스 전압(Vpass) 또는 비선택 읽기 전압(Vread)과 같은 비선택 전압의 변화 방향과 반대일 것이다.
예시적으로, 제 1 내지 제 7 워드 라인 소거 전압들(Vew1~Vew7)은 접지 전압(Vss) 보다 높은 레벨을 가질 수 있다. 제 1 내지 제 7 워드 라인 소거 전압들(Vew1~Vew7)은 접지 전압(Vss) 보다 낮은 레벨을 가질 수 있다. 제 1 내지 제 7 워드 라인 소거 전압들(Vew1~Vew7) 중 일부는 접지 전압(Vss) 보다 높은 레벨을 갖고, 나머지 일부는 접지 전압(Vss) 보다 낮은 레벨을 가질 수 있다. 제 1 내지 제 7 워드 라인 소거 전압들(Vew1~Vew7) 중 적어도 하나는 접지 전압(Vss)일 수 있다.
도 14는 도 3의 메모리 블록에 대응하는 구조의 제 2 실시 예(BLKi_2)를 보여주는 사시도이다. 도 15는 도 14의 메모리 블록(BLKi_2)의 선(Ⅱ-Ⅱ')에 따른 단면도이다. 하나의 필라가 제 1 서브 필라(113a) 및 제 2 서브 필라(113b)로 구성되는 것을 제외하면, 메모리 블록(BLKi_2)은 도 4 내지 도 13을 참조하여 설명된 메모리 블록(BLKi_1)과 동일하다. 따라서, 동일한 구성에 대한 중복되는 설명은 생략된다.
도 3, 도 14 및 도 15를 참조하면, 기판 상에 제 1 서브 필라(113a)가 제공된다. 예시적으로, 제 1 서브 필라(113a)의 표면층(114a)은 p-타입 실리콘으로 구성된다. 예를 들면, 제 1 서브 필라(113a)의 표면층(114a)은 바디를 형성한다. 제 1 서브 필라(113a)의 내부층(115a)은 절연 물질로 구성된다.
제 1 서브 필라(113a) 상에 제 2 서브 필라(113b)가 제공된다. 예시적으로, 제 2 서브 필라(113b)의 표면층(114b)은 p-타입 실리콘으로 구성된다. 예를 들면, 제 2 서브 필라(113b)의 표면층(114b)은 바디를 형성한다. 제 2 서브 필라(113b)의 내부층(115b)은 절연 물질로 구성된다.
예시적으로, 제 1 서브 필라(113a)의 바디(114a) 및 제 2 서브 필라(113b)의 바디(114b)는 연결된다. 예를 들면, 도 14 및 도 15에 도시된 바와 같이, 제 1 서브 필라(113a)의 바디(114a) 및 제 2 서브 필라(113b)의 바디(114b)는 p-타입 실리콘 패드를 통해 연결될 것이다.
예시적으로, 스트링 선택 라인(SSL)과의 거리가 증가할수록, 제 1 서브 필라(113a)의 폭은 감소한다. 또한, 스트링 선택 라인(SSL)과의 거리가 증가할수록, 제 2 서브 필라(113b)의 폭은 감소한다. 제 1 및 제 2 필라들(113a, 113b)의 폭의 변화는 메모리 셀들(MC)의 터널링 효과(또는 문턱 전압 변화량)의 변화를 유발한다. 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라 워드 라인 전압의 레벨이 조절되면, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따른 터널링 효과(또는 문턱전압 변화량)의 차이가 보상될 수 있다.
도 16은 도 3, 도 14 및 도 15의 메모리 블록(BLKi_2)의 워드 라인들(WL1~WL7)에 인가되는 워드 라인 전압들을 보여주는 다이어그램이다. 도 3, 도 14 내지 도 16을 참조하면, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라 워드 라인 전압의 레벨이 조절된다. 예시적으로, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 선택 전압(Vs)의 레벨은 순차적으로 감소하고, 증가하고, 그리고 다시 순차적으로 감소할 것이다.
예시적으로, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 제 2 서브 필라(113b)의 폭이 감소한다. 제 2 서브 필라(113b)의 폭의 감소를 보상하기 위하여, 선택 전압(Vs)의 레벨이 순차적으로 감소할 것이다. 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가하여 제 4 워드 라인(WL4)이 선택될 때, 필라의 폭 제 2 서브 필라(113b)의 하부의 폭으로부터 제 1 서브 필라(113a)의 상부의 폭으로 증가한다. 따라서, 선택 전압(Vs4)의 레벨 또한 증가한다. 이후에, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 다시 증가하면, 제 1 서브 필라(113a)의 폭이 감소한다. 제 1 서브 필라(113a)의 폭의 감소를 보상하기 위하여, 선택 전압(Vs)의 레벨이 순차적으로 감소할 것이다.
예시적으로, 선택 전압(Vs)은 초기 프로그램 전압(Vini) 및 증분(Vi)으로 구성되는 프로그램 전압(Vpgm)을 포함할 것이다.
예시적으로, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 비선택 전압(Vus)의 레벨은 순차적으로 감소하고, 증가하고, 그리고 다시 순차적으로 감소할 것이다. 예를 들면, 제 1 내지 제 7 비선택 전압들(Vus1~Vus7)은 각각 제 1 내지 제 7 워드 라인들(WL1~WL7)에 대응할 것이다. 예를 들면, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따른 비선택 전압(Vus)의 변화 방향은 선택 전압(Vs)의 변화 방향과 일치할 것이다. 예시적으로, 비선택 전압(Vus)은 패스 전압(Vpass) 및 비선택 읽기 전압(Vread)을 포함할 것이다.
예시적으로, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 워드 라인 소거 전압(Vew)의 레벨은 순차적으로 증가하고, 감소하고, 그리고 다시 순차적으로 증가할 것이다. 예를 들면, 제 1 내지 제 7 워드 라인 소거 전압들(Vew1~Vew7)은 각각 제 1 내지 제 7 워드 라인들(WL1~WL7)에 대응할 것이다. 예를 들면, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따른 워드 라인 소거 전압(Vew)의 변화 방향은 선택 전압(Vs) 및 비선택 전압(Vus)의 변화 방향과 반대일 것이다.
예시적으로, 제 1 내지 제 7 워드 라인 소거 전압들(Vew1~Vew7)은 접지 전압(Vss) 보다 높은 레벨을 가질 수 있다. 제 1 내지 제 7 워드 라인 소거 전압들(Vew1~Vew7)은 접지 전압(Vss) 보다 낮은 레벨을 가질 수 있다. 제 1 내지 제 7 워드 라인 소거 전압들(Vew1~Vew7) 중 일부는 접지 전압(Vss) 보다 높은 레벨을 갖고, 나머지 일부는 접지 전압(Vss) 보다 낮은 레벨을 가질 수 있다. 제 1 내지 제 7 워드 라인 소거 전압들(Vew1~Vew7) 중 적어도 하나는 접지 전압(Vss)일 수 있다.
예시적으로, 워드 라인들(WL1~WL7)은 복수의 그룹들로 분할되고, 분할된 워드 라인들의 그룹 단위로 선택 전압(Vs), 비선택 전압(Vus), 그리고 워드 라인 소거 전압(Vew)의 레벨들이 각각 조절될 수 있다.
도 17은 도 3의 메모리 블록에 대응하는 구조의 제 3 실시 예(BLKi_3)를 보여주는 사시도이다. 도 18은 도 17의 메모리 블록(BLKi_3)의 선(Ⅲ-Ⅲ')에 따른 단면도이다. 공통 소스 라인(CSL)이 플레이트(plate) 형태의 n-웰(315)로 제공되는 것을 제외하면, 메모리 블록(BLKi_3)은 도 4 내지 도 13을 참조하여 설명된 메모리 블록(BLKi_1)과 동일하게 구성된다. 워드 라인 전압의 레벨들 또한 도 4 내지 도 13을 참조하여 설명된 바와 마찬가지로 조절될 것이다.
예를 들면, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라, 선택 전압(Vs) 및 비선택 전압(Vus)의 레벨은 순차적으로 감소할 것이다. 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라, 워드 라인 소거 전압(Vew)의 레벨은 순차적으로 증가할 것이다. 예시적으로, 워드 라인들(WL1~WL7)은 복수의 그룹들로 분할되고, 분할된 워드 라인들의 그룹 단위로 워드 라인 전압의 레벨이 조절될 수 있다.
도 19는 도 3의 메모리 블록(BLki)에 대응하는 구조의 제 4 실시 예(BLKi_4)를 보여주는 사시도이다. 도 20은 도 19의 메모리 블록(BLKi_4)의 선(Ⅳ-Ⅳ')에 따른 단면도이다. 공통 소스 라인(CSL)이 플레이트(plate) 형태의 n-웰(315)로 제공되는 것을 제외하면, 메모리 블록(BLKi_4)은 도 14 내지 도 16을 참조하여 설명된 메모리 블록(BLKi_2)과 동일하게 구성된다. 워드 라인 전압의 레벨들 또한 도 14 내지 도 16을 참조하여 설명된 바와 마찬가지로 조절될 것이다.
예를 들면, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라, 선택 전압(Vs) 및 비선택 전압(Vus)의 레벨은 순차적으로 감소하고, 증가하고, 다시 순차적으로 감소할 것이다. 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라, 워드 라인 소거 전압(Vew)의 레벨은 순차적으로 증가하고, 감소하고, 다시 순차적으로 증가할 것이다. 예시적으로, 워드 라인들(WL1~WL7)은 복수의 그룹들로 분할되고, 분할된 워드 라인들의 그룹 단위로 워드 라인 전압의 레벨이 조절될 수 있다.
도 21은 도 3의 메모리 블록(BLKi)에 대응하는 구조의 제 5 실시 예(BLKi_5)를 보여주는 사시도이다. 도 22는 도 21의 메모리 블록(BLKi_5)의 선(Ⅴ-Ⅴ')에 따른 단면도이다. 도 21 및 도 22를 참조하면, 공통 소스 라인(CSL)은 도 17 및 도 18을 참조하여 설명된 바와 같이 플레이트(plate) 형태의 n-웰(315)로 제공된다.
도 17 및 도 18을 참조하여 설명된 메모리 블록(BLKi_3)과 비교하면, 접지 선택 라인(GSL, 211') 및 워드 라인들(WL1~WL7, 221'~281')은 플레이트(plate) 형태로 제공된다. 각 필라(113')의 표면층(116')은 도 17 및 도 18을 참조하여 설명된 절연막(116)과 같이 구성된다. 각 필라(113')의 중간층(114')은 도 17 및 도 18을 참조하여 설명된 바디(114)와 같이 구성된다. 각 필라(113')의 내부층(115')은 도 17 및 도 18을 참조하여 설명된 절연 물질(115)과 같이 구성된다.
도 21 및 도 22에 도시된 바와 같이, 워드 라인(WL) 및 스트링 선택 라인(SSL) 사이의 거리에 따라, 필라(113')의 폭이 변화(또는 감소)한다. 도 17 및 도 18을 참조하여 설명된 바와 마찬가지로, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 터널링 효과(또는 문턱 전압의 변화량)가 증가한다. 필라(113')의 폭의 변화에 따른 동작 특성의 변화를 보상하기 위하여, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라 워드 라인 전압의 레벨이 조절된다. 예를 들면, 메모리 블록(BLKi_5)에 인가되는 워드 라인 전압의 레벨은 도 17 및 도 18을 참조하여 설명된 바와 마찬가지로 조절될 것이다.
예시적으로, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 선택 전압(Vs) 및 비선택 전압(Vus)의 레벨은 각각 순차적으로 증가할 것이다. 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 워드 라인 소거 전압(Vew)의 레벨은 순차적으로 감소할 것이다. 예시적으로, 워드 라인들(WL1~WL7)은 복수의 그룹들로 분할되고, 분할된 워드 라인들의 그룹 단위로 워드 라인 전압의 레벨이 조절될 것이다.
도 23은 도 3의 메모리 블록(BLKi)에 대응하는 구조의 제 6 실시 예(BLKi_6)를 보여주는 사시도이다. 도 24는 도 23의 메모리 블록(BLKi_6)의 선(Ⅵ-Ⅵ')에 따른 단면도이다. 하나의 필라가 제 1 서브 필라(113a') 및 제 2 서브 필라(113b')로 구성되는 것을 제외하면, 메모리 블록(BLKi_6)은 도 21 및 도 22를 참조하여 설명된 메모리 블록(BLKi_5)과 동일하다. 따라서, 동일한 구성에 대한 중복되는 설명은 생략된다.
도 3, 도 23 및 도 24를 참조하면, 기판 상에 제 1 서브 필라(113a')가 제공된다. 예시적으로, 제 1 서브 필라(113a')의 표면층(114a)은 p-타입 실리콘으로 구성된다. 예를 들면, 제 1 서브 필라(113a')의 표면층(114a')은 바디를 형성한다. 제 1 서브 필라(113a')의 내부층(115a')은 절연 물질로 구성된다.
제 1 서브 필라(113a') 상에 제 2 서브 필라(113b')가 제공된다. 예시적으로, 제 2 서브 필라(113b')의 표면층(114b')은 p-타입 실리콘으로 구성된다. 예를 들면, 제 2 서브 필라(113b')의 표면층(114b')은 바디를 형성한다. 제 2 서브 필라(113b')의 내부층(115b')은 절연 물질로 구성된다.
예시적으로, 제 1 서브 필라(113a')의 바디(114a') 및 제 2 서브 필라(113b')의 바디(114b')는 연결된다. 예를 들면, 도 23 및 도 24에 도시된 바와 같이, 제 1 서브 필라(113a')의 바디(114a') 및 제 2 서브 필라(113b')의 바디(114b')는 p-타입 실리콘 패드를 통해 연결될 것이다.
도 23 및 도 24에 도시된 바와 같이, 워드 라인(WL) 및 스트링 선택 라인(SSL) 사이의 거리에 따라, 제 1 및 제 2 필라들(113a', 113b')의 폭이 변화한다. 도 20 및 도 21을 참조하여 설명된 바와 마찬가지로, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 터널링 효과(또는 문턱 전압의 변화량)가 순차적으로 증가하고, 감소하고, 다시 순차적으로 증가한다. 제 1 및 제 2 필라들(113a', 113b')의 폭의 변화에 따른 동작 특성의 변화를 보상하기 위하여, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라 워드 라인 전압의 레벨이 조절된다.
예를 들면, 메모리 블록(BLKi_6)에 인가되는 워드 라인 전압의 레벨은 도 20 및 도 21을 참조하여 설명된 바와 마찬가지로 조절될 것이다. 예시적으로, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 선택 전압(Vs) 및 비선택 전압(Vus)의 레벨은 순차적으로 감소하고, 증가하고, 다시 순차적으로 감소할 것이다. 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리가 증가할수록, 워드 라인 소거 전압(Vew)의 레벨은 순차적으로 증가하고, 감소하고, 다시 순차적으로 증가할 것이다. 예시적으로, 워드 라인들(WL1~WL7)은 복수의 그룹들로 분할되고, 분할된 워드 라인들의 그룹 단위로 워드 라인 전압의 레벨이 조절될 것이다.
도 25는 도 3의 메모리 블록(BLKi)에 대응하는 구조의 제 7 실시 예(BLKi_7)를 보여주는 사시도이다. 도 26은 도 25의 메모리 블록(BLKi_7)의 선(Ⅶ-Ⅶ')에 따른 단면도이다.
도 25 및 도 26을 참조하면, 기판(111) 상에, 제 1 방향을 따라 신장되는 제 1 내지 제 4 상부 워드 라인들(UW1~UW4)이 제 2 방향을 따라 순차적으로 제공된다. 제 1 내지 제 4 상부 워드 라인들(UW1~UW4)은 제 2 방향을 따라 미리 설정된 거리 만큼 이격되어 제공된다. 제 1 방향을 따라 순차적으로 배치되며, 제 2 방향을 따라 제 1 내지 제 4 상부 워드 라인들(UW1~UW4)을 관통하는 제 1 상부 필라들(UP1)이 제공된다.
기판(111) 상에, 제 1 방향을 따라 신장되는 제 1 내지 제 4 하부 워드 라인들(DW1~DW4)이 제 2 방향을 따라 순차적으로 제공된다. 제 1 내지 제 4 하부 워드 라인들(DW1~DW4)은 제 2 방향을 따라 미리 설정된 거리 만큼 이격되어 제공된다. 제 1 방향을 따라 순차적으로 배치되며, 제 2 방향을 따라 제 1 내지 제 4 하부 워드 라인들(DW1~DW4)을 관통하는 제 1 하부 필라들(DP1)이 제공된다. 그리고, 제 1 방향을 따라 순차적으로 배치되며, 제 2 방향을 따라 제 1 내지 제 4 하부 워드 라인들(DW1~DW4)을 관통하는 제 2 하부 필라들(DP2)이 제공된다. 예시적으로, 제 1 하부 필라들(DP1) 및 제 2 하부 필라들(DP2)은 제 2 방향을 따라 평행하게 배치될 수 있다.
기판(111) 상에, 제 1 방향을 따라 신장되는 제 5 내지 제 8 상부 워드 라인들(UW5~UW8)이 제 2 방향을 따라 순차적으로 제공된다. 제 5 내지 제 8 상부 워드 라인들(UW5~UW8)은 제 2 방향을 따라 미리 설정된 거리 만큼 이격되어 제공된다. 제 1 방향을 따라 순차적으로 배치되며, 제 2 방향을 따라 제 5 내지 제 8 상부 워드 라인들(UW5~UW8)을 관통하는 제 2 상부 필라들(UP2)이 제공된다.
제 1 및 제 2 하부 필라들(DP1, DP2)의 상부에 제 1 방향으로 신장되는 공통 소스 라인(CSL)이 제공된다. 예시적으로, 공통 소스 라인(CSL)은 n-타입 실리콘일 것이다. 예시적으로, 공통 소스 라인(CSL)이 금속 또는 폴리 실리콘 등과 같이 극성을 갖지 않는 도전 물질로 구성될 때, 공통 소스 라인(CSL) 및 제 1 및 제 2 하부 필라들(DP1, DP2) 사이에 n-타입 소스들이 추가적으로 제공될 수 있다. 예시적으로, 공통 소스 라인(CSL) 및 제 1 및 제 2 하부 필라들(DP1, DP2)은 콘택 플러그들을 통해 각각 연결될 수 있다.
제 1 및 제 2 상부 필라들(UP1, UP2) 상부에 드레인들(320)이 각각 제공된다. 예시적으로, 드레인들(320)은 n-타입 실리콘일 것이다. 드레인들(320)의 상부에 제 3 방향을 따라 신장되는 복수의 비트 라인들(BL1~BL3)이 제 1 방향을 따라 순차적으로 제공된다. 예시적으로, 비트 라인들(BL1~BL3)은 금속으로 구성될 것이다. 예시적으로, 비트 라인들(BL1~BL3) 및 드레인들(320)은 콘택 플러그들을 통해 연결될 수 있다.
제 1 및 제 2 상부 필라들(UP1, UP2) 각각은 표면층(116'') 및 내부층(114'')을 포함한다. 제 1 및 제 2 하부 필라들(DP1, DP2) 각각은 표면층(116'') 및 내부층(114'')을 포함한다. 제 1 및 제 2 상부 필라들(UP1, UP2), 그리고 제 1 및 제 2 하부 필라들(DP1, DP2)의 표면층(116'')은 블로킹 절연막, 전하 저장막, 그리고 터널링 절연막을 포함할 것이다.
예시적으로, 터널 절연막은 열산화막을 포함할 것이다. 전하 저장막(118)은 질화막 또는 금속 산화막(예를 들면, 알루미늄 산화막, 하프늄 산화막 등)을 포함할 것이다. 블로킹 절연막은(119)은 단일층 또는 다층으로 형성될 수 있다. 블로킹 절연막(119)은 터널 절연막 및 전하 저장막 보다 높은 유전상수를 갖는 고유전막(예를 들면, 알루미늄 산화막, 하프늄 산화막 등)일 수 있다. 예시적으로, 터널 절연막, 전하 저장막, 그리고 블로킹 절연막은 ONO (oxide-nitride-oxide)를 구성할 수 있다.
제 1 및 제 2 상부 필라들(UP1, UP2), 그리고 제 1 및 제 2 하부 필라들(DP1, DP2)의 내부층(114'')은 p-타입 실리콘일 것이다. 제 1 및 제 2 상부 필라들(UP1, UP2), 그리고 제 1 및 제 2 하부 필라들(DP1, DP2)의 내부층(114'')은 바디로 동작한다.
제 1 상부 필라들(UP1) 및 제 1 하부 필라들(DP1)은 제 1 파이프라인 컨택들(PC1)을 통해 연결된다. 예시적으로, 제 1 상부 필라들(UP1) 및 제 1 하부 필라들(DP1)의 표면층들(116'')은 제 1 파이프라인 컨택들(PC1)의 표면층들을 통해 각각 연결된다. 제 1 파이프라인 컨택들(PC1)의 표면층들은 제 1 상부 필라들(UP1) 및 제 1 하부 필라들(DP1)의 표면층들(116'')과 동일한 물질들로 구성될 것이다.
예시적으로, 제 1 상부 필라들(UP1) 및 제 1 하부 필라들(DP1)의 내부층들(114'')은 제 1 파이프라인 컨택들(PC1)의 내부층들을 통해 각각 연결된다. 제 1 파이프라인 컨택들(PC1)의 내부층들은 제 1 상부 필라들(UP1) 및 제 1 하부 필라들(DP1)의 내부층들(114'')과 동일한 물질들로 구성될 것이다.
즉, 제 1 상부 필라들(UP1) 및 제 1 내지 제 4 상부 워드 라인들(UW1~UW4)은 제 1 상부 스트링들을 형성하고, 제 1 하부 필라들(DP1) 및 제 1 내지 제 4 하부 워드 라인들(DW1~DW4)은 제 1 하부 스트링들을 형성한다. 제 1 상부 스트링들 및 제 1 하부 스트링들은 각각 제 1 파이프라인 콘택들(PC1)을 통해 연결된다. 제 1 상부 스트링들의 일단에 드레인들(320) 및 비트 라인들(BL1~BL3)이 연결된다. 제 1 하부 스트링들의 일단에 공통 소스 라인(CSL)이 연결된다. 즉, 제 1 상부 스트링들 및 제 1 하부 스트링들은 비트 라인들(BL1~BL3) 및 공통 소스 라인(CSL) 사이에 연결된 복수의 스트링들을 형성한다.
마찬가지로, 제 2 상부 필라들(UP2) 및 제 5 내지 제 8 상부 워드 라인들(UW5~UW8)은 제 2 상부 스트링들을 형성하고, 제 2 하부 필라들(DP2) 및 제 1 내지 제 4 하부 워드 라인들(DW1~DW4)은 제 2 하부 스트링들을 형성한다. 제 2 상부 스트링들 및 제 2 하부 스트링들은 제 2 파이프라인 콘택들(PC2)을 통해 연결된다. 제 2 상부 스트링들의 일단에 드레인들(320) 및 비트 라인들(BL1~BL3)이 연결된다. 제 2 하부 스트링들의 일단에 공통 소스 라인(CSL)이 연결된다. 즉, 제 2 상부 스트링들 및 제 2 하부 스트링들은 비트 라인들(BL1~BL3) 및 공통 소스 라인(CSL) 사이에 연결되는 복수의 스트링들을 형성한다.
하나의 스트링에 8 개의 트랜지스터들이 제공되고, 제 1 내지 제 3 비트 라인들(BL1~BL3) 각각에 두 개의 스트링들이 연결되는 것을 제외하면, 메모리 블록(BLKi_7)의 등가 회로는 도 3과 마찬가지로 나타날 것이다. 그러나, 메모리 블록(BLKi_7)의 워드 라인들, 비트 라인들, 그리고 스트링들의 수는 한정되지 않는다.
예시적으로, 제 1 및 제 2 파이프라인 컨택들(PC1, PC2) 내의 바디들(114'')에 채널을 형성하기 위하여, 제 1 및 제 2 파이프라인 컨택 게이트들(미도시)이 각각 제공될 수 있다. 예시적으로, 제 1 및 제 2 파이프라인 컨택 게이트들(미도시)은 제 1 및 제 2 파이프라인 컨택들(PC1, PC2)의 표면상에 제공될 것이다.
예시적으로, 인접한 하부 필라들(DP1,DP2)에서 하부 워드 라인들(DW1~DW4)이 공유되는 것으로 설명되었다. 그러나, 상부 필라들(UP1, 또는 UP2)에 인접한 상부 필라들이 추가될 때, 인접한 상부 필라들은 상부 워드 라인들(UW1~UW4 또는 UW5~UW8)을 공유하도록 구성될 수 있다.
예시적으로, 제 4 상부 워드 라인들(UW4) 및 제 8 상부 워드 라인들(UW8)이 각각 스트링 선택 라인(SSL)으로 사용되는 것으로 가정한다. 제 1 하부 워드 라인(DW1)이 접지 선택 라인(GSL)으로 사용되는 것으로 가정한다. 그리고, 제 1 내지 제 3 상부 워드 라인들(UW1~UW3), 제 5 내지 제 7 상부 워드 라인들(UW5~UW7), 그리고 제 2 내지 제 4 하부 워드 라인들(DW2~DW4)은 각각 워드 라인들(WL)로 사용되는 것으로 가정한다.
도 25 및 도 26에 도시된 바와 같이, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 채널 상의 거리에 따라 필라의 폭이 변화한다. 예시적으로, 상부 필라들(UP1, UP2)에서, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 채널 상의 거리가 증가할수록 필라의 폭이 감소한다. 하부 필라들(DP1, DP2)에서, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 채널 상의 거리가 증가할수록, 필라의 폭이 증가한다.
필라의 폭의 변화에 따른 터널링 효과(또는 문턱 전압의 변화량)의 차이를 보상하기 위하여, 워드 라인 전압들의 레벨들이 조절될 수 있다.
도 27은 도 25 및 도 26의 메모리 블록(BLKi_7)에 제공되는 워드 라인 전압들의 예시적인 레벨들을 보여주는 그래프이다. 도 27에서, 가로 축은 워드 라인들(WL)을 나타내며, 세로 축은 전압(V)을 나타낸다. 도 25 내지 도 27을 참조하면, 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 채널 상의 거리가 증가할수록, 선택 전압(Vs) 및 비선택 전압(Vus)의 레벨은 순차적으로 감소한 후에 순차적으로 증가한다. 즉, 필라의 폭이 감소할수록 선택 전압(Vs) 및 비선택 전압(Vus)의 레벨은 감소하며, 필라의 폭이 증가할수록 선택 전압(Vs) 및 비선택 전압(Vus)의 레벨이 증가한다.
스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 채널 상의 거리가 증가할수록, 워드 라인 소거 전압(Vew)의 레벨은 순차적으로 증가한 후에 순차적으로 감소한다. 즉, 필라의 폭이 감소할수록 워드 라인 소거 전압(Vew)의 레벨은 증가하며, 필라의 폭이 증가할수록 워드 라인 소거 전압(Vew)의 레벨은 감소한다.
스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 채널 상의 거리에 따라 워드 라인 전압들의 레벨들이 조절되면, 불휘발성 메모리 장치(100)의 신뢰성이 향상된다.
예시적으로, 제 1 내지 제 6 워드 라인 소거 전압들(Vew1~Vew6)은 접지 전압(Vss) 보다 높은 레벨을 가질 수 있다. 제 1 내지 제 7 워드 라인 소거 전압들(Vew1~Vew7)은 접지 전압(Vss) 보다 낮은 레벨을 가질 수 있다. 제 1 내지 제 7 워드 라인 소거 전압들(Vew1~Vew7) 중 일부는 접지 전압(Vss) 보다 높은 레벨을 갖고, 나머지 일부는 접지 전압(Vss) 보다 낮은 레벨을 가질 수 있다. 제 1 내지 제 7 워드 라인 소거 전압들(Vew1~Vew7) 중 적어도 하나는 접지 전압(Vss)일 수 있다.
예시적으로, 워드 라인들(WL)은 복수의 그룹들로 분할되고, 분할된 워드 라인들의 그룹 단위로 워드 라인 전압들의 레벨들이 조절될 수 있다.
도 28은 도 2의 메모리 블록들(BLK1~BLKh) 중 하나의 다른 실시 예(BLKj)를 보여주는 회로도이다. 도 3에 도시된 메모리 블록(BLKi)과 비교하면, 각 낸드 스트링(NS)에서, 메모리 셀들(MC1~MC6) 및 공통 소스 라인(CSL) 사이에 두 개의 접지 선택 트랜지스터들(GST1, GST2)이 제공될 수 있다. 또한, 동일한 높이의 접지 선택 트랜지스터(GST1 또는 GST2)에 대응하는 접지 선택 라인들(GSL1, GSL2)은 공통으로 연결될 수 있다. 또한, 동일한 낸드 스트링(NS)에 대응하는 접지 선택 라인들(GSL1, GSL2)은 공통으로 연결될 수 있다. 메모리 블록(BLKj)의 구조는 도 4 내지 도 24를 참조하여 설명된 바와 같이 구성될 것이다. 즉, 메모리 블록(BLKj)에서, 워드 라인 전압의 레벨은 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라 조절될 것이다.
도 29는 도 2의 메모리 블록들(BLK1~BLKh) 중 하나의 다른 실시 예(BLKp)를 보여주는 회로도이다. 도 28의 메모리 블록(BLKj)과 비교하면, 각 낸드 스트링(NS)에서, 메모리 셀들(MC1~MC5) 및 비트 라인(BL) 사이에 두 개의 스트링 선택 트랜지스터들(SST1, SST2)이 제공될 수 있다. 또한, 동일한 낸드 스트링(NS)에 대응하는 스트링 선택 라인들(SSL)은 공통으로 연결될 수 있으며, 전기적으로 분리될 수 있다. 메모리 블록(BLKp)의 구조는 도 4 내지 도 24를 참조하여 설명된 바와 같이 구성될 것이다. 즉, 메모리 블록(BLKp)에서, 워드 라인 전압의 레벨은 스트링 선택 라인(SSL) 및 워드 라인(WL) 사이의 거리에 따라 조절될 것이다.
도 3, 도 28, 그리고 도 29를 참조하여 설명된 바와 같이, 각 낸드 스트링(NS)에 적어도 하나의 스트링 선택 트랜지스터(SST) 및 적어도 하나의 접지 선택 트랜지스터(GST)가 제공될 수 있다. 도 4 내지 도 27을 참조하여 설명된 바와 같이, 선택 트랜지스터들(SST 또는 GST) 및 메모리 셀들(MC)은 동일한 구조를 갖는다. 따라서, 도 4 내지 도 27을 참조하여 설명된 구조를 유지하면서, 스트링 선택 트랜지스터(SST)의 수 및 접지 선택 트랜지스터(GST)의 수가 가변될 수 있다.
도 30은 도 1의 불휘발성 메모리 장치(100)를 포함하는 메모리 시스템(1000)을 보여주는 블록도이다. 도 30을 참조하면, 메모리 시스템(1000)은 불휘발성 메모리 장치(1100) 및 컨트롤러(1200)를 포함한다.
불휘발성 메모리 장치(1100)는 도 1 내지 도 29를 참조하여 설명된 바와 마찬가지로 구성되고, 동작할 것이다.
컨트롤러(1200)는 호스트(Host) 및 불휘발성 메모리 장치(1100)에 연결된다. 호스트(Host)로부터의 요청에 응답하여, 컨트롤러(1200)는 불휘발성 메모리 장치(1100)를 액세스하도록 구성된다. 예를 들면, 컨트롤러(1200)는 불휘발성 메모리 장치(1100)의 읽기, 쓰기, 소거, 그리고 배경(background) 동작을 제어하도록 구성된다. 컨트롤러(1200)는 불휘발성 메모리 장치(1100) 및 호스트(Host) 사이에 인터페이스를 제공하도록 구성된다. 컨트롤러(1200)는 불휘발성 메모리 장치(1200)를 제어하기 위한 펌웨어(firmware)를 구동하도록 구성된다.
예시적으로, 도 1을 참조하여 설명된 바와 같이, 컨트롤러(1200)는 불휘발성 메모리 장치(1100)에 제어 신호(CTRL) 및 어드레스(ADDR)를 제공하도록 구성된다. 그리고, 컨트롤러(1200)는 불휘발성 메모리 장치(1200)와 데이터(DATA)를 교환하도록 구성된다.
예시적으로, 컨트롤러(1200)는 램(RAM, Random Access Memory), 프로세싱 유닛(processing unit), 호스트 인터페이스(host interface), 그리고 메모리 인터페이스(memory interface)와 같은 잘 알려진 구성 요소들을 더 포함한다. 램(RAM)은 프로세싱 유닛의 동작 메모리, 불휘발성 메모리 장치(1100) 및 호스트(Host) 사이의 캐시 메모리, 그리고 불휘발성 메모리 장치(1100) 및 호스트(Host) 사이의 버퍼 메모리 중 적어도 하나로서 이용된다. 프로세싱 유닛은 컨트롤러(1200)의 제반 동작을 제어한다.
호스트 인터페이스는 호스트(Host) 및 컨트롤러(1200) 사이의 데이터 교환을 수행하기 위한 프로토콜을 포함한다. 예시적으로, 컨트롤러(1200)는 USB (Universal Serial Bus) 프로토콜, MMC (multimedia card) 프로토콜, PCI (peripheral component interconnection) 프로토콜, PCI-E (PCI-express) 프로토콜, ATA (Advanced Technology Attachment) 프로토콜, Serial-ATA 프로토콜, Parallel-ATA 프로토콜, SCSI (small computer small interface) 프로토콜, ESDI (enhanced small disk interface) 프로토콜, 그리고 IDE (Integrated Drive Electronics) 프로토콜 등과 같은 다양한 인터페이스 프로토콜들 중 적어도 하나를 통해 외부(호스트)와 통신하도록 구성된다. 메모리 인터페이스는 불휘발성 메모리 장치(1100)와 인터페이싱한다. 예를 들면, 메모리 인터페이스는 낸드 인터페이스 또는 노어 인터페이스를 포함한다.
메모리 시스템(1000)은 오류 정정 블록을 추가적으로 포함하도록 구성될 수 있다. 오류 정정 블록은 오류 정정 코드(ECC)를 이용하여 불휘발성 메모리 장치(1100)로부터 읽어진 데이터의 오류를 검출하고, 정정하도록 구성된다. 예시적으로, 오류 정정 블록은 컨트롤러(1200)의 구성 요소로서 제공된다. 오류 정정 블록은 불휘발성 메모리 장치(1100)의 구성 요소로서 제공될 수 있다.
컨트롤러(1200) 및 불휘발성 메모리 장치(1100)는 하나의 반도체 장치로 집적될 수 있다. 예시적으로, 컨트롤러(1200) 및 불휘발성 메모리 장치(1100)는 하나의 반도체 장치로 집적되어, 메모리 카드를 구성할 수 있다. 예를 들면, 컨트롤러(1200) 및 불휘발성 메모리 장치(1100)는 하나의 반도체 장치로 집적되어 PC 카드(PCMCIA, personal computer memory card international association), 컴팩트 플래시 카드(CF), 스마트 미디어 카드(SM, SMC), 메모리 스틱, 멀티미디어 카드(MMC, RS-MMC, MMCmicro), SD 카드(SD, miniSD, microSD, SDHC), 유니버설 플래시 기억장치(UFS) 등과 같은 메모리 카드를 구성할 것이다.
컨트롤러(1200) 및 불휘발성 메모리 장치(1100)는 하나의 반도체 장치로 집적되어 반도체 드라이브(SSD, Solid State Drive)를 구성할 수 있다. 반도체 드라이브(SSD)는 반도체 메모리에 데이터를 저장하도록 구성되는 저장 장치를 포함한다. 메모리 시스템(10)이 반도체 드라이브(SSD)로 이용되는 경우, 메모리 시스템(10)에 연결된 호스트(Host)의 동작 속도는 획기적으로 개선된다.
다른 예로서, 메모리 시스템(10)은 컴퓨터, UMPC (Ultra Mobile PC), 워크스테이션, 넷북(net-book), PDA (Personal Digital Assistants), 포터블(portable) 컴퓨터, 웹 타블렛(web tablet), 무선 전화기(wireless phone), 모바일 폰(mobile phone), 스마트폰(smart phone), e-북(e-book), PMP(portable multimedia player), 휴대용 게임기, 네비게이션(navigation) 장치, 블랙박스(black box), 디지털 카메라(digital camera), 디지털 음성 녹음기(digital audio recorder), 디지털 음성 재생기(digital audio player), 디지털 영상 녹화기(digital picture recorder), 디지털 영상 재생기(digital picture player), 디지털 동영상 녹화기(digital video recorder), 디지털 동영상 재생기(digital video player), 정보를 무선 환경에서 송수신할 수 있는 장치, 홈 네트워크를 구성하는 다양한 전자 장치들 중 하나, 컴퓨터 네트워크를 구성하는 다양한 전자 장치들 중 하나, 텔레매틱스 네트워크를 구성하는 다양한 전자 장치들 중 하나, RFID 장치, 또는 컴퓨팅 시스템을 구성하는 다양한 구성 요소들 중 하나 등과 같은 전자 장치의 다양한 구성 요소들 중 하나로 제공된다.
예시적으로, 불휘발성 메모리 장치(1100) 또는 메모리 시스템(1000)은 다양한 형태들의 패키지로 실장될 수 있다. 예를 들면, 불휘발성 메모리 장치(1100) 또는 메모리 시스템(1000)은 PoP(Package on Package), Ball grid arrays(BGAs), Chip scale packages(CSPs), Plastic Leaded Chip Carrier(PLCC), Plastic Dual In-Line Package(PDIP), Die in Waffle Pack, Die in Wafer Form, Chip On Board(COB), Ceramic Dual In-Line Package(CERDIP), Plastic Metric Quad Flat Pack(MQFP), Thin Quad Flatpack(TQFP), Small Outline(SOIC), Shrink Small Outline Package(SSOP), Thin Small Outline(TSOP), Thin Quad Flatpack(TQFP), System In Package(SIP), Multi Chip Package(MCP), Wafer-level Fabricated Package(WFP), Wafer-Level Processed Stack Package(WSP) 등과 같은 방식으로 패키지화되어 실장될 수 있다.
도 31은 도 30의 메모리 시스템(1000)의 응용 예를 보여주는 블록도이다. 도 31을 참조하면, 메모리 시스템(2000)은 불휘발성 메모리 장치(2100) 및 컨트롤러(2200)를 포함한다. 불휘발성 메모리 장치(2100)는 복수의 불휘발성 메모리 칩들을 포함한다. 복수의 불휘발성 메모리 칩들은 복수의 그룹들로 분할된다. 복수의 불휘발성 메모리 칩들의 각 그룹은 하나의 공통 채널을 통해 컨트롤러(2200)와 통신하도록 구성된다. 도 31에서, 복수의 불휘발성 메모리 칩들은 제 1 내지 제 k 채널들(CH1~CHk)을 통해 컨트롤러(2200)와 통신하는 것으로 도시되어 있다. 각 불휘발성 메모리 칩은 도 1 내지 도 29를 참조하여 설명된 불휘발성 메모리 장치(100)와 마찬가지로 구성된다.
도 31에서, 하나의 채널에 복수의 불휘발성 메모리 칩들이 연결되는 것으로 설명되었다. 그러나, 하나의 채널에 하나의 불휘발성 메모리 칩이 연결되도록 메모리 시스템(2000)이 변형될 수 있음이 이해될 것이다.
도 32는 도 31을 참조하여 설명된 메모리 시스템(2000)을 포함하는 컴퓨팅 시스템(3000)을 보여주는 블록도이다. 도 32를 참조하면, 컴퓨팅 시스템(3000)은 중앙 처리 장치(3100), 램(3200, RAM, Random Access Memory), 사용자 인터페이스(3300), 전원(3400), 그리고 메모리 시스템(2000)을 포함한다.
메모리 시스템(3500)은 시스템 버스(3500)를 통해, 중앙처리장치(3100), 램(3200), 사용자 인터페이스(3300), 그리고 전원(3400)에 전기적으로 연결된다. 사용자 인터페이스(3300)를 통해 제공되거나, 중앙 처리 장치(3100)에 의해서 처리된 데이터는 메모리 시스템(2000)에 저장된다.
도 32에서, 불휘발성 메모리 장치(2100)는 컨트롤러(2200)를 통해 시스템 버스(3500)에 연결되는 것으로 도시되어 있다. 그러나, 불휘발성 메모리 장치(2100)는 시스템 버스(3500)에 직접 연결되도록 구성될 수 있다.
도 32에서, 도 31를 참조하여 설명된 메모리 시스템(2000)이 제공되는 것으로 도시되어 있다. 그러나, 메모리 시스템(2000)은 도 30을 참조하여 설명된 메모리 시스템(1000)으로 대체될 수 있다.
예시적으로, 컴퓨팅 시스템(3000)은 도 30 및 도 31을 참조하여 설명된 메모리 시스템들(1000, 2000)을 모두 포함하도록 구성될 수 있다.
본 발명의 상세한 설명에서는 구체적인 실시 예에 관하여 설명하였으나, 본 발명의 범위와 기술적 사상에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능하다. 그러므로 본 발명의 범위는 상술한 실시 예에 국한되어 정해져서는 안되며 후술하는 특허청구범위뿐만 아니라 이 발명의 특허청구범위와 균등한 것들에 의해 정해져야 한다.
100 : 불휘발성 메모리 장치
110 : 메모리 셀 어레이
BLKi : 메모리 블록
NS : 낸드 스트링

Claims (10)

  1. 기판과 수직한 방향으로 적층된 복수의 메모리 셀들을 포함하는 메모리 셀 어레이; 그리고
    상기 복수의 메모리 셀들에 연결된 복수의 워드 라인들에 워드 라인 전압들을 각각 인가하도록 구성되는 워드 라인 구동기를 포함하고,
    상기 워드 라인 전압들의 레벨들은 상기 복수의 워드 라인들에 연결된 상기 복수의 메모리 셀들의 바디들의 폭들에 따라 조절되는 불휘발성 메모리 장치.
  2. 기판과 수직한 방향으로 적층된 복수의 메모리 셀들을 포함하는 메모리 셀 어레이; 그리고
    상기 복수의 메모리 셀들에 연결된 복수의 워드 라인들에 워드 라인 전압들을 각각 인가하도록 구성되는 워드 라인 구동기를 포함하고,
    상기 워드 라인 전압들의 레벨들은 상기 복수의 워드 라인들의 위치들에 따라 조절되고,
    상기 복수의 워드 라인들은 복수의 그룹들로 분할되고, 상기 워드 라인 전압들의 레벨들은 상기 분할된 워드 라인들의 그룹 단위로 조절되는 불휘발성 메모리 장치.
  3. 제 2 항에 있어서,
    상기 메모리 셀 어레이는 복수의 스트링들을 포함하고,
    각 스트링은 스트링 선택 트랜지스터 및 접지 선택 트랜지스터 사이에 연결되며, 상기 복수의 워드 라인들에 의해 각각 제어되는 메모리 셀들을 포함하고,
    상기 워드 라인 전압들의 레벨들은 상기 스트링 선택 트랜지스터에 연결된 스트링 선택 라인과의 거리에 따라 조절되는 불휘발성 메모리 장치.
  4. 제 2 항에 있어서,
    프로그램 동작 시에, 상기 구동기는 선택 워드 라인의 위치에 따라 상기 선택 워드 라인에 인가되는 프로그램 전압의 레벨을 조절하도록 구성되는 불휘발성 메모리 장치.
  5. 제 4 항에 있어서,
    프로그램 동작 시에, 상기 구동기는 상기 선택 워드 라인의 위치에 따라 상기 프로그램 전압의 증분을 조절하도록 구성되는 불휘발성 메모리 장치.
  6. 제 2 항에 있어서,
    프로그램 동작 시에, 상기 구동기는 비선택 워드 라인들의 위치에 따라 상기 비선택 워드 라인들에 인가되는 패스 전압의 레벨을 조절하도록 구성되는 불휘발성 메모리 장치.
  7. 제 2 항에 있어서,
    읽기 동작 시에, 상기 구동기는 비선택 워드 라인들의 위치에 따라 상기 비선택 워드 라인들에 인가되는 비선택 읽기 전압의 레벨을 조절하도록 구성되는 불휘발성 메모리 장치.
  8. 제 2 항에 있어서,
    소거 동작 시에, 상기 구동기는 상기 복수의 워드 라인들의 위치에 따라 상기 복수의 워드 라인들에 인가되는 워드 라인 소거 전압의 레벨을 조절하도록 구성되는 불휘발성 메모리 장치.
  9. 기판과 수직한 방향으로 적층된 복수의 메모리 셀들을 포함하는 불휘발성 메모리 장치의 동작 방법에 있어서:
    특정 워드 라인의 위치에 따라 워드 라인 전압의 레벨을 조절하고; 그리고
    상기 조절된 워드 라인 전압을 상기 특정 워드 라인에 제공하는 것을 포함하고,
    프로그램 동작 시에, 상기 특정 워드 라인의 위치에 따라 상기 특정 워드 라인에 인가되는 프로그램 전압의 증분이 조절되는 동작 방법.
  10. 불휘발성 메모리 장치; 그리고
    상기 불휘발성 메모리 장치를 제어하도록 구성되는 컨트롤러를 포함하고,
    상기 불휘발성 메모리 장치는
    기판과 수직한 방향으로 적층된 복수의 메모리 셀들을 포함하는 메모리 셀 어레이;
    상기 복수의 메모리 셀들에 연결된 복수의 워드 라인들 중 선택 워드 라인에 선택 전압을 인가하고 비선택 워드 라인에 비선택 전압을 인가하도록 구성되는 워드 라인 구동기를 포함하고;
    상기 선택 전압의 레벨은 상기 복수의 워드 라인들 중 상기 선택 워드 라인의 위치에 따라 조절되고,
    프로그램 동작 시에, 특정 워드 라인의 위치에 따라 상기 특정 워드 라인에 인가되는 패스 전압의 레벨이 조절되는 메모리 시스템.
KR1020100014275A 2010-02-09 2010-02-17 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템 KR101691088B1 (ko)

Priority Applications (14)

Application Number Priority Date Filing Date Title
KR1020100014275A KR101691088B1 (ko) 2010-02-17 2010-02-17 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
US12/986,798 US8427878B2 (en) 2010-02-17 2011-01-07 Non-volatile memory devices, operating methods thereof and memory systems including the same
US13/721,963 US8923060B2 (en) 2010-02-17 2012-12-20 Nonvolatile memory devices and operating methods thereof
US13/867,716 US8964476B2 (en) 2010-02-17 2013-04-22 Non-volatile memory devices, operating methods thereof and memory systems including the same
US14/590,665 US9330770B2 (en) 2010-02-17 2015-01-06 Non-volatile memory devices, operating methods thereof and memory systems including the same
US14/820,895 US9378831B2 (en) 2010-02-09 2015-08-07 Nonvolatile memory devices, operating methods thereof and memory systems including the same
US14/849,029 US9390803B2 (en) 2010-02-17 2015-09-09 Non-volatile memory devices, operating methods thereof and memory systems including the same
US15/176,269 US9747995B2 (en) 2010-02-17 2016-06-08 Nonvolatile memory devices, operating methods thereof and memory systems including the same
US15/664,303 US10199116B2 (en) 2010-02-17 2017-07-31 Non-volatile memory devices, operating methods thereof and memory systems including the same
US16/206,383 US10650903B2 (en) 2010-02-17 2018-11-30 Non-volatile memory devices, operating methods thereof and memory systems including the same
US16/844,317 US11062784B2 (en) 2010-02-17 2020-04-09 Non-volatile memory devices, operating methods thereof and memory systems including the same
US17/342,048 US20210295895A1 (en) 2010-02-17 2021-06-08 Nonvolatile memory devices, operating methods thereof and memory systems including the same
US17/542,183 US11715537B2 (en) 2010-02-17 2021-12-03 Non-volatile memory devices, operating methods thereof and memory systems including the same
US18/310,843 US20230268017A1 (en) 2010-02-17 2023-05-02 Nonvolatile memory devices, operating methods thereof and memory systems including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100014275A KR101691088B1 (ko) 2010-02-17 2010-02-17 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템

Publications (2)

Publication Number Publication Date
KR20110094711A KR20110094711A (ko) 2011-08-24
KR101691088B1 true KR101691088B1 (ko) 2016-12-29

Family

ID=44369551

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100014275A KR101691088B1 (ko) 2010-02-09 2010-02-17 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템

Country Status (2)

Country Link
US (11) US8427878B2 (ko)
KR (1) KR101691088B1 (ko)

Families Citing this family (128)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3935139B2 (ja) * 2002-11-29 2007-06-20 株式会社東芝 半導体記憶装置
KR101559958B1 (ko) * 2009-12-18 2015-10-13 삼성전자주식회사 3차원 반도체 장치의 제조 방법 및 이에 따라 제조된 3차원 반도체 장치
KR101658479B1 (ko) 2010-02-09 2016-09-21 삼성전자주식회사 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
KR101691088B1 (ko) 2010-02-17 2016-12-29 삼성전자주식회사 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
JP2012119013A (ja) 2010-11-29 2012-06-21 Toshiba Corp 不揮発性半導体記憶装置
US20120327714A1 (en) * 2011-06-23 2012-12-27 Macronix International Co., Ltd. Memory Architecture of 3D Array With Diode in Memory String
US9627443B2 (en) * 2011-06-30 2017-04-18 Crossbar, Inc. Three-dimensional oblique two-terminal memory with enhanced electric field
KR20130016619A (ko) * 2011-08-08 2013-02-18 삼성전자주식회사 불휘발성 메모리 장치의 프로그램 방법
KR20130095499A (ko) * 2012-02-20 2013-08-28 에스케이하이닉스 주식회사 비휘발성 메모리 장치, 그 동작 방법 및 그 제조 방법
US8638608B2 (en) * 2012-03-26 2014-01-28 Sandisk Technologies Inc. Selected word line dependent select gate voltage during program
KR102094336B1 (ko) 2013-02-13 2020-04-14 삼성전자주식회사 메모리 시스템 및 그것의 구동 방법
US8824211B1 (en) * 2013-02-14 2014-09-02 Sandisk Technologies Inc. Group word line erase and erase-verify methods for 3D non-volatile memory
US8971092B2 (en) * 2013-02-28 2015-03-03 Kabushiki Kaisha Toshiba Semiconductor memory device
US9349452B2 (en) * 2013-03-07 2016-05-24 Sandisk Technologies Inc. Hybrid non-volatile memory cells for shared bit line
US9165656B2 (en) 2013-03-11 2015-10-20 Sandisk Technologies Inc. Non-volatile storage with shared bit lines and flat memory cells
US9214351B2 (en) 2013-03-12 2015-12-15 Macronix International Co., Ltd. Memory architecture of thin film 3D array
KR102070724B1 (ko) 2013-03-29 2020-01-30 삼성전자주식회사 비휘발성 메모리 장치 및 그것의 구동 방법
US20140362642A1 (en) * 2013-06-05 2014-12-11 Sandisk Technologies Inc. 3D Non-Volatile Memory With Control Gate Length Based On Memory Hole Diameter
US8982626B2 (en) 2013-06-05 2015-03-17 Sandisk Technologies Inc. Program and read operations for 3D non-volatile memory based on memory hole diameter
US8923054B1 (en) 2013-06-14 2014-12-30 Sandisk Technologies Inc. Pseudo block operation mode in 3D NAND
US9519577B2 (en) 2013-09-03 2016-12-13 Sandisk Technologies Llc Method and system for migrating data between flash memory devices
US9442670B2 (en) 2013-09-03 2016-09-13 Sandisk Technologies Llc Method and system for rebalancing data stored in flash memory devices
US8982637B1 (en) * 2013-09-12 2015-03-17 Sandisk Technologies Inc. Vread bias allocation on word lines for read disturb reduction in 3D non-volatile memory
WO2015037159A1 (ja) * 2013-09-13 2015-03-19 株式会社 東芝 半導体記憶装置及びメモリシステム
KR102242022B1 (ko) 2013-09-16 2021-04-21 삼성전자주식회사 불휘발성 메모리 및 그것의 프로그램 방법
KR102094472B1 (ko) * 2013-10-08 2020-03-27 삼성전자주식회사 반도체 장치
KR20150043759A (ko) * 2013-10-15 2015-04-23 에스케이하이닉스 주식회사 저항 변화 메모리 장치 및 그의 제조방법
US9123424B2 (en) * 2013-12-17 2015-09-01 Sandisk Technologies Inc. Optimizing pass voltage and initial program voltage based on performance of non-volatile memory
KR102210520B1 (ko) * 2013-12-19 2021-02-02 삼성전자주식회사 비휘발성 메모리 장치 및 그것의 소거 방법
US9437296B2 (en) 2014-02-03 2016-09-06 Kabushiki Kaisha Toshiba Three-dimensional resistive memory device with adjustable voltage biasing
KR102116668B1 (ko) 2014-02-04 2020-05-29 삼성전자주식회사 불 휘발성 메모리 장치 및 불 휘발성 메모리 장치의 동작 방법
JP2015176620A (ja) * 2014-03-14 2015-10-05 株式会社東芝 半導体記憶装置
JP2015176624A (ja) 2014-03-14 2015-10-05 株式会社東芝 半導体記憶装置
KR102116674B1 (ko) 2014-03-21 2020-06-08 삼성전자주식회사 비휘발성 메모리 장치 및 그것을 포함하는 저장 장치 및 그것의 동작 방법
US8996838B1 (en) * 2014-05-08 2015-03-31 Sandisk Technologies Inc. Structure variation detection for a memory having a three-dimensional memory configuration
US9244764B2 (en) 2014-05-08 2016-01-26 Sandisk Technologies Inc. Error correcting code techniques for a memory having a three-dimensional memory configuration
US9257186B2 (en) * 2014-05-08 2016-02-09 Sandisk Technologies Inc. Memory access techniques for a memory having a three-dimensional memory configuration
US8891303B1 (en) * 2014-05-30 2014-11-18 Sandisk Technologies Inc. Method and system for dynamic word line based configuration of a three-dimensional memory device
US9645749B2 (en) 2014-05-30 2017-05-09 Sandisk Technologies Llc Method and system for recharacterizing the storage density of a memory device or a portion thereof
KR102273185B1 (ko) * 2014-07-09 2021-07-06 삼성전자주식회사 비휘발성 메모리 장치, 그것을 포함하는 저장 장치 및 그것의 구동 방법
US9524112B2 (en) 2014-09-02 2016-12-20 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by trimming
US9524105B2 (en) 2014-09-02 2016-12-20 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by altering an encoding format
US9582193B2 (en) 2014-09-02 2017-02-28 Sandisk Technologies Llc Triggering a process to reduce declared capacity of a storage device in a multi-storage-device storage system
KR102272238B1 (ko) * 2014-09-02 2021-07-06 삼성전자주식회사 불휘발성 메모리 장치 및 그것의 프로그램 방법
US9563370B2 (en) 2014-09-02 2017-02-07 Sandisk Technologies Llc Triggering a process to reduce declared capacity of a storage device
US9582202B2 (en) 2014-09-02 2017-02-28 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by moving data
US9158681B1 (en) 2014-09-02 2015-10-13 Sandisk Technologies Inc. Process and apparatus to reduce declared capacity of a storage device by conditionally trimming
US9665311B2 (en) 2014-09-02 2017-05-30 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by making specific logical addresses unavailable
US9519427B2 (en) 2014-09-02 2016-12-13 Sandisk Technologies Llc Triggering, at a host system, a process to reduce declared capacity of a storage device
US9582203B2 (en) 2014-09-02 2017-02-28 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by reducing a range of logical addresses
US9582212B2 (en) 2014-09-02 2017-02-28 Sandisk Technologies Llc Notification of trigger condition to reduce declared capacity of a storage device
US9552166B2 (en) 2014-09-02 2017-01-24 Sandisk Technologies Llc. Process and apparatus to reduce declared capacity of a storage device by deleting data
US9582220B2 (en) 2014-09-02 2017-02-28 Sandisk Technologies Llc Notification of trigger condition to reduce declared capacity of a storage device in a multi-storage-device storage system
US9563362B2 (en) 2014-09-02 2017-02-07 Sandisk Technologies Llc Host system and process to reduce declared capacity of a storage device by trimming
US9652153B2 (en) 2014-09-02 2017-05-16 Sandisk Technologies Llc Process and apparatus to reduce declared capacity of a storage device by reducing a count of logical addresses
US20160162185A1 (en) * 2014-12-05 2016-06-09 Sandisk Technologies Inc. Data programming for a memory having a three-dimensional memory configuration
KR102355580B1 (ko) 2015-03-02 2022-01-28 삼성전자주식회사 비휘발성 메모리 장치, 그것을 포함하는 저장 장치 및 그것의 동작 방법
KR20160108052A (ko) * 2015-03-06 2016-09-19 에스케이하이닉스 주식회사 반도체 소자
JP6309909B2 (ja) * 2015-03-12 2018-04-11 東芝メモリ株式会社 不揮発性半導体記憶装置
US9639282B2 (en) 2015-05-20 2017-05-02 Sandisk Technologies Llc Variable bit encoding per NAND flash cell to improve device endurance and extend life of flash-based storage devices
US9606737B2 (en) 2015-05-20 2017-03-28 Sandisk Technologies Llc Variable bit encoding per NAND flash cell to extend life of flash-based storage devices and preserve over-provisioning
US9419012B1 (en) * 2015-06-19 2016-08-16 Sandisk Technologies Llc Three-dimensional memory structure employing air gap isolation
US9343156B1 (en) * 2015-06-25 2016-05-17 Sandisk Technologies Inc. Balancing programming speeds of memory cells in a 3D stacked memory
JP6869633B2 (ja) * 2015-08-14 2021-05-12 マクロニクス インターナショナル カンパニー リミテッド 3次元nandメモリ装置及びその駆動方法
KR102322025B1 (ko) * 2015-08-19 2021-11-05 매크로닉스 인터내셔널 컴퍼니 리미티드 3차원 낸드 메모리 장치 및 이의 동작
KR102347182B1 (ko) * 2015-09-04 2022-01-04 삼성전자주식회사 메모리 장치, 메모리 시스템, 상기 메모리 장치의 동작 방법 및 상기 메모리 시스템의 동작 방법
TWI584287B (zh) * 2015-10-12 2017-05-21 旺宏電子股份有限公司 用以改善非揮發性記憶體之閥電壓分布之裝置及方法
CN106601297A (zh) * 2015-10-14 2017-04-26 旺宏电子股份有限公司 用以改善非易失性存储器的阀电压分布的装置及方法
US9449698B1 (en) 2015-10-20 2016-09-20 Sandisk Technologies Llc Block and zone erase algorithm for memory
KR102381046B1 (ko) * 2015-10-26 2022-03-31 에스케이하이닉스 주식회사 비휘발성 메모리 장치
US9721652B2 (en) 2015-11-17 2017-08-01 Sandisk Technologies Llc State dependent sensing for wordline interference correction
US9946473B2 (en) 2015-12-03 2018-04-17 Sandisk Technologies Llc Efficiently managing unmapped blocks to extend life of solid state drive
US9946483B2 (en) 2015-12-03 2018-04-17 Sandisk Technologies Llc Efficiently managing unmapped blocks to extend life of solid state drive with low over-provisioning
US9691781B1 (en) 2015-12-04 2017-06-27 Sandisk Technologies Llc Vertical resistor in 3D memory device with two-tier stack
US9466369B1 (en) * 2015-12-21 2016-10-11 Sandisk Technologies Llc Word line-dependent ramping of pass voltage and program voltage for three-dimensional memory
JP2017174482A (ja) * 2016-03-24 2017-09-28 力晶科技股▲ふん▼有限公司 不揮発性半導体記憶装置とその消去方法
US9812462B1 (en) 2016-06-07 2017-11-07 Sandisk Technologies Llc Memory hole size variation in a 3D stacked memory
US10049758B2 (en) 2016-07-07 2018-08-14 Sandisk Technologies Llc Word line dependent pass voltages in non-volatile memory
KR102533016B1 (ko) * 2016-07-28 2023-05-17 에스케이하이닉스 주식회사 메모리 장치 및 이의 동작 방법
US10262744B2 (en) * 2016-08-11 2019-04-16 SK Hynix Inc. Layer-based memory controller optimizations for three dimensional memory constructs
US9805809B1 (en) 2016-08-31 2017-10-31 Sandisk Technologies Llc State-dependent read compensation
KR102634418B1 (ko) * 2016-12-07 2024-02-06 에스케이하이닉스 주식회사 반도체 메모리 장치 및 그 동작 방법
CN106601292A (zh) * 2016-12-20 2017-04-26 武汉新芯集成电路制造有限公司 非易失性存储器件及其编程方法
KR102656828B1 (ko) * 2017-01-05 2024-04-18 에스케이하이닉스 주식회사 메모리 장치 및 이의 동작 방법
US10134479B2 (en) 2017-04-21 2018-11-20 Sandisk Technologies Llc Non-volatile memory with reduced program speed variation
KR102289598B1 (ko) 2017-06-26 2021-08-18 삼성전자주식회사 불휘발성 메모리 장치 및 그것을 포함하는 메모리 시스템 그리고 그것의 프로그램 방법
US10976936B2 (en) * 2017-08-23 2021-04-13 Micron Technology, Inc. Sensing operations in memory
CN107527918B (zh) * 2017-08-31 2019-02-12 长江存储科技有限责任公司 一种3d nand存储器存储单元结构及其制造方法
US10346088B2 (en) * 2017-09-29 2019-07-09 Intel Corporation Method and apparatus for per-deck erase verify and dynamic inhibit in 3d NAND
US10283202B1 (en) 2017-11-16 2019-05-07 Sandisk Technologies Llc Reducing disturbs with delayed ramp up of selected word line voltage after pre-charge during programming
US10269435B1 (en) 2017-11-16 2019-04-23 Sandisk Technologies Llc Reducing program disturb by modifying word line voltages at interface in two-tier stack after program-verify
US10276252B2 (en) 2017-12-11 2019-04-30 Intel Corporation Data storage device with operation based on temperature difference
KR102471276B1 (ko) * 2018-01-08 2022-11-28 삼성전자주식회사 메모리 장치
KR102374103B1 (ko) * 2018-01-16 2022-03-14 삼성전자주식회사 비휘발성 메모리 장치 및 비휘발성 메모리 장치의 소거 방법
US11164637B2 (en) 2018-03-12 2021-11-02 Samsung Electronics Co., Ltd. Methods of erasing data in nonvolatile memory devices and nonvolatile memory devices performing the same
KR102388068B1 (ko) * 2018-03-12 2022-04-19 삼성전자주식회사 비휘발성 메모리 장치의 데이터 소거 방법 및 이를 수행하는 비휘발성 메모리 장치
KR102442337B1 (ko) * 2018-05-14 2022-09-13 삼성전자주식회사 비휘발성 메모리 장치 및 비휘발성 메모리 장치의 동작 방법
US10541037B2 (en) 2018-06-07 2020-01-21 Sandisk Technologies Llc Non-volatile memory with countermeasure for program disturb including delayed ramp down during program verify
US10580504B2 (en) 2018-06-07 2020-03-03 Sandisk Technologies Llc Non-volatile memory with countermeasure for program disturb including spike during boosting
US10643718B2 (en) 2018-06-07 2020-05-05 Sandisk Technologies Llc Non-volatile memory with countermeasure for program disturb including purge during precharge
US10541031B2 (en) * 2018-06-15 2020-01-21 Sandisk Technologies Llc Single pulse SLC programming scheme
US10438671B1 (en) 2018-06-22 2019-10-08 Sandisk Technologies Llc Reducing program disturb by modifying word line voltages at interface in two-tier stack during programming
US10878902B2 (en) 2018-07-16 2020-12-29 Taiwan Semiconductor Manufacturing Company, Ltd. RRAM voltage compensation
US10553298B1 (en) 2018-07-27 2020-02-04 Sandisk Technologies Llc Non-volatile memory with countermeasure for select gate disturb
EP3603744A1 (de) * 2018-08-02 2020-02-05 BIOTRONIK SE & Co. KG Baugruppe für einen header, header und implantat mit dem header sowie verfahren zum montieren eines headers
WO2020042011A1 (en) * 2018-08-29 2020-03-05 Yangtze Memory Technologies Co., Ltd. Programming of memory cells in three-dimensional memory devices
KR102701788B1 (ko) * 2018-09-28 2024-08-30 삼성전자주식회사 메모리 장치 및 이를 이용한 스토리지 시스템
US10964398B2 (en) 2018-09-28 2021-03-30 Samsung Electronics Co., Ltd. Memory device and a storage system using the same
KR102631354B1 (ko) 2018-10-18 2024-01-31 삼성전자주식회사 비휘발성 메모리 장치 및 이의 동작 방법
US11250911B2 (en) 2018-10-18 2022-02-15 Samsung Electronics Co., Ltd. Nonvolatile memory device and operating method of the same
US10971210B2 (en) 2018-10-18 2021-04-06 Samsung Electronics Co., Ltd. Nonvolatile memory device and operating method of the same
US10726920B2 (en) 2018-11-26 2020-07-28 Sandisk Technologies Llc Pre-charge voltage for inhibiting unselected NAND memory cell programming
US10777286B2 (en) 2018-12-28 2020-09-15 Micron Technology, Inc. Apparatus and methods for determining data states of memory cells
US10665301B1 (en) 2019-01-11 2020-05-26 Sandisk Technologies Llc Memory device with compensation for program speed variations due to block oxide thinning
KR20200129239A (ko) * 2019-05-07 2020-11-18 삼성전자주식회사 페이지 버퍼, 이를 포함하는 메모리 장치
JP2020198141A (ja) * 2019-06-03 2020-12-10 キオクシア株式会社 半導体記憶装置
US10714198B1 (en) * 2019-06-04 2020-07-14 Sandisk Technologies Llc Dynamic 1-tier scan for high performance 3D NAND
KR20210012822A (ko) * 2019-07-26 2021-02-03 에스케이하이닉스 주식회사 메모리 장치 및 이의 동작 방법
JP2021047939A (ja) * 2019-09-17 2021-03-25 キオクシア株式会社 半導体記憶装置
KR20210054364A (ko) * 2019-11-05 2021-05-13 에스케이하이닉스 주식회사 메모리 장치 및 이의 동작 방법
JP6966587B2 (ja) * 2020-03-02 2021-11-17 ウィンボンド エレクトロニクス コーポレーション 半導体記憶装置および読出し方法
KR20230010770A (ko) 2020-11-26 2023-01-19 양쯔 메모리 테크놀로지스 씨오., 엘티디. 3차원 메모리 및 그의 제어 방법
US20230091724A1 (en) * 2021-09-17 2023-03-23 Samsung Electronics Co., Ltd. Storage device, non-volatile memory, and method of operating program of non-volatile memory
JP2023045251A (ja) 2021-09-21 2023-04-03 キオクシア株式会社 半導体記憶装置及びデータ消去方法
KR20230065090A (ko) 2021-11-04 2023-05-11 삼성전자주식회사 메모리 장치 및 그것의 동작 방법
KR20230138356A (ko) * 2022-03-23 2023-10-05 에스케이하이닉스 주식회사 메모리 장치 및 그 동작 방법
US12105963B2 (en) * 2022-09-08 2024-10-01 Sandisk Technologies Llc NAND string read voltage adjustment
KR20240060191A (ko) * 2022-10-28 2024-05-08 삼성전자주식회사 저장 장치 및 그 동작 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009086618A1 (en) 2008-01-07 2009-07-16 Mosaid Technologies Incorporated Nand flash memory having multiple cell substrates

Family Cites Families (180)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4980861A (en) 1987-01-16 1990-12-25 Microchip Technology Incorporated NAND stack ROM
JP2578915B2 (ja) 1988-06-27 1997-02-05 松下電器産業株式会社 調理器
JPH0293083A (ja) 1988-09-28 1990-04-03 Mitsubishi Heavy Ind Ltd 銅合金管内面の防食方法
KR910007434B1 (ko) 1988-12-15 1991-09-26 삼성전자 주식회사 전기적으로 소거 및 프로그램 가능한 반도체 메모리장치 및 그 소거 및 프로그램 방법
KR100204721B1 (ko) 1989-08-18 1999-06-15 가나이 쓰도무 메모리블럭으로 분활된 메모리셀 어레이를 갖는 전기적 소거 가능한 반도체 불휘발성 기억장치
JP3176019B2 (ja) 1995-04-05 2001-06-11 株式会社東芝 不揮発性半導体記憶部を含む記憶システム
KR0145224B1 (ko) 1995-05-27 1998-08-17 김광호 불휘발성 반도체 메모리의 분리된 기입 및 독출 경로를 가지는 워드라인 구동회로
KR0157342B1 (ko) * 1995-06-09 1998-12-01 김광호 불휘발성 반도체 메모리의 전압 센싱 방법
KR0172437B1 (ko) 1995-12-26 1999-03-30 김광호 칼럼불량 구제 및 고속 소거검증 기능을 가지는 불휘발성 반도체 메모리 장치
US5715193A (en) 1996-05-23 1998-02-03 Micron Quantum Devices, Inc. Flash memory system and method for monitoring the disturb effect on memory cell blocks due to high voltage conditions of other memory cell blocks
JPH1032269A (ja) 1996-07-17 1998-02-03 Toshiba Microelectron Corp 半導体装置
KR100190089B1 (ko) 1996-08-30 1999-06-01 윤종용 플래쉬 메모리장치 및 그 구동방법
JPH1093083A (ja) 1996-09-18 1998-04-10 Toshiba Corp 半導体装置の製造方法
KR100206709B1 (ko) 1996-09-21 1999-07-01 윤종용 멀티비트 불휘발성 반도체 메모리의 셀 어레이의 구조 및 그의 구동방법
US6045214A (en) 1997-03-28 2000-04-04 Lexmark International, Inc. Ink jet printer nozzle plate having improved flow feature design and method of making nozzle plates
KR100251266B1 (ko) 1997-07-07 2000-04-15 권재도 열화재의 피로강도 치료방법
US6009014A (en) 1998-06-03 1999-12-28 Advanced Micro Devices, Inc. Erase verify scheme for NAND flash
JP2000048581A (ja) 1998-07-28 2000-02-18 Sony Corp 不揮発性半導体記憶装置
KR100571266B1 (ko) 1998-10-28 2006-08-10 주식회사 하이닉스반도체 플래쉬 메모리 셀의 소거 방법
JP3866460B2 (ja) 1998-11-26 2007-01-10 株式会社東芝 不揮発性半導体記憶装置
JP2000269364A (ja) 1999-03-17 2000-09-29 Hitachi Ltd 半導体記憶装置
KR100305030B1 (ko) 1999-06-24 2001-11-14 윤종용 플래시 메모리 장치
US20020007131A1 (en) 2000-07-14 2002-01-17 Zemont Cheryl E. Healthy body ball
KR100390145B1 (ko) 2000-12-12 2003-07-04 삼성전자주식회사 불휘발성 반도체 메모리 장치의 프로그램 방법
JP4044755B2 (ja) 2000-12-12 2008-02-06 三星電子株式会社 不揮発性半導体メモリ装置及びそれのプログラム方法
KR100454117B1 (ko) 2001-10-22 2004-10-26 삼성전자주식회사 소노스 게이트 구조를 갖는 낸드형 비휘발성 메모리소자의구동방법
US7233522B2 (en) * 2002-12-31 2007-06-19 Sandisk 3D Llc NAND memory array incorporating capacitance boosting of channel regions in unselected memory cells and method for operation of same
US20040183249A1 (en) 2003-03-17 2004-09-23 Fuji Xerox Co., Ltd. Sheet processing apparatus and sheet bundle alignment method
US6975542B2 (en) * 2003-05-08 2005-12-13 Micron Technology, Inc. NAND flash memory with improved read and verification threshold uniformity
JP4248928B2 (ja) 2003-05-13 2009-04-02 ローム株式会社 半導体チップの製造方法、半導体装置の製造方法、半導体チップ、および半導体装置
KR100688494B1 (ko) 2003-07-10 2007-03-02 삼성전자주식회사 플래시 메모리 장치
JP4203372B2 (ja) 2003-08-26 2008-12-24 富士雄 舛岡 不揮発性半導体記憶装置及びそれを備えてなる液晶表示装置
US6977842B2 (en) 2003-09-16 2005-12-20 Micron Technology, Inc. Boosted substrate/tub programming for flash memories
US7064980B2 (en) * 2003-09-17 2006-06-20 Sandisk Corporation Non-volatile memory and method with bit line coupled compensation
JP2005116119A (ja) 2003-10-10 2005-04-28 Toshiba Corp 不揮発性半導体記憶装置
KR100542701B1 (ko) 2003-11-18 2006-01-11 주식회사 하이닉스반도체 낸드 플래시 메모리 소자의 문턱전압 측정 방법
US20050128807A1 (en) 2003-12-05 2005-06-16 En-Hsing Chen Nand memory array incorporating multiple series selection devices and method for operation of same
KR100541819B1 (ko) 2003-12-30 2006-01-10 삼성전자주식회사 스타트 프로그램 전압을 차등적으로 사용하는 불휘발성반도체 메모리 장치 및 그에 따른 프로그램 방법
KR100634172B1 (ko) 2004-05-04 2006-10-16 삼성전자주식회사 불 휘발성 메모리 장치 및 그것의 프로그램 방법
US7110301B2 (en) 2004-05-07 2006-09-19 Samsung Electronics Co., Ltd. Non-volatile semiconductor memory device and multi-block erase method thereof
US7064981B2 (en) 2004-08-04 2006-06-20 Micron Technology, Inc. NAND string wordline delay reduction
US7272050B2 (en) 2004-08-10 2007-09-18 Samsung Electronics Co., Ltd. Non-volatile memory device and erase method of the same
US7283734B2 (en) 2004-08-24 2007-10-16 Fujitsu Limited Rapid thermal processing apparatus and method of manufacture of semiconductor device
KR100705221B1 (ko) 2004-09-03 2007-04-06 에스티마이크로일렉트로닉스 엔.브이. 플래쉬 메모리 소자 및 이를 이용한 플래쉬 메모리 셀의소거 방법
KR100635924B1 (ko) 2004-11-17 2006-10-18 삼성전자주식회사 플래시 메모리 장치의 동작 방법
US7450433B2 (en) * 2004-12-29 2008-11-11 Sandisk Corporation Word line compensation in non-volatile memory erase operations
KR100632953B1 (ko) 2005-03-07 2006-10-12 삼성전자주식회사 메모리 소자, 상기 메모리 소자를 위한 메모리 배열 및 상기 메모리 배열의 구동 방법
KR100672151B1 (ko) 2005-03-22 2007-01-19 주식회사 하이닉스반도체 불휘발성 메모리 장치 및 그것의 프로그램 방법
KR100754894B1 (ko) 2005-04-20 2007-09-04 삼성전자주식회사 더미 메모리 셀을 가지는 낸드 플래시 메모리 장치
KR100749736B1 (ko) * 2005-06-13 2007-08-16 삼성전자주식회사 플래시 메모리 장치 및 그것의 소거 방법
JP2007018409A (ja) 2005-07-11 2007-01-25 Fuji Electric Retail Systems Co Ltd 自動販売機の直積式商品収納ラック
JP3876914B2 (ja) 2005-07-12 2007-02-07 ダイキン工業株式会社 多相インバータ及びその制御方法、並びに送風機及び多相電流出力システム
CA2554383C (en) 2005-08-01 2012-03-20 Matsushita Electric Industrial Co. Ltd. Optical disk drive and method for driving the optical disk drive
KR100706797B1 (ko) 2005-08-23 2007-04-12 삼성전자주식회사 각각의 워드 라인에 다른 레벨의 소거 전압을 인가하는낸드 플래시 메모리 장치
US7292476B2 (en) * 2005-08-31 2007-11-06 Micron Technology, Inc. Programming method for NAND EEPROM
KR100729359B1 (ko) 2005-09-23 2007-06-15 삼성전자주식회사 낸드 플래시 메모리 장치 및 그것의 프로그램 방법
KR100704021B1 (ko) 2005-11-08 2007-04-04 삼성전자주식회사 신뢰성을 향상시키는 불휘발성 반도체 메모리 장치의데이터 소거방법
JP4822841B2 (ja) 2005-12-28 2011-11-24 株式会社東芝 半導体記憶装置及びその製造方法
KR100784862B1 (ko) 2006-01-09 2007-12-14 삼성전자주식회사 더미 셀을 포함하는 플래시 메모리 장치
KR20070078355A (ko) 2006-01-26 2007-07-31 삼성전자주식회사 공통 비트 라인을 갖는 낸드 구조의 비휘발성 메모리 소자의 동작 방법
EP1814123A1 (en) * 2006-01-26 2007-08-01 Samsung Electronics Co.,Ltd. Nand-type nonvolatile memory device having common bit lines and methods of operating the same
WO2007095675A1 (en) * 2006-02-20 2007-08-30 Xtralis Pty Ltd In-line smoke attenuator
KR101178122B1 (ko) 2006-02-22 2012-08-29 삼성전자주식회사 플래시 메모리 장치, 플래시 메모리 장치를 소거하는 방법,그리고 그 장치를 포함한 메모리 시스템
KR100706816B1 (ko) 2006-03-10 2007-04-12 삼성전자주식회사 프로그램 속도를 향상시킬 수 있는 불휘발성 메모리 장치및 그것의 프로그램 방법
JP5016832B2 (ja) 2006-03-27 2012-09-05 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
US7551492B2 (en) 2006-03-29 2009-06-23 Mosaid Technologies, Inc. Non-volatile semiconductor memory with page erase
JP2007272952A (ja) 2006-03-30 2007-10-18 Renesas Technology Corp 半導体記憶装置
JP2007293986A (ja) 2006-04-24 2007-11-08 Toshiba Corp 半導体記憶装置
US7489556B2 (en) * 2006-05-12 2009-02-10 Micron Technology, Inc. Method and apparatus for generating read and verify operations in non-volatile memories
JP2007323716A (ja) 2006-05-31 2007-12-13 Renesas Technology Corp 半導体集積回路
KR101297283B1 (ko) 2006-07-10 2013-08-19 삼성전자주식회사 낸드형 셀 스트링을 가지는 비휘발성 기억 장치
KR100777348B1 (ko) 2006-07-11 2007-11-20 삼성전자주식회사 비휘발성 기억 장치의 셀 어레이 구조 및 그 형성방법
US20080027901A1 (en) 2006-07-25 2008-01-31 Ronald Sanborn Systems and methods for database processing and management
KR100764053B1 (ko) 2006-08-10 2007-10-08 삼성전자주식회사 플래시 메모리 장치 및 그것의 프로그램 방법
KR100820373B1 (ko) 2006-09-14 2008-04-08 엔에이치엔(주) 툴바 서비스 제공 방법 및 장치
KR100830575B1 (ko) 2006-09-26 2008-05-21 삼성전자주식회사 플래시 메모리 장치 및 그것의 멀티-블록 소거 방법
US7495954B2 (en) 2006-10-13 2009-02-24 Sandisk Corporation Method for partitioned erase and erase verification to compensate for capacitive coupling effects in non-volatile memory
JP5100080B2 (ja) 2006-10-17 2012-12-19 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
US7417904B2 (en) * 2006-10-31 2008-08-26 Atmel Corporation Adaptive gate voltage regulation
US7511996B2 (en) * 2006-11-30 2009-03-31 Mosaid Technologies Incorporated Flash memory program inhibit scheme
JP4772656B2 (ja) 2006-12-21 2011-09-14 株式会社東芝 不揮発性半導体メモリ
US7450430B2 (en) 2006-12-29 2008-11-11 Sandisk Corporation Programming non-volatile memory with reduced program disturb by using different pre-charge enable voltages
US7433241B2 (en) 2006-12-29 2008-10-07 Sandisk Corporation Programming non-volatile memory with reduced program disturb by removing pre-charge dependency on word line data
JP2008172164A (ja) 2007-01-15 2008-07-24 Toshiba Corp 半導体装置
JP2008181380A (ja) 2007-01-25 2008-08-07 Toshiba Corp メモリシステムおよびその制御方法
US7778086B2 (en) 2007-01-25 2010-08-17 Micron Technology, Inc. Erase operation control sequencing apparatus, systems, and methods
KR20080071297A (ko) * 2007-01-30 2008-08-04 주식회사 온누리에어테크 공해물질 배출 방지용 소각장치
US7675783B2 (en) 2007-02-27 2010-03-09 Samsung Electronics Co., Ltd. Nonvolatile memory device and driving method thereof
KR100875538B1 (ko) * 2007-02-27 2008-12-26 삼성전자주식회사 불휘발성 메모리 장치 및 그것의 프로그램 및 소거 방법
US7804718B2 (en) 2007-03-07 2010-09-28 Mosaid Technologies Incorporated Partial block erase architecture for flash memory
JP4445514B2 (ja) 2007-04-11 2010-04-07 株式会社東芝 半導体記憶装置
KR100889780B1 (ko) * 2007-04-24 2009-03-20 삼성전자주식회사 패스 전압 윈도우를 향상시킬 수 있는 플래시 메모리 장치및 그것의 프로그램 방법
KR100890016B1 (ko) * 2007-05-10 2009-03-25 삼성전자주식회사 비휘발성 메모리 장치, 그것을 포함하는 메모리 시스템 및그것의 프로그램 방법
US7916540B2 (en) 2007-05-17 2011-03-29 Samsung Electronics Co., Ltd. Non-volatile memory devices and systems including bad blocks address re-mapped and methods of operating the same
KR101091844B1 (ko) 2007-05-17 2011-12-12 삼성전자주식회사 고속으로 배드 블록을 검색하는 플래시 메모리 시스템 및그것의 배드 블록 관리 방법
KR100895855B1 (ko) * 2007-05-18 2009-05-06 삼성전자주식회사 메모리 셀들의 소거 속도 편차를 줄이는 플래시 메모리장치 및 그것의 소거 방법
KR100909968B1 (ko) 2007-06-12 2009-07-29 삼성전자주식회사 구동방식을 개선한 입체 구조의 플래시 메모리 장치 및 그구동방법
KR101274207B1 (ko) 2007-06-14 2013-06-14 삼성전자주식회사 비휘발성 메모리 소자의 동작 방법
US20090002198A1 (en) 2007-06-27 2009-01-01 Bach Darren A Marine throttle mounted stereo control
KR100888844B1 (ko) 2007-06-28 2009-03-17 삼성전자주식회사 프로그램 성능을 향상시킬 수 있는 플래시 메모리 장치 및그것의 프로그램 방법
KR100869849B1 (ko) 2007-06-29 2008-11-21 주식회사 하이닉스반도체 플래시 메모리소자의 구동방법
KR20090002471A (ko) 2007-06-29 2009-01-09 주식회사 하이닉스반도체 낸드형 플래쉬 메모리소자의 프로그램 방법
FR2918562B1 (fr) 2007-07-13 2009-10-16 Oreal Composition cosmetique anhydre comprenant un copolymere silicone adhesif sensible a la pression, une silicone volatile et une silicone fluide particuliere
JP2009026369A (ja) 2007-07-18 2009-02-05 Toshiba Corp 半導体記憶装置
KR20090014036A (ko) 2007-08-03 2009-02-06 삼성전자주식회사 읽기 디스터번스로 인한 에러를 방지하는 메모리 시스템 및그 방법
KR100885784B1 (ko) 2007-08-08 2009-02-26 주식회사 하이닉스반도체 불휘발성 메모리 장치의 소프트 프로그램 방법
KR100859258B1 (ko) 2007-09-10 2008-09-18 주식회사 하이닉스반도체 플래시 메모리 장치 및 동작 방법
US7551477B2 (en) 2007-09-26 2009-06-23 Sandisk Corporation Multiple bit line voltages based on distance
JP2009087509A (ja) 2007-10-03 2009-04-23 Toshiba Corp 半導体記憶装置
JP5376789B2 (ja) * 2007-10-03 2013-12-25 株式会社東芝 不揮発性半導体記憶装置及び不揮発性半導体記憶装置の制御方法
KR20090048877A (ko) 2007-11-12 2009-05-15 삼성전자주식회사 비휘발성 메모리 소자 및 그 동작 방법
US7936617B2 (en) 2007-12-26 2011-05-03 Samsung Electronics Co., Ltd. Nonvolatile semiconductor memory device
EP2077559B1 (en) 2007-12-27 2012-11-07 Hagiwara Solutions Co., Ltd. Refresh method of a flash memory
KR101422702B1 (ko) 2007-12-28 2014-07-25 삼성전자주식회사 3차원 메모리 장치 및 그것의 프로그램 방법
KR101448169B1 (ko) 2008-01-02 2014-10-13 삼성전자주식회사 멀티-플레인 구조의 3차원 메모리 장치
KR101344347B1 (ko) 2008-01-16 2013-12-24 삼성전자주식회사 프로그램 시작 전압을 조절하는 불휘발성 메모리 장치,그것의 프로그램 방법, 그리고 그것을 포함하는 메모리시스템
JP2009252278A (ja) 2008-04-04 2009-10-29 Toshiba Corp 不揮発性半導体記憶装置及びメモリシステム
KR101420352B1 (ko) 2008-04-07 2014-07-16 삼성전자주식회사 메모리 소자 및 그 동작방법
JP5072696B2 (ja) 2008-04-23 2012-11-14 株式会社東芝 三次元積層不揮発性半導体メモリ
JP2009266946A (ja) 2008-04-23 2009-11-12 Toshiba Corp 三次元積層不揮発性半導体メモリ
JP5259242B2 (ja) 2008-04-23 2013-08-07 株式会社東芝 三次元積層不揮発性半導体メモリ
US7724577B2 (en) * 2008-05-08 2010-05-25 Micron Technology, Inc. NAND with back biased operation
KR20090120205A (ko) 2008-05-19 2009-11-24 삼성전자주식회사 플래시 메모리 장치 및 그것의 동작 방법
US8120959B2 (en) 2008-05-30 2012-02-21 Aplus Flash Technology, Inc. NAND string based NAND/NOR flash memory cell, array, and memory device having parallel bit lines and source lines, having a programmable select gating transistor, and circuits and methods for operating same
KR101539697B1 (ko) 2008-06-11 2015-07-27 삼성전자주식회사 수직형 필라를 활성영역으로 사용하는 3차원 메모리 장치,그 제조 방법 및 그 동작 방법
US7949821B2 (en) 2008-06-12 2011-05-24 Micron Technology, Inc. Method of storing data on a flash memory device
KR101468098B1 (ko) 2008-06-23 2014-12-04 삼성전자주식회사 플래시 메모리 장치 및 그것을 포함하는 메모리 시스템
KR101434399B1 (ko) 2008-07-04 2014-08-29 삼성전자주식회사 공통 소스 라인의 노이즈를 줄이는 플래시 메모리 장치,그것의 프로그램 검증 방법, 그리고 그것을 포함하는메모리 시스템
US8044448B2 (en) 2008-07-25 2011-10-25 Kabushiki Kaisha Toshiba Nonvolatile semiconductor memory device
JP2010040125A (ja) 2008-08-06 2010-02-18 Samsung Electronics Co Ltd 不揮発性半導体記憶装置の消去方法
JP5288936B2 (ja) * 2008-08-12 2013-09-11 株式会社東芝 不揮発性半導体記憶装置
KR101408878B1 (ko) 2008-08-25 2014-06-17 삼성전자주식회사 비휘발성 메모리 장치 및 소거 방법
KR20100043935A (ko) 2008-10-21 2010-04-29 삼성전자주식회사 불휘발성 메모리 장치 및 그것의 프로그램 방법
JP5193796B2 (ja) * 2008-10-21 2013-05-08 株式会社東芝 3次元積層型不揮発性半導体メモリ
JP4399021B1 (ja) 2008-10-29 2010-01-13 株式会社東芝 ディスクアレイ制御装置および記憶装置
KR20100049809A (ko) 2008-11-04 2010-05-13 삼성전자주식회사 불휘발성 메모리 장치의 소거 방법
US8013389B2 (en) * 2008-11-06 2011-09-06 Samsung Electronics Co., Ltd. Three-dimensional nonvolatile memory devices having sub-divided active bars and methods of manufacturing such devices
JP2010118580A (ja) * 2008-11-14 2010-05-27 Toshiba Corp 不揮発性半導体記憶装置
US8238161B2 (en) * 2008-11-17 2012-08-07 Samsung Electronics Co., Ltd. Nonvolatile memory device
JP5275052B2 (ja) 2009-01-08 2013-08-28 株式会社東芝 不揮発性半導体記憶装置
KR20100083566A (ko) 2009-01-14 2010-07-22 삼성전자주식회사 적층 구조의 비휘발성 메모리 소자, 메모리 카드 및 전자 시스템
US7920419B2 (en) 2009-01-30 2011-04-05 Intel Corporation Isolated P-well architecture for a memory device
KR101527195B1 (ko) 2009-02-02 2015-06-10 삼성전자주식회사 수직 구조의 비휘발성 메모리 소자
JP5383241B2 (ja) * 2009-02-16 2014-01-08 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
JP2010199235A (ja) 2009-02-24 2010-09-09 Toshiba Corp 不揮発性半導体記憶装置
KR101575851B1 (ko) 2009-03-13 2015-12-10 삼성전자주식회사 불 휘발성 메모리 장치 및 그것의 프로그램 방법
JP4856203B2 (ja) * 2009-03-23 2012-01-18 株式会社東芝 不揮発性半導体記憶装置
JP2011040706A (ja) * 2009-07-15 2011-02-24 Toshiba Corp 不揮発性半導体記憶装置
KR101635502B1 (ko) 2009-07-22 2016-07-01 삼성전자주식회사 반도체 메모리 장치 및 그것의 프로그램 방법
KR20110032797A (ko) 2009-09-24 2011-03-30 주식회사 하이닉스반도체 불휘발성 메모리 소자의 프로그램 방법
US8169822B2 (en) 2009-11-11 2012-05-01 Sandisk Technologies Inc. Data state-dependent channel boosting to reduce channel-to-floating gate coupling in memory
US8208305B2 (en) 2009-12-23 2012-06-26 Intel Corporation Arrangement of pairs of NAND strings that share bitline contacts while utilizing distinct sources lines
KR101691088B1 (ko) 2010-02-17 2016-12-29 삼성전자주식회사 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
KR101691092B1 (ko) 2010-08-26 2016-12-30 삼성전자주식회사 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
JP5788183B2 (ja) 2010-02-17 2015-09-30 三星電子株式会社Samsung Electronics Co.,Ltd. 不揮発性メモリ装置、それの動作方法、そしてそれを含むメモリシステム
KR101692520B1 (ko) 2010-02-17 2017-01-04 삼성전자주식회사 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
JP2011170956A (ja) 2010-02-18 2011-09-01 Samsung Electronics Co Ltd 不揮発性メモリ装置およびそのプログラム方法と、それを含むメモリシステム
US8553466B2 (en) 2010-03-04 2013-10-08 Samsung Electronics Co., Ltd. Non-volatile memory device, erasing method thereof, and memory system including the same
US8792282B2 (en) 2010-03-04 2014-07-29 Samsung Electronics Co., Ltd. Nonvolatile memory devices, memory systems and computing systems
JP2012014816A (ja) 2010-07-05 2012-01-19 Toshiba Corp 不揮発性半導体記憶装置
KR101682666B1 (ko) 2010-08-11 2016-12-07 삼성전자주식회사 비휘발성 메모리 장치, 그것의 채널 부스팅 방법, 그것의 프로그램 방법 및 그것을 포함하는 메모리 시스템
KR101710089B1 (ko) 2010-08-26 2017-02-24 삼성전자주식회사 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
US9136005B2 (en) 2010-11-16 2015-09-15 Samsung Electronics Co., Ltd. Erasing methods of three-dimensional nonvolatile memory devices with cell strings and dummy word lines
KR101213729B1 (ko) 2011-01-05 2012-12-18 에스케이하이닉스 주식회사 반도체 메모리 장치 및 그 구동 방법
US8441855B2 (en) 2011-01-14 2013-05-14 Micron Technology, Inc. Strings of memory cells having string select gates, memory devices incorporating such strings, and methods of accessing and forming the same
JP5542737B2 (ja) * 2011-05-12 2014-07-09 株式会社東芝 不揮発性半導体記憶装置
KR20130027686A (ko) 2011-09-08 2013-03-18 에스케이하이닉스 주식회사 반도체 메모리 장치 및 이의 동작 방법
KR101811035B1 (ko) 2011-09-30 2017-12-21 삼성전자주식회사 불휘발성 메모리 및 그것의 소거 방법
KR20130091909A (ko) 2012-02-09 2013-08-20 에스케이하이닉스 주식회사 비휘발성 메모리 장치 및 프로그램 방법과 이를 이용하는 데이터 처리 시스템
KR101868377B1 (ko) 2012-03-06 2018-06-19 삼성전자주식회사 불휘발성 메모리 장치 및 그것의 프로그램 방법
US8638608B2 (en) 2012-03-26 2014-01-28 Sandisk Technologies Inc. Selected word line dependent select gate voltage during program
KR20140026115A (ko) 2012-08-24 2014-03-05 에스케이하이닉스 주식회사 반도체 메모리 장치 및 이의 동작 방법
JP2014044784A (ja) 2012-08-28 2014-03-13 Toshiba Corp 半導体記憶装置
KR102011466B1 (ko) * 2012-08-29 2019-08-16 에스케이하이닉스 주식회사 반도체 메모리 장치 및 그것의 동작 방법
US9589644B2 (en) 2012-10-08 2017-03-07 Micron Technology, Inc. Reducing programming disturbance in memory devices
KR102116668B1 (ko) 2014-02-04 2020-05-29 삼성전자주식회사 불 휘발성 메모리 장치 및 불 휘발성 메모리 장치의 동작 방법
JP2015176620A (ja) * 2014-03-14 2015-10-05 株式会社東芝 半導体記憶装置
US9378826B2 (en) 2014-07-23 2016-06-28 Samsung Electronics Co., Ltd. Nonvolatile memory device, program method thereof, and storage device including the same
US9257191B1 (en) * 2014-08-29 2016-02-09 Sandisk Technologies Inc. Charge redistribution during erase in charge trapping memory
KR102533016B1 (ko) 2016-07-28 2023-05-17 에스케이하이닉스 주식회사 메모리 장치 및 이의 동작 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009086618A1 (en) 2008-01-07 2009-07-16 Mosaid Technologies Incorporated Nand flash memory having multiple cell substrates

Also Published As

Publication number Publication date
US10199116B2 (en) 2019-02-05
US20170330632A1 (en) 2017-11-16
US20150117118A1 (en) 2015-04-30
US8427878B2 (en) 2013-04-23
US11715537B2 (en) 2023-08-01
KR20110094711A (ko) 2011-08-24
US11062784B2 (en) 2021-07-13
US20200234782A1 (en) 2020-07-23
US9747995B2 (en) 2017-08-29
US20220093195A1 (en) 2022-03-24
US20160284419A1 (en) 2016-09-29
US9330770B2 (en) 2016-05-03
US20110199833A1 (en) 2011-08-18
US9390803B2 (en) 2016-07-12
US20210295895A1 (en) 2021-09-23
US8964476B2 (en) 2015-02-24
US20130242667A1 (en) 2013-09-19
US20230268017A1 (en) 2023-08-24
US20190096495A1 (en) 2019-03-28
US10650903B2 (en) 2020-05-12
US20150380093A1 (en) 2015-12-31

Similar Documents

Publication Publication Date Title
KR101691088B1 (ko) 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
KR101682660B1 (ko) 불휘발성 메모리 장치, 그것의 읽기 방법, 그리고 그것을 포함하는 메모리 시스템
KR101772567B1 (ko) 불휘발성 메모리 장치, 그것의 소거 방법, 그리고 그것을 포함하는 메모리 시스템
US8929145B2 (en) Nonvolatile memory device, programming method thereof and memory system including the same
KR101856130B1 (ko) 비휘발성 메모리 장치, 그리고 그것을 포함하는 메모리 시스템
KR101658479B1 (ko) 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
KR101842507B1 (ko) 불휘발성 메모리의 동작 방법 및 불휘발성 메모리를 제어하는 방법
US10714184B2 (en) Memory device with improved program performance and method of operating the same
KR20150091919A (ko) 불 휘발성 메모리 장치 및 불 휘발성 메모리 장치의 동작 방법
KR101785010B1 (ko) 불휘발성 메모리 장치
KR101736455B1 (ko) 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템
KR101739059B1 (ko) 불휘발성 메모리 장치
US11315646B2 (en) Memory device having improved data reliability by varying program sequences
KR101666567B1 (ko) 불휘발성 메모리 장치, 그것의 프로그램 방법, 그리고 그것을 포함하는 메모리 시스템
KR101691094B1 (ko) 불휘발성 메모리 장치 및 그것을 포함하는 메모리 시스템
KR20110094989A (ko) 불휘발성 메모리 장치, 그것의 프로그램 방법, 그리고 그것을 포함하는 메모리 시스템
US11205485B2 (en) Three-dimensional NAND flash memory device having improved data reliability by varying program intervals, and method of operating the same

Legal Events

Date Code Title Description
A201 Request for examination
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant