KR101494414B1 - Semiconductor package, semiconductor package unit, and method of manufacturing semiconductor package - Google Patents
Semiconductor package, semiconductor package unit, and method of manufacturing semiconductor package Download PDFInfo
- Publication number
- KR101494414B1 KR101494414B1 KR20130030322A KR20130030322A KR101494414B1 KR 101494414 B1 KR101494414 B1 KR 101494414B1 KR 20130030322 A KR20130030322 A KR 20130030322A KR 20130030322 A KR20130030322 A KR 20130030322A KR 101494414 B1 KR101494414 B1 KR 101494414B1
- Authority
- KR
- South Korea
- Prior art keywords
- semiconductor chip
- semiconductor
- exposed
- external terminal
- rewiring pattern
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 300
- 238000004519 manufacturing process Methods 0.000 title abstract description 20
- 238000000465 moulding Methods 0.000 claims abstract description 17
- 238000000034 method Methods 0.000 claims description 37
- 239000000758 substrate Substances 0.000 claims description 23
- 238000009413 insulation Methods 0.000 claims description 11
- 229910000679 solder Inorganic materials 0.000 claims description 7
- 238000007747 plating Methods 0.000 claims description 4
- 238000010030 laminating Methods 0.000 claims description 2
- 230000000149 penetrating effect Effects 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 104
- 239000000463 material Substances 0.000 description 7
- 238000005520 cutting process Methods 0.000 description 4
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 229910000838 Al alloy Inorganic materials 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 229910000881 Cu alloy Inorganic materials 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 2
- 230000001070 adhesive effect Effects 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 239000000919 ceramic Substances 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000010931 gold Substances 0.000 description 2
- 230000017525 heat dissipation Effects 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 238000012536 packaging technology Methods 0.000 description 2
- 239000004033 plastic Substances 0.000 description 2
- 229920000642 polymer Polymers 0.000 description 2
- 239000004593 Epoxy Substances 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 239000002390 adhesive tape Substances 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000000748 compression moulding Methods 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 238000005553 drilling Methods 0.000 description 1
- 239000008393 encapsulating agent Substances 0.000 description 1
- 238000005538 encapsulation Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 239000000088 plastic resin Substances 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000002952 polymeric resin Substances 0.000 description 1
- 238000004321 preservation Methods 0.000 description 1
- 238000003825 pressing Methods 0.000 description 1
- 238000007639 printing Methods 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 239000003566 sealing material Substances 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000004381 surface treatment Methods 0.000 description 1
- 229920003002 synthetic resin Polymers 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/10—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
- H01L25/105—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/81001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
- H01L2224/81005—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1017—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
- H01L2225/1023—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being an insulating substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1017—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
- H01L2225/1035—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1047—Details of electrical connections between containers
- H01L2225/1058—Bump or bump-like electrical connections, e.g. balls, pillars, posts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18161—Exposing the passive side of the semiconductor or solid-state body of a flip chip
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18162—Exposing the passive side of the semiconductor or solid-state body of a chip with build-up interconnect
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Abstract
반도체패키지, 반도체패키지유닛 및 반도체패키지 제조방법이 개시된다. 본 발명의 실시 예에 따른 반도체패키지는 제1반도체칩과, 제1반도체칩을 몰딩하는 제1몰드층과, 제1반도체칩 외측 바깥영역에서 제1반도체칩과 전기적으로 연결되는 외부단자를 포함하는 제1반도체칩패키지; 및 제1반도체칩과 전기적으로 연결되는 제2반도체칩과, 외부단자의 일부가 노출되도록 제2반도체칩과 외부단자를 몰딩하는 제2몰드층을 포함하는 제2반도체칩패키지;를 포함한다.A semiconductor package, a semiconductor package unit, and a semiconductor package manufacturing method are disclosed. A semiconductor package according to an embodiment of the present invention includes a first semiconductor chip, a first mold layer for molding the first semiconductor chip, and an external terminal electrically connected to the first semiconductor chip at a region outside the first semiconductor chip A first semiconductor chip package; And a second semiconductor chip package including a second semiconductor chip electrically connected to the first semiconductor chip and a second mold layer molding the second semiconductor chip and the external terminal so that a part of the external terminal is exposed.
Description
본 발명은 반도체패키지, 반도체패키지유닛 및 반도체패키지 제조방법에 관한 것이다.The present invention relates to a semiconductor package, a semiconductor package unit, and a method of manufacturing a semiconductor package.
최근 반도체 소자는 공정기술의 미세화 및 기능의 다양화로 인해 칩 사이즈는 감소하고 전극 패드 피치는 점점 미세화되고 있다. 또, 다양한 기능의 융합화가 가속됨에 따라 여러 소자를 하나의 패키지 내에 집적하는 시스템 레벨 패키징 기술이 대두되고 있다. 시스템 레벨 패키징 기술은 동작 간 노이즈를 최소화하고 신호 속도를 향상시키기 위하여 짧은 신호거리를 유지할 수 있는 3차원 적층 기술 형태로 변화되고 있다. In recent semiconductor devices, chip size is reduced and electrode pad pitch is becoming finer due to miniaturization of process technology and diversification of functions. In addition, as the convergence of various functions accelerates, a system level packaging technology in which various devices are integrated into one package is emerging. System-level packaging technology is changing to a three-dimensional stacking technique that can maintain a short signal distance to minimize noise between operations and improve signal speed.
한편, 복수의 반도체칩을 적층하여 생산성을 높이고 제조 원가를 절감시키기 위한 적층형 반도체패키지(PoP, Package on Package)에 대한 연구 개발이 이루어지고 있다. 그러나, 종래의 PoP 기술은 전체 반도체패키지의 두께를 낮추는 데에 한계가 있었다. 예컨대, 모바일 제품에 적용하기 위해서는 모듈(Module) 및 세트(Set) 규격에 맞추어 반도체패키지의 두께를 최소화해야 할 필요가 있다. 종래에는 각 반도체칩을 별도의 패키지로 봉지재를 이용하여 각각 몰딩한 후, 기판에 실장하는 방식을 사용한다. 따라서, 전체 반도체패키지의 두께가 각 반도체칩을 몰딩한 두께에 따라 증가하게 된다. On the other hand, research and development on a stacked semiconductor package (PoP, Package on Package) for increasing productivity and reducing manufacturing cost by stacking a plurality of semiconductor chips have been conducted. However, the conventional PoP technology has a limitation in lowering the thickness of the entire semiconductor package. For example, in order to apply to a mobile product, it is necessary to minimize the thickness of the semiconductor package in accordance with a module and a set standard. Conventionally, a method in which each semiconductor chip is molded in a separate package using an encapsulating material, and then mounted on a substrate is used. Therefore, the thickness of the entire semiconductor package increases with the thickness of each semiconductor chip molded.
이와 관련하여, 한국공개특허 제2008-0022452호(2008.03.11 공개)는 하부에 위치하는 반도체칩의 패키지 두께가 두꺼워지더라도 단락되지 않도록 하는 PoP 패키지와 관련된 기술을 공개한 바 있다. 그러나, 여전히 전체 반도체패키지의 두께를 줄이는 문제점은 해소시키지 못하고 있다.In this regard, Korean Patent Laid-Open Publication No. 2008-0022452 (published on Mar. 11, 2008) discloses a technology related to a PoP package that prevents a short circuit even if the package thickness of a semiconductor chip located at the bottom is increased. However, the problem of reducing the thickness of the entire semiconductor package still can not be solved.
본 발명의 실시 예는 일정거리 이격되게 배치된 복수의 제1반도체칩이 몰딩된 패널 상태에서, 각 제1반도체칩과 전기적으로 연결되도록 개별 제2반도체칩을 적층시킨 후 이를 몰딩하여, 전체 반도체패키지의 두께를 감소시키는 반도체패키지, 반도체패키지유닛 및 반도체패키지 제조방법을 제공하고자 한다.In an embodiment of the present invention, in a panel state in which a plurality of first semiconductor chips arranged at a predetermined distance are molded, individual second semiconductor chips are laminated so as to be electrically connected to each first semiconductor chip, To provide a semiconductor package, a semiconductor package unit and a semiconductor package manufacturing method for reducing the thickness of the package.
본 발명의 일 측면에 따르면, 제1반도체칩과, 상기 제1반도체칩을 몰딩하는 제1몰드층과, 상기 제1반도체칩 외측 바깥영역에서 제1반도체칩과 전기적으로 연결되는 외부단자를 포함하는 제1반도체칩패키지; 및 제1반도체칩과 전기적으로 연결되는 제2반도체칩과, 상기 외부단자의 일부가 노출되도록 상기 제2반도체칩과 상기 외부단자를 몰딩하는 제2몰드층을 포함하는 제2반도체칩패키지;를 포함하는 반도체패키지가 제공될 수 있다.According to an aspect of the present invention, there is provided a semiconductor device comprising: a first semiconductor chip; a first mold layer for molding the first semiconductor chip; and an external terminal electrically connected to the first semiconductor chip at a region outside the first semiconductor chip A first semiconductor chip package; And a second semiconductor chip package including a second semiconductor chip which is electrically connected to the first semiconductor chip and a second mold layer which molds the second semiconductor chip and the external terminal so that a part of the external terminal is exposed, May be provided.
상기 외부단자는 솔더볼을 포함할 수 있다.The external terminal may include a solder ball.
상기 외부단자의 높이는 상기 제2반도체칩의 높이보다 크게 형성될 수 있다.The height of the external terminal may be greater than the height of the second semiconductor chip.
상기 제1몰드층은 상기 제1반도체칩의 일면이 노출되도록 상기 제1반도체칩을 몰딩하고, 상기 제1반도체칩패키지는 상기 노출된 제1반도체칩 일면의 제1신호패드에 전기적으로 연결된 재배선패턴층을 더 포함하고, 상기 외부단자는 상기 제1반도체칩 외측 바깥영역으로 연장된 상기 재배선패턴층의 노출 부위에 전기적으로 연결되도록 돌출 형성될 수 있다.Wherein the first mold layer molds the first semiconductor chip so that one surface of the first semiconductor chip is exposed and the first semiconductor chip package is electrically connected to the first signal pad of the exposed first semiconductor chip, And the external terminal may be protruded so as to be electrically connected to an exposed portion of the rewiring pattern layer extending to the outside of the first semiconductor chip.
상기 제2반도체칩패키지는 상기 제2반도체칩 일면의 제2신호패드에 전기적으로 연결되도록 돌출 형성되어, 상기 제1신호패드와 연결된 상기 재배선패턴층의 타측 부위에 연결되는 연결단자를 더 포함하고, 상기 제2몰드층은 상기 외부단자의 일부가 노출되도록 상기 제2반도체칩과 상기 외부단자를 몰딩할 수 있다.The second semiconductor chip package may further include a connection terminal protruding from the first signal pad of the second semiconductor chip to be electrically connected to the second signal pad and connected to the other side of the rewiring pattern layer connected to the first signal pad And the second mold layer may mold the second semiconductor chip and the external terminal so that a part of the external terminal is exposed.
상기 재배선패턴층은 상기 제1신호패드가 노출되도록 상기 제1반도체칩의 내측영역 및 외측 바깥영역에 형성된 제1절연층과, 일측이 노출된 상기 제1신호패드와 연결되고, 타측이 상기 제1반도체칩 외측 바깥영역의 상기 제1절연층에 적층된 재배선패턴과, 상기 재배선패턴의 일측과, 상기 재배선패턴의 타측 일부가 노출되도록 상기 제1절연층 및 상기 재배선패턴에 적층된 제2절연층을 포함할 수 있다.Wherein the rewiring pattern layer comprises a first insulation layer formed on an inner side region and an outer side region of the first semiconductor chip so that the first signal pad is exposed and the first signal pad connected to the first signal pad exposed on one side, The first insulating layer and the rewiring pattern are patterned so that the rewiring pattern stacked on the first insulating layer outside the first semiconductor chip and one side of the rewiring pattern and the other part of the rewiring pattern are exposed, And may include a stacked second insulating layer.
상기 외부단자는 노출된 상기 재배선패턴의 타측과 연결되고, 상기 연결단자는 노출된 상기 재배선패턴의 일측과 연결될 수 있다.The external terminal may be connected to the other side of the exposed rewiring pattern, and the connection terminal may be connected to one side of the exposed rewiring pattern.
상기 제1반도체칩패키지는 상기 제1반도체칩이 안착되는 개구부를 형성한 지지프레임을 더 포함할 수 있다.The first semiconductor chip package may further include a support frame forming an opening through which the first semiconductor chip is mounted.
상기 지지프레임은 일면 또는 양면에 회로가 형성될 수 있다.The support frame may have a circuit formed on one side or both sides thereof.
상기 제1몰드층과 상기 제2몰드층은 동종재질로 형성되고, 상기 제1반도체칩과 상기 지지프레임은 상기 제1몰드층에 의해 일체화되고, 상기 제2반도체칩과 상기 외부단자는 상기 제2몰드층에 의해 일체화될 수 있다.Wherein the first mold layer and the second mold layer are made of the same material and the first semiconductor chip and the support frame are integrated by the first mold layer, 2 < / RTI > mold layer.
상기 제1반도체칩과 상기 제2반도체칩의 활성면은 서로 대면하도록 배치될 수 있다.The active surfaces of the first semiconductor chip and the second semiconductor chip may be arranged to face each other.
상기 제1몰드층과 상기 제2몰드층 중 하나 이상은 상기 제1반도체칩 및 상기 제2반도체칩 중 하나 이상의 비활성면이 노출되도록 평탄화되어 형성될 수 있다.At least one of the first mold layer and the second mold layer may be planarized to expose at least one inactive surface of the first semiconductor chip and the second semiconductor chip.
본 발명의 다른 측면에 따르면, 상술한 반도체패키지가 둘 이상 적층된 반도체패키지유닛이 제공될 수 있다.According to another aspect of the present invention, a semiconductor package unit in which two or more semiconductor packages described above are stacked can be provided.
상기 적층된 반도체패키지는 서로 간의 전기적 연결을 위해, 상기 제1반도체칩이 안착되는 개구부를 형성한 지지프레임과, 상기 지지프레임을 관통하여 형성되되, 상기 관통된 지지프레임의 관통구를 모두 채우거나 상기 관통구의 벽면에 도금되는 형태로 형성되어 상기 외부단자와 수직 연결되는 도전성포스트를 각각 포함하며, 상기 반도체패키지 중 상위에 배치된 반도체패키지의 외부단자는 하위에 배치된 반도체패키지의 도전성포스트에 연결될 수 있다.The stacked semiconductor packages may include a support frame formed with an opening through which the first semiconductor chip is seated for electrical connection with each other, and a through-hole formed in the support frame through which the through- And a conductive post formed in a form plated on a wall surface of the through hole and vertically connected to the external terminal, wherein an external terminal of the semiconductor package disposed on top of the semiconductor package is connected to a conductive post of a semiconductor package disposed below .
본 발명의 또 다른 측면에 따르면, (a) 제1반도체칩을 몰딩하는 제1몰드층을 형성하는 단계; (b) 상기 제1반도체칩 외측 바깥영역에서 제1반도체칩과 전기적으로 연결되는 외부단자를 형성하는 단계; 및 (c) 상기 외부단자의 일부가 노출되도록 상기 제1반도체칩과 전기적으로 연결되는 제2반도체칩과 상기 외부단자를 몰딩하는 제2몰드층을 형성하는 단계;를 포함 하는 반도체패키지 제조방법이 제공될 수 있다.According to another aspect of the present invention, there is provided a method of manufacturing a semiconductor device, comprising: (a) forming a first mold layer for molding a first semiconductor chip; (b) forming an external terminal electrically connected to the first semiconductor chip in a region outside the first semiconductor chip; And (c) forming a second semiconductor chip electrically connected to the first semiconductor chip so as to expose a part of the external terminal, and a second mold layer molding the external terminal, Can be provided.
상기 제1몰드층은 일정거리 이격되게 배치된 복수의 상기 제1반도체칩의 일면이 노출되도록 상기 제1반도체칩을 몰딩하고, 상기 (a) 단계 이후, 상기 노출된 제1반도체칩 일면의 제1신호패드에 전기적으로 연결되도록 재배선패턴층을 형성하는 단계를 더 포함할 수 있다.Wherein the first mold layer is formed by molding the first semiconductor chip so as to expose a surface of a plurality of the first semiconductor chips spaced apart from each other by a predetermined distance, 1 < / RTI > signal pad to form a rewiring pattern layer. ≪ RTI ID = 0.0 >
상기 재배선패턴층을 형성하는 단계는, 상기 제1신호패드가 노출되도록 상기 제1반도체칩의 내측영역 및 외측 바깥영역에 제1절연층을 형성하는 단계와,Wherein the step of forming the rewiring pattern layer includes the steps of forming a first insulation layer in an inner region and an outer region of the first semiconductor chip to expose the first signal pad,
일측이 노출된 상기 제1신호패드에 연결되고, 타측이 상기 제1반도체칩 외측 바깥영역의 상기 제1절연층으로 연장되어 적층되도록 재배선패턴을 형성하는 단계와,Forming a rewiring pattern such that one side of the first signal pad is connected to the exposed first signal pad and the other side of the first signal pad is extended to the first insulating layer outside the first semiconductor chip,
상기 재배선패턴의 일측과, 상기 재배선패턴의 타측 일부가 노출되도록 상기 제1절연층 및 상기 재배선패턴에 제2절연층을 적층하는 단계를 포함할 수 있다.And laminating a second insulation layer on the first insulation layer and the rewiring pattern so that one side of the rewiring pattern and the other side of the rewiring pattern are exposed.
상기 외부단자는 노출된 상기 재배선패턴의 타측과 연결되고, 상기 (b) 단계 이후, 노출된 상기 재배선패턴의 일측에 연결단자를 플립칩 본딩시켜 상기 제1반도체칩 각각에 대응되게 상기 제2반도체칩을 마운팅하는 단계를 더 포함할 수 있다.Wherein the external terminal is connected to the other side of the exposed rewiring pattern, and after the step (b), the connecting terminal is flip-chip bonded to one side of the exposed rewiring pattern, 2 < / RTI > semiconductor chips.
상기 제2반도체칩의 활성면은 상기 제1반도체칩의 활성면과 대면하도록 배치될 수 있다.The active surface of the second semiconductor chip may be arranged to face the active surface of the first semiconductor chip.
상기 (a) 단계는 상기 제1반도체칩이 안착되는 지지프레임에 복수의 개구부를 형성하는 단계와, 상기 지지프레임에 제1캐리어기판을 부착시키는 단계와, 상기 개구부에 상기 제1반도체칩을 안착시키는 단계와, 상기 제1몰드층을 형성하는 단계와, 상기 제1캐리어기판을 제거하는 단계를 포함할 수 있다.Wherein the step (a) includes the steps of: forming a plurality of openings in a support frame on which the first semiconductor chip is mounted; attaching a first carrier substrate to the support frame; , Forming the first mold layer, and removing the first carrier substrate.
상기 지지프레임에 관통구를 형성하는 단계와, 상기 외부단자와 전기적으로 연결되는 도전성포스트를 상기 관통구를 모두 채우거나 상기 관통구의 벽면에 도금되는 형태로 형성하는 단계를 더 포함할 수 있다.Forming a through hole in the support frame and forming a conductive post electrically connected to the external terminal to fill the through hole or to plate the wall of the through hole.
상기 외부단자는 솔더볼을 포함하고, 상기 (b) 단계에서, 상기 외부단자의 높이는 상기 제2반도체칩의 높이보다 크게 형성될 수 있다.The external terminal may include a solder ball. In the step (b), a height of the external terminal may be greater than a height of the second semiconductor chip.
상기 제1반도체칩 및 상기 제2반도체칩 중 하나 이상의 비활성면이 노출되도록 상기 제1몰드층과 상기 제2몰드층 중 하나 이상을 평탄화시키는 단계를 더 포함할 수 있다.And planarizing at least one of the first mold layer and the second mold layer such that at least one inactive surface of the first semiconductor chip and the second semiconductor chip is exposed.
본 발명의 실시 예에 따른 반도체패키지, 반도체패키지유닛 및 반도체패키지 제조방법은 일정거리 이격되게 배치된 복수의 제1반도체칩이 몰딩된 패널 상태에서, 각 제1반도체칩과 전기적으로 연결되도록 개별 제2반도체칩을 적층시킨 후 이를 몰딩하여, 전체 반도체패키지의 두께를 감소시킬 수 있다.The semiconductor package, the semiconductor package unit, and the method of manufacturing a semiconductor package according to the embodiments of the present invention may include a plurality of first semiconductor chips, each of which is electrically connected to each first semiconductor chip, 2 semiconductor chips may be stacked and then molded, thereby reducing the thickness of the entire semiconductor package.
또, 제1반도체칩와 제2반도체칩 사이의 연결단자를 기준으로, 상부와 하부의 반도체칩패키지 구조를 유사하게 구성함으로써 열변형에 대한 구조적 안정성을 향상시킬 수 있다.In addition, by structuring the upper and lower semiconductor chip package structures similar to each other with reference to the connection terminal between the first semiconductor chip and the second semiconductor chip, the structural stability against thermal deformation can be improved.
또, 제1반도체칩과 제2반도체칩의 활성면이 서로 대면하도록 배치됨으로써, 제1반도체칩과 제2반도체칩 간의 접속거리를 줄이고, 반도체패키지의 두께를 감소시키며, 균형있는 배치로 인한 구조적 안정성을 높일 수 있다.Further, since the active surfaces of the first semiconductor chip and the second semiconductor chip face each other, the connection distance between the first semiconductor chip and the second semiconductor chip can be reduced, the thickness of the semiconductor package can be reduced, Stability can be enhanced.
또, 몰드층을 평탄화시켜 제1반도체칩와 제2반도체칩 중 하나 이상의 비활성면이 노출되도록 함으로써, 박형화된 반도체패키지 구현 및 열방출이 용이하게 이루어질 수 있다.Also, by flattening the mold layer to expose at least one inactive surface of the first semiconductor chip and the second semiconductor chip, the thinned semiconductor package implementation and heat dissipation can be facilitated.
도 1은 본 발명의 일 실시 예에 따른 반도체패키지가 기판에 실장된 형태를 단면도로 도시한 것이다.
도 2a 내지 도 2k는 상기 도 1의 반도체패키지를 제조하는 공정을 단면도로 도시한 것이다.
도 3은 상기 도 1의 반도체패키지에 포함된 반도체칩 일면이 노출된 형태를 단면도로 도시한 것이다.
도 4는 상기 도 1의 반도체패키지에 지지프레임이 생략된 형태를 단면도로 도시한 것이다.
도 5는 상기 도 1의 반도체패키지가 둘 이상 적층된 반도체패키지유닛을 단면도로 도시한 것이다.
도 6a 내지 도 6e는 도 5의 반도체패키지유닛에서 도전성포스트가 마련된 반도체패키지의 제조공정을 단면도로 도시한 것이다.1 is a cross-sectional view of a semiconductor package mounted on a substrate according to an embodiment of the present invention.
2A to 2K are cross-sectional views illustrating a process of manufacturing the semiconductor package of FIG.
FIG. 3 is a cross-sectional view illustrating one side of a semiconductor chip included in the semiconductor package of FIG. 1 exposed.
FIG. 4 is a cross-sectional view of the semiconductor package of FIG. 1, in which a support frame is omitted.
FIG. 5 is a cross-sectional view of a semiconductor package unit in which two or more semiconductor packages of FIG. 1 are stacked.
6A to 6E are cross-sectional views illustrating a manufacturing process of a semiconductor package having conductive posts in the semiconductor package unit of FIG.
이하에서는 본 발명의 실시 예들을 첨부 도면을 참조하여 상세히 설명한다. 이하에 소개되는 실시 예들은 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 예로서 제공되는 것이다. 본 발명은 이하 설명되는 실시 예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 또한 이하의 도면들에 있어서, 막(층, 패턴) 및 영역들의 두께는 명확성을 기하기 위하여 과장될 수 있다. 또한, 막(층, 패턴)이 다른 막(층, 패턴)의 ‘상’, ‘상부’, ‘하’, ‘하부’, ‘일면’에 있다고 언급되는 경우에 그것은 다른 막(층, 패턴)에 일체로 형성될 수 있거나 또는 그들 사이에 다른 막(층, 패턴)이 개재될 수도 있다. 아울러, 공간적으로 상대적인 용어인 ‘아래’, ‘하부’, ‘위’, ‘상부’ 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용된 것이며, 실제 사용시의 상부, 하부를 의미하는 용어로 사용된 것은 아니다. 즉, 소자는 다른 방향으로도 배향될 수 있고, 이에 따라 공간적으로 상대적인 용어들은 실제 사용시의 배향에 따라 해석될 수 있다.Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings. The embodiments described below are provided by way of example so that those skilled in the art will be able to fully understand the spirit of the present invention. The present invention is not limited to the embodiments described below, but may be embodied in other forms. Also in the following figures, the thicknesses of the film (layer, pattern) and regions may be exaggerated for clarity. Further, when it is mentioned that the film (layer, pattern) is in the "upper", "upper", "lower", "lower" Or a different film (layer, pattern) may be interposed therebetween. In addition, the terms spatially relative to each other, such as 'lower', 'lower', 'upper', 'upper', and the like refer to a relationship between one element or elements and other elements or elements Is used for easy description, and is not used to mean upper and lower portions in actual use. That is, the elements can be oriented in different directions, and thus spatially relative terms can be interpreted according to the orientation in actual use.
도 1은 본 발명의 일 실시 예에 따른 반도체패키지가 기판에 실장된 형태를 단면도로 도시한 것이다.1 is a cross-sectional view of a semiconductor package mounted on a substrate according to an embodiment of the present invention.
도 1을 참조하면, 본 발명의 실시 예에 따른 반도체패키지(300)는 제1반도체칩패키지(301) 및 그 하위의 제2반도체칩패키지(302)를 포함한다. Referring to FIG. 1, a
제1반도체칩패키지(301)는 제1반도체칩(20)과, 제1반도체칩(20)이 안착되는 개구부를 형성한 지지프레임(10)과, 제1반도체칩(20)의 일면이 노출되도록 제1반도체칩(20)을 몰딩(밀봉)하는 제1몰드층(30)과, 노출된 제1반도체칩(20) 일면의 제1신호패드(22)에 전기적으로 연결된 재배선패턴층(40)과, 제1반도체칩(20) 외측 바깥영역으로 연장된 재배선패턴층(40)의 일측 부위에 전기적으로 연결되도록 돌출 형성된 외부단자(50)를 포함한다. 여기서, 재배선패턴층(40)은 제1절연층(41), 재배선패턴(42), 제2절연층(43)을 포함하며, 제1반도체칩패키지(301)와 제2반도체칩패키지(302)가 재배선패턴층(40)에 연결됨으로써, 팬-아웃(Fan-out) 구조를 가지게 된다.The first
또, 제2반도체칩패키지(302)는 제2반도체칩(60)과, 제2반도체칩(60) 일면의 제2신호패드(62)에 전기적으로 연결되도록 돌출 형성되어 제1신호패드(22)와 연결된 재배선패턴층(40)의 타측 부위에 연결되는 연결단자(65)와, 외부단자(50)의 하측 일부가 노출되도록 제2반도체칩(60)과 외부단자(50)를 몰딩하는 제2몰드층(70)을 포함한다.The second
여기서, 제1반도체칩(20)과 제2반도체칩(60)의 일면은 활성면(20a,60a)으로서 서로 대면하도록 배치될 수 있다. 제1반도체칩(20)과 제2반도체칩(60)의 크기와 두께는 서로 같거나 다르게 제조될 수 있으며, 메모리 칩, 로직 칩을 포함할 수 있다. 메모리 칩은 예컨대, 디램(DRAM), 에스램(SRAM), 플래시(flash), 피램(PRAM), 알이램(ReRAM), 에프이램(FeRAM) 또는 엠램(MRAM)을 포함할 수 있다. 로직 칩은 메모리칩들을 제어하는 제어기일 수 있다. 예컨대, 제1반도체칩(20)은 로직칩으로 구현될 수 있고, 제2반도체칩(60)은 메모리칩으로 구현될 수 있다. 또는 이와 반대일 수 있다.Here, one surface of the
이러한 반도체패키지(300)는 기판(7)의 도전층(8)에 외부단자(50)가 전기적으로 연결되도록 실장된다. 이하, 도 2a 내지 도 2k를 기초로 반도체패키지(300)를 제조하는 과정에 대해서 설명한다.The
도 2a 내지 도 2k는 상기 도 1의 반도체패키지를 제조하는 공정을 단면도로 도시한 것이다.2A to 2K are cross-sectional views illustrating a process of manufacturing the semiconductor package of FIG.
도 2a를 참조하면, 둘 이상의 제1반도체칩(20)을 안착시키기 위해 지지프레임(10)(Support frame)에 복수의 개구부(H1)를 형성한다. 여기서, 지지프레임(10)의 두께는 개구부(H1)에 안착되는 제1반도체칩(20)의 두께에 대응하거나 제1반도체칩(20)의 두께보다 두꺼울 수 있다. 또한, 필요에 따라 일면을 연마하여 제1반도체칩(20)의 두께보다 작게 마련될 수도 있다. 지지프레임(10)은 일면 또는 양면에 회로가 형성되며, 플라스틱이나 고분자수지 등의 절연물질에 의해 제조될 수 있다. 절연물질은 예컨대 실리콘(Silicon), 유리(Glass), 세라믹(Ceramic), 플라스틱(Plastic), 폴리머(Polymer) 등을 포함할 수 있다. 또 지지프레임(10)은 평판, 원형, 다각형 등의 형상으로 마련될 수 있다. 또 지지프레임(10)은 예컨대 PCB 기판을 포함할 수 있다. 이러한 지지프레임(10)은 후술할 패널(100) 변형에 대한 구조적인 안정성을 높일 수 있다. 개구부(H1)는 라우팅 공정, 금형절단 가공 공정, 식각 공정, 드릴링 공정, 레이저 제거 공정 등에 의해 형성될 수 있다. 제1반도체칩(20)이 안착되는 개구부(H1)는 제1반도체칩(20)의 사이즈보다 크게 형성될 수 있다. 이와 같이 지지프레임(10)에 제1반도체칩(20)이 안착되는 개구부(H1)가 마련됨으로써, 팬-아웃(Fan-out) 구조의 반도체패키지 제조의 효율성을 높일 수 있게 된다. 이에 대해서는 후속 공정들을 통해서 설명하기로 한다.Referring to FIG. 2A, a plurality of openings H1 are formed in a
다음으로 도 2b를 참조하면, 지지프레임(10)의 하면에 제1캐리어기판(2)을 부착시키고, 지지프레임(10)의 개구부(H1)에 제1반도체칩(20)을 안착시킨다. 이때, 제1캐리어기판(2)은 액상 접착제, 접착 테이프 등을 포함하는 접착부재에 의해 지지프레임(10)에 부착될 수 있다. 또, 제1반도체칩(20)은 회로부가 형성된 활성면(20a)이 하측을 향하도록 제1캐리어기판(2)에 고정될 수 있다. 활성면(20a)에 마련된 제1신호패드(22)는 제1캐리어기판(2)에 접촉된다. 제1캐리어기판(2)과 후술할 제2캐리어기판(4)은 실리콘(Silicon), 유리(Glass), 세라믹(Ceramic), 플라스틱(Plastic), 폴리머(Polymer) 등을 포함할 수 있다. 또, 고형(Rigid type) 재질의 소재를 포함할 수 있으며, 일 예로서 몰드 성형물 혹은 폴리이미드 테이프 등을 포함할 수 있다.2B, the
다음으로 도 2c를 참조하면, 지지프레임(10) 및 제1반도체칩(20)을 몰딩하는 제1몰드층(30)을 형성한다. 여기서, 제1반도체칩(20)과 지지프레임(10) 간에 형성된 공간(S1, 도 2b 참조)과, 지지프레임(10) 간에 형성된 공간(S2, 도 2b 참조)에 봉지재가 침투 및 충진되어 제1반도체칩(20)과 지지프레임(10)이 제1몰드층(30)에 의해 일체화될 수 있다. 봉지재는 예컨대, 에폭시 몰드 컴파운드(EMC, Epoxy Mold Compound) 등의 절연물을 포함할 수 있다. 제1몰드층(30)과 후술할 제2몰딩층(70)은 예컨대, 인쇄 방식, 압축 몰딩 방식 등에 의해 형성될 수 있으며, 평탄화 공정에 의해 상면이 평탄화될 수 있다.Next, referring to FIG. 2C, a
다음으로 도 2d를 참조하면, 지지프레임(10)으로부터 제1캐리어기판(2)을 제거하여 제1패널(100)을 제조한다. 이때, 제1캐리어기판(2) 제거에 의해 제1반도체칩(20)의 활성면(20a)과 지지프레임(10)의 하면이 노출된다.Next, referring to FIG. 2D, the
다음으로 도 2e와 도 2f를 참조하면, 상술한 제1패널(100)을 뒤집어 제1몰드층(30) 하면에 제2캐리어기판(4)을 부착시키고, 제1패널(100) 상부 즉, 노출된 제1반도체칩(20)의 활성면(20a)과 지지프레임(10) 및 제1몰드층(30) 상부에 재배선패턴층(40)을 형성한다. 재배선패턴층(40)은 제1절연층(41), 재배선패턴(42), 제2절연층(43)을 포함한다. 재배선패턴층(40)은 미리 제조된 기판으로 구성되거나, 압착, 접착, 리플로우 등에 의해 제1반도체칩(20), 지지프레임(10) 및 제1몰드층(30) 상에 접착될 수 있다.2E and 2F, the
재배선패턴층(40) 형성을 위해, 도 2e에 도시한 바와 같이, 제1반도체칩(20)의 제1신호패드(22) 상면이 노출되도록 제1반도체칩(20)의 내측영역(활성면(20a))과 외측 바깥영역(즉, 지지프레임(10) 및 제1몰드층(30))에 제1절연층(41)을 형성한다. 2E, the inner region of the first semiconductor chip 20 (active region) is formed such that the upper surface of the
그리고, 도 2f에 도시한 바와 같이, 일측이 제1신호패드(22)와 전기적으로 연결되며, 타측이 제1반도체칩(20) 외측 바깥영역의 제1절연층(41) 상면으로 연장되도록 재배선패턴(42)을 형성한다. 여기서, 재배선패턴(42)은 예컨대, 증착, 도금 등 다양한 방법에 의해 형성될 수 있다. 또, 재배선패턴(42)은 예컨대 구리, 구리 합금, 알루미늄, 알루미늄 합금 등의 금속 소재에 의해 형성될 수 있다. 이러한 재배선패턴(42)은 제1반도체칩(20)의 입출력 단자를 미세화할 수 있고, 입출력 단자의 갯수를 증가시킬 수 있다. 또 팬-아웃 반도체패키지를 구현하는 수단이 되며, 단층 또는 다층으로 구성될 수 있다. As shown in FIG. 2F, one side is electrically connected to the
또, 재배선패턴(42)의 일부가 노출되도록 재배선패턴(42) 상면에 제2절연층(43)을 형성한다. 이때, 제1신호패드(22) 상면에 연결된 재배선패턴(42) 일측과, 제1반도체칩(20) 외측 바깥영역의 제1절연층(41) 상면으로 연장된 재배선패턴(42) 타측 일부가 노출되도록 제1절연층(41) 및 재배선패턴(42) 상부에 제2절연층(43)이 형성될 수 있다. The
다음으로 도 2g를 참조하면, 재배선패턴층(40)에 전기적으로 연결되는 외부단자(50)를 연결한다. 즉 외부단자(50)는 노출된 재배선패턴(42) 타측의 상면에 전기적으로 연결되도록 돌출 형성된다. 외부단자(50)는 예컨대, 도전성 솔더볼(Solder ball) 등을 포함하는 범프 구조로 형성될 수 있다. 또, 외부단자(50)는 구리, 구리 합금, 알루미늄, 알루미늄 합금 등을 포함하는 금속 도전물, 도전성 물질을 포함하는 솔더 페이스트(Solder paste) 등을 포함할 수 있다. 또, 외부단자(50)의 표면에는 유기물 코팅, 금속도금 등의 표면처리가 수행되어 표면이 산화되는 것을 방지할 수 있다. 예컨대, 유기물은 OSP(Organic Solder Preservation) 코팅일 수 있으며, 금속도금은 금(Au), 니켈(Ni), 납(Pb), 실버(Ag) 등에 의해 도금처리될 수 있다.Next, referring to FIG. 2G, an
다음으로 도 2h를 참조하면, 제1패널(100)의 제1반도체칩(20)과 전기적으로 연결되도록 개별 제2반도체칩(60)을 제1패널(100)의 제1반도체칩(20) 상부에 각각 적층시킨다. 제2반도체칩(60)은 제2신호패드(62) 및 그 하면에 형성된 본드패드(63)와 연결단자(65)를 포함할 수 있다. 연결단자(65)는 제2신호패드(62)에 전기적으로 연결되도록 돌출 형성되며, 예컨대 솔더볼 등을 포함하는 범프 구조로 형성될 수 있다. 연결단자(65)가 상술한 노출된 재배선패턴(42) 일측의 상면에 연결되도록, 플립칩 본딩에 의해 제2반도체칩(60)을 마운팅시켜 제1패널(100)의 제1반도체칩(20)과 제2반도체칩(60)을 전기적으로 연결시킬 수 있다. 제2반도체칩(60)은 활성면(60a)이 하측을 향하도록 페이스 다운(Face down) 본딩될 수 있다.2h, an individual
이에 따라 제1반도체칩(20)과 제2반도체칩(60)의 활성면(20a, 60a)은 서로 대면하도록 배치된다. 이를 통해 제1반도체칩(20)과 제2반도체칩(60) 간의 접속거리를 줄이고, 반도체패키지(300)의 두께를 감소시키며, 균형있는 배치로 인한 구조적 안정성을 높일 수 있다. 또, 제1반도체칩(20)과 제2반도체칩(60)은 재배선패턴층(40)에 의해 전기적으로 서로 연결됨으로써, 팬-아웃 구조를 가지게 된다. The
이러한 제1반도체칩(20)과 제2반도체칩(60)의 크기와 두께는 서로 같거나 다르게 제조될 수 있으며, 메모리 칩, 로직 칩을 포함할 수 있다. 메모리 칩은 예컨대, 디램(DRAM), 에스램(SRAM), 플래시(flash), 피램(PRAM), 알이램(ReRAM), 에프이램(FeRAM) 또는 엠램(MRAM)을 포함할 수 있다. 로직 칩은 메모리칩들을 제어하는 제어기일 수 있다.The size and thickness of the
다음으로 도 2i를 참조하면, 외부단자(50) 상부의 일면이 노출되도록 제1패널(100) 상부를 전면적으로 몰딩하여 제2몰드층(70)이 형성된 제2패널(200)을 제조한다. 여기서, 재배선패턴층(40) 상부에 적층된 제2반도체칩(60)의 높이에 비해 외부단자(50)의 높이가 더 크게 마련될 수 있다. 즉, 제2절연층(43) 표면을 기준으로 외부단자(50)의 높이(H1)가 제2반도체칩(60)의 높이(H2)에 보다 더 크게 마련될 수 있다. 이는, 제2반도체칩(60) 상면을 커버하도록 제2몰드층(70)을 형성한 경우에도 외부단자(50)의 상부 일면이 효과적으로 노출될 수 있도록 하기 위함이다. Next, referring to FIG. 2I, the upper part of the
제2몰드층(70)은 제1패널(100) 상에서 외부단자(50) 상부의 일면이 노출되도록 제2반도체칩(60)과 외부단자(50)를 몰딩한다. 여기서 재배선패턴층(40)과 제2반도체칩(60) 사이에 형성된 공간(S3, 도 2h 참조), 제2반도체칩(60)과 외부단자(50) 사이에 형성된 공간(S4, 도 2h 참조), 외부단자(50) 간에 형성된 공간(S5, 도 2h 참조)에 봉지재가 침투 및 충진되어, 제2반도체칩(60)과 외부단자(50)가 제2몰딩층(70)에 의해 일체화될 수 있다. 이를 통해 제2패널(200)과 제1패널(100)이 일체화될 수 있다. The
이때, 상술한 제1몰드층(30)과 제2몰드층(70)은 동종재질로 형성될 수 있으며, 이를 통해 열변형을 최소화하고 구조적 안정성을 높일 수 있다. 다른 예에서는 이종재질로 형성될 수도 있다. 또, 제1몰드층(30)과 제2몰드층(70)의 두께는 같거나 다를 수 있으며, 적층된 제1 및 제2반도체칩패키지(301,302)와의 열팽창계수(CTE) 차이를 고려하여 뒤틀림 내지 휘어짐이 발생하지 않도록 적절하게 결정될 수 있다. 또, 제1몰드층(30)과 제2몰드층(70)은 서로 연결되어 일체형 구조체(one-body structure)를 구성할 수 있으며, 재배선패턴층(40)이 노출되지 않도록 몰딩할 수 있다. At this time, the
다음으로 도 2j를 참조하면, 제2캐리어기판(4)을 제거한 후, 상하측에 일체형으로 적층된 제1반도체칩(20)과 제2반도체칩(60)의 적층물을 절단공정을 통해 반도체패키지(300) 단위로 개별화하여 분리시킨다. 여기서, 절단공정은 다이아몬드 재질의 블레이드, 펀치, 레이저 등을 이용하여 절단하는 싱귤레이션 공정을 포함할 수 있다.Next, referring to FIG. 2J, after the
이후, 도 1에 도시한 바와 같이, 기판(7)의 도전층(8)에 반도체패키지(300)의 외부단자(50)가 전기적으로 연결되도록 반도체패키지(300)를 기판(7)에 실장한다. 1, the
상술한 바와 같이, 본 발명의 실시 예에서는 제1반도체칩(20)을 봉지재에 의해 몰딩한 제1패널(100) 상부에 각각의 개별 제2반도체칩(60)을 별도의 패키지 공정없이 플립칩 본딩한다. 또, 제2반도체칩(60)을 커버하도록 봉지재에 의해 패널레벨의 몰딩을 수행하므로, 반도체패키지(300)의 두께를 효과적으로 줄일 수 있다. 또, 반도체패키지(300)에 포함된 제1반도체칩(20)의 연결단자(65)를 기준으로, (수직) 적층된 제1반도체칩(20)과 제2반도체칩(60)의 상부 및 하부 구조가 유사하여, 외부 환경에 대해 열변형의 차이를 줄일 수 있으며, 구조적 안정성을 높일 수 있다.As described above, in the embodiment of the present invention, each of the individual second semiconductor chips 60 is mounted on the
도 3은 도 1의 반도체패키지에 포함된 반도체칩 일면이 노출된 형태를 단면도로 도시한 것이다. 이때, 제1반도체칩(20)과 제2반도체칩(60)의 크기와 두께는 서로 같거나 다르게 제조될 수 있으며, 설명의 편의상 일정 크기와 두께로 도시하였다.FIG. 3 is a cross-sectional view illustrating one side of the semiconductor chip included in the semiconductor package of FIG. 1 exposed. At this time, the sizes and thicknesses of the
도 3의 (a)를 참조하면, 도 2a 내지 도 2k의 반도체패키지 제조과정에서, 제1몰드층(30)을 평탄화하여 제1반도체칩(20)이 노출되도록 할 수 있다. 여기서, 연마, 에치백, 화학기계적 연마(CMP, Chemical-Mechanical Planarization)를 이용하여 제1몰드층(30)을 평탄화할 수 있다.Referring to FIG. 3A, the
또 도 3의 (b)를 참조하면, 제2몰드층(70)을 평탄화하여 제2반도체칩(60)이 노출되도록 할 수 있다. 이때, 외부단자(50)를 함께 평탄화하여 외부단자(50)의 평탄면이 제2반도체칩(60)의 평탄면과 동일 평면상에 위치하도록 할 수 있다. Referring to FIG. 3 (b), the
또 도 3의 (c)를 참조하면, 제1몰드층(30)과 제2몰드층(70)을 평탄화하여 제1반도체칩(20)과 제2반도체칩(60)이 함께 노출되도록 할 수 있다. 이를 통해, 반도체패키지(300) 두께 감소 및 열방출이 용이하게 이루어질 수 있다. 이러한 평탄화 과정은 패널레벨에서 이루어지거나, 일체형 반도체패키지(300) 단위로 개별화된 이후 이루어질 수 있다. 또 적층된 제1반도체칩(20)과 제2반도체칩(60)의 활성면(20a,60a)이 서로 마주보도록 배치된 경우, 상술된 평탄화에 의해 제1반도체칩(20)과 제2반도체칩(60)의 비활성면(20b,60b)이 노출될 수 있다. 비활성면(20b,60b)은 회로부가 형성되지 않은 영역이다.3C, the
도 4는 도 1의 반도체패키지에 지지프레임이 생략된 형태를 단면도로 도시한 것이다.FIG. 4 is a cross-sectional view of the semiconductor package of FIG. 1 in which the support frame is omitted.
도 4를 참조하면, 도 2a 내지 도 2k의 반도체패키지 제조과정에서, 지지프레임(10)을 생략하고 반도체패키지(300)를 제조할 수 있다. 이때, 반도체패키지(300)에 포함된 제1반도체칩(20)의 연결단자(65)를 기준으로, 재배선패턴층(40)을 공유하는 제1반도체칩(20)과 제2반도체칩(60)의 상부 및 하부 구조가 유사하여, 외부 환경에 대해 열변형의 차이를 줄일 수 있으며, 구조적 안정성을 높일 수 있다.Referring to FIG. 4, in the semiconductor package manufacturing process of FIGS. 2A to 2K, the
도 5는 도 1의 반도체패키지가 둘 이상 적층된 반도체패키지유닛을 단면도로 도시한 것이다. 그리고, 도 6a 내지 도 6e는 도 5의 반도체패키지유닛에서 도전성포스트가 마련된 반도체패키지의 제조공정을 단면도로 도시한 것이다.Fig. 5 is a cross-sectional view of a semiconductor package unit in which two or more semiconductor packages of Fig. 1 are stacked. 6A to 6E are cross-sectional views illustrating a manufacturing process of a semiconductor package having conductive posts in the semiconductor package unit of FIG.
도 5를 참조하면, 상술한 반도체패키지(300)가 둘 이상 적층된 반도체패키지유닛이 마련될 수 있다. 각 반도체패키지(300)는 서로 간의 전기적 연결을 위해 지지프레임(10)을 관통하는 도전성포스트(80)를 마련한다. 전기적 연결을 위해 도전성포스트(80)는 관통된 지지프레임(10)의 관통구(H2, 도 6a 참조)를 모두 채우거나 관통구(H2)의 벽면에 도금되는 형태로 형성될 수 있다. 상위의 반도체패키지(300)에 형성된 제1몰드층(30)은 제1도전성포스트(81)의 상면을 커버하도록 형성될 수 있다. 하위의 반도체패키지(300)에 형성된 제1몰드층(30)은 상위의 반도체패키지(300)에 형성된 외부단자(50)가 제2도전성포스트(82)에 연결되도록 제2도전성포스트(82)의 상면 일부가 노출되도록 형성된다. Referring to FIG. 5, a semiconductor package unit in which two or
따라서, 적층된 각 반도체패키지(300)는 제1 및 제2도전성포스트(81,82), 재배선패턴(42), 및 외부단자(50)를 통해 전기적으로 연결된다. 이러한 도전성포스트(80)는 TSV(Through Silicon Via)와 같은 관통 전극을 포함할 수 있다. 도전성포스트(80)가 마련된 반도체패키지(300) 제조공정에 대해서는 도 6a 내지 도 6e를 통해 후술하기로 한다. 이때, 상술한 도 2a 내지 도 2k에서 설명된 중복된 내용은 생략하거나 간략하게 설명하기로 한다.Each stacked
도 6a를 참조하면, 지지프레임(10)에 관통구(홀)(H2)를 형성한다. 여기서, 관통구(H2)는 후술할 도전성포스트(80)가 재배선패턴층(40)에 의해 외부단자(50)와 수직으로 연결되도록 형성될 수 있다.Referring to FIG. 6A, a through hole (hole) H2 is formed in the
다음으로, 도 6b를 참조하면, 관통구(H2)에 도전성포스트(80)를 형성한 후, 봉지재로 지지프레임(10) 및 제1반도체칩(20)을 커버하여, 제1몰드층(30)을 형성한다. 이를 통해 제1패널(100) 제조가 완료된다. 여기서, 도전성포스트(80)의 상면이 노출되도록 제1몰드층(30)을 형성할 수 있다.Next, referring to FIG. 6B, after the
다음으로, 도 6c와 도 6d를 참조하면, 상술한 제1패널(100)을 뒤집은 상태에서, 제1절연층(41), 재배선패턴(42), 제2절연층(43)을 포함하는 재배선패턴층(40)을 제1패널(100) 상부에 형성한다. 이때, 도전성포스트(80)와 재배선패턴(42)이 연결되도록 한다. Next, referring to FIGS. 6C and 6D, in the state that the
그리고, 재배선패턴층(40)에 전기적으로 연결되는 외부단자(50)를 연결하고, 개별 제2반도체칩(60)을 제1패널(100)의 제1반도체칩(20) 상부에 각각 적층시킨 후, 제2몰드층(70)을 형성한다. 이를 통해 제2패널(200) 제조가 완료되며, 제1패널(100)과 제2패널(200)이 일체화된다.The
다음으로, 도 6e를 참조하면, 일체형으로 적층된 제1반도체칩(20)과 제2반도체칩(60)의 적층물을 절단공정을 통해 반도체패키지(300) 단위로 개별화하여 분리시킨다. 이때, 반도체패키지(300)는 도 5에 도시한 하위의 반도체패키지(300)에 해당된다. 상위의 반도체패키지(300)는 도 6a 내지 도 6e의 동일한 과정으로 수행되되, 제1몰드층(30) 형성 과정이 도전성포스트(80)의 상면을 완전히 커버하는 과정으로 대체될 수 있다.Next, referring to FIG. 6E, the stack of the
이상에서는 특정의 실시 예에 대하여 도시하고 설명하였다. 그러나, 본 발명은 상기한 실시 예에만 한정되지 않으며, 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면 이하의 청구범위에 기재된 발명의 기술적 사상의 요지를 벗어남이 없이 얼마든지 다양하게 변경 실시할 수 있을 것이다.The foregoing has shown and described specific embodiments. However, it is to be understood that the present invention is not limited to the above-described embodiment, and various changes and modifications may be made without departing from the scope of the technical idea of the present invention described in the following claims It will be possible.
10: 지지프레임 20: 제1반도체칩
30: 제1몰드층 40: 재배선패턴층
41: 제1절연층 42: 재배선패턴
43: 제2절연층 50: 외부단자
60: 제2반도체칩 65: 연결단자
70: 제2몰드층 80: 도전성포스트
100: 제1패널 200: 제2패널
300: 반도체패키지10: support frame 20: first semiconductor chip
30: first mold layer 40: rewiring pattern layer
41: first insulation layer 42: rewiring pattern
43: second insulating layer 50: external terminal
60: second semiconductor chip 65: connection terminal
70: second mold layer 80: conductive post
100: first panel 200: second panel
300: semiconductor package
Claims (23)
상기 제1반도체칩 외측 바깥영역에서 상기 제1반도체칩과 전기적으로 연결되는 외부단자; 및
상기 제1반도체칩과 전기적으로 연결되는 제2반도체칩과, 상기 외부단자의 일부가 노출되도록 상기 제2반도체칩과 상기 외부단자를 몰딩하여 일체화하고 상기 제1몰드층과 동종 재질로 형성되는 제2몰드층을 포함하는 제2반도체칩패키지;를 포함하는 반도체패키지.A first semiconductor chip package including a support frame, a first semiconductor chip accommodated in an opening formed in the support frame, and a first mold layer molding and integrating the support frame and the first semiconductor chip;
An external terminal electrically connected to the first semiconductor chip in a region outside the first semiconductor chip; And
A second semiconductor chip electrically connected to the first semiconductor chip, and a second semiconductor chip formed by molding the second semiconductor chip and the external terminal so as to be integrated with the first semiconductor chip so as to expose a part of the external terminal, And a second semiconductor chip package including a second mold layer.
상기 외부단자는 솔더볼을 포함하는 반도체패키지.The method according to claim 1,
Wherein the external terminal comprises a solder ball.
상기 외부단자의 높이는 상기 제2반도체칩의 높이보다 크게 형성된 반도체패키지.The method according to claim 1,
Wherein a height of the external terminal is greater than a height of the second semiconductor chip.
상기 제1몰드층은 상기 제1반도체칩의 일면이 노출되도록 상기 제1반도체칩을 몰딩하고,
상기 제1반도체칩패키지는 상기 노출된 제1반도체칩 일면의 제1신호패드에 전기적으로 연결된 재배선패턴층을 더 포함하고,
상기 외부단자는 상기 제1반도체칩 외측 바깥영역으로 연장된 상기 재배선패턴층의 노출 부위에 전기적으로 연결되도록 돌출 형성된 반도체패키지.The method according to claim 1,
Wherein the first mold layer molds the first semiconductor chip so that one surface of the first semiconductor chip is exposed,
Wherein the first semiconductor chip package further comprises a rewiring pattern layer electrically connected to a first signal pad on one side of the exposed first semiconductor chip,
And the external terminal is protruded so as to be electrically connected to an exposed portion of the rewiring pattern layer extending to the outside of the first semiconductor chip.
상기 제2반도체칩패키지는 상기 제2반도체칩 일면의 제2신호패드에 전기적으로 연결되도록 돌출 형성되어, 상기 제1신호패드와 연결된 상기 재배선패턴층의 타측 부위에 연결되는 연결단자를 더 포함하고,
상기 제2몰드층은 상기 외부단자의 일부가 노출되도록 상기 제2반도체칩과 상기 외부단자를 몰딩하는 반도체패키지.5. The method of claim 4,
The second semiconductor chip package may further include a connection terminal protruding from the first signal pad of the second semiconductor chip to be electrically connected to the second signal pad and connected to the other side of the rewiring pattern layer connected to the first signal pad and,
And the second mold layer molds the second semiconductor chip and the external terminal so that a part of the external terminal is exposed.
상기 재배선패턴층은 상기 제1신호패드가 노출되도록 상기 제1반도체칩의 내측영역 및 외측 바깥영역에 형성된 제1절연층과,
일측이 노출된 상기 제1신호패드와 연결되고, 타측이 상기 제1반도체칩 외측 바깥영역의 상기 제1절연층에 적층된 재배선패턴과,
상기 재배선패턴의 일측과, 상기 재배선패턴의 타측 일부가 노출되도록 상기 제1절연층 및 상기 재배선패턴에 적층된 제2절연층을 포함하는 반도체패키지.5. The method of claim 4,
Wherein the rewiring pattern layer includes a first insulation layer formed on an inner side region and an outer side region of the first semiconductor chip to expose the first signal pad,
A rewiring pattern connected to the first signal pad having one side exposed and the other side thereof laminated on the first insulating layer outside the first semiconductor chip;
And a second insulating layer laminated on the first insulating layer and the rewiring pattern such that one side of the rewiring pattern and the other side of the rewiring pattern are exposed.
상기 외부단자는 노출된 상기 재배선패턴의 타측과 연결되고,
상기 연결단자는 노출된 상기 재배선패턴의 일측과 연결되는 반도체패키지.6. The method of claim 5,
The external terminal is connected to the other side of the exposed rewiring pattern,
And the connection terminal is connected to one side of the exposed rewiring pattern.
상기 외부단자는 중심축의 연장선이 상기 지지프레임을 지나도록 위치하는 반도체패키지.The method according to claim 1,
And the external terminal is located such that an extension of the central axis passes through the support frame.
상기 지지프레임은 일면 또는 양면에 회로가 형성된 반도체패키지.9. The method of claim 8,
Wherein the support frame has a circuit formed on one surface or both surfaces thereof.
상기 제1반도체칩과 상기 제2반도체칩의 활성면은 서로 대면하도록 배치된 반도체패키지.The method according to claim 1,
And the active surfaces of the first semiconductor chip and the second semiconductor chip face each other.
상기 제1몰드층과 상기 제2몰드층 중 하나 이상은 상기 제1반도체칩 및 상기 제2반도체칩 중 하나 이상의 비활성면이 노출되도록 평탄화되어 형성된 반도체패키지.The method according to claim 1,
Wherein at least one of the first mold layer and the second mold layer is planarized so as to expose at least one inactive surface of the first semiconductor chip and the second semiconductor chip.
상기 상하로 적층된 반도체패키지 중 하부에 위치하는 반도체패키지는 상기 지지프레임을 관통하여 형성되되, 상기 관통된 지지프레임의 관통구를 모두 채우거나 상기 관통구의 벽면에 도금되는 형태로 형성되어 상부에 위치하는 반도체패키지의 상기 외부단자와 전기적으로 연결되는 도전성포스트를 포함하는 반도체패키지유닛.14. The method of claim 13,
The semiconductor package positioned below the upper and lower stacked semiconductor packages is formed to penetrate through the support frame. The semiconductor package is formed to fill all of the through holes of the penetrating support frame or to be plated on the wall surface of the through hole, And a conductive post electrically connected to the external terminal of the semiconductor package.
상기 개구부에 제1반도체칩을 안착하고,
상기 지지프레임과 상기 제1반도체칩을 몰딩하는 제1몰드층을 형성하고,
상기 제1반도체칩 외측 바깥영역에서 제1반도체칩과 전기적으로 연결되는 외부단자를 형성하고,
상기 제1반도체칩과 전기적으로 연결되도록 제2반도체칩을 안착하고,
상기 외부단자의 단부가 노출되도록 상기 제2반도체칩과 상기 외부단자를 몰딩하는 제2몰드층을 형성하는 과정을 포함하는 반도체패키지 제조방법.A plurality of openings of the support frame are formed,
A first semiconductor chip mounted on the opening,
Forming a first mold layer for molding the support frame and the first semiconductor chip,
An external terminal electrically connected to the first semiconductor chip is formed in a region outside the first semiconductor chip,
A second semiconductor chip mounted to be electrically connected to the first semiconductor chip,
And forming a second mold layer for molding the second semiconductor chip and the external terminal so that an end of the external terminal is exposed.
상기 제1몰드층을 형성하는 과정은 일정거리 이격되게 배치된 복수의 상기 제1반도체칩의 일면이 노출되도록 상기 제1반도체칩을 몰딩하고,
상기 노출된 제1반도체칩 일면의 제1신호패드에 전기적으로 연결되도록 재배선패턴층을 형성하는 과정을 더 포함하는 반도체패키지 제조방법.16. The method of claim 15,
The first mold layer may be formed by molding the first semiconductor chip so that one surface of the plurality of first semiconductor chips arranged at a predetermined distance is exposed,
And forming a rewiring pattern layer to be electrically connected to the first signal pad on one side of the exposed first semiconductor chip.
상기 재배선패턴층을 형성하는 과정은, 상기 제1신호패드가 노출되도록 상기 제1반도체칩의 내측영역 및 외측 바깥영역에 제1절연층을 형성하고,
일측이 노출된 상기 제1신호패드에 연결되고, 타측이 상기 제1반도체칩 외측 바깥영역의 상기 제1절연층으로 연장되어 적층되도록 재배선패턴을 형성하며,
상기 재배선패턴의 일측과, 상기 재배선패턴의 타측 일부가 노출되도록 상기 제1절연층 및 상기 재배선패턴에 제2절연층을 적층하는 과정을 포함하는 반도체패키지 제조방법.17. The method of claim 16,
Wherein the step of forming the rewiring pattern layer includes the steps of forming a first insulating layer on the inner side region and the outer side region of the first semiconductor chip to expose the first signal pad,
Forming a rewiring pattern such that one side of the first signal pad is connected to the exposed first signal pad and the other side of the first signal pad is extended to the first insulation layer outside the first semiconductor chip outside region,
And laminating a second insulating layer on the first insulating layer and the rewiring pattern so that one side of the rewiring pattern and the other side of the rewiring pattern are exposed.
상기 외부단자를 형성하는 과정은 상기 외부단자가 노출된 상기 재배선패턴의 타측과 연결되도록 하고,
상기 제2반도체칩을 안착하는 과정은, 노출된 상기 재배선패턴의 일측에 연결단자를 플립칩 본딩시켜 상기 제1반도체칩 각각에 대응되게 상기 제2반도체칩을 마운팅하는 반도체패키지 제조방법.18. The method of claim 17,
Wherein the step of forming the external terminal is connected to the other side of the rewiring pattern in which the external terminal is exposed,
Wherein the step of mounting the second semiconductor chip comprises flip-chip bonding the connection terminal to one side of the exposed rewiring pattern, thereby mounting the second semiconductor chip corresponding to each of the first semiconductor chips.
상기 제2반도체칩을 안착하는 과정은, 상기 제2반도체칩의 활성면이 상기 제1반도체칩의 활성면과 대면하도록 배치하는 반도체패키지 제조방법.16. The method of claim 15,
Wherein the step of mounting the second semiconductor chip disposes the active surface of the second semiconductor chip so as to face the active surface of the first semiconductor chip.
상기 제1반도체칩을 안착하는 과정은, 상기 지지프레임에 제1캐리어기판을 부착시키고,
상기 개구부에 의해 노출된 상기 제1캐리어기판 상에 상기 제1반도체칩을 안착시키며,
상기 제1캐리어기판을 제거하는 과정을 포함하는 반도체패키지 제조방법.16. The method of claim 15,
The step of mounting the first semiconductor chip may include attaching a first carrier substrate to the support frame,
Placing the first semiconductor chip on the first carrier substrate exposed by the opening,
And removing the first carrier substrate.
상기 지지프레임에 관통구를 형성하고,
상기 외부단자와 전기적으로 연결되기 위한 도전성포스트를 상기 관통구를 모두 채우거나 상기 관통구의 벽면에 도금되는 형태로 형성하는 과정을 더 포함하는 반도체패키지 제조방법.16. The method of claim 15,
A through hole is formed in the support frame,
Further comprising the step of filling the conductive posts to be electrically connected to the external terminals with the through-holes or plating the wall surfaces of the through-holes.
상기 제1반도체칩 및 상기 제2반도체칩 중 하나 이상의 비활성면이 노출되도록 상기 제1몰드층과 상기 제2몰드층 중 하나 이상을 평탄화시키는 과정을 더 포함하는 반도체패키지 제조방법.16. The method of claim 15,
And planarizing at least one of the first mold layer and the second mold layer such that at least one inactive surface of the first semiconductor chip and the second semiconductor chip is exposed.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20130030322A KR101494414B1 (en) | 2013-03-21 | 2013-03-21 | Semiconductor package, semiconductor package unit, and method of manufacturing semiconductor package |
TW103103431A TWI518874B (en) | 2013-03-21 | 2014-01-29 | Semiconductor package, semiconductor package unit and method of manufacturing semiconductor package |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20130030322A KR101494414B1 (en) | 2013-03-21 | 2013-03-21 | Semiconductor package, semiconductor package unit, and method of manufacturing semiconductor package |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140115597A KR20140115597A (en) | 2014-10-01 |
KR101494414B1 true KR101494414B1 (en) | 2015-02-17 |
Family
ID=51989880
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR20130030322A KR101494414B1 (en) | 2013-03-21 | 2013-03-21 | Semiconductor package, semiconductor package unit, and method of manufacturing semiconductor package |
Country Status (2)
Country | Link |
---|---|
KR (1) | KR101494414B1 (en) |
TW (1) | TWI518874B (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10347613B1 (en) | 2017-12-22 | 2019-07-09 | Samsung Electro-Mechanics Co., Ltd. | Fan-out semiconductor package |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6537815B2 (en) * | 2014-12-11 | 2019-07-03 | 株式会社ジェイデバイス | Semiconductor package and method of manufacturing the same |
JP6637769B2 (en) * | 2015-03-05 | 2020-01-29 | エイブリック株式会社 | Resin-sealed semiconductor device and method of manufacturing the same |
KR101872619B1 (en) * | 2016-11-17 | 2018-06-28 | 삼성전기주식회사 | Fan-out semiconductor package |
KR102318329B1 (en) * | 2019-11-20 | 2021-10-28 | 주식회사 에스에프에이반도체 | manufacturing method of a semiconductor package |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080136004A1 (en) * | 2006-12-08 | 2008-06-12 | Advanced Chip Engineering Technology Inc. | Multi-chip package structure and method of forming the same |
US20090166886A1 (en) * | 2007-12-27 | 2009-07-02 | Kim Youngjoon | Mountable integrated circuit package system with intra-stack encapsulation |
US20090289356A1 (en) * | 2008-05-23 | 2009-11-26 | Stats Chippac, Ltd. | Wirebondless Wafer Level Package with Plated Bumps and Interconnects |
-
2013
- 2013-03-21 KR KR20130030322A patent/KR101494414B1/en active IP Right Grant
-
2014
- 2014-01-29 TW TW103103431A patent/TWI518874B/en active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080136004A1 (en) * | 2006-12-08 | 2008-06-12 | Advanced Chip Engineering Technology Inc. | Multi-chip package structure and method of forming the same |
US20090166886A1 (en) * | 2007-12-27 | 2009-07-02 | Kim Youngjoon | Mountable integrated circuit package system with intra-stack encapsulation |
US20090289356A1 (en) * | 2008-05-23 | 2009-11-26 | Stats Chippac, Ltd. | Wirebondless Wafer Level Package with Plated Bumps and Interconnects |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10347613B1 (en) | 2017-12-22 | 2019-07-09 | Samsung Electro-Mechanics Co., Ltd. | Fan-out semiconductor package |
Also Published As
Publication number | Publication date |
---|---|
KR20140115597A (en) | 2014-10-01 |
TWI518874B (en) | 2016-01-21 |
TW201445698A (en) | 2014-12-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10658347B2 (en) | Semiconductor packages and methods of forming the same | |
TWI714913B (en) | Package structure and manufacturing method thereof | |
TWI832448B (en) | Semiconductor device and manufacturing method thereof | |
US9461020B2 (en) | Semiconductor package including an embedded surface mount device and method of forming the same | |
EP3125292B1 (en) | Semiconductor package structure and method for forming the same | |
KR101494413B1 (en) | Support frame, and method of manufacturing semiconductor package using the same | |
US8786070B2 (en) | Microelectronic package with stacked microelectronic elements and method for manufacture thereof | |
KR101634067B1 (en) | Semiconductor package and method of manufacturing the same | |
JP5280014B2 (en) | Semiconductor device and manufacturing method thereof | |
US9659911B1 (en) | Package structure and manufacturing method thereof | |
TW201923984A (en) | Semiconductor package and method of forming same | |
TWI697085B (en) | Semiconductor device and method of forming the same | |
KR101809521B1 (en) | Semiconductor package and method of manufacturing the same | |
KR101494414B1 (en) | Semiconductor package, semiconductor package unit, and method of manufacturing semiconductor package | |
US9299650B1 (en) | Integrated circuit packaging system with single metal layer interposer and method of manufacture thereof | |
KR101494411B1 (en) | Semiconductor package, and method of manufacturing the same | |
CN114628340A (en) | Electronic package and manufacturing method thereof | |
CN111710672A (en) | Semiconductor packaging piece and preparation method thereof | |
KR101819558B1 (en) | Semiconductor package and method of manufacturing the same | |
KR102653531B1 (en) | Semiconductor package | |
TW202435400A (en) | Electronic package and manufacturing method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E90F | Notification of reason for final refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20181226 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20200102 Year of fee payment: 6 |