JP6863423B2 - 電子デバイス用基板およびその製造方法 - Google Patents
電子デバイス用基板およびその製造方法 Download PDFInfo
- Publication number
- JP6863423B2 JP6863423B2 JP2019144251A JP2019144251A JP6863423B2 JP 6863423 B2 JP6863423 B2 JP 6863423B2 JP 2019144251 A JP2019144251 A JP 2019144251A JP 2019144251 A JP2019144251 A JP 2019144251A JP 6863423 B2 JP6863423 B2 JP 6863423B2
- Authority
- JP
- Japan
- Prior art keywords
- substrate
- wafer
- silicon
- bonded
- electronic device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims description 191
- 238000004519 manufacturing process Methods 0.000 title claims description 27
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 92
- 229910052710 silicon Inorganic materials 0.000 claims description 92
- 239000010703 silicon Substances 0.000 claims description 92
- 239000013078 crystal Substances 0.000 claims description 88
- 150000004767 nitrides Chemical class 0.000 claims description 45
- IJGRMHOSHXDMSA-UHFFFAOYSA-N nitrogen Substances N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 claims description 39
- 239000004065 semiconductor Substances 0.000 claims description 36
- 238000000034 method Methods 0.000 claims description 26
- 229910052757 nitrogen Inorganic materials 0.000 claims description 20
- 238000005304 joining Methods 0.000 claims description 13
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 5
- QJGQUHMNIGDVPM-UHFFFAOYSA-N nitrogen group Chemical group [N] QJGQUHMNIGDVPM-UHFFFAOYSA-N 0.000 claims 1
- 235000012431 wafers Nutrition 0.000 description 140
- 239000010408 film Substances 0.000 description 39
- 239000010410 layer Substances 0.000 description 35
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 19
- 239000001301 oxygen Substances 0.000 description 19
- 229910052760 oxygen Inorganic materials 0.000 description 19
- 238000003776 cleavage reaction Methods 0.000 description 6
- 230000000052 comparative effect Effects 0.000 description 6
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 description 6
- 230000007017 scission Effects 0.000 description 6
- 239000012790 adhesive layer Substances 0.000 description 3
- 238000010438 heat treatment Methods 0.000 description 3
- 239000010409 thin film Substances 0.000 description 3
- 230000007547 defect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 229910052594 sapphire Inorganic materials 0.000 description 2
- 239000010980 sapphire Substances 0.000 description 2
- 238000001947 vapour-phase growth Methods 0.000 description 2
- 229910002704 AlGaN Inorganic materials 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 230000005533 two-dimensional electron gas Effects 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/185—Joining of semiconductor bodies for junction formation
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/02—Elements
- C30B29/06—Silicon
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B33/00—After-treatment of single crystals or homogeneous polycrystalline material with defined structure
- C30B33/06—Joining of crystals
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02002—Preparing wafers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02373—Group 14 semiconducting materials
- H01L21/02381—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02387—Group 13/15 materials
- H01L21/02389—Nitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76251—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
- H01L21/76254—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/562—Protection against mechanical damage
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Chemical & Material Sciences (AREA)
- Manufacturing & Machinery (AREA)
- Materials Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Crystallography & Structural Chemistry (AREA)
- Recrystallisation Techniques (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
Description
前記接合基板は、少なくとも、シリコン単結晶からなるベースウェーハ上にシリコン単結晶からなるボンドウェーハを接合した基板であって、
前記ベースウェーハは、抵抗率が0.1Ωcm以下、結晶方位が<100>のCZシリコンからなり、
前記ボンドウェーハは、結晶方位が<111>のものであることを特徴とする電子デバイス用基板を提供する。
シリコン単結晶からなるベースウェーハ上にシリコン単結晶からなるボンドウェーハを接合して接合基板とする工程と、
前記接合基板の前記ボンドウェーハ上に窒化物半導体をエピタキシャル成長させる工程とを含み、
前記ベースウェーハとして、抵抗率が0.1Ωcm以下、結晶方位が<100>のCZシリコンからなるものを用い、
前記ボンドウェーハとして、結晶方位が<111>のものを用いることを特徴とする電子デバイス用基板の製造方法を提供する。
本発明は、シリコン単結晶の接合基板上に窒化物半導体膜が形成された電子デバイス用基板であって、
前記接合基板は、少なくとも、シリコン単結晶からなるベースウェーハ上にシリコン単結晶からなるボンドウェーハを接合した基板であって、
前記ベースウェーハは、抵抗率が0.1Ωcm以下、結晶方位が<100>のCZシリコンからなり、
前記ボンドウェーハは、結晶方位が<111>のものであることを特徴とする電子デバイス用基板である。
また、本発明は、シリコン単結晶基板上に窒化物半導体膜を形成する電子デバイス用基板の製造方法であって、
シリコン単結晶からなるベースウェーハ上にシリコン単結晶からなるボンドウェーハを接合して接合基板とする工程と、
前記接合基板の前記ボンドウェーハ上に窒化物半導体をエピタキシャル成長させる工程とを含み、
前記ベースウェーハとして、抵抗率が0.1Ωcm以下、結晶方位が<100>のCZシリコンからなるものを用い、
前記ボンドウェーハとして、結晶方位が<111>のものを用いることを特徴とする電子デバイス用基板の製造方法を提供する。
抵抗率が0.1Ωcm以下、酸素濃度が1×1018atoms/cm3(ASTM’79)以下の(100)面CZシリコン基板(抵抗率:0.007Ωcm、酸素濃度:7×1017atoms/cm3)で、基板の厚みが500μmと1000μmのベースウェーハ(直径150mm)を準備した。また、貼り合わせ用として、抵抗率が0.1Ωcm以下、酸素濃度が1×1018atoms/cm3(ASTM’79)以下の(111)面CZシリコン基板(抵抗率:0.007Ωcm、酸素濃度:7×1017atoms/cm3)、基板の厚みが500μmのボンドウェーハ(直径150mm)を2枚準備した。
抵抗率が0.1Ωcm以下、酸素濃度が1×1018atoms/cm3(ASTM’79)以下の(100)面CZシリコン基板(抵抗率:0.007Ωcm、酸素濃度:7×1017atoms/cm3)の厚みが500μmと1000μmのベースウェーハ(直径150mm)を準備した。また、貼り合わせ用として、高濃度の窒素ドープした1000Ωcm以上の(111)面CZシリコン基板(8×1014atoms/cm3、5000Ωcm)、基板の厚みが500μmのボンドウェーハ(直径150mm)を2枚準備した。
抵抗率が0.1Ωcm以下、酸素濃度が1×1018atoms/cm3(ASTM’79)以下の(100)面CZシリコン基板(抵抗率:0.007Ωcm、酸素濃度:7×1017atoms/cm3)の厚みが500μmと1000μmのベースウェーハ(直径150mm)を準備した。また、貼り合わせ用として、高濃度の窒素ドープした1000Ωcm以上の(111)面FZシリコン基板(8×1014atoms/cm3、5000Ωcm)、基板の厚みが500μmのボンドウェーハ(直径150mm)を2枚準備した。
抵抗率が20Ωcm、酸素濃度が5×1018atoms/cm3の(111)面CZシリコン基板で、基板の厚みが700μmのウェーハ(直径150mm)を準備した。この基板に、MOVPE炉で5μm厚のGaNエピタキシャル成長を行ったところ、成長後の反りが130μmと大きくなった。
抵抗率が0.1Ωcm以下、酸素濃度が1×1018atoms/cm3(ASTM’79)以下の(100)面CZシリコン基板(抵抗率:0.007Ωcm、酸素濃度:7×1017atoms/cm3)で、基板の厚みが500μmと1000μmのベースウェーハ(直径150mm)を準備した。また、貼り合わせ用として、ベースウェーハと同一の抵抗率及び酸素濃度の(100)面CZシリコン基板、基板の厚みが500μmのボンドウェーハ(直径150mm)を2枚準備した。
1…ベースウェーハ、 2…ボンドウェーハ、 3…接着層、
4…中間層、 5…窒化物半導体膜(デバイス層)、 6…接合基板。
Claims (8)
- シリコン単結晶の接合基板上に窒化物半導体膜が形成された電子デバイス用基板であって、
前記接合基板は、少なくとも、シリコン単結晶からなるベースウェーハ上にシリコン単結晶からなるボンドウェーハを接合した基板であって、
前記ベースウェーハは、抵抗率が0.1Ωcm以下、結晶方位が<100>のCZシリコンからなり、
前記ボンドウェーハは、結晶方位が<111>、抵抗率が0.1Ωcm以下のCZシリコン基板であることを特徴とする電子デバイス用基板。 - シリコン単結晶の接合基板上に窒化物半導体膜が形成された電子デバイス用基板であって、
前記接合基板は、少なくとも、シリコン単結晶からなるベースウェーハ上にシリコン単結晶からなるボンドウェーハを接合した基板であって、
前記ベースウェーハは、抵抗率が0.1Ωcm以下、結晶方位が<100>のCZシリコンからなり、
前記ボンドウェーハは、結晶方位が<111>、抵抗率が1000Ωcm以上、窒素濃度が1×1014atoms/cm3以上であるCZシリコン基板であることを特徴とする電子デバイス用基板。 - シリコン単結晶の接合基板上に窒化物半導体膜が形成された電子デバイス用基板であって、
前記接合基板は、少なくとも、シリコン単結晶からなるベースウェーハ上にシリコン単結晶からなるボンドウェーハを接合した基板であって、
前記ベースウェーハは、抵抗率が0.1Ωcm以下、結晶方位が<100>のCZシリコンからなり、
前記ボンドウェーハは、結晶方位が<111>、抵抗率が1000Ωcm以上、窒素濃度8×1014atoms/cm3以上のFZシリコン基板であることを特徴とする電子デバイス用基板。 - 前記接合基板は、前記ベースウェーハと前記ボンドウェーハとがSiO2膜を介して接合されたものであることを特徴とする請求項1から請求項3のいずれか一項に記載の電子デバイス用基板。
- シリコン単結晶基板上に窒化物半導体膜を形成する電子デバイス用基板の製造方法であって、
シリコン単結晶からなるベースウェーハ上にシリコン単結晶からなるボンドウェーハを接合して接合基板とする工程と、
前記接合基板の前記ボンドウェーハ上に窒化物半導体をエピタキシャル成長させる工程とを含み、
前記ベースウェーハとして、抵抗率が0.1Ωcm以下、結晶方位が<100>のCZシリコンからなるものを用い、
前記ボンドウェーハとして、結晶方位が<111>、抵抗率が0.1Ωcm以下のCZシリコン基板を用いることを特徴とする電子デバイス用基板の製造方法。 - シリコン単結晶基板上に窒化物半導体膜を形成する電子デバイス用基板の製造方法であって、
シリコン単結晶からなるベースウェーハ上にシリコン単結晶からなるボンドウェーハを接合して接合基板とする工程と、
前記接合基板の前記ボンドウェーハ上に窒化物半導体をエピタキシャル成長させる工程とを含み、
前記ベースウェーハとして、抵抗率が0.1Ωcm以下、結晶方位が<100>のCZシリコンからなるものを用い、
前記ボンドウェーハとして、結晶方位が<111>、抵抗率が1000Ωcm以上、窒素濃度が1×1014atoms/cm3以上であるCZシリコン基板を用いることを特徴とする電子デバイス用基板の製造方法。 - シリコン単結晶基板上に窒化物半導体膜を形成する電子デバイス用基板の製造方法であって、
シリコン単結晶からなるベースウェーハ上にシリコン単結晶からなるボンドウェーハを接合して接合基板とする工程と、
前記接合基板の前記ボンドウェーハ上に窒化物半導体をエピタキシャル成長させる工程とを含み、
前記ベースウェーハとして、抵抗率が0.1Ωcm以下、結晶方位が<100>のCZシリコンからなるものを用い、
前記ボンドウェーハとして、結晶方位が<111>、抵抗率が1000Ωcm以上、窒素濃度8×1014atoms/cm3以上のFZシリコン基板を用いることを特徴とする電子デバイス用基板の製造方法。 - 前記接合基板とする工程において、前記ベースウェーハと前記ボンドウェーハとをSiO2膜を介して接合することを特徴とする請求項5から請求項7のいずれか一項に記載の電子デバイス用基板の製造方法。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019144251A JP6863423B2 (ja) | 2019-08-06 | 2019-08-06 | 電子デバイス用基板およびその製造方法 |
PCT/JP2020/025934 WO2021024654A1 (ja) | 2019-08-06 | 2020-07-02 | 電子デバイス用基板およびその製造方法 |
CN202080055655.2A CN114207825A (zh) | 2019-08-06 | 2020-07-02 | 电子器件用基板及其制造方法 |
US17/628,390 US20220367188A1 (en) | 2019-08-06 | 2020-07-02 | Substrate for an electronic device and method for producing the same |
EP20849816.2A EP4012750A4 (en) | 2019-08-06 | 2020-07-02 | SUBSTRATE FOR ELECTRONIC DEVICE AND PRODUCTION METHOD THEREOF |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019144251A JP6863423B2 (ja) | 2019-08-06 | 2019-08-06 | 電子デバイス用基板およびその製造方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2021027186A JP2021027186A (ja) | 2021-02-22 |
JP2021027186A5 JP2021027186A5 (ja) | 2021-04-01 |
JP6863423B2 true JP6863423B2 (ja) | 2021-04-21 |
Family
ID=74502945
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019144251A Active JP6863423B2 (ja) | 2019-08-06 | 2019-08-06 | 電子デバイス用基板およびその製造方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20220367188A1 (ja) |
EP (1) | EP4012750A4 (ja) |
JP (1) | JP6863423B2 (ja) |
CN (1) | CN114207825A (ja) |
WO (1) | WO2021024654A1 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7279552B2 (ja) * | 2019-07-11 | 2023-05-23 | 信越半導体株式会社 | 電子デバイス用基板およびその製造方法 |
EP4442870A1 (en) | 2021-12-01 | 2024-10-09 | Shin-Etsu Handotai Co., Ltd. | Substrate for electronic device and production method therefor |
DE102022000425A1 (de) * | 2022-02-03 | 2023-08-03 | Azur Space Solar Power Gmbh | III-N-Silizium Halbleiterscheibe |
DE102022000424A1 (de) * | 2022-02-03 | 2023-08-03 | Azur Space Solar Power Gmbh | Herstellungsverfahren für eine Halbleiterscheibe mit Silizium und mit einer III-N-Schicht |
WO2023199616A1 (ja) | 2022-04-13 | 2023-10-19 | 信越半導体株式会社 | 電子デバイス用基板及びその製造方法 |
JP7563434B2 (ja) | 2022-05-27 | 2024-10-08 | 信越半導体株式会社 | 電子デバイス用基板及びその製造方法 |
WO2023228868A1 (ja) * | 2022-05-27 | 2023-11-30 | 信越半導体株式会社 | 電子デバイス用基板及びその製造方法 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0590117A (ja) * | 1991-09-27 | 1993-04-09 | Toshiba Corp | 単結晶薄膜半導体装置 |
JPH09246505A (ja) * | 1996-03-01 | 1997-09-19 | Hitachi Ltd | 半導体集積回路装置 |
US7902039B2 (en) * | 2006-11-30 | 2011-03-08 | Sumco Corporation | Method for manufacturing silicon wafer |
US7999288B2 (en) * | 2007-11-26 | 2011-08-16 | International Rectifier Corporation | High voltage durability III-nitride semiconductor device |
JP2009292669A (ja) * | 2008-06-03 | 2009-12-17 | Sumco Corp | シリコンウェーハ |
WO2011016219A1 (ja) * | 2009-08-04 | 2011-02-10 | Dowaエレクトロニクス株式会社 | 電子デバイス用エピタキシャル基板およびその製造方法 |
JP5636183B2 (ja) * | 2009-11-11 | 2014-12-03 | コバレントマテリアル株式会社 | 化合物半導体基板 |
JP2013239474A (ja) * | 2012-05-11 | 2013-11-28 | Sanken Electric Co Ltd | エピタキシャル基板、半導体装置及び半導体装置の製造方法 |
JP2014192226A (ja) | 2013-03-26 | 2014-10-06 | Sharp Corp | 電子デバイス用エピタキシャル基板 |
JP2014236093A (ja) * | 2013-05-31 | 2014-12-15 | サンケン電気株式会社 | シリコン系基板、半導体装置、及び、半導体装置の製造方法 |
CN103681992A (zh) * | 2014-01-07 | 2014-03-26 | 苏州晶湛半导体有限公司 | 半导体衬底、半导体器件及半导体衬底制造方法 |
JP2018041851A (ja) * | 2016-09-08 | 2018-03-15 | クアーズテック株式会社 | 窒化物半導体基板 |
US10943813B2 (en) * | 2018-07-13 | 2021-03-09 | Globalwafers Co., Ltd. | Radio frequency silicon on insulator wafer platform with superior performance, stability, and manufacturability |
JP7279552B2 (ja) * | 2019-07-11 | 2023-05-23 | 信越半導体株式会社 | 電子デバイス用基板およびその製造方法 |
-
2019
- 2019-08-06 JP JP2019144251A patent/JP6863423B2/ja active Active
-
2020
- 2020-07-02 WO PCT/JP2020/025934 patent/WO2021024654A1/ja unknown
- 2020-07-02 US US17/628,390 patent/US20220367188A1/en active Pending
- 2020-07-02 EP EP20849816.2A patent/EP4012750A4/en active Pending
- 2020-07-02 CN CN202080055655.2A patent/CN114207825A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
EP4012750A4 (en) | 2023-10-18 |
WO2021024654A1 (ja) | 2021-02-11 |
CN114207825A (zh) | 2022-03-18 |
EP4012750A1 (en) | 2022-06-15 |
JP2021027186A (ja) | 2021-02-22 |
US20220367188A1 (en) | 2022-11-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6863423B2 (ja) | 電子デバイス用基板およびその製造方法 | |
JP7279552B2 (ja) | 電子デバイス用基板およびその製造方法 | |
US20050269671A1 (en) | Support for hybrid epitaxy and method of fabrication | |
JP2019153603A (ja) | 半導体基板及びその製造方法 | |
JP6141627B2 (ja) | シリコン基板上にGaN層を形成する方法およびGaN基板 | |
WO2020129540A1 (ja) | 窒化物半導体ウェーハの製造方法および窒化物半導体ウェーハ | |
JP6450086B2 (ja) | 化合物半導体基板の製造方法 | |
JP2011171639A (ja) | 半導体装置、半導体ウェハ、半導体装置の製造方法及び半導体ウェハの製造方法 | |
JP7142184B2 (ja) | 窒化物半導体ウェーハの製造方法及び窒化物半導体ウェーハ | |
WO2018107616A1 (zh) | 复合衬底及其制造方法 | |
JP7173082B2 (ja) | 気相成長用のシリコン単結晶基板、気相成長基板及びこれらの製造方法 | |
US10672608B2 (en) | Fabrication of a device on a carrier substrate | |
JP6866952B1 (ja) | 窒化物半導体ウェーハおよび窒化物半導体ウェーハの製造方法 | |
CN113994032B (zh) | 电子器件用基板及其制造方法 | |
JP2022131086A (ja) | 窒化物半導体基板およびその製造方法 | |
JP2017183455A (ja) | 窒化物半導体テンプレート、窒化物半導体積層物、窒化物半導体テンプレートの製造方法、および窒化物半導体積層物の製造方法 | |
JP6556664B2 (ja) | 窒化物半導体基板 | |
WO2023090019A1 (ja) | 窒化物半導体基板及び窒化物半導体基板の製造方法 | |
CN116936630A (zh) | 一种晶体管外延结构及防止晶体管tgv刻蚀过度的方法 | |
TW201812852A (zh) | 半導體磊晶基板及其製造方法 | |
KR20130006870A (ko) | 이차원 전자가스를 갖는 적층구조물, 이를 포함하는 반도체소자 및 이들의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200702 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210201 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210201 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20210201 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20210224 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210302 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210315 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6863423 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |