JP6226518B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP6226518B2
JP6226518B2 JP2012227159A JP2012227159A JP6226518B2 JP 6226518 B2 JP6226518 B2 JP 6226518B2 JP 2012227159 A JP2012227159 A JP 2012227159A JP 2012227159 A JP2012227159 A JP 2012227159A JP 6226518 B2 JP6226518 B2 JP 6226518B2
Authority
JP
Japan
Prior art keywords
film
insulating film
oxide
gate insulating
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2012227159A
Other languages
English (en)
Other versions
JP2013110393A (ja
JP2013110393A5 (ja
Inventor
隆之 長
隆之 長
俊介 越岡
俊介 越岡
雅俊 横山
雅俊 横山
山崎 舜平
舜平 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2012227159A priority Critical patent/JP6226518B2/ja
Publication of JP2013110393A publication Critical patent/JP2013110393A/ja
Publication of JP2013110393A5 publication Critical patent/JP2013110393A5/ja
Application granted granted Critical
Publication of JP6226518B2 publication Critical patent/JP6226518B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • H01L29/78693Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate the semiconducting oxide being amorphous
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • H01L29/513Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Description

半導体装置及び半導体装置の作製方法に関する。
なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。
絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタ(薄膜トランジスタ(TFT)ともいう)を構成する技術が注目されている。該トランジスタは集積回路(IC)や画像表示装置(表示装置)のような電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。
また、表示装置では、透光性を有する部材としてガラス基板が好適に用いられる。
例えば、ガラス基板上にインジウム(In)、ガリウム(Ga)、及び亜鉛(Zn)を含むアモルファス酸化物(In−Ga−Zn−O系アモルファス酸化物)からなる半導体層を用いたトランジスタが開示されている(特許文献1参照)。
特開2011−181801号公報
ところで、酸化物半導体を用いたトランジスタを有する半導体装置において、高信頼性の達成は、製品化にむけて重要事項である。
特に、半導体装置の電気的特性の変動や低下は信頼性の低下を招く要因である。
このような問題に鑑み、酸化物半導体を用いたトランジスタを有する信頼性の高い半導体装置を提供することを課題の一とする。
ガラス基板上に設けられたボトムゲート構造のスタガ型トランジスタを有する半導体装置において、ゲート電極層と酸化物半導体膜との間に、少なくとも第1のゲート絶縁膜と第2のゲート絶縁膜を設ける。ゲート電極層側に設けられる第1のゲート絶縁膜と、酸化物半導体膜側に設けられる第2のゲート絶縁膜との組成を異ならせる。そして、第1のゲート絶縁膜と第2のゲート絶縁膜との界面におけるガラス基板中に含まれる第1の金属元素の濃度を、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とする。
第1のゲート絶縁膜には、薄膜の窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。第1のゲート絶縁膜は単層構造でも積層構造でもよい。第1のゲート絶縁膜の膜厚は薄く、30nm以上50nm以下とすることができる。
ガラス基板と第2のゲート絶縁膜及び酸化物半導体膜とは、第1のゲート絶縁膜により遮断されているため、ガラス基板に含まれる第1の金属元素の第2のゲート絶縁膜及び酸化物半導体膜への拡散を防止することができる。
ガラス基板上に設けられたボトムゲート構造のスタガ型トランジスタを有する半導体装置において、ガラス基板とゲート電極層との間に保護絶縁膜を設けることで、ゲート電極層とゲート絶縁膜との界面における、ガラス基板中に含まれる第2の金属元素の濃度を、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とする。
保護絶縁膜には、窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。保護絶縁膜は単層構造でも積層構造でもよく、例えば、ガラス基板側から窒化物絶縁膜、及び酸化物絶縁膜を積層してもよい。
ガラス基板とトランジスタとは、保護絶縁膜により遮断されているため、ガラス基板に含まれる第2の金属元素のトランジスタへの拡散を防止することができる。
上記ガラス基板に含まれる第1の金属元素は、第1のゲート絶縁膜及び第2のゲート絶縁膜を主として構成する元素以外の元素であり、ガラス基板から拡散される元素を指す。
上記ガラス基板に含まれる第2の金属元素は、ゲート電極層及びゲート絶縁膜を主として構成する元素以外の元素であり、ガラス基板から拡散される元素を指す。
トランジスタの信頼性(特性の安定性)を損なわないように低減すべき第1の金属元素及び第2の金属元素としては、ナトリウム、アルミニウム、マグネシウム、カルシウム、ストロンチウム、バリウムであり、加えてガラス基板に含まれる他の元素であるシリコンやホウ素も同等のレベルまで低減することが望ましい。
トランジスタの電気的特性の低下や変動を招く要因となるガラス基板に含まれる第1の金属元素、又は第2の金属元素の拡散を防止することができるため、トランジスタに安定した電気的特性を付与することが可能となる。
従って、酸化物半導体膜を用いた安定した電気的特性を有するトランジスタを含む信頼性の高い半導体装置を提供することができる。
本明細書で開示する発明の構成の一形態は、ガラス基板上にゲート電極層と、ゲート電極層上に第1のゲート絶縁膜と、第1のゲート絶縁膜上に順に積層された第1のゲート絶縁膜と組成が異なる第2のゲート絶縁膜、酸化物半導体膜、及びソース電極層及びドレイン電極層とを有し、第1のゲート絶縁膜と第2のゲート絶縁膜との界面における、ガラス基板中に含まれる第1の金属元素の濃度は、5×1018atoms/cm以下である半導体装置である。
本明細書で開示する発明の構成の他の一形態は、ガラス基板上にゲート電極層と、ゲート電極層上に第1のゲート絶縁膜と、第1のゲート絶縁膜上に順に積層された第1のゲート絶縁膜と組成が異なる第2のゲート絶縁膜、酸化物半導体膜、ゲート電極層と重畳する酸化物半導体膜に接する絶縁層、及びソース電極層及びドレイン電極層とを有し、第1のゲート絶縁膜と第2のゲート絶縁膜との界面における、ガラス基板中に含まれる第1の金属元素の濃度は、5×1018atoms/cm以下である半導体装置である。
本明細書で開示する発明の構成の一形態は、ガラス基板上に保護絶縁膜と、保護絶縁膜上にゲート電極層と、ゲート電極層上に順に積層されたゲート絶縁膜、酸化物半導体膜、及びソース電極層及びドレイン電極層とを有し、ゲート電極層とゲート絶縁膜との界面における、ガラス基板中に含まれる第2の金属元素の濃度は、5×1018atoms/cm以下である半導体装置である。
本明細書で開示する発明の構成の他の一形態は、ガラス基板上に保護絶縁膜と、保護絶縁膜上にゲート電極層と、ゲート電極層上に順に積層されたゲート絶縁膜、酸化物半導体膜、ゲート電極層と重畳する酸化物半導体膜に接する絶縁層、及びソース電極層及びドレイン電極層とを有し、ゲート電極層とゲート絶縁膜との界面における、ガラス基板中に含まれる第2の金属元素の濃度は、5×1018atoms/cm以下である半導体装置である。
本発明の一形態は、トランジスタ若しくはトランジスタを含んで構成される回路を有する半導体装置に関する。例えば、酸化物半導体でチャネル形成領域が形成される、トランジスタ若しくはトランジスタを含んで構成される回路を有する半導体装置に関する。例えば、LSIや、CPUや、電源回路に搭載されるパワーデバイスや、メモリ、サイリスタ、コンバータ、イメージセンサなどを含む半導体集積回路、液晶表示パネルに代表される電気光学装置や発光素子を有する発光表示装置を部品として搭載した電子機器に関する。
酸化物半導体を用いたトランジスタを有する信頼性の高い半導体装置を提供する。
半導体装置の一形態を説明する平面図及び断面図。 半導体装置の作製方法の一形態を説明する断面図。 半導体装置の一形態を説明する平面図及び断面図。 半導体装置の一形態を説明する平面図及び断面図。 半導体装置の一形態を説明する平面図。 半導体装置の一形態を説明する平面図及び断面図。 半導体装置の一形態を示す断面図。 半導体装置の一形態を示す回路図及び断面図。 電子機器を示す図。 電子機器を示す図。 半導体装置の一形態を説明する平面図及び断面図。 半導体装置の作製方法の一形態を説明する断面図。 半導体装置の一形態を説明する平面図及び断面図。 半導体装置の一形態を説明する平面図及び断面図。 半導体装置の一形態を説明する平面図及び断面図。 半導体装置の一形態を示す断面図。 半導体装置の一形態を示す回路図及び断面図。
以下では、本明細書に開示する発明の実施の形態について図面を用いて詳細に説明する。ただし、本明細書に開示する発明は以下の説明に限定されず、その形態および詳細を様々に変更し得ることは、当業者であれば容易に理解される。また、本明細書に開示する発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。なお、第1、第2として付される序数詞は便宜上用いるものであり、工程順又は積層順を示すものではない。また、本明細書において発明を特定するための事項として固有の名称を示すものではない。
(実施の形態1)
本実施の形態では、半導体装置及び半導体装置の作製方法の一形態を、図1を用いて説明する。本実施の形態では、半導体装置の一例として酸化物半導体膜を有するトランジスタを示す。
トランジスタはチャネル形成領域が1つ形成されるシングルゲート構造でも、2つ形成されるダブルゲート構造もしくは3つ形成されるトリプルゲート構造であってもよい。また、チャネル形成領域の上下にゲート絶縁膜を介して配置された2つのゲート電極層を有する、デュアルゲート型でもよい。
図1に示すトランジスタ440は、ボトムゲート構造の一つであり逆スタガ型トランジスタともいうトランジスタの一例である。図1(A)は平面図であり、図1(A)中の一点鎖線V−Zで切断した断面が図1(B)に相当する。
トランジスタ440のチャネル長方向の断面図である図1(B)に示すように、トランジスタ440を含む半導体装置は、ガラス基板400上に、ゲート電極層401と、ゲート電極層401を覆うように第1のゲート絶縁膜436が設けられ、第1のゲート絶縁膜436上に第2のゲート絶縁膜402、酸化物半導体膜403、ソース電極層405a、及びドレイン電極層405bを有する。また、トランジスタ440を覆う絶縁膜407が設けられている。
ゲート電極層401と酸化物半導体膜403との間に、少なくとも第1のゲート絶縁膜436と第2のゲート絶縁膜402を設ける。ゲート電極層401側に設けられる第1のゲート絶縁膜436と、酸化物半導体膜403側に設けられる第2のゲート絶縁膜402との組成を異ならせる。そして、第1のゲート絶縁膜436と第2のゲート絶縁膜402との界面におけるガラス基板400中に含まれる第1の金属元素の濃度を、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とする。なお、上記ガラス基板400に含まれる第1の金属元素は、第1のゲート絶縁膜436及び第2のゲート絶縁膜402を主として構成する元素以外の元素であり、ガラス基板400から拡散される元素を指す。
上記ガラス基板400中に含まれる第1の金属元素の濃度は、二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)で測定されるものである。
第1のゲート絶縁膜436には、薄膜の窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。第1のゲート絶縁膜436の膜厚は薄く、30nm以上50nm以下とすることができる。第1のゲート絶縁膜436は単層構造でも積層構造でもよい。
なお、ガラス基板400からの不純物拡散を防止するための第1のゲート絶縁膜436として、チタン(Ti)、モリブデン(Mo)、タングステン(W)、ハフニウム(Hf)、タンタル(Ta)、ランタン(La)、ジルコニウム(Zr)、ニッケル(Ni)、マグネシウム(Mg)、バリウム(Ba)、又はアルミニウム(Al)の金属元素のいずれかから選択される一以上を含む金属酸化物絶縁膜(例えば、酸化アルミニウム膜、酸化窒化アルミニウム膜、酸化ハフニウム膜、酸化マグネシウム膜、酸化ジルコニウム膜、酸化ランタン膜、酸化バリウム膜)、又は上述した金属元素を成分とする金属窒化物絶縁膜(窒化アルミニウム膜、窒化酸化アルミニウム膜)を用いることができる。また、第1のゲート絶縁膜436には、酸化ガリウム膜、In−Zr−Zn系酸化物膜、In−Fe−Zn系酸化物膜、In−Ce−Zn系酸化物膜なども用いることができる。
ガラス基板400に含まれる第1の金属元素としては次のようなものが例示される。例えば、ガラス基板400がソーダ石灰ガラスである場合には、ソーダ石灰ガラスの成分が酸化珪素(SiO)、炭酸ナトリウム(NaCO)、炭酸カルシウム(CaCO)であることから、金属元素としてナトリウムやカルシウムなどが対象の元素となる。また、ガラス基板400が液晶ディスプレイ等の表示パネルで用いられる、いわゆる無アルカリガラス(ソーダを用いないガラス)と呼ばれる部類のものであれば、その成分はSiO、Al、B、RO(Rは2価の金属元素であり、マグネシウム、カルシウム、ストロンチウム、バリウム)であり、金属元素としてアルミニウム、マグネシウム、カルシウム、ストロンチウム、バリウムが対象の元素となる。
いずれにしても、トランジスタの信頼性(特性の安定性)を損なわないように低減すべき金属元素としては、ナトリウム、アルミニウム、マグネシウム、カルシウム、ストロンチウム、バリウムであり、加えてガラス基板に含まれる他の元素であるシリコンやホウ素も同等のレベルまで低減することが望ましい。
ガラス基板400と第2のゲート絶縁膜402及び酸化物半導体膜403とは、第1のゲート絶縁膜436により遮断されているため、ガラス基板400に含まれる第1の金属元素の第2のゲート絶縁膜402及び酸化物半導体膜403への拡散を防止することができる。
また、第1のゲート絶縁膜436に窒化シリコン膜のような緻密な絶縁膜を設けると、トランジスタ440へのガラス基板400に含まれるナトリウムなどの可動イオンの拡散も防止することができる。
トランジスタ440の電気的特性の低下や変動を招く要因となるガラス基板400に含まれる第1の金属元素の拡散を防止することができるため、トランジスタ440に安定した電気的特性を付与することが可能となる。
これらの金属元素がゲート電極層の周辺に存在すると、ゲート絶縁膜又はゲート電極層とゲート絶縁膜の界面に欠陥を生成し、そこに電荷がトラップされることにより、トランジスタの電気的特性変動をもたらすことが考えられる。例えば、ゲート電極層周辺にプラスの電荷がトラップされるとトランジスタの電気的特性はノーマリオンの方向へ変動してしまうことが懸念される。また、ナトリウムのような可動イオンがゲート絶縁膜に含まれてしまうと、ゲート電極層にプラスのバイアスを印加した場合、プラス可動イオンがゲート絶縁膜と酸化物半導体膜の界面へ移動することになるため、トランジスタの電気的特性はノーマリオンの方向へ変動する原因となる。よって、トランジスタの電気的特性を安定化させるためには、このような悪影響を及ぼすと考えられる金属元素がガラス基板からゲート絶縁膜側に浸入してくることを防ぐことが有効である。
従って、酸化物半導体膜403を用いた安定した電気的特性を有するトランジスタ440を含む信頼性の高い半導体装置を提供することができる。
酸化物半導体膜403に用いる酸化物半導体としては、少なくともインジウム(In)を含む。特にInと亜鉛(Zn)を含むことが好ましい。また、該酸化物半導体を用いたトランジスタの電気的特性のばらつきを減らすためのスタビライザーとして、それらに加えてガリウム(Ga)を有することが好ましい。また、スタビライザーとしてスズ(Sn)を有することが好ましい。また、スタビライザーとしてハフニウム(Hf)を有することが好ましい。また、スタビライザーとしてアルミニウム(Al)を有することが好ましい。また、スタビライザーとしてジルコニウム(Zr)を有することが好ましい。
また、他のスタビライザーとして、ランタノイドである、ランタン(La)、セリウム(Ce)、プラセオジム(Pr)、ネオジム(Nd)、サマリウム(Sm)、ユウロピウム(Eu)、ガドリニウム(Gd)、テルビウム(Tb)、ジスプロシウム(Dy)、ホルミウム(Ho)、エルビウム(Er)、ツリウム(Tm)、イッテルビウム(Yb)、ルテチウム(Lu)のいずれか一種あるいは複数種を有してもよい。
例えば、酸化物半導体として、酸化インジウム、酸化スズ、酸化亜鉛、二元系金属の酸化物であるIn−Zn系酸化物、In−Mg系酸化物、In−Ga系酸化物、三元系金属の酸化物であるIn−Ga−Zn系酸化物(IGZOとも表記する)、In−Al−Zn系酸化物、In−Sn−Zn系酸化物、In−Hf−Zn系酸化物、In−La−Zn系酸化物、In−Ce−Zn系酸化物、In−Pr−Zn系酸化物、In−Nd−Zn系酸化物、In−Sm−Zn系酸化物、In−Eu−Zn系酸化物、In−Gd−Zn系酸化物、In−Tb−Zn系酸化物、In−Dy−Zn系酸化物、In−Ho−Zn系酸化物、In−Er−Zn系酸化物、In−Tm−Zn系酸化物、In−Yb−Zn系酸化物、In−Lu−Zn系酸化物、四元系金属の酸化物であるIn−Sn−Ga−Zn系酸化物、In−Hf−Ga−Zn系酸化物、In−Al−Ga−Zn系酸化物、In−Sn−Al−Zn系酸化物、In−Sn−Hf−Zn系酸化物、In−Hf−Al−Zn系酸化物を用いることができる。
なお、ここで、例えば、In−Ga−Zn系酸化物とは、InとGaとZnを主成分として有する酸化物という意味であり、InとGaとZnの比率は問わない。また、InとGaとZn以外の金属元素が入っていてもよい。
また、酸化物半導体として、InMO(ZnO)(m>0、且つ、mは整数でない)で表記される材料を用いてもよい。なお、Mは、Ga、Fe、Mn及びCoから選ばれた一の金属元素または複数の金属元素を示す。また、酸化物半導体として、InSnO(ZnO)(n>0、且つ、nは整数)で表記される材料を用いてもよい。
例えば、In:Ga:Zn=1:1:1(=1/3:1/3:1/3)、In:Ga:Zn=2:2:1(=2/5:2/5:1/5)、あるいはIn:Ga:Zn=3:1:2(=1/2:1/6:1/3)の原子数比のIn−Ga−Zn系酸化物やその組成の近傍の酸化物を用いることができる。あるいは、In:Sn:Zn=1:1:1(=1/3:1/3:1/3)、In:Sn:Zn=2:1:3(=1/3:1/6:1/2)あるいはIn:Sn:Zn=2:1:5(=1/4:1/8:5/8)の原子数比のIn−Sn−Zn系酸化物やその組成の近傍の酸化物を用いるとよい。
しかし、インジウムを含む酸化物半導体は、これらに限られず、必要とする半導体特性(移動度、しきい値、ばらつき等)に応じて適切な組成のものを用いればよい。また、必要とする半導体特性を得るために、キャリア濃度や不純物濃度、欠陥密度、金属元素と酸素の原子数比、原子間距離、密度等を適切なものとすることが好ましい。
例えば、In−Sn−Zn系酸化物では比較的容易に高い移動度が得られる。しかしながら、In−Ga−Zn系酸化物でも、バルク内欠陥密度を低くすることにより移動度を上げることができる。
なお、例えば、In、Ga、Znの原子数比がIn:Ga:Zn=a:b:c(a+b+c=1)である酸化物の組成が、原子数比がIn:Ga:Zn=A:B:C(A+B+C=1)の酸化物の組成の近傍であるとは、a、b、cが、(a−A)+(b−B)+(c−C)≦rを満たすことをいう。rとしては、例えば、0.05とすればよい。他の酸化物でも同様である。
酸化物半導体膜403は、単結晶、多結晶(ポリクリスタルともいう。)または非晶質などの状態をとる。
好ましくは、酸化物半導体膜は、CAAC−OS(C Axis Aligned Crystalline Oxide Semiconductor)膜とする。
CAAC−OS膜は、完全な単結晶ではなく、完全な非晶質でもない。CAAC−OS膜は、非晶質相に結晶部を有する結晶−非晶質混相構造の酸化物半導体膜である。なお、当該結晶部は、一辺が100nm未満の立方体内に収まる大きさであることが多い。また、透過型電子顕微鏡(TEM:Transmission Electron Microscope)による観察像では、CAAC−OS膜に含まれる非晶質部と結晶部との境界は明確ではない。また、TEMによってCAAC−OS膜には粒界(グレインバウンダリーともいう。)は確認できない。そのため、CAAC−OS膜は、粒界に起因する電子移動度の低下が抑制される。
CAAC−OS膜に含まれる結晶部は、c軸がCAAC−OS膜の被形成面の法線ベクトルまたは表面の法線ベクトルに平行な方向に揃い、かつab面に垂直な方向から見て三角形状または六角形状の原子配列を有し、c軸に垂直な方向から見て金属原子が層状または金属原子と酸素原子とが層状に配列している。なお、異なる結晶部間で、それぞれa軸およびb軸の向きが異なっていてもよい。本明細書において、単に垂直と記載する場合、85°以上95°以下の範囲も含まれることとする。また、単に平行と記載する場合、−5°以上5°以下の範囲も含まれることとする。
なお、CAAC−OS膜において、結晶部の分布が一様でなくてもよい。例えば、CAAC−OS膜の形成過程において、酸化物半導体膜の表面側から結晶成長させる場合、被形成面の近傍に対し表面の近傍では結晶部の占める割合が高くなることがある。また、CAAC−OS膜へ不純物を添加することにより、当該不純物添加領域において結晶部が非晶質化することもある。
CAAC−OS膜に含まれる結晶部のc軸は、CAAC−OS膜の被形成面の法線ベクトルまたは表面の法線ベクトルに平行な方向に揃うため、CAAC−OS膜の形状(被形成面の断面形状または表面の断面形状)によっては互いに異なる方向を向くことがある。なお、結晶部のc軸の方向は、CAAC−OS膜が形成されたときの被形成面の法線ベクトルまたは表面の法線ベクトルに平行な方向となる。結晶部は、成膜することにより、または成膜後に加熱処理などの結晶化処理を行うことにより形成される。
CAAC−OS膜を用いたトランジスタは、可視光や紫外光の照射による電気的特性の変動を低減することが可能である。よって、当該トランジスタは、信頼性が高い。
なお、酸化物半導体膜を構成する酸素の一部は窒素で置換されてもよい。
また、CAAC−OSのように結晶部を有する酸化物半導体では、よりバルク内欠陥を低減することができ、表面の平坦性を高めればアモルファス状態の酸化物半導体以上の移動度を得ることができる。表面の平坦性を高めるためには、平坦な表面上に酸化物半導体を形成することが好ましく、具体的には、平均面粗さ(Ra)が1nm以下、好ましくは0.3nm以下、より好ましくは0.1nm以下の表面上に形成するとよい。
Raとは、JIS B 0601:2001(ISO4287:1997)で定義されている算術平均粗さを曲面に対して適用できるよう三次元に拡張したものであり、「基準面から指定面までの偏差の絶対値を平均した値」で表現でき、以下の式にて定義される。
ここで、指定面とは、粗さ計測の対象となる面であり、座標(x,y,f(x,y)),(x,y,f(x,y)),(x,y,f(x,y)),(x,y,f(x,y))の4点で表される四角形の領域とし、指定面をxy平面に投影した長方形の面積をS、基準面の高さ(指定面の平均の高さ)をZとする。Raは原子間力顕微鏡(AFM:Atomic Force Microscope)にて測定可能である。
ただし、本実施の形態で説明するトランジスタ440は、ボトムゲート型であるため、酸化物半導体膜の下方にはガラス基板400とゲート電極層401と第2のゲート絶縁膜402が存在している。従って、上記平坦な表面を得るためにゲート電極層401及び第2のゲート絶縁膜402を形成した後、CMP処理などの平坦化処理を行ってもよい。
酸化物半導体膜403の膜厚は、1nm以上30nm以下(好ましくは5nm以上10nm以下)とし、スパッタリング法、MBE(Molecular Beam Epitaxy)法、CVD法、パルスレーザ堆積法、ALD(Atomic Layer Deposition)法等を適宜用いることができる。また、酸化物半導体膜403は、スパッタリングターゲット表面に対し、概略垂直に複数の基板表面がセットされた状態で成膜を行うスパッタ装置を用いて成膜してもよい。
CAAC−OS膜は、例えば、多結晶である酸化物半導体スパッタリング用ターゲットを用い、スパッタリング法によって成膜する。当該スパッタリング用ターゲットにイオンが衝突すると、スパッタリング用ターゲットに含まれる結晶領域がa−b面から劈開し、a−b面に平行な面を有する平板状またはペレット状のスパッタリング粒子として剥離することがある。この場合、当該平板状のスパッタリング粒子が、結晶状態を維持したまま基板に到達することで、CAAC−OS膜を成膜することができる。
また、CAAC−OS膜を成膜するために、以下の条件を適用することが好ましい。
成膜時の不純物混入を低減することで、不純物によって結晶状態が崩れることを抑制できる。例えば、成膜室内に存在する不純物濃度(水素、水、二酸化炭素および窒素など)を低減すればよい。また、成膜ガス中の不純物濃度を低減すればよい。具体的には、露点が−80℃以下、好ましくは−100℃以下である成膜ガスを用いる。
また、成膜時の基板加熱温度を高めることで、基板到達後にスパッタリング粒子のマイグレーションが起こる。具体的には、基板加熱温度を100℃以上740℃以下、好ましくは200℃以上500℃以下として成膜する。成膜時の基板加熱温度を高めることで、平板状のスパッタリング粒子が基板に到達した場合、基板上でマイグレーションが起こり、スパッタリング粒子の平らな面が基板に付着する。
また、成膜ガス中の酸素割合を高め、電力を最適化することで成膜時のプラズマダメージを軽減すると好ましい。成膜ガス中の酸素割合は、30体積%以上、好ましくは100体積%とする。
スパッタリング用ターゲットの一例として、In−Ga−Zn−O化合物ターゲットについて以下に示す。
InO粉末、GaO粉末およびZnO粉末を所定のmol数比で混合し、加圧処理後、1000℃以上1500℃以下の温度で加熱処理をすることで多結晶であるIn−Ga−Zn−O化合物ターゲットとする。なお、X、YおよびZは任意の正数である。ここで、所定のmol数比は、例えば、InO粉末、GaO粉末およびZnO粉末が、2:2:1、8:4:3、3:1:1、1:1:1、4:2:3または3:1:2である。なお、粉末の種類、およびその混合するmol数比は、作製するスパッタリング用ターゲットによって適宜変更すればよい。
図2(A)乃至(E)にトランジスタ440を有する半導体装置の作製方法の一例を示す。
ガラス基板400に使用することができる基板に大きな制限はないが、少なくとも、後の加熱処理に耐えうる程度の耐熱性を有していることが必要となる。例えば、バリウムホウケイ酸ガラスやアルミノホウケイ酸ガラスなどを用いることができる。
ガラス基板400に加熱処理を行ってもよい。例えば、高温のガスを用いて加熱処理を行うGRTA(Gas Rapid Thermal Anneal)装置により、650℃、1分〜5分間、加熱処理を行えばよい。なお、GRTAにおける高温のガスには、アルゴンなどの希ガス、または窒素のような、加熱処理によって被処理物と反応しない不活性気体が用いられる。また、電気炉により、500℃、30分〜1時間、加熱処理を行ってもよい。
次にガラス基板400上に導電膜を形成し、該導電膜をエッチングして、ゲート電極層401を形成する(図2(A)参照)。導電膜のエッチングは、ドライエッチングでもウェットエッチングでもよく、両方を用いてもよい。
ゲート電極層401の材料は、モリブデン、チタン、タンタル、タングステン、アルミニウム、銅、クロム、ネオジム、スカンジウム等の金属材料またはこれらを主成分とする合金材料を用いて形成することができる。また、ゲート電極層401としてリン等の不純物元素をドーピングした多結晶シリコン膜に代表される半導体膜、ニッケルシリサイドなどのシリサイド膜を用いてもよい。ゲート電極層401は、単層構造としてもよいし、積層構造としてもよい。
また、ゲート電極層401の材料は、酸化インジウム酸化スズ、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、酸化インジウム酸化亜鉛、酸化ケイ素を添加したインジウム錫酸化物などの導電性材料を適用することもできる。また、上記導電性材料と、上記金属材料の積層構造とすることもできる。
また、ゲート電極層401として、窒素を含む金属酸化物膜、具体的には、窒素を含むIn−Ga−Zn−O膜や、窒素を含むIn−Sn−O膜や、窒素を含むIn−Ga−O膜や、窒素を含むIn−Zn−O膜や、窒素を含むSn−O膜や、窒素を含むIn−O膜や、金属窒化膜(InN、SnNなど)を用いることができる。これらの膜は5eV(電子ボルト)、好ましくは5.5eV(電子ボルト)以上の仕事関数を有し、ゲート電極層として用いた場合、トランジスタの電気的特性のしきい値電圧をプラスにすることができ、所謂ノーマリーオフのスイッチング素子を実現できる。
本実施の形態では、スパッタリング法により膜厚100nmのタングステン膜を形成する。
また、ゲート電極層401形成後に、ガラス基板400、及びゲート電極層401に加熱処理を行ってもよい。例えば、GRTA装置により、650℃、1分〜5分間、加熱処理を行えばよい。また、電気炉により、500℃、30分〜1時間、加熱処理を行ってもよい。
次に、ゲート電極層401を覆うように第1のゲート絶縁膜436を設ける(図2(B)参照)。
第1のゲート絶縁膜436には、プラズマCVD法又はスパッタリング法等により形成する窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。第1のゲート絶縁膜436は単層構造でも積層構造でもよい。
なお、ガラス基板400からの不純物拡散を防止するための第1のゲート絶縁膜436として、チタン(Ti)、モリブデン(Mo)、タングステン(W)、ハフニウム(Hf)、タンタル(Ta)、ランタン(La)、ジルコニウム(Zr)、ニッケル(Ni)、マグネシウム(Mg)、バリウム(Ba)、又はアルミニウム(Al)の金属元素のいずれかから選択される一以上を含む金属酸化物絶縁膜(例えば、酸化アルミニウム膜、酸化窒化アルミニウム膜、酸化ハフニウム膜、酸化マグネシウム膜、酸化ジルコニウム膜、酸化ランタン膜、酸化バリウム膜)、又は上述した金属元素を成分とする金属窒化物絶縁膜(窒化アルミニウム膜、窒化酸化アルミニウム膜)を用いることができる。また、第1のゲート絶縁膜436には、酸化ガリウム膜、In−Zr−Zn系酸化物膜、In−Fe−Zn系酸化物膜、In−Ce−Zn系酸化物膜なども用いることができる。
本実施の形態では第1のゲート絶縁膜436としてプラズマCVD法を用いて形成する膜厚30nmの窒化シリコン膜を用いる。
次に、第1のゲート絶縁膜436上に第2のゲート絶縁膜402を形成する。
第1のゲート絶縁膜436によりゲート電極層401が覆われているため、ゲート電極層401を形成するエッチング工程においてゲート電極層401表面にガラス基板400に含まれる第1の金属元素が付着していても、第2のゲート絶縁膜402への拡散を防止することができる。
第2のゲート絶縁膜402の膜厚は、1nm以上20nm以下とし、スパッタリング法、MBE法、CVD法、パルスレーザ堆積法、ALD法等を適宜用いることができる。また、第2のゲート絶縁膜402は、スパッタリングターゲット表面に対し、概略垂直に複数の基板表面がセットされた状態で成膜を行うスパッタ装置を用いて成膜してもよい。
第2のゲート絶縁膜402の材料としては、酸化シリコン膜、酸化ガリウム膜、酸化アルミニウム膜、窒化シリコン膜、酸化窒化シリコン膜、酸化窒化アルミニウム膜、または窒化酸化シリコン膜を用いて形成することができる。
また、第2のゲート絶縁膜402の材料として酸化ハフニウム、酸化イットリウム、ハフニウムシリケート(HfSi(x>0、y>0))、窒素が添加されたハフニウムシリケート(HfSiO(x>0、y>0))、ハフニウムアルミネート(HfAl(x>0、y>0))、酸化ランタンなどのhigh−k材料を用いることでゲートリーク電流を低減できる。さらに、第2のゲート絶縁膜402は、単層構造としても良いし、積層構造としても良い。
第2のゲート絶縁膜402は、酸化物半導体膜403と接する部分において酸素を含むことが好ましい。特に、第2のゲート絶縁膜402は、膜中(バルク中)に少なくとも化学量論的組成を超える量の酸素が存在することが好ましく、例えば、第2のゲート絶縁膜402として、酸化シリコン膜を用いる場合には、SiO2+α(ただし、α>0)とする。
酸素の供給源となる酸素を多く(過剰に)含む第2のゲート絶縁膜402を酸化物半導体膜403と接して設けることによって、該第2のゲート絶縁膜402から酸化物半導体膜403へ酸素を供給することができる。酸化物半導体膜403及び第2のゲート絶縁膜402を少なくとも一部が接した状態で加熱処理を行うことによって酸化物半導体膜403への酸素の供給を行ってもよい。
酸化物半導体膜403へ酸素を供給することにより、膜中の酸素欠損を補填することができる。さらに、第2のゲート絶縁膜402は、作製するトランジスタのサイズや第2のゲート絶縁膜402の段差被覆性を考慮して形成することが好ましい。
本実施の形態では、高密度プラズマCVD法により膜厚200nmの酸化窒化シリコン膜を形成する。
また、第2のゲート絶縁膜402形成後に、ガラス基板400、ゲート電極層401、第1のゲート絶縁膜436、及び第2のゲート絶縁膜402に加熱処理を行ってもよい。例えば、GRTA装置により、650℃、1分〜5分間、加熱処理を行えばよい。また、電気炉により、500℃、30分〜1時間、加熱処理を行ってもよい。
次に、第2のゲート絶縁膜402上に酸化物半導体膜403を形成する(図2(C)参照)。
酸化物半導体膜403の形成工程において、酸化物半導体膜403に水素、又は水がなるべく含まれないようにするために、酸化物半導体膜403の成膜の前処理として、スパッタリング装置の予備加熱室で第2のゲート絶縁膜402が形成された基板を予備加熱し、基板及び第2のゲート絶縁膜402に吸着した水素、水分などの不純物を脱離し排気することが好ましい。なお、予備加熱室に設ける排気手段はクライオポンプが好ましい。
第2のゲート絶縁膜402において酸化物半導体膜403が接して形成される領域に、平坦化処理を行ってもよい。平坦化処理としては、特に限定されないが、研磨処理(例えば、化学的機械研磨法(Chemical Mechanical Polishing:CMP))、ドライエッチング処理、プラズマ処理を用いることができる。
プラズマ処理としては、例えば、アルゴンガスを導入してプラズマを発生させる逆スパッタリングを行うことができる。逆スパッタリングとは、アルゴン雰囲気下で基板側にRF電源を用いて電圧を印加して基板近傍にプラズマを形成して表面を改質する方法である。なお、アルゴン雰囲気に代えて窒素、ヘリウム、酸素などを用いてもよい。逆スパッタリングを行うと、第2のゲート絶縁膜402の表面に付着している粉状物質(パーティクル、ごみともいう)を除去することができる。
平坦化処理として、研磨処理、ドライエッチング処理、プラズマ処理は複数回行ってもよく、それらを組み合わせて行ってもよい。また、組み合わせて行う場合、工程順も特に限定されず、第2のゲート絶縁膜402表面の凹凸状態に合わせて適宜設定すればよい。
なお、酸化物半導体膜403は、成膜時に酸素が多く含まれるような条件(例えば、酸素100%の雰囲気下でスパッタリング法により成膜を行うなど)で成膜して、酸素を多く含む(好ましくは酸化物半導体が結晶状態における化学量論的組成に対し、酸素の含有量が過剰な領域が含まれている)膜とすることが好ましい。
なお、本実施の形態において、酸化物半導体膜403として、AC電源装置を有するスパッタリング装置を用いたスパッタリング法を用い、膜厚35nmのIn−Ga−Zn系酸化物膜(IGZO膜)を成膜する。本実施の形態において、In:Ga:Zn=1:1:1(=1/3:1/3:1/3)の原子比のIn−Ga−Zn系酸化物ターゲットを用いる。なお、成膜条件は、酸素及びアルゴン雰囲気下(酸素流量比率50%)、圧力0.6Pa、電源電力5kW、基板温度170℃とする。この成膜条件での成膜速度は、16nm/minである。
酸化物半導体膜403を、成膜する際に用いるスパッタリングガスは水素、水、水酸基又は水素化物などの不純物が除去された高純度ガスを用いることが好ましい。
減圧状態に保持された成膜室内に基板を保持する。そして、成膜室内の残留水分を除去しつつ水素及び水分が除去されたスパッタガスを導入し、上記ターゲットを用いてガラス基板400上に酸化物半導体膜403を成膜する。成膜室内の残留水分を除去するためには、吸着型の真空ポンプ、例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが好ましい。また、排気手段としては、ターボ分子ポンプにコールドトラップを加えたものであってもよい。クライオポンプを用いて排気した成膜室は、例えば、水素原子、水(HO)など水素原子を含む化合物(より好ましくは炭素原子を含む化合物も)等が排気されるため、当該成膜室で成膜した酸化物半導体膜403に含まれる不純物の濃度を低減できる。
また、第2のゲート絶縁膜402を大気に解放せずに第2のゲート絶縁膜402と酸化物半導体膜403を連続的に形成することが好ましい。第2のゲート絶縁膜402を大気に曝露せずに第2のゲート絶縁膜402と酸化物半導体膜403を連続して形成すると、第2のゲート絶縁膜402表面に水素や水分などの不純物が吸着することを防止することができる。
酸化物半導体膜403は、膜状の酸化物半導体膜をフォトリソグラフィ工程により島状の酸化物半導体膜に加工して形成することができる。
また、島状の酸化物半導体膜403を形成するためのレジストマスクをインクジェット法で形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用しないため、製造コストを低減できる。
なお、酸化物半導体膜のエッチングは、ドライエッチングでもウェットエッチングでもよく、両方を用いてもよい。例えば、酸化物半導体膜のウェットエッチングに用いるエッチング液としては、燐酸と酢酸と硝酸を混ぜた溶液などを用いることができる。また、ITO−07N(関東化学社製)を用いてもよい。また、ICP(Inductively Coupled Plasma:誘導結合型プラズマ)エッチング法によるドライエッチングによってエッチング加工してもよい。
また、酸化物半導体膜403に、過剰な水素(水や水酸基を含む)を除去(脱水化または脱水素化)するための加熱処理を行ってもよい。加熱処理の温度は、300℃以上700℃以下、または基板の歪み点未満とする。加熱処理は減圧下又は窒素雰囲気下などで行うことができる。
また、酸化物半導体膜403として結晶性酸化物半導体膜を用いる場合、結晶化のための加熱処理を行ってもよい。
本実施の形態では、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導体膜403に対して窒素雰囲気下450℃において1時間、さらに窒素及び酸素雰囲気下450℃において1時間の加熱処理を行う。
なお、加熱処理装置は電気炉に限られず、抵抗発熱体などの発熱体からの熱伝導または熱輻射によって、被処理物を加熱する装置を用いてもよい。例えば、GRTA(Gas Rapid Thermal Anneal)装置、LRTA(Lamp Rapid Thermal Anneal)装置等のRTA(Rapid Thermal Anneal)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライドランプ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ランプなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置である。GRTA装置は、高温のガスを用いて加熱処理を行う装置である。高温のガスには、アルゴンなどの希ガス、または窒素のような、加熱処理によって被処理物と反応しない不活性気体が用いられる。
例えば、加熱処理として、650℃〜700℃の高温に加熱した不活性ガス中に基板を入れ、数分間加熱した後、基板を不活性ガス中から出すGRTAを行ってもよい。
なお、加熱処理においては、窒素、またはヘリウム、ネオン、アルゴン等の希ガスに、水、水素などが含まれないことが好ましい。または、加熱処理装置に導入する窒素、またはヘリウム、ネオン、アルゴン等の希ガスの純度を、6N(99.9999%)以上好ましくは7N(99.99999%)以上(即ち不純物濃度を1ppm以下、好ましくは0.1ppm以下)とすることが好ましい。
また、加熱処理で酸化物半導体膜403を加熱した後、同じ炉に高純度の酸素ガス、高純度の一酸化二窒素ガス、又は超乾燥エア(CRDS(キャビティリングダウンレーザー分光法)方式の露点計を用いて測定した場合の水分量が20ppm(露点換算で−55℃)以下、好ましくは1ppm以下、より好ましくは10ppb以下の空気)を導入してもよい。酸素ガスまたは一酸化二窒素ガスに、水、水素などが含まれないことが好ましい。または、加熱処理装置に導入する酸素ガスまたは一酸化二窒素ガスの純度を、6N以上好ましくは7N以上(即ち、酸素ガスまたは一酸化二窒素ガス中の不純物濃度を1ppm以下、好ましくは0.1ppm以下)とすることが好ましい。酸素ガス又は一酸化二窒素ガスの作用により、脱水化または脱水素化処理による不純物の排除工程によって同時に減少してしまった酸化物半導体を構成する主成分材料である酸素を供給することによって、酸化物半導体膜403を高純度化及びI型(真性)化することができる。
なお、脱水化又は脱水素化のための加熱処理を行うタイミングは、膜状の酸化物半導体膜の形成後でも、島状の酸化物半導体膜403形成後でもよい。
また、脱水化又は脱水素化のための加熱処理は、複数回行ってもよく、他の加熱処理と兼ねてもよい。
脱水化又は脱水素化のための加熱処理を、酸化物半導体膜403として島状に加工される前、膜状の酸化物半導体膜が第2のゲート絶縁膜402を覆った状態で行うと、第2のゲート絶縁膜402に含まれる酸素が加熱処理によって放出されるのを防止することができるため好ましい。
また、脱水化又は脱水素化処理を行った酸化物半導体膜403に、酸素(少なくとも、酸素ラジカル、酸素原子、酸素イオン、のいずれかを含む)を導入して膜中に酸素を供給してもよい。
また、脱水化又は脱水素化処理によって、酸化物半導体を構成する主成分材料である酸素が同時に脱離して減少してしまうおそれがある。酸化物半導体膜において、酸素が脱離した箇所では酸素欠損が存在し、該酸素欠損に起因してトランジスタの電気的特性変動を招くドナー準位が生じてしまう。
よって、脱水化又は脱水素化処理を行った酸化物半導体膜に、酸素(少なくとも、酸素ラジカル、酸素原子、酸素イオン、のいずれかを含む)を供給することが好ましい。酸化物半導体膜へ酸素を供給することにより、膜中の酸素欠損を補填することができる。
脱水化又は脱水素化処理を行った酸化物半導体膜403に、酸素を導入して膜中に酸素を供給することによって、酸化物半導体膜403を高純度化、及びI型(真性)化することができる。高純度化し、I型(真性)化した酸化物半導体膜403を有するトランジスタは、電気的特性変動が抑制されており、電気的に安定である。
酸素の導入方法としては、イオン注入法、イオンドーピング法、プラズマイマージョンイオンインプランテーション法、プラズマ処理などを用いることができる。
酸素の導入工程は、酸化物半導体膜403に酸素導入する場合、酸化物半導体膜403に直接導入してもよいし、絶縁膜407などの他の膜を通過して酸化物半導体膜403へ導入してもよい。酸素を他の膜を通過して導入する場合は、イオン注入法、イオンドーピング法、プラズマイマージョンイオンインプランテーション法などを用いればよいが、酸素を露出された酸化物半導体膜403へ直接導入する場合は、プラズマ処理なども用いることができる。
酸化物半導体膜403への酸素の導入は、脱水化又は脱水素化処理を行った後が好ましいが、特に限定されない。また、上記脱水化又は脱水素化処理を行った酸化物半導体膜403への酸素の導入は複数回行ってもよい。
好ましくはトランジスタに設けられる酸化物半導体膜は、酸化物半導体が結晶状態における化学量論的組成に対し、酸素の含有量が過剰な領域が含まれている膜とするとよい。この場合、酸素の含有量は、酸化物半導体の化学量論的組成を超える程度とする。あるいは、酸素の含有量は、単結晶の場合の酸素の量を超える程度とする。酸化物半導体の格子間に酸素が存在する場合もある。
水素若しくは水分を酸化物半導体から除去し、不純物が極力含まれないように高純度化し、酸素を供給して酸素欠損を補填することによりI型(真性)の酸化物半導体、又はI型(真性)に限りなく近い酸化物半導体とすることができる。そうすることにより、酸化物半導体のフェルミ準位(Ef)を真性フェルミ準位(Ei)と同じレベルにまですることができる。よって、該酸化物半導体膜をトランジスタに用いることで、酸素欠損に起因するトランジスタのしきい値電圧Vthのばらつき、しきい値電圧のシフトΔVthを低減することができる。
次いで、ゲート電極層401、第1のゲート絶縁膜436、第2のゲート絶縁膜402、及び酸化物半導体膜403上に、ソース電極層及びドレイン電極層(これと同じ層で形成される配線を含む)となる導電膜を形成する。
導電膜は後の加熱処理に耐えられる材料を用いる。ソース電極層、及びドレイン電極層に用いる導電膜としては、例えば、Al、Cr、Cu、Ta、Ti、Mo、Wから選ばれた元素を含む金属膜、または上述した元素を成分とする金属窒化物膜(窒化チタン膜、窒化モリブデン膜、窒化タングステン膜)等を用いることができる。また、Al、Cuなどの金属膜の下側又は上側の一方または双方にTi、Mo、Wなどの高融点金属膜またはそれらの金属窒化物膜(窒化チタン膜、窒化モリブデン膜、窒化タングステン膜)を積層させた構成としても良い。また、ソース電極層、及びドレイン電極層に用いる導電膜としては、導電性の金属酸化物で形成しても良い。導電性の金属酸化物としては酸化インジウム(In)、酸化スズ(SnO)、酸化亜鉛(ZnO)、酸化インジウム酸化スズ(In―SnO)、酸化インジウム酸化亜鉛(In―ZnO)またはこれらの金属酸化物材料に酸化シリコンを含ませたものを用いることができる。
フォトリソグラフィ工程により導電膜上にレジストマスクを形成し、選択的にエッチングを行ってソース電極層405a、ドレイン電極層405bを形成する(図2(D)参照)。ソース電極層405a、ドレイン電極層405bを形成した後、レジストマスクを除去する。
レジストマスク形成時の露光には、紫外線やKrFレーザ光やArFレーザ光を用いるとよい。酸化物半導体膜403上で隣り合うソース電極層405aの下端部とドレイン電極層405bの下端部との間隔幅によって後に形成されるトランジスタ440のチャネル長Lが決定される。なお、チャネル長L=25nm未満の露光を行う場合には、数nm〜数10nmと極めて波長が短い超紫外線(Extreme Ultraviolet)を用いてレジストマスク形成時の露光を行うとよい。超紫外線による露光は、解像度が高く焦点深度も大きい。従って、後に形成されるトランジスタのチャネル長Lを10nm以上1000nm以下とすることも可能であり、回路の動作速度を高速化できる。
また、フォトリソグラフィ工程で用いるフォトマスク数及び工程数を削減するため、透過した光が複数の強度となる露光マスクである多階調マスクによって形成されたレジストマスクを用いてエッチング工程を行ってもよい。多階調マスクを用いて形成したレジストマスクは複数の膜厚を有する形状となり、エッチングを行うことでさらに形状を変形することができるため、異なるパターンに加工する複数のエッチング工程に用いることができる。よって、一枚の多階調マスクによって、少なくとも二種類以上の異なるパターンに対応するレジストマスクを形成することができる。よって露光マスク数を削減することができ、対応するフォトリソグラフィ工程も削減できるため、工程の簡略化が可能となる。
本実施の形態では、導電膜のエッチングには、塩素を含むガス、例えば、塩素(Cl)、三塩化硼素(BCl)、四塩化珪素(SiCl)、四塩化炭素(CCl)などを含むガスを用いることができる。また、フッ素を含むガス、例えば、四弗化炭素(CF)、弗化硫黄(SF)、三弗化窒素(NF)、トリフルオロメタン(CHF)などを含むガスを用いることができる。また、これらのガスにヘリウム(He)やアルゴン(Ar)などの希ガスを添加したガス、などを用いることができる。
エッチング法としては、平行平板型RIE(Reactive Ion Etching)法や、ICP(Inductively Coupled Plasma:誘導結合型プラズマ)エッチング法を用いることができる。所望の加工形状にエッチングできるように、エッチング条件(コイル型の電極に印加される電力量、基板側の電極に印加される電力量、基板側の電極温度等)を適宜調節する。
本実施の形態では、導電膜としてスパッタリング法により形成する膜厚100nmのチタン膜、膜厚400nmのアルミニウム膜、膜厚100nmのチタン膜の積層を用いる。導電膜のエッチングは、ドライエッチング法により、チタン膜、アルミニウム膜、チタン膜の積層をエッチングして、ソース電極層405a、ドレイン電極層405bを形成する。
本実施の形態では、第1のエッチング条件でチタン膜とアルミニウム膜の2層をエッチングした後、第2のエッチング条件で残りのチタン膜単層を除去する。なお、第1のエッチング条件は、エッチングガス(BCl:Cl=750sccm:150sccm)を用い、バイアス電力を1500Wとし、ICP電源電力を0Wとし、圧力を2.0Paとする。第2のエッチング条件は、エッチングガス(BCl:Cl=700sccm:100sccm)を用い、バイアス電力を750Wとし、ICP電源電力を0Wとし、圧力を2.0Paとする。
なお、導電膜のエッチング工程の際に、酸化物半導体膜403がエッチングされ、分断することのないようエッチング条件を最適化することが望まれる。しかしながら、導電膜のみをエッチングし、酸化物半導体膜403を全くエッチングしないという条件を得ることは難しく、導電膜のエッチングの際に酸化物半導体膜403は一部のみがエッチングされ、溝部(凹部)を有する酸化物半導体膜となることもある。
以上の工程で、本実施の形態のトランジスタ440が作製される。
本実施の形態では、ソース電極層405a、ドレイン電極層405b上に、酸化物半導体膜403と接して、絶縁膜407を形成する(図2(E)参照)。
絶縁膜407は、少なくとも1nm以上の膜厚とし、スパッタリング法など、絶縁膜407に水、水素等の不純物を混入させない方法を適宜用いて形成することができる。絶縁膜407に水素が含まれると、その水素の酸化物半導体膜403への侵入、又は水素による酸化物半導体膜中の酸素の引き抜きが生じ酸化物半導体膜403のバックチャネルが低抵抗化(N型化)してしまい、寄生チャネルが形成されるおそれがある。よって、絶縁膜407はできるだけ水素を含まない膜になるように、成膜方法に水素を用いないことが重要である。
絶縁膜407としては、代表的には酸化シリコン膜、酸化窒化シリコン膜、酸化アルミニウム膜、酸化窒化アルミニウム膜、酸化ハフニウム膜、又は酸化ガリウム膜、窒化シリコン膜、窒化アルミニウム膜、窒化酸化シリコン膜、窒化酸化アルミニウム膜などの無機絶縁膜の単層又は積層を用いることができる。
脱水化又は脱水素化処理として加熱工程を行った場合、酸化物半導体膜403に、酸素を供給することが好ましい。酸化物半導体膜403へ酸素を供給することにより、膜中の酸素欠損を補填することができる。
本実施の形態では、酸化物半導体膜403への酸素の供給を、絶縁膜407を供給源として行うので、絶縁膜407は酸素を含む酸化物絶縁膜(例えば酸化シリコン膜、酸化窒化シリコン膜)を用いる例を示す。絶縁膜407を酸素の供給源とする場合、絶縁膜407は酸素を多く(過剰)含む膜(好ましくは結晶状態における化学量論的組成に対し、酸素の含有量が過剰な領域が含まれている膜)とすると酸素の供給源として好適に機能させることができる。
本実施の形態では、絶縁膜407として膜厚300nmの酸化シリコン膜を、スパッタリング法を用いて成膜する。成膜時の基板温度は、室温以上300℃以下とすればよく、本実施の形態では100℃とする。酸化シリコン膜のスパッタリング法による成膜は、希ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、または希ガスと酸素の混合雰囲気下において行うことができる。また、ターゲットとして酸化シリコンターゲットまたはシリコンターゲットを用いることができる。例えば、シリコンターゲットを用いて、酸素を含む雰囲気下でスパッタリング法により酸化シリコン膜を形成することができる。
酸化物半導体膜403の成膜時と同様に、絶縁膜407の成膜室内の残留水分を除去するためには、吸着型の真空ポンプ(クライオポンプなど)を用いることが好ましい。クライオポンプを用いて排気した成膜室で成膜した絶縁膜407に含まれる不純物の濃度を低減できる。また、絶縁膜407の成膜室内の残留水分を除去するための排気手段としては、ターボ分子ポンプにコールドトラップを加えたものであってもよい。
絶縁膜407を、成膜する際に用いるスパッタガスとしては、水素、水などの不純物が除去された高純度ガスを用いることが好ましい。
次に酸化物半導体膜403に、一部(チャネル形成領域)が絶縁膜407と接した状態で加熱工程を行う。
加熱工程の温度は、250℃以上700℃以下、または400℃以上700℃以下、または基板の歪み点未満とする。例えば、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導体膜に対して窒素雰囲気下250℃において1時間の加熱工程を行う。
この加熱工程は脱水化又は脱水素化処理を行う加熱工程と同様の加熱方法及び加熱装置を用いることができる。
加熱工程は、減圧下、又は窒素、酸素、超乾燥エア(CRDS(キャビティリングダウンレーザー分光法)方式の露点計を用いて測定した場合の水分量が20ppm(露点換算で−55℃)以下、好ましくは1ppm以下、好ましくは10ppb以下の空気)、若しくは希ガス(アルゴン、ヘリウムなど)の雰囲気下で行えばよいが、上記窒素、酸素、超乾燥エア、または希ガス等の雰囲気に水、水素などが含まれないことが好ましい。また、加熱処理装置に導入する窒素、酸素、または希ガスの純度を、6N(99.9999%)以上好ましくは7N(99.99999%)以上(即ち不純物濃度を1ppm以下、好ましくは0.1ppm以下)とすることが好ましい。
また、酸化物半導体膜403と酸素を含む絶縁膜407とを接した状態で加熱工程を行うため、不純物の排除工程によって同時に減少してしまう酸化物半導体膜403を構成する主成分材料の一つである酸素を、酸素を含む絶縁膜407より酸化物半導体膜403へ供給することができる。
また、さらに絶縁膜407上に緻密性の高い無機絶縁膜を設けてもよい。例えば、絶縁膜407上にスパッタリング法により酸化アルミニウム膜を形成する。酸化アルミニウム膜を高密度(膜密度3.2g/cm以上、好ましくは3.6g/cm以上)とすることによって、トランジスタ440に安定な電気的特性を付与することができる。膜密度はラザフォード後方散乱法(RBS:Rutherford Backscattering Spectrometry)や、X線反射率測定法(XRR:X−Ray Reflection)によって測定することができる。
トランジスタ440上に設けられる絶縁膜407として用いることのできる酸化アルミニウム膜は、水素、水分などの不純物、及び酸素の両方に対して膜を通過させない遮断効果(ブロック効果)が高い。
従って、酸化アルミニウム膜は、作製工程中及び作製後において、電気的変動要因となる水素、水分などの不純物の酸化物半導体膜403への混入、及び酸化物半導体を構成する主成分材料である酸素の酸化物半導体膜403からの放出を防止する保護膜として機能する。
また、トランジスタ440起因の表面凹凸を低減するために平坦化絶縁膜を形成してもよい。平坦化絶縁膜としては、ポリイミド樹脂、アクリル樹脂、ベンゾシクロブテン系樹脂、等の有機材料を用いることができる。また上記有機材料の他に、低誘電率材料(low−k材料)等を用いることができる。なお、これらの材料で形成される絶縁膜を複数積層させることで、平坦化絶縁膜を形成してもよい。
例えば、平坦化絶縁膜として、膜厚1500nmのアクリル樹脂膜を形成すればよい。アクリル樹脂膜は塗布法によりトランジスタ440上にアクリル樹脂を塗布後、焼成(例えば窒素雰囲気下250℃1時間)して形成することができる。
平坦化絶縁膜を形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下250℃で1時間加熱処理を行う。
このように、トランジスタ440形成後、加熱処理を行ってもよい。また、加熱処理は複数回行ってもよい。
ガラス基板400と第2のゲート絶縁膜402及び酸化物半導体膜403とは、第1のゲート絶縁膜436により遮断されているため、ガラス基板400に含まれる第1の金属元素の第2のゲート絶縁膜402及び酸化物半導体膜403への拡散を防止することができる。
トランジスタ440の電気的特性の低下や変動を招く要因となるガラス基板400に含まれる第1の金属元素の拡散を防止することができるため、トランジスタ440に安定した電気的特性を付与することが可能となる。
従って、酸化物半導体膜403を用いた安定した電気的特性を有するトランジスタ440を含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく作製し、高生産化を達成することができる。
(実施の形態2)
本実施の形態では、半導体装置及び半導体装置の作製方法の他の一形態を、図3を用いて説明する。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程は、上記実施の形態と同様に行うことができ、繰り返しの説明は省略する。また同じ箇所の詳細な説明は省略する。
図3(A)及び図3(B)に示すトランジスタ430は、チャネル保護型(チャネルストップ型ともいう)と呼ばれるボトムゲート構造の一つであり逆スタガ型トランジスタともいうトランジスタの一例である。図3(A)は平面図であり、図3(A)中の一点鎖線X1−Y1で切断した断面が図3(B)に相当する。
トランジスタ430のチャネル長方向の断面図である図3(B)に示すように、トランジスタ430を含む半導体装置は、ガラス基板400上に、ゲート電極層401と、ゲート電極層401を覆うように第1のゲート絶縁膜436が設けられ、第1のゲート絶縁膜436上に第2のゲート絶縁膜402、酸化物半導体膜403、ソース電極層405a、及びドレイン電極層405bを有する。また、酸化物半導体膜403に接する絶縁層413を有する。
ゲート電極層401と酸化物半導体膜403との間に、少なくとも第1のゲート絶縁膜436と第2のゲート絶縁膜402を設ける。ゲート電極層401側に設けられる第1のゲート絶縁膜436と、酸化物半導体膜403側に設けられる第2のゲート絶縁膜402との組成を異ならせる。そして、第1のゲート絶縁膜436と第2のゲート絶縁膜402との界面におけるガラス基板400中に含まれる第1の金属元素の濃度を、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とする。
第1のゲート絶縁膜436には、薄膜の窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。第1のゲート絶縁膜436は単層構造でも積層構造でもよい。第1のゲート絶縁膜436の膜厚は薄く、30nm以上50nm以下とすることができる。
トランジスタ430の信頼性(特性の安定性)を損なわないように低減すべき金属元素としては、ナトリウム、アルミニウム、マグネシウム、カルシウム、ストロンチウム、バリウムであり、加えてガラス基板400に含まれる他の元素であるシリコンやホウ素も同等のレベルまで低減することが望ましい。
酸化物半導体膜403に接する絶縁層413は、ゲート電極層401と重畳する酸化物半導体膜403のチャネル形成領域上に設けられており、チャネル保護膜として機能する。
チャネル形成領域上に重なる絶縁層413の断面形状、具体的には端部の断面形状(テーパ角や膜厚など)を工夫することにより、ドレイン電極層405bの端部近傍に生じる恐れのある電界集中を緩和し、トランジスタ430のスイッチング特性の劣化を抑えることができる。
具体的には、チャネル形成領域上に重なる絶縁層413の断面形状は、台形または三角形状とし、断面形状の下端部のテーパ角を60°以下、好ましくは45°以下、さらに好ましくは30°以下とする。このような角度範囲とすることで、高いゲート電圧がゲート電極層401に印加される場合、ドレイン電極層405bの端部近傍に生じる恐れのある電界集中を緩和することができる。
また、チャネル形成領域上に重なる絶縁層413の膜厚は、0.3μm以下、好ましくは5nm以上0.1μm以下とする。このような膜厚範囲とすることで、電界強度のピークを小さくできる、或いは電界集中が分散されて電界の集中する箇所が複数となり、結果的にドレイン電極層405bの端部近傍に生じる恐れのある電界集中を緩和することができる。
以下、トランジスタ430を有する半導体装置の作製方法の一例を示す。
絶縁表面を有するガラス基板400上に導電膜を形成し、該導電膜をエッチングして、ゲート電極層401を形成する。本実施の形態では、スパッタリング法により膜厚100nmのタングステン膜を形成する。
次に、ゲート電極層401を覆うように第1のゲート絶縁膜436を設ける。
第1のゲート絶縁膜436には、プラズマCVD法又はスパッタリング法等により形成する窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。第1のゲート絶縁膜436は単層構造でも積層構造でもよい。
なお、ガラス基板400からの不純物拡散を防止するための第1のゲート絶縁膜436として、チタン(Ti)、モリブデン(Mo)、タングステン(W)、ハフニウム(Hf)、タンタル(Ta)、ランタン(La)、ジルコニウム(Zr)、ニッケル(Ni)、マグネシウム(Mg)、バリウム(Ba)、又はアルミニウム(Al)の金属元素のいずれかから選択される一以上を含む金属酸化物絶縁膜(例えば、酸化アルミニウム膜、酸化窒化アルミニウム膜、酸化ハフニウム膜、酸化マグネシウム膜、酸化ジルコニウム膜、酸化ランタン膜、酸化バリウム膜)、又は上述した金属元素を成分とする金属窒化物絶縁膜(窒化アルミニウム膜、窒化酸化アルミニウム膜)を用いることができる。また、第1のゲート絶縁膜436には、酸化ガリウム膜、In−Zr−Zn系酸化物膜、In−Fe−Zn系酸化物膜、In−Ce−Zn系酸化物膜なども用いることができる。
本実施の形態では第1のゲート絶縁膜436としてプラズマCVD法を用いて形成する膜厚30nmの窒化シリコン膜を用いる。
第1のゲート絶縁膜436によりゲート電極層401が覆われているため、ゲート電極層401を形成するエッチング工程においてゲート電極層401表面にガラス基板400に含まれる第1の金属元素が付着していても、第2のゲート絶縁膜402への拡散を防止することができる。
第1のゲート絶縁膜436上に第2のゲート絶縁膜402を形成する。本実施の形態では、プラズマCVD法により膜厚300nmの酸化窒化シリコン膜を形成する。
第2のゲート絶縁膜402上に酸化物半導体膜403を形成する。本実施の形態において、酸化物半導体膜403として、AC電源装置を有するスパッタリング装置を用いたスパッタリング法を用い、膜厚35nmのIn−Ga−Zn系酸化物膜(IGZO膜)を成膜する。本実施の形態において、In:Ga:Zn=1:1:1(=1/3:1/3:1/3)の原子比のIn−Ga−Zn系酸化物ターゲットを用いる。なお、成膜条件は、酸素及びアルゴン雰囲気下(酸素流量比率50%)、圧力0.6Pa、電源電力5kW、基板温度170℃とする。この成膜条件での成膜速度は、16nm/minである。
酸化物半導体膜403に、過剰な水素(水や水酸基を含む)を除去(脱水化または脱水素化)するための加熱処理を行ってもよい。本実施の形態では、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導体膜403に対して窒素雰囲気下450℃において1時間、さらに窒素及び酸素雰囲気下450℃において1時間の加熱処理を行う。
次にゲート電極層401と重畳する酸化物半導体膜403のチャネル形成領域上に絶縁層413を形成する。
絶縁層413はプラズマCVD法、スパッタリング法により成膜した絶縁膜をエッチングにより加工して形成することができる。絶縁層413として、代表的には酸化シリコン膜、酸化窒化シリコン膜、酸化アルミニウム膜、酸化窒化アルミニウム膜、酸化ハフニウム膜、又は酸化ガリウム膜、窒化シリコン膜、窒化アルミニウム膜、窒化酸化シリコン膜、窒化酸化アルミニウム膜などの無機絶縁膜の単層又は積層を用いることができる。
酸化物半導体膜403と接する絶縁層413(絶縁層413が積層構造であった場合、酸化物半導体膜403と接する膜)を、酸素を多く含む状態とすると、酸化物半導体膜403へ酸素を供給する供給源として好適に機能させることができる。
本実施の形態では、絶縁層413として、スパッタリング法により膜厚200nmの酸化シリコン膜を形成する。酸化シリコン膜を選択的にエッチングして、断面形状が台形または三角形状であり、断面形状の下端部のテーパ角が60°以下、好ましくは45°以下、さらに好ましくは30°以下の絶縁層413を形成する。なお、絶縁層413の平面形状は矩形である。なお、本実施の形態では、フォトリソグラフィ工程により酸化シリコン膜上にレジストマスクを形成し、選択的にエッチングを行って絶縁層413の下端部のテーパ角を約30°とする。
絶縁層413の形成後、加熱処理を行ってもよい。本実施の形態では、窒素雰囲気下300℃で1時間加熱処理を行う。
次いで、ゲート電極層401、第1のゲート絶縁膜436、第2のゲート絶縁膜402、酸化物半導体膜403、及び絶縁層413上に、ソース電極層及びドレイン電極層となる導電膜を形成する。
本実施の形態では、導電膜としてスパッタリング法により形成する膜厚100nmのチタン膜、膜厚400nmのアルミニウム膜、膜厚100nmのチタン膜の積層の導電膜を用いる。導電膜のエッチングは、ドライエッチング法により、チタン膜、アルミニウム膜、チタン膜の積層をエッチングして、ソース電極層405a、ドレイン電極層405bを形成する。
本実施の形態では、第1のエッチング条件でチタン膜とアルミニウム膜の2層をエッチングした後、第2のエッチング条件で残りのチタン膜単層を除去する。なお、第1のエッチング条件は、エッチングガス(BCl:Cl=750sccm:150sccm)を用い、バイアス電力を1500Wとし、ICP電源電力を0Wとし、圧力を2.0Paとする。第2のエッチング条件は、エッチングガス(BCl:Cl=700sccm:100sccm)を用い、バイアス電力を750Wとし、ICP電源電力を0Wとし、圧力を2.0Paとする。
以上の工程で、本実施の形態のトランジスタ430が作製される。
ソース電極層405a、ドレイン電極層405b上に絶縁膜を形成してもよい。
絶縁膜は、絶縁層413と同様な材料及び方法を用いて形成することができる。例えば、CVD法により形成した酸化窒化シリコン膜を400nm形成する。また、絶縁膜の形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下300℃で1時間加熱処理を行う。
また、トランジスタ430起因の表面凹凸を低減するために平坦化絶縁膜を形成してもよい。
例えば、絶縁膜上に平坦化絶縁膜として、膜厚1500nmのアクリル樹脂膜を形成すればよい。アクリル樹脂膜は塗布法によりトランジスタ430上にアクリル樹脂を塗布後、焼成(例えば窒素雰囲気下250℃1時間)して形成することができる。
平坦化絶縁膜を形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下250℃で1時間加熱処理を行う。
以上のように、ガラス基板400と第2のゲート絶縁膜402及び酸化物半導体膜403とは、第1のゲート絶縁膜436により遮断されているため、ガラス基板400に含まれる第1の金属元素の第2のゲート絶縁膜402及び酸化物半導体膜403への拡散を防止することができる。
トランジスタ430の電気的特性の低下や変動を招く要因となるガラス基板400に含まれる第1の金属元素の拡散を防止することができるため、トランジスタ430に安定した電気的特性を付与することが可能となる。
従って、酸化物半導体膜403を用いた安定した電気的特性を有するトランジスタ430を含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく作製し、高生産化を達成することができる。
(実施の形態3)
本実施の形態では、半導体装置及び半導体装置の作製方法の他の一形態を、図4を用いて説明する。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程は、上記実施の形態と同様に行うことができ、繰り返しの説明は省略する。また同じ箇所の詳細な説明は省略する。
図4(A)及び(B)に示すトランジスタ420は、チャネル保護型(チャネルストップ型ともいう)と呼ばれるボトムゲート構造の一つであり逆スタガ型トランジスタともいうトランジスタの一例である。図4(A)は平面図であり、図4(A)中の一点鎖線X2−Y2で切断した断面が図4(B)に相当する。
トランジスタ420のチャネル長方向の断面図である図4(B)に示すように、トランジスタ420を含む半導体装置は、ガラス基板400上に、ゲート電極層401と、ゲート電極層401を覆うように第1のゲート絶縁膜436が設けられ、第1のゲート絶縁膜436上に第2のゲート絶縁膜402、酸化物半導体膜403、絶縁層423、ソース電極層405a、ドレイン電極層405bを有する。
絶縁層423は、酸化物半導体膜403に達し、かつソース電極層405a又はドレイン電極層405bが内壁を覆うように設けられた開口425a、425bを有している。従って、酸化物半導体膜403の周縁部は、絶縁層423で覆われており、層間絶縁膜としても機能している。ゲート配線とソース配線の交差部において、第2のゲート絶縁膜402だけでなく、絶縁層423も層間絶縁膜として配置することで寄生容量を低減できる。
トランジスタ420において、酸化物半導体膜403は、絶縁層423、ソース電極層405a、及びドレイン電極層405bに覆われる構成となっている。
絶縁層423はプラズマCVD法、スパッタリング法により成膜した絶縁膜をエッチングにより加工して形成することができる。また、絶縁層423の開口425a、425bの内壁は、テーパ形状を有している。
絶縁層423は、少なくともゲート電極層401と重畳する酸化物半導体膜403のチャネル形成領域上を含めた酸化物半導体膜403上に設けられており、一部がチャネル保護膜として機能する。
ゲート電極層401と酸化物半導体膜403との間に、少なくとも第1のゲート絶縁膜436と第2のゲート絶縁膜402を設ける。ゲート電極層401側に設けられる第1のゲート絶縁膜436と、酸化物半導体膜403側に設けられる第2のゲート絶縁膜402との組成を異ならせる。そして、第1のゲート絶縁膜436と第2のゲート絶縁膜402との界面におけるガラス基板400中に含まれる第1の金属元素の濃度を、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とする。
第1のゲート絶縁膜436には、薄膜の窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。第1のゲート絶縁膜436は単層構造でも積層構造でもよい。第1のゲート絶縁膜436の膜厚は薄く、30nm以上50nm以下とすることができる。
なお、ガラス基板400からの不純物拡散を防止するための第1のゲート絶縁膜436として、チタン(Ti)、モリブデン(Mo)、タングステン(W)、ハフニウム(Hf)、タンタル(Ta)、ランタン(La)、ジルコニウム(Zr)、ニッケル(Ni)、マグネシウム(Mg)、バリウム(Ba)、又はアルミニウム(Al)の金属元素のいずれかから選択される一以上を含む金属酸化物絶縁膜(例えば、酸化アルミニウム膜、酸化窒化アルミニウム膜、酸化ハフニウム膜、酸化マグネシウム膜、酸化ジルコニウム膜、酸化ランタン膜、酸化バリウム膜)、又は上述した金属元素を成分とする金属窒化物絶縁膜(窒化アルミニウム膜、窒化酸化アルミニウム膜)を用いることができる。また、第1のゲート絶縁膜436には、酸化ガリウム膜、In−Zr−Zn系酸化物膜、In−Fe−Zn系酸化物膜、In−Ce−Zn系酸化物膜なども用いることができる。
トランジスタ420の信頼性(特性の安定性)を損なわないように低減すべき金属元素としては、ナトリウム、アルミニウム、マグネシウム、カルシウム、ストロンチウム、バリウムであり、加えてガラス基板400に含まれる他の元素であるシリコンやホウ素も同等のレベルまで低減することが望ましい。
以上のように、ガラス基板400と第2のゲート絶縁膜402及び酸化物半導体膜403とは、第1のゲート絶縁膜436により遮断されているため、ガラス基板400に含まれる第1の金属元素の第2のゲート絶縁膜402及び酸化物半導体膜403への拡散を防止することができる。
トランジスタ420の電気的特性の低下や変動を招く要因となるガラス基板400に含まれる第1の金属元素の拡散を防止することができるため、トランジスタ420に安定した電気的特性を付与することが可能となる。
従って、酸化物半導体膜403を用いた安定した電気的特性を有するトランジスタ420を含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく作製し、高生産化を達成することができる。
(実施の形態4)
本実施の形態では、半導体装置及び半導体装置の作製方法の他の一形態を、図11を用いて説明する。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程は、上記実施の形態と同様に行うことができ、繰り返しの説明は省略する。また同じ箇所の詳細な説明は省略する。本実施の形態では、半導体装置の一例として酸化物半導体膜を有するトランジスタを示す。
トランジスタはチャネル形成領域が1つ形成されるシングルゲート構造でも、2つ形成されるダブルゲート構造もしくは3つ形成されるトリプルゲート構造であってもよい。また、チャネル形成領域の上下にゲート絶縁膜を介して配置された2つのゲート電極層を有する、デュアルゲート型でもよい。
図11に示すトランジスタ1440は、ボトムゲート構造の一つであり逆スタガ型トランジスタともいうトランジスタの一例である。図11(A)は平面図であり、図11(A)中の一点鎖線A−Bで切断した断面が図11(B)に相当する。
トランジスタ1440のチャネル長方向の断面図である図11(B)に示すように、トランジスタ1440を含む半導体装置は、ガラス基板400上に、保護絶縁膜450が設けられ、保護絶縁膜450上にゲート電極層401、ゲート絶縁膜452、酸化物半導体膜403、ソース電極層405a、ドレイン電極層405bを有する。また、トランジスタ1440を覆う絶縁膜407が設けられている。
ガラス基板400とゲート電極層401との間に保護絶縁膜450を設けることで、ゲート電極層401とゲート絶縁膜452との界面における、ガラス基板400中に含まれる第2の金属元素の濃度を、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とする。なお、上記ガラス基板400に含まれる第2の金属元素は、ゲート電極層401及びゲート絶縁膜452を主として構成する元素以外の元素であり、ガラス基板400から拡散される元素を指す。
上記ガラス基板400中に含まれる第2の金属元素の濃度は、二次イオン質量分析法(SIMS)で測定されるものである。
ガラス基板400に含まれる第2の金属元素としては次のようなものが例示される。例えば、ガラス基板400がソーダ石灰ガラスである場合には、ソーダ石灰ガラスの成分が酸化珪素(SiO)、炭酸ナトリウム(NaCO)、炭酸カルシウム((CaCO)であることから、金属元素としてナトリウムやカルシウムなどが対象の元素となる。また、ガラス基板400が液晶ディスプレイ等の表示パネルで用いられる、いわゆる無アルカリガラス(ソーダを用いないガラス)と呼ばれる部類のものであれば、その成分はSiO、Al、B、RO(Rは2価の金属元素であり、マグネシウム、カルシウム、ストロンチウム、バリウム)であり、金属元素としてアルミニウム、マグネシウム、カルシウム、ストロンチウム、バリウムが対象の元素となる。
いずれにしても、トランジスタの信頼性(特性の安定性)を損なわないように低減すべき金属元素としては、ナトリウム、アルミニウム、マグネシウム、カルシウム、ストロンチウム、バリウムであり、加えてガラス基板に含まれる他の元素であるシリコンやホウ素も同等のレベルまで低減することが望ましい。
保護絶縁膜450には、窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。保護絶縁膜450は単層構造でも積層構造でもよい。
なお、ガラス基板400からの不純物拡散を防止するための保護絶縁膜450として、チタン(Ti)、モリブデン(Mo)、タングステン(W)、ハフニウム(Hf)、タンタル(Ta)、ランタン(La)、ジルコニウム(Zr)、ニッケル(Ni)、マグネシウム(Mg)、バリウム(Ba)、又はアルミニウム(Al)の金属元素のいずれかから選択される一以上を含む金属酸化物絶縁膜(例えば、酸化アルミニウム膜、酸化窒化アルミニウム膜、酸化ハフニウム膜、酸化マグネシウム膜、酸化ジルコニウム膜、酸化ランタン膜、酸化バリウム膜)、又は上述した金属元素を成分とする金属窒化物絶縁膜(窒化アルミニウム膜、窒化酸化アルミニウム膜)を用いることができる。また、保護絶縁膜450には、酸化ガリウム膜、In−Zr−Zn系酸化物膜、In−Fe−Zn系酸化物膜、In−Ce−Zn系酸化物膜なども用いることができる。
保護絶縁膜450は金属窒化物絶縁膜、又は金属酸化物絶縁膜の他に、他の酸化物絶縁膜を積層してもよい。例えば、保護絶縁膜450としてガラス基板400側から窒化シリコン膜及び酸化窒化シリコン膜を積層する構成としてもよい。
ガラス基板400とトランジスタ1440とは、保護絶縁膜450により遮断されているため、ガラス基板400に含まれる第2の金属元素のトランジスタ1440への拡散を防止することができる。
また、保護絶縁膜450に窒化シリコン膜のような緻密な絶縁膜を設けると、トランジスタ1440へのガラス基板400に含まれるナトリウムなどの可動イオンの拡散も防止することができる。
トランジスタ1440の電気的特性の低下や変動を招く要因となるガラス基板に含まれる第2の金属元素の拡散を防止することができるため、トランジスタ1440に安定した電気的特性を付与することが可能となる。
これらの金属元素がゲート電極層の周辺に存在すると、ゲート絶縁膜又はゲート電極層とゲート絶縁膜の界面に欠陥を生成し、そこに電荷がトラップされることにより、トランジスタの電気的特性変動をもたらすことが考えられる。例えば、ゲート電極層周辺にプラスの電荷がトラップされるとトランジスタの電気的特性はノーマリオンの方向へ変動してしまうことが懸念される。また、ナトリウムのような可動イオンがゲート絶縁膜に含まれてしまうと、ゲート電極層にプラスのバイアスを印加した場合、プラス可動イオンがゲート絶縁膜と酸化物半導体膜の界面へ移動することになるため、トランジスタの電気的特性はノーマリオンの方向へ変動する原因となる。よって、トランジスタの電気的特性を安定化させるためには、このような悪影響を及ぼすと考えられる金属元素がガラス基板からゲート絶縁膜側に浸入してくることを防ぐことが有効である。
従って、酸化物半導体膜403を用いた安定した電気的特性を有するトランジスタ1440を含む信頼性の高い半導体装置を提供することができる。
図12(A)乃至(E)にトランジスタ1440を有する半導体装置の作製方法の一例を示す。
ガラス基板400に使用することができる基板に大きな制限はないが、少なくとも、後の熱処理に耐えうる程度の耐熱性を有していることが必要となる。例えば、バリウムホウケイ酸ガラスやアルミノホウケイ酸ガラスなどを用いることができる。
ガラス基板400を覆うように下地膜として保護絶縁膜450を設ける(図12(A)参照)。
保護絶縁膜450には、プラズマCVD法又はスパッタリング法等により形成する窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。保護絶縁膜450は単層構造でも積層構造でもよい。
本実施の形態では保護絶縁膜450としてプラズマCVD法を用いて形成する膜厚100nmの窒化シリコン膜、及び膜厚150nmの酸化シリコン膜の積層を用いる。
ガラス基板400、又はガラス基板400及び保護絶縁膜450に加熱処理を行ってもよい。例えば、高温のガスを用いて加熱処理を行うGRTA(Gas Rapid Thermal Anneal)装置により、650℃、1分〜5分間、加熱処理を行えばよい。なお、GRTAにおける高温のガスには、アルゴンなどの希ガス、または窒素のような、加熱処理によって被処理物と反応しない不活性気体が用いられる。また、電気炉により、500℃、30分〜1時間、加熱処理を行ってもよい。
次に保護絶縁膜450上に導電膜を形成し、該導電膜をエッチングして、ゲート電極層401を形成する(図12(B)参照)。導電膜のエッチングは、ドライエッチングでもウェットエッチングでもよく、両方を用いてもよい。
本実施の形態では、該導電膜としてスパッタリング法により膜厚100nmのタングステン膜を形成する。
保護絶縁膜450によりガラス基板400は覆われているため、ゲート電極層401を形成するエッチング工程においてもガラス基板400は露出しない。よってゲート電極層401表面へのガラス基板400に含まれる第2の金属元素の付着を防止することができる。
また、ゲート電極層401形成後に、ガラス基板400、保護絶縁膜450、及びゲート電極層401に加熱処理を行ってもよい。例えば、GRTA装置により、650℃、1分〜5分間、加熱処理を行えばよい。また、電気炉により、500℃、30分〜1時間、加熱処理を行ってもよい。
次いで、ゲート電極層401上にゲート絶縁膜452を形成する。
なお、ゲート絶縁膜452の被覆性を向上させるために、ゲート電極層401表面に平坦化処理を行ってもよい。特にゲート絶縁膜452として膜厚の薄い絶縁膜を用いる場合、ゲート電極層401表面の平坦性が良好であることが好ましい。
ゲート絶縁膜452の膜厚は、1nm以上20nm以下とし、スパッタリング法、MBE法、CVD法、パルスレーザ堆積法、ALD法等を適宜用いることができる。また、ゲート絶縁膜452は、スパッタリングターゲット表面に対し、概略垂直に複数の基板表面がセットされた状態で成膜を行うスパッタ装置を用いて成膜してもよい。
ゲート絶縁膜452の材料としては、酸化シリコン膜、酸化ガリウム膜、酸化アルミニウム膜、窒化シリコン膜、酸化窒化シリコン膜、酸化窒化アルミニウム膜、または窒化酸化シリコン膜を用いて形成することができる。
また、ゲート絶縁膜452の材料として酸化ハフニウム、酸化イットリウム、ハフニウムシリケート(HfSi(x>0、y>0))、窒素が添加されたハフニウムシリケート(HfSiO(x>0、y>0))、ハフニウムアルミネート(HfAl(x>0、y>0))、酸化ランタンなどのhigh−k材料を用いることでゲートリーク電流を低減できる。さらに、ゲート絶縁膜452は、単層構造としても良いし、積層構造としても良い。
ゲート絶縁膜452は、酸化物半導体膜403と接する部分において酸素を含むことが好ましい。特に、ゲート絶縁膜452は、膜中(バルク中)に少なくとも化学量論的組成を超える量の酸素が存在することが好ましく、例えば、ゲート絶縁膜452として、酸化シリコン膜を用いる場合には、SiO2+α(ただし、α>0)とする。
酸素の供給源となる酸素を多く(過剰に)含むゲート絶縁膜452を酸化物半導体膜403と接して設けることによって、該ゲート絶縁膜452から酸化物半導体膜403へ酸素を供給することができる。酸化物半導体膜403及びゲート絶縁膜452を少なくとも一部が接した状態で加熱処理を行うことによって酸化物半導体膜403への酸素の供給を行ってもよい。
酸化物半導体膜403へ酸素を供給することにより、膜中の酸素欠損を補填することができる。さらに、ゲート絶縁膜452は、作製するトランジスタのサイズやゲート絶縁膜452の段差被覆性を考慮して形成することが好ましい。
本実施の形態では、高密度プラズマCVD法により膜厚200nmの酸化窒化シリコン膜を形成する。
また、ゲート絶縁膜452形成後に、ガラス基板400、ゲート電極層401、及びゲート絶縁膜452に加熱処理を行ってもよい。例えば、GRTA装置により、650℃、1分〜5分間、加熱処理を行えばよい。また、電気炉により、500℃、30分〜1時間、加熱処理を行ってもよい。
次に、ゲート絶縁膜452上に酸化物半導体膜403を形成する(図12(C)参照)。
ゲート絶縁膜452において酸化物半導体膜403が接して形成される領域に、平坦化処理を行ってもよい。平坦化処理としては、特に限定されないが、研磨処理(例えば、化学的機械研磨法(Chemical Mechanical Polishing:CMP))、ドライエッチング処理、プラズマ処理を用いることができる。
平坦化処理として、研磨処理、ドライエッチング処理、プラズマ処理は複数回行ってもよく、それらを組み合わせて行ってもよい。また、組み合わせて行う場合、工程順も特に限定されず、ゲート絶縁膜452表面の凹凸状態に合わせて適宜設定すればよい。
なお、本実施の形態において、酸化物半導体膜403として、AC電源装置を有するスパッタリング装置を用いたスパッタリング法を用い、膜厚35nmのIn−Ga−Zn系酸化物膜(IGZO膜)を成膜する。本実施の形態において、In:Ga:Zn=1:1:1(=1/3:1/3:1/3)の原子比のIn−Ga−Zn系酸化物ターゲットを用いる。なお、成膜条件は、酸素及びアルゴン雰囲気下(酸素流量比率50%)、圧力0.6Pa、電源電力5kW、基板温度170℃とする。この成膜条件での成膜速度は、16nm/minである。
また、ゲート絶縁膜452を大気に解放せずにゲート絶縁膜452と酸化物半導体膜403を連続的に形成することが好ましい。ゲート絶縁膜452を大気に曝露せずにゲート絶縁膜452と酸化物半導体膜403を連続して形成すると、ゲート絶縁膜452表面に水素や水分などの不純物が吸着することを防止することができる。
酸化物半導体膜403は、膜状の酸化物半導体膜をフォトリソグラフィ工程により島状の酸化物半導体膜に加工して形成することができる。
また、酸化物半導体膜403に、過剰な水素(水や水酸基を含む)を除去(脱水化または脱水素化)するための加熱処理を行ってもよい。
本実施の形態では、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導体膜403に対して窒素雰囲気下450℃において1時間、さらに窒素及び酸素雰囲気下450℃において1時間の加熱処理を行う。
次いで、ゲート電極層401、ゲート絶縁膜452、及び酸化物半導体膜403上に、ソース電極層及びドレイン電極層(これと同じ層で形成される配線を含む)となる導電膜を形成する。
フォトリソグラフィ工程により導電膜上にレジストマスクを形成し、選択的にエッチングを行ってソース電極層405a、ドレイン電極層405bを形成する(図12(D)参照)。ソース電極層405a、ドレイン電極層405bを形成した後、レジストマスクを除去する。
本実施の形態では、導電膜としてスパッタリング法により形成する膜厚100nmのチタン膜、膜厚400nmのアルミニウム膜、膜厚100nmのチタン膜の積層を用いる。導電膜のエッチングは、ドライエッチング法により、チタン膜、アルミニウム膜、チタン膜の積層をエッチングして、ソース電極層405a、ドレイン電極層405bを形成する。
本実施の形態では、第1のエッチング条件でチタン膜とアルミニウム膜の2層をエッチングした後、第2のエッチング条件で残りのチタン膜単層を除去する。なお、第1のエッチング条件は、エッチングガス(BCl:Cl=750sccm:150sccm)を用い、バイアス電力を1500Wとし、ICP電源電力を0Wとし、圧力を2.0Paとする。第2のエッチング条件は、エッチングガス(BCl:Cl=700sccm:100sccm)を用い、バイアス電力を750Wとし、ICP電源電力を0Wとし、圧力を2.0Paとする。
以上の工程で、本実施の形態のトランジスタ1440が作製される。
本実施の形態では、ソース電極層405a、ドレイン電極層405b上に、酸化物半導体膜403と接して、絶縁膜407を形成する(図12(E)参照)。
本実施の形態では、絶縁膜407として膜厚300nmの酸化シリコン膜を、スパッタリング法を用いて成膜する。
次に酸化物半導体膜403に、一部(チャネル形成領域)が絶縁膜407と接した状態で加熱工程を行う。
この加熱工程は脱水化又は脱水素化処理を行う加熱工程と同様の加熱方法及び加熱装置を用いることができる。
また、酸化物半導体膜403と酸素を含む絶縁膜407とを接した状態で加熱工程を行うため、不純物の排除工程によって同時に減少してしまう酸化物半導体膜403を構成する主成分材料の一つである酸素を、酸素を含む絶縁膜407より酸化物半導体膜403へ供給することができる。
また、さらに絶縁膜407上に緻密性の高い無機絶縁膜を設けてもよい。例えば、絶縁膜407上にスパッタリング法により酸化アルミニウム膜を形成する。
また、トランジスタ1440起因の表面凹凸を低減するために平坦化絶縁膜を形成してもよい。
例えば、平坦化絶縁膜として、膜厚1500nmのアクリル樹脂膜を形成すればよい。アクリル樹脂膜は塗布法によりトランジスタ1440上にアクリル樹脂を塗布後、焼成(例えば窒素雰囲気下250℃1時間)して形成することができる。
平坦化絶縁膜を形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下250℃で1時間加熱処理を行う。
このように、トランジスタ1440形成後、加熱処理を行ってもよい。また、加熱処理は複数回行ってもよい。
ガラス基板400とトランジスタ1440とは、保護絶縁膜450により遮断されているため、ガラス基板400に含まれる第2の金属元素のトランジスタ1440への拡散を防止することができる。
トランジスタ1440の電気的特性の低下や変動を招く要因となるガラス基板400に含まれる第2の金属元素の拡散を防止することができるため、トランジスタ1440に安定した電気的特性を付与することが可能となる。
従って、酸化物半導体膜403を用いた安定した電気的特性を有するトランジスタ1440を含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく作製し、高生産化を達成することができる。
(実施の形態5)
本実施の形態では、半導体装置及び半導体装置の作製方法の他の一形態を、図13を用いて説明する。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程は、上記実施の形態と同様に行うことができ、繰り返しの説明は省略する。また同じ箇所の詳細な説明は省略する。
図13(A)及び図13(B)に示すトランジスタ1430は、チャネル保護型(チャネルストップ型ともいう)と呼ばれるボトムゲート構造の一つであり逆スタガ型トランジスタともいうトランジスタの一例である。図13(A)は平面図であり、図13(A)中の一点鎖線C1−D1で切断した断面が図13(B)に相当する。
トランジスタ1430のチャネル長方向の断面図である図13(B)に示すように、トランジスタ1430を含む半導体装置は、保護絶縁膜450が設けられたガラス基板400上に、ゲート電極層401、ゲート絶縁膜452、酸化物半導体膜403、絶縁層413、ソース電極層405a、ドレイン電極層405bを有する。また、絶縁層413は酸化物半導体膜403に接する。
ガラス基板400とゲート電極層401との間に保護絶縁膜450を設けることで、ゲート電極層401とゲート絶縁膜452との界面における、ガラス基板400中に含まれる第2の金属元素の濃度を、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とする。
保護絶縁膜450には、窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。保護絶縁膜450は単層構造でも積層構造でもよい。
なお、ガラス基板400からの不純物拡散を防止するための保護絶縁膜450として、チタン(Ti)、モリブデン(Mo)、タングステン(W)、ハフニウム(Hf)、タンタル(Ta)、ランタン(La)、ジルコニウム(Zr)、ニッケル(Ni)、マグネシウム(Mg)、バリウム(Ba)、又はアルミニウム(Al)の金属元素のいずれかから選択される一以上を含む金属酸化物絶縁膜(例えば、酸化アルミニウム膜、酸化窒化アルミニウム膜、酸化ハフニウム膜、酸化マグネシウム膜、酸化ジルコニウム膜、酸化ランタン膜、酸化バリウム膜)、又は上述した金属元素を成分とする金属窒化物絶縁膜(窒化アルミニウム膜、窒化酸化アルミニウム膜)を用いることができる。また、保護絶縁膜450には、酸化ガリウム膜、In−Zr−Zn系酸化物膜、In−Fe−Zn系酸化物膜、In−Ce−Zn系酸化物膜なども用いることができる。
保護絶縁膜450は金属窒化物絶縁膜、又は金属酸化物絶縁膜の他に、他の酸化物絶縁膜を積層してもよい。例えば、保護絶縁膜450としてガラス基板400側から窒化シリコン膜及び酸化窒化シリコン膜を積層する構成としてもよい。
トランジスタ1430の信頼性(特性の安定性)を損なわないように低減すべき金属元素としては、ナトリウム、アルミニウム、マグネシウム、カルシウム、ストロンチウム、バリウムであり、加えてガラス基板400に含まれる他の元素であるシリコンやホウ素も同等のレベルまで低減することが望ましい。
酸化物半導体膜403に接する絶縁層413は、ゲート電極層401と重畳する酸化物半導体膜403のチャネル形成領域上に設けられており、チャネル保護膜として機能する。
以下、トランジスタ1430を有する半導体装置の作製方法の一例を示す。
絶縁表面を有するガラス基板400上に保護絶縁膜450を形成する。本実施の形態では保護絶縁膜450としてプラズマCVD法を用いて形成する膜厚100nmの窒化シリコン膜及び膜厚150nmの酸化シリコン膜の積層を用いる。
保護絶縁膜450上に導電膜を形成し、該導電膜をエッチングして、ゲート電極層401を形成する。本実施の形態では、スパッタリング法により膜厚100nmのタングステン膜を形成する。
ゲート電極層401上にゲート絶縁膜452を形成する。本実施の形態では、高密度プラズマCVD法により膜厚200nmの酸化窒化シリコン膜を形成する。
ゲート絶縁膜452上に酸化物半導体膜403を形成する。本実施の形態において、酸化物半導体膜403として、AC電源装置を有するスパッタリング装置を用いたスパッタリング法を用い、膜厚35nmのIn−Ga−Zn系酸化物膜(IGZO膜)を成膜する。本実施の形態において、In:Ga:Zn=1:1:1(=1/3:1/3:1/3)の原子比のIn−Ga−Zn系酸化物ターゲットを用いる。なお、成膜条件は、酸素及びアルゴン雰囲気下(酸素流量比率50%)、圧力0.6Pa、電源電力5kW、基板温度170℃とする。この成膜条件での成膜速度は、16nm/minである。
酸化物半導体膜403に、過剰な水素(水や水酸基を含む)を除去(脱水化または脱水素化)するための加熱処理を行ってもよい。本実施の形態では、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導体膜403に対して窒素雰囲気下450℃において1時間、さらに窒素及び酸素雰囲気下450℃において1時間の加熱処理を行う。
次にゲート電極層401と重畳する酸化物半導体膜403のチャネル形成領域上に絶縁層413を形成する。
本実施の形態では、絶縁層413として、スパッタリング法により形成する膜厚200nmの酸化シリコン膜を形成する。酸化シリコン膜を選択的にエッチングして、断面形状が台形または三角形状であり、断面形状の下端部のテーパ角が60°以下、好ましくは45°以下、さらに好ましくは30°以下の絶縁層413を形成する。なお、絶縁層413の平面形状は矩形である。なお、本実施の形態では、フォトリソグラフィ工程により酸化シリコン膜上にレジストマスクを形成し、選択的にエッチングを行って絶縁層413の下端部のテーパ角を約30°とする。
絶縁層413の形成後、加熱処理を行ってもよい。本実施の形態では、窒素雰囲気下300℃で1時間加熱処理を行う。
次いで、ゲート電極層401、ゲート絶縁膜452、酸化物半導体膜403、及び絶縁層413上に、ソース電極層及びドレイン電極層となる導電膜を形成する。
本実施の形態では、導電膜としてスパッタリング法により膜厚100nmのチタン膜、膜厚400nmのアルミニウム膜、膜厚100nmのチタン膜の積層の導電膜を用いる。導電膜のエッチングは、ドライエッチング法により、チタン膜、アルミニウム膜、チタン膜の積層をエッチングして、ソース電極層405a、ドレイン電極層405bを形成する。
本実施の形態では、第1のエッチング条件でチタン膜とアルミニウム膜の2層をエッチングした後、第2のエッチング条件で残りのチタン膜単層を除去する。なお、第1のエッチング条件は、エッチングガス(BCl:Cl=750sccm:150sccm)を用い、バイアス電力を1500Wとし、ICP電源電力を0Wとし、圧力を2.0Paとする。第2のエッチング条件は、エッチングガス(BCl:Cl=700sccm:100sccm)を用い、バイアス電力を750Wとし、ICP電源電力を0Wとし、圧力を2.0Paとする。
以上の工程で、本実施の形態のトランジスタ1430が作製される。
ソース電極層405a、ドレイン電極層405b上に絶縁膜を形成してもよい。
絶縁膜は、絶縁層413と同様な材料及び方法を用いて形成することができる。例えば、CVD法により形成した酸化窒化シリコン膜を400nm形成する。また、絶縁膜の形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下300℃で1時間加熱処理を行う。
また、トランジスタ1430起因の表面凹凸を低減するために平坦化絶縁膜を形成してもよい。
例えば、絶縁膜上に平坦化絶縁膜として、膜厚1500nmのアクリル樹脂膜を形成すればよい。アクリル樹脂膜は塗布法によりトランジスタ1430上にアクリル樹脂を塗布後、焼成(例えば窒素雰囲気下250℃1時間)して形成することができる。
平坦化絶縁膜を形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下250℃で1時間加熱処理を行う。
以上のように、ガラス基板400とトランジスタ1430とは、保護絶縁膜450により遮断されているため、ガラス基板400に含まれる第2の金属元素のトランジスタ1430への拡散を防止することができる。
トランジスタ1430の電気的特性の低下や変動を招く要因となるガラス基板に含まれる第2の金属元素の拡散を防止することができるため、トランジスタ1430に安定した電気的特性を付与することが可能となる。
従って、酸化物半導体膜403を用いた安定した電気的特性を有するトランジスタ1430を含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく作製し、高生産化を達成することができる。
(実施の形態6)
本実施の形態では、半導体装置及び半導体装置の作製方法の他の一形態を、図14を用いて説明する。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程は、上記実施の形態と同様に行うことができ、繰り返しの説明は省略する。また同じ箇所の詳細な説明は省略する。
図14(A)及び(B)に示すトランジスタ1420は、チャネル保護型(チャネルストップ型ともいう)と呼ばれるボトムゲート構造の一つであり逆スタガ型トランジスタともいうトランジスタの一例である。図14(A)は平面図であり、図14(A)中の一点鎖線C2−D2で切断した断面が図14(B)に相当する。
トランジスタ1420のチャネル長方向の断面図である図14(B)に示すように、トランジスタ1420を含む半導体装置は、保護絶縁膜450が設けられたガラス基板400上に、ゲート電極層401、ゲート絶縁膜452、酸化物半導体膜403、絶縁層423、ソース電極層405a、ドレイン電極層405bを有する。
絶縁層423は、少なくともゲート電極層401と重畳する酸化物半導体膜403のチャネル形成領域上を含めた酸化物半導体膜403上に設けられており、チャネル保護膜として機能する。さらに、絶縁層423は、酸化物半導体膜403に達し、かつソース電極層405a又はドレイン電極層405bが内壁を覆うように設けられた開口425a、425bを有している。従って、酸化物半導体膜403の周縁部は、絶縁層423で覆われており、層間絶縁膜としても機能している。ゲート配線とソース配線の交差部において、ゲート絶縁膜452だけでなく、絶縁層423も層間絶縁膜として配置することで寄生容量を低減できる。
トランジスタ1420において、酸化物半導体膜403は、絶縁層423、ソース電極層405a、及びドレイン電極層405bに覆われる構成となっている。
絶縁層423はプラズマCVD法、スパッタリング法により成膜した絶縁膜をエッチングにより加工して形成することができる。また、絶縁層423の開口425a、425bの内壁は、テーパ形状を有している。
絶縁層423は、少なくともゲート電極層401と重畳する酸化物半導体膜403のチャネル形成領域上を含めた酸化物半導体膜403上に設けられており、一部がチャネル保護膜として機能する。
ガラス基板400とゲート電極層401との間に保護絶縁膜450を設けることで、ゲート電極層401とゲート絶縁膜452との界面における、ガラス基板400中に含まれる第2の金属元素の濃度を、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とする。
保護絶縁膜450には、窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。保護絶縁膜450は単層構造でも積層構造でもよい。
なお、ガラス基板400からの不純物拡散を防止するための保護絶縁膜450として、チタン(Ti)、モリブデン(Mo)、タングステン(W)、ハフニウム(Hf)、タンタル(Ta)、ランタン(La)、ジルコニウム(Zr)、ニッケル(Ni)、マグネシウム(Mg)、バリウム(Ba)、又はアルミニウム(Al)の金属元素のいずれかから選択される一以上を含む金属酸化物絶縁膜(例えば、酸化アルミニウム膜、酸化窒化アルミニウム膜、酸化ハフニウム膜、酸化マグネシウム膜、酸化ジルコニウム膜、酸化ランタン膜、酸化バリウム膜)、又は上述した金属元素を成分とする金属窒化物絶縁膜(窒化アルミニウム膜、窒化酸化アルミニウム膜)を用いることができる。また、保護絶縁膜450には、酸化ガリウム膜、In−Zr−Zn系酸化物膜、In−Fe−Zn系酸化物膜、In−Ce−Zn系酸化物膜なども用いることができる。
保護絶縁膜450は金属窒化物絶縁膜、又は金属酸化物絶縁膜の他に、他の酸化物絶縁膜を積層してもよい。例えば、保護絶縁膜450としてガラス基板400側から窒化シリコン膜及び酸化窒化シリコン膜を積層する構成としてもよい。
トランジスタ1420の信頼性(特性の安定性)を損なわないように低減すべき金属元素としては、ナトリウム、アルミニウム、マグネシウム、カルシウム、ストロンチウム、バリウムであり、加えてガラス基板400に含まれる他の元素であるシリコンやホウ素も同等のレベルまで低減することが望ましい。
以上のように、ガラス基板400とトランジスタ1420とは、保護絶縁膜450により遮断されているため、ガラス基板400に含まれる第2の金属元素のトランジスタ1420への拡散を防止することができる。
トランジスタ1420の電気的特性の低下や変動を招く要因となるガラス基板に含まれる第2の金属元素の拡散を防止することができるため、トランジスタ1420に安定した電気的特性を付与することが可能となる。
従って、酸化物半導体膜403を用いた安定した電気的特性を有するトランジスタ1420を含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく作製し、高生産化を達成することができる。
(実施の形態7)
実施の形態1乃至6のいずれかに示したトランジスタを用いて表示機能を有する半導体装置(表示装置ともいう)を作製することができる。また、トランジスタを含む駆動回路の一部又は全体を、画素部と同じ基板上に一体形成し、システムオンパネルを形成することができる。
図5(A)において、ガラス基板4001上に設けられた画素部4002を囲むようにして、シール材4005が設けられ、基板4006によって封止されている。図5(A)においては、ガラス基板4001上のシール材4005によって囲まれている領域とは異なる領域に、ICチップ、又は別途用意された基板上に単結晶半導体膜又は多結晶半導体膜で形成された走査線駆動回路4004、信号線駆動回路4003が実装されている。また別途形成された信号線駆動回路4003と、走査線駆動回路4004又は画素部4002に与えられる各種信号及び電位は、FPC(Flexible printed circuit)4018a、4018bから供給されている。
図5(B)、及び図5(C)において、ガラス基板4001上に設けられた画素部4002と、走査線駆動回路4004とを囲むようにして、シール材4005が設けられている。また画素部4002と、走査線駆動回路4004の上に基板4006が設けられている。よって画素部4002と、走査線駆動回路4004とは、ガラス基板4001とシール材4005と基板4006とによって、表示素子と共に封止されている。図5(B)、及び(C)においては、ガラス基板4001上のシール材4005によって囲まれている領域とは異なる領域に、ICチップ、又は別途用意された基板上に単結晶半導体膜又は多結晶半導体膜で形成された信号線駆動回路4003が実装されている。図5(B)、及び図5(C)においては、別途形成された信号線駆動回路4003と、走査線駆動回路4004又は画素部4002に与えられる各種信号及び電位は、FPC4018から供給されている。
また図5(B)、及び図5(C)においては、信号線駆動回路4003を別途形成し、ガラス基板4001に実装している例を示しているが、この構成に限定されない。走査線駆動回路を別途形成して実装してもよいし、信号線駆動回路の一部又は走査線駆動回路の一部のみを別途形成して実装してもよい。
なお、別途形成した駆動回路の接続方法は、特に限定されるものではなく、COG(Chip On Glass)方法、ワイヤボンディング方法、或いはTAB(Tape Automated Bonding)方法などを用いることができる。図5(A)は、COG方法により信号線駆動回路4003、走査線駆動回路4004を実装する例であり、図5(B)は、COG方法により信号線駆動回路4003を実装する例であり、図5(C)は、TAB方法により信号線駆動回路4003を実装する例である。
また、表示装置は、表示素子が封止された状態にあるパネルと、該パネルにコントローラを含むIC等を実装した状態にあるモジュールとを含む。
なお、本明細書中における表示装置とは、画像表示デバイス、表示デバイス、もしくは光源(照明装置含む)を指す。また、コネクター、例えばFPCもしくはTABテープもしくはTCPが取り付けられたモジュール、TABテープやTCPの先にプリント配線板が設けられたモジュール、又は表示素子にCOG方式によりIC(集積回路)が直接実装されたモジュールも全て表示装置に含むものとする。
またガラス基板上に設けられた画素部及び走査線駆動回路は、トランジスタを複数有しており、実施の形態1乃至6のいずれかに示したに示したトランジスタを適用することができる。
表示装置に設けられる表示素子としては液晶素子(液晶表示素子ともいう)、発光素子(発光表示素子ともいう)、を用いることができる。発光素子は、電流又は電圧によって輝度が制御される素子をその範疇に含んでおり、具体的には無機EL(Electro Luminescence)、有機EL等が含まれる。また、電子インクなど、電気的作用によりコントラストが変化する表示媒体も適用することができる。
また、半導体装置の一形態について、図7及び図16を用いて説明する。図7及び図16は、図5(B)のM−Nにおける断面図に相当する。
図7及び図16で示すように、半導体装置は接続端子電極4015及び端子電極4016を有しており、接続端子電極4015及び端子電極4016はFPC4018が有する端子と異方性導電膜4019を介して、電気的に接続されている。
接続端子電極4015は、第1の電極層4030と同じ導電膜から形成され、端子電極4016は、トランジスタ4010、4011、4040、4041のソース電極層及びドレイン電極層と同じ導電膜で形成されている。
またガラス基板4001上に設けられた画素部4002と、走査線駆動回路4004は、トランジスタを複数有しており、図7及び図16では、画素部4002に含まれるトランジスタ4010、又はトランジスタ4040と、走査線駆動回路4004に含まれるトランジスタ4011、又はトランジスタ4041とを例示している。図7(A)及び図16(A)では、トランジスタ4010、4011、又はトランジスタ4040、4041上には絶縁膜4020が設けられ、図7(B)及び図16(B)では、さらに、絶縁膜4021が設けられている。
トランジスタ4010、4011、4040、4041としては、実施の形態1乃至6のいずれかに示したトランジスタを適用することができる。本実施の形態では、トランジスタ4010、4011には実施の形態2で示したトランジスタ430と同様な構造を有するトランジスタを適用し、トランジスタ4040、4041には実施の形態5で示したトランジスタ1430と同様な構造を有するトランジスタを適用する例を示す。トランジスタ4010、4011、4040、4041は、酸化物半導体膜上にチャネル保護膜として機能する絶縁層が設けられた、ボトムゲート構造のスタガ型トランジスタである。
トランジスタ4010、4011のゲート電極層は、第1のゲート絶縁膜4023によって覆われており、トランジスタ4010、4011の第2のゲート絶縁膜及び酸化物半導体膜はガラス基板4001に含まれる第1の金属元素による汚染から保護されている。よって、トランジスタ4010、4011の第1のゲート絶縁膜4023と第2のゲート絶縁膜との界面における、ガラス基板4001中に含まれる第1の金属元素の濃度は、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とすることができる。
第1のゲート絶縁膜4023には、薄膜の窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。第1のゲート絶縁膜4023の膜厚は薄く、30nm以上50nm以下とすることができる。第1のゲート絶縁膜4023は単層構造でも積層構造でもよい。本実施の形態では、第1のゲート絶縁膜4023として窒化シリコン膜を用いる。
図16に示す半導体装置においては、ガラス基板4001とトランジスタ4040、4041との間に保護絶縁膜4053が設けられている。保護絶縁膜4053は下地膜として機能する絶縁膜である。保護絶縁膜4053には、窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。保護絶縁膜4053は単層構造でも積層構造でもよい。本実施の形態では、保護絶縁膜4053として窒化シリコン膜を用いる。
トランジスタ4040、4041は、保護絶縁膜4053によって覆われたガラス基板4001上に設けられており、ガラス基板4001に含まれる第2の金属元素による汚染から保護されている。よって、トランジスタ4040、4041のゲート電極層とゲート絶縁膜との界面における、ガラス基板4001中に含まれる第2の金属元素の濃度は、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とすることができる。
従って、図7及び図16で示す本実施の形態の酸化物半導体膜を用いた安定した電気的特性を有するトランジスタ4010、4011、又はトランジスタ4040、4041を含む半導体装置として信頼性の高い半導体装置を提供することができる。また、そのような信頼性の高い半導体装置を歩留まりよく作製し、高生産化を達成することができる。
また、駆動回路用のトランジスタ4011、4041の酸化物半導体膜のチャネル形成領域と重なる位置にさらに導電層を設けてもよい。導電層を酸化物半導体膜のチャネル形成領域と重なる位置に設けることによって、バイアス−熱ストレス試験(BT試験)前後におけるトランジスタ4011、4041のしきい値電圧の変化量をさらに低減することができる。また、導電層は、電位がトランジスタ4011、4041のゲート電極層と同じでもよいし、異なっていても良く、第2のゲート電極層として機能させることもできる。また、導電層の電位がGND、0V、或いはフローティング状態であってもよい。
また、該導電層は外部の電場を遮蔽する、すなわち外部の電場が内部(トランジスタを含む回路部)に作用しないようにする機能(特に静電気に対する静電遮蔽機能)も有する。導電層の遮蔽機能により、静電気などの外部の電場の影響によりトランジスタの電気的な特性が変動することを防止することができる。
画素部4002に設けられたトランジスタ4010、4040は表示素子と電気的に接続し、表示パネルを構成する。表示素子は表示を行うことができれば特に限定されず、様々な表示素子を用いることができる。
図7(A)及び図16(A)に表示素子として液晶素子を用いた液晶表示装置の例を示す。図7(A)及び図16(A)において、表示素子である液晶素子4013は、第1の電極層4030、第2の電極層4031、及び液晶組成物4008を含む。なお、液晶組成物4008を挟持するように配向膜として機能する絶縁膜4032、4033が設けられている。第2の電極層4031は基板4006側に設けられ、第1の電極層4030と第2の電極層4031とは液晶組成物4008を介して積層する構成となっている。
またスペーサ4035は絶縁膜を選択的にエッチングすることで得られる柱状のスペーサであり、液晶組成物4008の厚さ(セルギャップ)を制御するために設けられている。なお球状のスペーサを用いていてもよい。
表示素子として、液晶素子を用いる場合、サーモトロピック液晶、低分子液晶、高分子液晶、高分子分散型液晶、強誘電性液晶、反強誘電性液晶等を用いることができる。これらの液晶材料(液晶組成物)は、条件により、コレステリック相、スメクチック相、キュービック相、カイラルネマチック相、等方相等を示す。
また、液晶組成物4008に、配向膜を用いないブルー相を発現する液晶組成物を用いてもよい。この場合、液晶組成物4008と、第1の電極層4030及び第2の電極層4031とは接する構造となる。ブルー相は液晶相の一つであり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直前に発現する相である。ブルー相は、液晶及びカイラル剤を混合させた液晶組成物を用いて発現させることができる。また、ブルー相が発現する温度範囲を広げるために、ブルー相を発現する液晶組成物に重合性モノマー及び重合開始剤などを添加し、高分子安定化させる処理を行って液晶組成物を形成することもできる。ブルー相を発現する液晶組成物は、応答速度が短く、光学的等方性であるため配向処理が不要であり、視野角依存性が小さい。また配向膜を設けなくてもよいのでラビング処理も不要となるため、ラビング処理によって引き起こされる静電破壊を防止することができ、作製工程中の液晶表示装置の不良や破損を軽減することができる。よって液晶表示装置の生産性を向上させることが可能となる。酸化物半導体膜を用いるトランジスタは、静電気の影響によりトランジスタの電気的な特性が著しく変動して設計範囲を逸脱する恐れがある。よって酸化物半導体膜を用いるトランジスタを有する液晶表示装置にブルー相を発現する液晶組成物を用いることはより効果的である。
また、液晶材料の固有抵抗は、1×10Ω・cm以上であり、好ましくは1×1011Ω・cm以上であり、さらに好ましくは1×1012Ω・cm以上である。なお、本明細書における固有抵抗の値は、20℃で測定した値とする。
液晶表示装置に設けられる保持容量の大きさは、画素部に配置されるトランジスタのリーク電流等を考慮して、所定の期間の間電荷を保持できるように設定される。保持容量の大きさは、トランジスタのオフ電流等を考慮して設定すればよい。本明細書に開示する酸化物半導体膜を有するトランジスタを用いることにより、各画素における液晶容量に対して1/3以下、好ましくは1/5以下の容量の大きさを有する保持容量を設ければ充分である。
本明細書に開示する酸化物半導体膜を用いたトランジスタは、オフ状態における電流値(オフ電流値)を低く制御することができる。よって、画像信号等の電気信号の保持時間を長くすることができ、電源オン状態では書き込み間隔も長く設定できる。よって、リフレッシュ動作の頻度を少なくすることができるため、消費電力を抑制する効果を奏する。
また、本明細書に開示する酸化物半導体膜を用いたトランジスタは、比較的高い電界効果移動度が得られるため、高速駆動が可能である。例えば、このような高速駆動が可能なトランジスタを液晶表示装置に用いることで、画素部のスイッチングトランジスタと、駆動回路部に使用するドライバートランジスタを同一基板上に形成することができる。すなわち、別途駆動回路として、シリコンウェハ等により形成された半導体装置を用いる必要がないため、半導体装置の部品点数を削減することができる。また、画素部においても、高速駆動が可能なトランジスタを用いることで、高画質な画像を提供することができる。
液晶表示装置には、TN(Twisted Nematic)モード、IPS(In−Plane−Switching)モード、FFS(Fringe Field Switching)モード、ASM(Axially Symmetric aligned Micro−cell)モード、OCB(Optical Compensated Birefringence)モード、FLC(Ferroelectric Liquid Crystal)モード、AFLC(AntiFerroelectric Liquid Crystal)モードなどを用いることができる。
また、ノーマリーブラック型の液晶表示装置、例えば垂直配向(VA)モードを採用した透過型の液晶表示装置としてもよい。垂直配向モードとしては、いくつか挙げられるが、例えば、MVA(Multi−Domain Vertical Alignment)モード、PVA(Patterned Vertical Alignment)モード、ASV(Advanced Super View)モードなどを用いることができる。また、VA型の液晶表示装置にも適用することができる。VA型の液晶表示装置とは、液晶表示パネルの液晶分子の配列を制御する方式の一種である。VA型の液晶表示装置は、電圧が印加されていないときにパネル面に対して液晶分子が垂直方向を向く方式である。また、画素(ピクセル)をいくつかの領域(サブピクセル)に分け、それぞれ別の方向に分子を倒すよう工夫されているマルチドメイン化あるいはマルチドメイン設計といわれる方法を用いることができる。
また、表示装置において、ブラックマトリクス(遮光層)、偏光部材、位相差部材、反射防止部材などの光学部材(光学基板)などは適宜設ける。例えば、偏光基板及び位相差基板による円偏光を用いてもよい。また、光源としてバックライト、サイドライトなどを用いてもよい。
また、画素部における表示方式は、プログレッシブ方式やインターレース方式等を用いることができる。また、カラー表示する際に画素で制御する色要素としては、RGB(Rは赤、Gは緑、Bは青を表す)の三色に限定されない。例えば、RGBW(Wは白を表す)、又はRGBに、イエロー、シアン、マゼンタ等を一色以上追加したものがある。なお、色要素のドット毎にその表示領域の大きさが異なっていてもよい。ただし、開示する発明はカラー表示の表示装置に限定されるものではなく、モノクロ表示の表示装置に適用することもできる。
また、表示装置に含まれる表示素子として、エレクトロルミネッセンスを利用する発光素子を適用することができる。エレクトロルミネッセンスを利用する発光素子は、発光材料が有機化合物であるか、無機化合物であるかによって区別され、一般的に、前者は有機EL素子、後者は無機EL素子と呼ばれている。
有機EL素子は、発光素子に電圧を印加することにより、一対の電極から電子および正孔がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、それらキャリア(電子および正孔)が再結合することにより、発光性の有機化合物が励起状態を形成し、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このような発光素子は、電流励起型の発光素子と呼ばれる。本実施の形態では、発光素子として有機EL素子を用いる例を示す。
無機EL素子は、その素子構成により、分散型無機EL素子と薄膜型無機EL素子とに分類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を有するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー−アクセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み、さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を利用する局在型発光である。なお、ここでは、発光素子として有機EL素子を用いて説明する。
発光素子は発光を取り出すために少なくとも一対の電極の一方が透光性であればよい。そして、基板上にトランジスタ及び発光素子を形成し、基板とは逆側の面から発光を取り出す上面射出や、基板側の面から発光を取り出す下面射出や、基板側及び基板とは反対側の面から発光を取り出す両面射出構造の発光素子があり、どの射出構造の発光素子も適用することができる。
図6(A)(B)、図7(B)、図15(A)(B)、及び図16(B)に表示素子として発光素子を用いた発光装置の例を示す。
図6(A)は発光装置の平面図であり、図6(A)中の一点鎖線V1−W1、V2−W2、及びV3−W3で切断した断面が図6(B)に相当する。なお、図6(A)の平面図においては、電界発光層542及び第2の電極層543は省略してあり図示していない。
図6に示す発光装置は、ガラス基板500上に、トランジスタ510、容量素子520、配線層交差部530を有しており、トランジスタ510は発光素子540と電気的に接続している。なお、図6はガラス基板500を通過して発光素子540からの光を取り出す、下面射出型構造の発光装置である。
トランジスタ510としては、実施の形態1乃至6のいずれかで示したトランジスタを適用することができる。本実施の形態では、実施の形態3で示したトランジスタ420と同様な構造を有するトランジスタを適用する例を示す。トランジスタ510は、酸化物半導体膜上にチャネル保護膜として機能する絶縁層が設けられた、ボトムゲート構造のスタガ型トランジスタである。
トランジスタ510はゲート電極層511a、511b、第1のゲート絶縁膜501、第2のゲート絶縁膜502、酸化物半導体膜512、ソース電極層又はドレイン電極層として機能する導電層513a、513bを含む。
トランジスタ510のゲート電極層は、第1のゲート絶縁膜501によって覆われており、トランジスタ510の第2のゲート絶縁膜502及び酸化物半導体膜512はガラス基板500に含まれる第1の金属元素による汚染から保護されている。よって、第1のゲート絶縁膜501と第2のゲート絶縁膜502との界面における、ガラス基板500中に含まれる第1の金属元素の濃度は、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とすることができる。
第1のゲート絶縁膜501には、薄膜の窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。第1のゲート絶縁膜501の膜厚は薄く、30nm以上50nm以下とすることができる。第1のゲート絶縁膜501は単層構造でも積層構造でもよい。本実施の形態では、第1のゲート絶縁膜501として窒化シリコン膜を用いる。
従って、図6で示す本実施の形態の酸化物半導体膜512を用いた安定した電気的特性を有するトランジスタ510を含む半導体装置として信頼性の高い半導体装置を提供することができる。また、そのような信頼性の高い半導体装置を歩留まりよく作製し、高生産化を達成することができる。
容量素子520は、導電層521a、521b、第2のゲート絶縁膜502、酸化物半導体膜522、導電層523を含み、導電層521a、521bと導電層523とで、第2のゲート絶縁膜502及び酸化物半導体膜522を挟む構成とすることで容量を形成する。
配線層交差部530は、ゲート電極層511a、511bと、導電層533との交差部であり、ゲート電極層511a、511bと、導電層533とは、間に第2のゲート絶縁膜502、及び第1のゲート絶縁膜501を介して交差する。実施の形態3で示す構造であると、配線層交差部530は、ゲート電極層511a、511bと、導電層533との間に第2のゲート絶縁膜502だけでなく、第1のゲート絶縁膜501も配置できるため、ゲート電極層511a、511bと、導電層533との間に生じる寄生容量を低減することができる。
図15(A)は発光装置の平面図であり、図15(A)中の一点鎖線V4−W4、V5−W5、及びV6−W6で切断した断面が図15(B)に相当する。なお、図15(A)の平面図においては、電界発光層542及び第2の電極層543は省略してあり図示していない。
図15に示す発光装置は、下地膜として機能する保護絶縁膜550が設けられたガラス基板500上に、トランジスタ1510、容量素子1520、配線層交差部1530を有しており、トランジスタ1510は発光素子540と電気的に接続している。なお、図15はガラス基板500を通過して発光素子540からの光を取り出す、下面射出型構造の発光装置である。
保護絶縁膜550には、窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。保護絶縁膜550は単層構造でも積層構造でもよい。本実施の形態では、保護絶縁膜550として窒化シリコン膜を用いる。
トランジスタ1510としては、実施の形態1乃至6のいずれかで示したトランジスタを適用することができる。本実施の形態では、実施の形態6で示したトランジスタ1420と同様な構造を有するトランジスタを適用する例を示す。トランジスタ1510は、酸化物半導体膜上にチャネル保護膜として機能する絶縁層が設けられた、ボトムゲート構造のスタガ型トランジスタである。
トランジスタ1510はゲート電極層511a、511b、ゲート絶縁膜592、酸化物半導体膜512、絶縁層503、ソース電極層又はドレイン電極層として機能する導電層513a、513bを含む。
トランジスタ1510は、チャネル保護膜として機能する絶縁層503が、少なくともゲート電極層511a、511bと重畳する酸化物半導体膜512のチャネル形成領域上を含めた酸化物半導体膜512上に設けられており、さらに酸化物半導体膜512に達し、かつソース電極層又はドレイン電極層として機能する導電層513a、513bが内壁を覆うように設けられた開口を有している。
トランジスタ1510は、保護絶縁膜550によって覆われたガラス基板500上に設けられており、ガラス基板500に含まれる第2の金属元素による汚染から保護されている。よって、トランジスタ1510のゲート電極層511a、511bとゲート絶縁膜592との界面における、ガラス基板500中に含まれる第2の金属元素の濃度は、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とすることができる。
従って、図15で示す本実施の形態の酸化物半導体膜512を用いた安定した電気的特性を有するトランジスタ1510を含む半導体装置として信頼性の高い半導体装置を提供することができる。また、そのような信頼性の高い半導体装置を歩留まりよく作製し、高生産化を達成することができる。
容量素子1520は、導電層521a、521b、ゲート絶縁膜592、酸化物半導体膜522、導電層523を含み、導電層521a、521bと導電層523とで、ゲート絶縁膜592及び酸化物半導体膜522を挟む構成とすることで容量を形成する。
配線層交差部1530は、ゲート電極層511a、511bと、導電層533との交差部であり、ゲート電極層511a、511bと、導電層533とは、間にゲート絶縁膜592、及び絶縁層503を介して交差する。実施の形態6で示す構造であると、配線層交差部1530は、ゲート電極層511a、511bと、導電層533との間にゲート絶縁膜592だけでなく、絶縁層503も配置できるため、ゲート電極層511a、511bと、導電層533との間に生じる寄生容量を低減することができる。
本実施の形態においては、ゲート電極層511a及び導電層521aとして膜厚30nmのチタン膜を用い、ゲート電極層511b及び導電層521bとして膜厚200nmの銅薄膜を用いる。よって、ゲート電極層はチタン膜と銅薄膜との積層構造となる。
酸化物半導体膜512、522としては膜厚25nmのIGZO膜を用いる。
トランジスタ510、1510、容量素子520、1520、及び配線層交差部530、1530上には層間絶縁膜504が形成され、層間絶縁膜504上において発光素子540と重畳する領域にカラーフィルタ層505が設けられている。層間絶縁膜504及びカラーフィルタ層505上には平坦化絶縁膜として機能する絶縁膜506が設けられている。
絶縁膜506上に第1の電極層541、電界発光層542、第2の電極層543の順に積層した積層構造を含む発光素子540が設けられている。発光素子540とトランジスタ510又はトランジスタ1510とは、導電層513aに達する絶縁膜506及び層間絶縁膜504に形成された開口において、第1の電極層541及び導電層513aとは接することによって電気的に接続されている。なお、第1の電極層541の一部及び該開口を覆うように隔壁507が設けられている。
層間絶縁膜504には、プラズマCVD法による膜厚200nm以上600nm以下の酸化窒化シリコン膜を用いることができる。また、絶縁膜506には膜厚1500nmの感光性のアクリル膜、隔壁507には膜厚1500nmの感光性のポリイミド膜を用いることができる。
カラーフィルタ層505としては、例えば有彩色の透光性樹脂を用いることができる。有彩色の透光性樹脂としては、感光性、非感光性の有機樹脂を用いることができるが、感光性の有機樹脂層を用いるとレジストマスク数を削減することができるため、工程が簡略化し好ましい。
有彩色は、黒、灰、白などの無彩色を除く色であり、カラーフィルタ層は、着色された有彩色の光のみを透過する材料で形成される。有彩色としては、赤色、緑色、青色などを用いることができる。また、シアン、マゼンダ、イエロー(黄)などを用いてもよい。着色された有彩色の光のみを透過するとは、カラーフィルタ層における透過光は、その有彩色の光の波長にピークを有するということである。カラーフィルタ層は、含ませる着色材料の濃度と光の透過率の関係に考慮して、最適な膜厚を適宜制御するとよい。例えば、カラーフィルタ層505の膜厚は1500nm以上2000nm以下とすればよい。
図7(B)及び図16(B)に示す発光装置においては、表示素子である発光素子4513は、画素部4002に設けられたトランジスタ4010、又はトランジスタ4040と電気的に接続している。なお発光素子4513の構成は、第1の電極層4030、電界発光層4511、第2の電極層4031の積層構造であるが、示した構成に限定されない。発光素子4513から取り出す光の方向などに合わせて、発光素子4513の構成は適宜変えることができる。
隔壁4510、507は、有機絶縁材料、又は無機絶縁材料を用いて形成する。特に感光性の樹脂材料を用い、第1の電極層4030、541上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面となるように形成することが好ましい。
電界発光層4511、542は、単数の層で構成されていても、複数の層が積層されるように構成されていてもどちらでもよい。
発光素子4513、540に酸素、水素、水分、二酸化炭素等が侵入しないように、第2の電極層4031、543及び隔壁4510、507上に保護膜を形成してもよい。保護膜としては、窒化シリコン膜、窒化酸化シリコン膜、DLC膜等を形成することができる。
また、発光素子4513、540に酸素、水素、水分、二酸化炭素等が侵入しないように、発光素子4513、540を覆う有機化合物を含む層を蒸着法により形成してもよい。
また、ガラス基板4001、基板4006、及びシール材4005によって封止された空間には充填材4514が設けられ密封されている。このように外気に曝されないように気密性が高く、脱ガスの少ない保護フィルム(貼り合わせフィルム、紫外線硬化樹脂フィルム等)やカバー材で発光素子4513パッケージング(封入)することが好ましい。
充填材4514としては窒素やアルゴンなどの不活性な気体の他に、紫外線硬化樹脂又は熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル樹脂、ポリイミド樹脂、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)又はEVA(エチレンビニルアセテート)を用いることができる。例えば充填材として窒素を用いればよい。
また、必要であれば、発光素子の射出面に偏光板、又は円偏光板(楕円偏光板を含む)、位相差板(λ/4板、λ/2板)、カラーフィルタなどの光学フィルムを適宜設けてもよい。また、偏光板又は円偏光板に反射防止膜を設けてもよい。例えば、表面の凹凸により反射光を拡散し、映り込みを低減できるアンチグレア処理を施すことができる。
また、表示装置として、電子インクを駆動させる電子ペーパーを提供することも可能である。電子ペーパーは、電気泳動表示装置(電気泳動ディスプレイ)とも呼ばれており、紙と同じ読みやすさ、他の表示装置に比べ低消費電力、薄くて軽い形状とすることが可能という利点を有している。
電気泳動表示装置は、様々な形態が考えられ得るが、プラスの電荷を有する第1の粒子と、マイナスの電荷を有する第2の粒子とを含むマイクロカプセルが溶媒又は溶質に複数分散されたものであり、マイクロカプセルに電界を印加することによって、マイクロカプセル中の粒子を互いに反対方向に移動させて一方側に集合した粒子の色のみを表示するものである。なお、第1の粒子又は第2の粒子は染料を含み、電界がない場合において移動しないものである。また、第1の粒子の色と第2の粒子の色は異なるもの(無色を含む)とする。
このように、電気泳動表示装置は、誘電定数の高い物質が高い電界領域に移動する、いわゆる誘電泳動的効果を利用したディスプレイである。
上記マイクロカプセルを溶媒中に分散させたものが電子インクと呼ばれるものであり、この電子インクはガラス、プラスチック、布、紙などの表面に印刷することができる。また、カラーフィルタや色素を有する粒子を用いることによってカラー表示も可能である。
なお、マイクロカプセル中の第1の粒子および第2の粒子は、導電体材料、絶縁体材料、半導体材料、磁性材料、液晶材料、強誘電性材料、エレクトロルミネセント材料、エレクトロクロミック材料、磁気泳動材料から選ばれた一種の材料、又はこれらの複合材料を用いればよい。
また、電子ペーパーとして、ツイストボール表示方式を用いる表示装置も適用することができる。ツイストボール表示方式とは、白と黒に塗り分けられた球形粒子を、表示素子に用いる電極層である第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2の電極層に電位差を生じさせて球形粒子の向きを制御することにより、表示を行う方法である。
なお、図5乃至図7、図15、及び図16において、ガラス基板4001、500、基板4006としては、ガラス基板の他、可撓性を有する基板も用いることができ、例えば透光性を有するプラスチック基板などを用いることができる。プラスチックとしては、FRP(Fiberglass−Reinforced Plastics)板、PVF(ポリビニルフルオライド)フィルム、ポリエステルフィルム又はアクリル樹脂フィルムを用いることができる。また、透光性が必要でなければ、アルミニウムやステンレスなどの金属基板(金属フィルム)を用いてもよい。例えば、アルミニウムホイルをPVFフィルムやポリエステルフィルムで挟んだ構造のシートを用いることもできる。
本実施の形態では、絶縁膜4020として酸化アルミニウム膜を用いる。絶縁膜4020はスパッタリング法やプラズマCVD法によって形成することができる。
酸化物半導体膜上に絶縁膜4020として設けられた酸化アルミニウム膜は、水素、水分などの不純物、及び酸素の両方に対して膜を透過させない遮断効果(ブロック効果)が高い。
従って、酸化アルミニウム膜は、作製工程中及び作製後において、電気的特性の変動要因となる水素、水分などの不純物の酸化物半導体膜への混入、及び酸化物半導体を構成する主成分材料である酸素の酸化物半導体膜からの放出を防止する保護膜として機能する。
また、平坦化絶縁膜として機能する絶縁膜4021、506は、アクリル樹脂、ポリイミド樹脂、ベンゾシクロブテン系樹脂、ポリアミド樹脂、エポキシ樹脂等の、耐熱性を有する有機材料を用いることができる。また上記有機材料の他に、低誘電率材料(low−k材料)、シロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロンガラス)等を用いることができる。なお、これらの材料で形成される絶縁膜を複数積層させることで、絶縁膜を形成してもよい。
絶縁膜4021、506の形成法は、特に限定されず、その材料に応じて、スパッタリング法、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法等)、印刷法(スクリーン印刷、オフセット印刷等)、ドクターナイフ、ロールコーター、カーテンコーター、ナイフコーター等を用いることができる。
表示装置は光源又は表示素子からの光を透過させて表示を行う。よって光が透過する画素部に設けられる基板、絶縁膜、導電膜などの薄膜はすべて可視光の波長領域の光に対して透光性とする。
表示素子に電圧を印加する第1の電極層及び第2の電極層(画素電極層、共通電極層、対向電極層などともいう)においては、取り出す光の方向、電極層が設けられる場所、及び電極層のパターン構造によって透光性、反射性を選択すればよい。
第1の電極層4030、541、第2の電極層4031、543は、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物、グラフェンなどの透光性を有する導電性材料を用いることができる。
また、第1の電極層4030、541、第2の電極層4031、543はタングステン(W)、モリブデン(Mo)、ジルコニウム(Zr)、ハフニウム(Hf)、バナジウム(V)、ニオブ(Nb)、タンタル(Ta)、クロム(Cr)、コバルト(Co)、ニッケル(Ni)、チタン(Ti)、白金(Pt)、アルミニウム(Al)、銅(Cu)、銀(Ag)等の金属、又はその合金、若しくはその金属窒化物から一つ、又は複数種を用いて形成することができる。
本実施の形態においては、図6及び図15に示す発光装置は下面射出型なので、第1の電極層541は透光性、第2の電極層543は反射性を有する。よって、第1の電極層541に金属膜を用いる場合は透光性を保てる程度膜厚を薄く、第2の電極層543に透光性を有する導電膜を用いる場合は、反射性を有する導電膜を積層するとよい。
また、第1の電極層4030、541、第2の電極層4031、543として、導電性高分子(導電性ポリマーともいう)を含む導電性組成物を用いて形成することができる。導電性高分子としては、いわゆるπ電子共役系導電性高分子が用いることができる。例えば、ポリアニリン又はその誘導体、ポリピロール又はその誘導体、ポリチオフェン又はその誘導体、若しくはアニリン、ピロールおよびチオフェンの2種以上からなる共重合体若しくはその誘導体などがあげられる。
また、トランジスタは静電気などにより破壊されやすいため、駆動回路保護用の保護回路を設けることが好ましい。保護回路は、非線形素子を用いて構成することが好ましい。
以上のように実施の形態1乃至6のいずれかで示したトランジスタを適用することで、様々な機能を有する半導体装置を提供することができる。
本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態8)
実施の形態1乃至6のいずれかに示したトランジスタを用いて、対象物の情報を読み取るイメージセンサ機能を有する半導体装置を作製することができる。
図8(A)(B)及び図17(A)(B)に、イメージセンサ機能を有する半導体装置の一例を示す。図8(A)及び図17(A)はフォトセンサの等価回路であり、図8(B)及び図17(B)はフォトセンサの一部を示す断面図である。
フォトダイオード602は、一方の電極がフォトダイオードリセット信号線658に、他方の電極がトランジスタ640、又はトランジスタ1640のゲートに電気的に接続されている。トランジスタ640、又はトランジスタ1640は、ソース又はドレインの一方がフォトセンサ基準信号線672に、ソース又はドレインの他方がトランジスタ656、又はトランジスタ1656のソース又はドレインの一方に電気的に接続されている。トランジスタ656、又はトランジスタ1656は、ゲートがゲート信号線659に、ソース又はドレインの他方がフォトセンサ出力信号線671に電気的に接続されている。
なお、本明細書における回路図において、酸化物半導体膜を用いるトランジスタと明確に判明できるように、酸化物半導体膜を用いるトランジスタの記号には「OS」と記載している。本実施の形態において、トランジスタ640、トランジスタ656、トランジスタ1640、トランジスタ1656は実施の形態1乃至6のいずれかに示したトランジスタが適用でき、酸化物半導体膜を用いるトランジスタである。図8では実施の形態2で示したトランジスタ430と同様な構造を有するトランジスタを適用する例を、図17では実施の形態5で示したトランジスタ1430と同様な構造を有するトランジスタを適用する例をそれぞれ示す。トランジスタ640、トランジスタ1640は、酸化物半導体膜上にチャネル保護膜として機能する絶縁層が設けられた、ボトムゲート構造のスタガ型トランジスタである。
図8(B)は、フォトセンサにおけるフォトダイオード602及びトランジスタ640に示す断面図であり、ガラス基板601上に、センサとして機能するフォトダイオード602及びトランジスタ640が設けられている。フォトダイオード602、トランジスタ640の上には接着層608を用いて基板613が設けられている。
トランジスタ640のゲート電極層は、第1のゲート絶縁膜636によって覆われており第1のゲート絶縁膜636には、薄膜の窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。第1のゲート絶縁膜636の膜厚は薄く、30nm以上50nm以下とすることができる。第1のゲート絶縁膜636は単層構造でも積層構造でもよい。本実施の形態では、第1のゲート絶縁膜636として窒化シリコン膜を用いる。
図17(B)は、フォトセンサにおけるフォトダイオード602及びトランジスタ1640に示す断面図であり、保護絶縁膜646が設けられたガラス基板601上に、センサとして機能するフォトダイオード602及びトランジスタ1640が設けられている。フォトダイオード602、トランジスタ1640の上には接着層608を用いて基板613が設けられている。
保護絶縁膜646には、窒化物絶縁膜を用いることができる。例えば、窒化シリコン膜、窒化酸化シリコン膜などが挙げられる。保護絶縁膜646は単層構造でも積層構造でもよい。本実施の形態では、保護絶縁膜646として窒化シリコン膜を用いる。
トランジスタ640、又はトランジスタ1640上には絶縁膜631、層間絶縁膜633、層間絶縁膜634が設けられている。フォトダイオード602は、層間絶縁膜633上に設けられ、層間絶縁膜633上に形成した電極層641a、641bと、層間絶縁膜634上に設けられた電極層642との間に、層間絶縁膜633側から順に第1半導体膜606a、第2半導体膜606b、及び第3半導体膜606cを積層した構造を有している。
電極層641bは、層間絶縁膜634に形成された導電層643と電気的に接続し、電極層642は電極層641aを介して導電層645と電気的に接続している。導電層645は、トランジスタ640、又はトランジスタ1640のゲート電極層と電気的に接続しており、フォトダイオード602はトランジスタ640、又はトランジスタ1640と電気的に接続している。
ここでは、第1半導体膜606aとしてp型の導電型を有する半導体膜と、第2半導体膜606bとして高抵抗な半導体膜(I型半導体膜)、第3半導体膜606cとしてn型の導電型を有する半導体膜を積層するpin型のフォトダイオードを例示している。
第1半導体膜606aはp型半導体膜であり、p型を付与する不純物元素を含むアモルファスシリコン膜により形成することができる。第1半導体膜606aの形成には13族の不純物元素(例えばボロン(B))を含む半導体材料ガスを用いて、プラズマCVD法により形成する。半導体材料ガスとしてはシラン(SiH)を用いればよい。または、Si、SiHCl、SiHCl、SiCl、SiF等を用いてもよい。また、不純物元素を含まないアモルファスシリコン膜を形成した後に、拡散法やイオン注入法を用いて該アモルファスシリコン膜に不純物元素を導入してもよい。イオン注入法等により不純物元素を導入した後に加熱等を行うことで、不純物元素を拡散させるとよい。この場合にアモルファスシリコン膜を形成する方法としては、LPCVD法、気相成長法、又はスパッタリング法等を用いればよい。第1半導体膜606aの膜厚は10nm以上50nm以下となるよう形成することが好ましい。
第2半導体膜606bは、I型半導体膜(真性半導体膜)であり、アモルファスシリコン膜により形成する。第2半導体膜606bの形成には、半導体材料ガスを用いて、アモルファスシリコン膜をプラズマCVD法により形成する。半導体材料ガスとしては、シラン(SiH)を用いればよい。または、Si、SiHCl、SiHCl、SiCl、SiF等を用いてもよい。第2半導体膜606bの形成は、LPCVD法、気相成長法、スパッタリング法等により行ってもよい。第2半導体膜606bの膜厚は200nm以上1000nm以下となるように形成することが好ましい。
第3半導体膜606cは、n型半導体膜であり、n型を付与する不純物元素を含むアモルファスシリコン膜により形成する。第3半導体膜606cの形成には、15族の不純物元素(例えばリン(P))を含む半導体材料ガスを用いて、プラズマCVD法により形成する。半導体材料ガスとしてはシラン(SiH)を用いればよい。または、Si、SiHCl、SiHCl、SiCl、SiF等を用いてもよい。また、不純物元素を含まないアモルファスシリコン膜を形成した後に、拡散法やイオン注入法を用いて該アモルファスシリコン膜に不純物元素を導入してもよい。イオン注入法等により不純物元素を導入した後に加熱等を行うことで、不純物元素を拡散させるとよい。この場合にアモルファスシリコン膜を形成する方法としては、LPCVD法、気相成長法、又はスパッタリング法等を用いればよい。第3半導体膜606cの膜厚は20nm以上200nm以下となるよう形成することが好ましい。
また、第1半導体膜606a、第2半導体膜606b、及び第3半導体膜606cは、アモルファス半導体ではなく、多結晶半導体を用いて形成してもよいし、微結晶(セミアモルファス半導体(Semi Amorphous Semiconductor:SAS))を用いて形成してもよい。
また、光電効果で発生した正孔の移動度は電子の移動度に比べて小さいため、pin型のフォトダイオードはp型の半導体膜側を受光面とする方がよい特性を示す。ここでは、pin型のフォトダイオードが形成されているガラス基板601の面からフォトダイオード602が受ける光を電気信号に変換する例を示す。また、受光面とした半導体膜側とは逆の導電型を有する半導体膜側からの光は外乱光となるため、電極層は遮光性を有する導電膜を用いるとよい。また、n型の半導体膜側を受光面として用いることもできる。
絶縁膜631、層間絶縁膜633、層間絶縁膜634としては、絶縁性材料を用いて、その材料に応じて、スパッタリング法、プラズマCVD法、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法等)、印刷法(スクリーン印刷、オフセット印刷等)等を用いて形成することができる。
絶縁膜631としては、無機絶縁材料としては、酸化シリコン層、酸化窒化シリコン層、酸化アルミニウム層、又は酸化窒化アルミニウム層などの酸化物絶縁膜、窒化シリコン層、窒化酸化シリコン層、窒化アルミニウム層、又は窒化酸化アルミニウム層などの窒化物絶縁膜の単層、又は積層を用いることができる。
本実施の形態では、絶縁膜631として酸化アルミニウム膜を用いる。絶縁膜631はスパッタリング法やプラズマCVD法によって形成することができる。
酸化物半導体膜上に絶縁膜631として設けられた酸化アルミニウム膜は、水素、水分などの不純物、及び酸素の両方に対して膜を透過させない遮断効果(ブロック効果)が高い。
従って、酸化アルミニウム膜は、作製工程中及び作製後において、電気的特性の変動要因となる水素、水分などの不純物の酸化物半導体膜への混入、及び酸化物半導体を構成する主成分材料である酸素の酸化物半導体膜からの放出を防止する保護膜として機能する。
層間絶縁膜633、634としては、表面凹凸を低減するため平坦化絶縁膜として機能する絶縁膜が好ましい。層間絶縁膜633、634としては、例えばポリイミド樹脂、アクリル樹脂、ベンゾシクロブテン樹脂、ポリアミド樹脂、エポキシ樹脂等の、耐熱性を有する有機絶縁材料を用いることができる。また上記有機絶縁材料の他に、低誘電率材料(low−k材料)、シロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロンガラス)等の単層、又は積層を用いることができる。
フォトダイオード602に入射する光622を検出することによって、被検出物の情報を読み取ることができる。なお、被検出物の情報を読み取る際にバックライトなどの光源を用いることができる。
トランジスタ640のゲート電極層は、第1のゲート絶縁膜636によって覆われており、トランジスタ640の第2のゲート絶縁膜及び酸化物半導体膜はガラス基板601に含まれる第1の金属元素による汚染から保護されている。よって、第1のゲート絶縁膜636と第2のゲート絶縁膜との界面における、ガラス基板601中に含まれる第1の金属元素の濃度は、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とすることができる。
トランジスタ1640は、保護絶縁膜646によって覆われたガラス基板601上に設けられており、ガラス基板601に含まれる第2の金属元素による汚染から保護されている。よって、トランジスタ1640のゲート電極層とゲート絶縁膜との界面における、ガラス基板601中に含まれる第2の金属元素の濃度は、5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下)とすることができる。
従って、本実施の形態の酸化物半導体膜を用いた安定した電気的特性を有するトランジスタ640を含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく作製し、高生産化を達成することができる。
本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。
(実施の形態9)
本明細書に開示する半導体装置は、さまざまな電子機器(遊技機も含む)に適用することができる。電子機器としては、テレビジョン装置(テレビ、又はテレビジョン受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメラ等のカメラ、デジタルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、遊技機(パチンコ機、スロットマシン等)、ゲーム筐体が挙げられる。これらの電子機器の具体例を図9に示す。
図9(A)は、表示部を有するテーブル9000を示している。テーブル9000は、筐体9001に表示部9003が組み込まれており、表示部9003により映像を表示することが可能である。なお、4本の脚部9002により筐体9001を支持した構成を示している。また、電力供給のための電源コード9005を筐体9001に有している。
実施の形態1乃至8のいずれかに示す半導体装置は、表示部9003に用いることが可能であり、表示部を有するテーブル9000に高い信頼性を付与することができる。
表示部9003は、タッチ入力機能を有しており、テーブル9000の表示部9003に表示された表示ボタン9004を指などで触れることで、画面操作や、情報を入力することができ、また他の家電製品との通信を可能とする、又は制御を可能とすることで、画面操作により他の家電製品をコントロールする制御装置としてもよい。例えば、実施の形態8に示したイメージセンサ機能を有する半導体装置を用いれば、表示部9003にタッチ入力機能を持たせることができる。
また、筐体9001に設けられたヒンジによって、表示部9003の画面を床に対して垂直に立てることもでき、テレビジョン装置としても利用できる。狭い部屋においては、大きな画面のテレビジョン装置は設置すると自由な空間が狭くなってしまうが、テーブルに表示部が内蔵されていれば、部屋の空間を有効に利用することができる。
図9(B)は、テレビジョン装置9100を示している。テレビジョン装置9100は、筐体9101に表示部9103が組み込まれており、表示部9103により映像を表示することが可能である。なお、ここではスタンド9105により筐体9101を支持した構成を示している。
テレビジョン装置9100の操作は、筐体9101が備える操作スイッチや、別体のリモコン操作機9110により行うことができる。リモコン操作機9110が備える操作キー9109により、チャンネルや音量の操作を行うことができ、表示部9103に表示される映像を操作することができる。また、リモコン操作機9110に、当該リモコン操作機9110から出力する情報を表示する表示部9107を設ける構成としてもよい。
図9(B)に示すテレビジョン装置9100は、受信機やモデムなどを備えている。テレビジョン装置9100は、受信機により一般のテレビ放送の受信を行うことができ、さらにモデムを介して有線又は無線による通信ネットワークに接続することにより、一方向(送信者から受信者)又は双方向(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である。
実施の形態1乃至8のいずれかに示す半導体装置は、表示部9103、9107に用いることが可能であり、テレビジョン装置、及びリモコン操作機に高い信頼性を付与することができる。
図9(C)はコンピュータであり、本体9201、筐体9202、表示部9203、キーボード9204、外部接続ポート9205、ポインティングデバイス9206等を含む。
実施の形態1乃至8のいずれかに示す半導体装置は、表示部9203に用いることが可能であり、コンピュータに高い信頼性を付与することができる。
図10(A)及び図10(B)は2つ折り可能なタブレット型端末である。図10(A)は、開いた状態であり、タブレット型端末は、筐体9630、表示部9631a、表示部9631b、表示モード切り替えスイッチ9034、電源スイッチ9035、省電力モード切り替えスイッチ9036、留め具9033、操作スイッチ9038、を有する。
実施の形態1乃至8のいずれかに示す半導体装置は、表示部9631a、表示部9631bに用いることが可能であり、信頼性の高いタブレット型端末とすることが可能となる。
表示部9631aは、一部をタッチパネルの領域9632aとすることができ、表示された操作キー9638にふれることでデータ入力をすることができる。なお、表示部9631aにおいては、一例として半分の領域が表示のみの機能を有する構成、もう半分の領域がタッチパネルの機能を有する構成を示しているが該構成に限定されない。表示部9631aの全ての領域がタッチパネルの機能を有する構成としても良い。例えば、表示部9631aの全面をキーボードボタン表示させてタッチパネルとし、表示部9631bを表示画面として用いることができる。
また、表示部9631bにおいても表示部9631aと同様に、表示部9631bの一部をタッチパネルの領域9632bとすることができる。また、タッチパネルのキーボード表示切り替えボタン9639が表示されている位置に指やスタイラスなどでふれることで表示部9631bにキーボードボタン表示することができる。
また、タッチパネルの領域9632aとタッチパネルの領域9632bに対して同時にタッチ入力することもできる。
また、表示モード切り替えスイッチ9034は、縦表示又は横表示などの表示の向きを切り替え、白黒表示やカラー表示の切り替えなどを選択できる。省電力モード切り替えスイッチ9036は、タブレット型端末に内蔵している光センサで検出される使用時の外光の光量に応じて表示の輝度を最適なものとすることができる。タブレット型端末は光センサだけでなく、ジャイロ、加速度センサ等の傾きを検出するセンサなどの他の検出装置を内蔵させてもよい。
また、図10(A)では表示部9631bと表示部9631aの表示面積が同じ例を示しているが特に限定されず、一方のサイズともう一方のサイズが異なっていてもよく、表示の品質も異なっていてもよい。例えば一方が他方よりも高精細な表示を行える表示パネルとしてもよい。
図10(B)は、閉じた状態であり、タブレット型端末は、筐体9630、太陽電池9633、充放電制御回路9634、バッテリー9635、DCDCコンバータ9636を有する。なお、図10(B)では充放電制御回路9634の一例としてバッテリー9635、DCDCコンバータ9636を有する構成について示している。
なお、タブレット型端末は2つ折り可能なため、未使用時に筐体9630を閉じた状態にすることができる。従って、表示部9631a、表示部9631bを保護できるため、耐久性に優れ、長期使用の観点からも信頼性の優れたタブレット型端末を提供できる。
また、この他にも図10(A)及び図10(B)に示したタブレット型端末は、様々な情報(静止画、動画、テキスト画像など)を表示する機能、カレンダー、日付又は時刻などを表示部に表示する機能、表示部に表示した情報をタッチ入力操作又は編集するタッチ入力機能、様々なソフトウェア(プログラム)によって処理を制御する機能、等を有することができる。
タブレット型端末の表面に装着された太陽電池9633によって、電力をタッチパネル、表示部、又は映像信号処理部等に供給することができる。なお、太陽電池9633は、筐体9630の片面又は両面に設けることができ、バッテリー9635の充電を効率的に行う構成とすることができる。なおバッテリー9635としては、リチウムイオン電池を用いると、小型化を図れる等の利点がある。
また、図10(B)に示す充放電制御回路9634の構成、及び動作について図10(C)にブロック図を示し説明する。図10(C)には、太陽電池9633、バッテリー9635、DCDCコンバータ9636、コンバータ9637、スイッチSW1乃至SW3、表示部9631について示しており、バッテリー9635、DCDCコンバータ9636、コンバータ9637、スイッチSW1乃至SW3が、図10(B)に示す充放電制御回路9634に対応する箇所となる。
まず外光により太陽電池9633により発電がされる場合の動作の例について説明する。太陽電池9633で発電した電力は、バッテリー9635を充電するための電圧となるようDCDCコンバータ9636で昇圧又は降圧がなされる。そして、表示部9631の動作に太陽電池9633からの電力が用いられる際にはスイッチSW1をオンにし、コンバータ9637で表示部9631に必要な電圧に昇圧又は降圧をすることとなる。また、表示部9631での表示を行わない際には、SW1をオフにし、SW2をオンにしてバッテリー9635の充電を行う構成とすればよい。
なお太陽電池9633については、発電手段の一例として示したが、特に限定されず、圧電素子(ピエゾ素子)や熱電変換素子(ペルティエ素子)などの他の発電手段によるバッテリー9635の充電を行う構成であってもよい。例えば、無線(非接触)で電力を送受信して充電する無接点電力伝送モジュールや、また他の充電手段を組み合わせて行う構成としてもよい。
本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。

Claims (7)

  1. ガラス基板上の保護絶縁膜と、
    前記保護絶縁膜上のゲート電極層と、
    前記ゲート電極層上の第1のゲート絶縁膜と、
    前記第1のゲート絶縁膜上の第2のゲート絶縁膜と、
    前記第2のゲート絶縁膜上の酸化物半導体膜と、を有し、
    前記第2のゲート絶縁膜は、前記第1のゲート絶縁膜とは組成が異なり、
    前記ガラス基板は、金属元素を有し、
    前記第1のゲート絶縁膜と前記第2のゲート絶縁膜との界面における前記金属元素の濃度は、5×1018atoms/cm以下であり、
    前記保護絶縁膜は、チタン、モリブデン、タングステン、ハフニウム、タンタル、ランタン、ジルコニウム、ニッケル、マグネシウム、又はバリウムの金属元素のいずれかから選択される一以上を有する金属酸化物絶縁膜又は金属窒化物絶縁膜であることを特徴とする半導体装置。
  2. ガラス基板上の保護絶縁膜と、
    前記保護絶縁膜上のゲート電極層と、
    前記ゲート電極層上の第1のゲート絶縁膜と、
    前記第1のゲート絶縁膜上の第2のゲート絶縁膜と、
    前記第2のゲート絶縁膜上の酸化物半導体膜と、
    前記酸化物半導体層上の絶縁層と、を有し、
    前記第2のゲート絶縁膜は、前記第1のゲート絶縁膜とは組成が異なり、
    前記絶縁層は、前記ゲート電極層と重畳する位置に設けられ、
    前記ガラス基板は、金属元素を有し、
    前記第1のゲート絶縁膜と前記第2のゲート絶縁膜との界面における前記金属元素の濃度は、5×1018atoms/cm以下であり、
    前記保護絶縁膜は、チタン、モリブデン、タングステン、ハフニウム、タンタル、ランタン、ジルコニウム、ニッケル、マグネシウム、又はバリウムの金属元素のいずれかから選択される一以上を有する金属酸化物絶縁膜又は金属窒化物絶縁膜である
    ことを特徴とする半導体装置。
  3. 請求項1又は2において、
    前記第1のゲート絶縁膜は窒化物絶縁膜であることを特徴とする半導体装置。
  4. 請求項1又は2において、
    前記第1のゲート絶縁膜は窒化シリコン膜であることを特徴とする半導体装置。
  5. 請求項1乃至4のいずれか一項において、
    前記第1のゲート絶縁膜の膜厚は、30nm以上50nm以下であることを特徴とする半導体装置。
  6. 請求項1乃至5のいずれか一項において、
    前記第2のゲート絶縁膜は、酸化窒化シリコン膜であることを特徴とする半導体装置。
  7. 請求項1乃至6のいずれか一項において、
    前記金属元素は、アルミニウムであることを特徴とする半導体装置。
JP2012227159A 2011-10-24 2012-10-12 半導体装置 Expired - Fee Related JP6226518B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012227159A JP6226518B2 (ja) 2011-10-24 2012-10-12 半導体装置

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP2011233278 2011-10-24
JP2011233187 2011-10-24
JP2011233278 2011-10-24
JP2011233187 2011-10-24
JP2012227159A JP6226518B2 (ja) 2011-10-24 2012-10-12 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2017196847A Division JP2018037666A (ja) 2011-10-24 2017-10-10 半導体装置

Publications (3)

Publication Number Publication Date
JP2013110393A JP2013110393A (ja) 2013-06-06
JP2013110393A5 JP2013110393A5 (ja) 2015-11-05
JP6226518B2 true JP6226518B2 (ja) 2017-11-08

Family

ID=48108674

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2012227159A Expired - Fee Related JP6226518B2 (ja) 2011-10-24 2012-10-12 半導体装置
JP2017196847A Withdrawn JP2018037666A (ja) 2011-10-24 2017-10-10 半導体装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2017196847A Withdrawn JP2018037666A (ja) 2011-10-24 2017-10-10 半導体装置

Country Status (5)

Country Link
US (2) US8937305B2 (ja)
JP (2) JP6226518B2 (ja)
KR (1) KR20130048155A (ja)
CN (3) CN107275223A (ja)
TW (1) TWI545765B (ja)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5871263B2 (ja) * 2011-06-14 2016-03-01 富士フイルム株式会社 非晶質酸化物薄膜の製造方法
JP2013149953A (ja) 2011-12-20 2013-08-01 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法
TWI584383B (zh) 2011-12-27 2017-05-21 半導體能源研究所股份有限公司 半導體裝置及其製造方法
JP2013183001A (ja) 2012-03-01 2013-09-12 Semiconductor Energy Lab Co Ltd 半導体装置
US9224881B2 (en) * 2013-04-04 2015-12-29 Omnivision Technologies, Inc. Layers for increasing performance in image sensors
EP3007214B1 (en) * 2013-06-07 2018-09-19 Fujifilm Corporation Composition for forming gate insulating film, organic thin film transistor, electronic paper, and display device
US9424950B2 (en) * 2013-07-10 2016-08-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102281300B1 (ko) 2013-09-11 2021-07-26 삼성디스플레이 주식회사 박막 트랜지스터, 박막 트랜지스터의 제조 방법 및 박막 트랜지스터를 포함하는 표시장치
JP6433757B2 (ja) * 2013-10-31 2018-12-05 株式会社半導体エネルギー研究所 半導体装置、表示装置、電子機器
JP6506545B2 (ja) 2013-12-27 2019-04-24 株式会社半導体エネルギー研究所 半導体装置
US9722090B2 (en) * 2014-06-23 2017-08-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including first gate oxide semiconductor film, and second gate
CN104752231B (zh) * 2015-03-27 2016-02-24 京东方科技集团股份有限公司 薄膜晶体管及制备方法、阵列基板及制备方法、显示装置
KR102293123B1 (ko) * 2015-04-08 2021-08-24 삼성디스플레이 주식회사 박막 트랜지스터, 유기 발광 표시 장치, 유기 발광 표시 장치의 제조 방법
CN105931985A (zh) * 2016-05-13 2016-09-07 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
KR20180078018A (ko) * 2016-12-29 2018-07-09 엘지디스플레이 주식회사 전계 발광 표시 장치 및 그 제조 방법
CN107146816B (zh) * 2017-04-10 2020-05-15 华南理工大学 一种氧化物半导体薄膜及由其制备的薄膜晶体管
KR102308097B1 (ko) * 2017-04-24 2021-10-05 주성엔지니어링(주) 박막 트랜지스터 및 그 제조 방법
US11545580B2 (en) * 2017-11-15 2023-01-03 South China University Of Technology Metal oxide (MO semiconductor and thin-film transistor and application thereof
CN110957215B (zh) * 2018-09-26 2022-07-19 中芯国际集成电路制造(上海)有限公司 平坦化工艺方法
JP7374918B2 (ja) 2018-10-12 2023-11-07 株式会社半導体エネルギー研究所 半導体装置
WO2020111528A1 (ko) * 2018-11-30 2020-06-04 엘지디스플레이 주식회사 트랜지스터, 패널 및 트랜지스터의 제조방법
KR102567380B1 (ko) * 2018-11-30 2023-08-16 엘지디스플레이 주식회사 트랜지스터, 패널 및 트랜지스터의 제조방법
TWI690060B (zh) * 2019-04-25 2020-04-01 元太科技工業股份有限公司 記憶體結構及其製造方法
KR20210035553A (ko) * 2019-09-24 2021-04-01 삼성전자주식회사 도메인 스위칭 소자 및 그 제조방법
CN112526779B (zh) * 2020-11-24 2022-09-27 北海惠科光电技术有限公司 一种显示面板的基板、驱动方法和非便携式显示装置

Family Cites Families (132)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
KR100394896B1 (ko) 1995-08-03 2003-11-28 코닌클리케 필립스 일렉트로닉스 엔.브이. 투명스위칭소자를포함하는반도체장치
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
US6197624B1 (en) * 1997-08-29 2001-03-06 Semiconductor Energy Laboratory Co., Ltd. Method of adjusting the threshold voltage in an SOI CMOS
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
JP4480968B2 (ja) 2003-07-18 2010-06-16 株式会社半導体エネルギー研究所 表示装置
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7358165B2 (en) * 2003-07-31 2008-04-15 Semiconductor Energy Laboratory Co., Ltd Semiconductor device and method for manufacturing semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
JP4620046B2 (ja) 2004-03-12 2011-01-26 独立行政法人科学技術振興機構 薄膜トランジスタ及びその製造方法
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
CA2585063C (en) 2004-11-10 2013-01-15 Canon Kabushiki Kaisha Light-emitting device
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
CN102938420B (zh) 2004-11-10 2015-12-02 佳能株式会社 无定形氧化物和场效应晶体管
EP1815530B1 (en) 2004-11-10 2021-02-17 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
US7608531B2 (en) 2005-01-28 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic device, and method of manufacturing semiconductor device
TWI562380B (en) 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP5064747B2 (ja) * 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
EP1995787A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method therof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
CN101577282A (zh) 2005-11-15 2009-11-11 株式会社半导体能源研究所 半导体器件及其制造方法
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
US7696024B2 (en) * 2006-03-31 2010-04-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
US20080296567A1 (en) * 2007-06-04 2008-12-04 Irving Lyn M Method of making thin film transistors comprising zinc-oxide-based semiconductor materials
US9054206B2 (en) * 2007-08-17 2015-06-09 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR101455304B1 (ko) * 2007-10-05 2014-11-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 박막트랜지스터, 및 박막트랜지스터를 가지는 표시장치, 및그들의 제작방법
JP2009135430A (ja) * 2007-10-10 2009-06-18 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
US8202365B2 (en) 2007-12-17 2012-06-19 Fujifilm Corporation Process for producing oriented inorganic crystalline film, and semiconductor device using the oriented inorganic crystalline film
JP5324118B2 (ja) * 2008-04-02 2013-10-23 富士フイルム株式会社 無機膜およびその製造方法並びに半導体デバイス
KR100963104B1 (ko) * 2008-07-08 2010-06-14 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
US9666719B2 (en) * 2008-07-31 2017-05-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US9082857B2 (en) * 2008-09-01 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising an oxide semiconductor layer
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5552753B2 (ja) * 2008-10-08 2014-07-16 ソニー株式会社 薄膜トランジスタおよび表示装置
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
EP2184783B1 (en) 2008-11-07 2012-10-03 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device and method for manufacturing the same
KR101711249B1 (ko) 2008-11-07 2017-02-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
TWI502739B (zh) 2008-11-13 2015-10-01 Semiconductor Energy Lab 半導體裝置及其製造方法
JP2010147269A (ja) * 2008-12-19 2010-07-01 Sony Corp 薄膜半導体装置の製造方法
TWI476915B (zh) 2008-12-25 2015-03-11 Semiconductor Energy Lab 半導體裝置及其製造方法
US7816275B1 (en) * 2009-04-03 2010-10-19 International Business Machines Corporation Gate patterning of nano-channel devices
US8766269B2 (en) * 2009-07-02 2014-07-01 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device, lighting device, and electronic device
JP2011049297A (ja) * 2009-08-26 2011-03-10 Toppan Printing Co Ltd 薄膜トランジスタの製造方法
US8008138B2 (en) * 2009-11-30 2011-08-30 International Business Machines Corporation Extremely thin semiconductor on insulator semiconductor device with suppressed dopant segregation
KR101035357B1 (ko) * 2009-12-15 2011-05-20 삼성모바일디스플레이주식회사 산화물 반도체 박막 트랜지스터, 그 제조방법 및 산화물 반도체 박막 트랜지스터를 구비한 유기전계 발광소자
US8227833B2 (en) * 2009-12-23 2012-07-24 Intel Corporation Dual layer gate dielectrics for non-silicon semiconductor devices
JP5685107B2 (ja) * 2010-02-26 2015-03-18 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5520084B2 (ja) 2010-03-03 2014-06-11 富士フイルム株式会社 電界効果型トランジスタの製造方法
KR101932909B1 (ko) * 2010-03-04 2018-12-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 메모리 장치 및 반도체 장치
JP5565038B2 (ja) * 2010-03-30 2014-08-06 凸版印刷株式会社 電界効果型トランジスタ及びその製造方法並びに画像表示装置
KR20120006218A (ko) * 2010-07-12 2012-01-18 한국전자통신연구원 이중 게이트 구조의 비휘발성 메모리 트랜지스터
KR101671952B1 (ko) * 2010-07-23 2016-11-04 삼성디스플레이 주식회사 표시 기판 및 이의 제조 방법
US20120064665A1 (en) 2010-09-13 2012-03-15 Semiconductor Energy Laboratory Co., Ltd. Deposition apparatus, apparatus for successive deposition, and method for manufacturing semiconductor device

Also Published As

Publication number Publication date
JP2013110393A (ja) 2013-06-06
US9741866B2 (en) 2017-08-22
US8937305B2 (en) 2015-01-20
CN103066126A (zh) 2013-04-24
US20150140734A1 (en) 2015-05-21
US20130099232A1 (en) 2013-04-25
TW201324778A (zh) 2013-06-16
CN103066126B (zh) 2017-05-24
KR20130048155A (ko) 2013-05-09
CN107195676A (zh) 2017-09-22
TWI545765B (zh) 2016-08-11
JP2018037666A (ja) 2018-03-08
CN107275223A (zh) 2017-10-20

Similar Documents

Publication Publication Date Title
JP7467576B2 (ja) 発光装置
JP6423901B2 (ja) トランジスタの作製方法
JP6338640B2 (ja) 半導体装置の作製方法
JP6226518B2 (ja) 半導体装置
JP6286512B2 (ja) 半導体装置の作製方法
JP6231743B2 (ja) 半導体装置の作製方法
JP6141002B2 (ja) 半導体装置の作製方法
JP5839592B2 (ja) 半導体装置の作製方法
JP6257141B2 (ja) 半導体装置
JP2019186581A (ja) 半導体装置の作製方法
JP6199583B2 (ja) 半導体装置
JP6317500B2 (ja) 半導体装置の作製方法
JP5873324B2 (ja) 半導体装置の作製方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150910

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150910

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160825

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160913

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20161108

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170425

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170621

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170912

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20171010

R150 Certificate of patent or registration of utility model

Ref document number: 6226518

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees