JP3070439U - Semiconductor test equipment - Google Patents
Semiconductor test equipmentInfo
- Publication number
- JP3070439U JP3070439U JP2000000361U JP2000000361U JP3070439U JP 3070439 U JP3070439 U JP 3070439U JP 2000000361 U JP2000000361 U JP 2000000361U JP 2000000361 U JP2000000361 U JP 2000000361U JP 3070439 U JP3070439 U JP 3070439U
- Authority
- JP
- Japan
- Prior art keywords
- test
- fail
- signal
- test apparatus
- predetermined
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
(57)【要約】
【課題】半導体試験装置の備えるハード資源の中で半導
体試験装置の運用目的に対応して必要とされるハードリ
ソースを搭載させた構成を備える半導体試験装置を提供
する。
【解決手段】半導体試験装置は試験装置本体とテストス
テーションとに分割されて構成され、両装置間を伝送す
る高速パルス信号は所定長の同軸ケーブルで接続される
構成を備える半導体試験装置であって、上記テストステ
ーション側に載置される被試験デバイスのIC出力端子
から出力される応答信号を受けて所定のタイミング条件
で期待値と比較して検出した良否判定結果であるフェイ
ル信号を試験周期毎に受けて所定に格納するフェイル格
納手段を備える半導体試験装置において、上記フェイル
信号を検出するフェイル検出手段を上記テストステーシ
ョン側に備え、上記フェイル信号を所定に格納する上記
フェイル格納手段を上記テストステーション側に備える
半導体試験装置。
(57) Abstract: Provided is a semiconductor test apparatus having a configuration in which, among the hardware resources included in the semiconductor test apparatus, hardware resources required for the operation purpose of the semiconductor test apparatus are mounted. A semiconductor test apparatus is divided into a test apparatus main body and a test station, and a high-speed pulse signal transmitted between the two apparatuses is connected by a predetermined length coaxial cable. Receiving a response signal output from an IC output terminal of a device under test placed on the test station side, comparing a fail signal, which is a pass / fail judgment result detected and compared with an expected value under a predetermined timing condition, for each test cycle And a fail storage means for receiving the fail signal and storing the fail signal in the test station. The fail test means for detecting the fail signal is provided in the test station, and the fail storage means for storing the fail signal in the test station is provided in the test station. Semiconductor test equipment provided on the side.
Description
【0001】[0001]
この考案は、半導体試験装置が備えるハード資源(ハードリソース)の中で、 半導体試験装置の運用目的に対応して必要とされるハードリソースを搭載させた 構成を備える半導体試験装置に関する。特に、量産用の半導体試験装置を対象と して試験装置本体側とテストステーション側との間の信号接続本数を低減可能と したハードリソース構成を備える半導体試験装置に関する。 The present invention relates to a semiconductor test apparatus having a configuration in which, among the hardware resources (hard resources) included in the semiconductor test apparatus, hardware resources required for the operation purpose of the semiconductor test apparatus are mounted. In particular, the present invention relates to a semiconductor test apparatus having a hardware resource configuration capable of reducing the number of signal connections between a test apparatus main body side and a test station side for a mass production semiconductor test apparatus.
【0002】[0002]
半導体試験装置の利用形態としてはデバイスの研究開発・試作評価用やデバイ ス試験プログラムの開発用と、量産IC検査用との2形態に分かれる。一方のデ バイス研究開発用の半導体試験装置では新しいデバイスや高速化するデバイス等 の研究や、回路やセル配置やパターン配線を改善しながら量産用デバイスを様々 な観点から測定して評価・解析に使用される。従って、後述するFM機能部80 が備える様々なデバイス解析機能をフルに活用して試験実施される場合が多いこ とになる。 他方の量産用の半導体試験装置では上記で評価完了した量産用のデバイスをフ ォトマスク等によりウエハ上に多数個の回路チップを形成し、この回路動作が正 常であるかを試験実施する。この場合には上述した様々な観点からの評価・解析 は不要であり、通常は良否判定とカテゴリ別分類が可能な試験機能で足りる。従 って、量産用の半導体試験装置においては後述するFM機能部80が備える様々 なデバイス解析機能を利用する必要性がないと言える。 Semiconductor test equipment can be used in two forms: for research and development of devices, evaluation of prototypes, development of device test programs, and mass production IC inspection. On the other hand, semiconductor test equipment for research and development of devices is used for research on new devices and devices with higher speeds, and for measuring and evaluating and analyzing mass-produced devices from various viewpoints while improving circuits, cell layout and pattern wiring. used. Therefore, the test is often performed by fully utilizing various device analysis functions of the FM function unit 80 described later. On the other hand, the mass-production semiconductor test equipment forms a large number of circuit chips on a wafer using a photomask or the like for the mass-production device evaluated above, and tests whether the circuit operation is normal. In this case, the evaluation and analysis from the various viewpoints described above are unnecessary, and a test function that can perform pass / fail judgment and classification by category is usually sufficient. Therefore, it can be said that there is no need to use various device analysis functions of the FM function unit 80 described later in a mass-production semiconductor test apparatus.
【0003】 従来技術について、図3の従来の半導体試験装置の分割構成図と、図4の従来 の試験装置本体とテストステーションとの間の信号接続図とを参照して以下に説 明する。尚、テストステーション(テストヘッドとも言う)が接続される台数と しては1,2,4台のシステム構成のものがあるが、ここでは1台の具体構成例 にて説明する。尚、半導体試験装置は公知であり技術的に良く知られている為、 要部を除いてシステム全体の概要説明を省略する。[0003] The prior art will be described below with reference to a divided configuration diagram of a conventional semiconductor test device in FIG. 3 and a signal connection diagram between a conventional test device main body and a test station in FIG. The number of test stations (also referred to as test heads) to be connected is one, two, or four in the system configuration. Here, a specific configuration example will be described. Since the semiconductor test apparatus is well-known and well-known in the art, the description of the entire system except for the main part is omitted.
【0004】 図4に示すように、試験装置本体側とテストステーション側との間には主要な 高速パルスを伝送する信号線として、複数PチャンネルのドライバパターンDR PAT1と、複数Uチャンネルのコンパレータ用期待値パターンEXP1と、複 数Wチャンネルのストローブ信号STB1と、複数2Qチャンネルの不一致信号 FL1とが接続されている。これら信号線について各要素の説明と共に以下に説 明する。尚、ドライバチャンネル数Pとコンパレータチャンネル数Qは、システ ム構成(ロジックテスタ、メモリテスタ等)により同一チャンネル数の場合と異 なるチャンネル数の場合とがあるが、ここでは異なるチャンネル数の場合の例で 以下説明する。As shown in FIG. 4, a signal line for transmitting a main high-speed pulse is provided between a test apparatus main body side and a test station side as a plurality of P-channel driver patterns DR PAT1 and a plurality of U-channel comparators. An expected value pattern EXP1, a strobe signal STB1 of a plurality of W channels, and a mismatch signal FL1 of a plurality of 2Q channels are connected. These signal lines are described below together with explanations of each element. Note that the number of driver channels P and the number of comparator channels Q may be the same or different depending on the system configuration (logic tester, memory tester, etc.). An example is described below.
【0005】 本願に係る要部構成は、図3に示すように、一方のテストステーション側に内 蔵する要素は、所定チャンネル数のピンエレクトロニクスと、第1論理比較器D C1と、期待値発生部70とを備え、他方の試験装置本体側に内蔵する要素は、 タイミング発生器TGと、パターン発生器PGと、波形整形器FCと、第2論理 比較器DC2と、FM機能部80とを備える。尚、テストステーションは一般に 、装置上部のパフォーマンスボードPB(図4参照)やハイフィックス装置等を 介して、接続相手のICハンドラやICプローバと電気的、機械的に結合されて 使用に供される。この結合のときに、テストステーションは装置全体が移動若し くは回動可能な機構を備えていて、この回動のときに多数本のケーブル(図4A 参照)も対応して移動可能な柔軟なシース構造を備えるている。[0005] As shown in FIG. 3, the main components of the present application include, as elements shown in FIG. 3, elements built in one test station side: pin electronics of a predetermined number of channels, a first logical comparator DC1, and an expected value generation circuit. And a timing generator TG, a pattern generator PG, a waveform shaper FC, a second logical comparator DC2, and an FM function unit 80. Prepare. In general, the test station is electrically and mechanically connected to an IC handler or an IC prober of a connection partner via a performance board PB (see FIG. 4) on the upper part of the apparatus or a HiFix apparatus for use. . At the time of this connection, the test station is provided with a mechanism capable of moving or rotating the entire apparatus. At this time, a large number of cables (see FIG. 4A) can be moved correspondingly. With a simple sheath structure.
【0006】 タイミング発生器TGは試験装置本体側に備えられていて、PGとの間で所定 に制御しながらデバイス試験プログラムで記述したタイミング・セットに基づい て規定される様々な多数チャンネルのタイミングエッジを発生する。例えばFC へはDUTへ印加する波形の前縁と後縁を規定するVチャンネルのエッジ信号C LK1(シェアードテスタではエッジパルス、パーピンテスタではエッジパルス 情報)を供給する。また、図4に示すように、テストステーション側のDC1へ はWチャンネルのストローブ信号STB1を数メートル(例えば5m程度)の比 較的長い同軸ケーブルを介して供給する。The timing generator TG is provided on the test apparatus main body side and controls various timing edges of various channels defined based on a timing set described in a device test program while performing predetermined control with the PG. Occurs. For example, a V-channel edge signal CLK1 (an edge pulse in a shared tester, edge pulse information in a perpin tester) that supplies a leading edge and a trailing edge of a waveform applied to the DUT is supplied to the FC. As shown in FIG. 4, a W channel strobe signal STB1 is supplied to DC1 on the test station side via a relatively long coaxial cable of several meters (for example, about 5 m).
【0007】 パターン発生器PGは試験装置本体側に備えられていて、DUTのICピンに 印加する複数Sチャンネルのドライバ用パターンPAT1や、複数Uチャンネル のコンパレータ用期待値パターンEXP1や、良否の判定を許可(イネーブル) する複数Tチャンネルのコンパレータ・イネーブル信号(比較許可信号)CPE 1、その他のデータ列を発生する。尚、ロジックIC用試験装置のPGではSQ PGと呼ばれていてパターンを格納するメモリを備え、このメモリ内容を読み出 しながら上記各種パターンを発生出力し、メモリIC用試験装置のPGではAL PGと呼ばれていて内部に演算手段を備え、これで演算しながら上記各種パター ンを発生出力する。 前記複数Tチャンネルのコンパレータ・イネーブル信号CPE1は、例えばT =16本で試験周期毎に良否比較の可否を制御する信号であり、試験装置本体内 のDC2へ供給する。ここで、試験周期(テストレート)単位のサイクルにおい て良否判定するサイクルをテストサイクルとしたとき、前記コンパレータ・イネ ーブル信号CPE1は所望のテストサイクルを指示する信号である。 前記複数Uチャンネルのコンパレータ用期待値パターンEXP1はテストサイ クルに対応して期待値データを供給する信号であり、テストステーション側へ数 メートルの同軸ケーブルを介して供給する。この構成例ではテストステーション 側に期待値発生部70を備えている構成例なので数十本の信号数である。[0007] The pattern generator PG is provided on the test apparatus main body side, and includes a plurality of S-channel driver patterns PAT1 applied to the DUT IC pins, a plurality of U-channel comparator expected value patterns EXP1, and a pass / fail judgment. , A plurality of T-channel comparator enable signals (comparison enable signals) CPE 1 and other data strings. The logic IC test apparatus PG has a memory called an SQ PG for storing patterns, and generates and outputs the various patterns while reading the contents of the memory. It is called a PG and has an arithmetic means inside, and generates and outputs the above-mentioned various patterns while performing the arithmetic operation. The plurality of T-channel comparator enable signals CPE1 are, for example, T = 16 signals for controlling the pass / fail comparison for each test cycle, and are supplied to the DC2 in the test apparatus main body. Here, assuming that a cycle for judging pass / fail in a cycle of a test cycle (test rate) is a test cycle, the comparator enable signal CPE1 is a signal indicating a desired test cycle. The expected value pattern EXP1 for comparators of the plurality of U channels is a signal for supplying expected value data corresponding to a test cycle, and is supplied to the test station via a coaxial cable of several meters. In this configuration example, since the test station is provided with the expected value generation unit 70, the number of signals is several tens.
【0008】 波形整形器FCは試験装置本体側に備えられていて、波形モードであるNRZ やRZやEOR等の波形を目的とする時間位相関係で波形整形して出力するもの であって、PGからのドライバ用パターンPAT1を受けて、TGからのA、B 、Cクロックに対応するエッジ信号CLK1を受けて、出力する複数Pチャンネ ルのドライバパターンDRPAT1の前縁と後縁を規定したパルス信号を出力す る。前記複数PチャンネルのドライバパターンDRPAT1はテストステーショ ン側へ数メートルの同軸ケーブルを介して供給する。尚、接続されるテストステ ーションの台数が複数2、4台の場合は、複数Pチャンネルのドライバパターン DRPAT1をチャイルドに2、4分岐させた同一パターンが各々供給される。[0008] The waveform shaper FC is provided on the test apparatus main body side and shapes and outputs waveforms such as NRZ, RZ, and EOR in a desired time-phase relationship, and outputs the waveform mode. A pulse signal defining the leading edge and trailing edge of the driver pattern DRPAT1 of a plurality of P channels to be output in response to the driver pattern PAT1 from the TG and the edge signal CLK1 corresponding to the A, B and C clocks from the TG. Is output. The plurality of P-channel driver patterns DRPAT1 are supplied to the test station via a coaxial cable of several meters. When the number of test stations to be connected is two or four, the same pattern obtained by splitting the driver pattern DRPAT1 for a plurality of P channels into two or four children is supplied.
【0009】 ピンエレクトロニクスPEはテストステーション側に備えられていて、DUT の各ICピンに接続して信号の授受を行う所定複数チャンネルの回路を備えてい る。ここで、デバイスの試験項目としては、直流特性を測定するDCパラメトリ ック・テストや、実際のDUTの実動作条件での試験であるダイナミック・ファ ンクション・テストや、主にデバイスのランク分け分類に適用されるACパラメ トリック・テスト等がある。前記試験項目によって、PEが備えているドライバ DR、コンパレータCP、切換スイッチ、その他のハードリソースを適宜所望に 活用して試験実施される。The pin electronics PE is provided on the test station side, and has a circuit of a predetermined plurality of channels connected to each IC pin of the DUT for transmitting and receiving signals. Here, the device test items include a DC parameter test for measuring DC characteristics, a dynamic function test that is a test under actual operating conditions of an actual DUT, and a device classification classification mainly. There are AC parametric tests that apply to According to the test items, the test is performed by appropriately utilizing the driver DR, the comparator CP, the changeover switch, and other hardware resources provided in the PE as desired.
【0010】 PE内のドライバDRは、システム構成により異なるが、複数Pチャンネル、 例えば1000チャンネル以上備えていて、試験装置本体側に備えるFCからの 前縁と後縁が規定されたドライバパターンDRPAT1を、数メートルの同軸ケ ーブルを介して受けて、DUTのICピンへ印加すべき所望電圧レベル(VIH 、VIL)に変換したパルス波形を供給する。[0010] The driver DR in the PE differs depending on the system configuration, but includes a plurality of P channels, for example, 1000 channels or more, and a driver pattern DRPAT1 in which the leading edge and the trailing edge from the FC provided on the test apparatus main body side are defined. And a pulse waveform received through a few meters of coaxial cable and converted to the desired voltage levels (VIH, VIL) to be applied to the IC pins of the DUT.
【0011】 PE内のコンパレータCPは、システム構成により異なるが、複数Qチャンネ ル、例えば500チャンネル以上備えていて、DUTのICピンから出力される 応答信号を受けて、2系統のスレッショルド・レベル電圧(VOH、VOL)で 論理信号に変換した2×Qチャンネルのセンス信号Dhi、Dlowをテストステー ション内のDC1へ供給する。Although the comparator CP in the PE differs depending on the system configuration, the comparator CP includes a plurality of Q channels, for example, 500 channels or more, and receives a response signal output from an IC pin of the DUT and receives two threshold level voltages. The sense signals Dhi and Dlow of the 2 × Q channel converted into logic signals by (VOH, VOL) are supplied to DC1 in the test station.
【0012】 第1論理比較器DC1はテストステーション側に備えられていて、所定のタイ ミングで期待値と論理比較するものであって、図5(a)の原理構成例に示すよ うに、上記2×Qチャンネルのセンス信号Dhi、Dlowを受けて、試験装置本体 側からのストローブ信号STB1を受けて、このストローブのエッジタイミング で前記センス信号をラッチし、試験装置本体側からの複数Uチャンネルのコンパ レータ用期待値パターンEXP1を受けて仲介する期待値発生部70で所定に変 換したQチャンネル数の期待値パターンEXP2と前記でラッチした結果との対 応する信号同士を一致比較し、比較結果の複数2Qチャンネルの不一致信号FL 1を試験装置本体側へ数メートルの同軸ケーブルを介して供給する。The first logical comparator DC1 is provided on the test station side and performs a logical comparison with an expected value at a predetermined timing. As shown in the principle configuration example of FIG. Upon receiving the 2 × Q channel sense signals Dhi and Dlow, receiving the strobe signal STB1 from the test apparatus main body side, latching the sense signal at the edge timing of the strobe, and detecting the plurality of U channels from the test apparatus main body side. The expected value pattern EXP2 of the number of Q channels, which has been converted in a predetermined manner by the expected value generating unit 70, which receives and intermediates the expected value pattern EXP1 for the comparator, is compared with the corresponding signal of the latched result, and the comparison is performed. The resulting mismatch signal FL1 of the plurality of 2Q channels is supplied to the test apparatus main body via a coaxial cable of several meters.
【0013】 図3に戻り、期待値発生部70はテストステーション側に備えられていて、例 えば期待値データを格納している所定容量のメモリであって、少数本の上記Uチ ャンネルのコンパレータ用期待値パターンEXP1をアドレス入力端に受けて、 当該アドレスの内容である複数Qチャンネルに対応する多数本の期待値パターン EXP2を読み出して、変換された期待値パターンEXP2をDC1へ供給する 。尚、システム構成によっては期待値発生部70を備えない装置があり、この場 合にはPGが期待値パターンEXP2を直接発生して供給する。Returning to FIG. 3, the expected value generating section 70 is provided on the test station side and is, for example, a memory having a predetermined capacity for storing expected value data, and a small number of comparators of the U channel. It receives the expected value pattern EXP1 for use at the address input terminal, reads out a large number of expected value patterns EXP2 corresponding to a plurality of Q channels as the contents of the address, and supplies the converted expected value pattern EXP2 to the DC1. Note that some devices do not include the expected value generating unit 70 depending on the system configuration. In this case, the PG directly generates and supplies the expected value pattern EXP2.
【0014】 第2論理比較器DC2は試験装置本体側に備えられていて、テストステーショ ン側からの複数2Qチャンネルの不一致信号FL1を数メートルの同軸ケーブル を介して受けて、テストサイクルを示す複数Tチャンネルのコンパレータ・イネ ーブル信号CPE1により対応するグループチャンネルの不一致信号FL1を所 定にゲートし、得られた判定不良を示すフェイル信号FL2をFM機能部80へ 供給する。The second logical comparator DC2 is provided on the test apparatus main body side and receives a mismatch signal FL1 of a plurality of 2Q channels from the test station side via a coaxial cable of several meters to indicate a test cycle. The non-coincidence signal FL1 of the corresponding group channel is gated in accordance with the T-channel comparator enable signal CPE1, and a fail signal FL2 indicating the obtained judgment failure is supplied to the FM function unit 80.
【0015】 FM機能部80は試験装置本体側に備えられていて、判定結果保持部FM1と 記憶保持部FM2と、フェイルメモリ部FM3とを備える。 判定結果保持部FM1は所望の小試験区間単位にフェイル信号FL2を受けて OR加算した信号を一時的に保持するものであって、図5(b)にその原理構成 例を示す。ここで、デバイス試験項目における所望の小試験区間を単位とし、そ の測定開始時にスタートクリア信号(START CLEAR)が発生され、小 試験区間の測定終了時にテストパターン終了信号を発生するものと仮定する。 このとき、判定結果保持部FM1は上記フェイル信号FL2を受けて、デバイ ス試験項目における所望の小試験区間を単位として上記フェイル信号FL2が一 度でも存在するとフリップ・フロップFFをセットして保持し、これをデバイス 不良情報FL3として出力する。 記憶保持部FM2は図5(b)にその原理構成例を示すように、上記テストパ ターン終了信号により上記デバイス不良情報FL3をメモリの所定のアドレスへ 格納し、次の格納アドレスに更新する。これを繰り返すことでメモリへ順次デバ イス不良情報FL3を格納していく。これによれば、デバイス試験項目における 小試験区間毎に、複数同時試験されたDUTの中で、どのDUTが不良となった か、あるいはどのICピンが不良となったかが記憶保持部FM2の内容を読み出 すことで判る。前記内容を受けて、各DUTを所定のカテゴリ別に分類処理を行 って、例えばICハンドラへ各DUT個別の分別搬送情報を通知する。但し、ど のテストサイクルでの不良であるかの詳細はフリップ・フロップFFで小試験区 間のフェイル信号FL2をOR加算している為特定できず不明である。The FM function unit 80 is provided on the test apparatus main body side, and includes a determination result holding unit FM1, a storage holding unit FM2, and a fail memory unit FM3. The judgment result holding unit FM1 temporarily holds the signal obtained by receiving and adding the fail signal FL2 in units of a desired small test section, and FIG. 5B shows an example of the principle configuration thereof. Here, it is assumed that a start clear signal (START CLEAR) is generated at the start of the measurement in units of a desired small test section in a device test item, and a test pattern end signal is generated at the end of the measurement of the small test section. . At this time, the judgment result holding unit FM1 receives the fail signal FL2 and sets and holds the flip-flop FF when the fail signal FL2 exists at least once in units of a desired small test section in the device test item. This is output as device failure information FL3. As shown in FIG. 5B, the memory holding unit FM2 stores the device failure information FL3 at a predetermined address in the memory in response to the test pattern end signal and updates the next storage address. By repeating this, the device defect information FL3 is sequentially stored in the memory. According to this, for each small test section in the device test item, the contents of the memory holding unit FM2 are determined as to which DUT failed or which IC pin failed among a plurality of simultaneously tested DUTs. You can tell by reading it. In response to the contents, the DUT is classified according to a predetermined category and, for example, the IC handler is notified of the separated transport information for each DUT. However, the details of the test cycle in which the failure occurs are unknown because the flip-flop FF OR-adds the fail signal FL2 between the small test sections.
【0016】 図3に戻り、フェイルメモリ部FM3は主にデバイスの不良原因を詳細に解析 可能とするものであって、例えばフェイルが発生したアドレスを解析する為の記 憶回路、即ちAFM部と、フェイルが発生する迄の過程を解析する為のDFM部 、その他を備えている。特に、メモリICを試験する半導体試験装置ではDUT であるメモリICに対応させてメモリセル毎のフェイル情報を格納するAFMを 備えている。例えば、DUTのデータ幅が×1〜×18ビット構成に対応して備 えられ、DUTの大きなアドレス空間にも対応して備えられ、更に同時測定個数 が64個に対応する構成をも備えている。また、SDRAM、ECL等の高速メ モリICに対応する構成を備えている。これら多様なDUT構成に対応する為に 膨大な回路規模と成らざるを得ない状況である。 ここで、AFMはメモリセル毎に対応するフェイル情報を格納するメモリであ って、DUTと同一のアドレス空間とデータ幅となるように所望に割付け変更可 能な記憶回路が構成され、PG(ここではALPG)がDUTへ与えるアドレス 情報と同じ格納アドレス信号(図3A参照)を受けて、当該アドレス位置へフェ イル情報を格納する。しかも、例えば1000本以上もの上記フェイル信号FL 2を受けて同時並列に格納できる必要がある。やがてデバイスの試験完了後にお いて、これら格納情報を用いて不良救済する為のリペア解析処理や、フェイル・ ビット・マップ表示等の評価・解析に使用される。従って、例えば高速の256 Mビットの大容量メモリを64個同時測定する場合、16000Mビット以上に も及ぶ大容量のメモリを備えている必要がある。また、高速のECLメモリIC やDDRAM等も試験可能とする為に、内部構成は例えば16相(way)のイ ンターリーブ構成で実現していて複雑で膨大な回路構成となっている。Returning to FIG. 3, the fail memory unit FM3 mainly enables detailed analysis of the cause of the device failure. For example, the fail memory unit FM3 includes a memory circuit for analyzing the address where the failure has occurred, that is, the AFM unit. , A DFM unit for analyzing a process until a failure occurs, and the like. In particular, a semiconductor test apparatus for testing a memory IC includes an AFM that stores fail information for each memory cell in correspondence with a memory IC that is a DUT. For example, the data width of the DUT is provided corresponding to the × 1 to × 18 bit configuration, the DUT is provided corresponding to the large address space of the DUT, and the configuration is also provided in which the simultaneous measurement number corresponds to 64. I have. Further, it has a configuration corresponding to a high-speed memory IC such as an SDRAM and an ECL. In order to cope with these various DUT configurations, there is no choice but to have a huge circuit scale. Here, the AFM is a memory for storing fail information corresponding to each memory cell, and a storage circuit that can be assigned and changed as desired so as to have the same address space and data width as the DUT is configured. Here, upon receiving the same storage address signal (see FIG. 3A) as the address information given to the DUT by the ALPG, the fail information is stored at the relevant address position. In addition, it is necessary that, for example, 1000 or more fail signals FL2 can be received and stored in parallel. Soon after the device test is completed, it will be used for repair analysis processing to repair defects using these stored information, and for evaluation and analysis such as fail bit map display. Therefore, for example, when simultaneously measuring 64 high-speed 256 Mbit large-capacity memories, it is necessary to provide a large-capacity memory of 16000 Mbit or more. In order to enable testing of a high-speed ECL memory IC, DDRAM, or the like, the internal configuration is realized by, for example, a 16-phase (way) interleave configuration, which has a complicated and vast circuit configuration.
【0017】 次に、図4の装置間のケーブル接続本数について具体例を示して説明する。こ こで、半導体試験装置としてはメモリICを試験する装置の場合とし、且つ、テ ストステーション当たり8個のDUTを同時測定可能なシステム構成の場合とし 、ドライバピンが72チャンネル、I/Oピンが96チャンネル備える場合と仮 定する。 上記のとき、DC1からDC2へ供給する複数2Qチャンネルの不一致信号F L1の本数は1テストステーション当たり(96×8)×2=1536本備えて いると仮定する。また、FCからドライバDRへ供給する複数Pチャンネルのド ライバパターンDRPAT1の本数は1テストステーション当たり1344本備 えていると仮定する。また、複数Tチャンネルのコンパレータ・イネーブル信号 CPE1の本数は1テストステーション当たり16本備えているが試験装置本体 内の接続であり関係しない。また、複数Uチャンネルのコンパレータ用期待値パ ターンEXP1は期待値発生部70を備えているとき約20本であり、Wチャン ネルのストローブ信号STB1は数本である。従って、全体の本数は1536+ 1344+20本+数本≒2900本(図4A参照)となる。尚、もしも4テス トステーションのシステム構成の場合では2900×4=11600本もの膨大 な本数のケーブル接続となる。 この中で、1536本もある不一致信号FL1に着目してみると、第2論理比 較器DC2とFM機能部80とが試験装置本体側に備えられている為に試験装置 本体側へ伝送する必要があることが判る。ここで、一方の第2論理比較器DC2 の回路規模は小さいが、他方のFM機能部80の回路規模は上述したようにフェ イルメモリ部FM3が複雑で膨大な回路構成となっている結果、テストステーシ ョン側へ実用的に収容することが困難なため、試験装置本体側に備えられている 。Next, the number of cable connections between the devices in FIG. 4 will be described with reference to a specific example. Here, assuming that the semiconductor test device is a device for testing a memory IC and that the system configuration allows simultaneous measurement of eight DUTs per test station, the driver pins have 72 channels and I / O pins. Is assumed to have 96 channels. In the above case, it is assumed that the number of mismatch signals FL1 of a plurality of 2Q channels supplied from DC1 to DC2 is (96 × 8) × 2 = 1536 per test station. It is also assumed that the number of driver patterns DRPAT1 of a plurality of P channels supplied from the FC to the driver DR is 1344 per test station. Although the number of comparator enable signals CPE1 of a plurality of T channels is 16 for each test station, it is a connection within the test apparatus main body and does not matter. The expected value pattern EXP1 for comparators of a plurality of U channels is about 20 when the expected value generating section 70 is provided, and the number of strobe signals STB1 of the W channel is several. Therefore, the total number is 1536 + 1344 + 20 + several ≒ 2900 (see FIG. 4A). In the case of a system configuration of four test stations, a huge number of cable connections of 2,900 × 4 = 1,1600 are required. Focusing on 1536 non-coincidence signals FL1 among them, since the second logical comparator DC2 and the FM function unit 80 are provided on the test apparatus main body side, they are transmitted to the test apparatus main body side. It turns out that it is necessary. Here, while the circuit scale of one second logical comparator DC2 is small, the circuit scale of the other FM function unit 80 is as described above because the fail memory unit FM3 has a complicated and huge circuit configuration as described above. Because it is difficult to practically store it on the station side, it is provided on the test apparatus main body side.
【0018】 尚、上記で伝送される数メートル長の信号線の多くはデバイス試験速度で変化 し、波形タイミングが規定された高速、例えば500MHzの信号である。この 線路を通過伝送されるパルスのエッジタイミングは例えば±100ピコ秒以内の 高精度であることが求められている。この為、伝送特性が優れている高品質の同 軸ケーブルの差動伝送形態で伝送され、両端には同軸ケーブルに対応する特性の 良いコネクタを備えている。更に、この同軸ケーブルの両端に接続されて信号を 授受する差動のインターフェース回路は同軸ケーブルによる高速パルスのエッジ の劣化を改善する補償回路を備えて実現されている。基板上にはこれら回路を搭 載する基板スペースも必要となる。また同軸ケーブルに対して張力ストレス等を 与えないように保持する保持構造も備える必要がある。Most of the signal lines having a length of several meters transmitted above change at a device test speed, and are high-speed signals having a prescribed waveform timing, for example, 500 MHz signals. The edge timing of the pulse transmitted through this line is required to be highly accurate, for example, within ± 100 picoseconds. For this reason, high-quality coaxial cables with excellent transmission characteristics are transmitted in a differential transmission form, and connectors with good characteristics corresponding to coaxial cables are provided at both ends. Further, a differential interface circuit connected to both ends of the coaxial cable for transmitting and receiving signals is realized with a compensation circuit for improving deterioration of high-speed pulse edges caused by the coaxial cable. The board space for mounting these circuits is also required on the board. Also, it is necessary to provide a holding structure for holding the coaxial cable so as not to apply tension stress or the like.
【0019】 尚、上記ではテストステーション当たり8個のDUTを同時測定可能なシステ ム構成の具体例としたが、この他にテストステーション当たり16個/32個の DUTを同時測定可能なシステム構成もあり、これに比例した多数本のケーブル 本数が必要となってくる。Although the above is a specific example of a system configuration capable of simultaneously measuring eight DUTs per test station, a system configuration capable of simultaneously measuring 16/32 DUTs per test station is also described. Yes, a large number of cables will be required in proportion to this.
【0020】[0020]
ところで、半導体試験装置の運用形態としてデバイス開発用と量産用との2つ の運用形態がある。量産用の半導体試験装置においては量産されるICの良否判 定の試験が実施可能であれば実用的に足りる。従って、量産用の半導体試験装置 においてはFM機能部80が備えるデバイス解析機能を必要とされない。 上述したように、試験装置本体とテストステーションとの間の信号接続本数は 多数本であり、かつ高品質の同軸ケーブル及び授受回路を備える必要がある。更 に、テストステーションが移動若しくは回動機構に伴い、多数本の束ねられた太 いケーブル束も対応して柔軟に可動可能な構造を備える必要があり、これらから して半導体試験装置が高価となる難点があった。 一方で、運用される半導体試験装置の台数は量産IC用のものが圧倒的に多く 、上記FM機能部80の多機能なデバイス解析機能は利用されていない場合が多 い。また、従来技術の半導体試験装置においては接続されるケーブル本数が多く 、近年の500MHz〜1GHzもの高速デバイス等を測定する為には、ケーブ ル本数を低減することが重要な課題である。 そこで、本考案が解決しようとする課題は、半導体試験装置の備えるハード資 源の中で、半導体試験装置の運用目的に対応して必要とされるハードリソースを 搭載させた構成を備える半導体試験装置を提供することである。 特に、多機能なデバイス解析機能が利用されない点に着目して、当該解析機能 を削除し、試験装置本体側とテストステーション側との間の信号接続本数を大幅 に低減可能とした、量産用の半導体試験装置に特化した半導体試験装置を提供す ることである。 By the way, there are two operation modes of the semiconductor test apparatus, one for device development and one for mass production. In a mass-production semiconductor test device, it is sufficient if a test for judging the quality of an IC to be mass-produced can be performed. Therefore, the device analysis function of the FM function unit 80 is not required in a semiconductor test apparatus for mass production. As described above, the number of signal connections between the test apparatus main body and the test station is large, and it is necessary to provide high-quality coaxial cables and transmission / reception circuits. Furthermore, as the test station moves or rotates, it is necessary to provide a structure that can flexibly move a large number of bundled thick cable bundles, which makes semiconductor test equipment expensive. There were difficulties. On the other hand, the number of semiconductor test devices to be operated is overwhelmingly large for mass-produced ICs, and the multifunctional device analysis function of the FM function unit 80 is not often used. Further, in a conventional semiconductor test apparatus, the number of cables to be connected is large, and in order to measure a recent high-speed device such as 500 MHz to 1 GHz, it is important to reduce the number of cables. Therefore, the problem to be solved by the present invention is to provide a semiconductor test apparatus having a configuration in which, among the hardware resources included in the semiconductor test apparatus, necessary hardware resources are mounted in accordance with the operation purpose of the semiconductor test apparatus. It is to provide. In particular, paying attention to the fact that the multifunctional device analysis function is not used, the analysis function was deleted, and the number of signal connections between the test equipment body and the test station side could be greatly reduced. The purpose is to provide semiconductor test equipment specialized in semiconductor test equipment.
【0021】[0021]
第1に、上記課題を解決するために、半導体試験装置は試験装置本体とテスト ステーションとを備え、両装置間を伝送する高速パルス信号は所定長の同軸ケー ブルで接続される構成を備える半導体試験装置であって、上記テストステーショ ン側に載置される被試験デバイス(DUTと呼称)のIC出力端子から出力され る応答信号を受けて所定のタイミング条件で期待値と比較して検出した良否判定 結果であるフェイル信号(例えばフェイル信号FL2)を試験周期(テストレー ト)毎に受けて所定の格納形態で格納するフェイル格納手段(例えばFM機能部 )を備える半導体試験装置において、 上記フェイル信号を検出するフェイル検出手段を上記テストステーション側に 備え、 上記フェイル信号を所定の格納形態で格納する上記フェイル格納手段を上記テ ストステーション側に備え、 以上を具備して両装置間を伝送する高速パルス信号に係る接続用ケーブル本数 を大幅に低減可能とすることを特徴とする半導体試験装置である。 上記考案によれば、半導体試験装置の試験装置本体側とテストステーション側 とに備えるハード資源の中で半導体試験装置の運用目的に対応して必要とされる ハードリソースを搭載させて、特に両装置間の接続用ケーブル本数を大幅に低減 可能とした構成を備える半導体試験装置が実現できる。 First, in order to solve the above problems, a semiconductor test apparatus includes a test apparatus main body and a test station, and a high-speed pulse signal transmitted between the two apparatuses is connected by a predetermined length of coaxial cable. A test apparatus, which receives a response signal output from an IC output terminal of a device under test (referred to as a DUT) mounted on the test station side and detects the response signal by comparing with an expected value under a predetermined timing condition. In a semiconductor test apparatus provided with fail storage means (for example, an FM function unit) for receiving a fail signal (for example, a fail signal FL2) which is a result of the pass / fail judgment for each test cycle (test rate) and storing it in a predetermined storage form, Fail detecting means for detecting a failure signal on the test station side, and storing the fail signal in a predetermined storage form. A semiconductor test apparatus, comprising: a storage unit on the side of the test station, wherein the number of connection cables related to a high-speed pulse signal transmitted between the two apparatuses can be significantly reduced. According to the above invention, among the hardware resources provided on the test apparatus main body side and the test station side of the semiconductor test apparatus, the necessary hardware resources corresponding to the operation purpose of the semiconductor test apparatus are mounted, and in particular, both apparatuses are installed. It is possible to realize a semiconductor test apparatus having a configuration capable of greatly reducing the number of connection cables between them.
【0022】 第1図は、本考案に係る解決手段を示している。 第2に、上記課題を解決するために、半導体試験装置は試験装置本体とテスト ステーションとを備え、両装置間を伝送する高速パルス信号は所定長の同軸ケー ブルで接続される構成を備える半導体試験装置であって、上記テストステーショ ン側に載置される被試験デバイス(DUTと呼称)は上記試験装置本体から供給 される所定の試験信号(例えばドライバパターンDRPAT1)をDUTのIC 入力端子へ印加し、DUTのIC出力端子から出力される応答信号を受けて所定 のスレッショルド・レベル条件とタイミング条件(例えばストローブ信号STB 1)で検出し、検出した信号を比較用の期待値(例えば期待値パターンEXP2 )で所定に比較して検出した良否判定結果であるフェイル信号(例えばフェイル 信号FL2)を試験周期(テストレート)毎に受けて所定の格納形態で格納する フェイル格納手段(例えばFM機能部)を備える半導体試験装置において、 上記フェイル信号を検出するフェイル検出手段(例えば第1論理比較器DC1 と第2論理比較器DC2)を上記テストステーション側に備え、 上記フェイル信号を所定の格納形態で格納する上記フェイル格納手段は上記フ ェイル信号を所定にOR加算してDUTの良否判定若しくはカテゴリ別に分類可 能とする最小限のフェイル情報格納手段(例えば判定結果保持部FM1と記憶保 持部FM2)を上記テストステーション側に備え、 以上を具備して両装置間を伝送する高速パルス信号に係る接続用ケーブル本数 を大幅に低減可能とすることを特徴とする半導体試験装置がある。FIG. 1 shows a solution according to the present invention. Second, in order to solve the above-mentioned problems, a semiconductor test apparatus includes a test apparatus main body and a test station, and a high-speed pulse signal transmitted between the two apparatuses is connected by a coaxial cable having a predetermined length. In a test apparatus, a device under test (referred to as a DUT) mounted on the test station side transmits a predetermined test signal (for example, a driver pattern DRPAT1) supplied from the test apparatus body to an IC input terminal of the DUT. Receiving the response signal output from the IC output terminal of the DUT, detecting the response signal under predetermined threshold level conditions and timing conditions (for example, strobe signal STB1), and detecting the detected signal with an expected value for comparison (for example, expected value). A fail signal (for example, fail signal FL2), which is a pass / fail judgment result detected by predetermined comparison in pattern EXP2). In a semiconductor test apparatus provided with a fail storage means (for example, an FM function unit) which receives and stores the data in a predetermined storage form for each test cycle (test rate), a fail detection means (for example, a first logical comparator DC1) for detecting the fail signal And a second logical comparator DC2) on the test station side, wherein the fail storage means for storing the fail signal in a predetermined storage form OR-adds the fail signal in a predetermined manner to determine whether the DUT is good or not, or for each category. The test station is provided with the minimum fail information storing means (for example, the judgment result holding unit FM1 and the memory holding unit FM2) which can be classified, and is provided with the above. There is a semiconductor test apparatus characterized in that the number of connection cables can be significantly reduced.
【0023】 また、上記フェイル検出手段は第1論理比較器DC1と第2論理比較器DC2 とで成ることを特徴とする上述半導体試験装置がある。 また、上記フェイル格納手段は判定結果保持部FM1と記憶保持部FM2とで 成ることを特徴とする上述半導体試験装置がある。Further, there is the above-mentioned semiconductor test apparatus, wherein the fail detecting means comprises a first logical comparator DC1 and a second logical comparator DC2. In addition, there is the above-described semiconductor test apparatus, wherein the fail storage means includes a determination result holding unit FM1 and a storage holding unit FM2.
【0024】 第3に、上記課題を解決するために、上記フェイル格納手段は判定結果保持部 FM1と記憶保持部FM2とで構成されるとき、 上記判定結果保持部FM1は上記フェイル検出手段(例えば第1論理比較器D C1と第2論理比較器DC2)からテストレート毎に出力されるフェイル信号( 例えばフェイル信号FL2)を受けてデバイス試験項目における所定の小試験区 間を単位としてOR加算した結果であるデバイス不良情報FL3を出力し、 上記記憶保持部FM2は小容量のメモリを備えて上記デバイス不良情報FL3 を受けて順次格納し、試験終了後に前記メモリの内容であるデバイス不良情報F L3をCPUが読み出し、これに基づいて例えば、どの試験項目で不良となった か、あるいはどのICピンが不良となったを特定して当該DUTを所定のカテゴ リに分類処理を行って、例えばICハンドラへDUT個別の分別搬送情報を通知 し、 以上を具備することを特徴とする上述半導体試験装置がある。Third, in order to solve the above-mentioned problem, when the fail storage means is composed of a judgment result holding unit FM1 and a storage holding unit FM2, the judgment result holding unit FM1 is provided with the fail detection means (for example, Fail signals (for example, a fail signal FL2) output from the first logical comparator DC1 and the second logical comparator DC2) for each test rate are received and OR-added in units of a predetermined small test interval in a device test item. The storage device FM2 includes a small-capacity memory and sequentially receives and stores the device failure information FL3. After the test is completed, the device failure information FL3, which is the content of the memory, is output. Is read by the CPU, and based on this, for example, which test item has failed or which IC pin has failed The above-described semiconductor test apparatus is characterized in that the above-described semiconductor test apparatus is characterized by specifying the DUT and classifying the DUT into a predetermined category, for example, and notifying the IC handler of the separated transport information for each DUT.
【0025】 また、上記フェイル検出手段と上記フェイル格納手段とは、量産ICの検査に 使用される半導体試験装置に適用することを特徴とする上述半導体試験装置があ る。Further, there is the above-described semiconductor test apparatus, wherein the fail detecting means and the fail storing means are applied to a semiconductor test apparatus used for inspection of a mass-produced IC.
【0026】[0026]
以下に本考案の実施の形態を実施例と共に図面を参照して詳細に説明する。ま た、以下の実施の形態の説明内容によって実用新案登録請求の範囲を限定するも のではないし、更に、実施の形態で説明されている要素や接続関係が解決手段に 必須であるとは限らない。 Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings together with examples. Further, the scope of claims for utility model registration is not limited by the following description of the embodiments, and the elements and connection relationships described in the embodiments are not necessarily essential to the solution. Absent.
【0027】 本考案について、図1の半導体試験装置の分割構成図と、図2の試験装置本体 とテストステーションとの間の信号接続図と、を参照して以下に説明する。尚、 従来構成に対応する要素は同一符号を付し、また、重複する部位の説明は省略す る。The present invention will be described below with reference to the divided configuration diagram of the semiconductor test device of FIG. 1 and the signal connection diagram between the test device main body and the test station of FIG. Elements corresponding to those of the conventional configuration are denoted by the same reference numerals, and description of overlapping parts is omitted.
【0028】 本願に係る要部構成は、図1に示すように、一方のテストステーション側に内 蔵する要素は、所定チャンネル数のピンエレクトロニクスと、第1論理比較器D C1と、期待値発生部70と、第2論理比較器DC2と、フェイルメモリ部FM 3を削除したFM機能部90とを備える。他方の試験装置本体側に内蔵する要素 は、タイミング発生器TGと、パターン発生器PGと、波形整形器FCとを備え る。つまり、第2論理比較器DC2とFM機能部90とをテストステーション側 に内蔵する構成としている。As shown in FIG. 1, the essential components of the present application are as follows. Elements included in one test station include pin electronics of a predetermined number of channels, a first logical comparator DC1, and an expected value generator. A unit 70, a second logical comparator DC2, and an FM function unit 90 from which the fail memory unit FM3 is deleted. Elements incorporated in the other test apparatus main body side include a timing generator TG, a pattern generator PG, and a waveform shaper FC. That is, the second logical comparator DC2 and the FM function unit 90 are built in the test station.
【0029】 テストステーション側に備える第2論理比較器DC2は、従来と同一であり、 また回路規模が小さいからしてテストステーション側の内部へ収容することが実 用的に可能である。The second logical comparator DC2 provided on the test station side is the same as the conventional one and has a small circuit scale, so that it can be practically housed inside the test station side.
【0030】 本考案のFM機能部90の内部構成は判定結果保持部FM1と記憶保持部FM 2とを備える。即ち、従来の図3に示すFM機能部80の内部要素であるフェイ ルメモリ部FM3を削除した構成としている。これによれば、前記膨大な回路部 を削除した結果、テストステーション側の内部へ上記第2論理比較器DC2と共 に収容することが実用的に可能となった。これに伴って複数2Qチャンネルの不 一致信号FL1のケーブル接続が無くなる。一方で、フェイルメモリ部FM3を 削除したことに伴って、デバイスの様々な不良解析機能は無くなる。従って、本 考案の半導体試験装置は量産用ICの良否検査に特化した専用の半導体試験装置 となる。The internal configuration of the FM function unit 90 of the present invention includes a determination result holding unit FM1 and a storage holding unit FM2. That is, the configuration is such that the failure memory unit FM3 which is an internal element of the conventional FM function unit 80 shown in FIG. 3 is deleted. According to this, as a result of removing the huge circuit section, it becomes practically possible to accommodate the second logical comparator DC2 inside the test station together with the second logical comparator DC2. Accordingly, the cable connection of the mismatch signal FL1 of the plurality of 2Q channels is eliminated. On the other hand, with the deletion of the fail memory unit FM3, various failure analysis functions of the device disappear. Therefore, the semiconductor test apparatus of the present invention is a dedicated semiconductor test apparatus specialized for quality inspection of mass-production ICs.
【0031】 次に、図2のケーブル接続を説明する。この場合も従来と同一条件の場合と仮 定する。 上記構成要素の移動に伴い装置間の接続信号と、その本数が変わる。即ち、D C1からDC2へ供給する複数2Qチャンネルの不一致信号FL1のケーブル、 例えば1536本が無くなる。代わりに複数Tチャンネルのコンパレータ・イネ ーブル信号CPE1のケーブルが追加となるが、この本数は、例えば16本と少 数本である。この結果、1536本−16本=1520本のケーブルが削減でき る大きな利点が得られることとなる。従って、試験装置本体とテストステーショ ンとの間の信号接続本数は、上述した従来と同一条件と仮定すれば、16+13 44+20本+数本≒1400本(図2A参照)となる。従って、従来が290 0本であったからしてケーブル本数は1500本削減されて半減以下にできる特 筆した利点が得られる。無論、ケーブル両端に備える同軸ケーブルに対応するコ ネクタやケーブルを保持する保持構造、差動のインターフェース回路、補償回路 、基板上の回路搭載スペースも半減されて、試験装置のコスト低減効果が得られ る。 尚、もしも、4テストステーションのシステム構成の場合では本考案が140 0×4=5600本に対して、従来が2900×4=11600本であるからし て、11600−5600=6000本もの膨大な本数のケーブル接続が削減で きる大きな利点が得られることとなる。Next, the cable connection of FIG. 2 will be described. In this case as well, it is assumed that the conditions are the same as before. The connection signals between the devices and the number of the connection signals change as the above components move. That is, there is no cable, for example, 1536 cables for the mismatch signal FL1 of the plurality of 2Q channels supplied from DC1 to DC2. Instead, a cable for a plurality of T-channel comparator enable signals CPE1 is added, but the number is a small number, for example, 16 cables. As a result, a great advantage can be obtained in that 1,536 cables minus 1620 cables can be reduced. Accordingly, the number of signal connections between the test apparatus main body and the test station is 16 + 1344 + 20 + several ≒ 1400 (see FIG. 2A), assuming the same conditions as in the above-described conventional case. Therefore, the number of cables can be reduced by 1500 compared to 2900 in the related art, and a special advantage that can be reduced to half or less can be obtained. Of course, the connectors for coaxial cables provided at both ends of the cable, the holding structure for holding the cable, the differential interface circuit, the compensation circuit, and the circuit mounting space on the board are halved, and the cost of the test equipment can be reduced. You. In the case of a system configuration of four test stations, the present invention has 1400 × 4 = 5600 lines, whereas the conventional one has 2900 × 4 = 11600 lines, and therefore 11600−5600 = 6000 lines. A significant advantage is that the number of cable connections can be reduced.
【0032】[0032]
本考案は、上述の説明内容から、下記に記載される効果を奏する。 上述説明したように本考案によれば、回路規模の大きなフェイルメモリ部FM 3を削除した内部構成で成るFM機能部90と、第2論理比較器DC2とをテス トステーション側へ内蔵する構成としたことにより、第1論理比較器DC1と第 2論理比較器DC2間を接続するケーブルが無くなる結果、1テストステーショ ン当たり数千本にも及ぶ装置間の同軸ケーブル接続が削減される大きな利点が得 られる。また削除したフェイルメモリ部FM3の膨大な回路と、多数本の同軸ケ ーブル及びこれに係る両端の授受回路やコネクタが削減可能となった結果、試験 装置がより安価に実現できる利点も得られる。 本願構成の半導体試験装置は、量産ICの良否検査を対象としたとき実用十分 に適用可能な試験装置である。一方で、実際に運用される半導体試験装置は量産 IC用の半導体試験装置が圧倒的に多い。従って、本考案の技術的効果は大であ り、産業上の経済効果は極めて大である。 The present invention has the following effects from the above description. As described above, according to the present invention, an FM function unit 90 having an internal configuration in which the fail memory unit FM3 having a large circuit scale is deleted, and a configuration in which the second logical comparator DC2 is built in the test station. As a result, there is no cable connecting between the first logical comparator DC1 and the second logical comparator DC2, and as a result, there is a great advantage that thousands of coaxial cables are connected between devices per test station. can get. In addition, since the huge number of circuits of the failed memory unit FM3 and the number of coaxial cables and the number of transmission / reception circuits and connectors at both ends thereof can be reduced, an advantage that the test apparatus can be realized at lower cost can be obtained. The semiconductor test apparatus of the present invention is a test apparatus which can be applied practically and sufficiently when inspecting the quality of mass-produced ICs. On the other hand, semiconductor test equipment actually operated is overwhelmingly large for semiconductor ICs for mass production. Therefore, the technical effect of the present invention is great, and the industrial economic effect is extremely great.
【図1】本考案の、半導体試験装置の分割構成図。FIG. 1 is a block diagram of a semiconductor test apparatus according to the present invention;
【図2】本考案の、試験装置本体とテストステーション
との間の信号接続図。FIG. 2 is a signal connection diagram between a test apparatus main body and a test station according to the present invention.
【図3】従来の、半導体試験装置の分割構成図。FIG. 3 is a block diagram of a conventional semiconductor test apparatus.
【図4】従来の、試験装置本体とテストステーションと
の間の信号接続図。FIG. 4 is a conventional signal connection diagram between a test apparatus main body and a test station.
【図5】(a)は第1論理比較器の原理構成例であり、
(b)は判定結果保持部と記憶保持部の原理構成例であ
る。FIG. 5A is an example of the principle configuration of a first logical comparator,
(B) is an example of the principle configuration of the determination result holding unit and the storage holding unit.
DC1 第1論理比較器 FM1 判定結果保持部 DC2 第2論理比較器 FM2 記憶保持部 FM3 フェイルメモリ部 70 期待値発生部 80,90 FM機能部 CP コンパレータ DR ドライバ DUT 被試験デバイス FC 波形整形器 FF フリップ・フロップ PB パフォーマンスボード PE ピンエレクトロニクス PG パターン発生器 TG タイミング発生器 DC1 First logical comparator FM1 Judgment result holding unit DC2 Second logical comparator FM2 Storage holding unit FM3 Fail memory unit 70 Expected value generation unit 80, 90 FM function unit CP Comparator DR Driver DUT Device under test FC Waveform shaper FF Flip・ Flop PB Performance Board PE Pin Electronics PG Pattern Generator TG Timing Generator
Claims (6)
ステーションとを備える半導体試験装置であって、該テ
ストステーション側に載置される被試験デバイス(DU
Tと呼称)のIC出力端子から出力される応答信号を受
けて所定に良否判定して検出したフェイル信号を試験周
期(テストレート)毎に受けて該フェイル信号を所定の
格納形態で格納するフェイル格納手段を備える半導体試
験装置において、 該フェイル信号を検出するフェイル検出手段を該テスト
ステーション側に備え、 該フェイル信号を所定の格納形態で格納する該フェイル
格納手段を該テストステーション側に備え、 以上を具備することを特徴とする半導体試験装置。A semiconductor test apparatus is a semiconductor test apparatus including a test apparatus main body and a test station, and a device under test (DU) mounted on the test station side.
A fail signal which receives a response signal output from an IC output terminal (referred to as "T") at predetermined test intervals (test rate) upon receiving a fail signal detected at predetermined intervals and stores the fail signal in a predetermined storage form. In a semiconductor test apparatus having storage means, a failure detection means for detecting the failure signal is provided on the test station side, and the failure storage means for storing the failure signal in a predetermined storage form is provided on the test station side. A semiconductor test apparatus comprising:
ステーションとを備え、両装置間を伝送する高速パルス
信号は所定長の同軸ケーブルで接続される構成を備える
半導体試験装置であって、該テストステーション側に載
置される被試験デバイス(DUTと呼称)は該試験装置
本体から供給される所定の試験信号をDUTのIC入力
端子へ印加し、DUTのIC出力端子から出力される応
答信号を受けて所定のスレッショルド・レベル条件とタ
イミング条件で検出し、検出した信号を比較用の期待値
で所定に比較して検出した良否判定結果であるフェイル
信号を試験周期(テストレート)毎に受けて所定の格納
形態で格納するフェイル格納手段を備える半導体試験装
置において、 該フェイル信号を検出するフェイル検出手段を該テスト
ステーション側に備え、 該フェイル信号を所定の格納形態で格納する該フェイル
格納手段は該フェイル信号を所定にOR加算してDUT
の良否判定若しくはカテゴリ別に分類可能とする最小限
のフェイル情報格納手段を該テストステーション側に備
え、 以上を具備して両装置間を伝送する高速パルス信号に係
る接続用ケーブル本数を低減することを特徴とする半導
体試験装置。2. A semiconductor test apparatus comprising a test apparatus main body and a test station, wherein a high-speed pulse signal transmitted between the two apparatuses is connected by a coaxial cable having a predetermined length. A device under test (referred to as a DUT) mounted on the station side applies a predetermined test signal supplied from the test apparatus main body to an IC input terminal of the DUT, and outputs a response signal output from an IC output terminal of the DUT. Receiving a fail signal, which is a pass / fail judgment result detected by comparing the detected signal with a predetermined expected value for comparison and detecting the signal under predetermined threshold level conditions and timing conditions, for each test cycle (test rate). In a semiconductor test apparatus provided with fail storage means for storing data in a predetermined storage form, the fail detection means for detecting the fail signal is provided in the test stage. Provided the Deployment side, the failure storing means for storing said fail signal in a predetermined storage form by OR adding the fail signal to a predetermined DUT
The test station is provided with a minimum fail information storage means that can determine pass / fail or classify by category, and reduce the number of connection cables related to high-speed pulse signals transmitted between the test stations by including the above. Characteristic semiconductor test equipment.
第2論理比較器とで成ることを特徴とする請求項1又は
2記載の半導体試験装置。3. The semiconductor test apparatus according to claim 1, wherein said fail detecting means comprises a first logical comparator and a second logical comparator.
記憶保持部とで成ることを特徴とする請求項1又は2記
載の半導体試験装置。4. The semiconductor test apparatus according to claim 1, wherein said fail storage means comprises a judgment result holding unit and a storage holding unit.
記憶保持部とで構成されるとき、 上記判定結果保持部は該フェイル検出手段からテストレ
ート毎に出力されるフェイル信号を受けてデバイス試験
項目における所定の小試験区間を単位としてOR加算し
た結果であるデバイス不良情報を出力し、 上記記憶保持部は小容量のメモリを備えて該デバイス不
良情報を受けて順次格納し、 以上を具備することを特徴とする請求項1又は2記載の
半導体試験装置。5. When the fail storage means comprises a judgment result holding section and a storage holding section, the judgment result holding section receives a fail signal output for each test rate from the fail detection means and performs a device test. Outputting device failure information as a result of OR addition in units of a predetermined small test section in the item; the storage holding unit includes a small-capacity memory and receives and sequentially stores the device failure information; 3. The semiconductor test apparatus according to claim 1, wherein:
段とは量産ICの検査に使用される半導体試験装置に適
用することを特徴とする請求項1又は2記載の半導体試
験装置。6. The semiconductor test apparatus according to claim 1, wherein said fail detecting means and said fail storing means are applied to a semiconductor test apparatus used for mass production IC inspection.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000000361U JP3070439U (en) | 2000-01-21 | 2000-01-21 | Semiconductor test equipment |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000000361U JP3070439U (en) | 2000-01-21 | 2000-01-21 | Semiconductor test equipment |
Publications (1)
Publication Number | Publication Date |
---|---|
JP3070439U true JP3070439U (en) | 2000-08-04 |
Family
ID=43203833
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000000361U Expired - Fee Related JP3070439U (en) | 2000-01-21 | 2000-01-21 | Semiconductor test equipment |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3070439U (en) |
-
2000
- 2000-01-21 JP JP2000000361U patent/JP3070439U/en not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2671817B2 (en) | Inspection method for semiconductor integrated circuit | |
US6766486B2 (en) | Joint test action group (JTAG) tester, such as to test integrated circuits in parallel | |
CN101071155A (en) | Device and method for realizing border-scanning multi-link test | |
US7523007B2 (en) | Calibration device | |
US7872488B2 (en) | Tester for testing semiconductor device | |
WO2021088735A1 (en) | Link detection method and apparatus, electronic device, and computer-readable medium | |
US7991046B2 (en) | Calibrating jitter | |
JP2000074997A (en) | Ic test device and composite ic test device | |
WO2007113940A1 (en) | Semiconductor test device | |
US20030011396A1 (en) | Semiconductor device and test system therefor | |
US6486693B1 (en) | Method and apparatus for testing integrated circuit chips that output clocks for timing | |
JP3070439U (en) | Semiconductor test equipment | |
US7102375B2 (en) | Pin electronics with high voltage functionality | |
US6785413B1 (en) | Rapid defect analysis by placement of tester fail data | |
JP2008526112A (en) | Use of a parametric measurement unit for transducer testing. | |
US6815969B2 (en) | Semiconductor inspection device capable of performing various inspections on a semiconductor device | |
JP3609780B2 (en) | Jitter measuring apparatus and method, and semiconductor integrated circuit testing apparatus including the jitter measuring apparatus | |
US5191281A (en) | IC tester capable of changing strobe position in accordance with a predetermined reference signal | |
Bushnell et al. | VLSI Testing Process and Test Equipment | |
JP2864880B2 (en) | Semiconductor memory IC test equipment | |
Manhaeve et al. | A real world application used to implement a true IDDQ based test strategy (facts and figures) | |
JPH04128661A (en) | Line delay testing device | |
GB2277817A (en) | A bus cycle signature system | |
JP2000097994A (en) | Semiconductor tester | |
JP2669400B2 (en) | Movable probe type tester |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |