JP2001085693A - Method for manufacturing semiocnductor device, electro- optical device and electronic apparatus - Google Patents
Method for manufacturing semiocnductor device, electro- optical device and electronic apparatusInfo
- Publication number
- JP2001085693A JP2001085693A JP25736899A JP25736899A JP2001085693A JP 2001085693 A JP2001085693 A JP 2001085693A JP 25736899 A JP25736899 A JP 25736899A JP 25736899 A JP25736899 A JP 25736899A JP 2001085693 A JP2001085693 A JP 2001085693A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor device
- region
- manufacturing
- impurity
- concentration
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Abstract
Description
【0001】[0001]
【発明の属する技術分野】本発明は、半導体装置及びそ
の製造方法並びに電気光学装置及びその製造方法等に関
する。特にLDD(Lightly Doped Drain)構造を有す
る半導体装置等に関する。The present invention relates to a semiconductor device and a method for manufacturing the same, and an electro-optical device and a method for manufacturing the same. In particular, the present invention relates to a semiconductor device having an LDD (Lightly Doped Drain) structure.
【0002】[0002]
【従来の技術】電気光学装置の一例として液晶装置にお
いては、画素スイッチング用のスイッチング素子や、周
辺駆動回路におけるスイッチング素子として、薄膜トラ
ンジスタ(TFT:Thin Film Transisitor)素子を用
いることが多い。この場合、画素スイッチング用TFT
としては、LDD(Lightly Doped Drain)構造を持つ
ものが好ましい。2. Description of the Related Art In a liquid crystal device as an example of an electro-optical device, a thin film transistor (TFT) is often used as a switching element for pixel switching and a switching element in a peripheral driving circuit. In this case, the pixel switching TFT
It is preferable to use an LDD (Lightly Doped Drain) structure.
【0003】図3に、LDD構造を有する画素スイッチ
ング用TFTの構造を示す。同図において画素スイッチ
ング用TFT30は、走査線(ゲート電極)3a、当該
走査線3aからの電界によりチャネルが形成される半導
体層1aのチャネル領域1a’、走査線3aと半導体層
1aとを絶縁するゲート絶縁膜2、データ線6a、半導
体層1aの低濃度ソース領域(ソース側LDD領域)1
b及び低濃度ドレイン領域(ドレイン側LDD領域)1
c、半導体層1aの高濃度ソース領域1d並びに高濃度
ドレイン領域1eを備えている。高濃度ドレイン領域1
eには、複数の画素電極9aのうち対応する一つが接続
されている。ソース領域1b及び1d並びにドレイン領
域1c及び1eは後述のように、半導体層1aに対し、
n型又はp型のチャネルを形成するかに応じて所定濃度
のn型用又はp型用のドーパントをドープすることによ
り形成されている。n型チャネルのTFTは、動作速度
が速いという利点があり、画素のスイッチング素子であ
る画素スイッチング用TFTとして用いられることが多
い。FIG. 3 shows the structure of a pixel switching TFT having an LDD structure. In the figure, a pixel switching TFT 30 insulates a scanning line (gate electrode) 3a, a channel region 1a 'of a semiconductor layer 1a where a channel is formed by an electric field from the scanning line 3a, and the scanning line 3a and the semiconductor layer 1a. Gate insulating film 2, data line 6a, low-concentration source region (source-side LDD region) 1 of semiconductor layer 1a
b and low concentration drain region (drain side LDD region) 1
c, a high-concentration source region 1d and a high-concentration drain region 1e of the semiconductor layer 1a. High concentration drain region 1
e is connected to a corresponding one of the plurality of pixel electrodes 9a. As described later, the source regions 1b and 1d and the drain regions 1c and 1e are different from the semiconductor layer 1a.
It is formed by doping a predetermined concentration of n-type or p-type dopant depending on whether an n-type or p-type channel is formed. An n-type channel TFT has the advantage of a high operating speed, and is often used as a pixel switching TFT that is a pixel switching element.
【0004】周辺駆動回路におけるスイッチング素子と
しても、LDD(Lightly Doped Drain)構造を持つも
のが好ましい。A switching element in the peripheral drive circuit preferably has an LDD (Lightly Doped Drain) structure.
【0005】[0005]
【発明が解決しようとする課題】しかしながら、LDD
構造を持つTFT等の半導体装置を作製する際に、LD
D領域への不純物導入を遮断するためにLDD領域上へ
マスクを形成する方法では、マスクずれによるTFT特
性のバラツキが大きいという問題がある。この特性のバ
ラツキは、液晶装置においては液晶の配向制御において
配向のバラツキ(画面のちらつき)につながり、また、
半導体装置においてはしきい値特性のバラツキにつなが
る。However, the LDD
When manufacturing a semiconductor device such as a TFT having a structure, an LD
The method of forming a mask on the LDD region in order to block the introduction of impurities into the D region has a problem that variation in TFT characteristics due to mask displacement is large. This variation in characteristics leads to variation in alignment (flickering of the screen) in the alignment control of the liquid crystal in the liquid crystal device.
In a semiconductor device, the threshold characteristics vary.
【0006】本発明は上述した背景の下になされたもの
であり、LDD構造を形成する際に、マスクずれによる
特性のバラツキを吸収できる構造及びその製造方法等の
提供を目的とする。SUMMARY OF THE INVENTION The present invention has been made under the above-mentioned background, and has as its object to provide a structure capable of absorbing variations in characteristics due to mask displacement when forming an LDD structure, and a method of manufacturing the same.
【0007】[0007]
【課題を解決するための手段】本発明の半導体装置の製
造方法は、基板上に形成されてなる半導体層に不純物が
導入されたソース・ドレイン領域と、前記ソース・ドレ
イン領域に導入された不純物の濃度よりも低い濃度で不
純物が導入されたLDD領域を具備する半導体装置の製
造方法であって、前記基板上に前記半導体層を形成した
後、前記半導体層のうち少なくとも前記LDD領域とな
る部分及び前記LDD領域に隣接し前記ソース・ドレイ
ン領域の不純物濃度に対し中濃度領域となる部分をマス
クで覆い、ソース・ドレイン領域となる部分に不純物を
高濃度で導入する工程と、前記LDD領域となる部分を
マスクで覆い、中濃度領域となる部分に不純物を中濃度
で導入する工程と、前記LDD領域となる部分のマスク
を除去した後、LDD領域となる部分に不純物を低濃度
で導入する工程と、を少なくとも有することを特徴とす
る。According to the present invention, there is provided a method of manufacturing a semiconductor device, comprising: a source / drain region in which an impurity is introduced into a semiconductor layer formed on a substrate; and an impurity introduced into the source / drain region. A method of manufacturing a semiconductor device having an LDD region into which an impurity is introduced at a concentration lower than that of the semiconductor device, wherein after forming the semiconductor layer on the substrate, at least a portion of the semiconductor layer to be the LDD region A step of covering a portion adjacent to the LDD region and serving as a medium concentration region with respect to the impurity concentration of the source / drain region with a mask, and introducing a high concentration of impurities into a portion serving as a source / drain region; Is covered with a mask, an impurity is introduced at a medium concentration in the portion to be a medium concentration region, and after removing the mask in the portion to be the LDD region, L A step of introducing a low concentration of impurities in the portion to be a D region, and having at least a.
【0008】本発明のこのような構成によれば、中濃度
領域を設けているので、マスクずれによる特性のバラツ
キを低減できるという効果を有する。According to such a configuration of the present invention, since the medium density region is provided, there is an effect that variations in characteristics due to mask shift can be reduced.
【0009】特に本発明では、前記高濃度で不純物を導
入する工程は前記半導体装置のゲート絶縁膜を形成する
前に行うことを特徴とするものである。また、前記中濃
度領域に不純物を導入する工程は、ゲート電極形成後に
行うことを特徴とするものである。更には、前記中濃度
領域に不純物を導入するためのマスクを除去した後、低
濃度の不純物を導入することを特徴とする。In particular, the present invention is characterized in that the step of introducing impurities at a high concentration is performed before forming a gate insulating film of the semiconductor device. Further, the step of introducing the impurity into the medium concentration region is performed after forming the gate electrode. Further, the method is characterized in that a low concentration impurity is introduced after removing a mask for introducing an impurity into the medium concentration region.
【0010】このような工程により中濃度領域を有する
半導体装置を形成することにより、特性のばらつきを低
減した半導体装置を得ることができる。By forming a semiconductor device having a medium-concentration region by such a process, a semiconductor device with reduced variation in characteristics can be obtained.
【0011】更に、本発明は、基板上に形成されてなる
半導体層に第一導電型となる不純物が導入されたソース
・ドレイン領域と前記ソース・ドレイン領域に導入され
た第一導電型となる不純物の濃度よりも低い濃度で不純
物が導入されたLDD領域を具備する半導体装置と、第
二導電型となる不純物が導入されたソース・ドレイン領
域を具備する半導体装置が同一基板上に形成される半導
体装置の製造方法であって、少なくとも前記基板上に前
記半導体層を形成した後、前記半導体層のうち前記LD
D領域となる部分及び前記LDD領域に隣接し前記第一
導電型のソース・ドレイン領域の不純物濃度に対し中濃
度領域となる部分と、第二導電型となる部分をマスクで
覆い、ソース・ドレイン領域となる部分に第一導電型と
なる不純物を高濃度で導入する工程と、前記LDD領域
となる部分をマスクで覆い、第一導電型となる不純物を
中濃度で導入する工程と、前記LDDとなる部分のマス
クを除去した後、LDD領域となる不純物を低濃度で導
入する工程と、を少なくとも有する事を特徴とした。Further, according to the present invention, a semiconductor layer formed on a substrate has a source / drain region in which an impurity having a first conductivity type is introduced, and a first conductivity type in which the source / drain region is introduced. A semiconductor device having an LDD region into which an impurity is introduced at a concentration lower than the impurity concentration and a semiconductor device having a source / drain region into which an impurity of the second conductivity type is introduced are formed on the same substrate. A method for manufacturing a semiconductor device, comprising: forming at least the semiconductor layer on the substrate;
A portion that becomes a D region, a portion that is adjacent to the LDD region and becomes a medium concentration region with respect to the impurity concentration of the source / drain region of the first conductivity type, and a portion that becomes the second conductivity type are covered with a mask, A step of introducing a first conductivity type impurity into a portion to be a region at a high concentration; a step of covering the LDD region portion with a mask; and introducing a first conductivity type impurity at a medium concentration; Removing the mask in a portion to be an LDD region, and introducing a low concentration of an impurity to be an LDD region.
【0012】このような製造法とすることにより、同一
基板上に異なる導電型の不純物がドープされた半導体装
置を形成することができるとともに、中濃度領域が形成
されているため特性のばらつきが少ない半導体装置を得
ることができる。更には本発明の半導体装置が薄膜トラ
ンジスタであると、例えば、液晶装置においては液晶制
御のバラツキ(画面のちらつき)や周辺駆動回路のバラ
ツキを低減できるという効果を有する。By adopting such a manufacturing method, a semiconductor device doped with impurities of different conductivity types can be formed on the same substrate, and variations in characteristics are small because the medium concentration region is formed. A semiconductor device can be obtained. Further, when the semiconductor device of the present invention is a thin film transistor, for example, in a liquid crystal device, there is an effect that variations in liquid crystal control (screen flicker) and variations in peripheral driving circuits can be reduced.
【0013】更に、前記高濃度で第一導電型となる不純
物を高濃度で導入する工程は前記半導体装置のゲート絶
縁膜を形成する前に行う事を特徴とする。また、少なく
とも前記第二導電型となる半導体装置のゲート電極を加
工した後、前記第二導電型となる不純物をソース・ドレ
イン領域となる部分に導入する工程を有する事を特徴と
する。更に、前記中濃度領域に第一導電型となる不純物
を導入する工程は、少なくとも前記第二導電型となる半
導体装置のゲート電極を加工した後、第一導電型となる
半導体装置のゲート電極を形成後に行う事を特徴とす
る。Further, the step of introducing the impurity which becomes the first conductivity type at a high concentration at a high concentration is performed before forming a gate insulating film of the semiconductor device. Further, the method is characterized in that a step of introducing the impurity having the second conductivity type into a portion serving as a source / drain region after at least processing a gate electrode of the semiconductor device having the second conductivity type is provided. Further, the step of introducing an impurity having the first conductivity type into the intermediate concentration region includes, after processing at least a gate electrode of the semiconductor device having the second conductivity type, the gate electrode of the semiconductor device having the first conductivity type. It is characterized in that it is performed after formation.
【0014】前記中濃度領域に第一導電型となる不純物
を導入する工程は、ゲート電極加工のためのマスク材料
を除去する前に行う事を特徴とする。また、前記中濃度
領域に第一導電型となる不純物を導入する工程は、ゲー
ト電極加工のためのマスク材料に対してゲート電極の幅
をゲート長方向に0.2μm以上1.5μmだけオーバ
ーエッチングした後、前記マスクを除去する前に行う事
を特徴とする。また、前記中濃度領域に不純物を導入す
るためのマスクを除去した後、第一導電型となる不純物
を前記第一導電型となる半導体装置と前記第二導電型と
なる半導体装置の少なくとも両方に各々のゲート電極を
マスクとして導入する事を特徴とした。The step of introducing the impurity of the first conductivity type into the middle concentration region is performed before removing the mask material for processing the gate electrode. Further, the step of introducing the impurity of the first conductivity type into the middle concentration region includes overetching the width of the gate electrode by 0.2 μm or more and 1.5 μm in the gate length direction with respect to a mask material for processing the gate electrode. After that, it is performed before the mask is removed. Further, after removing the mask for introducing the impurity into the intermediate concentration region, the impurity of the first conductivity type is added to at least both the semiconductor device of the first conductivity type and the semiconductor device of the second conductivity type. It is characterized in that each gate electrode is introduced as a mask.
【0015】更に、前記第一導電型となる半導体装置の
前記ドレイン領域に接続され、ドレイン領域に接続する
取り出し電極よりも延在してなり、且つゲート絶縁膜を
介してゲート電極と同層に形成された電極或いは配線と
前記延在部とによって容量を形成する半導体装置の製造
方法において、少なくとも前記延在部の半導体層及び前
記半導体装置のソース・ドレイン領域に同時に第一導電
型となる不純物を導入する工程を有する事を特徴とし
た。Further, the semiconductor device having the first conductivity type is connected to the drain region, extends from an extraction electrode connected to the drain region, and is formed in the same layer as the gate electrode via a gate insulating film. In the method of manufacturing a semiconductor device in which a capacitance is formed by the formed electrode or wiring and the extension, at least a semiconductor layer of the extension and a source / drain region of the semiconductor device simultaneously have an impurity of the first conductivity type. Is introduced.
【0016】複数の走査線と、複数のデータ線と、前記
走査線と前記データ線の交差に対応してマトリックス状
に配置された画素電極及びスイッチング素子とを有する
電気光学装置であって、 前記スイッチング素子が、前
記記載の半導体装置の製造方法により形成されてなるこ
とを特徴とする電気光学装置。An electro-optical device comprising: a plurality of scanning lines; a plurality of data lines; pixel electrodes and switching elements arranged in a matrix corresponding to intersections of the scanning lines and the data lines; An electro-optical device, wherein the switching element is formed by the method of manufacturing a semiconductor device described above.
【0017】更に、複数の走査線と、複数のデータ線
と、前記走査線と前記データ線の交差に対応してマトリ
ックス状に配置された画素電極及びスイッチング素子と
を有する電気光学装置であって、前記スイッチング素子
が、前記記載の半導体装置の製造方法により形成されて
なることを特徴とする電気光学装置。このような構成に
よれば、マスクずれによる特性のバラツキの低減した薄
膜トランジスタを形成するので、例えば、電気光学装置
として形成した液晶装置においては液晶制御のバラツキ
(画面のちらつき)や周辺駆動回路のバラツキを低減で
きるという効果を有する。Further, the electro-optical device includes a plurality of scanning lines, a plurality of data lines, and pixel electrodes and switching elements arranged in a matrix corresponding to intersections of the scanning lines and the data lines. An electro-optical device, wherein the switching element is formed by the method of manufacturing a semiconductor device described above. According to such a configuration, a thin film transistor in which variations in characteristics due to mask displacement are reduced is formed. For example, in a liquid crystal device formed as an electro-optical device, variations in liquid crystal control (screen flicker) and variations in peripheral driving circuits are caused. Can be reduced.
【0018】本発明の電子機器は、上記本発明の電気光
学装置を備えたことを特徴とする。An electronic apparatus according to the present invention includes the above-described electro-optical device according to the present invention.
【0019】本発明のこのような構成によれば、マスク
ずれによる特性のバラツキの低減した薄膜トランジスタ
を用いた電気光学装置を備えているので、例えば、表示
品質の向上等を図ることがきるという効果を有する。According to such a configuration of the present invention, since the electro-optical device using the thin film transistor in which the variation in the characteristics due to the mask shift is reduced is provided, for example, the display quality can be improved. Having.
【0020】[0020]
【発明の実施の形態】以下、本発明の実施の形態を図面
に基づいて説明する。Embodiments of the present invention will be described below with reference to the drawings.
【0021】(電気光学装置の構成)本実施の形態にか
かる電気光学装置の構成についてその動作と共に、図1
から図4を参照して説明する。(Configuration of Electro-Optical Device) FIG. 1 shows the configuration of the electro-optical device according to this embodiment together with the operation thereof.
This will be described with reference to FIG.
【0022】図1は、電気光学装置の画像表示領域を構
成するマトリクス状に形成された複数の画素における各
種素子、配線等の等価回路である。図2は、電気光学装
置を構成する一対の基板のうちデータ線、走査線、画素
電極、遮光膜等が形成されたTFTアレイ基板の構成を
示す図であり、相隣接する複数の画素群の平面図であ
る。図3は、図2のA−A’断面図である。尚、図3及
び図4においては、各層や各部材を図面上で認識可能な
程度の大きさとするため、各層や各部材毎に縮尺を異な
らしめてある。FIG. 1 is an equivalent circuit diagram of various elements, wirings, and the like in a plurality of pixels formed in a matrix forming an image display area of the electro-optical device. FIG. 2 is a diagram showing a configuration of a TFT array substrate on which data lines, scanning lines, pixel electrodes, light-shielding films and the like are formed among a pair of substrates constituting the electro-optical device. It is a top view. FIG. 3 is a sectional view taken along line AA ′ of FIG. In FIGS. 3 and 4, the scale of each layer and each member is made different so that each layer and each member have a size recognizable in the drawings.
【0023】図1において、本実施の形態にかかる電気
光学装置の画像表示領域を構成するマトリクス状に形成
された複数の画素は、画素電極9aと当該画素電極9a
を制御するためのTFT30とからなり、画像信号が供
給されるデータ線6aが当該TFT30のソースに電気
的に接続されている。データ線6aに書き込む画像信号
S1、S2、…、Snは、この順に線順次に供給しても
構わないし、相隣接する複数のデータ線6a同士に対し
て、グループ毎に供給するようにしても良い。また、T
FT30のゲートに走査線3aが電気的に接続されてお
り、所定のタイミングで、走査線3aにパルス的に走査
信号G1、G2、…、Gmを、この順に線順次で印加す
るように構成されている。画素電極9aは、TFT30
のドレインに電気的に接続されており、スイッチング素
子であるTFT30を一定期間だけそのスイッチを閉じ
ることにより、データ線6aから供給される画像信号S
1、S2、…、Snを所定のタイミングで書き込む。画
素電極9aを介して電気光学物質に書き込まれた所定レ
ベルの画像信号S1、S2、…、Snは、対向基板(後
述する)に形成された対向電極(後述する)との間で一
定期間保持される。電気光学物質は、印加される電圧レ
ベルにより分子集合の配向や秩序が変化する。これによ
り,例えば,電気光学物質が液晶の場合には,電気光学
装置に入射した入射光を電気光学物質により変調し、階
調表示を可能にする。ノーマリーホワイトモードであれ
ば、印加された電圧に応じて入射光がこの電気光学物質
により変調され,偏光素子を通過不可能とされ、ノーマ
リーブラックモードであれば、印加された電圧に応じて
入射光がこの電気光学物質によって変調され,偏光素子
によって通過可能とされ、全体として電気光学装置から
は画像信号に応じたコントラストを持つ光が出射する。
ここで、保持された画像信号がリークするのを防ぐため
に、画素電極9aと対向基板に形成された対向電極との
間に形成される電気光学物質容量と並列に蓄積容量70
を付加する。例えば、画素電極9aの電圧は、ソース電
圧が印加された時間よりも3桁も長い時間だけ蓄積容量
70により保持される。これにより、保持特性は更に改
善され、コントラスト比の高い電気光学装置が実現でき
る。In FIG. 1, a plurality of pixels formed in a matrix and constituting an image display area of the electro-optical device according to the present embodiment include a pixel electrode 9a and the pixel electrode 9a.
And a data line 6a to which an image signal is supplied is electrically connected to a source of the TFT 30. The image signals S1, S2,..., Sn to be written to the data lines 6a may be supplied line-sequentially in this order, or may be supplied to a plurality of adjacent data lines 6a for each group. good. Also, T
The scanning line 3a is electrically connected to the gate of the FT 30, and is configured to apply the scanning signals G1, G2,..., Gm in a pulsed manner to the scanning line 3a in this order at a predetermined timing. ing. The pixel electrode 9a is a TFT 30
Of the TFT 30 which is a switching element and is closed by a switch for a predetermined period, so that the image signal S supplied from the data line 6a is provided.
1, S2,..., Sn are written at a predetermined timing. The image signals S1, S2,..., Sn of a predetermined level written in the electro-optical material via the pixel electrodes 9a are held for a certain period between the counter electrodes (described later) formed on the counter substrate (described later). Is done. In an electro-optical material, the orientation and order of a molecular assembly change depending on the applied voltage level. Thus, for example, when the electro-optical material is a liquid crystal, the incident light incident on the electro-optical device is modulated by the electro-optical material, thereby enabling a gray scale display. In the normally white mode, the incident light is modulated by the electro-optic material according to the applied voltage and cannot pass through the polarizing element. In the normally black mode, the incident light is modulated according to the applied voltage. The incident light is modulated by the electro-optical material and allowed to pass by the polarizing element, and the electro-optical device emits light having a contrast corresponding to the image signal as a whole.
Here, in order to prevent the held image signal from leaking, the storage capacitor 70 is connected in parallel with the electro-optical material capacitor formed between the pixel electrode 9a and the counter electrode formed on the counter substrate.
Is added. For example, the voltage of the pixel electrode 9a is held by the storage capacitor 70 for a time that is three orders of magnitude longer than the time during which the source voltage is applied. Thereby, the holding characteristics are further improved, and an electro-optical device having a high contrast ratio can be realized.
【0024】図2において、電気光学装置を構成するT
FTアレイ基板上には、マトリクス状に複数の透明な画
素電極9a(点線部9a’により輪郭が示されている)
が設けられており、画素電極9aの縦横の境界に各々沿
ってデータ線6a、走査線3a及び容量線3bが設けら
れている。データ線6aは、コンタクトホール5を介し
てポリシリコン膜等からなる半導体層1aのうち後述の
ソース領域に電気的接続されており、画素電極9aは、
コンタクトホール8を介して半導体層1aのうち後述の
ドレイン領域に電気的接続されている。また、半導体層
1aのうちチャネル領域(図中右下りの斜線の領域)に
対向するように走査線3aが配置されており、走査線3
aはゲート電極として機能する。In FIG. 2, T which constitutes the electro-optical device
On the FT array substrate, a plurality of transparent pixel electrodes 9a are arranged in a matrix (the outlines are indicated by dotted lines 9a ').
Are provided, and the data line 6a, the scanning line 3a, and the capacitor line 3b are provided along the vertical and horizontal boundaries of the pixel electrode 9a. The data line 6a is electrically connected to a source region described later in the semiconductor layer 1a made of a polysilicon film or the like via the contact hole 5, and the pixel electrode 9a is
The semiconductor layer 1a is electrically connected to a drain region to be described later in the semiconductor layer 1a through the contact hole 8. In addition, the scanning line 3a is arranged so as to face a channel region (a hatched region on the right in the figure) of the semiconductor layer 1a.
a functions as a gate electrode.
【0025】容量線3bは、走査線3aに沿ってほぼ直
線状に伸びる本線部と、データ線6aと交差する箇所か
らデータ線6aに沿って前段側(図中、上向き)に突出
した突出部とを有する。The capacitance line 3b has a main line portion extending substantially linearly along the scanning line 3a, and a protruding portion protruding forward (upward in the drawing) along the data line 6a from a portion intersecting the data line 6a. And
【0026】また、図中太線で示した矩形の島状領域に
は夫々、第1遮光膜11aが設けられている。より具体
的には、島状の第1遮光膜11aは夫々、各TFTの少
なくともチャネル領域をTFTアレイ基板側から見て、
一画素毎に夫々覆う位置に設けられている。The first light-shielding film 11a is provided in each of the rectangular island regions indicated by the thick lines in the drawing. More specifically, each of the island-shaped first light-shielding films 11a has at least a channel region of each TFT when viewed from the TFT array substrate side.
It is provided at a position to cover each pixel.
【0027】次に図3の断面図に示すように、電気光学
装置は、TFTアレイ基板10と、これに対向配置され
る対向基板20とを備えている。TFTアレイ基板10
は、例えばガラス基板や石英基板からなり、対向基板2
0も例えばガラス基板や石英基板からなる。TFTアレ
イ基板10には、画素電極9aがマトリクス状に設けら
れており、その上側には、ラビング処理等の所定の配向
処理が施された配向膜16が設けられている。画素電極
9aは例えば、ITO膜(Indium Tin Oxide膜)などの
透明導電性薄膜からなる。また配向膜16は例えば、ポ
リイミド薄膜などの有機薄膜からなる。Next, as shown in the cross-sectional view of FIG. 3, the electro-optical device includes a TFT array substrate 10 and an opposing substrate 20 that is disposed to oppose the TFT array substrate. TFT array substrate 10
Is made of, for example, a glass substrate or a quartz substrate,
0 is also formed of, for example, a glass substrate or a quartz substrate. Pixel electrodes 9a are provided in a matrix on the TFT array substrate 10, and an alignment film 16 on which a predetermined alignment process such as a rubbing process is performed is provided above the pixel electrodes 9a. The pixel electrode 9a is made of, for example, a transparent conductive thin film such as an ITO film (Indium Tin Oxide film). The alignment film 16 is made of, for example, an organic thin film such as a polyimide thin film.
【0028】他方、対向基板20には、その全面に渡っ
て対向電極(共通電極)21が設けられており、その下
側には、ラビング処理等の所定の配向処理が施された配
向膜23が設けられている。対向電極21は例えば、I
TO膜などの透明導電性薄膜からなる。また配向膜23
は、ポリイミド薄膜などの有機薄膜からなる。On the other hand, a counter electrode (common electrode) 21 is provided on the entire surface of the counter substrate 20, and an alignment film 23 on which a predetermined alignment process such as a rubbing process is performed is provided below the counter electrode (common electrode). Is provided. The counter electrode 21 is, for example, I
It is made of a transparent conductive thin film such as a TO film. Also, the alignment film 23
Consists of an organic thin film such as a polyimide thin film.
【0029】TFTアレイ基板10には、図3に示すよ
うに、各画素電極9aに接続して各画素電極9aをスイ
ッチング制御する画素スイッチング用のTFT30が設
けられている。As shown in FIG. 3, the TFT array substrate 10 is provided with a pixel switching TFT 30 which is connected to each pixel electrode 9a and controls switching of each pixel electrode 9a.
【0030】対向基板20には、更に図3に示すよう
に、各画素の開口領域(即ち、画像表示領域内において
実際に入射光が透過して表示に有効に寄与する領域)以
外の領域に、ブラックマスク或いはブラックマトリクス
と称される第2遮光膜22が設けられている。このた
め、対向基板20の側から入射光が画素スイッチング用
TFT30の半導体層1aのチャネル領域1a’やLD
D(Lightly Doped Drain)領域1b及び1cに侵入す
ることはない。更に、第2遮光膜22は、コントラスト
の向上、色材の混色防止などの機能を有する。As shown in FIG. 3, the counter substrate 20 further includes a region other than the opening region of each pixel (that is, a region where the incident light actually transmits and effectively contributes to the display in the image display region). , A second light-shielding film 22 called a black mask or a black matrix is provided. For this reason, the incident light from the side of the opposing substrate 20 is applied to the channel region 1 a ′ of the semiconductor layer 1 a of the pixel switching TFT 30 or the LD.
It does not enter the D (Lightly Doped Drain) regions 1b and 1c. Further, the second light-shielding film 22 has a function of improving contrast, preventing color mixture of color materials, and the like.
【0031】このように構成され、画素電極9aと対向
電極21とが対面するように配置されたTFTアレイ基
板10と対向基板20との間には、後述のシール材(図
9及び図10参照)により囲まれた空間に電気光学物質
が封入され、電気光学物質層50が形成される。電気光
学物質層50は、画素電極9aからの電界が印加されて
いない状態で配向膜16及び23により所定の配向状態
をとる。電気光学物質層50は、例えば一種又は数種類
のネマティック液晶からなる。シール材は、二つの基板
10及び20をそれらの周辺で貼り合わせるための、例
えば光硬化性樹脂や熱硬化性樹脂からなる接着剤であ
り、両基板間の距離を所定値とするためのグラスファイ
バー或いはガラスビーズ等のスペーサが混入されてい
る。A sealing material described later (see FIGS. 9 and 10) is provided between the TFT array substrate 10 and the opposing substrate 20 having the above-described structure and in which the pixel electrode 9a and the opposing electrode 21 are arranged so as to face each other. The electro-optical material is sealed in the space surrounded by (), and the electro-optical material layer 50 is formed. The electro-optical material layer 50 assumes a predetermined alignment state by the alignment films 16 and 23 in a state where no electric field is applied from the pixel electrode 9a. The electro-optical material layer 50 is made of, for example, one or several types of nematic liquid crystal. The sealing material is an adhesive made of, for example, a photo-curing resin or a thermosetting resin for bonding the two substrates 10 and 20 around them, and a glass for setting a distance between the two substrates to a predetermined value. Spacers such as fibers or glass beads are mixed.
【0032】また、図3に示すように、TFTアレイ基
板10と複数の画素スイッチング用TFT30との間に
は、絶縁膜12が設けられている。絶縁膜12は、TF
Tアレイ基板10の全面に形成されることにより、画素
スイッチング用TFT30のための下地膜としての機能
をも有する。即ち、TFTアレイ基板10の表面の研磨
時における荒れや、洗浄後に残る汚れ等で画素スイッチ
ング用TFT30の特性の劣化を防止する機能を有す
る。絶縁膜12は、例えば、酸化シリコン膜、窒化シリ
コン膜等からなる。As shown in FIG. 3, an insulating film 12 is provided between the TFT array substrate 10 and the plurality of pixel switching TFTs 30. The insulating film 12 is made of TF
By being formed on the entire surface of the T array substrate 10, it also has a function as a base film for the pixel switching TFT 30. That is, it has a function of preventing deterioration of the characteristics of the pixel switching TFT 30 due to roughening of the surface of the TFT array substrate 10 during polishing, dirt remaining after cleaning, and the like. The insulating film 12 is made of, for example, a silicon oxide film, a silicon nitride film, or the like.
【0033】図3において、画素スイッチング用TFT
30は、LDD(Lightly Doped Drain)構造を有して
おり、走査線3a、当該走査線3aからの電界によりチ
ャネルが形成される半導体層1aのチャネル領域1
a’、走査線3aと半導体層1aとを絶縁するゲート絶
縁膜2、データ線6a、半導体層1aの低濃度ソース領
域(ソース側LDD領域)1b及び中濃度ソース領域
(図示せず)並びに低濃度ドレイン領域(ドレイン側L
DD領域)1c及び中濃度ソース領域(図示せず)、半
導体層1aの高濃度ソース領域1d並びに高濃度ドレイ
ン領域1eを備えている。高濃度ドレイン領域1eに
は、複数の画素電極9aのうちの対応する一つが接続さ
れている。ソース領域1b及び1d並びにドレイン領域
1c及び1eは後述のように、半導体層1aに対し、n
型又はp型のチャネルを形成するかに応じて所定濃度の
n型用又はp型用のドーパントをドープすることにより
形成されている。n型チャネルのTFTは、動作速度が
速いという利点があり、画素のスイッチング素子である
画素スイッチング用TFT30として用いられることが
多い。In FIG. 3, the pixel switching TFT
Reference numeral 30 denotes an LDD (Lightly Doped Drain) structure, and includes a scanning line 3a and a channel region 1 of a semiconductor layer 1a in which a channel is formed by an electric field from the scanning line 3a.
a ', the gate insulating film 2 for insulating the scanning line 3a from the semiconductor layer 1a, the data line 6a, the low-concentration source region (source-side LDD region) 1b and the medium-concentration source region (not shown) of the semiconductor layer 1a, and the low-concentration source region. Concentration drain region (drain side L
DD region 1c, a medium-concentration source region (not shown), a high-concentration source region 1d of the semiconductor layer 1a, and a high-concentration drain region 1e. A corresponding one of the plurality of pixel electrodes 9a is connected to the high-concentration drain region 1e. As will be described later, the source regions 1b and 1d and the drain regions 1c and 1e
It is formed by doping a predetermined concentration of n-type or p-type dopant depending on whether a type or p-type channel is formed. An n-type channel TFT has the advantage of a high operating speed, and is often used as a pixel switching TFT 30 that is a pixel switching element.
【0034】本実施の形態では特に、図4に示すよう
に、ソース・ドレイン領域とLDD領域との間に、不純
物濃度がソース1d及びドレイン領域1eよりも低くか
つLDD領域1b,1cよりも高い中濃度領域1g,1
hを設けているので、LDD構造を形成する際のマスク
ずれによる特性のバラツキを構造的に吸収できる。この
場合、中濃度領域1g,1hの濃度や幅等は本発明の目
的に応じ適宜設計できる。尚、本実施の形態では、画素
スイッチング用TFT30のゲート電極3aをソース−
ドレイン領域1d及び1e間に1個のみ配置したシング
ルゲート構造としたが、これらの間に2個以上のゲート
電極を配置してもよい。この際、各々のゲート電極には
同一の信号が印加されるようにする。このようにデュア
ルゲート或いはトリプルゲート以上でTFTを構成すれ
ば、チャネルとソース−ドレイン領域接合部のリーク電
流を防止でき、オフ時の電流を低減することができる。
これらのゲート電極の少なくとも1個を中濃度領域を持
つ構造やLDD構造にすれば、更にオフ電流を低減で
き、安定したスイッチング素子を得ることができる。In this embodiment, particularly, as shown in FIG. 4, the impurity concentration between the source / drain region and the LDD region is lower than that of the source 1d and the drain region 1e and higher than that of the LDD regions 1b and 1c. Medium concentration area 1g, 1
Since h is provided, it is possible to structurally absorb variations in characteristics due to mask misalignment when forming the LDD structure. In this case, the density, width, etc. of the middle density regions 1g, 1h can be appropriately designed according to the purpose of the present invention. In this embodiment, the gate electrode 3a of the pixel switching TFT 30 is connected to the source
Although only one single gate structure is arranged between the drain regions 1d and 1e, two or more gate electrodes may be arranged between them. At this time, the same signal is applied to each gate electrode. When a TFT is formed with a dual gate or triple gate or more as described above, a leak current at a junction between a channel and a source-drain region can be prevented, and a current in an off state can be reduced.
If at least one of these gate electrodes has a structure having an intermediate concentration region or an LDD structure, the off-state current can be further reduced and a stable switching element can be obtained.
【0035】以上詳細に説明したように本実施形態によ
れば、TFTのソース・ドレイン領域とLDD領域との
間に、不純物濃度がソース・ドレイン領域よりも低くか
つLDD領域よりも高い中濃度領域を設けているので、
マスクずれによるTFTの特性のバラツキを構造的に吸
収できる。As described above in detail, according to the present embodiment, a medium-concentration region having a lower impurity concentration and a higher impurity concentration than the source / drain region between the source / drain region and the LDD region of the TFT. Has been established,
Variations in TFT characteristics due to mask displacement can be structurally absorbed.
【0036】(TFTアレイ基板および電気光学装置の
製造プロセス)次に、以上のような構成を持つ電気光学
装置の製造プロセスについて、電気光学装置を構成する
TFTアレイ基板のプロセスを図5及び図6を参照して
説明する。尚、図5及び図6は各工程におけるTFTア
レイ基板側の各層をの断面を示す工程図である。(Manufacturing Process of TFT Array Substrate and Electro-Optical Device) Next, with respect to the manufacturing process of the electro-optical device having the above configuration, the process of the TFT array substrate forming the electro-optical device will be described with reference to FIGS. This will be described with reference to FIG. 5 and 6 are process diagrams showing cross sections of the respective layers on the TFT array substrate side in the respective steps.
【0037】図5及び図6においては、表示領域内のT
FT60(NチヤネルTFT)及び蓄積容量の製造工程
だけでなく、当該製造工程と同時並行的に形成される周
辺領域(すなわち、表示領域内の上記TFT60に対し
て上記走査信号又はゲート信号を印加してこれを駆動す
るために表示領域周辺にTFT等が形成されている周辺
回路)内にあるTFT(相補型のTFT61(Nチヤネ
ル)及びTFT62(Pチヤネル))の製造工程も併せ
て説明するものである。In FIGS. 5 and 6, T in the display area
The scanning signal or the gate signal is applied not only to the manufacturing process of the FT60 (N-channel TFT) and the storage capacitor, but also to a peripheral region formed in parallel with the manufacturing process (that is, the TFT 60 in the display region). The manufacturing process of TFTs (complementary TFTs 61 (N-channel) and TFT 62 (P-channel)) in a peripheral circuit in which TFTs and the like are formed around the display area in order to drive this is also described. It is.
【0038】図5(1)に示すように、ガラス基板31
上に絶縁層32を形成する。この場合、例えば、ガラス
基板31を洗浄後、パシベーションとなるSiO2、或
いはSiNx等の絶縁膜32を1000〜5000オン
グストローム程度の膜厚で形成する。絶縁膜32の形成
は、例えば、ブラズマCVD法などにより、SiH4、
O2又はTEOS、O2を用いてSiO2を、SiH4、N
H3、O2を用いてSiNxを形成する。この第1工程
は、表示領域及び周辺領域において同様である。As shown in FIG. 5A, the glass substrate 31
An insulating layer 32 is formed thereon. In this case, for example, after cleaning the glass substrate 31, an insulating film 32 of passivation, such as SiO2 or SiNx, is formed with a thickness of about 1000 to 5000 angstroms. The insulating film 32 is formed by, for example, SiH4,
O2 or TEOS, O2 is used to convert SiO2 to SiH4, N2.
SiNx is formed using H3 and O2. This first step is the same in the display area and the peripheral area.
【0039】次に、図5(2)に示すように、絶縁層3
2の上に、アモルファスのシリコン層33を200〜1
000オングストローム程度形成する。アモルファスシ
リコン層33は、LP−CVD法、スパッタ法、或い
は、プラズマCVDで形成したアモルファスシリコンを
脱水素アニールしたものを用いる方法等の色々な方法で
形成できる。この第2工程は、表示領域及び周辺領域に
おいて同様である。Next, as shown in FIG.
2 and an amorphous silicon layer 33 of 200 to 1
It is formed to about 000 angstroms. The amorphous silicon layer 33 can be formed by various methods such as an LP-CVD method, a sputtering method, or a method using amorphous silicon formed by plasma CVD and subjected to dehydrogenation annealing. This second step is the same in the display area and the peripheral area.
【0040】次に、図5(3)に示すように、アモルフ
ァスシリコン層33に対して例えばエキシマレーザアニ
ール処理等の加熱処理を施すことにより、アモルファス
のシリコン層を再結晶させ、結晶性のポリシリコン層3
4(厚さは、例えば500オングストローム)を形成す
る。尚、レーザアニール処理の替わりにRTP法、或い
は600℃程度の固層成長法を用いても良い。この第3
工程は、表示領域及び周辺領域において同様である。
尚、図5(3)以降はガラス基板を省略してある。Next, as shown in FIG. 5C, the amorphous silicon layer 33 is recrystallized by subjecting the amorphous silicon layer 33 to a heat treatment such as an excimer laser anneal treatment, so that the amorphous silicon layer 33 is recrystallized. Silicon layer 3
4 (the thickness is, for example, 500 angstroms). Note that an RTP method or a solid layer growth method at about 600 ° C. may be used instead of the laser annealing treatment. This third
The steps are the same in the display area and the peripheral area.
The glass substrate is omitted from FIG.
【0041】次に、図5(4)に示すように、フォトリ
リグラフィー技術により、ポリシリコン層34を島状に
パターニングして、ポリシリコンパターン34aを得
る。この第4工程は、表示領域及び周辺領域において同
様である。Next, as shown in FIG. 5D, the polysilicon layer 34 is patterned into an island shape by photolithography to obtain a polysilicon pattern 34a. This fourth step is the same in the display area and the peripheral area.
【0042】次に、図5(5)に示すように、レジスト
或いは金属からなるマスク35を用いて、Nチャンネル
TFT60、61のソース・ドレイン領域となる部分に
リンを1×1014〜5×1015個/cm2の高濃度
で導入する。この時、後にゲート電極が形成される位置
より1〜3μm外側までを覆うようにマスク35を形成
する。尚、アライメントずれによってこの値は変わる。
本実施の態様では、このようにLDD領域となる部分よ
り外側までをマスクで覆い、後述する中濃度領域の形成
を可能とする。尚、図5(5)以降は絶縁層を省略して
ある。Next, as shown in FIG. 5 (5), phosphorus is applied to the source / drain regions of the N-channel TFTs 60 and 61 by using a mask 35 made of a resist or a metal, from 1 × 10 14 to 5 ×. It is introduced at a high concentration of 10 15 particles / cm 2 . At this time, the mask 35 is formed so as to cover from 1 to 3 μm outside the position where the gate electrode will be formed later. Note that this value changes due to misalignment.
In the present embodiment, the portion outside the portion serving as the LDD region is covered with the mask as described above, so that a later-described medium-density region can be formed. Note that the insulating layer is omitted from FIG.
【0043】次に、図5(6)に示すように、マスク3
5を剥離した後、基板全体を覆うようにゲート絶縁膜3
6を500〜1500オングストローム程度の膜厚で形
成する。ゲート絶縁膜36は、プラズマCVD法やEC
RプラズマCVD法等の手段を用いて形成できる。Next, as shown in FIG.
5 is removed, and the gate insulating film 3 is covered so as to cover the entire substrate.
6 is formed to a thickness of about 500 to 1500 angstroms. The gate insulating film 36 is formed by plasma CVD or EC.
It can be formed using a means such as an R plasma CVD method.
【0044】次に、図5(7)に示すように、ゲート電
極となる金属、例えば、Al、Ta、MoTa、AlT
a、Cr、AlCu、アルミの複合材料等を基板全面に
スパッタ法等により形成した後、Pチャンネル部分のみ
エッチングを行い、ゲート電極37a及びゲート電極と
なる金属層37を形成する。なお、前述したこれらの材
料を積層して形成することも可能である。膜厚は設計に
もよるが、リン・ボロン等の不純物導入の際にマスクと
して機能する膜厚でなければならない。例えば2000
〜8000オングストローム程度である。それぞれの材
料に適した方法でエッチングする。Next, as shown in FIG. 5 (7), a metal serving as a gate electrode, for example, Al, Ta, MoTa, AlT
After a composite material of a, Cr, AlCu, and aluminum is formed on the entire surface of the substrate by a sputtering method or the like, only the P channel portion is etched to form the gate electrode 37a and the metal layer 37 serving as the gate electrode. Note that these materials described above can be stacked and formed. The film thickness depends on the design, but must be a film thickness that functions as a mask when introducing impurities such as phosphorus and boron. For example, 2000
About 8000 angstroms. Etching is performed by a method suitable for each material.
【0045】次に、図5(8)に示すように、Nチャン
ネル部分のゲート電極となる金属層37は未加工の状態
で、Pチャンネルのソース・ドレイン領域となる部分に
ボロンを7e14〜5e15個/cm2の高濃度で導入
する。Next, as shown in FIG. 5 (8), a metal layer 37 serving as a gate electrode of the N channel portion in the state of raw boron 7e 14 ~ in a portion serving as source and drain regions of the P-channel 5e Introduce at a high concentration of 15 particles / cm 2 .
【0046】次に、図5(9)に示すように、チャンネ
ル部分の未加工のゲート電極となる金属層37を加工し
て、ゲート電極37b,37c及び配線37dを形成す
る。Next, as shown in FIG. 5 (9), the metal layer 37 serving as an unprocessed gate electrode in the channel portion is processed to form gate electrodes 37b and 37c and a wiring 37d.
【0047】次に、図5(10)に示すように、レジス
ト或いは金属からなるマスク38で、Pチャンネル及び
NチャンネルのLDD領域となる部分をマスクし、7e
13〜7e14個/cm2程度の中濃度の導入を行う。
このマスク38はゲート電極より0.5〜1.5μm程
度外側まで覆うように形成する。Next, as shown in FIG. 5 (10), a mask 38 made of a resist or a metal is used to mask the portions to be the LDD regions of the P channel and the N channel, and
Medium concentration of about 13 to 7e 14 / cm 2 is introduced.
The mask 38 is formed so as to cover the gate electrode by about 0.5 to 1.5 μm.
【0048】次に、図6(11)に示すように、中濃度
不純物導入マスク38を剥離した後、基板全体にリンを
1e13〜1e14個/cm2程度の低濃度の導入を行
う。LDD領域は0.5〜1.5μm程度となるように
する。Next, as shown in FIG. 6 (11), after removing the medium concentration impurity introduction mask 38, the introduction of the low concentration of 1e 13 ~1e 14 pieces / cm 2 about the phosphorus across the substrate. The LDD region is set to about 0.5 to 1.5 μm.
【0049】次に、図6(12)に示すように、基板全
体を第1の層間絶縁膜39で覆う。この第1層間絶縁膜
39は、アクリル樹脂系やポリイミドといった有機系絶
縁膜も有効であるし、SiO2といった通常用いる無機
系絶縁膜でもよい。Next, as shown in FIG. 6 (12), the entire substrate is covered with a first interlayer insulating film 39. As the first interlayer insulating film 39, an organic insulating film such as an acrylic resin or polyimide is also effective, or a commonly used inorganic insulating film such as SiO 2 may be used.
【0050】次に、図6(13)に示すように、不純物
活性化のアニール、例えば300〜400℃といったア
ニールを施した後、各薄膜トランジスタのソース・ドレ
イン領域からの取り出し電極を接続するためのコンタク
トホール40を露光、現像や、ウエット、或いはドライ
エッチング等の手段で開口する。Next, as shown in FIG. 6 (13), after annealing for impurity activation, for example, annealing at 300 to 400 ° C., a connection is made to connect the extraction electrodes from the source / drain regions of each thin film transistor. The contact hole 40 is opened by means such as exposure, development, wet or dry etching.
【0051】次に、図6(14)に示すように、取り出
し電極となるAlCuなどアルミを主成分とする金属4
1をスパッタ法等により形成する。なお、アルミ以外の
材料でもかまわない。Next, as shown in FIG. 6 (14), a metal 4 mainly composed of aluminum, such as AlCu, serving as an extraction electrode.
1 is formed by a sputtering method or the like. Note that a material other than aluminum may be used.
【0052】次に、図6(15)に示すように、取り出
し電極となる層をエッチングして取り出し電極41aを
形成する。Next, as shown in FIG. 6 (15), a layer serving as an extraction electrode is etched to form an extraction electrode 41a.
【0053】次に、図6(16)に示すように、例えは
全体を覆うように無機絶縁膜又は有機絶縁膜からなる第
2の層間絶縁膜42を形成する。この第2層間絶縁膜4
2を形成する際に、同時に、塗布法で形成できる有機絶
縁膜により平坦化を行うことができれば、信号線に付加
される容量を低減できる、或いは電気光学装置としての
液晶装置とした場合、液晶装置内に挟持されてなる液晶
の配向の乱れを解消できるため、高画素化には非常に有
効である。その際の取り出し電極上での絶縁膜の膜厚は
5000〜40000オングストローム程度が望まし
い。Next, as shown in FIG. 6 (16), a second interlayer insulating film 42 made of an inorganic insulating film or an organic insulating film is formed so as to cover the whole, for example. This second interlayer insulating film 4
In the case of forming a liquid crystal device as an electro-optical device, it is possible to reduce the capacitance added to the signal line if an organic insulating film can be formed by a coating method at the same time as forming the liquid crystal device. Since the disorder of the alignment of the liquid crystal sandwiched in the device can be eliminated, it is very effective for increasing the number of pixels. At this time, the thickness of the insulating film on the extraction electrode is desirably about 5,000 to 40,000 angstroms.
【0054】次に、図6(17)に示すように、この第
2層間絶縁膜の表示領域内の薄膜トランジスタのドレイ
ン電極部分に、画素電極を接続するための第2のコンタ
クトホール43を開口する。第2層間絶縁膜の材料に適
した手段で開口を行う。Next, as shown in FIG. 6 (17), a second contact hole 43 for connecting a pixel electrode is formed in the drain electrode portion of the thin film transistor in the display region of the second interlayer insulating film. . The opening is made by means suitable for the material of the second interlayer insulating film.
【0055】最後に、図1(18)に示すように、透明
導電膜ITOや光を反射するためのアルミ,AlCu等
のアルミ複合材料,などの金属電極44を形成してTF
Tアレイ基板の全工程を終了する。Finally, as shown in FIG. 1 (18), a metal electrode 44 such as a transparent conductive film ITO or aluminum for reflecting light or an aluminum composite material such as AlCu is formed to form a TF.
All steps of the T array substrate are completed.
【0056】なお以上の工程中で、活性化アニール等は
上述した位置以外の工程で行っても良い。In the above steps, activation annealing and the like may be performed in steps other than the positions described above.
【0057】その後は、対向基板(図示せず)に対向電
極を形成し、当該画素電極44と対向電極の間に液晶を
充填す等の処理を経て液晶装置が完成する。Thereafter, an opposing electrode is formed on the opposing substrate (not shown), and a liquid crystal device is completed through processing such as filling liquid crystal between the pixel electrode 44 and the opposing electrode.
【0058】本実施の形態では、ソース・ドレイン領域
とLDD領域との間に、不純物濃度がソース・ドレイン
領域よりも低くかつLDD領域よりも高い中濃度領域を
設けているので、マスクずれによる特性のバラツキを構
造的に吸収できる。In the present embodiment, a middle concentration region having an impurity concentration lower than that of the source / drain region and higher than that of the LDD region is provided between the source / drain region and the LDD region. Can be structurally absorbed.
【0059】尚、本実施の形態では、画素スイッチング
用TFT30のゲート電極3aをソース−ドレイン領域
1d及び1e間に1個のみ配置したシングルゲート構造
としたが、これらの間に2個以上のゲート電極を配置し
てもよい。この際、各々のゲート電極には同一の信号が
印加されるようにする。このようにデュアルゲート或い
はトリプルゲート以上でTFTを構成すれば、チャネル
とソース−ドレイン領域接合部のリーク電流を防止で
き、オフ時の電流を低減することができる。これらのゲ
ート電極の少なくとも1個をLDD構造にすれば、更に
オフ電流を低減でき、安定したスイッチング素子を得る
ことができる。In the present embodiment, a single gate structure in which only one gate electrode 3a of the pixel switching TFT 30 is disposed between the source-drain regions 1d and 1e has been described. Electrodes may be arranged. At this time, the same signal is applied to each gate electrode. When a TFT is formed with a dual gate or triple gate or more as described above, a leak current at a junction between a channel and a source-drain region can be prevented, and a current in an off state can be reduced. If at least one of these gate electrodes has an LDD structure, the off-state current can be further reduced, and a stable switching element can be obtained.
【0060】本実施の形態では特に、電気光学装置の表
示領域及び周辺領域にあるLDD−TFTにおけるソー
ス・ドレイン領域とLDD領域との間に、不純物濃度が
ソース・ドレイン領域よりも低くかつLDD領域よりも
高い中濃度領域を設けているので、マスクずれによるT
FT特性のバラツキを構造的に吸収できる。In this embodiment, in particular, the impurity concentration between the source / drain region and the LDD region in the LDD-TFT in the display region and the peripheral region of the electro-optical device is lower than that of the source / drain region and the LDD region. Since a higher medium density region is provided, T
Variations in FT characteristics can be structurally absorbed.
【0061】(電気光学装置の全体構成)以上のように
構成された電気光学装置の各実施の形態の全体構成を図
7及び図8を参照して説明する。尚、図7は、TFTア
レイ基板10をその上に形成された各構成要素と共に対
向基板20の側から見た平面図であり、図8は、対向基
板20を含めて示す図7のH−H’断面図である。(Overall Configuration of Electro-Optical Device) The overall configuration of each embodiment of the electro-optical device configured as described above will be described with reference to FIG. 7 and FIG. FIG. 7 is a plan view of the TFT array substrate 10 together with the components formed thereon as viewed from the counter substrate 20 side. FIG. It is H 'sectional drawing.
【0062】図7において、TFTアレイ基板10の上
には、シール材52がその縁に沿って設けられており、
その内側に並行して、例えば第2遮光膜22と同じ或い
は異なる材料から成る周辺見切りとしての第3遮光膜5
3が設けられている。シール材52の外側の領域には、
データ線駆動回路101及び実装端子102がTFTア
レイ基板10の一辺に沿って設けられており、TFTに
接続する走査線に信号を供給するための走査線駆動回路
104が、この一辺に隣接する2辺に沿って設けられて
いる。走査線に供給される走査信号遅延が問題にならな
いのならば、走査線駆動回路104は片側だけでも良い
ことは言うまでもない。また、TFTに接続するデータ
線に信号を供給するためのデータ線駆動回路101を画
像表示領域の辺に沿って両側に配列してもよい。例えば
奇数列のデータ線は画像表示領域の一方の辺に沿って配
設されたデータ線駆動回路から画像信号を供給し、偶数
列のデータ線は前記画像表示領域の反対側の辺に沿って
配設されたデータ線駆動回路から画像信号を供給するよ
うにしてもよい。この様にデータ線を櫛歯状に駆動する
ようにすれば、データ線駆動回路の占有面積を拡張する
ことができるため、複雑な回路を構成することが可能と
なる。更にTFTアレイ基板10の残る一辺には、画像
表示領域の両側に設けられた走査線駆動回路104間を
つなぐための複数の配線105が設けられている。ま
た、対向基板20のコーナー部の少なくとも1箇所にお
いては、TFTアレイ基板10と対向基板20との間で
電気的導通をとるための上下導通材106が設けられて
いる。そして、図8に示すように、図7に示したシール
材52とほぼ同じ輪郭を持つ対向基板20が当該シール
材52によりTFTアレイ基板10に固着されている。In FIG. 7, a sealing material 52 is provided on the TFT array substrate 10 along the edge thereof.
In parallel with the inside, the third light-shielding film 5 as a peripheral parting, which is made of the same or different material as the second light-shielding film 22, for example.
3 are provided. In a region outside the sealing material 52,
A data line driving circuit 101 and a mounting terminal 102 are provided along one side of the TFT array substrate 10, and a scanning line driving circuit 104 for supplying a signal to a scanning line connected to the TFT includes a scanning line driving circuit 104 adjacent to this side. It is provided along the side. If the delay of the scanning signal supplied to the scanning line is not a problem, it goes without saying that the scanning line driving circuit 104 may be provided on only one side. Further, data line driving circuits 101 for supplying signals to the data lines connected to the TFTs may be arranged on both sides along the sides of the image display area. For example, the odd-numbered data lines supply image signals from a data line driving circuit disposed along one side of the image display area, and the even-numbered data lines extend along the opposite side of the image display area. The image signal may be supplied from the data line driving circuit provided. If the data lines are driven in a comb-tooth shape as described above, the area occupied by the data line driving circuit can be expanded, so that a complicated circuit can be formed. Further, on the remaining one side of the TFT array substrate 10, a plurality of wirings 105 for connecting between the scanning line driving circuits 104 provided on both sides of the image display area are provided. In at least one of the corners of the opposing substrate 20, an upper / lower conducting member 106 for establishing electric conduction between the TFT array substrate 10 and the opposing substrate 20 is provided. Then, as shown in FIG. 8, the counter substrate 20 having substantially the same contour as the sealing material 52 shown in FIG. 7 is fixed to the TFT array substrate 10 by the sealing material 52.
【0063】以上図1から図8を参照して説明した各実
施の形態では、データ線駆動回路101及び走査線駆動
回路104をTFTアレイ基板10の上に設ける代わり
に、例えばTAB(テープオートメイテッドボンディン
グ基板)上に実装された駆動用LSIに、TFTアレイ
基板10の周辺部に設けられた異方性導電フィルムを介
して電気的及び機械的に接続するようにしてもよい。ま
た、対向基板20の投射光が入射する側及びTFTアレ
イ基板10の出射光が出射する側には各々、例えば、T
N(ツイステッドネマティック)モード、STN(スー
パーTN)モード、D−STN(ダブル−STN)モー
ド等の動作モードや、ノーマリーホワイトモード/ノー
マリーブラックモードの別に応じて、位相差フィルムな
どの位相素子、偏光板、偏光ビームスプリッタ(PB
S)などの偏光素子などが所定の条件に設定され配置さ
れる。In the embodiments described above with reference to FIGS. 1 to 8, instead of providing the data line driving circuit 101 and the scanning line driving circuit 104 on the TFT array substrate 10, for example, TAB (tape automated) is used. A drive LSI mounted on a bonding substrate) may be electrically and mechanically connected via an anisotropic conductive film provided on the periphery of the TFT array substrate 10. For example, the side of the opposite substrate 20 on which the projected light is incident and the side of the TFT array substrate 10 on which the emitted light is emitted are, for example, T
A phase element such as a retardation film according to an operation mode such as N (twisted nematic) mode, STN (super TN) mode, D-STN (double-STN) mode, and normally white mode / normally black mode , Polarizing plate, polarizing beam splitter (PB
A polarizing element such as S) is set and arranged under predetermined conditions.
【0064】以上説明した各実施の形態における電気光
学装置は、プロジェクタのライトバルブに適用される。
すなわち、3枚の電気光学装置がRGB用のライトバル
ブとして各々用いられ、各パネルには各々RGB色分解
用のダイクロイックミラーを介して分解された各色の光
が投射光として各々入射されることになる。従って、各
実施の形態では、対向基板20に、カラーフィルタは設
けられていない。しかしながら、第2遮光膜22の形成
されていない画素電極9aに対向する所定領域にRGB
のカラーフィルタをその保護膜と共に、対向基板20上
に形成してもよい。このようにすれば、プロジェクタ以
外の直視型や反射型のカラーの電気光学装置に適用でき
る。更に、対向基板20上に1画素あたり1個対応する
マイクロレンズを形成してもよい。このようにすれば、
入射光の集光効率を向上することで、明るい電気光学装
置が実現できる。更にまた、対向基板20上に、何層も
の屈折率の相違する干渉層を堆積することで、光の干渉
を利用して、RGB色を作り出すダイクロイックフィル
タを形成してもよい。このダイクロイックフィルタ付き
対向基板によれば、より明るいカラー電気光学装置が実
現できる。The electro-optical device according to each embodiment described above is applied to a light valve of a projector.
That is, three electro-optical devices are used as light valves for RGB, and light of each color separated through a dichroic mirror for RGB color separation is incident on each panel as projection light. Become. Therefore, in each embodiment, the counter substrate 20 is not provided with a color filter. However, in a predetermined region facing the pixel electrode 9a where the second light shielding film 22 is not formed, RGB
May be formed on the counter substrate 20 together with the protective film. In this way, the present invention can be applied to a direct-view or reflection-type color electro-optical device other than the projector. Further, one corresponding microlens may be formed for each pixel on the counter substrate 20. If you do this,
By improving the efficiency of condensing incident light, a bright electro-optical device can be realized. Furthermore, a dichroic filter that produces RGB colors using light interference may be formed by depositing a number of interference layers having different refractive indexes on the counter substrate 20. According to the counter substrate with the dichroic filter, a brighter color electro-optical device can be realized.
【0065】以上説明した各実施の形態における電気光
学装置では、従来と同様に入射光を対向基板20の側か
ら入射することとしたが、図2に示したようにTFTア
レイ基板10に第1遮光膜11aを設けているので、T
FTアレイ基板10の側から入射光を入射し、対向基板
20の側から出射するようにしても良い。即ち、このよ
うに電気光学装置をプロジェクタに取り付けても、半導
体層1aのチャネル領域1a’及びLDD領域1b、1
cに光が入射することを防ぐことが出来、高画質の画像
を表示することが可能である。ここで、従来は、TFT
アレイ基板10の裏面側での反射を防止するために、反
射防止用のAR被膜された偏光板を別途配置したり、A
Rフィルムを貼り付ける必要があった。しかし、各実施
の形態では、TFTアレイ基板10の表面と半導体層1
aの少なくともチャネル領域1a’及びLDD領域1
b、1cとの間に第1遮光膜11aが形成されているた
め、このようなAR被膜された偏光板やARフィルムを
用いたり、TFTアレイ基板10そのものをAR処理し
た基板を使用する必要が無くなる。従って、各実施の形
態によれば、材料コストを削減でき、また偏光板貼り付
け時に、ごみ、傷等により、歩留まりを落とすことがな
く大変有利である。また、耐光性が優れているため、明
るい光源を使用したり、偏光ビームスプリッタにより偏
光変換して、光利用効率を向上させても、光によるクロ
ストーク等の画質劣化を生じない。In the electro-optical device according to each of the embodiments described above, incident light is incident from the side of the counter substrate 20 as in the related art. However, as shown in FIG. Since the light shielding film 11a is provided, T
The incident light may be incident from the FT array substrate 10 side and may be emitted from the counter substrate 20 side. That is, even if the electro-optical device is attached to the projector in this manner, the channel region 1a 'and the LDD regions 1b, 1b
Light can be prevented from entering c, and a high-quality image can be displayed. Here, conventionally, the TFT
In order to prevent reflection on the rear surface side of the array substrate 10, a polarizing plate coated with an anti-reflection AR coating is separately arranged,
It was necessary to attach an R film. However, in each embodiment, the surface of the TFT array substrate 10 and the semiconductor layer 1
a at least the channel region 1a 'and the LDD region 1
Since the first light-shielding film 11a is formed between b and 1c, it is necessary to use such an AR-coated polarizing plate or AR film, or to use a substrate obtained by AR-processing the TFT array substrate 10 itself. Disappears. Therefore, according to each of the embodiments, the material cost can be reduced, and the yield is not significantly reduced due to dust, scratches or the like at the time of attaching the polarizing plate, which is very advantageous. In addition, since light resistance is excellent, even if a bright light source is used or polarization conversion is performed by a polarizing beam splitter to improve light use efficiency, image quality deterioration such as crosstalk due to light does not occur.
【0066】また、各画素に設けられるスイッチング素
子としては、正スタガ型又はコプラナー型のポリシリコ
ンTFTであるとして説明したが、逆スタガ型のTFT
やアモルファスシリコンTFT等の他の形式のTFTに
対しても、各実施の形態は有効である。The switching element provided in each pixel has been described as a normal stagger type or coplanar type polysilicon TFT.
The embodiments are also effective for other types of TFTs such as TFTs and amorphous silicon TFTs.
【0067】(電子機器)次に、以上詳細に説明した電
気光学装置を備えた電子機器の実施の形態について図9
から図11を参照して説明する。(Electronic Apparatus) Next, an embodiment of an electronic apparatus having the electro-optical device described in detail above will be described with reference to FIG.
Will be described with reference to FIG.
【0068】先ず図9に、電気光学装置の一例として液
晶装置100を備えた電子機器の概略構成を示す。First, FIG. 9 shows a schematic configuration of an electronic apparatus having a liquid crystal device 100 as an example of an electro-optical device.
【0069】図9において、電子機器は、表示情報出力
源1000、表示情報処理回路1002、駆動回路10
04、液晶装置100、クロック発生回路1008並び
に電源回路1010を備えて構成されている。表示情報
出力源1000は、ROM(Read Only Memory)、RA
M(Random Access Memory)、光ディスク装置などのメ
モリ、画像信号を同調して出力する同調回路等を含み、
クロック発生回路1008からのクロック信号に基づい
て、所定フォーマットの画像信号などの表示情報を表示
情報処理回路1002に出力する。表示情報処理回路1
002は、増幅・極性反転回路、シリアル−パラレル変
換回路、ローテーション回路、ガンマ補正回路、クラン
プ回路等の周知の各種処理回路を含んで構成されてお
り、クロック信号に基づいて入力された表示情報からデ
ジタル信号を順次生成し、クロック信号CLKと共に駆動
回路1004に出力する。駆動回路1004は、液晶装
置100を駆動する。電源回路1010は、上述の各回
路に所定電源を供給する。尚、液晶装置100を構成す
るTFTアレイ基板の上に、駆動回路1004を搭載し
てもよく、これに加えて表示情報処理回路1002を搭
載し6もよい。In FIG. 9, the electronic equipment includes a display information output source 1000, a display information processing circuit 1002, a drive circuit 10
04, a liquid crystal device 100, a clock generation circuit 1008, and a power supply circuit 1010. The display information output source 1000 includes a ROM (Read Only Memory), RA
M (Random Access Memory), a memory such as an optical disk device, a tuning circuit for tuning and outputting an image signal, etc.
Based on a clock signal from the clock generation circuit 1008, display information such as an image signal in a predetermined format is output to the display information processing circuit 1002. Display information processing circuit 1
Reference numeral 002 includes various known processing circuits such as an amplification / polarity inversion circuit, a serial-parallel conversion circuit, a rotation circuit, a gamma correction circuit, and a clamp circuit, and includes a display information input based on a clock signal. Digital signals are sequentially generated and output to the drive circuit 1004 together with the clock signal CLK. The drive circuit 1004 drives the liquid crystal device 100. The power supply circuit 1010 supplies a predetermined power to each of the above-described circuits. The driving circuit 1004 may be mounted on the TFT array substrate constituting the liquid crystal device 100. In addition, the display information processing circuit 1002 may be mounted and the driving circuit 6 may be mounted.
【0070】次に図10から図11に、このように構成
された電子機器の具体例を各々示す。Next, FIGS. 10 to 11 show specific examples of the electronic apparatus configured as described above.
【0071】図10において、電子機器の一例たる液晶
プロジェクタ1100は、上述した駆動回路1004が
TFTアレイ基板上に搭載された液晶装置100を含む
液晶表示モジュールを3個用意し、各々RGB用のライ
トバルブ100R、100G及び100Bとして用いた
プロジェクタとして構成されている。液晶プロジェクタ
1100では、メタルハライドランプ等の白色光源のラ
ンプユニット1102から投射光が発せられると、3枚
のミラー1106及び2枚のダイクロイックミラー11
08によって、RGBの3原色に対応する光成分R、
G、Bに分けられ、各色に対応するライトバルブ100
R、100G及び100Bに各々導かれる。この際特に
B光は、長い光路による光損失を防ぐために、入射レン
ズ1122、リレーレンズ1123及び出射レンズ11
24からなるリレーレンズ系1121を介して導かれ
る。そして、ライトバルブ100R、100G及び10
0Bにより各々変調された3原色に対応する光成分は、
ダイクロイックプリズム1112により再度合成された
後、投射レンズ1114を介してスクリーン1120に
カラー画像として投射される。In FIG. 10, a liquid crystal projector 1100, which is an example of electronic equipment, prepares three liquid crystal display modules each including the liquid crystal device 100 in which the above-described drive circuit 1004 is mounted on a TFT array substrate, and each of the light emitting devices for RGB. The projector is used as the bulbs 100R, 100G, and 100B. In the liquid crystal projector 1100, when projection light is emitted from a lamp unit 1102 of a white light source such as a metal halide lamp, three mirrors 1106 and two dichroic mirrors 11 are provided.
08, light components R corresponding to the three primary colors of RGB,
Light valve 100 divided into G and B and corresponding to each color
R, 100G and 100B, respectively. At this time, in particular, the B light is used to prevent light loss due to a long optical path, so that the input lens 1122, the relay lens 1123, and the output lens 11
24, through a relay lens system 1121. Then, the light valves 100R, 100G and 10
The light components corresponding to the three primary colors, each modulated by 0B,
After being recombined by the dichroic prism 1112, it is projected as a color image on the screen 1120 via the projection lens 1114.
【0072】図11において、電子機器の他の例たるマ
ルチメディア対応のラップトップ型のパーソナルコンピ
ュータ(PC)1200は、上述した液晶装置100が
トップカバーケース内に設けられており、更にCPU、
メモリ、モデム等を収容すると共にキーボード1202
が組み込まれた本体1204を備えている。In FIG. 11, a multimedia type laptop personal computer (PC) 1200, which is another example of electronic equipment, has the above-described liquid crystal device 100 provided in a top cover case, and further includes a CPU,
The keyboard 1202 accommodates a memory, a modem, and the like.
Is provided.
【0073】以上図10から図11を参照して説明した
電子機器の他にも、液晶テレビ、ビューファインダ型又
はモニタ直視型のビデオテープレコーダ、カーナビゲー
ション装置、電子手帳、電卓、ワードプロセッサ、エン
ジニアリング・ワークステーション(EWS)、携帯電
話、テレビ電話、POS端末、タッチパネルを備えた装
置等などが図9に示した電子機器の例として挙げられ
る。In addition to the electronic devices described with reference to FIGS. 10 to 11, a liquid crystal television, a viewfinder type or a monitor direct-view type video tape recorder, a car navigation device, an electronic organizer, a calculator, a word processor, an engineering machine, and the like. A workstation (EWS), a mobile phone, a video phone, a POS terminal, a device equipped with a touch panel, and the like are examples of the electronic apparatus shown in FIG.
【0074】以上説明したように、本実施の形態によれ
ば、製造効率が高く高品位の画像表示が可能な液晶装置
を備えた各種の電子機器を実現できる。As described above, according to the present embodiment, it is possible to realize various electronic devices including a liquid crystal device capable of displaying a high-quality image with high manufacturing efficiency.
【図1】 電気光学装置の実施形態における画像表示領
域及び周辺領域を構成するマトリクス状の複数の画素に
設けられた各種素子、配線等の等価回路である。FIG. 1 is an equivalent circuit of various elements, wirings, and the like provided in a plurality of pixels in a matrix forming an image display area and a peripheral area in an embodiment of an electro-optical device.
【図2】 電気光学装置の実施形態におけるデータ線、
走査線、画素電極、遮光膜等が形成されたTFTアレイ
基板の相隣接する複数の画素群の平面図である。FIG. 2 shows a data line in the embodiment of the electro-optical device,
FIG. 3 is a plan view of a plurality of pixel groups adjacent to each other on a TFT array substrate on which a scanning line, a pixel electrode, a light shielding film, and the like are formed.
【図3】 図2のA−A’断面図である。FIG. 3 is a sectional view taken along line A-A 'of FIG.
【図4】 図3の要部を拡大した断面図である。FIG. 4 is an enlarged sectional view of a main part of FIG.
【図5】 電気光学装置の製造プロセスを順を追って示
す工程図(その1)である。FIG. 5 is a process diagram (part 1) for sequentially illustrating the manufacturing process of the electro-optical device.
【図6】 電気光学装置の製造プロセスを順を追って示
す工程図(その2)である。FIG. 6 is a process diagram (part 2) for sequentially illustrating the manufacturing process of the electro-optical device.
【図7】電気光学装置の実施形態におけるTFTアレイ
基板をその上に形成された各構成要素と共に対向基板の
側から見た平面図である。FIG. 7 is a plan view of the TFT array substrate in the embodiment of the electro-optical device together with the components formed thereon as viewed from the counter substrate side.
【図8】図7のH−H’断面図である。8 is a sectional view taken along the line H-H 'of FIG.
【図9】本発明による電子機器の実施の形態の概略構成
を示すブロック図である。FIG. 9 is a block diagram showing a schematic configuration of an embodiment of an electronic device according to the present invention.
【図10】電子機器の一例として液晶プロジェクタを示
す断面図である。FIG. 10 is a cross-sectional view illustrating a liquid crystal projector as an example of an electronic apparatus.
【図11】電子機器の他の例としてパーソナルコンピュ
ータを示す正面図である。FIG. 11 is a front view illustrating a personal computer as another example of the electronic apparatus.
【符号の説明】 1a…半導体層 1a’…チャネル領域 1b…低濃度ソース領域(ソース側LDD領域) 1c…低濃度ドレイン領域(ドレイン側LDD領域) 1d…高濃度ソース領域 1e…高濃度ドレイン領域 1g…中濃度ソース領域(ソース側LDD領域) 1h…中濃度ドレイン領域(ドレイン側LDD領域) 2…ゲート絶縁膜 3a…走査線 4…第1層間絶縁膜 5…コンタクトホール 6a…データ線 7…第2層間絶縁膜 8…コンタクトホール 9a…画素電極 10…TFTアレイ基板 12…絶縁膜 16…配向膜 20…対向基板 21…対向電極 22…第2遮光膜 23…配向膜 30…画素スイッチング用TFT 50…電気光学物質層 52…シール材 53…第3遮光膜 70…蓄積容量 101…データ線駆動回路 103…サンプリング回路 104…走査線駆動回路[Description of Signs] 1a: semiconductor layer 1a ': channel region 1b: low-concentration source region (source-side LDD region) 1c: low-concentration drain region (drain-side LDD region) 1d: high-concentration source region 1e: high-concentration drain region 1g: Medium-concentration source region (source-side LDD region) 1h: Medium-concentration drain region (drain-side LDD region) 2: Gate insulating film 3a: Scan line 4: First interlayer insulating film 5: Contact hole 6a: Data line 7: Second interlayer insulating film 8 Contact hole 9a Pixel electrode 10 TFT array substrate 12 Insulating film 16 Alignment film 20 Counter substrate 21 Counter electrode 22 Second light shielding film 23 Alignment film 30 Pixel switching TFT Reference Signs List 50: electro-optical material layer 52: sealing material 53: third light-shielding film 70: storage capacitor 101: data line driving circuit 103: sampler Grayed circuit 104 ... scan line driver circuit
───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 2H092 GA51 HA26 HA27 JA24 JA31 JA32 JA34 JA35 JA37 JA41 JB22 JB31 JB69 KA05 KA10 MA13 MA17 MA27 MA29 NA01 NA24 NA25 PA02 PA06 PA07 PA10 PA11 QA07 QA10 RA05 5F110 AA06 BB02 BB04 CC02 DD02 DD13 DD15 DD24 EE03 EE04 EE06 EE44 FF30 FF31 GG02 GG13 GG25 GG35 GG43 GG45 GG47 HJ01 HJ04 HJ23 HL06 HL23 HM15 NN02 NN23 NN27 NN32 NN73 NN78 PP02 PP03 PP10 PP35 ──────────────────────────────────────────────────続 き Continued on the front page F term (reference) 2H092 GA51 HA26 HA27 JA24 JA31 JA32 JA34 JA35 JA37 JA41 JB22 JB31 JB69 KA05 KA10 MA13 MA17 MA27 MA29 NA01 NA24 NA25 PA02 PA06 PA07 PA10 PA11 QA07 QA10 RA05 5F110 AA06 BB02 DD02 DD15 DD24 EE03 EE04 EE06 EE44 FF30 FF31 GG02 GG13 GG25 GG35 GG43 GG45 GG47 HJ01 HJ04 HJ23 HL06 HL23 HM15 NN02 NN23 NN27 NN32 NN73 NN78 PP02 PP03 PP10 PP35
Claims (15)
物が導入されたソース・ドレイン領域と、前記ソース・
ドレイン領域に導入された不純物の濃度よりも低い濃度
で不純物が導入されたLDD領域を具備する半導体装置
の製造方法であって、 前記基板上に前記半導体層を形成した後、前記半導体層
のうち少なくとも前記LDD領域となる部分及び前記L
DD領域に隣接し前記ソース・ドレイン領域の不純物濃
度に対し中濃度領域となる部分をマスクで覆い、ソース
・ドレイン領域となる部分に不純物を高濃度で導入する
工程と、 前記LDD領域となる部分をマスクで覆い、中濃度領域
となる部分に不純物を中濃度で導入する工程と、 前記LDD領域となる部分のマスクを除去した後、LD
D領域となる部分に不純物を低濃度で導入する工程と、
を少なくとも有することを特徴とする半導体装置の製造
方法。A source / drain region in which an impurity is introduced into a semiconductor layer formed on a substrate;
A method for manufacturing a semiconductor device comprising an LDD region doped with an impurity at a concentration lower than the concentration of an impurity introduced into a drain region, comprising: forming the semiconductor layer on the substrate; At least a portion to be the LDD region and the L
Covering a portion adjacent to the DD region and serving as a medium concentration region with respect to the impurity concentration of the source / drain region with a mask, and introducing a high concentration of impurity into the portion serving as the source / drain region; Is covered with a mask, and an impurity is introduced at a medium concentration in a portion to be a medium concentration region. After the mask in the portion to be the LDD region is removed, the LD
Introducing a low-concentration impurity into a portion to be a D region;
A method for manufacturing a semiconductor device, comprising at least:
方法であって、 前記高濃度で不純物を導入する工程は前記半導体装置の
ゲート絶縁膜を形成する前に行うことを特徴とする半導
体装置の製造方法。2. The method of manufacturing a semiconductor device according to claim 1, wherein said step of introducing impurities at a high concentration is performed before forming a gate insulating film of said semiconductor device. Device manufacturing method.
の製造方法において、前記中濃度領域に不純物を導入す
る工程は、ゲート電極形成後に行うことを特徴とする半
導体装置の製造方法。3. The method of manufacturing a semiconductor device according to claim 1, wherein the step of introducing an impurity into the medium concentration region is performed after forming a gate electrode.
体装置の製造方法において、 前記中濃度領域に不純物を導入するためのマスクを除去
した後、低濃度の不純物を導入することを特徴とする半
導体装置の製造方法。4. The method for manufacturing a semiconductor device according to claim 1, wherein a low concentration impurity is introduced after removing a mask for introducing the impurity into the medium concentration region. Manufacturing method of a semiconductor device.
導電型となる不純物が導入されたソース・ドレイン領域
と前記ソース・ドレイン領域に導入された第一導電型と
なる不純物の濃度よりも低い濃度で不純物が導入された
LDD領域を具備する半導体装置と、第二導電型となる
不純物が導入されたソース・ドレイン領域を具備する半
導体装置が同一基板上に形成される半導体装置の製造方
法であって、 少なくとも前記基板上に前記半導体層を形成した後、前
記半導体層のうち前記LDD領域となる部分及び前記L
DD領域に隣接し前記第一導電型のソース・ドレイン領
域の不純物濃度に対し中濃度領域となる部分と、第二導
電型となる部分をマスクで覆い、ソース・ドレイン領域
となる部分に第一導電型となる不純物を高濃度で導入す
る工程と、前記LDD領域となる部分をマスクで覆い、
第一導電型となる不純物を中濃度で導入する工程と、前
記LDDとなる部分のマスクを除去した後、LDD領域
となる不純物を低濃度で導入する工程と、を少なくとも
有する事を特徴とした半導体装置の製造方法。5. A source / drain region in which an impurity having a first conductivity type is introduced into a semiconductor layer formed on a substrate, and a concentration of the impurity having a first conductivity type introduced into the source / drain region. Of a semiconductor device having an LDD region into which impurities are introduced at a low concentration and a semiconductor device having source / drain regions into which impurities having the second conductivity type are introduced are formed on the same substrate. At least after forming the semiconductor layer on the substrate, a portion of the semiconductor layer to be the LDD region and the L
A portion adjacent to the DD region and serving as a medium concentration region with respect to the impurity concentration of the source / drain region of the first conductivity type and a portion serving as the second conductivity type are covered with a mask. Introducing a conductive type impurity at a high concentration, and covering a portion to be the LDD region with a mask,
At least a step of introducing an impurity that becomes the first conductivity type at a medium concentration, and a step of introducing an impurity that becomes an LDD region at a low concentration after removing the mask of the portion that becomes the LDD. A method for manufacturing a semiconductor device.
であって、前記高濃度で第一導電型となる不純物を高濃
度で導入する工程は前記半導体装置のゲート絶縁膜を形
成する前に行う事を特徴とする半導体装置の製造方法。6. The method for manufacturing a semiconductor device according to claim 5, wherein the step of introducing the impurity which becomes the first conductivity type at a high concentration at a high concentration is performed before forming a gate insulating film of the semiconductor device. A method of manufacturing a semiconductor device.
製造方法において、少なくとも前記第二導電型となる半
導体装置のゲート電極を加工した後、前記第二導電型と
なる不純物をソース・ドレイン領域となる部分に導入す
る工程を有する事を特徴とした半導体装置の製造方法。7. The method for manufacturing a semiconductor device according to claim 5, wherein at least a gate electrode of the semiconductor device of the second conductivity type is processed, and then the impurities of the second conductivity type are removed from the source / drain. A method for manufacturing a semiconductor device, comprising a step of introducing a semiconductor device into a region to be a region.
造方法において、前記中濃度領域に第一導電型となる不
純物を導入する工程は、少なくとも前記第二導電型とな
る半導体装置のゲート電極を加工した後、第一導電型と
なる半導体装置のゲート電極を形成後に行う事を特徴と
する半導体装置の製造方法。8. The method of manufacturing a semiconductor device according to claim 5, wherein the step of introducing the impurity of the first conductivity type into the intermediate concentration region includes at least a gate of the semiconductor device of the second conductivity type. A method of manufacturing a semiconductor device, comprising: after forming an electrode, forming a gate electrode of a semiconductor device of the first conductivity type.
造方法において、前記中濃度領域に第一導電型となる不
純物を導入する工程は、ゲート電極加工のためのマスク
材料を除去する前に行う事を特徴とする半導体装置の製
造方法。9. The method of manufacturing a semiconductor device according to claim 5, wherein the step of introducing the impurity of the first conductivity type into the intermediate concentration region is performed before removing a mask material for processing a gate electrode. A method of manufacturing a semiconductor device.
製造方法において、前記中濃度領域に第一導電型となる
不純物を導入する工程は、ゲート電極加工のためのマス
ク材料に対してゲート電極の幅をゲート長方向に0.2
μm以上1.5μmだけオーバーエッチングした後、前
記マスクを除去する前に行う事を特徴とする半導体装置
の製造方法。10. The method of manufacturing a semiconductor device according to claim 5, wherein the step of introducing an impurity having a first conductivity type into the intermediate concentration region includes forming a gate with respect to a mask material for processing a gate electrode. Set the electrode width to 0.2 in the gate length direction.
A method of manufacturing a semiconductor device, comprising: performing overetching by at least 1.5 μm and before removing the mask.
の製造方法において、前記中濃度領域に不純物を導入す
るためのマスクを除去した後、第一導電型となる不純物
を前記第一導電型となる半導体装置と前記第二導電型と
なる半導体装置の少なくとも両方に各々のゲート電極を
マスクとして導入する事を特徴とした半導体装置の製造
方法。11. The method of manufacturing a semiconductor device according to claim 5, wherein after removing a mask for introducing an impurity into the intermediate concentration region, the impurity having a first conductivity type is removed from the first conductivity type. A method for manufacturing a semiconductor device, characterized by introducing each gate electrode as a mask into at least both a semiconductor device to be used and a semiconductor device to be the second conductivity type.
法において、前記第一導電型となる半導体装置の前記ド
レイン領域に接続され、ドレイン領域に接続する取り出
し電極よりも延在してなり、且つゲート絶縁膜を介して
ゲート電極と同層に形成された電極或いは配線と前記延
在部とによって容量を形成する半導体装置の製造方法に
おいて、少なくとも前記延在部の半導体層及び前記半導
体装置のソース・ドレイン領域に同時に第一導電型とな
る不純物を導入する工程を有する事を特徴とした半導体
装置の製造方法。12. The method of manufacturing a semiconductor device according to claim 5, wherein the semiconductor device having the first conductivity type is connected to the drain region and extends beyond an extraction electrode connected to the drain region. In a method of manufacturing a semiconductor device in which a capacitance is formed by an electrode or a wiring formed in the same layer as a gate electrode via a gate insulating film and the extension, at least the semiconductor layer of the extension and the semiconductor device A method for manufacturing a semiconductor device, comprising a step of simultaneously introducing impurities of a first conductivity type into a source / drain region.
前記走査線と前記データ線の交差に対応してマトリック
ス状に配置された画素電極及びスイッチング素子とを有
する電気光学装置であって、 前記スイッチング素子が、請求項1乃至4のいずれかに
記載の半導体装置の製造方法により形成されてなること
を特徴とする電気光学装置。13. A plurality of scanning lines, a plurality of data lines,
5. An electro-optical device having pixel electrodes and switching elements arranged in a matrix corresponding to intersections of the scanning lines and the data lines, wherein the switching elements are arranged in accordance with claim 1. An electro-optical device formed by a method for manufacturing a semiconductor device.
前記走査線と前記データ線の交差に対応してマトリック
ス状に配置された画素電極及びスイッチング素子とを有
する電気光学装置であって、 前記スイッチング素子が、請求項5乃至12のいずれか
に記載の半導体装置の製造方法により形成されてなるこ
とを特徴とする電気光学装置。14. A plurality of scanning lines, a plurality of data lines,
An electro-optical device having pixel electrodes and switching elements arranged in a matrix corresponding to intersections of the scanning lines and the data lines, wherein the switching elements are in any one of claims 5 to 12. An electro-optical device formed by a method for manufacturing a semiconductor device.
装置を備えたことを特徴とする電子機器。15. An electronic apparatus comprising the electro-optical device according to claim 13.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP25736899A JP2001085693A (en) | 1999-09-10 | 1999-09-10 | Method for manufacturing semiocnductor device, electro- optical device and electronic apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP25736899A JP2001085693A (en) | 1999-09-10 | 1999-09-10 | Method for manufacturing semiocnductor device, electro- optical device and electronic apparatus |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2001085693A true JP2001085693A (en) | 2001-03-30 |
Family
ID=17305425
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP25736899A Withdrawn JP2001085693A (en) | 1999-09-10 | 1999-09-10 | Method for manufacturing semiocnductor device, electro- optical device and electronic apparatus |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2001085693A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005093874A (en) * | 2003-09-19 | 2005-04-07 | Seiko Epson Corp | Semiconductor device and method of manufacturing semiconductor device |
CN107204376A (en) * | 2017-05-26 | 2017-09-26 | 厦门天马微电子有限公司 | A kind of thin film transistor (TFT) and its manufacture method, array base palte, display device |
-
1999
- 1999-09-10 JP JP25736899A patent/JP2001085693A/en not_active Withdrawn
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005093874A (en) * | 2003-09-19 | 2005-04-07 | Seiko Epson Corp | Semiconductor device and method of manufacturing semiconductor device |
CN107204376A (en) * | 2017-05-26 | 2017-09-26 | 厦门天马微电子有限公司 | A kind of thin film transistor (TFT) and its manufacture method, array base palte, display device |
CN107204376B (en) * | 2017-05-26 | 2019-12-27 | 厦门天马微电子有限公司 | Thin film transistor, manufacturing method thereof, array substrate and display device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6433767B1 (en) | Electrooptical apparatus, method of producing the same and electronic apparatus | |
US6850292B1 (en) | Electric-optic device, method of fabricating the same, and electronic apparatus | |
JP3684578B2 (en) | Liquid crystal device and electronic device | |
JP3596471B2 (en) | Electro-optical device, method for manufacturing the same, and electronic apparatus | |
US7164408B2 (en) | Electro-optical device, method of manufacturing the same, and electronic apparatus | |
JP3786515B2 (en) | Liquid crystal device, method for manufacturing the same, and electronic device | |
JP2000098409A (en) | Electrooptical device and its manufacture, and electronic equipment | |
JP2002091339A (en) | Optoelectronic device, projection liquid crystal display device using the same, electronic instrument, and method for manufacturing optoelectronic device | |
JP2000081636A (en) | Electrooptical device and its manufacture and electronic instrument | |
JP3551778B2 (en) | Electro-optical device, substrate for electro-optical device, method of manufacturing electro-optical device, and electronic apparatus | |
JP3829478B2 (en) | Liquid crystal panel, projection type liquid crystal display device using the same, electronic device, and method for manufacturing liquid crystal panel | |
JP3690119B2 (en) | Liquid crystal device and projection display device | |
JP4371089B2 (en) | Liquid crystal device and display device using the same | |
JP3791225B2 (en) | Electro-optical panel and electronic equipment | |
JP3769970B2 (en) | Electro-optical device, method of manufacturing electro-optical device, and electronic apparatus | |
JP4139530B2 (en) | Electro-optical device and electronic apparatus | |
JP4013401B2 (en) | ELECTRO-OPTICAL DEVICE, MANUFACTURING METHOD THEREOF, AND ELECTRONIC DEVICE | |
JP2001085693A (en) | Method for manufacturing semiocnductor device, electro- optical device and electronic apparatus | |
JP3855976B2 (en) | Electro-optical device and electronic apparatus | |
JP3642326B2 (en) | Liquid crystal panel, electronic device, and TFT array substrate | |
JP3788086B2 (en) | Electro-optical device and display device using the same | |
JP4400239B2 (en) | Electro-optical device and electronic apparatus | |
JP2001075504A (en) | Electro-optic device, production of electro-optic device and electronic apparatus | |
JP3575481B2 (en) | Liquid crystal device, method of manufacturing the same, and electronic equipment | |
JP4185620B2 (en) | Electro-optical device and projection display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20040401 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20051129 |
|
A761 | Written withdrawal of application |
Free format text: JAPANESE INTERMEDIATE CODE: A761 Effective date: 20060126 |