FR2638913A1 - Procede et circuit pour produire une tension de reference - Google Patents
Procede et circuit pour produire une tension de reference Download PDFInfo
- Publication number
- FR2638913A1 FR2638913A1 FR8914700A FR8914700A FR2638913A1 FR 2638913 A1 FR2638913 A1 FR 2638913A1 FR 8914700 A FR8914700 A FR 8914700A FR 8914700 A FR8914700 A FR 8914700A FR 2638913 A1 FR2638913 A1 FR 2638913A1
- Authority
- FR
- France
- Prior art keywords
- transistor
- current
- terminal
- base
- npn
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
- H03F1/307—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in push-pull amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/30—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
- H03F3/3069—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor the emitters of complementary power transistors being connected to the output
- H03F3/3076—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor the emitters of complementary power transistors being connected to the output with symmetrical driving of the end stage
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
L'invention concerne les circuits de génération de tension de polarisation de haute précision. Un circuit destiné à produire une tension de référence comprend un transistor NPN 4 dont l'émetteur est connecté à une première borne 6 et le collecteur est connecté à une seconde borne 5, et un transistor PNP 3 dont l'émetteur est connecté à la seconde borne, la base est connectée à la base du transistor NPN et le collecteur est connecté à la seconde borne. Une source de courant 7 est connectée à la première ou la seconde borne pour imposer la circulation d'un courant qui se divise entre les deux transistors. Le circuit produit une tension de référence égale à la somme de la tension VB E PNP et de la tension VB E NPN. Application à la polarisation de circuits d'attaque symétriques.
Description
La présente invention concerne des circuits de génération de tension de
polarisation de haute précision, et en particulier des circuits utiles dans la polarisation de circuits d'attaque symétriques, de circuits suiveurs du type en losange, de certains circuits de décalage de niveau
et de certains circuits de commutation & diodes.
Il existe un certain nombre de circuits bien con-
nus pour polariser des circuits d'attaque symétriques qui contiennent un transistor NPN de rappel au potentiel haut
et un transistor PNP de rappel au potentiel bas, ayant cha-
cun leur émetteur connecté au même conducteur de sortie. La figure 2A représente un tel circuit de polarisation, dans lequel un transistor PNP connecté en diode, 43, est branché en série avec un transistor NPN branché en diode, 44. Cette paire de transistors connectés en série est branchée entre la base du transistor NPN de rappel au potentiel haut 12 et la base du transistor PNP de rappel au potentiel bas 13. Le courant traversant la source de courant 42 circule dans les deux transistors 43 et 44, en produisant une tension Vb égale à VBE(43) plus VBE(44) entre les conducteurs 5 et 6, qui sont connectés aux bases du transistor NPN 12 et du
transistor PNP 13. La tension d'entrée VENTREE est appli-
quée au conducteur 6. Le circuit de l'art antérieur de la figure 2A exige que les transistors connectés en diode
fonctionnent avec une tension collecteur-base égale à zéro.
Pour le fonctionnement linéaire du circuit, il est essen-
tiel que la jonction collecteur-base interne ne devienne jamais polarisée notablement en sens direct. Ceci exige que la résistance de collecteur interne soit faible, ce qui exige & son tour une aire d'émetteur relativement grande et une aire de contact de collecteur relativement grande, pour
empêcher que la tension de polarisation base-collecteur di-
recte interne ne dépasse environ 200 millivolts. La polari-
sation directe interne de la jonction collecteur-base aug-
mente également la capacité de la jonction collecteur-base, ce qui contribue à une dégradation de la largeur de bande
du circuit.
La figure 2B montre une autre technique connue
utilisant un transistor NPN à charge d'émetteur 52 pour at-
taquer la base du transistor PNP de rappel au potentiel bas
13, et un transistor PNP à charge d'émetteur 54 pour atta-
quer la base du transistor NPN de rappel au potentiel haut 12. Sur la figure 2B, la différence entre les tensions de
sortie du transistor NPN à charge d'émetteur 52 et du tran-
sistor PNP à charge d'émetteur 54 fournit une tension Vd
qui est égale a la somme de VBE(54) et VBE(52), pour pola-
riser les transistors de sortie 12 et 13. Ce circuit dissi-
pe davantage de puissance que ce qui est souhaitable, du fait que des sources de courant I séparées sont nécessaires
pour les deux transistors à charge d'émetteur.
La figure 2C décrit l'utilisation d'un circuit
appelé multiplicateur de VBE", à titre de circuit de pola-
risation connecté entre la base du transistor NPN de rappel au potentiel haut 12 et celle dutransistor PNP de rappel au potentiel bas 13. Le circuit multiplicateur de VBE produit entre les conducteurs 5 et 6 une tension Vc qui est égale à la tension VBE du transistor NPN 62, multipliée par une quantité qui est fonction des valeurs R de résistances 64
et 65. Cependant, le circuit multiplicateur de VBE ne com-
mande pas le courant de polarisation de façon précise, du fait que le courant dans le transistor multiplicateur de VBE est commandé à la fois par la tension base-émetteur du transistor multiplicateur de VBE, 62, et par la valeur des
deux résistances 64 et 65.
Le brevet des E.U.A. n' 4 317 081 (Kobayashi) dé-
crit un amplificateur de puissance symétrique à une seule
sortie dans lequel la base du transistor PNP Q9 est connec-
tée à la base d'un transistor NPN Q10. L'émetteur de Q9 est
connecté au collecteur de Q10 et l'émetteur de Q10 est con-
necté au collecteur de Q9. Une résistance R5 est connectée entre la base et l'émetteur de Q9 et une résistance R6 est connectée entre la base et l'émetteur de Q10. Ce circuit
est utilisé entre un circuit de polarisation 12 et un cir-
cuit de sortie symétrique complémentaire Q7, Q8, pour amé-
liorer les performances en haute fréquence, en déchargeant la charge qui est stockée dans les transistors de sortie Q7, Q8. Le circuit de polarisation 12 applique une tension de polarisation aux bases du circuit de sortie symétrique
Q7, Q8, et entre les deux résistances R5 et R6 et les tran-
sistors Q9 et Q10. Ce circuit présente l'inconvénient qui consiste en ce que les résistances R5 et R6 exigent une
aire de puce élevée, et en ce que leurs valeurs sont com-
mandées par des paramètres de processus différents de ceux
qui commandent les tensions VBE des transistors Q9 et Q10.
Par conséquent, un déséquilibre dans les valeurs de ces ré-
sistances entraînerait de grandes différences dans les cou-
rants qui circulent dans les deux transistors, entraînant
ainsi des variations indésirables importantes, qui dépen-
dent du processus de fabrication, dans la tension de pola-
risation que produit le circuit.
Un but de l'invention est donc de procurer un
circuit de polarisation destiné à produire une tension éga-
le à la somme d'une tension VBE de transistor PNP et d'une
tension VBE de transistor NPN, qui utilise une aire minima-
le d'une puce de semiconducteur, qui a une capacité minima-
le et une faible impédance dynamique, et qui ne dépend pas
de variations de la valeur d'une résistance quelconque.
Un autre but de l'invention est de procurer un
circuit perfectionné utile pour produire un courant de polarisation in-
dépendant du processus de fabrication, dans un étage de
transistors de sortie symétrique complémentaire.
Brièvement, et conformément à l'un de ses modes de réalisation, l'invention procure un circuit destiné à produire une tension de référence, comprenant un transistor NPN dont l'émetteur est connecté à une première borne et dont le collecteur est connecté à une seconde borne, et un transistor PNP dont l'émetteur est connecté à la seconde borne, dont la base est connectée exclusivement à la base du transistor NPN et dont le collecteur est connecté à la première borne. Une source de courant est connectée à la
première borne ou à la seconde borne, pour imposer la cir-
culation d'un courant qui se divise en un courant circulant dans le transistor PNP et en un autre courant circulant dans le transistor NPN. Le circuit produit une tension de référence égale à la somme de la tension VBE de transistor
PNP et de la tension VBE de transistor NPN, qui suit de fa-
çon précise des variations des courants de saturation du transistor PNP et du transistor NPN. Le circuit est utile pour produire une tension de polarisation de deux VBE entre la base d'un transistor NPN de rappel au potentiel haut et la base d'un transistor PNP de rappel au potentiel bas,
ayant une connexion d'émetteur commune à une borne de sor-
tie. Le circuit produit un courant de polarisation de repos constant dans le transistor NPN de rappel au potentiel haut et dans le transistor PNP de rappel au potentiel bas, qui est pratiquement indépendant.de variations des courants de
saturation du transistor PNP et du transistor NPN. La ten-
sion 2VBE qui est produite peut également être utile dans
certaines applications de décalage de niveau, dans lesquel-
les une faible impédance dynamique et une capacité minimale
sont exigées.
L'invention sera mieux comprise à la lecture de
la description qui va suivre de modes de réalisation, et
en se référant aux dessins annexés dans lesquels: la figure 1A est un schéma d'une configuration du circuit de tension de référence de la présente invention;
la figure lB est un schéma d'une autre configura-
tion du circuit de tension de référence de la présente in-
vention; les figures 2A-2C sont des schémas de circuits de l'art antérieur; la figure 3 est un schéma d'un étage de circuit de sortie qui utilise le circuit de référence de tension de la figure 1; la figure 4 est un schéma d'un circuit suiveur
en losange utilisant deux des circuits de tension de réfé-
rence des figures 1A et lB; les figures 5A et 5B sont des schémas de circuit qui sont utiles pour analyser le circuit de la figure 1 et pour le comparer avec l'art antérieur; et la figure 6 est un schéma de circuit d'un autre
mode de réalisation de l'invention.
Sur la figure 1A, une configuration de base du circuit de tension de référence de l'invention est désignée par la référence 1 et elle comprend une source de courant 7 qui est connectée entre +VS et un conducteur 5, et elle produit un courant I. L'émetteur d'un transistor PNP 3 est connecté au conducteur 5 et son collecteur est connecté au
conducteur 6. Le collecteur d'un transistor NPN 4 est con-
necté au conducteur 5, sa base est connectée à la base du
transistor 3, et son émetteur est connecté au transistor 6.
Lorsque le courant I entre dans le conducteur 5, il est di-
visé entre les transistors 3 et 4, et il produit une ten-
sion Va égale à VBE3 + VBE4, en désignant par VBE3 la va-
leur de la tension base-émetteur du transistor PNP 3 et par VBE4 la valeur de la tension base-émetteur du transistor
NPN 4.
Sur la figure lB, une autre configuration LA du
circuit de tension de référence de l'invention est identi-
que à celle de la figure 1A, à l'exception du fait que la source de courant 7A est connectée entre un conducteur de tension d'alimentation négative sur lequel est appliquée une tension de -Vs volts. Pour le circuit 1 comme pour le circuit 1A, le circuit de source de courant 7 ou 7A peut être n'importe quel circuit de source de courant bien connu approprié, ou même une résistance. Les circuits 1 et lA se distinguent du brevet 4 317 081 précité par l'omission de résistances entre les bases des transistors 3 et 4 et les conducteurs 5 et 6, et également par la connexion d'une source de courant en série avec la connexion en parallèle des transistors 3 et 4, au lieu du branchement d'un circuit
de tension de polarisation entre ces derniers.
Pour le circuit de la figure 1A ou celui de la figure lB, on peut voir que Va est donnée par l'équation: (1) VA + VTHln + VTHln (l) (Isn) ( Isp dans laquelle VTH est égale à (kT)/q. On peut réarranger l'équation (1) pour donner l'équation: fI I (2) Va = VTHln IsnIsp Dans les équations 1 et 2, In est la fraction du courant I qui circule dans le transistor NPN 4, et Ip est le courant qui circule dans le transistor PNP 3. Isn est le courant de saturation du transistor NPN 4 et Isp est le
courant de saturation du transistor PNP 3.
L'expression pour la tension Vb du circuit de ré-
férence de tension de l'art antérieur de la figure 2A, com-
prenant une source de courant 42, un transistor connecté en diode 43 et un transistor connecté en diode 44, est donnée par l'équation: (3) Vb = VTHln isnIsp)
Pour comparer Vb à Va, on peut supposer pour sim-
plifier que le courant I se divise de façon égale entre le transistor PNP 3 et le transistor NPN 4, dans les circuits des figures 1A et lB. Si on fait cette hypothèse, on est conduit à l'équation suivante pour Va: (4) Va VTHln [ I JI IsnIsp On peut donc voir que si Va et Vb sont égales, le
courant qui circule dans le transistor PNP 3 et le transis-
tor NPN 4 de la figure 1A ou de la figure lB peut être égal à la moitié du courant qui circule dans les transistors connectés en diodes 43 et 44 de la figure 2A. En supposant que le courant I des figures 1A et 2Asit lamême valeur, et en supposant également une valeur égale de Va et Vb, les
aires d'émetteur (et donc les courants de saturation inver-
ses) des transistors 3 et 4 de la figure 1A peuvent être respectivement égales à la moitié des aires d'émetteur des transistors 43 et 44 de la figure 2A. Ceci peut conduire à des gains notables en ce qui concerne l'aire de puce de circuit intégré. La réduction de la taille nécessaire du transistor PNP 3 et du transistor NPN 4 pour produire une valeur de Va conduit à une réduction d'un facteur de 2 des capacités collecteur-base. Ceci peut augmenter notablement
la largeur de bande du circuit.
Un autre avantage des circuits des figures 1A et
lB par rapport au circuit de polarisation 43, 44 de la fi-
gure 2A, consiste en ce que dans ce dernier, les collec-
teurs et les bases des transistors connectés en diodes sont connectés ensemble. Par conséquent, la capacité de jonction collecteur-base présente sa valeur maximale, tandis que dans les circuits de polarisation des figures 1A et lB les jonctions collecteur-base sont polarisées en inverse sous une tension d'environ 0,7 volt, ce qui réduit notablement les capacités de jonction collecteur-base, et procure ainsi
de meilleures performances dynamiques du circuit, en compa-
raison avec le circuit de la figure 2A. En outre, pour une valeur donnée du courant I dans le circuit de la figure 2A, les tmnsistors 43 et 44 doivent être suffisamment grands
pour que leur résistance de collecteur interne soit suffi-
samment faible pour empêcher une polarisation interne en sens direct des jonctions collecteur-base des transistors connectés en diodes 43 et 44, lorsque le courant I les tra-
verse. Une polarisation en sens direct des jonctions col-
lecteur-base entraînerait un stockage de charge excessif
dans les régions de base, ce qui dégraderait de façon im-
portante les performances dynamiques. En outre, si la pola-
risation en sens direct de la jonction collecteur-base in-
terne du transistor connecté en diode 43 ou 44 devient su-
périeure à environ 200 millivolts, la tension VB n'aura plus sa valeur correcte, et par conséquent le courant de polarisation dans le transistor NPN de rappel au potentiel haut 12 et dans le transistor PNP de rappel au potentiel
bas 23 n'aura plus sa valeur correcte. Cette condition con-
duit à une distorsion indésirable de la tension de sortie VSORTIE. Pour éviter ces problèmes si on utilise le circuit
de la figure 2A, il peut être nécessaire d'augmenter consi-
dérablement à la fois les aires d'émetteur et les aires de
contact de collecteur des transistors 43 et 44, ce qui aug-
mente encore davantage la taille de la puce et dégrade en-
core davantage les performances dynamiques.
En considérant la figure 3, on voit le circuit de la figure lB avec le conducteur 5 connecté à la base du
transistor NPN de rappel au potentiel haut 12 et le conduc-
teur 6 connecté à la base du transistor PNP de rappel au
potentiel bas 13. Le collecteur du transistor 13 est con-
necté à -VEE, et la source de courant 7A est connectée en-
tre le conducteur 6 et -VEE. Le collecteur du transistor de rappel au potentiel haut 12 est connecté à +Vcc. La base d'un transistor NPN a charge d'émetteur 11 est connectée par le conducteur 8 à une tension d'entrée VIN, et son
émetteur est connecté au conducteur 5, tandis que son col-
lecteur est connecté à +Vcc.
Le circuit de la figure 3 dissipe de la puissance dans un seul transistor à charge d'émetteur, au lieu de
deux, comme l'exige le circuit de la figure 2B pour mainte-
nir un courant de polarisation présélectionné dans les transistors de sortie 12 et 13. (Il faut noter que dans le
circuit de la figure 2B, les transistors à charge d'émet-
teur 52 et 53 doivent avoir une taille physique double de celle des transistors 3 et 4 de la figure 3, pour le même
courant I. Ceci conduit à de plus grandes capacités parasi-
tes collecteur-base, qui limitent la largeur de bande du circuit de la figure 2B.) Le circuit de la figure 3 procure un très bon
moyen pour polariser un étage de sortie NPN, PNP symétri-
que, du fait que la taille physique des transistors 3 et 4 qui sont nécessaires pour produire une certaine valeur de courant de polarisation dans les transistors de sortie 12
et 13, est égale à la moitié de celle correspondant à n'im-
porte quel circuit de polarisation antérieur connu dans le-
quel circule le même courant total I. De plus, le circuit de la figure 3 assure l'isolation entre VENTREE et VSORTIE tout aussi efficacement que le circuit de la figure 2B,
mais avec seulement la moitié de la dissipation de puissan-
ce et la moitié de la capacité parasite collecteur-base.
Les caractéristiques de courant de saturation des transis-
tors 3 et 4 coincident de façon précise avec les caracté-
ristiques des transistors de sortie respectifs 12 et 13.
Par conséquent, un ajustement de résistances par laser ou une opération similaire n'est pas nécessaire pour régler le
courant de polarisation de repos qui circule dans les tran-
sistors 12 et 13, du fait qu'une correspondance ou une pro-
portion précise entre les caractéristiques géométriques des transistors NPN 4 et 12 et des transistors PNP 3 et 13 peut être obtenue aisément au stade de la conception du dessin du circuit intégré. Le transistor 11 sur la figure 3 peut
être un très petit dispositif, de façon à minimiser les ef-
fets de capacité collecteur-base non linéaire sur le noeud
d'entrée 8.
Il faut noter que si le transistor à charge
d'émetteur 11 est supprimé, la tension VIN peut être appli-
quée au conducteur 5. L'expression pour la tension de polarisation Vc que produit le circuit multiplicateur de VBE de la figure 2C est donnée par l'équation: (5) Vc = 2VTHln [-I Tsn
dans laquelle Isn est le courant de saturation du transis-
tor NPN 62. (On notera que sur les figures 2A-2C, les cou-
rants de base des transistors de sortie 12 et 13 sont sup-
posés négligeables.) Du fait que le courant dans le transistor NPN 52 est commandé à la fois par la tension VBE du transistor 62
et par la valeur de R, c'est-à-dire la valeur des résistan-
ces 64 et 65, il est très difficile d'obtenir une coinci-
dence suffisamment bonne entre Vc et les caractéristiques des transistors de sortie 12 et 13 pour produire le courant de polarisation de repos désiré dans les transistors de sortie 12 et 13, sans effectuer un ajustement par laser ou
sans régler de toute autre manière la valeur des résistan-
ces 54 et/ou 55.
On peut donc voir aisément qu'un avantage impor-
tant du circuit de polarisation des figures 1A et lB, par rapport au circuit multiplicateur de VBE de la figure 2C, consiste en ce qu'un tel réglage ou ajustement par laser n'est jamais nécessaire pour les circuits de polarisation
des figures 1A et lB, du fait que le courant de polarisa-
tion de repos qui traverse les transistors de sortie 12 et 13 sera défini en établissant une relation de coincidence ou un certain rapport entre le transistor PNP de rappel au
potentiel haut 12 et le transistor NPN 14 et, de façon si-
milaire, en établissant une relation de coincidence ou un certain rapport entre le transistor PNP de rappel au niveau bas 13 et le transistor PNP 3, si le circuit de la figure
1A ou lB est utilisé pour fournir le courant de polarisa-
tion pour le circuit de sortie symétrique 12, 13.
Les équations (3) et (4) ci -dessus supposent que le courant I se divise de façon égale entre le transistor PNP 3 et le transistor NPN 4. Cependant, si cette hypothèse n'est pas valide, on peut baser des équations exactes sur
le circuit qui est représenté sur la figure 5A pour le cir-
cuit de polarisation à transistors connectés en diode du type décrit cidessus, et sur le circuit représenté sur la figure 5B pour le circuit de polarisation de la présente invention. Pour la connexion en série du transistor PNP connecte en diode 43 et du transistor NPN connecté en diode
44 de la figure 5A, la tension VA est donnée par l'équa-
tion: (6)VA = kT in q spI sn
Pour le circuit de la figure 5B, VB est donnée par l'équa-
tion: (7) VB = VTHln (sp)+ VTHln (Isn
Du fait que les électrodes de base sont seulement connec-
tées l'une à l'autre, les courants de base sont égaux, c'est-a-dire: (8) IBp = IBn IE IEn Du fait que IBp = et IBn =, en désignant par les pn+l" et An les rapports entre le courant de collecteur et le courant de base pour les transistors respectifs PNP et NPN, et du fait que ap et Sn sont supérieurs à 1, il en résulte que: (9) IEp IEn 3p+l - 3 +1 et (l O),!Ep
(10)'E 3
IEn h La figure 5B montre que: (11) 2I = IEp + Icn = IEn + ICp Du fait que ICn's IEn, on a: (12) 2I ' IEp + IEn PIEn Du fait que d'après l'équation (10), IEp = n il en résulte que: (13) 2I = IEn (1 + 3p) = IEn (13 tn
En substituant IE -IEn p dans l'équation (7), on ob-
En sustitant Ep = 3n tient: (14) VB = VTHln [ 1 En2) I spn 2 n Pn2I Du fait que d'après l'équation (13), IEn =, la substitution de cette valeur de IEn dans l'équatilon (14) conduit à: (15)V = VTHln IspIsn ( n( np+ 3n)] Par conséquent: (16) VB = VTHln [ I IspIsn( Pp+ h2 Si Pn est fixé égal à k fp, l'équation (16) devient:
(17)I4
(17) VB = VTHln [ I24k 2 IspIsn(l+k) On peut développer cette expression pour donner: (18) VB = VTHln [ ispi +sn VTHln [ k2 Ispisn (1+k)2
en désignant par k le rapport entre Pn et hp.
Si k est égal à 1, c'est-à-dire si Un et hp sont égaux, le second terme de l'équation (18) est égal a zéro. Cependant, lorsque hp et An sont inégaux, le second terme n'est pas
égal à zéro. Par exemple, si p = 50 et Pn = 500, le se-
cond terme de l'équation (18) est égal à -28,5 millivolts
à la température ambiante.
La figure 6 montre une variante des parties de circuit de 2VBE des figures 1A et lB, dans laquelle la base et le collecteur d'un transistor PNP 41 sont connectés aux bases des transistors 3 et 4, et son émetteur est connecté au conducteur 5. La base et le collecteur d'un transistor NPN 42 sont connectés aux bases des transistors 3 et 4, et son émetteur est connecté au conducteur 6. Comme sur les figures lA et lB, aucune résistance n'est connectée entre les bases des transistors 3 et 4 et à l'un ou l'autre des conducteurs 5 et 6. Les aires d'émetteur des transistors 81 et 82 sont égales à x. L'aire d'émetteur du transistor 3 est égale à Mx et l'aire d'émetteur du transistor 4 est
égale à Nx.
On peut voir que les transistors 81 et 82 impo-
dent une condition selon laquelle les courants 13 et 14 sont indépendants de An et Pp, et sont commandés par les valeurs de M et N. On peut comprendre ceci en notant que les transistors 81 et 3 forment un premier circuit miroir
de courant dans lequel 13 est égal à MI5, et les transis-
tors 82 et 4 forment un second circuit miroir de courant
dans lequel 14 est égal à NI5.
La figure 4 montre une forme modifiée d'un cir-
cuit de type suiveur en losange dans lequel les circuits de
polarisation des figures 1A et lB sont utilisés pour assu-
rer des tensions collecteur-base uniformes et constantes (c'est-à-dire indépendantes de VENTREE) sur les transistors d'acheminement de signal 22, 24, 26 et 29. Ceci conduit à
une valeur faible pour la distorsion qui pourrait par ail-
leurs résulter de non-linéarités dans les capacités collec-
teur-base. Sur la figure 4, le circuit de polarisation 1 comporte une borne de sortie 5B qui est connectée aux bases des transistors NPN 23 et 25, dont les collecteurs sont connectés à +Vcc. L'autre borne de sortie 6B du circuit de polarisation 1 est connectée à la base du transistor NPN 26 et à l'émetteur du transistor PNP 24. Le collecteur du
transistor 26 est connecté à l'émetteur du transistor 25.
L'émetteur du transistor 26 est connecté au conducteur VSORTIE 27. L'émetteur du transistor 23 est connecté au collecteur du transistor NPN 22, dont la base est connectée à la base du transistor 24 et au conducteur VENTREE 21. On
peut voir que le circuit de polarisation 1 remplit la fonc-
tion d'un circuit de décalage de niveau de 2VBE, pour four-
nir une tension de polarisation pour les bases des transis-
tors 23 et 25. L'émetteur du transistor 22 est connecté au conducteur 5A du circuit de polarisation lA de la figure 1B. Le conducteur 5A est également connecté à la base du
transistor PNP 29, dont l'émetteur est connecté au conduc-
teur VSORTIE 27 et dont-le collecteur est connecté à
l'émetteur du transistor PNP 30. L'autre borne 6A du cir-
cuit de polarisation 1A est connectée à la base du transis-
tor 30, dont le collecteur est connecté à -VEE. Le circuit de polarisation 1A remplit donc la fonction d'un circuit de décalage de niveau de 2VBE, pour fournir une tension de polarisation sur les bases des transistors 28 et 30. Ce circuit maintient constantes les tensions collecteur-base des transistors 26 et 29, et il évite donc une distorsion en haute fréquence due à la non-linéarité des capacités de
jonction collecteur-base de ces transistors.
Il va de soi que de nombreuses modifications peu-
vent être apportées au dispositif et au procédé décrits et
représentés, sans sortir du cadre de l'invention.
Claims (8)
1. Circuit destiné à produire une tension de ré-
férence entre une première borne (6) et une seconde borne (5), caractérisé en ce qu'il comprend, en combinaison: (a) un premier transistor (4) ayant un émetteur conneçté à la première borne (6), une base, et un collecteur connecté à la seconde borne (5); (b) un second transistor (3) ayant un émetteur connecté à la seconde borne (5), une base connectée
à la base du premier transistor (4) et un collecteur con-
necté à la première borne (6); et (c) une source de courant (7) connectée à l'une des première et seconde bornes (6, 5) pour produire un premier courant dans le premier transistor
(4) et un second courant dans le second transistor (3).
2. Circuit selon la revendication 1, caractérisé en ce que la base du premier transistor (4) est connectée
exclusivement à la base du second transistor (3).
3. Circuit selon la revendication 1, caractérisé en ce que le premier transistor (4) est un transistor NPN
et le second transistor (3) est un transistor PNP.
4. Circuit selon la revendication 2, caractérisé
en ce que la configuration géométrique du premier transis-
tor (4) et la configuration géométrique du second transis-
tor (3) sont sélectionnées de façon que le premier courant
soit pratiquement égal au second courant.
5. Circuit selon la revendication 1, caractérisé en ce que la première borne (6) est connectée à une base d'un transistor PNP de rappel au potentiel bas (13) dont l'émetteur est connecté à une troisième borne (14) , et la seconde borne (5) est connectée à une base d'un transistor NPN de rappel au potentiel haut (12) dont l'émetteur est
connecté à la troisième borne (14).
6. Circuit destiné à produire une tension de ré-
férence entre une première borne (6) et une seconde borne (5), caractérisé en ce qu'il comprend, en combinaison: (a) un premier transistor (4) d'un premier type de conductivité ayant une première électrode d'acheminement de courant qui est connectée à la première borne (6), une électrode de commande et une seconde borne d'acheminement de courant qui
est connectée à la seconde borne (5); (b) un second tran-
sistor (3) d'un second type de conductivité ayant une pre- mière électrode d'acheminement de courant qui est connectée à la seconde borne (5), une électrode de commande qui est connectée à l'électrode de commande du premier transistor (4), et une seconde électrode d'acheminement de courant
qui est connectée à la première borne (6); et (c) une sour-
ce de courant (7) qui est connectée à l'une des première et seconde bornes (6, 5), pour produire un premier courant dans le premier transistor (4) et un second courant dans le
second transistor (3).
7. Procédé pour produire une tension de référence entre des première et seconde bornes (5, 6), caractérisé en ce qu'il comprend les opérations suivantes: (a) on impose la circulation d'un premier courant dans la première borne
(5) et dans un émetteur d'un transistor PNP (3) et un col-
lecteur d'un transistor NPN (4); (b) on fait en sorte qu'une première partie du premier courant circule dans l'émetteur du transistor PNP (3) et on produit une tension VBE PNP entre l'émetteur et une base du transistor PNP (3), sous l'effet de la première partie du premier courant; (c) on fait en sorte qu'un courant de base qui sort de la base du transistor PNP (3) entre dans une base du transistor NPN (4), et on produit une tension VBE NPN entre la base et un émetteur du transistor NPN (4), sous l'effet du courant de base, pour qu'une seconde partie du premier courant circule de la première borne (5) vers un collecteur du transistor
NPN (4); et (d) on fait en sorte qu'un courant de collec-
teur du transistor PNP (3) entre dans la seconde borne (6) et un courant d'émetteur du transistor NPN (4) entre dans la seconde borne (6); grâce à quoi la tension de référence est égale à la somme de la tension VBE PNP et de la tension
VBE NPN.
8. Procédé selon la revendication 11, caractérisé en ce qu'il comprend l'opération qui consiste à utiliser
la tension de référence pour produire un courant de polari-
sation de repos indépendant du processus de fabrication,
dans un étage à transistors symétrique (12, 13), en connec-
tant la première borne (5) à une base d'un transistor NPN de rappel au potentiel haut (12) ayant un émetteur connecté à une borne de sortie (14), et en connectant la seconde
borne (6) à une base d'un transistor PNP de rappel au po-
tentiel bas (13) ayant un émetteur connecté à une borne de sortie (14), grâce à quoi le courant de polarisation de repos qui traverse le transistor NPN de rappel au potentiel haut (12) et le transistor PNP de rappel au potentiel bas
(13) est fondamentalement indépendant de variations indui-
tes par le processus de fabrication, dans un courant de sa-
turation PNP et un courant de saturation NPN.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US07/269,867 US4945259A (en) | 1988-11-10 | 1988-11-10 | Bias voltage generator and method |
Publications (1)
Publication Number | Publication Date |
---|---|
FR2638913A1 true FR2638913A1 (fr) | 1990-05-11 |
Family
ID=23028982
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8914700A Pending FR2638913A1 (fr) | 1988-11-10 | 1989-11-09 | Procede et circuit pour produire une tension de reference |
Country Status (5)
Country | Link |
---|---|
US (1) | US4945259A (fr) |
JP (1) | JPH0695610B2 (fr) |
DE (1) | DE3937501A1 (fr) |
FR (1) | FR2638913A1 (fr) |
GB (1) | GB2224900B (fr) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5003198A (en) * | 1989-09-28 | 1991-03-26 | Texas Instruments Incorporated | Circuit technique for biasing complementary Darlington emitter follower stages |
US5338980A (en) * | 1989-10-04 | 1994-08-16 | Texas Instruments Incorporated | Circuit for providing a high-speed logic transition |
US5148065A (en) * | 1991-06-28 | 1992-09-15 | Texas Instruments Incorporated | Current steering circuits and methods with reduced capacitive effects |
US5252931A (en) * | 1991-07-17 | 1993-10-12 | Sony Corporation | Wide band frequency amplifiers |
US5745563A (en) * | 1992-02-25 | 1998-04-28 | Harris Corporation | Telephone subscriber line circuit, components and methods |
US5327028A (en) * | 1992-06-22 | 1994-07-05 | Linfinity Microelectronics, Inc. | Voltage reference circuit with breakpoint compensation |
TW236047B (fr) * | 1992-12-21 | 1994-12-11 | Philips Electronics Nv | |
JPH07225622A (ja) * | 1994-02-10 | 1995-08-22 | Fujitsu Ltd | 電界効果トランジスタを用いた定電流回路 |
US5789982A (en) * | 1995-07-14 | 1998-08-04 | Harris Corporation | Low distortion feedback IC amplifier and method |
US5689211A (en) * | 1996-02-14 | 1997-11-18 | Lucent Technologies Inc. | Quiescent current control for the output stage of an amplifier |
US6023185A (en) * | 1996-04-19 | 2000-02-08 | Cherry Semiconductor Corporation | Temperature compensated current reference |
JP3173460B2 (ja) * | 1998-04-27 | 2001-06-04 | 日本電気株式会社 | 電力増幅器 |
US6163216A (en) * | 1998-12-18 | 2000-12-19 | Texas Instruments Tucson Corporation | Wideband operational amplifier |
US6160451A (en) * | 1999-04-16 | 2000-12-12 | That Corporation | Operational amplifier output stage |
US6566958B1 (en) * | 1999-11-15 | 2003-05-20 | Fairchild Semiconductor Corporation | Low power systems using enhanced bias control in rail-to-rail gain stage amplifiers |
JPWO2004042691A1 (ja) * | 2002-11-06 | 2006-03-09 | 三菱電機株式会社 | サンプルホールド回路およびそれを用いた画像表示装置 |
US6933760B2 (en) * | 2003-09-19 | 2005-08-23 | Intel Corporation | Reference voltage generator for hysteresis circuit |
JP5659240B2 (ja) * | 2010-11-08 | 2015-01-28 | 株式会社日立製作所 | 太陽光発電システム |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3611170A (en) * | 1969-10-27 | 1971-10-05 | Rca Corp | Bias networks for class b operation of an amplifier |
JPS5624812A (en) * | 1979-08-07 | 1981-03-10 | Sony Corp | Output amplifying circuit |
US4317081A (en) * | 1978-10-16 | 1982-02-23 | Nippon Electric Co., Ltd. | Single-ended push-pull power amplifier having improved high frequency characteristics |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3174095A (en) * | 1960-11-18 | 1965-03-16 | Bell Telephone Labor Inc | Bilateral constant voltage source |
BE624329A (fr) * | 1961-11-06 | |||
FR1600781A (fr) * | 1968-03-15 | 1970-07-27 | ||
US3935478A (en) * | 1973-08-10 | 1976-01-27 | Sony Corporation | Non-linear amplifier |
US3990017A (en) * | 1974-12-11 | 1976-11-02 | Rca Corporation | Current amplifier |
US4004243A (en) * | 1975-11-19 | 1977-01-18 | Rca Corporation | Amplifier with current gain inversely proportional to transistor hfe |
DE2553431C3 (de) * | 1975-11-28 | 1980-10-02 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Referenzstromquelle zur Erzeugung eines temperaturunabhängigen Gleichstromes |
JPS57160206A (en) * | 1981-03-27 | 1982-10-02 | Toshiba Corp | Fine current source circuit |
JPS5934703A (ja) * | 1982-08-23 | 1984-02-25 | Toshiba Corp | バイアス回路 |
JPS5994417U (ja) * | 1982-12-16 | 1984-06-27 | ソニー株式会社 | バツフア回路 |
JPS60249406A (ja) * | 1984-05-25 | 1985-12-10 | Sony Corp | 高インピ−ダンスパツフア回路 |
JPS6298807A (ja) * | 1985-10-24 | 1987-05-08 | Fujitsu Ten Ltd | 両波整流回路 |
-
1988
- 1988-11-10 US US07/269,867 patent/US4945259A/en not_active Expired - Lifetime
-
1989
- 1989-09-25 GB GB8921585A patent/GB2224900B/en not_active Expired - Fee Related
- 1989-11-08 JP JP1290961A patent/JPH0695610B2/ja not_active Expired - Lifetime
- 1989-11-09 FR FR8914700A patent/FR2638913A1/fr active Pending
- 1989-11-10 DE DE3937501A patent/DE3937501A1/de not_active Withdrawn
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3611170A (en) * | 1969-10-27 | 1971-10-05 | Rca Corp | Bias networks for class b operation of an amplifier |
US4317081A (en) * | 1978-10-16 | 1982-02-23 | Nippon Electric Co., Ltd. | Single-ended push-pull power amplifier having improved high frequency characteristics |
JPS5624812A (en) * | 1979-08-07 | 1981-03-10 | Sony Corp | Output amplifying circuit |
Non-Patent Citations (1)
Title |
---|
PATENT ABSTRACTS OF JAPAN vol. 5, no. 74 (E-57)(746) 16 Mai 1981 & JP-A-56 024 812 ( SONY K.K. ) 10 Mars 1981 * |
Also Published As
Publication number | Publication date |
---|---|
DE3937501A1 (de) | 1990-05-17 |
GB2224900B (en) | 1993-01-20 |
JPH02186706A (ja) | 1990-07-23 |
US4945259A (en) | 1990-07-31 |
JPH0695610B2 (ja) | 1994-11-24 |
GB2224900A (en) | 1990-05-16 |
GB8921585D0 (en) | 1989-11-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2638913A1 (fr) | Procede et circuit pour produire une tension de reference | |
FR2623307A1 (fr) | Source de courant a deux bornes avec compensation de temperature | |
FR2654274A1 (fr) | Procede et circuit pour annuler la distorsion harmonique induite par une capacite non lineaire. | |
FR2466135A1 (fr) | Amplificateurs operationnels de transconductance | |
FR2547126A1 (fr) | Circuit convertiseur de tension en courant | |
FR2637747A1 (fr) | Procede pour produire une tension de decalage nulle dans un circuit suiveur de tension et amplificateur a tension de decalage nulle | |
FR2470485A1 (fr) | Amplificateurs equilibres de classe ab | |
EP0052040B1 (fr) | Amplificateur intégré en classe AB en technologie CMOS | |
EP0159233B1 (fr) | Circuit de commande de commutation d'un transistor de puissance | |
EP0845856B1 (fr) | Amplificateur à transconductance à dynamique élevée et faible bruit | |
FR2473234A1 (fr) | Circuit a impedance electriquement variable et a compensation par reaction | |
EP0649079A1 (fr) | Circuit générateur de tension stabilisée du type bandgap | |
FR2546002A1 (fr) | Etage de sortie de circuit integre | |
FR2801145A1 (fr) | Circuit d'alimentation a courant constant | |
FR2496929A1 (fr) | Source de tension stable en temperature | |
FR2623347A1 (fr) | ||
EP0055320B1 (fr) | Comparateur de tension ayant une large gamme de tension d'entrée de mode commun | |
JP3786556B2 (ja) | 受光アンプ回路 | |
EP0559545B1 (fr) | Etage de sortie push-pull pour amplificateur en circuit intégré | |
FR2482382A1 (fr) | Circuit a miroir de courant a haute impedance de sortie et a basse " perte de tension " | |
EP0296992A1 (fr) | Amplificateur differentiel à sorties différentielles et son application aux circuits de commutation de têtes de lecture pour magnétoscopes | |
FR2581814A1 (fr) | Circuit de sortie symetrique pour un amplificateur en circuit integre | |
FR2694850A1 (fr) | Etage amplificateur à faible distorsion thermique. | |
FR2557395A1 (fr) | Circuit a tension constante adapte pour maintenir une caracteristique de sortie stable independamment des changements d'une tension de source | |
EP0242304B1 (fr) | Amplificateur suiveur à grande vitesse |