DE69937986T2 - Frequenzmodulationsschaltung - Google Patents

Frequenzmodulationsschaltung Download PDF

Info

Publication number
DE69937986T2
DE69937986T2 DE1999637986 DE69937986T DE69937986T2 DE 69937986 T2 DE69937986 T2 DE 69937986T2 DE 1999637986 DE1999637986 DE 1999637986 DE 69937986 T DE69937986 T DE 69937986T DE 69937986 T2 DE69937986 T2 DE 69937986T2
Authority
DE
Germany
Prior art keywords
group
circuit
input signal
signals
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE1999637986
Other languages
English (en)
Other versions
DE69937986D1 (de
Inventor
Masaki Ichihara
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Publication of DE69937986D1 publication Critical patent/DE69937986D1/de
Application granted granted Critical
Publication of DE69937986T2 publication Critical patent/DE69937986T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/713Spread spectrum techniques using frequency hopping
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2032Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner
    • H04L27/2053Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases
    • H04L27/206Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Description

  • Die vorliegende Erfindung betrifft eine Modulationsschaltung, bei der W-CDMA (Breitband-Codemultiplex-Vielfachzugriff) als ein Mobilkommunikationsschema der nächsten Generation verwendet wird, und insbesondere eine Frequenzspreizmodulationsschaltung, bei der eine Mehrcodeübertragung verwendet wird, und welche auf der Endgeräteseite für die IQ-Multiplexübertragung vorbereitet ist.
  • Die CDMA-(Codemultiplex-Vielfachzugriff)-Mobilkommunikation verwendet eine Frequenzspreizung, bei der, anders als beim herkömmlichen FDMA (Frequenzmultiplex-Vielfachzugriff) oder TDMA (Zeitmultiplex-Vielfachzugriff), Kanäle nicht auf der Grundlage von Frequenzen oder Zeitpunkten, sondern Spreizcodes mit geringer Korrelation unterschieden werden. Ein durch einen Spreizcode unterschiedener Kanal wird als ein Codekanal bezeichnet.
  • Bei einem hochentwickelten CDMA-Schema, wie W-CDMA (Breitband-CDMA), werden mehrere Spreizcodes (d.h. mehrere Codekanäle) einem Endgerät zugewiesen, um eine schnelle Datenübertragung zu ermöglichen. Dies wird als Mehrcode bezeichnet.
  • Zum Übertragen eines Mehrcodes werden mehrere Codekanäle in zwei Gruppen unterteilt. Nachdem die Codekanäle gespreizt wurden, werden sie einer Quadraturphasenmodulation unterzogen, wobei die Summe der ersten Gruppe als ein I-Signal (phasengleiches Signal) verwendet wird und die Summe der zweiten Gruppe als ein Q-Signal (Quadratursignal) verwendet wird. Dieses Schema wird als IQ-Multiplex oder IQ-Multiplexschema bezeichnet.
  • Normalerweise werden die Kanäle vor der Quadraturmodulation mit Verwürfelungscodes multipliziert und randomisiert (so dass die vorstehend erwähnten I- und Q-Signale nicht immer direkt als phasengleiche und Quadratursignale verwendet werden), und das Band wird durch ein Filter begrenzt.
  • 1 zeigt eine schematische Ansicht des IQ-Multiplexschemas unter Verwendung eines Mehrcodes.
  • N Signale DPDCH 1 bis DPDCH N, die von der linken Seite eingegeben wurden, stellen jeweilige Datenkanäle dar. Ein Signal DPCCH stellt einen Steuerkanal dar. In der Beschreibung dieses Patents wird dieser Kanal nicht besonders von den restlichen Datenkanälen unterschieden. Diese Signale sind Binärsignale "0" oder "1".
  • Eine Frequenzspreizmodulationsschaltung 301 spreizt die Eingangssignale unter Verwendung verschiedener Spreizcodes in Einheiten von Kanälen und unterteilt sie dann in zwei Gruppen. Die Summen der jeweiligen Gruppen werden als I- und Q-Signale erhalten.
  • Die Signale werden verwürfelt und als Signale Iout und Qout ausgegeben. Die Bänder der Signale Iout und Qout werden durch Filter 302 bzw. 303 begrenzt. Anschließend werden die Signale durch D/A-Wandler 304 und 305 in Analogsignale umgewandelt. Diese Analogsignale werden einer Quadraturmodulation durch einen Quadraturmodulator 308 unterzogen. Das sich ergebende Hochfrequenzsignal wird durch einen Sender 306 gemischt und verstärkt und von einer Antenne 307 ausgegeben.
  • Die Sendesystemschaltung eines Endgeräts des IQ-Multiplexschemas unter Verwendung eines Mehrcodes wurde vorstehend grob beschrieben.
  • Die Anordnung der Frequenzspreizmodulationsschaltung 301 dieses Stands der Technik wird mit Bezug auf 2 beschrieben.
  • 2 zeigt eine Frequenzspreizmodulationsschaltung zum Verwirklichen einer IQ-Multiplexierung unter Verwendung eines Mehrcodes.
  • Eingangssignale stellen Datenkanäle dar. Die Kanäle DPDCH 1 bis DPDCH N und der Steuerkanal DPCCH, d.h. insgesamt N + 1 Signale werden eingegeben. Diese Signale werden in zwei Gruppen unterteilt. Es können verschiedene Verfahren zum Unterteilen der Kanäle verwendet werden. Beispielsweise werden ungeradzahlige Datenkanäle in die I-Gruppe eingeordnet und geradzahlige Datenkanäle in die Q-Gruppe eingeordnet.
  • Verschiedene vorbestimmte Spreizcodes, welche den jeweiligen Signalen entsprechen, werden durch Spreizcode-Erzeugungsschaltungen 1 bis 7 erzeugt. Wenn sowohl die Spreizcodes als auch die Eingangssignale binäre Codes 0 oder 1 sind, wird die Frequenzspreizung durch Berechnen von Exklusiv-ODER-Verknüpfungen 8 bis 14 der Eingangssignale und der Spreizcodes verwirklicht.
  • Die Frequenzspreizergebnisse (Binärsignale 0 oder 1) werden in Koeffizientenschaltungen 15 bis 21 eingegeben. Wenn die Eingabe 0 ist, gibt die Koeffizientenschaltung einen vorbestimmten positiven Wert aus. Wenn die Eingabe 1 ist, gibt die Koeffizientenschaltung einen vorbestimmten negativen Wert aus. Die vorbestimmten Werte ändern sich in Einheiten der Kanäle. In dem in 2 dargestellten Beispiel wird ein Wert A für alle Datenkanäle festgelegt und ein Wert G für die Steuerkanäle festgelegt. Wenn für einen Datenkanal das Spreizergebnis 0 ist, wird +A ausgegeben, und wenn das Spreizergebnis 1 ist, wird –A ausgegeben. Wenn für den Steuerkanal das Spreizergebnis 0 ist, wird +G ausgegeben, und wenn das Spreizergebnis 1 ist, wird –G ausgegeben. Jeder der vorbestimmten Werte A und G weist mehrere Bits auf. Die Werte sind Binärzahlen und entsprechen den Übertragungspegeln der Kanäle.
  • Die Werte –A und –G sind durch die Zweierkomplemente der Werte A und G gegeben.
  • Ein Addierer 22 berechnet die Summe der Koeffizientenschaltungen (15 bis 17), zu denen die I-Gruppe gehört, und gibt sie als ein I-Signal aus. Ein Addierer 23 berechnet die Summe der Koeffizientenschaltungen (18 bis 21), zu denen die Q-Gruppe gehört, und gibt sie als ein Q-Signal aus. Die I- und Q-Signale sind Binärzahlen mit einer großen Anzahl von Bits.
  • Eine Schaltung 24 ist ein komplexer Multiplizierer, der die I- und Q-Signale verwürfelt, um die Signale Iout und Qout zu erzeugen. Als Verwürfelungscodes werden zwei Sätze von Pseudorauschsignalen, wie Codes der M-Sequenz oder Gold-Codes mit einer niedrigen Korrelation, verwendet. Diese sind die Signale PNI und PNQ. Die Signale PNI und PNQ sind Binärcodes 0 oder 1. Diese Signale werden durch jeweilige Koeffizientenschaltungen 25 und 26 in vorzeichenbehaftete Datensignale XI und XQ +1 oder –1 umgewandelt.
  • Die Beziehung zwischen den Signalen PNI und PNQ und den Signalen XI und XQ ist in der Tabelle aus 3 dargestellt.
  • Wenn das Signal PNI 0 ist, ist das Signal XI +1.
  • Wenn das Signal PNI 1 ist, ist das Signal XI –1.
  • Wenn das Signal PNQ 0 ist, ist das Signal XQ +1.
  • Wenn das Signal PNQ 1 ist, ist das Signal XQ –1.
  • Die Beziehungen zwischen den Eingaben und Ausgaben des komplexen Multiplizierers 24 lassen sich durch Iout + j·Qout = (I + j·Q)·(X1 + j·XQ) = (I·X1 – Q·XQ) + j·(I·XQ + Q·X1) ∴ Iout = I·X1 – Q·XQ Qout = I·X + Q·X1 (1)darstellen.
  • Die Multiplizierer 27, 28, 29 und 30 und die Addierer 31 und 32 im komplexen Multiplizierer 24 führen die vorstehend erwähnten Gleichungen getreu aus.
  • Die Signale werden auf diese Weise verwürfelt, um die Signale Iout und Qout zu erzeugen.
  • Die anschließende Verarbeitung wurde vorstehend mit Bezug auf 1 beschrieben.
  • Die herkömmliche Frequenzspreiz-Modulationsschaltung zum Verwirklichen einer IQ-Multiplexierung unter Verwendung eines Mehrcodes wurde vorstehend beschrieben.
  • Im Prinzip stellt die vorstehend beschriebene Anordnung kein Problem dar. Weil die I- und Q-Signale jedoch eine verhältnismäßig große Anzahl von Bits aufweisen, werden die Multiplizierer 27, 28, 29 und 30 und die Addierer 31 und 32 bei der Anordnung auf der Grundlage des Prinzips komplex, und die Verarbeitungszeit nimmt zu.
  • In WO89/21842 ist eine Anzahl von Architekturen verringerter Komplexität offenbart, die für das Entspreizen von Direktsequenz-Spreizspektrums-Kommunikationssignalen verwendbar sind.
  • In EP-A-0 854 586 ist eine Quadraturspreizspektrumssignaldemodulation beschrieben, bei der ein Signal zwei orthogonale Komponenten aufweist, welche eine Signalerzeugungseinrichtung zum Erzeugen eines Trägersignals und eine Signalauswahleinrichtung zum Eingeben von zwei Signalen und zum Ändern der Erzeugungszustände von zwei Ausgangssignalen mit dem von der Signalerzeugungseinrichtung erzeugten Signal aufweist, wobei die Signalauswahleinrichtung gleichwertig eine komplex Konjugierte berechnet.
  • In EP-A-0 661 829 ist ein Direktsequenz-Spreizspektrumsempfänger offenbart, bei dem gespreizte orthogonale Datensignale und gespreizte orthogonale Pilotsignale mit orthogonalen Entspreizsequenzen bei einer Chiprate korreliert werden und diese entspreizten Signale bei einer Symbolrate integriert werden, um orthogonale Datensymbole und orthogonale Pilotsymbole zu erzeugen. Eine vorbestimmte Anzahl von Pilotsymbolen jeder Phasenkomponente wird einer gleitenden Mittelwertbildung unterzogen, und jede Phasenkomponente der orthogonalen Datensymbole wird mit dem gleitenden Mittelwert der entsprechenden Phasenkomponente der Pilotsymbole gewichtet und mit der anderen gewichteten Komponente der Datensymbole summiert, um ein Ausgangssignal des Spreizspektrumsempfängers zu erzeugen.
  • Die vorliegende Erfindung wurde unter Berücksichtigung der vorstehend erwähnten Situation des Stands der Technik gemacht, und ihre Aufgabe besteht darin, eine Frequenzspreiz-Modulationsschaltung bereitzustellen, welche den Schaltungsumfang verringern kann und die Verzögerungszeit verkürzen kann, indem die Verwürfelungsschaltung in einem komplexen Multiplizierer vereinfacht wird, und welche die gleiche Funktion hat wie die herkömmliche Schaltung.
  • Diese Aufgabe wird mit den Merkmalen der Ansprüche gelöst.
  • Wie anhand der Ansprüche ersichtlich ist, werden bei einer Verwürfelungsberechnung durch einen komplexen Multiplizierer gemäß der vorliegenden Erfindung die Eingangssignale als Binärzahlen verarbeitet. Daher kann die Verwürfelungsschaltung vereinfacht werden. Folglich kann der Schaltungsumfang verringert werden, und die Prozessverzögerungszeit kann erheblich verkürzt werden. Weil zusätzlich andere Rechenoperationen durch einfache Datenwähler verwirklicht werden, können sowohl der Schaltungsumfang als auch die Prozessverzögerungszeit gering gemacht werden.
  • Die vorstehend erwähnten und viele andere Aufgaben, Merkmale und Vorteile der vorliegenden Erfindung werden Fachleuten anhand der folgenden detaillierten Beschreibung und der anliegenden Zeichnung, worin bevorzugte Ausführungsformen, welche die Grundgedanken der Erfindung aufweisen, anhand erläuternder Beispiele dargestellt sind, verständlich werden.
  • Es zeigen:
  • 1 ein Blockdiagramm der schematischen Anordnung eines herkömmlichen IQ-Multiplexschemas unter Verwendung eines Mehrcodes,
  • 2 ein Blockdiagramm der Anordnung einer herkömmlichen Frequenzspreiz-Modulationsschaltung zum Verwirklichen einer IQ-Multiplexierung unter Verwendung eines Mehrcodes,
  • 3 eine Tabelle, welche die Beziehungen zwischen den Signalen PNI und PNQ und den Signalen XI und XQ zeigt,
  • 4 ein Blockdiagramm der Anordnung einer Ausführungsform der vorliegenden Erfindung,
  • 5 ein Blockdiagramm der Anordnung einer anderen Ausführungsform der vorliegenden Erfindung und
  • 6 die komplexe Vektorbeziehung zwischen (XI, XQ) und (X'I, X'Q).
  • Bevorzugte Ausführungsformen der vorliegenden Erfindung werden nachstehend mit Bezug auf die anliegende Zeichnung (4 bis 6) beschrieben.
  • Es wird eine in 4 dargestellte Frequenzspreizmodulationsschaltung gemäß einer Ausführungsform der vorliegenden Erfindung beschrieben.
  • Gemäß dieser Ausführungsform der vorliegenden Erfindung ist der komplexe Multiplizierer 24 gemäß der herkömmlichen Frequenzspreizmodulationsschaltung, der bereits mit Bezug auf 2 beschrieben wurde, vereinfacht. Viele andere Abschnitte sind mit jenen der in 2 dargestellten Schaltung gemeinsam. Die gleichen Bezugszahlen wie in 2 bezeichnen in 4 die gleichen Teile, und es wird auf eine detaillierte Beschreibung davon verzichtet.
  • Wie detailliert in "BESCHREIBUNG DES STANDS DER TECHNIK" beschrieben wurde, sind die Beziehungen zwischen den Eingaben und Ausgaben eines komplexen Multiplizierers 24a durch Iout + j·Qout = (I + j·Q)·(X1 + j·XQ) = (I·X1 – Q·XQ) + j·(I·XQ + Q·X1) ∴ Iout = I·X1 – Q·XQ Qout = I·X + Q·X1 (2)dargestellt.
  • Diese Beziehungen werden genauer untersucht.
  • Bei der Phasenmodulation gleicht eine feste Phasenverschiebung Phasenverschiebungen infolge der Eigenschaften eines Verstärkers oder dergleichen und kann daher darin aufgenommen werden.
  • Auf der Empfangsseite wird eine Demodulationsschaltung verwendet, die für die Phasenverschiebung unempfindlich ist, so dass eine feste Phasenverschiebung kein Problem darstellt.
  • Aus diesem Grund können Signale, welche normalen Signalen Iout und Qout um 45 Grad (= π/4 Radiant) voreilen, problemlos als Iout und Qout angesehen werden. Daher können die Signale Iout und Qout durch
    Figure 00080001
    beschrieben werden.
  • Für
    Figure 00080002
    haben die Signale PNI und PNQ, die Signale XI und XQ und die Signale X'I und X'Q die in der Tabelle aus 3 dargestellten Beziehungen.
  • Insbesondere haben die komplexen Vektoren (XI, XQ) und (X'I, X'Q) eine in 6 dargestellte Beziehung.
  • Genauer gesagt ergibt sich beim Drehen des Vektors (XI, XQ) um +45 Grad und Multiplizieren von ihm mit 1/√2 der Vektor (X'I, X'Q). Jeder der Werte X'I und X'Q nimmt einen von drei Werten +1, –1 und 0 an.
  • Demgemäß ergibt sich Iout = I·X'1 – Q·X'Q Qout = I·X'Q + Q·X' (5)
  • Daher haben die Signale PNI und PNQ und die Signale Iout und Qout die in 3 dargestellten Beziehungen.
  • Die folgenden Tatsachen können aus dieser Tatsache abgeleitet werden:
    Falls die Signale PNI und PNQ denselben Wert annehmen, werden die I- und Q-Signale durch die Signale Iout und Qout ersetzt und als diese ausgegeben.
  • Wenn die Signale PNI und PNQ verschiedene Werte haben, werden die I- und Q-Signale direkt als die Signale Iout und Qout ausgegeben.
  • Wenn das Signal PNI 1 ist, wird die Polarität des I-Signals invertiert, und wenn das Signal PNQ bei 0 liegt, wird die Polarität des Q-Signals invertiert.
  • Gemäß der vorliegenden Erfindung wird die Verwürfelungsschaltung im komplexen Multiplizierer 24a unter Verwendung dieses Verfahrens vereinfacht.
  • 4 zeigt eine Ausführungsform der vorliegenden Erfindung.
  • Diese Ausführungsform implementiert die in den Merkmalen gemäß der vorliegenden Erfindung beschriebenen Verfahren:
    • (1) Falls die Signale PNI und PNQ denselben Wert annehmen, werden die I- und Q-Signale durch die Signale Iout und Qout ersetzt und als diese ausgegeben,
    • (2) wenn die Signale PNI und PNQ verschiedene Werte haben, werden die I- und Q-Signale direkt als die Signale Iout und Qout ausgegeben, und
    • (3) wenn das Signal PNI eine 1 ist, wird die Polarität des I-Signals invertiert, und wenn das Signal PNQ bei 0 liegt, wird die Polarität des Q-Signals invertiert.
  • Der Prozess (3) wird ausgeführt, bevor die Signale durch die Koeffizientenschaltungen 15 bis 21 in Mehrpegelsignale umgewandelt werden. Nur die Prozesse (1) und (2) werden ausgeführt, nachdem die Signale die Addierer 22 und 23 durchlaufen haben.
  • Der Prozess (3) wird durch die folgenden Schritte implementiert:
    • (a) Die Signale werden mit den Spreizcodes der I-Gruppe multipliziert, nachdem die Spreizcodes durch Exklusiv-ODER-Gatter (XOR-Gatter) 35, 36 und 37 invertiert wurden, wenn das Signal PNI 0 ist, oder direkt, wenn das Signal PNI 1 ist.
    • (b) Die Signale werden mit den Spreizcodes der Q-Gruppe multipliziert, nachdem die Spreizcodes durch Exklusiv-ODER-Gatter (XOR-Gatter) 38 bis 41 und einen Invertierer 43 invertiert wurden, wenn das Signal PNQ 0 ist, oder direkt, wenn das Signal PNQ 1 ist.
  • Die Prozesse (1) und (2) werden direkt durch Datenwähler 33 und 34, den Invertierer 43 und das Exklusiv-ODER-Gatter (XOR-Gatter) 42 implementiert.
  • Die Steuereingänge der Datenwähler 33 und 34 sind Endgeräte C. Die Datenwähler 33 und 34 werden durch die Eingabe logischer Werte in die Endgeräte C gesteuert. Wenn C = 1 ist, werden die I- und Q-Signale ersetzt. Wenn C = 0 ist, werden die I- und Q-Signale direkt als die Signale Iout und Qout ausgegeben.
  • 5 zeigt eine andere Ausführungsform der vorliegenden Erfindung, wobei das Verfahren zum Implementieren des vorstehend beschriebenen Prozesses (3) etwas verschieden ist, wenngleich die Grundanordnung der vorstehend beschriebenen gleicht.
  • Bei der in 4 dargestellten Schaltung wird der Prozess (3) implementiert, indem er an Spreizcodes ausgeführt wird. Wie in 5 dargestellt ist, kann jedoch ein gleichwertiger Prozess durch Ausführen des Prozesses (3) an Eingangssignalen implementiert werden.
  • Auch in diesem Fall kann fast die gleiche Wirkung wie bei der in 4 dargestellten Schaltung erhalten werden.

Claims (6)

  1. Frequenzspreizmodulationsschaltung (301) zum Ausführen einer Frequenzspreizung unter Verwendung mehrerer Spreizcodes (Cch,1, Cch,2, Cch,3, Cch,N, Cch,0), welche aufweist: a) eine erste Eingangssignalgruppe mit einem oder mehreren Eingangssignalen (DPDCH1, DPDCH3, DPDCHN-1), b) eine zweite Eingangssignalgruppe mit einem oder mehreren Eingangssignalen (DPDCH2, DPDCH4, DPDCHN), c) eine erste Multiplikationsschaltungsgruppe (8-10) mit mehreren Multiplikationsschaltungen zum Spreizen der zur ersten Eingangssignalgruppe gehörenden Eingangssignale unter Verwendung einer ersten Untermenge der mehreren Spreizcodes (Cch,1,Cch,3, Cch,N-1) d) eine erste Koeffizientenschaltungsgruppe (15-17) mit mehreren Koeffizientenschaltungen zum Ausgeben vorbestimmter Werte entsprechend Ausgaben von der ersten Multiplikationsschaltungsgruppe, e) eine erste Additionsschaltung (22) zum Addieren von Ausgaben von der ersten Koeffizientenschaltungsgruppe, um ein Ausgangssignal (I) der ersten Eingangssignalgruppe zu erzeugen, f) eine zweite Multiplikationsschaltungsgruppe (11-14) mit mehreren Multiplikationsschaltungen zum Spreizen der zur zweiten Eingangssignalgruppe gehörenden Eingangssignale unter Verwendung einer zweiten Untermenge der mehreren Spreizcodes (Cch,2, Cch,4, Cch,N, Cch,0), g) eine zweite Koeffizientenschaltungsgruppe (18-21) mit mehreren Koeffizientenschaltungen zum Ausgeben vorbestimmter Werte entsprechend Ausgaben von der zweiten Multiplikationsschaltungsgruppe, h) eine zweite Additionsschaltung (23) zum Addieren von Ausgaben von der zweiten Koeffizientenschaltungsgruppe, um ein Ausgangssignal (Q) der zweiten Eingangssignalgruppe zu erzeugen, dadurch gekennzeichnet, dass sie weiter aufweist: i) eine Logikschaltung (44) zum getrennten Empfangen mehrerer Zufallssignale zum Erzeugen eines ersten, eines zweiten und eines dritten Steuersignals und j) eine Schaltstufe (33-41) zum Steuern der Polaritäten der ersten Untermenge von Spreizcodes entsprechend dem ersten Steuersignal, zum Steuern der Polaritäten der zweiten Untermenge von Spreizcodes entsprechend dem zweiten Steuersignal und zum Ausgeben des I-Signals (Iout) als Ausgabe von der ersten Additionsschaltung und des Q-Signals (Qout) als Ausgabe von der zweiten Additionsschaltung direkt oder nach Austausch entsprechend dem dritten Steuersignal, k) wobei alle Spreizcodes und jedes Eingangssignal der ersten und der zweiten Eingangssignalgruppe binäre Signale sind und die Polaritäten durch Berechnen einer XOR-Verknüpfung (35-41) des ersten Steuersignals mit jedem Spreizcode der ersten Untermenge von Spreizcodes und durch Berechnen einer invertierten XOR-Verknüpfung (35-41) des zweiten Steuersignals mit jedem Spreizcode der zweiten Untermenge von Spreizcodes gesteuert werden.
  2. Frequenzspreizmodulationsschaltung zum Ausführen einer Frequenzspreizung unter Verwendung mehrerer Spreizcodes (Cch,1, Cch,2,Cch,3, Cch,N, Cch,0), welche aufweist: a) eine erste Eingangssignalgruppe mit einem oder mehreren Eingangssignalen (DPDCH1, DPDCH3, DPDCHN-1), b) eine zweite Eingangssignalgruppe mit einem oder mehreren Eingangssignalen (DPDCH2, DPDCH4, DPDCHN), c) eine erste Multiplikationsschaltungsgruppe (8-10) mit mehreren Multiplikationsschaltungen zum Spreizen der zur ersten Eingangssignalgruppe gehörenden Eingangssignale unter Verwendung einer ersten Untermenge der mehreren Spreizcodes (Cch,1, Cch,3, Cch,N-1), d) eine erste Koeffizientenschaltungsgruppe (15-17) mit mehreren Koeffizientenschaltungen zum Ausgeben vorbestimmter Werte entsprechend Ausgaben von der ersten Multiplikationsschaltungsgruppe, e) eine erste Additionsschaltung (22) zum Addieren von Ausgaben von der ersten Koeffizientenschaltungsgruppe, um ein Ausgangssignal (I) der ersten Eingangssignalgruppe zu erzeugen, f) eine zweite Multiplikationsschaltungsgruppe (11-14) mit mehreren Multiplikationsschaltungen zum Spreizen der zur zweiten Eingangssignalgruppe gehörenden Eingangssignale unter Verwendung einer zweiten Untermenge der mehreren Spreizcodes (Cch,2, Cch,4, Cch,N, Cch,0), g) eine zweite Koeffizientenschaltungsgruppe (18-21) mit mehreren Koeffizientenschaltungen zum Ausgeben vorbestimmter Werte entsprechend Ausgaben von der zweiten Multiplikationsschaltungsgruppe, h) eine zweite Additionsschaltung (23) zum Addieren von Ausgaben von der zweiten Koeffizientenschaltungsgruppe, um ein Ausgangssignal (Q) der zweiten Eingangssignalgruppe zu erzeugen, dadurch gekennzeichnet, dass sie weiter aufweist: i) eine Logikschaltung (44) zum getrennten Empfangen mehrerer Zufallssignale zum Erzeugen eines ersten, eines zweiten und eines dritten Steuersignals und j) eine Schaltstufe (33-41) zum Steuern der Polaritäten der ersten Eingangssignalgruppe entsprechend dem ersten Steuersignal, zum Steuern der Polaritäten der zweiten Eingangssignalgruppe entsprechend dem zweiten Steuersignal und zum Ausgeben des I-Signals (Iout) als Ausgabe von der ersten Additionsschaltung und des Q-Signals (Qout) als Ausgabe von der zweiten Additionsschaltung direkt oder nach Austausch entsprechend dem dritten Steuersignal, k) wobei alle Spreizcodes und jedes Eingangssignal der ersten und der zweiten Eingangssignalgruppe binäre Signale sind und die Polaritäten durch Berechnen einer XOR-Verknüpfung (35-41) des ersten Steuersignals mit der ersten Eingangssignalgruppe und durch Berechnen einer invertierten XOR-Verknüpfung (35-41) des zweiten Steuersignals mit der zweiten Eingangssignalgruppe gesteuert werden.
  3. Schaltung nach Anspruch 1 oder 2, wobei jede Multiplikationsschaltung (8-14) der ersten und der zweiten Multiplikationsschaltungsgruppe ein Exklusiv-ODER-Gatter oder ein Exklusiv-NICHT-ODER-Gatter aufweist.
  4. Schaltung nach einem der Ansprüche 1-3, welche weiter mehrere Spreizcode-Erzeugungsschaltungen (1-7) zum Spreizen der Eingangssignale aufweist.
  5. Schaltung nach einem der Ansprüche 1-4, wobei jede der Koeffizientenschaltungen (15-21) einen vorbestimmten Wert ausgibt, wenn das Eingangssignal 1 ist, und den invertierten vorbestimmten Wert ausgibt, wenn das Eingangssignal 0 ist, oder umgekehrt.
  6. Schaltung nach Anspruch 5, wobei der vorbestimmte Wert, der erhalten wird, wenn das Eingangssignal 1 ist, eine Binärzahl ist, welche mehrere Bits aufweist, und der invertierte vorbestimmte Wert eine Binärzahl ist, die mehrere Bits aufweist, welche durch Berechnen eines Zweierkomplements des vorbestimmten Werts erhalten werden.
DE1999637986 1998-11-25 1999-11-18 Frequenzmodulationsschaltung Expired - Lifetime DE69937986T2 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP33366198A JP3116923B2 (ja) 1998-11-25 1998-11-25 周波数拡散変調回路
JP33366198 1998-11-25

Publications (2)

Publication Number Publication Date
DE69937986D1 DE69937986D1 (de) 2008-03-06
DE69937986T2 true DE69937986T2 (de) 2008-05-21

Family

ID=18268562

Family Applications (1)

Application Number Title Priority Date Filing Date
DE1999637986 Expired - Lifetime DE69937986T2 (de) 1998-11-25 1999-11-18 Frequenzmodulationsschaltung

Country Status (6)

Country Link
US (1) US6373880B1 (de)
EP (1) EP1005202B1 (de)
JP (1) JP3116923B2 (de)
KR (1) KR100312581B1 (de)
CN (1) CN1140074C (de)
DE (1) DE69937986T2 (de)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6603804B1 (en) * 1999-10-01 2003-08-05 Agere Systems Inc. Upsampling filter having one-bit multipliers for multiple spread-data streams
CA2361083C (en) * 2000-11-06 2006-05-16 Ntt Docomo, Inc. Mobile communication system in multi-carrier cdma scheme using short code and long code
KR100423724B1 (ko) 2001-06-09 2004-03-22 주식회사 팬택앤큐리텔 무선통신시스템에서 복합 직교 위상 편이 방식을 이용한데이터 처리 장치 및 그 방법
EP1311073A1 (de) * 2001-11-12 2003-05-14 Texas Instruments Incorporated Modulationssystem für komplexe Spreizcoden
JP3795045B2 (ja) 2002-01-29 2006-07-12 シャープ株式会社 移動局、基地局、通信システム及び通信方法
KR100511299B1 (ko) 2002-12-13 2005-08-31 엘지전자 주식회사 이동 통신 시스템의 데이터 심볼 맵핑 및 확산 장치
WO2004077693A1 (en) * 2003-02-28 2004-09-10 Ttpcom Limited Application of spreading codes to signals
JP4571152B2 (ja) * 2004-12-03 2010-10-27 パナソニック株式会社 無線通信装置およびデータ多重方法
CN111699664B (zh) * 2018-02-13 2023-05-02 高通股份有限公司 Papr和蜂窝小区间干扰减小

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2605615B2 (ja) * 1993-12-30 1997-04-30 日本電気株式会社 スペクトラム拡散受信機
EP0693834B1 (de) * 1994-02-09 2004-04-21 Ntt Mobile Communications Network Inc. Verfahren und vorrichtung für mobile cdma radio nachrichtenübertragung
KR970011690B1 (ko) * 1994-11-22 1997-07-14 삼성전자 주식회사 파일럿트 채널을 이용한 대역확산 통신시스템의 데이타 송신기 및 수신기
JP3000037B2 (ja) * 1995-09-08 2000-01-17 エヌ・ティ・ティ移動通信網株式会社 通信方法及び同通信方法のための装置
US6246715B1 (en) * 1998-06-26 2001-06-12 Samsung Electronics Co., Ltd. Data transmitter and receiver of a DS-CDMA communication system
JPH09298490A (ja) 1996-04-30 1997-11-18 Yozan:Kk スペクトル拡散通信方式
JPH10112695A (ja) * 1996-08-09 1998-04-28 Ricoh Co Ltd スペクトル拡散パルス位置変調通信方式
JP2798130B2 (ja) * 1996-08-29 1998-09-17 日本電気株式会社 Cdma方式通信システム
US6005887A (en) * 1996-11-14 1999-12-21 Ericcsson, Inc. Despreading of direct sequence spread spectrum communications signals
US6173007B1 (en) * 1997-01-15 2001-01-09 Qualcomm Inc. High-data-rate supplemental channel for CDMA telecommunications system
JP3796870B2 (ja) * 1997-01-21 2006-07-12 ソニー株式会社 受信装置及び受信方法、並びに携帯電話システムの端末装置
US6064690A (en) * 1997-05-13 2000-05-16 Yozan Inc. Spread spectrum communication system
JPH11150523A (ja) * 1997-11-17 1999-06-02 Oki Electric Ind Co Ltd スペクトラム拡散送信装置、スペクトラム拡散受信装置及びスペクトラム拡散通信システム
US6298050B1 (en) * 1998-11-25 2001-10-02 Nortel Networks Limited System and method for cancelling the extra interference created during position location in a CDMA cellular system

Also Published As

Publication number Publication date
DE69937986D1 (de) 2008-03-06
CN1254996A (zh) 2000-05-31
JP3116923B2 (ja) 2000-12-11
KR100312581B1 (ko) 2001-11-05
KR20000047705A (ko) 2000-07-25
CN1140074C (zh) 2004-02-25
EP1005202A3 (de) 2003-10-01
EP1005202B1 (de) 2008-01-16
JP2000165350A (ja) 2000-06-16
EP1005202A2 (de) 2000-05-31
US6373880B1 (en) 2002-04-16

Similar Documents

Publication Publication Date Title
DE69838242T2 (de) Komplexes orthogonales Spreizverfahren für Mehrkanäle und zugehörende Vorrichtung
DE69734693T2 (de) Sequenzerzeugung für asynchrone Spreizspektrumübertragung
DE69325105T2 (de) Datenmultiplexer für mehrwegempfänger
DE60036315T2 (de) Vorrichtung und Verfahren zur Erzeugung von Verwürfelungskodes in einem UMTS Mobil-Nachrichtenübertragungssystem
DE69901870T2 (de) Verfahren und Vorrichtung zur Erzeugung komplexer Verschlüsselungskodesequenzen
DE60125190T2 (de) Verfahren, überträger und empfänger für digitale spreizspektrumkommunikation durch modulation mit golay-komplementärsequenzen
DE68911188T2 (de) Asynchroner digitaler Korrelator und diesen Korrelator enthaltende Demodulatoren.
DE69534497T2 (de) CDMA Kommunikationssystem mit verbesserter Interferenzunterdrückung
DE69434790T2 (de) Quadraturmultiplexierung zweier durch verschiedene pn-sequenzen gespreizter datensignale
DE69719886T2 (de) Orthogonales Modulationsverfahren
DE69937545T2 (de) Gerät und verfahren zur generierung eines spreizkodes und kanalsignalspreizung unter verwendung eines spreizkodes in einem cdma-übertragungssystem
DE69725646T2 (de) Spreizspektrumnachrichtenübertragungssystem
DE69734546T2 (de) Digitaler asynchroner Spreizspektrumempfänger
DE69934105T2 (de) Amplitudenbegrenzung in einem CDMA System
DE69327988T2 (de) Phasendifferenzkorrekturdemodulator eines Spreizspektrumkommunikationsempfängers und Demodulationsverfahren
DE60019469T2 (de) Effizienter spreizer für spreizspektrum-übertragungssysteme
DE69432619T2 (de) Vielfachzugriffsinterferenzunterdrückung für einen CDMA-Demodulator
DE69625816T2 (de) Verfahren und gerät zum orthogonalisieren von cdma-signalen
DE69833732T2 (de) Verfahren und Vorrichtung zur Übertragung von zwei parallelen Kanälen unter Verwendung von Code Division
DE69433660T2 (de) Kode-multiplex sender/empfänger
DE60038520T2 (de) Verschlüsselungskodes und Kanalisierungskodes für Signale mit mehreren Chipraten in einem CDMA zellularen Mobilfunkkommunikationssystem
DE69636468T2 (de) Spreizspektrum-Signalempfangsvorrichtung
DE69825427T2 (de) Verfahren und gerät zur erzeugung vierphasen komplex sequenzen in einem cdma kommunikationssystem
DE60035028T2 (de) Spreizspektrumkommunikationsgerät
DE4343510A1 (de) Signalprozessor für ein mehrstufiges überlagertes amplitudenmoduliertes Basisbandsignal

Legal Events

Date Code Title Description
8364 No opposition during term of opposition