CN113035698A - 一种nand闪存的形成方法及nand闪存 - Google Patents

一种nand闪存的形成方法及nand闪存 Download PDF

Info

Publication number
CN113035698A
CN113035698A CN201911351590.1A CN201911351590A CN113035698A CN 113035698 A CN113035698 A CN 113035698A CN 201911351590 A CN201911351590 A CN 201911351590A CN 113035698 A CN113035698 A CN 113035698A
Authority
CN
China
Prior art keywords
floating gate
semiconductor substrate
film
gate oxide
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911351590.1A
Other languages
English (en)
Inventor
韩亮
王海英
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Manufacturing International Shanghai Corp
Semiconductor Manufacturing International Beijing Corp
Original Assignee
Semiconductor Manufacturing International Shanghai Corp
Semiconductor Manufacturing International Beijing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Manufacturing International Shanghai Corp, Semiconductor Manufacturing International Beijing Corp filed Critical Semiconductor Manufacturing International Shanghai Corp
Priority to CN201911351590.1A priority Critical patent/CN113035698A/zh
Publication of CN113035698A publication Critical patent/CN113035698A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • H01L29/401
    • H01L29/42324
    • H01L29/42364

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

本发明公开了一种NAND闪存的形成方法,包括提供半导体衬底,半导体衬底上具有浮栅氧化材料层、位于浮栅氧化材料层上的浮栅材料层;形成贯穿浮栅材料层、浮栅氧化材料层和部分半导体衬底的沟槽,且使浮栅材料层形成浮栅层,使浮栅氧化材料层形成浮栅氧化层;在沟槽内壁形成保护层,保护层覆盖半导体衬底和浮栅膜且暴露出浮栅氧化膜;横向刻蚀部分所述浮栅氧化膜,以暴露出浮栅膜朝向沟槽的底部边角以及暴露出半导体衬底朝向沟槽的顶部边角;横向刻蚀部分所述浮栅氧化膜之后,对暴露出的浮栅膜朝的底部边角以及暴露出的半导体衬底的顶部边角进行圆滑处理,以提高NAND闪存的性能。本发明还提供了一种性能更好的NAND闪存。

Description

一种NAND闪存的形成方法及NAND闪存
技术领域
本发明涉及半导体技术领域,特别涉及一种NAND闪存的形成方法及NAND闪存。
背景技术
随着NAND闪存设备的尺寸越来越小,很多器件或闪存的有源区域的隔离层已采用浅沟道隔离(shallow trench isolation,STI)工艺来制作。
在STI工艺中,通常包括先在衬底上形成沟槽,将元件与元件隔开,然后利用化学气相沉积(Chemical Vapor Deposition,CVD)在沟槽中填入介电材料,在侧壁氧化和介电材料填入之后,用化学机械研磨(chemical mechanical polish,CMP)的方法进行平坦化等处理。
比如现有技术中NAND(NAND闪存设备)的形成过程如图1至图4所示。具体的,如图1所示,先提供半导体衬底1,并在半导体衬底1上依次形成浮栅氧化材料层20和浮栅材料层30,并在浮栅材料层30上形成掩膜材料层50;接着如图2所示,刻蚀掩膜材料层50和浮栅材料层30,并停止于浮栅氧化材料层20;接下来继续刻蚀浮栅氧化材料层20和半导体衬底1,以形成如图3所示的沟槽7,同时形成了掩膜层51、浮栅膜31和浮栅氧化膜21;最后如图4所示,在刻蚀形成的沟槽7中形成隔离结构6并进行CMP,以最终形成NAND闪存。且最终形成的NAND闪存包括半导体衬底1,及位于半导体衬底上的浮栅层32,位于半导体衬底1和浮栅层32之间的浮栅氧化层22。
但是现有的NAND闪存因其内部结构中存在如图3和图4示出的尖角Z,会使得NAND闪存的性能不佳。
发明内容
本发明的目的在于解决现有技术中,因浮栅层朝向沟槽的底部边角以及半导体衬底朝向沟槽的顶部边角为尖角而导致的NAND闪存性能不佳的问题。本发明提供了一种NAND闪存的形成方法及NAND闪存,可提高NAND闪存的性能。
为解决上述技术问题,本发明实施例提供一种NAND闪存的形成方法,包括:
提供半导体衬底,所述半导体衬底上具有浮栅氧化材料层、位于所述浮栅氧化材料层上的浮栅材料层;
形成贯穿所述浮栅材料层、所述浮栅氧化材料层和部分所述半导体衬底的沟槽,且使浮栅材料层形成浮栅膜,使浮栅氧化材料层形成浮栅氧化膜;
在所述沟槽内壁形成保护层,所述保护层覆盖所述半导体衬底和浮栅层且暴露出所述浮栅氧化膜;
横向刻蚀部分所述浮栅氧化膜,以暴露出浮栅膜朝向所述沟槽的底部边角以及暴露出半导体衬底朝向所述沟槽的顶部边角;
横向刻蚀部分所述浮栅氧化膜之后,对暴露出的所述浮栅膜的底部边角以及暴露出的半导体衬底的顶部边角进行圆滑处理。
优选的,在所述圆滑处理中,去除了所述浮栅膜的底部边角处的部分材料以及所述半导体衬底的顶部边角处的部分材料。
优选的,所述圆滑处理包括各向同性刻蚀工艺。
优选的,所述圆滑处理包括湿法刻蚀工艺,所述湿法刻蚀工艺采用的刻蚀溶液为氢氟酸溶液。
优选的,进行所述圆滑处理后,所述浮栅膜朝向所述沟槽的底部边角呈圆角,所述半导体衬底朝向沟槽的顶部边角呈圆角。
优选的,横向刻蚀部分所述浮栅氧化膜的刻蚀量为30埃至50埃。
优选的,进行所述圆滑处理之后,还包括:
去除所述保护层;
去除所述保护层之后,在所述沟槽中形成隔离结构。
优选的,形成所述保护层的方法包括:对所述沟槽内壁的所述浮栅膜的材料以及所述半导体衬底的材料进行氮化处理。
优选的,在形成所述浮栅膜和所述浮栅氧化膜之前,所述浮栅材料层的表面上具有掩膜材料层;在形成所述沟槽的过程中,所述沟槽贯穿所述掩膜材料层,且使所述掩膜材料层形成掩膜层。
优选的,所述保护层的材料包括氮化硅。
优选的,所述保护层的厚度为20埃至50埃。
优选的,在形成所述沟槽之前,所述半导体衬底包括第一阱区和位于第一阱区上且与所述第一阱区邻接的第二阱区,所述第一阱区的导电类型和所述第二阱区的导电类型相反;形成所述沟槽之后,所述沟槽贯穿所述第二阱区且延伸至部分所述第一阱区中。
优选的,还包括:形成所述隔离结构之后,在所述半导体衬底上形成横跨所述浮栅膜和隔离结构的控制栅极结构;刻蚀去除控制栅极结构侧部的所述浮栅膜和所述浮栅氧化膜,使所述浮栅膜形成浮栅层,使所述浮栅氧化膜形成浮栅氧化层。
本发明的实施方式还提供一种NAND闪存,包括:
半导体衬底;
位于所述半导体衬底上的浮栅膜;
位于所述半导体衬底和浮栅膜之间的浮栅氧化膜;
位于部分所述半导体衬底中的沟槽,且所述沟槽延伸至相邻的所述浮栅氧化膜之间、以及相邻的所述浮栅膜之间,且所述浮栅氧化膜朝向所述沟槽的侧壁相对于所述浮栅膜的侧壁凹进;
所述浮栅膜朝向所述沟槽的底部边角圆滑,所述半导体衬底朝向所述沟槽的顶部边角圆滑。
优选的,所述浮栅膜朝向所述沟槽的底部边角呈圆角,所述半导体衬底朝向所述沟槽的顶部边角呈圆角。
优选的,所述浮栅氧化膜朝向所述沟槽的侧壁相对于所述浮栅膜的侧壁凹进的尺寸为30埃至50埃。
优选的,所述半导体衬底包括第一阱区和位于第一阱区上且与第一阱区邻接的第二阱区,所述第一阱区的导电类型和所述第二阱区的导电类型相反;所述沟槽贯穿所述第二阱区且延伸至部分所述第一阱区中。
本发明的实施方式还提供另一种NAND闪存,包括:
半导体衬底;
位于所述半导体衬底的浮栅层;
位于所述半导体衬底和浮栅层之间的浮栅氧化层;
位于部分所述半导体衬底中的隔离结构,且所述隔离结构延伸至相邻的浮栅氧化层之间、以及相邻的浮栅层之间,且所述浮栅氧化层朝向隔离结构的侧壁相对于浮栅层的侧壁凹进;
所述浮栅层朝向隔离结构的底部边角圆滑,所述半导体衬底朝向隔离结构的顶部边角圆滑。
优选的,还包括:横跨所述浮栅层和所述隔离结构的控制栅极结构。
优选的,还包括:所述浮栅层朝向所述隔离结构的底部边角呈圆角,所述半导体衬底朝向所述隔离结构的顶部边角呈圆角。
本发明技术方案提供的NAND闪存的形成方法中,横向刻蚀部分所述浮栅氧化膜之后,对暴露出的浮栅膜的底部边角以及半导体衬底的顶部边角进行圆滑处理,最终使得浮栅膜朝向沟槽的底部边角圆滑(即使得最终形成的NAND闪存的浮栅层朝向沟槽的底部边角圆滑),半导体衬底朝向沟槽的顶部边角圆滑,这样使得NAND不会容易发生尖端放电的现象,在写入数据时准确度较高,从而提高了NAND闪存的工作性能。
附图说明
图1至图4是现有技术中NAND闪存的形成方法的结构示意图;
图5是本发明实施例提供的NAND闪存的形成方法的流程图;
图6至图12是本发明实施例提供的NAND闪存的形成方法的结构示意图。
附图标记:
1.半导体衬底;20.浮栅氧化材料层;21.浮栅氧化膜;22.浮栅氧化层;30.浮栅材料层;31.浮栅膜;32.浮栅层;4.保护层;50.掩膜材料层;51.掩膜层;6:隔离结构;7.沟槽;A.第二阱区;B.第一阱区;Z.尖角。
具体实施方式
以下由特定的具体实施例说明本发明的实施方式,本领域技术人员可由本说明书所揭示的内容轻易地了解本发明的其他优点及功效。虽然本发明的描述将结合较佳实施例一起介绍,但这并不代表此发明的特征仅限于该实施方式。恰恰相反,结合实施方式作发明介绍的目的是为了覆盖基于本发明的权利要求而有可能延伸出的其它选择或改造。为了提供对本发明的深度了解,以下描述中将包含许多具体的细节。本发明也可以不使用这些细节实施。此外,为了避免混乱或模糊本发明的重点,有些具体细节将在描述中被省略。需要说明的是,在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。
应注意的是,在本说明书中,相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
在本实施例的描述中,需要说明的是,术语“上”、“下”、“内”、“底”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该发明产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
术语“第一”、“第二”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
在本实施例的描述中,还需要说明的是,除非另有明确的规定和限定,术语“设置”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本实施例中的具体含义。
为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明的实施方式作进一步地详细描述。
正如背景技术所述,现有的NAND闪存设备性能不佳,比如现有技术中NAND(NAND闪存设备)的形成过程如图1至图4所示。具体的,如图1所示,先提供半导体衬底1,并在半导体衬底1上依次形成浮栅氧化材料层20和浮栅材料层30,并在浮栅材料层30上形成掩膜材料层50;接着如图2所示,刻蚀掩膜材料层50和浮栅材料层30,并停止于浮栅氧化材料层20;接下来继续刻蚀浮栅氧化材料层20和半导体衬底1,以形成如图3所示的沟槽7,同时形成了掩膜层51、浮栅膜31和浮栅氧化膜21;最后如图4所示,在刻蚀形成的沟槽7中形成隔离结构6并进行CMP,以最终形成NAND闪存。且最终形成的NAND闪存包括半导体衬底1,及位于半导体衬底上的浮栅层32,位于半导体衬底1和浮栅层32之间的浮栅氧化层22。
但是,在对NAND闪存设备进行写入的时候,通常是仅仅对部分浮栅层32进行写入,剩余的浮栅层32处于悬空状态(floating)。处于悬空状态的浮栅层32的电压较高,而被写入数据的浮栅层32的电压较低。如图1-图4所示,当前的处理过程中浮栅层32朝向沟槽7的底部边角以及半导体衬1底朝向沟槽7的顶部边角为尖角,这会导致尖端放电的现象产生,即处于悬空状态的浮栅层32一侧的电子会转移到被写入数据的浮栅层32的一侧,这样一来会降低悬空状态的浮栅层32的电压。由此,被写入数据的浮栅层32与悬空状态的浮栅层32的电压相近,写入数据时就很容易发生误操作,这会降低NAND闪存设备的性能。
为解决现有技术中因浮栅层朝向沟槽的底部边角以及半导体衬底朝向沟槽的顶部边角为尖角而导致的NAND闪存性能不佳的问题。本发明提供了一种NAND闪存的形成方法。具体的,如图5至图10所示。
参考图5示出的本发明实施例提供的NAND闪存的形成方法的流程图,本发明实施例提供的NAND闪存的形成方法,具体包括以下步骤:
步骤S1:提供半导体衬底,半导体衬底上具有浮栅氧化材料层、位于浮栅氧化材料层上的浮栅材料层;
步骤S2:形成贯穿浮栅材料层、浮栅氧化材料层和部分半导体衬底的沟槽,且使浮栅材料层形成浮栅膜,使浮栅氧化材料层形成浮栅氧化膜;
步骤S3:在沟槽内壁形成保护层,保护层覆盖半导体衬底和浮栅膜且暴露出浮栅氧化膜;
步骤S4:横向刻蚀部分浮栅氧化膜,以暴露出浮栅膜朝向沟槽的底部边角以及暴露出半导体衬底朝向沟槽的顶部边角;
步骤S5:横向刻蚀部分浮栅氧化膜之后,对暴露出的浮栅膜的底部边角以及暴露出的半导体衬底的顶部边角进行圆滑处理。
经过上述方法形成的NAND闪存,浮栅膜朝向沟槽的底部边角圆滑,半导体衬底朝向沟槽的顶部边角圆滑,这样使得NAND不会容易发生漏电,增强了NAND的耐久性,提高了NAND的工作性能。
下面结合附图具体描述本发明提供的NAND闪存设备的边角的形成方法。
图6至图10是本发明实施例提供的NAND闪存的形成方法对应的各阶段的NAND闪存的结构示意图。
参考图6,首先提供半导体衬底1,半导体衬底1上具有浮栅氧化材料层20、位于浮栅氧化材料层20上的浮栅材料层30。
具体的,半导体衬底1的材料为硅、锗或者锗化硅。半导体衬底1的材料还可以为其它半导体材料,在此不再一一举例。
浮栅氧化材料层20的材料可以为氧化硅;浮栅材料层30的材料可以为多晶硅等,其均为现有技术中常见的材料,在此不一一举例。
需要说明的是,在形成浮栅膜31和浮栅氧化膜21之前,浮栅材料层30的表面上具有掩膜材料层50。
参考图7,形成贯穿浮栅材料层30、浮栅氧化材料层20和部分半导体衬底1的沟槽7,且使浮栅材料层30形成浮栅膜31,使浮栅氧化材料层20形成浮栅氧化膜21。
本实施例中形成沟槽7的方法为刻蚀,具体可以为干法刻蚀。
需要说明的是,在形成浮栅膜31和浮栅氧化膜21之前,浮栅材料层30的表面上具有掩膜材料层50;在形成沟槽7的过程中,沟槽7贯穿掩膜材料层50,且使掩膜材料层50形成掩膜层51。
如图6至图12,该掩膜层51包括与浮栅膜31接触的中间层,以及中间层上的硬掩膜层还有位于硬掩膜层上的掩膜氧化层。
当然,本实施例仅仅是示意性地列举了这三层材料作为掩膜层51,本领域技术人员可以根据实际需要选择不同的掩膜材料层50作为掩膜层。
还需要说明的是,在形成沟槽7之前,半导体衬底1包括第一阱区和位于第一阱区上且与第一阱区邻接的第二阱区,第一阱区的导电类型和第二阱区的导电类型相反;形成沟槽7之后,沟槽7贯穿第二阱区且延伸至部分第一阱区中。
具体的,请参见图12,第一阱区即为图12中的第一阱区B,第二阱区即为图12中的第二阱区A。
也就是说,半导体衬底1中具有电性相反的两个区域,分别是第一阱区B和第二阱区A,第二阱区A距离浮栅氧化材料层20较近,第一阱区B距离浮栅氧化材料层20较远,且两个阱区是相邻接的。且沟槽7是完全贯穿第二阱区A的,且有一部分在第一阱区B中。
然后参考图8,在沟槽7内壁形成保护层4,保护层4覆盖半导体衬底1和浮栅膜31且暴露出浮栅氧化膜21。
具体的,本实施例中,形成保护层4的方法包括:对沟槽内壁的浮栅膜31的材料以及半导体衬底1的材料进行氮化处理。
也就是说,最开始形成的保护层4材料是覆盖半导体衬底1和浮栅膜31的,且浮栅氧化膜21在水平方向上的宽度与保护层4和浮栅膜31在水平方向上的总宽度相等。
进一步地,本实施例中,保护层4的材料包括氮化硅。保护层4的厚度为20埃至50埃。
当然,本实施例仅仅是示意性地列举了保护层4的材料和厚度,本领域技术人员可以根据实际情况选择合适的其他材料和厚度。
接下来,参考图9,横向刻蚀部分浮栅氧化膜21,以暴露出浮栅膜31朝向沟槽7的底部边角以及暴露出半导体衬底1朝向沟槽7的顶部边角。
具体的,在本实施例中,横向刻蚀部分浮栅氧化膜21的刻蚀量为30埃至50埃。
然后参考图10,横向刻蚀部分浮栅氧化膜21之后,对暴露出的浮栅膜的底部边角以及暴露出的半导体衬底的顶部边角进行圆滑处理。
具体的,在圆滑处理中,去除了浮栅膜31的底部边角处的部分材料以及半导体衬底1的顶部边角处的部分材料。
在本实施例中,圆滑处理包括各向同性刻蚀工艺,当然还可以是其他工艺,本实施例对此不做具体限定。此外,圆滑处理包括湿法刻蚀工艺,且湿法刻蚀工艺采用的刻蚀溶液为氢氟酸溶液。
更进一步,本实施例中,进行湿法刻蚀的氢氟酸溶液可以是氢氟酸的水溶液(DHF),还可以是缓冲氧化物刻蚀液(BOE),本实施例对此不作具体限定。
在本实施例中,参考图10和图11,进行圆滑处理后,浮栅膜31朝向沟槽7的底部边角呈圆角,半导体衬底1朝向沟槽7的顶部边角呈圆角。
参考图12,进行圆滑处理之后,还包括:
去除保护层4(参考图11)。
去除保护层4之后,在沟槽7中形成隔离结构6。
需要说明的是,在形成隔离结构6之后,在半导体衬底1上形成横跨浮栅膜31和隔离结构6的控制栅极结构;刻蚀去除控制栅极结构侧部的浮栅膜31和浮栅氧化膜21,使浮栅膜31形成浮栅层32,使浮栅氧化膜21形成浮栅氧化层22。
采用上述方案,横向刻蚀部分所述浮栅氧化膜之后,对暴露出的浮栅膜的底部边角以及半导体衬底的顶部边角进行圆滑处理,最终使得浮栅膜朝向沟槽的底部边角圆滑(即使得最终形成的NAND闪存的浮栅层朝向沟槽的底部边角圆滑),半导体衬底朝向沟槽的顶部边角圆滑,这样使得NAND不会容易发生尖端放电的现象,在写入数据时准确度较高,从而提高了NAND闪存设备的工作性能。
基于上述NAND闪存的形成方法,本实施例还提供一种NAND闪存,包括:
半导体衬底;
位于半导体衬底上的浮栅膜;
位于半导体衬底和浮栅膜之间的浮栅氧化膜;
位于部分半导体衬底中的沟槽,且沟槽延伸至相邻的浮栅氧化膜之间、以及相邻的浮栅膜之间,且浮栅氧化膜朝向沟槽的侧壁相对于浮栅膜的侧壁凹进;
浮栅膜朝向沟槽的底部边角圆滑,半导体衬底朝向沟槽的顶部边角圆滑。
需要说明的是,本实施例中的半导体衬底、浮栅膜、浮栅氧化膜的材料与上述NAND闪存的形成方法中相同,在此不再赘述。
进一步地,本实施例提供的NAND闪存,浮栅膜朝向沟槽的底部边角呈圆角,半导体衬底朝向沟槽的顶部边角呈圆角。
更进一步,浮栅氧化膜朝向沟槽的侧壁相对于浮栅膜的侧壁凹进的尺寸为30埃至50埃。
更进一步,半导体衬底包括第一阱区和位于第一阱区上且与第一阱区邻接的第二阱区,第一阱区的导电类型和第二阱区的导电类型相反;沟槽贯穿第二阱区且延伸至部分第一阱区中。
采用上述方案,横向刻蚀部分所述浮栅氧化膜之后,对暴露出的浮栅膜的底部边角以及半导体衬底的顶部边角进行圆滑处理,最终使得浮栅膜朝向沟槽的底部边角圆滑(即使得最终形成的NAND闪存的浮栅层朝向沟槽的底部边角圆滑),半导体衬底朝向沟槽的顶部边角圆滑,这样使得NAND不会容易发生尖端放电的现象,在写入数据时准确度较高,从而提高了NAND闪存设备的工作性能。
本实施例还提供另一种NAND闪存,包括:
半导体衬底;
位于半导体衬底上的浮栅层;
位于半导体衬底和浮栅层之间的浮栅氧化层;
位于部分半导体衬底中的隔离结构,且隔离结构延伸至相邻的浮栅氧化层之间、以及相邻的浮栅层之间,且浮栅氧化层朝向隔离结构的侧壁相对于浮栅层的侧壁凹进;
浮栅层朝向隔离结构的底部边角圆滑,半导体衬底朝向隔离结构的顶部边角圆滑。
进一步地,该另一种NAND闪存还包括:横跨浮栅层和隔离结构的控制栅极结构。
更近一步,该另一种NAND闪存的浮栅层朝向隔离结构的底部边角呈圆角,半导体衬底朝向隔离结构的顶部边角呈圆角。
采用上述方案,横向刻蚀部分所述浮栅氧化膜之后,对暴露出的浮栅膜的底部边角以及半导体衬底的顶部边角进行圆滑处理,最终使得浮栅膜朝向隔离结构的底部边角圆滑(即使得最终形成的NAND闪存的浮栅层朝向隔离结构的底部边角圆滑),半导体衬底朝向隔离结构的顶部边角圆滑,这样使得NAND不会容易发生尖端放电的现象,在写入数据时准确度较高,从而提高了NAND闪存设备的工作性能。
虽然通过参照本发明的某些优选实施方式,已经对本发明进行了图示和描述,但本领域的普通技术人员应该明白,以上内容是结合具体的实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。本领域技术人员可以在形式上和细节上对其作各种改变,包括做出若干简单推演或替换,而不偏离本发明的精神和范围。

Claims (20)

1.一种NAND闪存的形成方法,其特征在于,包括:
提供半导体衬底,所述半导体衬底上具有浮栅氧化材料层、位于所述浮栅氧化材料层上的浮栅材料层;
形成贯穿所述浮栅材料层、所述浮栅氧化材料层和部分所述半导体衬底的沟槽,且使所述浮栅材料层形成浮栅膜,使所述浮栅氧化材料层形成浮栅氧化膜;
在所述沟槽内壁形成保护层,所述保护层覆盖所述半导体衬底和浮栅膜且暴露出所述浮栅氧化膜;
横向刻蚀部分所述浮栅氧化膜,以暴露出所述浮栅膜朝向所述沟槽的底部边角以及暴露出所述半导体衬底朝向所述沟槽的顶部边角;
横向刻蚀部分所述浮栅氧化膜之后,对暴露出的所述浮栅膜的底部边角以及暴露出的所述半导体衬底的顶部边角进行圆滑处理。
2.根据权利要求1所述的NAND闪存的形成方法,其特征在于,在所述圆滑处理中,去除了所述浮栅膜的底部边角处的部分材料以及所述半导体衬底的顶部边角处的部分材料。
3.根据权利要求1所述的NAND闪存的形成方法,其特征在于,所述圆滑处理包括各向同性刻蚀工艺。
4.根据权利要求1所述的NAND闪存的形成方法,其特征在于,所述圆滑处理包括湿法刻蚀工艺,所述湿法刻蚀工艺采用的刻蚀溶液为氢氟酸溶液。
5.根据权利要求1所述的NAND闪存的形成方法,其特征在于,进行所述圆滑处理后,所述浮栅膜朝向所述沟槽的底部边角呈圆角,所述半导体衬底朝向所述沟槽的顶部边角呈圆角。
6.根据权利要求1所述的NAND闪存的形成方法,其特征在于,横向刻蚀部分所述浮栅氧化膜的刻蚀量为30埃至50埃。
7.根据权利要求1所述的NAND闪存的形成方法,其特征在于,进行所述圆滑处理之后,还包括:
去除所述保护层;
去除所述保护层之后,在所述沟槽中形成隔离结构。
8.根据权利要求1所述的NAND闪存的形成方法,其特征在于,形成所述保护层的方法包括:对所述沟槽内壁的所述浮栅膜的材料以及所述半导体衬底的材料进行氮化处理。
9.根据权利要求1所述的NAND闪存的形成方法,其特征在于,在形成所述浮栅膜和所述浮栅氧化膜之前,所述浮栅材料层的表面上具有掩膜材料层;在形成所述沟槽的过程中,所述沟槽贯穿所述掩膜材料层,且使所述掩膜材料层形成掩膜层。
10.根据权利要求1所述的NAND闪存的形成方法,其特征在于,所述保护层的材料包括氮化硅。
11.根据权利要求1所述的NAND闪存的形成方法,其特征在于,所述保护层的厚度为20埃至50埃。
12.根据权利要求1所述的NAND闪存的形成方法,其特征在于,在形成所述沟槽之前,所述半导体衬底包括第一阱区和位于第一阱区上且与所述第一阱区邻接的第二阱区,所述第一阱区的导电类型和所述第二阱区的导电类型相反;形成所述沟槽之后,所述沟槽贯穿所述第二阱区且延伸至部分所述第一阱区中。
13.根据权利要求7所述的NAND闪存的形成方法,其特征在于,还包括:形成所述隔离结构之后,在所述半导体衬底上形成横跨所述浮栅膜和隔离结构的控制栅极结构;刻蚀去除控制栅极结构侧部的所述浮栅膜和所述浮栅氧化膜,使所述浮栅膜形成浮栅层,使所述浮栅氧化膜形成浮栅氧化层。
14.一种NAND闪存,其特征在于,包括:
半导体衬底;
位于所述半导体衬底上的浮栅膜;
位于所述半导体衬底和浮栅膜之间的浮栅氧化膜;
位于部分所述半导体衬底中的沟槽,且所述沟槽延伸至相邻的所述浮栅氧化膜之间、以及相邻的所述浮栅膜之间,且所述浮栅氧化膜朝向所述沟槽的侧壁相对于所述浮栅膜的侧壁凹进;
所述浮栅膜朝向所述沟槽的底部边角圆滑,所述半导体衬底朝向所述沟槽的顶部边角圆滑。
15.根据权利要求14所述的NAND闪存,其特征在于,所述浮栅膜朝向所述沟槽的底部边角呈圆角,所述半导体衬底朝向所述沟槽的顶部边角呈圆角。
16.根据权利要求14所述的NAND闪存,其特征在于,
所述浮栅氧化膜朝向所述沟槽的侧壁相对于所述浮栅膜的侧壁凹进的尺寸为30埃至50埃。
17.根据权利要求14所述的NAND闪存,其特征在于,所述半导体衬底包括第一阱区和位于第一阱区上且与第一阱区邻接的第二阱区,所述第一阱区的导电类型和所述第二阱区的导电类型相反;所述沟槽贯穿所述第二阱区且延伸至部分所述第一阱区中。
18.一种NAND闪存,其特征在于,包括:
半导体衬底;
位于所述半导体衬底上的浮栅层;
位于所述半导体衬底和浮栅层之间的浮栅氧化层;
位于部分所述半导体衬底中的隔离结构,且所述隔离结构延伸至相邻的浮栅氧化层之间、以及相邻的浮栅层之间,且所述浮栅氧化层朝向隔离结构的侧壁相对于浮栅层的侧壁凹进;
所述浮栅层朝向隔离结构的底部边角圆滑,所述半导体衬底朝向隔离结构的顶部边角圆滑。
19.根据权利要求18所述的NAND闪存,其特征在于,还包括:横跨所述浮栅层和所述隔离结构的控制栅极结构。
20.根据权利要求18所述的NAND闪存,其特征在于,所述浮栅层朝向所述隔离结构的底部边角呈圆角,所述半导体衬底朝向所述隔离结构的顶部边角呈圆角。
CN201911351590.1A 2019-12-24 2019-12-24 一种nand闪存的形成方法及nand闪存 Pending CN113035698A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911351590.1A CN113035698A (zh) 2019-12-24 2019-12-24 一种nand闪存的形成方法及nand闪存

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911351590.1A CN113035698A (zh) 2019-12-24 2019-12-24 一种nand闪存的形成方法及nand闪存

Publications (1)

Publication Number Publication Date
CN113035698A true CN113035698A (zh) 2021-06-25

Family

ID=76452483

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911351590.1A Pending CN113035698A (zh) 2019-12-24 2019-12-24 一种nand闪存的形成方法及nand闪存

Country Status (1)

Country Link
CN (1) CN113035698A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1248346A (zh) * 1997-02-18 2000-03-22 株式会社日立制作所 半导体器件及其制造工艺
KR20040087457A (ko) * 2003-04-08 2004-10-14 주식회사 하이닉스반도체 반도체소자의 소자분리막 형성방법
KR20050057788A (ko) * 2003-12-11 2005-06-16 주식회사 하이닉스반도체 플래쉬 메모리 소자의 제조 방법
CN1716569A (zh) * 2004-06-28 2006-01-04 茂德科技股份有限公司 非挥发性记忆单元的集成电路的制作方法
CN105990249A (zh) * 2015-02-27 2016-10-05 中芯国际集成电路制造(上海)有限公司 半导体结构的形成方法
CN109887993A (zh) * 2018-07-25 2019-06-14 章美云 金属氧化物半导体场效应管及其制造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1248346A (zh) * 1997-02-18 2000-03-22 株式会社日立制作所 半导体器件及其制造工艺
KR20040087457A (ko) * 2003-04-08 2004-10-14 주식회사 하이닉스반도체 반도체소자의 소자분리막 형성방법
KR20050057788A (ko) * 2003-12-11 2005-06-16 주식회사 하이닉스반도체 플래쉬 메모리 소자의 제조 방법
CN1716569A (zh) * 2004-06-28 2006-01-04 茂德科技股份有限公司 非挥发性记忆单元的集成电路的制作方法
CN105990249A (zh) * 2015-02-27 2016-10-05 中芯国际集成电路制造(上海)有限公司 半导体结构的形成方法
CN109887993A (zh) * 2018-07-25 2019-06-14 章美云 金属氧化物半导体场效应管及其制造方法

Similar Documents

Publication Publication Date Title
JP4956500B2 (ja) 半導体記憶装置及びその製造方法
KR100663366B1 (ko) 자기 정렬된 부유게이트를 갖는 플래시메모리소자의제조방법 및 관련된 소자
US8946024B2 (en) Nonvolatile memory device and method for fabricating the same
JP2002359308A (ja) 半導体記憶装置及びその製造方法
KR20140101259A (ko) 감소된 기생 캐패시턴스를 갖는 fⅰnfet 및 그 형성방법
KR100833437B1 (ko) 낸드 플래시 메모리 소자의 제조방법
CN105097704A (zh) 闪存器件及其形成方法
US8643098B2 (en) Method for fabricating semiconductor device with side contact
CN104009040A (zh) 半导体装置以及半导体装置的制造方法
CN108091562B (zh) Sonos存储器的ono刻蚀方法
KR101331395B1 (ko) 불휘발성 반도체 기억 장치를 제조하는 방법
CN113451318B (zh) 一种半导体器件及其形成方法
US9136269B2 (en) Semiconductor device and method of manufacturing the same
US20070004099A1 (en) NAND flash memory device and method of manufacturing the same
US20080003744A1 (en) Method of manufacturing nand flash memory device
US7061041B2 (en) Memory device
KR100885787B1 (ko) 비휘발성 메모리 소자의 제조 방법
CN113035698A (zh) 一种nand闪存的形成方法及nand闪存
CN111863826B (zh) 图形化掩膜的制作方法及三维nand存储器的制作方法
TW201711169A (zh) 晶胞接觸結構
TWI532150B (zh) 非揮發性記憶體及其製造方法
US8519464B2 (en) Non-volatile memory device and method for fabricating the same
KR20080054109A (ko) 반도체 소자 및 이를 형성하는 방법
KR20110077377A (ko) 반도체 소자의 제조 방법
JP2010103178A (ja) 半導体装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination