TWI528074B - 顯示面板 - Google Patents
顯示面板 Download PDFInfo
- Publication number
- TWI528074B TWI528074B TW103111664A TW103111664A TWI528074B TW I528074 B TWI528074 B TW I528074B TW 103111664 A TW103111664 A TW 103111664A TW 103111664 A TW103111664 A TW 103111664A TW I528074 B TWI528074 B TW I528074B
- Authority
- TW
- Taiwan
- Prior art keywords
- wire
- display panel
- line
- substrate
- thickness
- Prior art date
Links
- 239000000758 substrate Substances 0.000 claims description 63
- 239000010409 thin film Substances 0.000 claims description 57
- 239000010410 layer Substances 0.000 description 22
- 239000004973 liquid crystal related substance Substances 0.000 description 10
- 239000000463 material Substances 0.000 description 7
- 230000005540 biological transmission Effects 0.000 description 5
- 238000000034 method Methods 0.000 description 5
- 238000002360 preparation method Methods 0.000 description 4
- 239000002905 metal composite material Substances 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 125000006850 spacer group Chemical group 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 230000012447 hatching Effects 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000011241 protective layer Substances 0.000 description 2
- 239000000565 sealant Substances 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 239000003292 glue Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
- G02F1/136295—Materials; Compositions; Manufacture processes
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/40—Arrangements for improving the aperture ratio
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Optics & Photonics (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Description
本發明係關於一種顯示面板,尤指一種能減少面板線路傳遞訊號衰減之顯示面板。
隨著顯示面板技術不斷進步,市場上對於顯示面板畫面精細度的要求不斷拉高,故各個廠商均積極研發更高階的顯示面板。特別是,隨著4K2K面板的興起及手持顯示裝置(如,手機、平板電腦等)追求更高的PPI(每英吋像數,pixels per inch)解析度,單位面積內需要容納更多畫素已是面板業未來的趨勢。
然而,要達到高PPI解析度之要求,若以目前相同之導線(包括掃描線或資料線)線寬設計,勢必會造成因線寬導致開口率下降的問題。因此,在要同時達到高PPI解析度的要求且不犧牲開口率之情形下,目前其中一種方法係為減少導線之寬度,以在單位面積內容納更多畫素下同時保有高開口率。然而,當導線寬度縮減到一定程度時,在製程中容易遇到線路過細容易剝離的情形,同時也因為線路過細而造成阻抗提升,進而產生資料訊號衰減的問題。
有鑑於前述問題,目前亟需發展一種顯示面板,其可改善前述問題,進而應用於高PPI解析度之顯示裝
置上。
本發明之主要目的係在提供一種顯示面板,透過設計面板內導線厚度或導線側邊角度,而可達到降低阻抗以減少資料訊號衰減的問題。
為達成上述目的,本發明提供一顯示面板,包括:一基板,具有一第一表面;一第一薄膜電晶體單元及一第二薄膜電晶體單元,設於基板之第一表面上;一第一導線,設於基板之第一表面上且電性連接第一薄膜電晶體單元,且第一導線具有一斜面;以及一第二導線,設於基板之第一表面上且電性連接第二薄膜電晶體單元,且第二導線具有另一斜面;其中第一導線之斜面或其延伸線及第二導線之斜面或其延伸線與第一表面之夾角係不相同。
其中,第一導線與第二導線係分別為一掃描線或一資料線。於本發明之一實施態樣中,第一導線可為一掃描線,而第二導線可為一資料線。於此情形下,第二導線之斜面或其延伸線與第一表面之夾角係大於第一導線之斜面或其延伸線與第一表面之夾角。
此外,本發明之顯示面板可更包括:一第三導線及一第四導線,設於基板之第一表面上且分別具有一斜面,其中第一導線及第三導線係沿一第一方向設置,第二導線及第四導線係沿一第二方向設置,第一方向係與第二方向交錯,且第一導線之斜面或其延伸線與第一表面之夾角係不同於第三導線或第四導線之斜面或其延伸線與第一
表面之夾角。其中,第一導線及第三導線可分別為一掃描線,且第二導線及第四導線可分別為一資料線。於此情形下,第二導線與第四導線之斜面或其延伸線與第一表面之夾角角度差小於第一導線與第三導線之斜面或其延伸線與第一表面之夾角角度差。
其中,第一導線、第二導線、第三導線及第四導線係分別為一掃描線或一資料線。於本發明之一實施態樣中,第一導線及第三導線可分別為一掃描線,而第二導線及第四導線可分別為一資料線。
於本發明之一實施態樣中,第一導線及第三導線之斜面或其延伸線與第一表面之夾角分別為θ11及θ12,且|θ11-θ12I/θ11=1-60%。此外,第二導線及第四導線之斜面或其延伸線與第一表面之夾角係分別為θ21及θ22,且|θ21-θ22|/θ21=5-20%。同時,|θ11-θ12|/θ11≠|θ21-θ22|/θ21。
此外,本發明提供另一顯示面板,包括:一基板;一第一薄膜電晶體單元及一第二薄膜電晶體單元,設於基板上;一第一導線,設於基板上且電性連接第一薄膜電晶體單元;以及一第二導線,設於基板上且電性連接第二薄膜電晶體單元;其中第一導線與第二導線之厚度係不相同。
其中,第一導線與第二導線係分別為一掃描線或一資料線。於本發明之一實施態樣中,第一導線可為一掃描線,而第二導線可為一資料線。於此情形下,第二導
線的厚度大於第一導線的厚度。
此外,本發明之顯示面板可更包括:一第三導線及一第四導線,其中第一導線及第三導線係沿一第一方向設置,第二導線及第四導線係沿一第二方向設置,第一方向係與第二方向交錯,且第一導線之厚度與第三導線或第四導線之厚度係不相同。其中,第一導線及第三導線可分別為一掃描線,且第二導線及第四導線可分別為一資料線。於此情形下,第二導線及第四導線之厚度變異量大於第一導線及第三導線之厚度變異量。
其中,第一導線、第二導線、第三導線及第四導線係分別為一掃描線或一資料線。於本發明之一實施態樣中,第一導線及第三導線可分別為一掃描線,而第二導線及第四導線可分別為一資料線。
於本發明之一實施態樣中,第一導線及第三導線之厚度係分別為M11及M12,且|M11-M12|/M11=5-20%。此外,第二導線及第四導線之厚度係分別為M21及M22,且|M21-M22|/M21=5-50%。同時,|M11-M12|/M11≠|M21-M22|/M21。
此外,本發明提供更一顯示面板,其導線同時具有前述厚度及斜面或其延伸線與基板之第一表面之夾角等特徵。
於本發明中,所謂之「斜面」係指連接導線之上下表面之一側邊,其中導線之上下表面係分別為與基板之第一表面實質平行之表面。此外,於本發明中,所謂之
「厚度」及「斜面或其延伸線與第一表面之夾角」均指導線於垂直於其長度方向上之截面之厚度及斜面或其延伸線與第一表面之夾角。
1‧‧‧薄膜電晶體基板
11‧‧‧基板
11’‧‧‧第一表面
121,122‧‧‧掃描線
121’,122’,131’,132’‧‧‧斜面
131,132‧‧‧資料線
141‧‧‧第一薄膜電晶體單元
1412‧‧‧絕緣層
1413‧‧‧半導體層
1414‧‧‧源極
1415‧‧‧汲極
1416‧‧‧保護層
142,143‧‧‧第二薄膜電晶體單元
15‧‧‧畫素電極
17‧‧‧儲存電極
2‧‧‧彩色濾光片基板
3‧‧‧間隔物
4‧‧‧液晶層
5‧‧‧框膠
M1,M2‧‧‧厚度
θ 1,θ 2‧‧‧夾角
X‧‧‧第二方向
Y‧‧‧第一方向
A1-A1’,A2-A2’,B1-B1’,B2-B2’,C-C’‧‧‧剖面線
圖1係本發明實施例1之顯示面板之示意圖。
圖2係本發明實施例之薄膜電晶體基板示意圖。
圖3係本發明實施例之薄膜電晶體基板之剖面示意圖。
圖4A係本發明實施例之薄膜電晶體基板之掃描線沿A1-A1’之剖面示意圖。
圖4B係本發明實施例之薄膜電晶體基板之掃描線沿A2-A2’之剖面示意圖。
圖5A係本發明實施例之薄膜電晶體基板之資料線之沿B1-B1’剖面示意圖。
圖5B係本發明實施例之薄膜電晶體基板之資料線之沿B2-B2’剖面示意圖。
以下係藉由特定的具體實施例說明本發明之實施方式,熟習此技藝之人士可由本說明書所揭示之內容輕易地了解本發明之其他優點與功效。本發明亦可藉由其他不同的具體實施例加以施行或應用,本說明書中的各項細節亦可針對不同觀點與應用,在不悖離本創作之精神下進行各種修飾與變更。
如圖1所示,其係為本發明一較佳實施例之液晶顯示面板之示意圖。本實施例之液晶顯示面板包括:一薄膜電晶體基板1、一彩色濾光片基板2、複數間隔物3、一液晶層4及一框膠5。其中,薄膜電晶體基板1與彩色濾光片基板2係相對設置,間隔物3與液晶層4係設於薄膜電晶體基板1與彩色濾光片基板2間,且薄膜電晶體基板1與彩色濾光片基板2係透過框膠5進行對組。接下來,將分別詳細描述本發明之液晶顯示面板之薄膜電晶體基板1上之設計。
首先,如圖2所示,其係為本實施例之液晶顯示面板之薄膜電晶體基板之俯視示意圖。本實施例薄膜電晶體基板包括:一第一基板(圖未示),上方設置有複數導線(包括:掃描線121,122及資料線131,132)、第一薄膜電晶體單元141及第二薄膜電晶體單元142,143、一畫素電極15及一儲存電極17。在此,以兩相鄰之掃描線121,122及兩相鄰之資料線131,132定義出一畫素單元;於一畫素單元中,係包括一薄膜電晶體單元(即,第一薄膜電晶體單元141)、一畫素電極15及一儲存電極17,且畫素電極15係設於兩相鄰之掃描線121,122及兩相鄰之資料線131,132間。接下來,將分別詳細描述本發明之液晶顯示面板之掃描線121,122及資料線131,132的設計。
圖3係為本實施例之液晶顯示面板之薄膜電晶體基板之沿圖2之A1-A1’、B1-B1’及C-C’剖面線之剖面示意圖;在此,僅以圖2之第一薄膜電晶體單元141
部分作為示例,其他區域之薄膜電晶體單元亦同時以相同製程製作。於本實施例薄膜電晶體基板之製備過程中,首先,於基板11上先形成一閘極1411及一掃描線121。而後,於基板11、閘極1411及掃描線121上形成一絕緣層1412(亦可稱之為閘極絕緣層),再於閘極1411上方形成一半導體層1413。接著,於半導體層1413上形成一源極1414及一汲極1415,並同時於絕緣層1412上形成一資料線131,則完成本實施例之資料線131、掃描線121及一第一薄膜電晶體單元141之製備。最後,依序形成保護層1416及畫素電極15,則完成本實施例之薄膜電晶體基板之製備。在此,閘極1411、掃描線121、源極1414、汲極1415及資料線131可使用本技術領域常用之導電材料,如金屬、合金、金屬氧化物、金屬氮氧化物、或其他本技術領域常用之電極材料;且較佳為金屬材料,但本發明不僅限於此。本案的閘極線、掃描線與電極等,不限制於為單一材料層,亦可使用多種材料堆疊的複合層結構。於本實施例中,形成閘極1411及掃描線121的金屬複合層材料係為由基板11側向上依序層疊的Ti層及Cu層;而形成源極1414、汲極1415及資料線131之金屬複合層材料則為由基板11側向上依序層疊的Mo層、Al層及Mo層。然而,於其他實施例中,並不僅限於前述材料。
圖4A及圖4B係分別為本實施例之掃描線沿圖2之A1-A1’及A2-A2’之剖面示意圖,而圖5A及圖5B係分別為本實施例之資料線沿圖2之B1-B1’及B2-B2’之剖
面示意圖;其中,為詳細描述掃描線及資料線之設計,故其上方之其他層別未示於圖中。如圖2所示,掃描線121,122係分別電性連接第一薄膜電晶體單元141及第二薄膜電晶體單元142,且掃描線121,122實質上沿一第一方向Y並排設置;且如圖4所示,掃描線121,122係分別具有一斜面121’,122’。此外,如圖2所示,資料線131,132亦分別電性連接第一薄膜電晶體單元141及第二薄膜電晶體單元143,且資料線131,132實質上沿一第二方向X並排設置;且如圖5所示,資料線131,132係分別具有一斜面131’,132’。
於本實施例中,請同時參考圖2、圖4A及圖4B,不同條掃描線121,122間係具有不同厚度。更詳細而言,於本實施例中,如圖4A及圖4B所示,電性連接第一薄膜電晶體單元141之掃描線121(第一導線)之厚度M11係不同於電性連接第二薄膜電晶體單元142之掃描線122(第二導線)之厚度M12。較佳為,M11及M12間之變異量係符合:|M11-M12|/M11=5-20%。
此外,於本實施例中,請同時參考圖2、圖5A及圖5B,不同條資料線131,132間係具有不同厚度。更詳細而言,於本實施例中,如圖5A及圖5B所示,電性連接第一薄膜電晶體單元141之資料線131(第一導線)之厚度M21係不同於電性連接第二薄膜電晶體單元143之資料線132(第二導線)之厚度M22。較佳為,M21及M22間之變異量係符合:|M21-M22|/M21=5-50%。
再者,於本實施例中,請同時參考圖2、圖4A、圖4B、圖5A及圖5B,資料線131(第二導線)之厚度M21及資料線132(第四導線)之厚度M22變異量係設計成不同於掃描線121(第一導線)之厚度M11及掃描線122(第三導線)之厚度M12變異量,即符合:|M11-M12|/M11≠|M21-M22|/M21。較佳為,資料線131(第二導線)及資料線132(第四導線)間之厚度M21,M22變異量係設計成大於掃描線121(第一導線)及掃描線122(第三導線)間之厚度M11,M12變異量,即符合:|M11-M12|/M11<|M21-M22|/M21。
於本實施例中,請同時參考圖2、圖4A、圖4B、圖5A及圖5B,掃描線121,122及資料線131,132等複數導線,可設計成具有相同或不同厚度。其原因在於,習知為了減少阻抗,而有導線(包括掃描線及資料線)加寬之設計;然而,此設計卻會面臨開口率減少的缺點,而無法因應高PPI解析度之需求。因此,於本實施例中,可因應面板傳遞訊號負載較大處來將導線厚度加厚,藉此得以減少阻抗來達成減少資料訊號衰減幅度的作用,並同時達到維持高開口率之目的。較佳為,資料線131,132之厚度M21、M22係設計成大於掃描線121,122之厚度M11、M12。其原因在於,掃描線可透過加寬導線寬度來提高導電面積而達到降低阻抗的目的,但資料線若以加寬導線方式設計將會造成開口率降低;因此,為了避免資料線訊號傳遞損耗但又要顧及開口率,故本實施例藉由將資料線的厚度加厚,藉此可於減少資料線線寬以同時達到高開口率及降低傳遞
損耗的目的。
於本實施例所提供之顯示面板中,其中部分掃描線係設計成厚度分別為0.56μm、0.571μm、0.571μm、0.571μm、0.571μm、0.571μm、0.582μm、0.582μm及0.582μm;其中前述掃描線線厚差距在0.01~0.02μm之間。此外,於本實施例所提供之顯示面板中,其中部份資料線係設計成厚度分別為0.615μm、0.681μm、0.637μm、0.593μm、0.626μm、0.626μm、0.648μm、0.692μm及0.659μm;其中前述資料線線厚差距在0.02~0.1μm之間。然而,於本實施例之顯示面板之其他掃描線及資料線之厚度並不僅限於上述數值,只要符合前述厚度設計條件,即可達到本實施例之同時顧及開口率、減少阻抗並減少傳遞損耗的目的。
除了厚度設計外,於本實施例中,請同時參考圖2、圖4A及圖4B,不同條掃描線121,122間,且其斜面121’,122’與基板11之第一表面11’之夾角θ11,θ12係不相同;往後,「掃描線121之斜面121’與基板11之第一表面11’之夾角θ11」及「掃描線122之斜面122’與基板11之第一表面11’之夾角θ12」分別以「夾角θ11」及「夾角θ12」簡稱之。更詳細而言,於本實施例中,電性連接第一薄膜電晶體單元141之掃描線121(第一導線)之夾角θ11係不同於電性連接第二薄膜電晶體單元142之掃描線122(第二導線)之夾角θ12。較佳為,θ11及θ12之變異量係符合:|θ11-θ12|/θ11=1-60%。
此外,於本實施例中,請同時參考圖2、圖5A及圖5B,不同條資料線131,132間,且其斜面131’,132’之延伸線與基板11之第一表面11‘之夾角θ21,θ22係不相同;往後,「資料線131之斜面131’之延伸線與基板11之第一表面11’之夾角θ21」及「資料線132之斜面132’之延伸線與基板11之第一表面11’之夾角θ22」分別以「夾角θ21」及「夾角θ22」簡稱之。更詳細而言,於本實施例中,電性連接第一薄膜電晶體單元141之資料線131(第一導線)之夾角θ21係不同於電性連接第二薄膜電晶體單元143(第二導線)之資料線132之夾角θ22。較佳為,θ21及θ22間之變異量係符合:|θ21-θ22|/θ21=5-20%。
再者,於本實施例中,請同時參考圖2、圖4A、圖4B、圖5A及圖5B,資料線131(第二導線)之夾角θ21及資料線132(第四導線)之夾角θ22變異量係設計成不同於掃描線121(第一導線)之夾角θ11及掃描線122(第三導線)之夾角θ12變異量,即符合:|θ11-θ12|/θ11≠|θ21-θ22|/θ21。較佳為,資料線131(第二導線)及資料線132(第四導線)間之夾角θ21,θ22變異量係設計成小於掃描線121(第一導線)及掃描線122(第三導線)間之夾角θ11,θ12變異量,即符合:|θ11-θ12|/θ11>|θ21-θ22|/θ21。
於本實施例中,請同時參考圖2、圖4A、圖4B、圖5A及圖5B,掃描線121,122及資料線131,132等複數導線,可設計成具有相同或不同夾角。其原因在於,
雖然如前述可透過在不同導線上設計成不同厚度,但若製程上不易控制厚度時,則可透過設計成不同角度,而可達到不同阻抗值之目的。較佳為,資料線131,132之夾角θ21,θ22係設計成大於掃描線121,122之夾角θ11,θ12。其原因在於,透過將資料線131,132之斜面131’,132’設計成較掃描線121,122之斜面121’,122’陡時,避免因資料線131,132變窄且變厚來降低傳遞損耗的同時卻因夾角θ21,θ22變大而無助於降低開口率。
於本實施例所提供之顯示面板中,其中部分掃描線係設計成夾角分別為30.96°、34.99°、21.91°、42.84°、20.72°、40.76°、36.25°、47.34°及40.56°;其中前述掃描線夾角差距在1~26°之間。此外,於本實施例所提供之顯示面板中,其中部份資料線係設計成夾角分別為64.3°、69.4°及77°;其中前述資料線角差距在5~12°之間。然而,於本實施例之顯示面板之其他掃描線及資料線之夾角並不僅限於上述數值,只要符合前述夾角設計條件,即可達到本實施例之同時顧及開口率、減少阻抗並減少傳遞損耗的目的。
於本實施例中,前述之掃描線及資料線之厚度與夾角設計,可透過本技術領域已知之圖案化製成達成,如:控制蝕刻條件、或使用灰階光罩來達成。
本實施例之顯示面板之製備及結構係與實施例1相同,且薄膜電晶體基板之設計亦與實施例1相同,除了下述不同點。
其中,形成閘極1411、掃描線121、源極1414、汲極1415及資料線131之金屬複合層材料則為由基板11側向上依序層疊的Ti層及Cu層。然而,於其他實施例中,並不僅限於前述材料。
此外,於本實施例所提供之顯示面板中,其中部分掃描線係設計成厚度分別為0.465μm、0.482μm、0.454μm、0.448μm、0.465μm、0.442μm、0.431μm、0.459μm及0.482μm;其中前述掃描線線厚差距在0.01~0.05μm之間。此外,於本實施例所提供之顯示面板中,其中部分資料線係設計成厚度分別為0.478μm、0.469μm、0.496μm、0.532μm、0.514μm、0.496μm、0.487μm、0.46μm、及0.469μm;其中前述資料線線厚差距在0.01~0.07μm之間。
再者,於本實施例所提供之顯示面板中,其中部分掃描線係設計成夾角分別為34.42°、27.8°、24.83°、27.76°、19.83°、25.46°、18.25°、40.79°及27.51°;其中前述掃描線夾角差距在2~22°之間。此外,於本實施例所提供之顯示面板中,其中部分資料線係設計成夾角分別為65.56°、56.73°、60.95°、62.1°、61.26°、55.92°、60.26°、60.8°、及54.16°;其中前述資料線角差距在2~11°之間。然而,於本實施例之顯示面板之其他掃描線及資料線之夾角並不僅限於上述數值。
於前述實施例1及2中,係以一般之薄膜電晶體基板及彩色濾光片基板所組成之液晶顯示面板作為示
例;然而,其他種類之液晶顯示面板(如,整合彩色濾光片陣列的薄膜電晶體基板(color on array,COA)顯示面板)、有機發光二極體顯示面板、電漿顯示面板、或其他本技術領域已知之顯示面板,均可應用前述實施例1及2所述之薄膜電晶體基板,而可達到同時顧及開口率、減少阻抗並減少傳遞損耗的目的。
此外,本發明所提供之顯示面板,亦可應用於本技術領域已知之各種顯示裝置,如顯示器、手機、筆記型電腦、攝影機、照相機、音樂播放器、行動導航裝置、電視等。
上述實施例僅係為了方便說明而舉例而已,本發明所主張之權利範圍自應以申請專利範圍所述為準,而非僅限於上述實施例。
121,122‧‧‧掃描線
131,132‧‧‧資料線
141‧‧‧第一薄膜電晶體單元
142,143‧‧‧第二薄膜電晶體單元
15‧‧‧畫素電極
17‧‧‧儲存電極
X‧‧‧第二方向
Y‧‧‧第一方向
A1-A1’,A2-A2’,B1-B1’,B2-B2’,C-C’‧‧‧剖面線
Claims (22)
- 一種顯示面板,包括:一基板,具有一第一表面;一第一薄膜電晶體單元及一第二薄膜電晶體單元,設於該基板之該第一表面上;一第一導線,設於該基板之該第一表面上且電性連接該第一薄膜電晶體單元,且該第一導線具有一斜面;一第二導線,設於該基板之該第一表面上且電性連接該第二薄膜電晶體單元,且該第二導線具有另一斜面;以及一第三導線及一第四導線,設於該基板之該第一表面上且分別具有一斜面,其中該第一導線之該斜面或其延伸線及該第二導線之該斜面或其延伸線與該第一表面之夾角係不相同,該第一導線及該第三導線係沿一第一方向設置,該第二導線及該第四導線係沿一第二方向設置,該第一方向係與該第二方向交錯,且該第一導線之該斜面或其延伸線與該第一表面之夾角係不同於該第三導線或該第四導線之該斜面或其延伸線與該第一表面之夾角。
- 如申請專利範圍第1項所述之顯示面板,其中該第一導線係為一掃描線,且該第二導線係為一資料線。
- 如申請專利範圍第2項所述之顯示面板,其中該第二導線之該斜面或其延伸線與該第一表面之夾角係大於該第一導線之該斜面或其延伸線與該第一表面之夾角。
- 如申請專利範圍第1項所述之顯示面板,其中該第一導線及該第三導線係分別為一掃描線,且該第二導線及該第四導線係分別為一資料線。
- 如申請專利範圍第1項所述之顯示面板,其中該第二導線與該第四導線之該等斜面或其延伸線與該第一表面之夾角角度差係小於該第一導線與該第三導線之該等斜面或其延伸線與該第一表面之夾角角度差。
- 如申請專利範圍第1項所述之顯示面板,其中該第一導線及該第三導線之該斜面或其延伸線與該第一表面之夾角分別為θ 11及θ 12,且|θ 11-θ 12|/θ 11=1-60%。
- 如申請專利範圍第1項所述之顯示面板,其中該第二導線及該第四導線之該等斜面或其延伸線與該第一表面之夾角係分別為θ 21及θ 22,且|θ 21-θ 22|/θ 21=5-20%。
- 如申請專利範圍第1項所述之顯示面板,其中該第一導線及該第三導線之該等斜面或其延伸線與該第一表面之夾角係分別為θ 11及θ 12,該第二導線及該第四導線之該等斜面或其延伸線與該第一表面之夾角係分別為θ 21及θ 22,且|θ 11-θ 12|/θ 11≠|θ 21-θ 22|/θ 21。
- 如申請專利範圍第1項所述之顯示面板,其中於該第一導線之厚度係與該第二導線之厚度係不相同。
- 如申請專利範圍第2項所述之顯示面板,其中該第二導線之厚度大於該第一導線之厚度。
- 如申請專利範圍第1項所述之顯示面板,其中該第二導線與該第四導線之厚度變異量大於該第一導線與該第三導線之厚度變異量。
- 一種顯示面板,包括:一基板;一第一薄膜電晶體單元及一第二薄膜電晶體單元,設於該基板上;一第一導線,設於該基板上且電性連接該第一薄膜電晶體單元;一第二導線,設於該基板上且電性連接該第二薄膜電晶體單元;以及一第三導線及一第四導線,其中該第一導線與該第二導線之厚度係不相同,該第一導線及該第三導線係沿一第一方向設置,該第二導線及該第四導線係沿一第二方向設置,該第一方向係與該第二方向交錯,且該第一導線之厚度與該第三導線或該第四導線之厚度係不相同。
- 如申請專利範圍第12項所述之顯示面板,其中該第一導線係為一掃描線,且該第二導線係為一資料線。
- 如申請專利範圍第13項所述之顯示面板,其中該第二導線的厚度大於該第一導線的厚度。
- 如申請專利範圍第12項所述之顯示面板,其中該第一導線及該第三導線係分別為一掃描線,且該第二導線及該第四導線係分別為一資料線。
- 如申請專利範圍第12項所述之顯示面板,其中該第二導線及該第四導線之厚度變異量大於該第一導線及該第三導線之厚度變異量。
- 如申請專利範圍第12項所述之顯示面板,其中該第一導線及該第三導線之厚度係分別為M11及M12,且|M11-M12|/M11=5-20%。
- 如申請專利範圍第12項所述之顯示面板,其中該第二導線及該第四導線之厚度係分別為M21及M22,且|M21-M22|/M21=5-50%。
- 如申請專利範圍第12項所述之顯示面板,其中該第一導線及該第三導線之厚度係分別為M11及M12,該第二導線及該第四導線之厚度係分別為M21及M22,且|M11-M12|/M11≠|M21-M22|/M21。
- 如申請專利範圍第12項所述之顯示面板,其中該基板具有一第一表面,該第一導線及該第二導線分別具有一斜面,且該第一導線之該斜面或其延伸線與該第二導線之該斜面或其延伸線與該第一表面之夾角係不相同。
- 如申請專利範圍第13項所述之顯示面板,其中該基板具有一第一表面,該第一導線及該第二導線分別具有一斜面,且該第二導線之該斜面或其延伸線與該第一表面之夾角大於該第一導線之該斜面或其延伸線與該第一表面之夾角。
- 如申請專利範圍第12項所述之顯示面板,其中該基板具有一第一表面,該第二導線與該第四導線之該等斜面或其 延伸線與該第一表面之夾角角度差小於該第一導線與該第三導線之該等斜面或其延伸線與該第一表面之夾角角度差。
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW103111664A TWI528074B (zh) | 2014-03-28 | 2014-03-28 | 顯示面板 |
EP14171152.3A EP2924499A1 (en) | 2014-03-28 | 2014-06-04 | High aperture ratio display panel with adjusted thickness and profile of its scan and data lines |
CN201910110929.2A CN110068971B (zh) | 2014-03-28 | 2014-11-19 | 显示面板 |
CN201410664896.3A CN104952878B (zh) | 2014-03-28 | 2014-11-19 | 显示面板 |
US14/571,258 US9620528B2 (en) | 2014-03-28 | 2014-12-15 | Display panel |
JP2014006805U JP3196528U (ja) | 2014-03-28 | 2014-12-24 | 表示パネル |
KR1020140191851A KR20150112748A (ko) | 2014-03-28 | 2014-12-29 | 디스플레이 패널 |
US15/444,014 US10211234B2 (en) | 2014-03-28 | 2017-02-27 | Display panel |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW103111664A TWI528074B (zh) | 2014-03-28 | 2014-03-28 | 顯示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201537261A TW201537261A (zh) | 2015-10-01 |
TWI528074B true TWI528074B (zh) | 2016-04-01 |
Family
ID=50842194
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW103111664A TWI528074B (zh) | 2014-03-28 | 2014-03-28 | 顯示面板 |
Country Status (6)
Country | Link |
---|---|
US (2) | US9620528B2 (zh) |
EP (1) | EP2924499A1 (zh) |
JP (1) | JP3196528U (zh) |
KR (1) | KR20150112748A (zh) |
CN (2) | CN110068971B (zh) |
TW (1) | TWI528074B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI528074B (zh) | 2014-03-28 | 2016-04-01 | 群創光電股份有限公司 | 顯示面板 |
CN105807524B (zh) * | 2016-05-30 | 2019-04-16 | 京东方科技集团股份有限公司 | 阵列基板、显示面板及显示装置 |
CN208637462U (zh) * | 2018-08-29 | 2019-03-22 | 京东方科技集团股份有限公司 | 一种显示器件的封装结构、显示装置 |
CN111583849A (zh) * | 2020-05-19 | 2020-08-25 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5663525A (en) | 1995-03-20 | 1997-09-02 | Newman; James R. | Electrical meter box for service lateral and method of using same |
US6008874A (en) * | 1995-03-27 | 1999-12-28 | Sanyo Electric Co., Ltd. | Active matrix liquid crystal display having alignment film with inclined surface |
JPH1090702A (ja) * | 1996-09-18 | 1998-04-10 | Toshiba Corp | 液晶表示装置 |
US6208394B1 (en) * | 1997-11-27 | 2001-03-27 | Sharp Kabushiki Kaisha | LCD device and method for fabricating the same having color filters and a resinous insulating black matrix on opposite sides of a counter electrode on the same substrate |
JP4627843B2 (ja) * | 1999-07-22 | 2011-02-09 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP4724339B2 (ja) * | 1999-09-07 | 2011-07-13 | 株式会社日立製作所 | 液晶表示装置 |
US7023021B2 (en) * | 2000-02-22 | 2006-04-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method of manufacturing the same |
US6580475B2 (en) * | 2000-04-27 | 2003-06-17 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method of fabricating the same |
JP2001324725A (ja) * | 2000-05-12 | 2001-11-22 | Hitachi Ltd | 液晶表示装置およびその製造方法 |
JP3750055B2 (ja) * | 2001-02-28 | 2006-03-01 | 株式会社日立製作所 | 液晶表示装置 |
KR100404161B1 (ko) * | 2001-05-03 | 2003-11-03 | 엘지.필립스 엘시디 주식회사 | 홀로그램 확산판을 가지는 투과형 액정표시장치 |
JP2005164854A (ja) * | 2003-12-01 | 2005-06-23 | Nec Lcd Technologies Ltd | 液晶表示装置 |
JP2006293343A (ja) * | 2005-03-17 | 2006-10-26 | Hitachi Displays Ltd | 液晶表示装置及び表示装置 |
US7595506B2 (en) * | 2005-03-17 | 2009-09-29 | Hitachi Displays, Ltd. | Liquid crystal display device and display device |
JP4702067B2 (ja) * | 2006-01-16 | 2011-06-15 | セイコーエプソン株式会社 | 電気光学装置、電子機器及びプロジェクタ |
TWI381230B (zh) * | 2008-01-31 | 2013-01-01 | Hannstar Display Corp | 液晶顯示器之畫素結構 |
CN101232029B (zh) * | 2008-02-25 | 2014-02-05 | 友达光电股份有限公司 | 液晶显示面板及其半导体阵列基板 |
KR101479998B1 (ko) * | 2008-08-12 | 2015-01-09 | 삼성디스플레이 주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
KR101448000B1 (ko) * | 2008-08-26 | 2014-10-14 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 그 제조 방법 |
KR20100078433A (ko) | 2008-12-30 | 2010-07-08 | 주식회사 동부하이텍 | 사다리꼴 금속배선의 시뮬레이션을 위한 모델링 구조 |
KR101595818B1 (ko) * | 2009-08-26 | 2016-02-22 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 그 제조 방법 |
KR101628989B1 (ko) * | 2009-09-07 | 2016-06-10 | 삼성디스플레이 주식회사 | 액정 표시 장치 및 이의 제조 방법 |
TWI400540B (zh) * | 2009-09-11 | 2013-07-01 | Hannstar Display Corp | 液晶顯示面板之畫素結構 |
US8270178B2 (en) * | 2010-03-22 | 2012-09-18 | Au Optronics Corporation | Active device array substrate |
US20130020574A1 (en) | 2011-07-19 | 2013-01-24 | Panasonic Corporation | Display device and method of manufacturing the same |
KR101914168B1 (ko) * | 2011-08-10 | 2018-11-02 | 삼성디스플레이 주식회사 | 표시 기판 및 이의 제조 방법 |
CN102709241A (zh) | 2012-05-11 | 2012-10-03 | 北京京东方光电科技有限公司 | 一种薄膜晶体管阵列基板及制作方法和显示装置 |
CN103454818A (zh) * | 2012-05-30 | 2013-12-18 | 群康科技(深圳)有限公司 | 应用于面板的导电结构及其制造方法 |
TWI528074B (zh) | 2014-03-28 | 2016-04-01 | 群創光電股份有限公司 | 顯示面板 |
-
2014
- 2014-03-28 TW TW103111664A patent/TWI528074B/zh active
- 2014-06-04 EP EP14171152.3A patent/EP2924499A1/en not_active Withdrawn
- 2014-11-19 CN CN201910110929.2A patent/CN110068971B/zh active Active
- 2014-11-19 CN CN201410664896.3A patent/CN104952878B/zh active Active
- 2014-12-15 US US14/571,258 patent/US9620528B2/en active Active
- 2014-12-24 JP JP2014006805U patent/JP3196528U/ja active Active
- 2014-12-29 KR KR1020140191851A patent/KR20150112748A/ko not_active Application Discontinuation
-
2017
- 2017-02-27 US US15/444,014 patent/US10211234B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN104952878A (zh) | 2015-09-30 |
US9620528B2 (en) | 2017-04-11 |
CN110068971A (zh) | 2019-07-30 |
KR20150112748A (ko) | 2015-10-07 |
CN110068971B (zh) | 2022-09-20 |
US20150279858A1 (en) | 2015-10-01 |
US20170170201A1 (en) | 2017-06-15 |
CN104952878B (zh) | 2019-03-08 |
US10211234B2 (en) | 2019-02-19 |
TW201537261A (zh) | 2015-10-01 |
EP2924499A1 (en) | 2015-09-30 |
JP3196528U (ja) | 2015-03-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11032925B2 (en) | Flexible display panel and flexible display device | |
TW201547028A (zh) | 薄膜電晶體基板 | |
US20120319623A1 (en) | Lead line structure and display panel having the same | |
US10101622B2 (en) | Fanout wiring structure and liquid crystal display (LCD) panel using the same | |
US9766512B2 (en) | Liquid crystal display panel | |
TWI528074B (zh) | 顯示面板 | |
US10147744B2 (en) | Array substrate, method of manufacturing the same, and display device | |
TWI545381B (zh) | 顯示裝置 | |
TWI570492B (zh) | 畫素結構 | |
WO2015180302A1 (zh) | 阵列基板及其制备方法、显示装置 | |
WO2017076153A1 (zh) | 阵列基板及显示装置 | |
KR102422555B1 (ko) | 표시장치 | |
TWI522716B (zh) | 薄膜電晶體基板及顯示裝置 | |
WO2020073561A1 (zh) | 一种走线结构及液晶面板 | |
KR102454383B1 (ko) | 프린지 필드 스위칭 방식의 액정 표시장치 | |
JP6072151B2 (ja) | 表示パネル | |
TWI345090B (en) | Tft substrate and method for reducing interference between metal lines | |
TWI230829B (en) | Connection electrode and image display device | |
TW201411235A (zh) | 顯示裝置 | |
WO2023060595A1 (zh) | 阵列基板及制作方法、显示面板、显示装置 | |
WO2019033505A1 (zh) | 一种阵列基板及该阵列基板的制备方法 | |
TWI537653B (zh) | 顯示裝置 | |
US9184182B2 (en) | Array substrate and display panel | |
TWI498654B (zh) | 畫素陣列基板及顯示面板 | |
JP2013246410A (ja) | 液晶表示装置 |