SU811218A1 - Interpolator - Google Patents

Interpolator Download PDF

Info

Publication number
SU811218A1
SU811218A1 SU782672068A SU2672068A SU811218A1 SU 811218 A1 SU811218 A1 SU 811218A1 SU 782672068 A SU782672068 A SU 782672068A SU 2672068 A SU2672068 A SU 2672068A SU 811218 A1 SU811218 A1 SU 811218A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
block
inputs
elements
Prior art date
Application number
SU782672068A
Other languages
Russian (ru)
Inventor
Владимир Петрович Гриновецкий
Александр Александрович Сапронов
Original Assignee
Предприятие П/Я В-2188
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2188 filed Critical Предприятие П/Я В-2188
Priority to SU782672068A priority Critical patent/SU811218A1/en
Application granted granted Critical
Publication of SU811218A1 publication Critical patent/SU811218A1/en

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

ИНТЕРПОЛЯТОР, содержащий реверсивный счетчик, первые входы которого через блок ключей подсоединены к выходам первого регистра, и последовательно соединенные генератор импульсов, первый счетчик, блок формирователей импульсов, первый блок элементов И и первый элемент ИЛИ, выход которого соединен с вторымвходом реверсивного счетчика, отличающийс  тем, что, с целью расширени  функциональных возможностей интерпол тора, в него введены последовательно соединенные второй регистр, второй блок элементов И, второй элемент ИЛИ, второй счетчик и блок сравнени , вторые входы которого соединены с выходами реверсивного счетчика, а выход - с первым входом генератора импульсов, второй вход которого подключен к первому входу устройства, а третий вход - к вторым входам первого счетчика и первого и второго регистров и к второму входу устройства, причем вторые входы второго блока элементов И соединены с выходами блока формирователей импульсов.An interpolator containing a reversible counter, the first inputs of which are connected via a key block to the outputs of the first register and connected in series to a pulse generator, the first counter, the pulse driver unit, the first block of AND elements and the first OR element whose output is connected to the second input of the reversible counter, differing in that, in order to expand the functionality of the interpolator, a second register, a second block of AND elements, a second OR element, a second counter, and b comparison unit, the second inputs of which are connected to the outputs of the reversible counter, and the output - with the first input of the pulse generator, the second input of which is connected to the first input of the device, and the third input - to the second inputs of the first counter and the first and second registers and to the second input of the device, moreover, the second inputs of the second block of elements And are connected to the outputs of the block of pulse shapers.

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в устройствах радиосв зи, телемеханики , телеграфии, в частности в цифровом частотном детекторе дл  точного вычислени  момента модул ции.The invention relates to automation and computing and can be used in radio communication devices, telemechanics, telegraphy, in particular in a digital frequency detector to accurately calculate the modulation moment.

Известно устройство дл  интерполировани  значений функции у независимой переменной х, содержащее первый и второй регистры дл  хранени  конечных значений области значений функции и управл ющий блок дл  управлени  операци ми в последовательности циклов.A device is known for interpolating the values of a function y of an independent variable x, comprising first and second registers for storing finite values of a range of values of a function and a control unit for controlling operations in a sequence of cycles.

Наиболее близким по техническому решению  вл етс  устройство, которое осуществл ет формирование на своём выходе напр жени , линейно измен ющегос  во времени от О до некоторой заданной величины А в течение фиксированного временного интервала Т, называемого тактом, т.е. IThe closest technical solution is a device that generates at its output a voltage that varies linearly in time from 0 to some given value A during a fixed time interval T, called a clock, i.e. I

А00A00

позвол ет вычисл ть функции вида Z t , ; .allows computation of functions of the form Z t,; .

где t - текущее врем , измеренное от момента начала работы устройства.where t is the current time measured from the moment the device starts operating.

Недостатком данного устройства  вл етс  то, что оно не позвол ет вычисл ть знад чени  функций вида Z К . . „- , чтоThe disadvantage of this device is that it does not allow calculating the values of functions of the form Z K. . "- , what

/Л I D/ L i d

значительно сужает область его применени .significantly narrows its scope.

Целью изобретени   вл етс  расширение функциональных возможностей устройства путем использовани  его дл  вычислени  значени  функций вида Z -К А А+ВThe aim of the invention is to expand the functionality of the device by using it to calculate the value of the functions of the form Z-K A A + B

Цель достигаетс  тем, что в устройство, содержащее реверсивный счетчик, первыеThe goal is achieved by the fact that in the device containing the reversible counter, the first

входы которого через блок ключей подсоединены к выходам первого регистра,-и последовательно соединенные генератор импульсов, первый счетч -зк, блок формирователей импульсов, первый блок элементов 1/1 и первый элемент ИЛИ, выход которого соединен с вторым входом реверсивного счетчика, введены последовательно соединенные второй регистр, второй блок элементов V. второй элемент ИЛИ, второй счетчик и блок сравнени , вторые входы которого соединены с выходами реверсивного счетчика, а выход - с первым входом генератора импульсов, второй вход которого подключен к первому входу устройства, з вход- к вторым входам первого сметчика и первого и второго регистров и к второму входу устройства, причем вторы-а входы второго блока элементов И соедииека с выходами блока формирователей импульсов .the inputs of which are connected via a block of keys to the outputs of the first register, - and a pulse generator connected in series, the first counter -cc, the pulse driver block, the first block of 1/1 elements and the first OR element, whose output is connected to the second input of the reversing counter, are connected in series the second register, the second block of elements V. the second OR element, the second counter and the comparison block, the second inputs of which are connected to the outputs of the reversible counter, and the output to the first input of the pulse generator, the second input otorrhea connected to the first input device of the input to the second inputs of the first estimator and the first and second registers and to the second input device, the second-block and the second inputs of AND gates with outputs soediieka pulse shaping block.

Регистры предназначены дл  хранени  чисел А л В соответственно на врем  вычислени  значени  функций, представл ющих собой целые двоичные чмсла без знака. Счетчик временных интервалов предназначе -; дл  измерени  времени работы устройства от морлента его запуска до момента останова и формировани  вычислительного знрчв1.л  фу, Z. Блок ключей предназпзчён дл  управлени  моментом передачи г.ода лз регистра з реверсивный счетчик, Г,1ат11-1к йременых | интервалов, регистр, фсрМЁ/фовател импульсов, первые элеменТв И л г ервый элемент ИЛИ формируют последовательность ЯмпульсоБ с частотой, пропорциональной числу А, а periiCTp, вторые элементы И, второй элемент ИЛИ, счетчик временных интерв,алов т фop W poвaтeль импульсов формируют последозательность импульсов с частотой, пропорциональной числу Б. Р.еверсианый счетчик осуществл ет зычитание из предвармтельно занесенного в него числа /1мпульсов , поступающих на его вычитающий вход с выхода первого элемента ИЛ1/1. ВторойThe registers are intended to store the numbers A L B, respectively, for the duration of the computation of the value of the functions, which are whole binary numbers without a sign. Time counter is intended for; for measuring the time of operation of the device from the start of its startup until the moment of shutdown and the formation of a computational value Zn. Fu., Z. The key block is designed to control the time of the transfer of the city of the register of the reversible counter, G, 1111-1k time | intervals, register, fsrME / pulpers of pulses, the first elements of T and L of the first element OR form a sequence YampulsoB with a frequency proportional to the number A, and periiCTp, the second elements AND, the second element OR, a counter of time interval, alov t for W W, the pulse generator form a sequence pulses with a frequency proportional to the B.R.V. number the counter performs the reading from the number of 1pulses previously entered into it, arriving at its subtracting input from the output of the first element IL1 / 1. Second

счетчик осуществл ет суммирование импульсов , поступающих на его счетный вход с второго элемента ИЛИ, Блок сравнени  предназначен дл  сравнени  содержимогоthe counter performs the summation of pulses arriving at its counting input from the second element OR, the Comparison Unit is designed to compare the contents

счетчика выдачи сигнала на один из входов остзиова генератора в момент их равенства, В исходном положении счетчики и регистры наход тс  в нулевом состо нии, а генератор заторможен, что достигаетс  подачей сигнала установки устройства е исходное состо ние на его вход,a counter for issuing a signal to one of the entrances of the Ostzio generator at the moment of their equality; In the initial position, the counters and registers are in the zero state, and the generator is inhibited, which is achieved by applying a device installation signal to the initial state at its input,

В начале цикла работы устройства подачей соотаетствуюш.их управл ющих сигналов 8 регистры занос тс  коды чисел А и ВAt the beginning of the cycle of operation of the device by supplying the corresponding control signals 8, the registers are entered into codes of numbers A and B

соответственно, после чего в реверсивный счетчик переписываетс  код числа А из регистра . Затем запускаетсй генератор подачей управл ющего сигнала на его вход, С выхода генератора импульсы поступают наaccordingly, after which the code of the number A is rewritten into the reversible counter. Then, the generator is started by applying a control signal to its input. From the generator output, the pulses go to

счетный вход счетчика до тех пор, пока сигнал , поступающий от блока сравнени  чисел на один из входов останова генератора, не остановит его. Текущее значение числа в реверсивном счетчике (yi) мен етс  приcounting the counter until the signal from the number comparison unit to one of the generator's stop inputs stops it. The current value of the number in the up-down counter (yi) changes when

этом по закону yi А - -тт х, где х - текуа1,ееthis is according to the law yi А - -тт х, where x is flow 1, its

значение числа в первом счетч-лке, а К - его емкость. Текущее значение числа во второмthe value of the number in the first counter, and K - its capacity. The current value of the number in the second

- .,В- .,AT

счетчике (уа) мен етс  по закону у2 - -г- х,the counter (ya) is varied according to the law y2-gx,

КTO

в момент сравнени  текущих значений чмсел в реверсмвном и втором счетчиках в первом счетчике будет записано число, определ емое из уразнени at the moment of comparing the current values of the number in the reverse and second counters, the first counter will record the number determined from

АВI АABI A

х: X Z k -,-V V с:: ;г:: I,x: X Z k -, - V V с ::; g :: I,

kk

А + В A + B

т,е, предлагаемое устройство позвол ет вычмслйть значение функций вида г kt, e, the proposed device allows to calculate the value of functions of the form g k

АBUT

А + В A + B

Эффективность изобретени  заключаетс  в простоте построени  на базе предлагаемого устройства- цифровых частотных детектороз. работающих в жестких климзтмческмх услови х и имеющих малые иска кен1/   при низкой несущей частоте.The effectiveness of the invention lies in the simplicity of building on the basis of the device proposed — digital frequency detectors. working in harsh climatic conditions and having a small suit Ken1 / with a low carrier frequency.

Claims (1)

ИНТЕРПОЛЯТОР, содержащий реверсивный счетчик, первые входы которого через блок ключей подсоединены к выходам первого регистра, и последовательно соединенные генератор импульсов, первый счетчик, блок формирователей импульсов, первый блок элементов И и первый элемент ИЛИ, выход которого соединен с вторым входом реверсивного счетчика, отличающийся тем, что, с целью расширения функциональных возможностей интерполятора, в него введены последовательно соединенные второй регистр, второй блок элементов И, второй элемент ИЛИ, второй счетчик и блок сравнения, вторые входы которого соединены с выходами реверсивного счетчика, а выход - с первым входом генератора импульсов, второй вход которого подключен к первому входу устройства, а третий вход - к вторым входам первого счетчика и первого и второго регистров и к второму входу устройства, причем вторые входы второго блока элементов И соединены с выходами блока формирователей импульсов.An INTERPOLATOR, comprising a reversible counter, the first inputs of which are connected through the key block to the outputs of the first register, and series-connected pulse generator, the first counter, the pulse shaper block, the first block of AND elements and the first OR element, the output of which is connected to the second input of the reverse counter, different the fact that, in order to expand the functionality of the interpolator, a second register, a second block of AND elements, a second OR element, a second counter and a comparison unit, the second inputs of which are connected to the outputs of the reversible counter, and the output is connected to the first input of the pulse generator, the second input of which is connected to the first input of the device, and the third input to the second inputs of the first counter and the first and second registers and to the second input of the device, moreover, the second inputs of the second block of elements And are connected to the outputs of the block of pulse shapers.
SU782672068A 1978-10-11 1978-10-11 Interpolator SU811218A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782672068A SU811218A1 (en) 1978-10-11 1978-10-11 Interpolator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782672068A SU811218A1 (en) 1978-10-11 1978-10-11 Interpolator

Publications (1)

Publication Number Publication Date
SU811218A1 true SU811218A1 (en) 1981-03-07

Family

ID=20788518

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782672068A SU811218A1 (en) 1978-10-11 1978-10-11 Interpolator

Country Status (1)

Country Link
SU (1) SU811218A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Акцептованна за вка ФРГNs 2135530, кл. G 06 F 7/38, опублик. 1977,Авторское свидетельство СССР №208344, кл.а 06 F, 1965. *

Similar Documents

Publication Publication Date Title
SU811218A1 (en) Interpolator
SU871099A1 (en) Digital phase meter
SU658496A1 (en) Digital frequency-phase meter
RU1775840C (en) Frequency multiplier
SU640249A1 (en) Pulsed regulator
SU512468A1 (en) Dividing device
SU1015306A1 (en) Relative speed difference digital meter
SU1420545A1 (en) Digital phase meter
SU750480A1 (en) Device for comparing numbers with tolerances
SU767772A1 (en) Digital device for determining variance
SU767753A1 (en) Number comparator
SU1298831A1 (en) Pulse repetition frequency multiplier
SU630628A1 (en) Multiplier
SU892335A1 (en) Digital monitoring frequency meter
SU1257555A1 (en) Digital tracking phasemeter
SU597980A1 (en) Digital deviometer
RU1775854C (en) Controlled pulse recurrence frequency divider
SU681428A1 (en) Device for selecting minimum number
SU935815A2 (en) Instantaneous value digital phase-meter
SU1356189A1 (en) Digital device for measuring phase carry-over
SU742829A1 (en) Meter of transient process time of frequency stabilizing
SU1305723A1 (en) Device for determining ratio of two voltages
SU599222A1 (en) Frequency meter
SU1643954A1 (en) Device for measurement of rate of change of temperature
SU1268973A1 (en) Digital thermometer