SU1166264A1 - Frequency divider - Google Patents

Frequency divider Download PDF

Info

Publication number
SU1166264A1
SU1166264A1 SU813353229A SU3353229A SU1166264A1 SU 1166264 A1 SU1166264 A1 SU 1166264A1 SU 813353229 A SU813353229 A SU 813353229A SU 3353229 A SU3353229 A SU 3353229A SU 1166264 A1 SU1166264 A1 SU 1166264A1
Authority
SU
USSR - Soviet Union
Prior art keywords
frequency
balanced modulator
divider
frequency division
dividers
Prior art date
Application number
SU813353229A
Other languages
Russian (ru)
Inventor
Герман Степанович Губаревич
Original Assignee
Предприятие П/Я В-2431
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2431 filed Critical Предприятие П/Я В-2431
Priority to SU813353229A priority Critical patent/SU1166264A1/en
Application granted granted Critical
Publication of SU1166264A1 publication Critical patent/SU1166264A1/en

Links

Landscapes

  • Transmitters (AREA)

Abstract

ДЕЛИТЕЛЬ ЧАСТОТЫ, содержащий последовательно соединенные первый балансный модул тор, первый поло совой фильтр, первьй блок делени  частоты, второй балансный модул тор, второй полосовой фильтр и второй блок делени  частоты, выход которого подключен к другому входу первого балансного модул тора, о т л и ч а ю щ и и с   тем; что, с целью расширени  диапазона коэффициентов делени , в него введен третий блок делени  частоты, вход которого подключен к выходу второг.о блока делени  частоты, а выход соединен с другим входом второго балансного модул тора.A FREQUENCY DIVER containing the first balanced modulator, the first band filter, the first frequency division block, the second balanced modulator, the second band filter and the second frequency division block, the output of which is connected to another input of the first balanced modulator; h and y u and so; that, in order to expand the range of the division factors, a third frequency division block is inserted in it, the input of which is connected to the output of the second frequency division block, and the output is connected to another input of the second balanced modulator.

Description

Изобретение относитс  к радиотехнике , в частности к формировател м сеток когерентных частот и может быт использовано в приемной и передающей аппаратуре в качестве источника опор ных частот. Цель изобретени  - расширение диа пазона коэффициентов делени . На чертеже представлена структурна  электрическа  схема делител  час тоты. Делитель частоты содержит первьй балансньй модул тор 1, первый полосовой фильтр 2, первьй блок 3 делени  частоты, -второй балансный модул  тор 4, второй полосовой фильтр 5, второй блок 6 делени  частоты , тре тий блок 7 делени  частоты. Каждый из блоков 3-7 делени  частоты содержит цепочку делителей, состо щую из делител  8 частоты на два делител  9 частоты на три, делител  10 частоты на п ть. . . Устройство работает следующим образом. На один вход первого балансного модул тора 1 поступает .входной сигнал делимой частоты Fg . На другой вход первогобалансного модул тора 1 поступает сигнал с выхода второго блока делени  частоты. Все делители 8 частоты на два, делители 9 частоты на три, делители 10 частоты на п ть вьшолнены на автогенераторах гармони ческих колебаний, работающих в режи;ме жесткой синхронизации входными, сигналами, дл  чего автогенераторы гармонических колебаний настроены на нужные частоты. При этом Обеспечиваетс  большой диапазон захвата и синхронизации всей цепочки делителей . Цепочка делителей первого блока 3 делени  частоты осуществл ет деление частоты в П( раз, цепочка делителей второго блока 6 делени  частоты осуществл ет деление частоты в Og раз, цепочка делител  третьего блока 7 делени  частоты осзществл ет деление частоты в п раз. Так как кажда  из цепочек делителей в общем случае состоит из нескольких делителей частоты на два, делителей частоты на три и. делителей частоты на п ть, то коэффициент делени  частоты цепочек делени  п« 2т i 5 6 , где ш, TOg ) 0,1,2,3,..., показатель степени , показывающий, какое количество использовано делителей частоты на два, делителей частоты на три, делителей частоты на п ть, основани  2,3,5 - коэффициенты делени . Первый и второй балансные модул торы 1 и 4 образуют разностную (или суммарную) частоту, котора  отфильтровываетс  соответственно первым и вторым полосовыми фильтрами 2 и 5. При подаче входного сигнала F на вход первого балансного модул тора 1 вс  система самокорректирующегос  делител  частоты входит в захват, а цепочка делителей - в синхронизм. Делитель частоты осуществл ет деление частоты Fg,( в соответствии с формулами, описывающими его работу в режиме баланса частот и фаз. Дл  частоты f( с выхода первого блока 3 делени  частоты вх f Дл  частоты л с выхода второго блока 6 делени  частоты ± п, i- п,) Дл  частоты f, с выхода третьего блока 7 делени  частоты . - Дл  остальных выходов делител  частоты, а именноs с выходов делител  8 частоты на два, делител  9 частоты на три, делител  10 частоты на п ть всех цепочек делени , коэффициенты делени  выражаютс  формулами ) где Pj 2 R- -0,1.2,3,... - показатель степени , показывающий какое количество использовано простых делителей частоты на два, делителей частоты на три и делителей частоты на п ть (определ емых основани ми). Наличие в делителе частоты третьего блока делени  частоты и двух взаимно перекрьшающихс  цепей обрат 1 . 644 ной св зи, которые обеспечивают частотно-фазовую самокоррекцию и выполнение баланса частот, значительно расшир ет набор возможных коэффициентов делени , позвол ет получить многочастотную сетку когерентных частот со сложными соотношени ми частот в ней при упрощении всех блоков делени  частоты и повышении их надежности.The invention relates to radio engineering, in particular, to coherent frequency grid shapers, and can be used in receiving and transmitting equipment as a source of reference frequencies. The purpose of the invention is to expand the range of the division factors. The drawing shows a structural electrical frequency divider circuit. The frequency divider contains the first balanced modulator 1, the first band-pass filter 2, the first frequency dividing unit 3, the second balanced modulator 4, the second band-pass filter 5, the second frequency dividing unit 6, the third frequency dividing unit 7. Each of the frequency division blocks 3-7 contains a chain of dividers consisting of a divider 8 frequency into two dividers 9 frequencies into three, a divider 10 frequencies into five. . . The device works as follows. One input of the first balanced modulator 1 receives the input signal of the dividend frequency Fg. The signal from the output of the second frequency dividing unit is fed to the other input of the first balanced modulator 1. All dividers 8 are frequency by two, dividers 9 are frequency by three, dividers 10 are frequency by five are executed on harmonic oscillators, operating in a mode, tight synchronization with input signals, for which the harmonic oscillators are tuned to the desired frequencies. At the same time, a large range of capture and synchronization of the entire chain of dividers is provided. The divider chain of the first frequency division unit 3 divides the frequency by P (times, the divider chain of the second frequency division unit 6 divides the frequency by Og times, the divider chain of the third frequency division unit 7 divides the frequency by n times. Since each divider chains in general case consists of several frequency dividers by two, frequency dividers by three and frequency dividers by five, the frequency division factor of the dividing chains is n 2 2 i 5 6, where w, TOg) 0,1,2,3 , ..., an exponent showing how many used in the frequency divider by two, three frequency dividers, frequency dividers into five, 2,3,5 base - dividing ratios. The first and second balanced modulators 1 and 4 form a difference (or total) frequency, which is filtered by the first and second bandpass filters 2 and 5, respectively. When the input signal F is fed to the input of the first balanced modulator 1, the self-correcting frequency divider enters, and the chain of dividers is in synchronism. The frequency divider performs frequency division Fg (according to the formulas describing its operation in the frequency and phase balance mode. For frequency f (output from the first frequency division block 3 in f) For frequency l from the output of the second frequency division block 6 n, i - n,) For frequency f, from the output of the third frequency division block 7. - For the remaining outputs, a frequency divider, namely, from the outputs of the divider 8 frequencies into two, the divider 9 frequencies into three, the divider 10 frequencies into five of all dividing chains, the division factors are expressed by the formulas) where Pj 2 R- -0,1.2,3, ... is an indicator with of heat, showing how many simple frequency dividers are used by two, frequency dividers by three, and frequency dividers by five (defined by bases). The presence in the frequency divider of the third frequency division block and two mutually overlapping reverse circuits 1. 644 communications, which provide frequency-phase self-correction and frequency balancing, greatly expands the set of possible dividing coefficients, allows to obtain a multi-frequency coherent frequency grid with complex frequency ratios in it while simplifying all frequency dividing units and increasing their reliability.

Claims (1)

ДЕЛИТЕЛЬ ЧАСТОТЫ, содержащий последовательно соединенные пер вый балансный модулятор, первый поло· совой фильтр, первый блок деления частоты, второй балансный модулятор, второй полосовой фильтр и второй блок деления частоты, выход которого подключен к другому входу первого балансного модулятора, о т л и ч а ю щ и й.с я тем; что, с целью расширения диапазона коэффициентов деления, в него введен третий блок деления частоты, вход которого подключей к выходу второго блока деления частоты, а выход соединен с другим входом второго балансного модулятора.A frequency divider comprising serially connected first balanced modulator, first bandpass filter, first frequency division unit, second balanced modulator, second bandpass filter and second frequency division unit, the output of which is connected to another input of the first balanced modulator, excluding and y u and y i s that; that, in order to expand the range of division coefficients, a third frequency division unit is introduced into it, the input of which is connected to the output of the second frequency division unit, and the output is connected to another input of the second balanced modulator. sO >sO> 1166264 21166264 2
SU813353229A 1981-11-02 1981-11-02 Frequency divider SU1166264A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813353229A SU1166264A1 (en) 1981-11-02 1981-11-02 Frequency divider

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813353229A SU1166264A1 (en) 1981-11-02 1981-11-02 Frequency divider

Publications (1)

Publication Number Publication Date
SU1166264A1 true SU1166264A1 (en) 1985-07-07

Family

ID=20982263

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813353229A SU1166264A1 (en) 1981-11-02 1981-11-02 Frequency divider

Country Status (1)

Country Link
SU (1) SU1166264A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент US 3605023, кл. 328-25, 1971. . Авторское свидетельствр СССР 1029390, кл. Н 03 В 19/00, 02.03.81 (прототип). *

Similar Documents

Publication Publication Date Title
SU1166264A1 (en) Frequency divider
PL88654B1 (en)
US3495188A (en) Single-sideband carrier frequency system utilizing a premodulation stage for providing the base primary group
US2745962A (en) Adjustable frequency oscillator system
SU389607A1 (en) DEVICE FOR OBTAINING DISCRETE FREQUENCIES
SU1029390A1 (en) Frequency divider
SU663070A1 (en) Digital frequency synthesizer
SU1109858A1 (en) Frequency divider
SU965008A1 (en) Device for discriminating reference oscillations from m-position frequency-modulated signal
SU658708A1 (en) Frequency multiplier
SU1169176A1 (en) Frequency companding device
SU1711319A1 (en) Frequency-modulated signal shaper
SU1073877A1 (en) Frequency discriminator
SU1059673A1 (en) Frequency synthesizer
SU1062862A1 (en) Synchronizer
SU698114A1 (en) Device for phase tuning of frequency
SU542350A1 (en) Signal correction device
SU542348A1 (en) Wireless telephone receiver with controlled companding
SU773946A1 (en) Synchronizing device
SU668064A1 (en) Follow-up filter
SU813674A1 (en) Frequency multiplier
SU465716A1 (en) Electrical signal delay device
GB1195548A (en) Improvements in or relating to Arrangements for Selecting a Component of an Input Signal Applied Thereto
SU1053263A1 (en) Ssb signal former
SU636555A1 (en) Analyzer of spectrum of electric voltages