KR101332092B1 - Liquid Crystal Display Device and Driving Method thereof - Google Patents

Liquid Crystal Display Device and Driving Method thereof Download PDF

Info

Publication number
KR101332092B1
KR101332092B1 KR1020060135982A KR20060135982A KR101332092B1 KR 101332092 B1 KR101332092 B1 KR 101332092B1 KR 1020060135982 A KR1020060135982 A KR 1020060135982A KR 20060135982 A KR20060135982 A KR 20060135982A KR 101332092 B1 KR101332092 B1 KR 101332092B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
common voltage
voltage
compensation
pixel
Prior art date
Application number
KR1020060135982A
Other languages
Korean (ko)
Other versions
KR20080061096A (en
Inventor
최정미
안충환
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060135982A priority Critical patent/KR101332092B1/en
Publication of KR20080061096A publication Critical patent/KR20080061096A/en
Application granted granted Critical
Publication of KR101332092B1 publication Critical patent/KR101332092B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 액정 패널 및 사용 환경과 무관하게 양호한 화질의 화상을 표시하기에 적합한 액정 표시 장치를 제공하는 것이다.The present invention provides a liquid crystal display device suitable for displaying an image of good image quality regardless of the liquid crystal panel and the use environment.

액정 표시 장치는, 공통 전압 라인에 공통-접속된 액정 셀들을 포함하는 액정 패널; 화소 데이터를 공통 전압을 기준으로 정극성 및 부극성을 교번적으로 가지는 화소 구동 신호들로 변환하여 상기 액정 셀들에 공급하는 구동부; 상기 액정 패널 상의 상기 공통 전압 라인에 공급될 상기 공통 전압을 발생하는 공통 전압 발생부; 및 상기 공통 전압 발생부로부터 상기 공통 전압 라인에 공급될 상기 공통 전압을 상기 액정 셀에 충전된 화소 충전 전압에 응답하여 보상하는 공통 전압 보상부를 구비한다. A liquid crystal display device comprises: a liquid crystal panel comprising liquid crystal cells commonly-connected to a common voltage line; A driver which converts pixel data into pixel driving signals having alternating positive and negative polarities based on a common voltage, and supplies the converted pixel data to the liquid crystal cells; A common voltage generator configured to generate the common voltage to be supplied to the common voltage line on the liquid crystal panel; And a common voltage compensator configured to compensate the common voltage to be supplied to the common voltage line from the common voltage generator in response to a pixel charging voltage charged in the liquid crystal cell.

공통 전압, 화소 충전 전압, 잔상, 플리커, 편차, 극성, 반전. Common voltage, pixel charge voltage, afterimage, flicker, deviation, polarity, inversion.

Description

액정 표시 장치 및 그 구동 방법{Liquid Crystal Display Device and Driving Method thereof}Liquid crystal display device and driving method

도 1 은 액정 패널의 액정 셀에 충전된 화소 구동 신호를 설명하는 파형도이다.1 is a waveform diagram illustrating a pixel drive signal charged in a liquid crystal cell of a liquid crystal panel.

도 2 은 본 발명의 실시 예에 따른 액정 표시 장치의 블록도이다.2 is a block diagram of a liquid crystal display according to an exemplary embodiment of the present invention.

도 3 은 도 2에 도시된 공통 전압 보상부을 상세하게 도시하는 상세 블록도이다.FIG. 3 is a detailed block diagram illustrating in detail the common voltage compensator illustrated in FIG. 2.

도 4 는 도 3에 도시된 보상 전압 폭 검출부를 상세하게 도시하는 상세 블록도이다.4 is a detailed block diagram illustrating in detail a compensation voltage width detector illustrated in FIG. 3.

도 5 는 본 발명의 다른 실시 예에 따른 액정 표시 장치의 블록도이다.5 is a block diagram of a liquid crystal display according to another exemplary embodiment of the present invention.

도 6 는 도 5에 도시된 보상율 산출부를 상세하게 도시하는 상세 블록도이다.FIG. 6 is a detailed block diagram illustrating in detail the compensation rate calculator illustrated in FIG. 5.

≪도면의 주요부분에 대한 간단한 설명≫BRIEF DESCRIPTION OF THE DRAWINGS

10 : 액정 패널 12 : 게이트 드라이버10: liquid crystal panel 12: gate driver

14 : 데이터 드라이버 16,50 : 타이밍 컨트롤러14: data driver 16,50: timing controller

18 : 공통 전압 발생부 20 : 공통 전압 보상부18: common voltage generator 20: common voltage compensator

30 : 보상 전압 폭 검출부 32 : 가산기30: compensation voltage width detection unit 32: adder

34 : 보상 타이밍 제어부 40,42 : 제1 및 제2 절대값 적분기34: compensation timing controller 40,42: first and second absolute value integrators

44 : 차동 증폭기 46 : 샘플-홀더44: differential amplifier 46: sample-holder

50A : 공통 전압 제어기 52 : 가변형 공통 전압 발생부50A: common voltage controller 52: variable common voltage generator

54 : 보상폭 산출부 60 : 아날로그-디지털 변환기54: compensation width calculator 60: analog-to-digital converter

SW1 : 제어용 스위치SW1: Control switch

본 발명은 액정 패널 상에 화상을 표시하는 액정 표시 장치에 관한 것으로, 특히 액정 패널에 공급될 공통 전압을 발생하는 공통 전압 발생부를 가지는 액정 표시 장치 및 그 구동 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display device for displaying an image on a liquid crystal panel, and more particularly, to a liquid crystal display device having a common voltage generator for generating a common voltage to be supplied to a liquid crystal panel, and a driving method thereof.

통상의 액정 표시 장치는 비디오 데이터에 따라 액정의 광 투과율을 조절하여 비디오 데이터에 해당하는 화상을 표시한다. 이러한 액정 표시 장치는 두께를 얇게 하면서도 화면의 크기를 한계 이상으로 크게 할 수 있다. 또한, 액정 표시 장치는 슬림화 및 경량화를 가능케 한다. 이러한 관점에서, 액정 표시 장치는 음극선관(Cathode Ray Tube) 표시 장치를 대신하여 컴퓨터의 표시 장치 또는 텔레비전 수신기의 표시 장치로 사용되고 있다.An ordinary liquid crystal display device displays an image corresponding to video data by adjusting a light transmittance of a liquid crystal in accordance with video data. Such a liquid crystal display device can make the size of the screen larger than the limit while reducing the thickness. Further, the liquid crystal display device can be made slimmer and lighter. In view of this, the liquid crystal display device is used as a display device of a computer or a display device of a television receiver instead of a cathode ray tube (Cathode Ray Tube) display device.

비디오 데이터에 해당하는 화상을 표시하기 위하여, 액정 표시 장치는 액정 패널을 구동하는 구동 회로들을 구비한다. 액정 패널은 매트릭스(Matrix) 형태로 배열된 액정 셀들을 포함한다. 액정 셀들 각각은 구동 회로로부터의 화소 구동 신호에 응답한다. 이러한 액정 셀들 각각은 화소 구동 신호와 기준 전압으로 작용하는 공통 전압 간의 전위 차에 해당하는 방향으로 액정 분자들을 배향시킨다. 액정 분자들의 배향 방향에 따라 액정 셀을 통과하는 광의 량이 조절되어, 화상이 표시되게 한다.In order to display an image corresponding to video data, the liquid crystal display includes drive circuits for driving the liquid crystal panel. The liquid crystal panel includes liquid crystal cells arranged in a matrix form. Each of the liquid crystal cells responds to a pixel drive signal from the drive circuit. Each of these liquid crystal cells orientates liquid crystal molecules in a direction corresponding to a potential difference between a pixel driving signal and a common voltage serving as a reference voltage. The amount of light passing through the liquid crystal cell is adjusted in accordance with the alignment direction of the liquid crystal molecules, so that an image is displayed.

이러한 액정 디스플레이 모듈은, 액정 셀에 충방전 특성으로 인한 잔상 및 플리커 잡음의 발생을 억제하기 위하여, 액정 패널 상의 액정 셀들 각각은 도 1에 도시된 바와 같이 기준 전압을 기준으로 정극성 부극성의 전압을 프레임 주기마다 교번적으로 가지는 화소 구동 신호에 의해 구동되고 있다. 화소 구동 신호에 의하여 액정 셀에 충전되는 부극성 정극성의 화소 충전 전압은 스캔 신호( Vgs )가 인에이블 되는 기간에 인가되는 화소 구동 신호의 전압 레벨에 까지 도달한 후 스캔 신호( Vgs )가 디스에이블 되면 낮아지게 된다. 이렇게 화소 구동 신호의 공급 기간과 화소 구동 전압의 유지 기간에서의 액정 셀에 충전되는 전압에서의 차이(△ Vp )는 정극성의 화소 구동 신호에 의하여 액정 셀에 충전되는 전압의 크기(이하, "정극성 화소 전압 크기"라 함)와 부극성의 화소 구동 신 에 의하여 액정 셀에 충전되는 전압의 크기(이하, "부극성 화소 충전 전압"이라 함)이 달라지게 한다. 이러한 액정 셀( CLC ) 상에 충전되는 부극성 화소 충전 전압과 정극성 화소 충전 전압과의 차이(즉, 스윙 폭의 차이)는 액정 패널 상에 표시되는 화상이 열 화되게 하거 나 플리커와 같은 잡음이 발생되게 한다. 이러한 화소 구동 신호의 극성 변화에 따른 액정 셀 상의 화소 충전 전압의 차이를 줄이기 위하여, 액정 패널에 공급되는 공통 전압이 적절하게 설정되어야만 한다. In the liquid crystal display module, in order to suppress generation of afterimage and flicker noise due to charge and discharge characteristics of the liquid crystal cell, each of the liquid crystal cells on the liquid crystal panel has a positive polarity and a negative polarity based on a reference voltage as shown in FIG. 1. The voltage is driven by a pixel drive signal that alternately has a voltage for each frame period . The pixel voltage charged negative polarity and the positive polarity to be filled in the liquid crystal cell by the pixel drive signal is a scan signal (Vgs) is the one to the voltage level of the pixel drive signals applied to that enabled period is reached after the scan signal (Vgs) is disabled When enabled , it will be lowered. This difference (△ Vp) of the voltage charged to the liquid crystal cell in the supply period of the pixel drive signal to the pixel drive voltage maintaining period is the size of the voltage charged to the liquid crystal cell by a positive pixel-driving signal Province (hereinafter referred to as "positive Polar pixel voltage magnitude ") As the size of the voltage charged to the liquid crystal cell by the pixel drive signal of a negative polarity (hereinafter referred to as "the negative pixel voltage charged" To be different). Negative polarity charged on the liquid crystal cell CLC The difference between the pixel charging voltage and the positive pixel charging voltage (i.e., the difference in swing width) causes the image displayed on the liquid crystal panel to deteriorate or noise such as flicker occurs . In order to reduce the difference in the pixel charging voltage on the liquid crystal cell due to the polarity change of the pixel driving signal, the common voltage supplied to the liquid crystal panel should be appropriately set.

기존의 액정 표시 장치 모듈에 포함된 공통 전압 Common voltage included in existing liquid crystal display module 발생부는Generation part 제작자에 의하여 일정한 레벨의 공통 전압을 발생하게 설정된다. 반면, 액정 패널은 사이즈 및 액정 셀의 수에 따라 공통 전압 배선의 저항값이 달라진다. 또한, 액정 패널의 제조 환경 및 조건에 따라 같은 모델의 액정 패널들 사이에서도 공통 전압 배선의 저항값이 달라진다. 이에 더하여, 액정 패널 상의 공통 전압 라인의 저항값은 온도와 습도와 같은 사용 환경에 따라서도 달라질 수 있다. The manufacturer is set to generate a constant level of common voltage. On the other hand, in the liquid crystal panel, the resistance value of the common voltage wiring varies depending on the size and the number of liquid crystal cells. In addition, the resistance value of the common voltage wiring varies between liquid crystal panels of the same model according to the manufacturing environment and conditions of the liquid crystal panel. In addition, the resistance value of the common voltage line on the liquid crystal panel may vary depending on the use environment such as temperature and humidity.

이러한 이유로 인하여, 액정 패널 상의 공통 전압 라인에 공급될 공통 전압이 레벨이 모든 계조의 표시에 적합한 레벨보다 높아지거나 또는 낮아지게 된다. 이러한 공통 전압의 레벨 변동은 액정 패널의 액정 셀이 충전하는 정극성 화소 충전 전압과 부극성 화소 충전 전압과의 차이가 발생될 수밖에 없다. 이 때문에, 액정 패널에 표시되는 화상이 열화되거나 또는 플리커와 같은 잡음이 발 생될 수밖에 없다. 이 결과, 액정 표시 장치에 의하여 표시되는 화상의 화질이 떨어질 수밖에 없었다. For this reason, the common voltage to be supplied to the common voltage line on the liquid crystal panel becomes higher or lower than the level suitable for the display of all the gradations . This level variation of the common voltage is caused by the positive polarity charged by the liquid crystal cell of the liquid crystal panel. The difference between the pixel charging voltage and the negative pixel charging voltage is inevitably generated. this Therefore, this is bound to an image displayed on the liquid crystal panel deteriorates, or noise, such as flicker played back to. As a result, the image quality of the image displayed by the liquid crystal display device was inevitably deteriorated.

따라서, 본 발명의 목적은 액정 패널 및 사용 환경과 무관하게 양호한 화질의 화상을 표시하기에 적합한 액정 표시 장치 및 그 구동 방법을 제공함에 있다.Accordingly, an object of the present invention is to provide a liquid crystal display device and a driving method thereof suitable for displaying an image of good image quality irrespective of the liquid crystal panel and the use environment.

본 발명의 다른 목적은 액정 패널 및 사용 환경이 변하더라도 화상의 열화 및 플리커의 발생을 방지하기에 적합한 액정 표시 장치 및 그 구동 방법을 제공함에 있다.Another object of the present invention is to provide a liquid crystal display and a driving method thereof suitable for preventing deterioration of an image and generation of flicker even if the liquid crystal panel and the use environment are changed.

상기 목적을 달성하기 위한 본 발명의 일면에 따른 실시 예의 액정 표시 장치는, 공통 전압 라인에 공통-접속된 액정 셀들을 포함하는 액정 패널; 화소 데이터를 공통 전압을 기준으로 정극성 및 부극성을 교번적으로 가지는 화소 구동 신호들로 변환하여 상기 액정 셀들에 공급하는 구동부; 상기 액정 패널 상의 상기 공통 전압 라인에 공급될 상기 공통 전압을 발생하는 공통 전압 발생부; 및 상기 공통 전압 발생부로부터 상기 공통 전압 라인에 공급될 상기 공통 전압을 상기 액정 셀에 충전된 화소 충전 전압에 응답하여 보상하는 공통 전압 보상부를 구비한다. According to an aspect of the present invention, there is provided a liquid crystal display device including: a liquid crystal panel including liquid crystal cells commonly connected to a common voltage line; A driver which converts pixel data into pixel driving signals having alternating positive and negative polarities based on a common voltage, and supplies the converted pixel data to the liquid crystal cells; A common voltage generator configured to generate the common voltage to be supplied to the common voltage line on the liquid crystal panel; And a common voltage compensator configured to compensate the common voltage to be supplied to the common voltage line from the common voltage generator in response to a pixel charging voltage charged in the liquid crystal cell.

본 발명의 다른 일면의 실시 예에 따른 액정 표시 장치는 공통 전압 라인에 공통-접속된 액정 셀들을 포함하는 액정 패널; 화소 데이터를 공통 전압을 기준으로 정극성 및 부극성을 교번적으로 가지는 화소 구동 신호들로 변환하여 상기 액정 셀들에 공급하는 구동부; 상기 액정 패널 상의 상기 공통 전압 라인에 공급될 상기 공통 전압을 발생하는 가변형 공통 전압 발생부; 상기 액정 셀에 충전된 화소 구동 전압에 기초하여 상기 공통 전압의 보상폭을 산출하는 보상폭 산출부; 및 상기 보상폭 산출부로부터의 보상폭에 응답하여 상기 가변형 공통 전압 발생부가 상기 공통 전압의 레벨을 상기 보상폭 만큼 조절하게 하는 공통 전압 제어기를 구비한다.In another embodiment, a liquid crystal display includes: a liquid crystal panel including liquid crystal cells commonly connected to a common voltage line; A driver which converts pixel data into pixel driving signals having alternating positive and negative polarities based on a common voltage, and supplies the converted pixel data to the liquid crystal cells; A variable common voltage generator configured to generate the common voltage to be supplied to the common voltage line on the liquid crystal panel; A compensation width calculator configured to calculate a compensation width of the common voltage based on a pixel driving voltage charged in the liquid crystal cell; And a common voltage controller for causing the variable type common voltage generator to adjust the level of the common voltage by the compensation width in response to the compensation width from the compensation width calculator.

본 발명의 또 다른 일면의 실시 예에 따른 액정 표시 장치의 구동 방법은, 액정 패널 상의 통 전압 라인에 공통-접속된 액정 셀들에, 정극성 및 부극성을 교번적으로 가지는 화소 구동 신호들을 공급하는 단계; 상기 액정 패널 상의 상기 공통 전압 라인에 공통 전압을 공급하는 단계; 및 상기 공통 전압 라인에 공급되는 상기 공통 전압을 상기 액정 셀에 충전된 화소 충전 전압에 기초하여 보상하는 단계를 포함한다.A driving method of a liquid crystal display according to another exemplary embodiment of the present invention is to supply pixel driving signals having alternating positive and negative polarities to liquid crystal cells commonly connected to common voltage lines on a liquid crystal panel. step; Supplying a common voltage to the common voltage line on the liquid crystal panel; And compensating the common voltage supplied to the common voltage line based on the pixel charging voltage charged in the liquid crystal cell.

본 발명의 또 다른 일면의 실시 예에 따른 액정 표시 장치의 구동 방법은, 액정 패널 상의 통 전압 라인에 공통-접속된 액정 셀들에, 정극성 및 부극성을 교번적으로 가지는 화소 구동 신호들을 공급하는 단계; 상기 액정 패널 상의 상기 공통 전압 라인에 공통 전압을 공급하는 단계; 상기 액정 셀에 충전된 화소 충전 전압에 기초하여 상기 보상폭을 산출하는 단계; 및 상기 보상폭에 응답하는 상기 공통 전압 라인에 공급되는 상기 공통 전압의 레벨을 가변시키는 단계를 포함한다.A driving method of a liquid crystal display according to another exemplary embodiment of the present invention is to supply pixel driving signals having alternating positive and negative polarities to liquid crystal cells commonly connected to common voltage lines on a liquid crystal panel. step; Supplying a common voltage to the common voltage line on the liquid crystal panel; Calculating the compensation width based on the pixel charge voltage charged in the liquid crystal cell; And varying a level of the common voltage supplied to the common voltage line responsive to the compensation width.

상기의 구성에 의하여, 본 발명에 따른 액정 표시 장치 및 그 구동 방법에서는 액정 패널 상의 액정 셀에 충전되는 정극성 및 부극성의 화소 충전 전압들간의 편차만큼 공통 전압이 높아지거나 낮아지게끔 보상되기 때문에, 액정 셀에 충전된 화소 충전 전압의 정 및 부 극성간의 편차가 최소화 될 수 있다. 이에 따라, 액정 패널 상에 표시되는 화상이 열화되지 않음과 아울러 플리커와 같은 잡음이 발생되지 않게 된다. 이 결과, 본 발명에 따른 액정 표시 장치는 액정 패널 및 사용 환경과 무관하게 양호한 화질의 화상을 표시할 수 있다.According to the above configuration, in the liquid crystal display device and the driving method thereof according to the present invention, the common voltage is compensated to be increased or decreased by the difference between the positive and negative pixel charge voltages charged in the liquid crystal cell on the liquid crystal panel. The deviation between the positive and negative polarities of the pixel charging voltage charged in the liquid crystal cell may be minimized. Accordingly, the image displayed on the liquid crystal panel is not deteriorated and noise such as flicker is not generated. As a result, the liquid crystal display device according to the present invention can display images of good image quality regardless of the liquid crystal panel and the use environment.

상기 목적 외에 본 발명의 다른 목적들, 다른 특징들 및 다른 이점들은 첨부 한 도면과 결부된 실시 예의 상세한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects, other features, and other advantages of the present invention in addition to the above objects will become apparent from the detailed description of the embodiments associated with the accompanying drawings.

이하, 본 발명의 실시 예가 첨부된 도면들과 결부되어 상세하게 설명될 것이다. Best Mode for Carrying Out the Invention Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 2은 본 발명의 실시 예에 따른 액정 표시 장치를 개략적으로 설명하는 블록도이다. 도 2을 참조하면, 액정 표시 장치는 액정 패널(10) 상의 다수의 게이트 라인(GL1~GLn)에 접속된 게이트 드라이버(12) 및 액정 패널(10) 상의 다수의 데이터 라인(DL1~DLm)에 접속된 데이터 드라이버(14)를 구비한다. 다수의 게이트 라인(GL1~GLn) 및 다수의 데이터 라인(DL1~DLm)은 서로 교차하게끔 액정 패널(10) 상에 형성되어 다수의 화소 영역이 구분되게 한다. 다수의 화소 영역 각각에는 액정 화소가 형성된다.2 is a block diagram schematically illustrating a liquid crystal display according to an exemplary embodiment of the present invention. Referring to FIG. 2, the liquid crystal display device includes a gate driver 12 connected to a plurality of gate lines GL1 to GLn on the liquid crystal panel 10 and a plurality of data lines DL1 to DLm on the liquid crystal panel 10. The data driver 14 connected is provided. The plurality of gate lines GL1 to GLn and the plurality of data lines DL1 to DLm are formed on the liquid crystal panel 10 so as to intersect with each other to divide a plurality of pixel regions. A liquid crystal pixel is formed in each of the plurality of pixel regions.

액정 화소들 각각은 대응하는 데이터 라인(DL)과 공통 전압 라인(Vcom)사이에 직렬 접속된 박막 트랜지스터(MT) 및 액정 셀(CLC)을 구비한다. 박막 트랜지스터(MT)는 대응하는 게이트 라인(GL) 상의 스캔 신호(Vgs)에 응답하여 대응하는 데이터 라인(DL)으로부터 대응하는 액정 셀(CLC)에 공급될 화소 구동 신호를 절환한다. 대응하는 박막 트랜지스터(MT)가 턴-온(Turn-on)된 때마다(즉, 프레임 주기마다), 액정 셀(CLC)은 대응하는 데이터 라인(DL)으로부터의 화소 구동 신호를 충전한다. 또한, 액정 셀(CLC)에 충전된 화소 구동 신호(Vds)는 도 4에서와 같이 공통 전압(Vcom)을 기준으로 정극성 및 부극성의 전압을 프레임 주기마다 교대로 가진다. 액정 셀(CLC)은, 대응하는 게이트 라인(GL) 상의 도 4의 Vgs와 같은 게이트 신호에 의하여 대응하는 박막 트랜지스터(MT)가 다시 턴-온 될 때까지, 충전된 화 소 구동 신호(Vds)의 전압을 유지한다. 액정셀(CLC)에 충전된 화소 구동 신호에 의하여, 액정 셀(CLC)에 포함된 액정 분자들은 충전된 화소 구동 신호와 공통 전압 라인 상의 공통 전압(Vcom)과의 전위 차에 해당하는 방향으로 배향되어 액정 셀(CLC)을 통과하는 광의 량을 조절한다. 이와 같이, 화소 구동 신호와 공통 전압과의 전위 차에 따라 광 투과량을 조절하는 액정 셀(CLC)에 의하여, 액정 패널(10)은 화상을 표시한다.Each of the liquid crystal pixels includes a thin film transistor MT and a liquid crystal cell CLC connected in series between a corresponding data line DL and a common voltage line Vcom. The thin film transistor MT switches the pixel driving signal to be supplied to the corresponding liquid crystal cell CLC from the corresponding data line DL in response to the scan signal Vgs on the corresponding gate line GL. Each time the corresponding thin film transistor MT is turned on (ie, every frame period), the liquid crystal cell CLC charges the pixel driving signal from the corresponding data line DL. In addition, the pixel driving signals Vds charged in the liquid crystal cell CLC alternately have positive and negative voltages for each frame period based on the common voltage Vcom. The liquid crystal cell CLC is charged with the pixel driving signal Vds until the corresponding thin film transistor MT is turned on again by a gate signal such as Vgs of FIG. 4 on the corresponding gate line GL. Keep the voltage at By the pixel driving signal charged in the liquid crystal cell CLC, the liquid crystal molecules included in the liquid crystal cell CLC are aligned in a direction corresponding to a potential difference between the charged pixel driving signal and the common voltage Vcom on the common voltage line. The amount of light passing through the liquid crystal cell CLC is adjusted. In this manner, the liquid crystal panel 10 displays an image by the liquid crystal cell CLC that adjusts the light transmission amount according to the potential difference between the pixel drive signal and the common voltage.

게이트 드라이버(12)는 1 프레임 동안 다수의 게이트 라인(GL1~GLn)을 순차적으로 일정한 기간(예를 들면, 하나의 수평 동기 신호의 기간)만큼씩 인에이블(Enable) 시킨다. 이를 위하여, 게이트 드라이버(12)는 수평 동기 신호의 주기마다 순차적으로 쉬프트(Shift) 되는 인에이블 펄스를 서로 배타적으로 가지는 다수의 스캔 신호(Vgs)를 발생한다. 다수의 스캔 신호 각각에 포함된 게이트 인에이블 펄스는 도 1의 Vgs와 같이 수평 동기 신호의 기간과 동일한 폭을 가진다. 다수의 스캔 신호 각각에 포함된 인에이블 펄스는 프레임 주기마다 한번 씩 발생 된다. 이러한 다수의 스캔 신호(Vgs)를 발생하기 위하여, 게이트 드라이버(12)는 타이밍 컨트롤러(16)로부터의 게이트 제어 신호들(GCS)에 응답한다. 게이트 제어 신호들(GCS)에는 스타트 펄스(GSP) 및 게이트 클럭(GSC)에 응답한다. 게이트 스타트 펄스(GSC)는 프레임 기간의 시작 시점으로부터 하나의 수평 동기 신호의 기간에 해당하는 특정 논리(예를 들면, 하이 논리)의 펄스를 가진다. 게이트 클럭(GSC)는 수평 동기 신호와 동일한 주기를 가진다.The gate driver 12 sequentially enables a plurality of gate lines GL1 to GLn for a predetermined period (for example, a period of one horizontal synchronizing signal) during one frame. To this end, the gate driver 12 generates a plurality of scan signals Vgs having exclusively enable pulses sequentially shifted for each period of the horizontal synchronization signal. The gate enable pulse included in each of the plurality of scan signals has the same width as the period of the horizontal synchronization signal as shown in Vgs of FIG. 1. The enable pulses included in each of the plurality of scan signals are generated once per frame period. In order to generate these multiple scan signals Vgs, the gate driver 12 responds to gate control signals GCS from the timing controller 16. The gate control signals GCS respond to the start pulse GSP and the gate clock GSC. The gate start pulse GSC has a pulse of a specific logic (for example, high logic) corresponding to the period of one horizontal sync signal from the start of the frame period. The gate clock GSC has the same period as the horizontal synchronization signal.

데이터 드라이버(14)는 다수의 게이트 라인(GL1~GLn) 중 어느 하나가 인에이 블 될 때마다 데이터 라인(DL1~DLm)의 수에 해당하는 (즉, 1 게이트 라인에 배열된 화소들의 수에 해당하는) 화소 구동 신호들을 발생한다. 1 라인 분의 화소 구동 신호들 각각은 대응하는 데이터 라인(DL)을 경유하여 액정 패널(10) 상의 대응하는 화소(즉, 액정셀)에 공급된다. 게이트 라인(GL) 상에 배열된 화소들 각각은 화소 구동 신호의 전압 레벨에 해당하는 광량을 통과시킨다. 1 라인 분의 화소 구동 신호를 발생하기 위하여, 데이터 드라이버(14)는 스캔신호(Vgs)에 포함된 인에이블 펄스의 기간마다 1 라인 분의 화소 데이터(LVDs)를 순차적으로 입력한다. 데이터 드라이버(14)는, 감마 전압 세트를 이용하여, 그 순차 입력된 1 라인 분의 화소 데이터(LVDs)를 동시에 아날로그 형태의 화소 구동 신호로 변환한다. 감마 전압들은 화소 구동 신호의 계조 간의 전압 차 및 화소 구동 신호의 스윙 폭을 결정한다.The data driver 14 corresponds to the number of the data lines DL1 to DLm each time any one of the plurality of gate lines GL1 to GLn is enabled (that is, to the number of pixels arranged in one gate line). Generate pixel drive signals). Each of the pixel driving signals for one line is supplied to a corresponding pixel (ie, a liquid crystal cell) on the liquid crystal panel 10 via a corresponding data line DL. Each of the pixels arranged on the gate line GL passes an amount of light corresponding to a voltage level of the pixel driving signal. In order to generate one line of pixel driving signals, the data driver 14 sequentially inputs one line of pixel data LVDs for each period of the enable pulse included in the scan signal Vgs. The data driver 14 uses the gamma voltage set to simultaneously convert the pixel data LVDs for one line of the sequentially inputted pixel driving signals into an analog type pixel driving signal. The gamma voltages determine the voltage difference between the gradations of the pixel driving signal and the swing width of the pixel driving signal.

게이트 드라이버(12) 및 데이터 드라이버(14)는 타이밍 컨트롤러(16)에 의하여 제어된다. 타이밍 컨트롤러(16)는 도시하지 않은 외부의 비디오 데이터 소스(예를 들면, 텔레비젼 수신 모듈에 포함된 영상 복조 모듈 또는 컴퓨터 시스템에 포함된 그래픽 카드)로부터 동기 신호들(SYNC)을 입력한다. 외부의 비디오 데이터 소스에서 공급되는 동기신호들(SYNC)에는 데이터 인에이블 신호(DEN), 데이터 클럭(Dclk), 수평 동기 신호(Hsync) 및 수직 동기 신호(Vsync) 등이 포함된다. 타이밍 제어부(16)는 동기신호들(SYNC)을 이용하여 게이트 드라이버(12)가 매 프레임마다 액정 패널(10) 상의 다수의 게이트 라인(GL1~GLn)이 순차적으로 스캔되게 하는 다수의 스캔 신호(Vgs)를 발생하는데 필요한 게이트 제어 신호들(GCS)을 생성한다. 게이트 제어 신호들(GCS)에는 게이트 스타트 펄스(GSP) 및 게이트 클럭(GSC)이 포 함된다. 또한, 타이밍 컨트롤러(16)는 데이터 드라이버(12)로 하여금 게이트 라인(GL)이 인에이블 되는 주기마다 1 라인 분의 화소 데이터를 순차적으로 입력하고 그 순차 입력된 1 라인 분의 화소 데이터를 아날로그 형태의 화소 구동 신호로 변환 및 출력하게 하는데 필요한 데이터 제어 신호들(DCS)을 발생한다. 나아가, 타이밍 컨트롤러(16)는 비디오 데이터 소스로부터 프레임 단위(1장의 화상 단위)로 구분된 화소 데이터 스트림(FVDs)을 입력한다. 타이밍 컨트롤러(16)는 프레임 단위의 화소 데이터 스트림(FVDs)을 1라인 분씩 화소 데이터(LVDs)로 구분하여 데이터 드라이버(14)에 공급한다.The gate driver 12 and the data driver 14 are controlled by the timing controller 16. The timing controller 16 inputs the synchronization signals SYNC from an external video data source (for example, an image demodulation module included in a television receiving module or a graphics card included in a computer system) not shown. The synchronizing signals SYNC supplied from an external video data source include a data enable signal DEN, a data clock Dclk, a horizontal synchronizing signal Hsync and a vertical synchronizing signal Vsync. The timing controller 16 uses a plurality of scan signals (SNC) to allow the gate driver 12 to sequentially scan the plurality of gate lines GL1 to GLn on the liquid crystal panel 10 every frame. Generates gate control signals GCS necessary to generate Vgs). The gate control signals GCS include a gate start pulse GSP and a gate clock GSC. In addition, the timing controller 16 causes the data driver 12 to sequentially input pixel data of one line for each cycle in which the gate line GL is enabled, and sequentially input the pixel data of one line of the inputted analog data. It generates data control signals DCS necessary to convert and output the pixel driving signal. Further, the timing controller 16 inputs the pixel data streams FVDs divided in frame units (one image unit) from the video data source. The timing controller 16 divides the pixel data stream FVDs for each frame by one line into pixel data LVDs and supplies the data to the data driver 14.

도 2의 액정 표시 장치는, 외부 비디오 소스의 전원 장치(예를 들면, 텔레 비전 수신기 또는 컴퓨터 시스템의 전원 장치)로부터의 입력 전압(Vin)을 입력하는 공통 전압 발생부(18); 및 외부 비디오 소스의 제어 장치(예를 들면, 텔레비전 수신기 또는 컴퓨터 시스템의 중앙 처리 장치)로부터의 전원 인에이블 신호(PEN)를 입력하는 공통 전압 보상부(20)를 구비한다. 공통 전압 발생부(20)은 외부 비디오 소스의 전원 장치로부터의 입력 전압(Vin)을 이용하여 공통 전압(Vcom)을 발생한다. 이를 위하여, 공통 전압 발생부(18)는 일정한 저항값들의 비율로 입력 전압(Vin)을 분압하는 저항 분압기를 포함한다. 이 저항 분압기에 의해 분압된 전압은 공통 전압(Vcom)으로서, 공통 전압 보상부(20)를 경유하여 액정 패널(10) 상의 공통 전압 라인(Vcom)에 공급된다. 이에 더하여, 공통 전압 발생부(18)는 분압된 전압을 완충하는 완충 회로를 추가로 포함할 수도 있다.The liquid crystal display of FIG. 2 includes a common voltage generator 18 for inputting an input voltage Vin from a power supply of an external video source (for example, a power supply of a television receiver or a computer system); And a common voltage compensator 20 for inputting a power enable signal PEN from a control device of an external video source (for example, a television receiver or a central processing unit of a computer system). The common voltage generator 20 generates the common voltage Vcom by using the input voltage Vin from the power supply of the external video source. To this end, the common voltage generator 18 includes a resistor divider for dividing the input voltage Vin at a ratio of constant resistance values. The voltage divided by the resistor voltage divider is a common voltage Vcom and is supplied to the common voltage line Vcom on the liquid crystal panel 10 via the common voltage compensator 20. In addition, the common voltage generator 18 may further include a buffer circuit that buffers the divided voltage.

공통 전압 보상부(20)는 전원 인에이블 신호(PEN)에 응답하여 구동 초기의 일정한 기간 동안 공통 전압의 보상 전압 폭을 산출한다. The common voltage compensator 20 calculates a compensation voltage width of the common voltage during a predetermined period of initial driving in response to the power enable signal PEN.

보상율의 산출을 위하여, 공통 전압 보상부(20)는 전원 인에이블 신호(PEN) 및 외부 비디오 소스로부터의 동기 신호(SYNC)를 이용하여 구동 초기에 보상값 산출 기간을 설정한다. 이 보상값 산출 기간 동안, 공통 전압 보상부(20)는 액정 패널(10) 상의 액정 셀(CLC)에 충전되는 정극성 화소 충전 전압과 부극성 화소 충전 전압과의 차이를 검출한다. 이렇게 검출된 정극성 및 부극성 화소 충전 전압과의 차이를 보상 전압 폭으로 설정한다. 또한, 공통 전압 보상부(20)은 산출된 보상 전압 폭 만큼 공통 전압 발생부(18)로부터 공통 전압(Vcom)의 레벨을 높이거나 낮춘 보상된 공통 전압(Vcomc)를 액정 패널(10)의 공통 전압 라인(Vcom)에 공급한다.  To calculate the compensation rate, the common voltage compensator 20 sets the compensation value calculation period at the beginning of driving by using the power enable signal PEN and the synchronization signal SYNC from an external video source. During this compensation value calculation period, the common voltage compensator 20 detects a difference between the positive pixel charge voltage and the negative pixel charge voltage charged in the liquid crystal cell CLC on the liquid crystal panel 10. The difference between the detected positive and negative pixel charging voltages is set as the compensation voltage width. In addition, the common voltage compensator 20 shares the compensated common voltage Vcomc of the liquid crystal panel 10 by raising or lowering the level of the common voltage Vcom from the common voltage generator 18 by the calculated compensation voltage width. Supply to voltage line Vcom.

이와 같이,액정 패널(10) 상의 액정 셀에 충전되는 정극성 및 부극성의 화소 충전 전압들간의 편차만큼 공통 전압(Vcom)이 높아지거나 낮아지게끔 보상되기 때문에, 액정 셀에 충전된 화소 충전 전압의 정 및 부 극성간의 편차가 최소화 될 수 있다. 이에 따라, 액정 패널(10) 상에 표시되는 화상이 열화되지 않음과 아울러 플리커와 같은 잡음이 발생되지 않게 된다. 이 결과, 본 발명에 따른 액정 표시 장치는 액정 패널 및 사용 환경과 무관하게 양호한 화질의 화상을 표시할 수 있다.As such, since the common voltage Vcom is compensated for increasing or decreasing by the deviation between the positive and negative pixel charge voltages charged in the liquid crystal cell on the liquid crystal panel 10, the pixel charge voltage charged in the liquid crystal cell The deviation between positive and negative polarity can be minimized. Accordingly, the image displayed on the liquid crystal panel 10 is not deteriorated and noise such as flicker is not generated. As a result, the liquid crystal display device according to the present invention can display images of good image quality regardless of the liquid crystal panel and the use environment.

도 3는 도 2에 도시된 공통 전압 보상부(20)을 상세하게 도시하는 상세 블록도이다. 도 3의 공통 전압 보상부(20)는, 도 2의 공통 전압 발생부(18)로부터의 공통 전압(Vcom)을 공통적으로 입력하는 보상 전압 폭 검출부(30) 및 가산기(32)와, 외부 비디오 소스로부터의 전원 인에이블 신호(PEN) 및 동기 신호들(SYNC)를 입력하는 보상 타이밍 제어부(34)를 구비한다. 보상 전압 폭 검출부(30)에는, 도 2의 액정 패널(10) 상의 임의의 한 액정 셀(CLC) 상에 충전된 화소 충전 전압(Vds)이 입력된다. 이 화소 충전 전압(Vds)는 도 1에서와 같이 프레임 주기마다 반전된 극성을 가진다. 이는 데이터 드라이버(14)에서 공급되는 화소 구동 신호가 프레임 주기마다 반전되기 때문이다. 다시 말하여, 액정 셀(CLC)에서는 정극성 화소 충전 전압(Vds) 및 부극성 화소 충전 전압(VdS)이 프레임에 따라 교번적으로 출력된다.FIG. 3 is a detailed block diagram illustrating in detail the common voltage compensator 20 illustrated in FIG. 2. The common voltage compensator 20 of FIG. 3 includes a compensation voltage width detector 30 and an adder 32 which commonly input a common voltage Vcom from the common voltage generator 18 of FIG. 2, and an external video. And a compensation timing controller 34 for inputting the power enable signal PEN and the synchronization signals SYNC from the source. The pixel charging voltage Vds charged on any one liquid crystal cell CLC on the liquid crystal panel 10 of FIG. 2 is input to the compensation voltage width detector 30. The pixel charging voltage Vds has an inverted polarity for each frame period as shown in FIG. 1. This is because the pixel drive signal supplied from the data driver 14 is inverted every frame period. In other words, in the liquid crystal cell CLC, the positive pixel charging voltage Vds and the negative pixel charging voltage VdS are alternately output according to the frame.

보상 전압 폭 검출부(30)는 프레임 주기마다 공통 전압(Vcom)을 기준으로 액정 셀(CLC)로부터의 화소 충전 전압(Vds)를 적분하여, 정극성 화소 충전 전압 및 부극성 화소 충전 전압을 검출한다. 보상 전압 폭 검출부(30)는 검출된 정극성 및 부극성 화소 충전 전압들을 간의 차이를 검출하여 그 차 전압을 보상 전압 폭(Vcw)으로서 가산기(32)에 공급한다. 보상 전압 폭은, 정극성 화소 충전 전압이 부극성 화소 충전 전압보다 큰 경우에는 부극성의 전압 값을 가지는 반면, 정극성 화소 충전 전압이 부극성 화소 충전 전압 보다 작은 경우에는 정극성의 전압 값을 가진다. 또한, 보상 전압 폭(Vcw)은 액정 표시 장치의 기동 시점으로부터 일정한 보상 값 산출 기간(예를 들면, 10 개의 프레임 기간)에 프레임 주기마다 변경되다가 보상값 산출 기간의 이후에는 최종 값을 유지하게 된다.The compensation voltage width detector 30 integrates the pixel charge voltage Vds from the liquid crystal cell CLC on the basis of the common voltage Vcom for each frame period to detect the positive pixel charge voltage and the negative pixel charge voltage. . The compensation voltage width detector 30 detects a difference between the detected positive and negative pixel charge voltages and supplies the difference voltage to the adder 32 as the compensation voltage width Vcw. The compensation voltage width has a negative voltage value when the positive pixel charging voltage is greater than the negative pixel charging voltage, while the compensation voltage width has a positive voltage value when the positive pixel charging voltage is smaller than the negative pixel charging voltage. . In addition, the compensation voltage width Vcw is changed for each frame period in a constant compensation value calculation period (for example, 10 frame periods) from the start of the liquid crystal display, and maintains a final value after the compensation value calculation period. .

가산기(32)는 보상 전압 검출부(30)로부터 전압 보상 폭(Vcw)만큼 도 2의 공통 전압 발생부(18)로부터의 공통 전압을 높이거나 낮추고, 그 높거나 낮게 보상된 공통 전압(Vcomc)을 도 2의 액정 패널(10) 상의 공통 전압 라인(Vcom)에 공급한다. 이를 위하여, 가산기(32)는 공통 전압 발생부(18)로부터의 공통 전압(Vcom)에 전압 보상 폭(Vcw)을 가산한다.The adder 32 increases or decreases the common voltage from the common voltage generator 18 of FIG. 2 by the voltage compensation width Vcw from the compensation voltage detector 30, and increases the high or low compensated common voltage Vcomc. The common voltage line Vcom on the liquid crystal panel 10 of FIG. 2 is supplied. To this end, the adder 32 adds the voltage compensation width Vcw to the common voltage Vcom from the common voltage generator 18.

보상 타이밍 제어부(34)는 전원 인에이블 신호(PEN)의 인에이블 시점(즉, 상승 에지 또는 하강 에지)에서부터 일정한 기간(예를 들면, 10개의 프레임 기간)의 보상 값 산출 기간을 지정하는 보상 값 산출 제어 신호(CDCS)를 발생한다. 이 보상 값 산출 제어 신호(CDCS)는 전원 인에이블 신호(PEN)의 인에이블 시점으로부터 일정한 기간(즉, 10개의 프레임 기간) 특정 논리(예를 들면, 하이논리)를 유지한다. 보상 전압 폭 검출부(30)는 보상 타이밍 제어부(34)로부터의 보상 값 산출 제어 신호(CDCS)의 특정 논리 기간에 보상 전압 폭을 검출한 다음 보상 값 산출 제어 신호(CDCS)의 나머지 기저 논리 기간(예를 들면, 로우 논리 기간)에는 검출된 보상 전압 폭을 그대로 유지한다. 또한, 보상 타이밍 제어부(34)는 보상 타이밍 제어부(34)는 프레임 절환 신호(FSS)를 추가로 발생할 수 있다. 이 프레임 절환 신호(FSS)는 프레임 주기마다 반전되는 펄스를 포함한다. 이 프레임 절환 신호(FSS)에 의하여, 보상 전압 폭 검출부(30)는 액정 셀(CLC)로부터의 화소 충전 전압(Vds)을 정극성 화소 전압과 부극성 화소 전압을 식별한다. 이들 보상 값 산출 제어 신호(CDCS) 및 프레임 절환 신호(FSS)를 발생하기 위하여, 보상 타이밍 제어부(34)는 동기 신호들 중 수직 동기 신호(Vsync)를 2분주하는 분주기 및 2분주된 수직 동기 신호의 특정 에지의 수를 카운트하는 카운터를 포함할 수 있다. 이분주된 수직 동기 신호는 프레임 절환 신호(FSS)로 사용되고, 카운터의 캐리 신호는 보상 값 산출 제어 신호(CDCS)로 사용된다.The compensation timing control part 34 specifies a compensation value specifying a compensation value calculation period for a predetermined period (for example, 10 frame periods) from an enable time point (ie, rising edge or falling edge) of the power enable signal PEN. Generate a calculation control signal CDCS. The compensation value calculation control signal CDCS maintains a certain logic (e.g., high logic) for a certain period (i.e., ten frame periods) from the time of enabling the power enable signal PEN. The compensation voltage width detection unit 30 detects the compensation voltage width in a specific logic period of the compensation value calculation control signal CDCS from the compensation timing controller 34, and then performs the rest of the base logic period () of the compensation value calculation control signal CDCS. For example, in the low logic period, the detected compensation voltage width is kept as it is. In addition, the compensation timing controller 34 may further generate the frame switching signal FSS. The frame switching signal FSS includes a pulse inverted every frame period. By the frame switching signal FSS, the compensation voltage width detector 30 identifies the pixel charge voltage Vds from the liquid crystal cell CLC to identify the positive pixel voltage and the negative pixel voltage. In order to generate these compensation value calculation control signals CDCS and frame switching signal FSS, the compensation timing control section 34 divides the vertical synchronization signal Vsync into two of the synchronization signals and two divided vertical synchronizations. It may include a counter that counts the number of specific edges of the signal. The bisected vertical sync signal is used as the frame switching signal FSS, and the carry signal of the counter is used as the compensation value calculation control signal CDCS.

도 4는 도 3에 도시된 보상 전압 폭 검출부(30)를 상세하게 설명하는 상세 블록도이다. 도 4의 보상 전압 폭 검출부(30)는 제1 및 제2 절대값 적분기(40,42)와 교번적으로 연결되는 제어용 스위치(SW1); 제1 및 제2 절대값 적분기(40,42)로부터의 제1 및 제2 적분 전압을 입력하는 차동 증폭기(44); 및 차동 증폭기(44)에 의해 검출된 차이 값을 샘플링하여 홀딩하는 샘플-홀더(46)을 구비한다. 제어용 스위치(SW1)은 도 2의 액정 패널(10) 상의 액정 셀(CLC)로부터 화소 충전 전압(Vds)를 입력한다. 제어용 스위치(SW1)는 도 3의 보상 타이밍 제어부(34)로부터의 프레임 절환 신호(FSS)의 논리 상태에 따라 화소 충전 전압(Vds)를 제1 및 제2 절대값 적분기(40,42)에 교번적으로 공급한다. 제어용 스위치(SW1)에 의하여, 화소 충전 전압(Vds)는 정극성 화소 충전 전압 및 부극성 화소 충전 전압으로 분리된다. 정극성 화소 충전 전압은 제1 절대값 적분기(40)에 공급되고, 부극성 화소 충전 전압은 제2 절대값 적분기(42)에 공급된다. 다른 형태로, 제어용 스위치(SW1)가 제거될 수도 있다. 이 경우, 제1 및 제2 절대값 적분기(40,42)는 액정 패널(10) 상의 인접한 두 개의 액정 셀(CLC)로부터의 화소 충전 전압들을 각각 입력한다. 이때, 인접한 두개의 액정 셀(CLC)에서 출력되는 두개의 화소 충전 전압은 서로 다른(즉, 서로 상반된) 극성을 가진다.FIG. 4 is a detailed block diagram illustrating the compensation voltage width detector 30 shown in FIG. 3 in detail. The compensation voltage width detector 30 of FIG. 4 includes a control switch SW1 alternately connected to the first and second absolute value integrators 40 and 42; A differential amplifier 44 for inputting first and second integrated voltages from the first and second absolute value integrators 40 and 42; And a sample-holder 46 for sampling and holding the difference value detected by the differential amplifier 44. The control switch SW1 inputs the pixel charging voltage Vds from the liquid crystal cell CLC on the liquid crystal panel 10 of FIG. 2. The control switch SW1 alternates the pixel charging voltage Vds to the first and second absolute value integrators 40 and 42 according to the logic state of the frame switching signal FSS from the compensation timing controller 34 of FIG. 3. Supply by enemy. By the control switch SW1, the pixel charging voltage Vds is separated into a positive pixel charging voltage and a negative pixel charging voltage. The positive pixel charging voltage is supplied to the first absolute value integrator 40, and the negative pixel charging voltage is supplied to the second absolute value integrator 42. In another form, the control switch SW1 may be removed. In this case, the first and second absolute value integrators 40 and 42 input pixel charge voltages from two adjacent liquid crystal cells CLC on the liquid crystal panel 10, respectively. In this case, two pixel charge voltages output from two adjacent liquid crystal cells CLC have different polarities (that is, opposite to each other).

제1 절대값 적분기(40)는, 도 2의 공통 전압 발생부(18)로부터의 공통 전압(Vcom)을 기준으로 하여, 제어용 스위치(SW1)으로부터의 정극성 화소 충전 전압을 절대값 치환함과 아울러 절대값 치환된 정극성 화소 충전 전압을 적분한다. 마찬가지로, 제2 절대값 적분기(42)도, 공통 전압 발생부(18)로부터의 공통 전압(Vcom)을 기준으로 하여, 제어용 스위치(SW1)로부터의 부극성 화소 충전 전압을 절대값 치환하고, 그 절대값 치환된 부극성 화소 충전 전압을 적분한다. 이들 제1 및 제2 절대값 적분기(40,42)에 의하여 절대값 적분된 정극성 및 부극성의 화소 충전 전압들은 차동 증폭기(44)에 공급된다.The first absolute value integrator 40 replaces the absolute pixel charging voltage from the control switch SW1 with the absolute value based on the common voltage Vcom from the common voltage generator 18 of FIG. 2. In addition, the absolute pixel charge voltage substituted with the absolute value is integrated. Similarly, the second absolute value integrator 42 also absolute-substitutes the negative pixel charging voltage from the control switch SW1 on the basis of the common voltage Vcom from the common voltage generator 18. The absolute-substituted negative pixel charging voltage is integrated. The positive and negative pixel charge voltages integrated by these first and second absolute value integrators 40 and 42 are supplied to the differential amplifier 44.

차동 증폭기(44)는 제1 및 제2 절대값 적분기(40,42)로부터의 정극성 및 부극성 화소 충전 전압들에 대한 제1 및 제2 절대값 적분 전압들을 차동 증폭하여 양 적분 전압 간의 차전압을 검출한다. 차동 증폭기(44)에서 발생되는 차 전압은, 정극성의 화소 충전 전압의 절대값 적분 전압이 부극성의 화소 충전 전압의 절대값 적분 전압보다 크면 정극성의 전압 값을 가지는 반면, 정극성의 화소 충전 전압의 절대값 적분 전압이 부극성의 화소 충전 전압의 절대값 적분 전압보다 작으면 부극성의 전압 값을 가진다. 차동 증폭기(44)에서 발생된 차전압은 샘플-홀더(46)을 거처 보상 전압 폭(Vcw)으로서 도 3의 가산기(32)에 공급된다.The differential amplifier 44 differentially amplifies the first and second absolute value integral voltages for the positive and negative pixel charge voltages from the first and second absolute value integrators 40 and 42 to differentiate the difference between the two integral voltages. Detect the voltage. The difference voltage generated by the differential amplifier 44 has a positive voltage value when the absolute value integrated voltage of the positive pixel charge voltage is greater than the absolute value integrated voltage of the negative pixel charge voltage, while the positive voltage charge voltage of the positive pixel charge voltage is increased. If the absolute value integrated voltage is less than the absolute value integrated voltage of the negative pixel charging voltage, it has a negative voltage value. The difference voltage generated in the differential amplifier 44 is supplied to the adder 32 of FIG. 3 as the compensation voltage width Vcw via the sample-holder 46.

샘플-홀더(46)는 도 3의 보상 값 산출 제어 신호(CDCS)의 논리 상태에 따라 샘플링 동작과 홀드 동작을 수행한다. 상기 보상 값 산출 제어 신호(CDCS)가 특정 논리를 유지하는 기간(즉, 액정 표시 장치의 기동 시점으로부터 10 프레임의 기간)에는 차동 증폭기(44)로부터의 차전압을 샘플링한다. 반대로 상기 보상 값 산출 제어 신호(CDCS)가 기저 논리를 유지하는 나머지 기간에는 샘플된 차전압을 홀드한다. 이 샘플-홀더(46)에 의하여 샘플링 및 홀드된 차전압은 보상 전압 폭으로서 도 3의 가산기(34)에 공급된다.The sample-holder 46 performs a sampling operation and a hold operation according to the logic state of the compensation value calculation control signal CDCS of FIG. 3. The difference voltage from the differential amplifier 44 is sampled in the period in which the compensation value calculation control signal CDCS maintains a specific logic (that is, a period of 10 frames from the start of the liquid crystal display). In contrast, the sampled difference voltage is held in the remaining period during which the compensation value calculating control signal CDCS maintains the basis logic. The difference voltage sampled and held by this sample-holder 46 is supplied to the adder 34 of FIG. 3 as the compensation voltage width.

도 5는 본 발명의 다른 실시 예에 따른 액정 표시 장치를 개략적으로 설명하는 블록도이다. 도 5의 액정 표시 장치는, 타이밍 컨트롤러(50)가 공통 전압 제어 기(50A)를 구비하고 공통 전압 발생부(18) 및 공통 전압 보상부(20) 대신에 가변형 공통 전압 발생부(52) 및 보상율 산출부(54)를 구비하는 것을 제외하고는, 도 2의 액정 표시 장치와 동일한 구성을 가진다. 도 2의 구성 요소들과 동일한 기능, 작용 효과 및 구성을 가지는 도 5에서의 구성 요소들은 동일한 명칭 및 인용 부호로 인용될 것이다. 이에 더하여, 도 2의 구성 요소들과 동일한 도 5의 구성 요소들의 구성, 작용 효과 및 기능에 대한 설명은 도 2의 설명을 통하여 명백하게 드러나 있기 때문에 생략될 것이다.5 is a block diagram schematically illustrating a liquid crystal display according to another exemplary embodiment of the present invention. In the liquid crystal display of FIG. 5, the timing controller 50 includes the common voltage controller 50A and the variable type common voltage generator 52 and the common voltage generator 18 and the common voltage compensator 20. Except having the compensation rate calculating section 54, it has the same configuration as the liquid crystal display of FIG. Components in FIG. 5 that have the same functions, effects and configurations as those in FIG. 2 will be referred to by the same name and reference numerals. In addition, a description of the configuration, operation effects and functions of the components of FIG. 5 that are identical to those of FIG. 2 will be omitted since it is clearly shown through the description of FIG.

타이밍 컨트롤러(50)는, 도 2의 타이밍 컨트롤러(16)과 마찬가지로, 프레임 단위의 화소 데이터 스트림(FVDs) 및 동기 신호들(SYNC)를 외부 비디오 소스로부터 입력한다. 동기 신호들(SYNC)에 의하여, 타이밍 컨트롤러(50)는 게이트 드라이버(12)에 공급될 게이트 제어 신호들(GCS) 및 데이터 드라이버(14)에 공급될 데이터 제어 신호들(DCS)을 발생한다. 타이밍 컨트롤러(50)는 프레임 단위의 화소 데이터 스트림(FVDs)을 라인 단위의 화소 데이터 스트림들(LVDs)로 재정렬하여, 그 재정렬된 라인 단위의 화소 데이터 스트림(LVDs)를 데이터 드라이버(14)에 공급한다.The timing controller 50, like the timing controller 16 of FIG. 2, inputs the pixel data streams FVDs and the synchronization signals SYNC in units of frames from an external video source. By the synchronization signals SYNC, the timing controller 50 generates gate control signals GCS to be supplied to the gate driver 12 and data control signals DCS to be supplied to the data driver 14. The timing controller 50 rearranges the pixel data streams FVDs in a frame unit into pixel data streams LVDs in a line unit, and supplies the rearranged pixel data streams LVDs in a line unit to the data driver 14. do.

추가적으로, 타이밍 컨트롤러(50)은 외부 비디오 소스로부터의 전원 인에이블 신호(PEN)에 응답하는 공통 전압 제어기(50A)를 구비한다. 공통 전압 제어기(50A)는 외부 비디오 소스로부터의 전원 인에이블 신호(PEN)의 인에이블 시점(예를 들면, 상승 에지(Rising Edge) 또는 하강 에지(Falling Edge))로부터 일정한 기간(예를 들면, 10개의 프레임 기간)의 공통 전압 보상 기간을 설정한다. 이 공통 전압 보상 기간은 액정 표시 장치의 기동 시점으로부터 일정한 기간(즉, 10개의 프레임 기간)을 점유하는 공통 전압 초기 설정 구간에 해당한다. 이 공통 전압 보상 기간에, 공통 전압 제어기(50A)는 보상율 산출부(54)로부터의 보상 전압 폭(Vcw)만큼 가변형 공통 전압 발생부(52)에서 발생되는 공통 전압(Vcom)의 레벨을 높이거나 낮추는 공통 전압 지정 데이터를 프레임 주기마다 공급한다. 공통 전압 지정 데이터의 논리 값이 프레임 주기마다 갱신됨에 의하여, 가변형 공통 전압 발생부(52)에 출력되는 공통 전압(Vcom)이 프레임 주기마다 보상되게 된다. 상기 공통 전압 보상 기간을 제외한 나머지 전원 인에이블 신호(PEN)의 나머지 기간에, 공통 전압 제어기(50A)는 공통 전압 보상 기간의 마지막 프레임 주기에 갱신된 공통 전압 지정 데이터를 지속적으로 유지하여 가변형 공통 전압 발생부(52)에서 출력되는 공통 전압(Vcom)의 레벨을 세트한다. 이렇게 공통 전압(Vcom)을 보상하는 공통 전압 제어기(50A)는 타이밍 컨트롤러(50)에 의하여 수행되는 프로그램에 의하여 구현될 수도 있다.Additionally, timing controller 50 has a common voltage controller 50A that responds to a power enable signal PEN from an external video source. The common voltage controller 50A may have a predetermined period of time (eg, a rising edge or falling edge) from an enabling time point of the power enable signal PEN from an external video source (eg, rising edge or falling edge). The common voltage compensation period of ten frame periods is set. The common voltage compensation period corresponds to a common voltage initial setting period that occupies a predetermined period (that is, ten frame periods) from the start point of the liquid crystal display. In this common voltage compensation period, the common voltage controller 50A raises the level of the common voltage Vcom generated in the variable common voltage generator 52 by the compensation voltage width Vcw from the compensation factor calculator 54, or A lower common voltage specification data is supplied every frame period. Since the logic value of the common voltage specifying data is updated for each frame period, the common voltage Vcom output to the variable common voltage generator 52 is compensated for each frame period. In the remaining period of the remaining power enable signal PEN except the common voltage compensation period, the common voltage controller 50A continuously maintains the common voltage specifying data updated in the last frame period of the common voltage compensation period, thereby changing the variable common voltage. The level of the common voltage Vcom output from the generator 52 is set. The common voltage controller 50A compensating the common voltage Vcom may be implemented by a program executed by the timing controller 50.

가변형 공통 전압 발생부(52)는 타이밍 컨트롤러(50) 내의 공통 전압 제어기(50A)로부터의 공통 전압 지정 데이터의 논리 값에 해당하는 레벨의 공통 전압(Vcom)을 발생한다. 이 가변형 공통 전압 발생부(52)에서 발생된 공통 전압(Vcom)은 액정 패널(10) 상의 공통 전압 라인(Vcom)에 공급된다. 레벨이 변경되는 공통 전압(Vcom)을 발생하기 위하여, 가변형 공통 전압 발생부(52)는 다수의 공통 전압 데이터가 저장된 비휘발성 메모리(예를 들면, EEPOM 및 SRAM 등)와 비휘발성 메모리로부터의 공통 전압 데이터를 아날로그 형태의 공통 전압(Vcom)으로 변환 하는 디지털-아날로그 변환기를 구비한다. 비휘발성 메모리는 공통 전압 지정 데이터가 가질 수 있는 논리 값들의 수에 해당하는 레벨 값이 다른 다수의 공통 전압 데이터가 저장된다.The variable common voltage generator 52 generates a common voltage Vcom at a level corresponding to a logic value of the common voltage specifying data from the common voltage controller 50A in the timing controller 50. The common voltage Vcom generated by the variable common voltage generator 52 is supplied to the common voltage line Vcom on the liquid crystal panel 10. In order to generate the common voltage Vcom whose level is changed, the variable common voltage generator 52 may be configured to generate a common voltage from a nonvolatile memory (for example, EEPOM and SRAM) and a nonvolatile memory in which a plurality of common voltage data are stored. It has a digital-to-analog converter for converting voltage data into a common voltage (Vcom) in analog form. The nonvolatile memory stores a plurality of common voltage data having different level values corresponding to the number of logic values that the common voltage specifying data may have.

보상폭 산출부(54)는 공통 전압(Vcom)을 기준으로 액정 패널(10) 상의 액정 셀(CLC)로부터의 화소 충전 전압(Vds)를 적분하여, 정극성 화소 충전 전압 및 부극성 화소 충전 전압의 평균값을 검출한다. 보상폭 산출부(52)는 검출된 정극성 및 부극성 화소 충전 전압의 평균값들 간의 차이를 검출하여 그 차 전압을 보상 전압 폭(Vcw)으로서 공통 전압 제어기(50A)에 공급한다. 보상 전압 폭은, 정극성 화소 충전 전압이 부극성 화소 충전 전압보다 큰 경우에는 부극성의 전압 값을 가지는 반면, 정극성 화소 충전 전압이 부극성 화소 충전 전압 보다 작은 경우에는 정극성의 전압 값을 가진다.The compensation width calculation unit 54 integrates the pixel charging voltage Vds from the liquid crystal cell CLC on the liquid crystal panel 10 on the basis of the common voltage Vcom, so that the positive pixel charging voltage and the negative pixel charging voltage are integrated. The average value of is detected. The compensation width calculator 52 detects a difference between the average values of the detected positive and negative pixel charge voltages, and supplies the difference voltage to the common voltage controller 50A as the compensation voltage width Vcw. The compensation voltage width has a negative voltage value when the positive pixel charging voltage is greater than the negative pixel charging voltage, while the compensation voltage width has a positive voltage value when the positive pixel charging voltage is smaller than the negative pixel charging voltage. .

이와 같이,액정 패널(10) 상의 액정 셀에 충전되는 정극성 및 부극성의 화소 충전 전압들간의 편차만큼 공통 전압(Vcom)이 높아지거나 낮아지게끔 보상되기 때문에, 액정 셀에 충전된 화소 충전 전압의 정 및 부 극성간의 편차가 최소화 될 수 있다. 이에 따라, 액정 패널(10) 상에 표시되는 화상이 열화되지 않음과 아울러 플리커와 같은 잡음이 발생되지 않게 된다. 이 결과, 본 발명에 따른 액정 표시 장치는 액정 패널 및 사용 환경과 무관하게 양호한 화질의 화상을 표시할 수 있다.As such, since the common voltage Vcom is compensated for increasing or decreasing by the deviation between the positive and negative pixel charge voltages charged in the liquid crystal cell on the liquid crystal panel 10, the pixel charge voltage charged in the liquid crystal cell The deviation between positive and negative polarity can be minimized. Accordingly, the image displayed on the liquid crystal panel 10 is not deteriorated and noise such as flicker is not generated. As a result, the liquid crystal display device according to the present invention can display images of good image quality regardless of the liquid crystal panel and the use environment.

도 6는 도 5에 도시된 보상폭 산출부(54)를 상세하게 설명하는 상세 블록도이다. 도 6의 보상폭 산출부(54)는, 도 4의 보상 전압 폭 검출부(30)과 동일한 구성을 가진다. 도 4의 구성 요소들과 동일한 기능, 작용 효과 및 구성을 가지는 도 6에서의 구성 요소들은 동일한 명칭 및 인용 부호로 인용될 것이다. 이에 더하여, 도 4의 구성 요소들과 동일한 도 6의 구성 요소들의 구성, 작용 효과 및 기능에 대한 설명은 도 4의 설명을 통하여 명백하게 드러나 있기 때문에 생략될 것이다.FIG. 6 is a detailed block diagram illustrating the compensation width calculator 54 shown in FIG. 5 in detail. The compensation width calculator 54 of FIG. 6 has the same configuration as the compensation voltage width detector 30 of FIG. 4. Components in FIG. 6 that have the same functions, effects and configurations as those in FIG. 4 will be referred to by the same name and reference numerals. In addition, a description of the configuration, operation effects and functions of the components of FIG. 6 that are identical to those of FIG. 4 will be omitted since it is clearly shown through the description of FIG. 4.

아날로그-디지털 변환기(60)는 차동 증폭기(44)로부터의 차전압을 디지털 형태의 차전압 데이터로 변환한다. 이렇게 아날로그-디지털 변환기(60)에 의하여 변환된 차전압 데이터는 보상 전압 폭(Vcw)으로서 도 5의 타이밍 컨크롤러(50) 내의 공통 전압 제어기(50A)에 공급되어, 가변형 공통 전압 발생부(52)에서 발생되는 공통 전압(Vcom)의 레벨이 변경되게 한다.The analog-to-digital converter 60 converts the differential voltage from the differential amplifier 44 into differential voltage data in digital form. The difference voltage data converted by the analog-to-digital converter 60 is supplied to the common voltage controller 50A in the timing controller 50 of FIG. 5 as the compensation voltage width Vcw, so that the variable common voltage generator 52 To change the level of the common voltage Vcom.

이상에서 살펴본 바와 같이, 본 발명에 따른 액정 표시 장치 및 그 구동 방법에서는, 액정 패널 상의 액정 셀에 충전되는 정극성 및 부극성의 화소 충전 전압들간의 편차만큼 공통 전압이 높아지거나 낮아지게끔 보상되기 때문에, 액정 셀에 충전된 화소 충전 전압의 정 및 부 극성간의 편차가 최소화 될 수 있다. 이에 따라, 액정 패널 상에 표시되는 화상이 열화되지 않음과 아울러 플리커와 같은 잡음이 발생되지 않게 된다. 이 결과, 본 발명에 따른 액정 표시 장치는 액정 패널 및 사용 환경과 무관하게 양호한 화질의 화상을 표시할 수 있다.As described above, the liquid crystal display according to the present invention and its driving In the method, since the common voltage is compensated to be higher or lower by the deviation between the positive and negative pixel charge voltages charged in the liquid crystal cell on the liquid crystal panel, the positive and negative polarities of the pixel charge voltage charged in the liquid crystal cell are compensated. Deviation can be minimized. Accordingly, the image displayed on the liquid crystal panel is not deteriorated and noise such as flicker is not generated. As a result, the liquid crystal display device according to the present invention can display images of good image quality regardless of the liquid crystal panel and the use environment.

이상과 같이, 본 발명이 첨부된 도면에 도시된 실시 예들로 국한되게 설명되었으나, 이는 예시적인 것들에 불과하며, 본 발명이 속하는 기술 분야의 통상의 지식을 가진 자라면 본 발명의 기술적 사상 및 범위를 벗어나지 않으면서도 다양한 변형, 변경 및 균등한 타 실시 예들이 가능하다는 것을 명백하게 알 수 있을 것이다. 따라서, 보호되어야 할 본 발명의 기술적 사상 및 범위는 첨부된 특허청구의 범위에 의하여 정해져야만 할 것이다.As described above, the present invention has been limited to the embodiments shown in the accompanying drawings, which are merely exemplary, and those skilled in the art to which the present invention pertains may have the spirit and scope of the present invention. It will be apparent that various modifications, changes and equivalent other embodiments are possible without departing from the scope of the present invention. Accordingly, the technical idea and scope of the present invention to be protected must be determined by the appended claims.

Claims (16)

공통 전압 라인에 공통-접속된 액정 셀들을 포함하는 액정 패널;A liquid crystal panel comprising liquid crystal cells commonly-connected to a common voltage line; 화소 데이터를 공통 전압을 기준으로 정극성 및 부극성을 교번적으로 가지는 화소 구동 신호들로 변환하여 상기 액정 셀들에 공급하는 구동부;A driver which converts pixel data into pixel driving signals having alternating positive and negative polarities based on a common voltage, and supplies the converted pixel data to the liquid crystal cells; 상기 액정 패널 상의 상기 공통 전압 라인에 공급될 상기 공통 전압을 발생하는 공통 전압 발생부; 및A common voltage generator configured to generate the common voltage to be supplied to the common voltage line on the liquid crystal panel; And 상기 공통 전압 발생부로부터 상기 공통 전압 라인에 공급될 상기 공통 전압을 상기 액정 셀에 충전된 화소 충전 전압에 기초하여 보상하는 공통 전압 보상부를 구비하고,A common voltage compensator configured to compensate the common voltage to be supplied from the common voltage generator to the common voltage line based on a pixel charge voltage charged in the liquid crystal cell, 상기 공통 전압 보상부가The common voltage compensator 상기 액정 셀에 충전된 화소 충전 전압에 기초하여 보상 전압 폭을 검출하는 보상 전압 폭 검출부; 및A compensation voltage width detector detecting a compensation voltage width based on the pixel charge voltage charged in the liquid crystal cell; And 상기 공통 전압 발생부로부터 상기 액정 패널 상의 상기 공통 전압 라인에 공급될 공통 전압을 상기 보상 전압 폭 만큼 보상하는 가산기를 포함하고,An adder configured to compensate a common voltage to be supplied to the common voltage line on the liquid crystal panel from the common voltage generator by the compensation voltage width; 상기 보상 전압 폭 검출부가The compensation voltage width detection unit 상기 액정 셀로부터의 상기 화소 충전 전압을 적분하는 제1 및 제2 적분기;First and second integrators for integrating the pixel charging voltage from the liquid crystal cell; 상기 액정 셀로부터의 상기 화소 충전 전압이 상기 제1 및 제2 적분기에 교대로 공급되게 하는 분배기; 및A divider for causing the pixel charging voltage from the liquid crystal cell to be alternately supplied to the first and second integrators; And 상기 제1 및 제2 적분기로부터의 적분 전압들 간의 차 전압을 검출하고 그 차 전압을 상기 가산기에 공급하는 차동 증폭기를 구비하는 것을 특징으로 하는 액정 표시 장치.And a differential amplifier detecting a difference voltage between the integral voltages from the first and second integrators and supplying the difference voltage to the adder. 삭제delete 삭제delete 제 1 항에 있어서, 상기 공통 전압 보상부가The method of claim 1, wherein the common voltage compensator 상기 액정 패널의 구동을 지시하는 전원 인에이블 신호를 입력하는 입력부; 및An input unit configured to input a power enable signal instructing driving of the liquid crystal panel; And 상기 입력부로부터의 상기 전원 인에이블 신호에 응답하여, 상기 액정 패널의 구동 시점으로부터 일정한 기간에만 상기 보상 전압 폭 검출부가 검출 동작을 수행하게 제어하는 보상 타이밍 제어부를 추가로 구비하는 것을 특징으로 하는 액정 표시 장치.And a compensation timing control unit configured to control the compensation voltage width detection unit to perform a detection operation only for a predetermined period from a driving time point of the liquid crystal panel in response to the power enable signal from the input unit. Device. 제 4 항에 있어서, 상기 보상 전압 폭 검출부가The method of claim 4, wherein the compensation voltage width detection unit 상기 액정 셀로부터의 상기 화소 충전 전압을 적분하는 제1 및 제2 적분기;First and second integrators for integrating the pixel charging voltage from the liquid crystal cell; 상기 액정 셀로부터의 상기 화소 충전 전압이 상기 제1 및 제2 적분기에 교대로 공급되게 하는 분배기;A divider for causing the pixel charging voltage from the liquid crystal cell to be alternately supplied to the first and second integrators; 상기 제1 및 제2 적분기로부터의 적분 전압들 간의 차 전압을 검출하는 차동 증폭기; 및A differential amplifier detecting a difference voltage between integral voltages from said first and second integrators; And 상기 보상 타이밍 제어부의 제어하에, 상기 액정 패널의 구동 시점으로부터 일정기간에 상기 차동 증폭기로부터의 차전압을 샘플링하고 그 나머지 기간에 샘플된 차전압을 유지하는 샘플-홀더를 구비하는 것을 특징으로 하는 액정 표시 장치.And a sample holder for sampling the difference voltage from the differential amplifier for a predetermined period from the time of driving the liquid crystal panel and maintaining the sampled difference voltage in the remaining period under the control of the compensation timing controller. Display device. 제 5 항에 있어서, 6. The method of claim 5, 상기 분배기는 프레임 주기 마다 상기 화소 충전 전압이 상기 제1 및 제2 적분기 사이에서 절환되게 하는 것을 특징으로 하는 액정 표시 장치.And the divider causes the pixel charging voltage to be switched between the first and second integrators at every frame period. 공통 전압 라인에 공통-접속된 액정 셀들을 포함하는 액정 패널;A liquid crystal panel comprising liquid crystal cells commonly-connected to a common voltage line; 화소 데이터를 공통 전압을 기준으로 정극성 및 부극성을 교번적으로 가지는 화소 구동 신호들로 변환하여 상기 액정 셀들에 공급하는 구동부;A driver which converts pixel data into pixel driving signals having alternating positive and negative polarities based on a common voltage, and supplies the converted pixel data to the liquid crystal cells; 상기 액정 패널 상의 상기 공통 전압 라인에 공급될 상기 공통 전압을 발생하는 가변형 공통 전압 발생부; A variable common voltage generator configured to generate the common voltage to be supplied to the common voltage line on the liquid crystal panel; 상기 액정 셀에 충전된 화소 구동 전압에 기초하여 상기 공통 전압의 보상폭을 산출하는 보상폭 산출부; 및A compensation width calculator configured to calculate a compensation width of the common voltage based on a pixel driving voltage charged in the liquid crystal cell; And 상기 보상폭 산출부로부터의 보상폭에 응답하여 상기 가변형 공통 전압 발생부가 상기 공통 전압의 레벨을 상기 보상폭 만큼 조절하게 하는 공통 전압 제어기를 구비하고,A common voltage controller for causing the variable type common voltage generator to adjust the level of the common voltage by the compensation width in response to the compensation width from the compensation width calculator; 상기 보상 폭 산출부가The compensation width calculation unit 상기 액정 패널 상의 화소로부터의 상기 화소 충전 전압을 적분하는 제1 및 제2 적분기;First and second integrators for integrating the pixel charging voltages from the pixels on the liquid crystal panel; 상기 액정 패널 상의 화소로부터의 상기 화소 충전 전압이 상기 제1 및 제2 적분기에 교대로 공급되게 하는 분배기; 및A divider for causing the pixel charging voltage from the pixel on the liquid crystal panel to be alternately supplied to the first and second integrators; And 상기 제1 및 제2 적분기로부터의 적분 전압들 간의 차 전압을 검출하고 그 차 전압을 상기 공통 전압 제어기에 공급하는 차동 증폭기를 구비하는 것을 특징으로 하는 액정 표시 장치.And a differential amplifier detecting a difference voltage between the integral voltages from the first and second integrators and supplying the difference voltage to the common voltage controller. 삭제delete 제 7 항에 있어서, The method of claim 7, wherein 상기 액정 패널의 구동을 지시하는 전원 인에이블 신호를 입력하는 입력부를 추가로 구비하고,And an input unit for inputting a power enable signal instructing driving of the liquid crystal panel, 상기 공통 전압 제어기가, 상기 입력부로부터의 상기 전원 인에이블 신호에 응답하여, 상기 액정 패널의 구동 시점으로부터 일정한 기간에 상기 가변형 공통 전압 발생기에서 출력되는 공통 전압이 조절되게 제어하는 것을 특징으로 하는 액정 표시 장치.And the common voltage controller controls the common voltage output from the variable type common voltage generator to be regulated at a predetermined period from a driving time point of the liquid crystal panel in response to the power enable signal from the input unit. Device. 제 9 항에 있어서, The method of claim 9, 상기 분배기는 프레임 주기 마다 상기 화소 충전 전압이 상기 제1 및 제2 적분기 사이에서 절환되게 하는 것을 특징으로 하는 액정 표시 장치.And the divider causes the pixel charging voltage to be switched between the first and second integrators at every frame period. 제 10 항에 있어서,11. The method of claim 10, 상기 제1 및 제2 적분기는 상기 가변형 공통 전압 발생기로부터의 상기 공통 전압을 기준으로 상기 화소 충전 전압에 대하여 절대값-치환 및 적분을 수행하는 절대값 적분기를 구비하는 것을 특징으로 하는 액정 표시 장치.And the first and second integrators include an absolute value integrator that performs absolute value-substitution and integration on the pixel charging voltage based on the common voltage from the variable type common voltage generator. 액정 패널 상의 통 전압 라인에 공통-접속된 액정 셀들에, 정극성 및 부극성을 교번적으로 가지는 화소 구동 신호들을 공급하는 단계;Supplying pixel driving signals having alternating positive and negative polarities to liquid crystal cells commonly-connected to a common voltage line on the liquid crystal panel; 상기 액정 패널 상의 상기 공통 전압 라인에 공통 전압을 공급하는 단계;Supplying a common voltage to the common voltage line on the liquid crystal panel; 상기 공통 전압 라인에 공급되는 상기 공통 전압을 상기 액정 셀에 충전된 화소 충전 전압에 기초하여 보상하는 단계를 포함하고,Compensating the common voltage supplied to the common voltage line based on a pixel charging voltage charged in the liquid crystal cell, 상기 보상 단계가The compensation step 상기 액정 셀에 충전된 화소 충전 전압에 기초하여 보상 전압 폭을 검출하는 단계; 및Detecting a compensation voltage width based on a pixel charge voltage charged in the liquid crystal cell; And 상기 공통 전압 라인에 공급될 상기 공통 전압을 상기 보상 전압 폭 만큼 보상하는 단계를 포함하고,Compensating the common voltage to be supplied to the common voltage line by the compensation voltage width; 상기 보상 단계가The compensation step 상기 액정 패널의 구동 시점으로부터 일정한 기간에만 상기 보상 전압 폭을 검출하는 단계가 수행되게 제어하는 단계를 추가로 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 방법.And controlling the step of detecting the compensation voltage width to be performed only for a predetermined period from the driving time point of the liquid crystal panel. 삭제delete 삭제delete 액정 패널 상의 공통 전압 라인에 공통-접속된 액정 셀들에, 정극성 및 부극성을 교번적으로 가지는 화소 구동 신호들을 공급하는 단계;Supplying pixel driving signals having alternating positive and negative polarities to liquid crystal cells commonly-connected to a common voltage line on the liquid crystal panel; 상기 액정 패널 상의 상기 공통 전압 라인에 공통 전압을 공급하는 단계;Supplying a common voltage to the common voltage line on the liquid crystal panel; 상기 액정 셀에 충전된 화소 충전 전압에 기초하여 보상폭을 산출하는 단계; 및Calculating a compensation width based on the pixel charge voltage charged in the liquid crystal cell; And 상기 보상폭에 응답하는 상기 공통 전압 라인에 공급되는 상기 공통 전압의 레벨을 가변시키는 단계를 포함하고,Varying the level of the common voltage supplied to the common voltage line responsive to the compensation width; 상기 레벨 가변 단계가The level variable step 상기 액정 패널의 구동 시점으로부터 일정한 기간에만 상기 공통 전압의 레벨을 가변시키는 것을 특징으로 하는 액정 표시 장치의 구동 방법.And varying the level of the common voltage only for a predetermined period from the driving time of the liquid crystal panel. 삭제delete
KR1020060135982A 2006-12-28 2006-12-28 Liquid Crystal Display Device and Driving Method thereof KR101332092B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060135982A KR101332092B1 (en) 2006-12-28 2006-12-28 Liquid Crystal Display Device and Driving Method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060135982A KR101332092B1 (en) 2006-12-28 2006-12-28 Liquid Crystal Display Device and Driving Method thereof

Publications (2)

Publication Number Publication Date
KR20080061096A KR20080061096A (en) 2008-07-02
KR101332092B1 true KR101332092B1 (en) 2013-11-26

Family

ID=39813529

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060135982A KR101332092B1 (en) 2006-12-28 2006-12-28 Liquid Crystal Display Device and Driving Method thereof

Country Status (1)

Country Link
KR (1) KR101332092B1 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010113274A (en) * 2008-11-10 2010-05-20 Seiko Epson Corp Video voltage supply circuit, electro-optical device and electronic equipment
KR20160000932A (en) * 2014-06-25 2016-01-06 삼성디스플레이 주식회사 Display device and driving method for the same
KR102247727B1 (en) * 2014-10-22 2021-04-30 엘지디스플레이 주식회사 Common voltage generating unit and liquid crystal display device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100213971B1 (en) 1996-09-13 1999-08-02 구자홍 Common voltage compensation circute for liquid crystal device
KR20020057037A (en) * 2000-12-30 2002-07-11 주식회사 현대 디스플레이 테크놀로지 Device for generating common voltage
KR20060016211A (en) * 2004-08-17 2006-02-22 삼성전자주식회사 Liquid crystal display

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100213971B1 (en) 1996-09-13 1999-08-02 구자홍 Common voltage compensation circute for liquid crystal device
KR20020057037A (en) * 2000-12-30 2002-07-11 주식회사 현대 디스플레이 테크놀로지 Device for generating common voltage
KR20060016211A (en) * 2004-08-17 2006-02-22 삼성전자주식회사 Liquid crystal display

Also Published As

Publication number Publication date
KR20080061096A (en) 2008-07-02

Similar Documents

Publication Publication Date Title
KR102060627B1 (en) Display device and driving method thereof
KR101318005B1 (en) Liquid Crystal Display Device with a Function of Modulating Gate Scanning Signals according to Panel
US20100134473A1 (en) Liquid crystal display device
KR101362028B1 (en) Liquid crystal display device and method driving of the same
KR20160081424A (en) Display Device and Driving Method for the Same
KR20070059337A (en) Lcd and drive method thereof
KR101356164B1 (en) Liquid crystal display device including over driving circuit
KR20090066528A (en) Driving apparatus for liquid crystal display device and method for driving the same
KR101332092B1 (en) Liquid Crystal Display Device and Driving Method thereof
KR102278743B1 (en) Liquid Crystal Display and Driving Method thereof
KR101399237B1 (en) Liquid crystal display device and method driving of the same
KR20080062774A (en) Liquid crystal display device and driving method thereof
KR101386569B1 (en) Apparatus and method for improving response speed of liquid crystal display
KR101363652B1 (en) LCD and overdrive method thereof
KR20090063689A (en) Driving apparatus for liquid crystal display device and method for driving the same
KR101277875B1 (en) Liquid Crystal Display Device Responsive to Position of User and Driving Method thereof
KR101550918B1 (en) Liquid crystal display device
KR20160078770A (en) Liquid Crystal Display
KR20160094513A (en) Display Panel for Display Device
KR100604272B1 (en) Liquid crystal display apparatus and method for driving the same
KR101992880B1 (en) Liquid crystal display device
KR101616241B1 (en) Apparatus and method for driving of liquid crystal display device
KR101365910B1 (en) Liquid crystal display device and method driving of the same
KR101328831B1 (en) Liquid crystal display device and method driving of the same
KR101550919B1 (en) Liquid crystal display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161012

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20171016

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181015

Year of fee payment: 6