JPS6364447A - 信号受信器 - Google Patents
信号受信器Info
- Publication number
- JPS6364447A JPS6364447A JP20901386A JP20901386A JPS6364447A JP S6364447 A JPS6364447 A JP S6364447A JP 20901386 A JP20901386 A JP 20901386A JP 20901386 A JP20901386 A JP 20901386A JP S6364447 A JPS6364447 A JP S6364447A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- analog
- limiter
- degree
- code
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000010354 integration Effects 0.000 abstract 2
- 238000009825 accumulation Methods 0.000 abstract 1
- 238000006243 chemical reaction Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 101710096660 Probable acetoacetate decarboxylase 2 Proteins 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 238000013139 quantization Methods 0.000 description 2
- 241000894006 Bacteria Species 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 230000001186 cumulative effect Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
Landscapes
- Analogue/Digital Conversion (AREA)
- Dc Digital Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は最を度受信器、特にディジタル信号処理技術を
適用した相関器を具備している最を度受信器に関する。
適用した相関器を具備している最を度受信器に関する。
データ通信などで送信側から離散的な情報を示す信号を
、雑音が有る伝送路を経由して受信する際に、受信時の
誤り確率を最小化するため最を度受信器を使用すること
がある。この棟の最を度受信器では、回路の集積化や信
号処理時間の短縮を図るために、相関器やt度比較判定
部はディジタル形式の回路を使用している。従って、受
イ1イ信号がアナログ形式である場合には、量子化ステ
ップが均等なアナログ−ディジタル変換器により、受信
信号のレベルを量子化し符号化してディジタル信号に変
換した上で、相関器に導いている。
、雑音が有る伝送路を経由して受信する際に、受信時の
誤り確率を最小化するため最を度受信器を使用すること
がある。この棟の最を度受信器では、回路の集積化や信
号処理時間の短縮を図るために、相関器やt度比較判定
部はディジタル形式の回路を使用している。従って、受
イ1イ信号がアナログ形式である場合には、量子化ステ
ップが均等なアナログ−ディジタル変換器により、受信
信号のレベルを量子化し符号化してディジタル信号に変
換した上で、相関器に導いている。
上述したような受信入力端にアナログ−ディジタル変換
器を設けた従来の最を度受信器では、回路規模の小形化
を図るべくアナログ−ディジタル変換器の出力ビツト数
を少く設定すると、を度の算出結果の精度が量子化ノイ
ズの増大により低下するので受信誤り確率が増大L7、
逆に誤ゆ確率の減小を図るべくビット数を多くすると、
回路規模が大形化して価格も上昇するという問題点があ
る。
器を設けた従来の最を度受信器では、回路規模の小形化
を図るべくアナログ−ディジタル変換器の出力ビツト数
を少く設定すると、を度の算出結果の精度が量子化ノイ
ズの増大により低下するので受信誤り確率が増大L7、
逆に誤ゆ確率の減小を図るべくビット数を多くすると、
回路規模が大形化して価格も上昇するという問題点があ
る。
特に、伝送路の長短により受信信号レベルが大きく変る
ため広範囲のダイナミックレンジを要請される場合に、
この問題点は顯著である。
ため広範囲のダイナミックレンジを要請される場合に、
この問題点は顯著である。
本発明の目的は、上述の問題点を解決し従来の受信器の
場合はどの受信誤り確率の増大を伴わずに受信信号変換
後のビット数を低減し得る最を度受信器を提供すること
にある。
場合はどの受信誤り確率の増大を伴わずに受信信号変換
後のビット数を低減し得る最を度受信器を提供すること
にある。
本発明の受信器は、複数種の振幅パターンから成る時系
列を含んでいるアナログ受信信号をディジタル信号に変
換するアナログ−ディジタル変換器と、該アナログ−デ
ィジタル変換器から与えられる信号に対し前記振幅パタ
ーン毎のt度を算出して最大を度の振幅パターンを示す
信号を出力する最を判定部とを有する最を度受信器にお
いて、倍信号を受信しその振幅変化を制限してflll
Ml:アナログ−ディジタル変換器に送るリミッタを
備えている。
列を含んでいるアナログ受信信号をディジタル信号に変
換するアナログ−ディジタル変換器と、該アナログ−デ
ィジタル変換器から与えられる信号に対し前記振幅パタ
ーン毎のt度を算出して最大を度の振幅パターンを示す
信号を出力する最を判定部とを有する最を度受信器にお
いて、倍信号を受信しその振幅変化を制限してflll
Ml:アナログ−ディジタル変換器に送るリミッタを
備えている。
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例を示すブロック図であり、第
2図はその動作をト況明するための特性図である。
2図はその動作をト況明するための特性図である。
第1図において、乗算器3−1ないし3−nlならびに
積分器4−1ないし4−11から成る相関回路群と、比
較判定回路5とは、ディジタル形式で構成されている。
積分器4−1ないし4−11から成る相関回路群と、比
較判定回路5とは、ディジタル形式で構成されている。
本実施例では、アナログ形式の受信信号は、リミッタ1
を通ったあとアナログ−ディジタル変換器(Al)C)
2でディジタル信号に変換される。第2図は、リミッタ
1の入出力レベル特性を例示する。本実施例のリミッタ
lは、ソフトリミッタであり、入力レベルの下限−vr
!lから上限+Vmまでの範囲内の受信信号が入力した
時に、その出力レベルは入力レベル範囲よりも狭い範囲
すなわち下限−Vmから上限十vmマでの範囲内に制限
される。
を通ったあとアナログ−ディジタル変換器(Al)C)
2でディジタル信号に変換される。第2図は、リミッタ
1の入出力レベル特性を例示する。本実施例のリミッタ
lは、ソフトリミッタであり、入力レベルの下限−vr
!lから上限+Vmまでの範囲内の受信信号が入力した
時に、その出力レベルは入力レベル範囲よりも狭い範囲
すなわち下限−Vmから上限十vmマでの範囲内に制限
される。
リミ、り1を通って上述のごとくレベル圧縮された受信
信号は、ADC2でディジタル信号に変換されて、乗算
器3−1ないし3− nにそれぞれ送られる。自然数n
は、送信側で送信する符号種類の個数であり、乗算器3
−1ないし3− n Kはそれぞれ、このn個の符号に
対応する送信信号の各振幅パターンを示す重み付は信号
W、ないしwHを与えである。乗算器3−1ないし3−
nはそれぞれ、重み付は信号WlないしWnと、AD
C2から送られてくる受信信号との乗算を行ない、各乗
算結果を積分器4−1ないし4− nに与える。積分器
4−1ないし4− nはそれぞれ、符号周期の区切ね毎
に、最初に所定の初期値にリセ、トシたあと、乗算器3
−1ないし3− nでの乗算結果を順次に累加算し、こ
の累加算結果を比較判定回路5へ送る。比較判定回路5
は、符号周期の区切り毎に、積分器4−1ないし4−
nの各最終累加算結果すなわち各符号のt度を相互に比
較して、最大を度の符号を示すデータ信号を発生し出力
信号−5・「 として送出する。
信号は、ADC2でディジタル信号に変換されて、乗算
器3−1ないし3− nにそれぞれ送られる。自然数n
は、送信側で送信する符号種類の個数であり、乗算器3
−1ないし3− n Kはそれぞれ、このn個の符号に
対応する送信信号の各振幅パターンを示す重み付は信号
W、ないしwHを与えである。乗算器3−1ないし3−
nはそれぞれ、重み付は信号WlないしWnと、AD
C2から送られてくる受信信号との乗算を行ない、各乗
算結果を積分器4−1ないし4− nに与える。積分器
4−1ないし4− nはそれぞれ、符号周期の区切ね毎
に、最初に所定の初期値にリセ、トシたあと、乗算器3
−1ないし3− nでの乗算結果を順次に累加算し、こ
の累加算結果を比較判定回路5へ送る。比較判定回路5
は、符号周期の区切り毎に、積分器4−1ないし4−
nの各最終累加算結果すなわち各符号のt度を相互に比
較して、最大を度の符号を示すデータ信号を発生し出力
信号−5・「 として送出する。
本実施例は、受信入力端にAI)C2のみを設けた従来
の受信器に対し、更にリミ、り1を付加して設けた構成
を有する。リミッタ1を設けることにより、前述のごと
く受信信号のレベル範囲を圧縮してAI)C2へ与えて
いる。しかもそのレベル圧縮率は、信号対雑音(S/N
)比が低くなりがちな低入力レベル範囲では小さく、S
/N比が高い高入力レベル範囲では大きくなるよう、リ
ミッタ1の入出力レベル特性を設定しである。この結果
、受信信号をAi)C2に直接与えている従来の受信器
と比較すると、相関回路で得られるt度の精度を同程度
にするのに要するAI)02の出力ビツト数は、本実施
例の方が少くて済む。更にこのADC2のビット数低減
に伴って、乗算器3−1ないし3− nの各入力ビツト
数も減り、従来受信器の場合#1どの受信誤り確率の増
大を伴うこと無く、回路規模の小形化、価格の低減を達
成することができる。
の受信器に対し、更にリミ、り1を付加して設けた構成
を有する。リミッタ1を設けることにより、前述のごと
く受信信号のレベル範囲を圧縮してAI)C2へ与えて
いる。しかもそのレベル圧縮率は、信号対雑音(S/N
)比が低くなりがちな低入力レベル範囲では小さく、S
/N比が高い高入力レベル範囲では大きくなるよう、リ
ミッタ1の入出力レベル特性を設定しである。この結果
、受信信号をAi)C2に直接与えている従来の受信器
と比較すると、相関回路で得られるt度の精度を同程度
にするのに要するAI)02の出力ビツト数は、本実施
例の方が少くて済む。更にこのADC2のビット数低減
に伴って、乗算器3−1ないし3− nの各入力ビツト
数も減り、従来受信器の場合#1どの受信誤り確率の増
大を伴うこと無く、回路規模の小形化、価格の低減を達
成することができる。
なおリミッタ1としてハードリミ、りを使用し−≧、−
ても、同様な効果を得ることが可能である。
以上説明したように本発明には、従来の受信器の場合は
どの受信誤り確率の増大を伴わずに受信信号変換波のビ
ット数を低減し得る最を度受信器を実現できる効果があ
る。
どの受信誤り確率の増大を伴わずに受信信号変換波のビ
ット数を低減し得る最を度受信器を実現できる効果があ
る。
第1図および第2図はそれぞれ本発明の一実施例を示す
ブロック図およびその動作を説明するための特性図であ
る。 1・・・・・・リミッタ、2・・・・・・アナログ−デ
ィジタル変換器(Al)C)、3−1〜3− n・・・
・・・乗算器、4−1〜4− n・・・・・・積分器、
5・・・・・・比較判定回路。 窄 1 菌 千2 凹
ブロック図およびその動作を説明するための特性図であ
る。 1・・・・・・リミッタ、2・・・・・・アナログ−デ
ィジタル変換器(Al)C)、3−1〜3− n・・・
・・・乗算器、4−1〜4− n・・・・・・積分器、
5・・・・・・比較判定回路。 窄 1 菌 千2 凹
Claims (1)
- 【特許請求の範囲】 複数種の振幅パターンから成る時系列を含んでいるアナ
ログ受信信号をディジタル信号に変換するアナログ−デ
ィジタル変換器と、該アナログ−ディジタル変換器から
与えられる信号に対し前記振幅パターン毎のt度を算出
して最大t度の振幅パターンを示す信号を出力する最大
判定部とを有する最t度受信器において、 予め定めた振幅制限特性をもち前記アナログ受信信号を
受信しその振幅変化を制限して前記アナログ−ディジタ
ル変換器に送るリミッタを備えていることを特徴とする
信号受信器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61209013A JP2578775B2 (ja) | 1986-09-04 | 1986-09-04 | 信号受信器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61209013A JP2578775B2 (ja) | 1986-09-04 | 1986-09-04 | 信号受信器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6364447A true JPS6364447A (ja) | 1988-03-22 |
JP2578775B2 JP2578775B2 (ja) | 1997-02-05 |
Family
ID=16565827
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61209013A Expired - Lifetime JP2578775B2 (ja) | 1986-09-04 | 1986-09-04 | 信号受信器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2578775B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013521726A (ja) * | 2010-03-10 | 2013-06-10 | ロックスター ビーアイディーシーオー,エルピー | デジタルのサンプル値信号へのノイズの寄与を低減する方法及び装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6066546A (ja) * | 1983-09-21 | 1985-04-16 | Toshihiko Namekawa | 雑音追従形同期式汎用最適受信機 |
-
1986
- 1986-09-04 JP JP61209013A patent/JP2578775B2/ja not_active Expired - Lifetime
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6066546A (ja) * | 1983-09-21 | 1985-04-16 | Toshihiko Namekawa | 雑音追従形同期式汎用最適受信機 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013521726A (ja) * | 2010-03-10 | 2013-06-10 | ロックスター ビーアイディーシーオー,エルピー | デジタルのサンプル値信号へのノイズの寄与を低減する方法及び装置 |
US9059690B2 (en) | 2010-03-10 | 2015-06-16 | Rpx Clearinghouse Llc | Method and apparatus for reducing the contribution of noise to digitally sampled signals |
Also Published As
Publication number | Publication date |
---|---|
JP2578775B2 (ja) | 1997-02-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4386237A (en) | NIC Processor using variable precision block quantization | |
JPH05268106A (ja) | 信号プロセッサにおける雑音バースト検出方法および装置 | |
US5457714A (en) | Software controlled adaptive delta modulator | |
JPH04502245A (ja) | スペクトラム拡散信号の受信機のためのコード捕捉方法および回路 | |
NO176740B (no) | Fremgangsmåte og anordning for prosessering av et analogt signal | |
EP0634845A2 (en) | Noise burst detection in an ADPCM decoder | |
JPS6364447A (ja) | 信号受信器 | |
JP3818733B2 (ja) | 平均値算出回路並びにこれを用いた相関値算出回路、マッチドフィルタ及び通信機 | |
US20040146125A1 (en) | Algorithm of bit synchronization for a digital fsk correlation receiver | |
EP0167364A1 (en) | Speech-silence detection with subband coding | |
JPH0411830B2 (ja) | ||
JP3380048B2 (ja) | フェージングピッチ推定装置 | |
JPH01129628A (ja) | 時間ダイバーシチ送受信方式 | |
JP3998637B2 (ja) | 雑音排除情報伝送方法 | |
JPS6297441A (ja) | デイジタル伝送信号の誤り検出方法 | |
JP2573180B2 (ja) | 誤り訂正復号装置 | |
JP2910614B2 (ja) | Agc用レベル検出回路 | |
SU1129641A1 (ru) | Устройство дл передачи телеметрической информации | |
SU1501281A1 (ru) | Устройство дл преобразовани статистической структуры ИКМ-сигнала | |
SU1460707A1 (ru) | Устройство дл измерени шумовой полосы | |
SU1300523A1 (ru) | Устройство дл приема дискретной информации | |
JP2751271B2 (ja) | ディジタル送受信装置 | |
CA1285074C (en) | Data error detection circuit | |
JP2751172B2 (ja) | 音声/モデム切替え型適応差分pcm信号伝送方法及びその復号化装置 | |
EP0110352A2 (en) | Digital information transmitting system and digital information receiving apparatus |