JPS60202485A - Display - Google Patents

Display

Info

Publication number
JPS60202485A
JPS60202485A JP6137484A JP6137484A JPS60202485A JP S60202485 A JPS60202485 A JP S60202485A JP 6137484 A JP6137484 A JP 6137484A JP 6137484 A JP6137484 A JP 6137484A JP S60202485 A JPS60202485 A JP S60202485A
Authority
JP
Japan
Prior art keywords
pixel
memory
display
counter
column
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP6137484A
Other languages
Japanese (ja)
Other versions
JPH02709B2 (en
Inventor
善一郎 原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP6137484A priority Critical patent/JPS60202485A/en
Publication of JPS60202485A publication Critical patent/JPS60202485A/en
Publication of JPH02709B2 publication Critical patent/JPH02709B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 [発明の技術分野] この発明は、蛍光表示管等のドツトマトリクス表示素子
を用いて画像信号のような中間調を有する信号の表示を
行う表示装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention relates to a display device that displays signals having halftones, such as image signals, using a dot matrix display element such as a fluorescent display tube.

[従来技術] ドツトマトリクス型表示素子は、一般に第1図に示した
構成をとる。信号線は、列電極群X、行電極群Yの2組
から成り、これらの交点に画素が配置されており、各画
素は2絹の信号線に与えられる信号の組合せにより表示
が制御されるようになされている。
[Prior Art] A dot matrix type display element generally has the configuration shown in FIG. The signal lines consist of two sets, a column electrode group It is done like this.

第2図にこの表示素子を用いた従来の表示装置の代表例
を示す。同図において、(1)はマトリクス表示パネル
、(2)は該表示パネルの電極群X、Yの交点に配置さ
れた画素の表示をコントロールするドライバ、(3)と
(4)は列電極の駆動信号を得る列電極コントロール回
路とシフトレジスタ、(5)は同じく行電極の駆動信号
を得る行電極コントロール回路、(6)は画像信号を記
憶するメモリ(7)のデータを画素のオン・オフ信号に
変換する変換部で、シフトレジスタ(4)はタイミング
発生回路(8)からのシフトクロック信号に基づいてオ
ン・オフ信号を対応する列電極に並べるようになされ、
列電極コントロール回路(3)はタイミング発生回路(
8)からのラッチクロック信号に基づいて所定期間シフ
トレジスタ(4)の出力をラッチするよう制御される。
FIG. 2 shows a typical example of a conventional display device using this display element. In the figure, (1) is a matrix display panel, (2) is a driver that controls the display of pixels arranged at the intersection of electrode groups X and Y of the display panel, and (3) and (4) are column electrodes. A column electrode control circuit and a shift register that obtain drive signals, (5) a row electrode control circuit that also obtains drive signals for the row electrodes, and (6) a column electrode control circuit that also obtains drive signals for the row electrodes, and (6) turn on/off the data of the memory (7) that stores image signals. In the conversion section for converting into a signal, a shift register (4) arranges on/off signals to corresponding column electrodes based on a shift clock signal from a timing generation circuit (8),
The column electrode control circuit (3) is a timing generation circuit (
It is controlled to latch the output of the shift register (4) for a predetermined period based on the latch clock signal from the shift register (4).

しかして、(8)は表示データを与えるべきマイクロプ
ロセッサを備えた表示コントローラ装置で、メモリ(7
)にデータ信号を、セレクタ(1o)にアドレス信号を
、リードライトコントロール(以下R/Wコントロール
と称す)(11)にデータを書き込むためのタイミング
信号をそれぞれ送出する。
(8) is a display controller device equipped with a microprocessor to provide display data;
), an address signal to the selector (1o), and a timing signal for writing data to the read/write control (hereinafter referred to as R/W control) (11).

(12)はクロック発生回路、(13)は読み出しアド
レスカウンタを示す。
(12) represents a clock generation circuit, and (13) represents a read address counter.

」−記構成において、表示パネル(1)にはメモリ(7
)の内容が周期的に読み出され、各画素のオン・オフ信
号に変換されて表示される。表示コントロール装置(8
)から送られる表示データはR/Wコ/トロール(11
)で表示のためのメモリ(7)の読み出しタイミングを
妨げないようにタイミング調整され、メモリ(7)へ書
き込まれる。以下説明を筒中にするために表示パネルを
4×4画素の素子を用いて説明する。表示素子の画素の
位置とメモリアドレスは1対1に対応しており、第3図
のような関係となる。すなわち、(a)は画素の配置、
(b)は各画素の位置に対応するメモリのアドレス、(
C)はメモリの画素に対応する各アドレスに書き込まれ
たデータを示し、アドレスは(d)に示すようにXアド
レスとYアドレスに分けることができる。このような表
示装置は、電極Yを逐次周期的に駆動し、それと同期し
て電極Xへ与える信号を切換えて表示を行う。
In the configuration described above, the display panel (1) has a memory (7).
) is read out periodically, converted into on/off signals for each pixel, and displayed. Display control device (8
) The display data sent from R/W Co/Troll (11
), the timing is adjusted so as not to interfere with the read timing of the memory (7) for display, and the data is written to the memory (7). In order to simplify the explanation below, the display panel will be explained using a 4×4 pixel element. There is a one-to-one correspondence between the pixel position of the display element and the memory address, and the relationship is as shown in FIG. 3. That is, (a) is the arrangement of pixels,
(b) is the memory address corresponding to the position of each pixel, (
C) shows data written to each address corresponding to a pixel of the memory, and the addresses can be divided into X addresses and Y addresses as shown in (d). Such a display device performs display by sequentially and periodically driving the electrodes Y and switching the signal applied to the electrodes X in synchronization with the driving.

この表示装置のコントロールタイムチャートを第4図に
示す。今、メモリ(7)に図示タイミングでアドレスを
与えると、対応するデータが出力される。オン・オフ判
定を行う変換部(8)では? 1″をON、’ 0 ”
をオフデータと判定し、シフトレジスタ(4)へデータ
を送る。このデータはシフトクロックSによりシフトレ
ジスタ(4)へ並べられ、ラッチクロックLによりラッ
チされて一定期間保持され、X電極を駆動する信号とな
る。細工lf、Tt (7)mnlH*T+ (1)I
fJIrlHニ並ヘラれたデータを保持し、そのデータ
に従ってX電極を駆動する。一方、Y電極はYlが駆動
されており、T1の期間の表示は第5図(a)のように
なり、期間゛T1〜T4でそれぞれ(a)〜(d)の表
示が行われ、人間の目には残像の影響により(e)に示
すように(a)〜(d)の表示が連続して見えることに
な、す、第3図のデータが表示されることになる。なお
、(「)はメモリ(7)の対応アドレスを示す。
A control time chart of this display device is shown in FIG. Now, if an address is given to the memory (7) at the timing shown, the corresponding data will be output. What about the conversion section (8) that performs on/off determination? Turn on 1'', '0''
is determined to be off data, and the data is sent to the shift register (4). This data is arranged in a shift register (4) by a shift clock S, latched by a latch clock L and held for a certain period of time, and becomes a signal for driving the X electrode. Craftsmanship lf, Tt (7) mnlH*T+ (1) I
It holds data that is different from fJIrlH, and drives the X electrode according to that data. On the other hand, the Y electrode is driven by Yl, and the display during the period T1 is as shown in FIG. Due to the effect of the afterimage, the data shown in FIG. 3 will be displayed in succession, as shown in FIG. 3 (e). Note that (') indicates the corresponding address of the memory (7).

このような表示素子は、画素がオン・オフかの2値しか
表現できないが、中間調を有する画像信号を表示する場
合はメモリのデータを所要回数読み出して対応する画素
のオン・オフをコントロールして各画素のオンとなる累
積時間幅の長短によって濃淡の表示を行うことができる
Such display elements can only express binary values, such as whether a pixel is on or off, but when displaying an image signal with halftones, the data in the memory is read out the required number of times to control the on/off of the corresponding pixel. It is possible to display shades of light and light depending on the length of the cumulative time period in which each pixel is turned on.

以下、中間調を有するデータの表示について示 、す。The display of data having halftones will be described below.

説明を簡単にするために各画素がもつデータを2ビツト
とし、4階調の濃淡の表示が可能な場 合について考え
る。この場合メモリ(7)は4回読み出され、データに
応じて各画素のオン・オフを判定して表示し、各画素の
オン・オフの累積時間幅によって中間調が表示される。
To simplify the explanation, let's assume that each pixel has 2 bits of data and that it is possible to display four gradations of light and shade. In this case, the memory (7) is read out four times, and each pixel is determined to be on or off according to the data and displayed, and a halftone is displayed based on the accumulated time width of on and off of each pixel.

オン・オフの判定を行う変換部(6)は第6図に示す具
体的構成となる。ここで、カウンタはメモリ(7)の読
み出し回数をカウンタするもので、表示データを4回読
み出し、逐次カウンタ出力O〜3とコンパレータにより
比較され1表示データAがカウンタ出力Bより大きいと
きオン、等しいかまたは小さいときオフの信号に変換す
る。
The converter (6) that performs on/off determination has a concrete configuration shown in FIG. Here, the counter counts the number of times the memory (7) is read, and the display data is read out 4 times and sequentially compared with the counter outputs O to 3 by a comparator. 1 When the display data A is larger than the counter output B, it is turned on and equal. or convert it into an off signal when it is small.

今、表示素子の各画素に対応する第7図(a)に示すメ
モリ(7)のアドレスに、第7図(b)に示すようなデ
ータが書き込まれている場合について説明する。第4図
の駆動方法によれば、X電極の駆動信号はラッチのタイ
ミングで切換り、それと同時にY電極の信号も切換るが
、ここではT1〜T4のサイクルを画素のオン・オフ判
定用の比較データBが0.1,2.3の場合について逐
次繰り返し、1フイールドの画面を形成するようになさ
れ、これをタイムチャートを用いて示すと第8図のよう
になる。この場合、各画素のもつデータがnピッI・で
あるとき、2″L階調の濃淡のある画像が表示可能であ
るが、メモリを2ル回読み出す必要があり、上記例でも
データが2ビツトであるため、メモリを4回読み出し、
t1〜t4で示す4画面で1フイールドの画面を形成す
ることになる。第9図に第8図の時刻t1〜t4におけ
る各表示形態(a)〜(d)とその累積値として人間の
目に見える画像(e)を示す。an−d3は第8図にお
けるaO〜d3における表示に対応するもので、aox
 doは第6図のカウンタ出力BがB=0の場合、al
〜dlはB== 1.a2〜d2はB=2、a3〜d3
はB=3、(e)はB=4の場合を示す。
Now, a case will be described in which data as shown in FIG. 7(b) is written to the address of the memory (7) shown in FIG. 7(a) corresponding to each pixel of the display element. According to the driving method shown in Fig. 4, the drive signal for the X electrode is switched at the latch timing, and the signal for the Y electrode is also switched at the same time. The process is repeated successively for the cases where the comparison data B is 0.1 and 2.3 to form a screen of one field, which is shown in FIG. 8 using a time chart. In this case, when the data of each pixel is n pixels, it is possible to display an image with 2"L gradations, but it is necessary to read the memory twice, and even in the above example, the data is Since it is a bit, the memory is read four times,
One field screen is formed by four screens indicated by t1 to t4. FIG. 9 shows each display form (a) to (d) at times t1 to t4 in FIG. 8 and an image (e) visible to the human eye as the cumulative value thereof. an-d3 corresponds to the display at aO to d3 in FIG. 8, and aox
When the counter output B in FIG. 6 is B=0, do is al
~dl is B==1. a2-d2 is B=2, a3-d3
(e) shows the case where B=3, and (e) shows the case where B=4.

しかるに、この場合のダイナミック駆動においては、X
電極駆動信号の切換りと同時にY電極駆動信号を切換え
ており駆動信号波形の乱れによって信号切換り時に生じ
る該表示を防止するために、ブランキングタイムTb 
(第8図参照)を設けなければならなく、これは有効な
発光期間を多分に犠牲にするために輝度の低下をまねく
。さらに高階調のデータを表示する場合、lフィールド
当りのメモリ読み出し回数が増し、lフィールドを構成
するための画面数が増えるため表示素子の応答速度が追
従できなくなり、コントラストの低下をまねく等の欠点
がある。
However, in dynamic driving in this case,
The Y electrode drive signal is switched at the same time as the electrode drive signal is switched, and the blanking time Tb is
(see FIG. 8), which leads to a reduction in brightness due to the significant sacrifice of the effective light emission period. Furthermore, when displaying high-gradation data, the number of memory reads per 1-field increases, and the number of screens required to make up an 1-field increases, making it impossible for the response speed of the display element to keep up, resulting in disadvantages such as a decrease in contrast. There is.

[発明の概要] そこでこの発明は、−上記のような点に鑑みなされても
ので、ブランキングタイムによる発光効率の低下を軽減
することができる表示装置を提供するものである。
[Summary of the Invention] The present invention has been made in view of the above-mentioned points, and provides a display device that can reduce the reduction in luminous efficiency due to blanking time.

[発明の実施例1 以下、この発明の一実施例を第2図と同一部分は同一符
号を付・して示す第1θ図に基づいて説明すると、第1
0図においては、第2図のメモリ(7)の各画素信号を
逐次読み出すアドレスカウンタ(13)に相当する部分
を、表示パネル(1)の列画素群指定に対応する列アド
レスカウンタ(14)と計画素群指定に対応する行アド
レスカウンタ(15)に分けると共に、これら両アドレ
スカウンタ間に第6図に対応するカウンタ(16)を設
置して構成し、行アドレス発生部で指定されたメモリか
らの対応する行電極の駆動期間中に各列画素の画像信号
をカランタで設定された回数繰り返し読み出し、画素の
オン−オフを制御し、各画素を画像信号に対応した時間
幅で駆動するようになされている。その他は従来と同様
である。
[Embodiment 1 of the Invention Hereinafter, an embodiment of the present invention will be explained based on Fig. 1θ, in which the same parts as in Fig. 2 are given the same reference numerals.
In FIG. 0, the part corresponding to the address counter (13) that sequentially reads out each pixel signal of the memory (7) in FIG. and a row address counter (15) corresponding to the designation of the planned element group, and a counter (16) corresponding to FIG. 6 is installed between these two address counters, and the memory specified by the row address generator During the driving period of the corresponding row electrode from is being done. Others are the same as before.

今、各画素のもつ表示データをnビットとする2Y″階
調の濃淡の表示が可能であるが、カウンタ(16)は2
″′進カウンタで、説明を簡単にするために各画素のも
つデータが2ビツトの場合について考える。この場合、
カウンタ(16)は4進カウンタである。メモリ(7)
のアドレスと各アドレスに書込まれたデータの関係は、
前述した説明と比較するため、第7図を用いる。各画素
のオン・オフ信号は、各画素に対応するメモリ(7)の
データAとカウンタ(IB)の出力Bと比較され、A>
Hのときオン、A≦Bのときオフの信号に変換される。
Currently, it is possible to display 2Y'' gradations with n-bit display data for each pixel, but the counter (16) is
To simplify the explanation, let's consider the case where each pixel has 2 bits of data. In this case,
The counter (16) is a quaternary counter. Memory (7)
The relationship between the address and the data written to each address is
For comparison with the above description, FIG. 7 is used. The on/off signal of each pixel is compared with the data A of the memory (7) corresponding to each pixel and the output B of the counter (IB), and A>
It is converted into an on signal when H, and an off signal when A≦B.

Y電極駆動信号はYアドレス;ウンタの東進とともに切
り換わるが、XアドレスカウンタとYアドレスカウンタ
の間に4進カウンタを設けたため、Y電極駆動期間に対
応するXアドレスのデータを4回繰り返し読み出しX電
極駆動信号が4回切換0 る。そのタイムチャートは第11図に示す通りとなる。
The Y electrode drive signal is the Y address; it switches as the counter advances eastward, but since a quaternary counter is provided between the X address counter and the Y address counter, the data at the X address corresponding to the Y electrode drive period is repeatedly read out four times. The electrode drive signal switches 4 times. The time chart is as shown in FIG.

このタイムチャートの如く駆動制御によって第12図に
示す表示がなされる。
The display shown in FIG. 12 is produced by drive control as shown in this time chart.

すなわち、tl ′〜t4’の期間の表示の合成(a)
〜(d)によりlフィールドの画面(e)が形成される
。図中、an−d3は第11図におけるaO〜d3で示
した期間の表示を示し、第8図におけるao−c13に
おける表示と同じものである。従来例の第8図、第9図
と本実施例の第11図、第12図を比較すると、lフィ
ールドで表示する画面は全く同じであるが、タイムチャ
ートを比較して分かるように、本実施例によれば、駆動
信号切替え時に必要なブランキングタイムが少くなり、
輝度の低下を軽減できる。さらに駆動信号ao−do、
al〜dl 、a2〜d2 、aa 〜daは、画素の
データAをカウンタ111カデータBの値0,1,2.
3とそれぞれ比較して、A>Hのときオン、A≦Bのと
きオフの信号に変換して得られた信号であり、ここで、
a3〜d3は比較データB=3のときの駆動信号で゛あ
るがメモリの信号Aは2ビツトであるためA>3とはな
らない。従ってa3 +b3 +03 +d3はすべて
画素はオフである (第9図、第12図参照)。従って
、Y電極の駆動信号波形の位相をずらしてa3 、b3
 、c3 、d3の期間にY電極駆動信号を切り換える
と(Y1′〜Y4’)、Y電極駆動信号にブランキング
タイムを挿入する必要がなくなり効率の良い表示が可能
となる。さらに各画素の表示はメモリのデータが繰り返
し読み出され、逐次カンウタ出力0,1,2.3と比較
され、オン拳オフが判定されるため、それぞれデータに
応じた時間幅に変調される。
That is, the composition of the display for the period tl' to t4' (a)
The screen (e) of the l field is formed by (d). In the figure, an-d3 indicates the display of the period aO to d3 in FIG. 11, and is the same as the display at ao-c13 in FIG. Comparing Figures 8 and 9 of the conventional example and Figures 11 and 12 of this embodiment, the screens displayed in the L field are exactly the same, but as can be seen by comparing the time charts, According to the embodiment, the blanking time required when switching drive signals is reduced;
Decrease in brightness can be reduced. Furthermore, the drive signal ao-do,
al~dl, a2~d2, aa~da convert pixel data A into counter 111 and data B values 0, 1, 2, .
3, and is a signal obtained by converting it into a signal that is on when A>H and off when A≦B, where:
A3 to d3 are drive signals when comparison data B=3, but since the memory signal A is 2 bits, A>3 does not hold. Therefore, all pixels of a3 +b3 +03 +d3 are off (see FIGS. 9 and 12). Therefore, by shifting the phase of the drive signal waveform of the Y electrode, a3, b3
, c3, and d3 (Y1' to Y4'), there is no need to insert blanking time into the Y electrode drive signal, and efficient display becomes possible. Further, the display of each pixel is performed by repeatedly reading out the data from the memory and sequentially comparing it with the counter outputs 0, 1, 2.3 to determine whether the pixel is on or off, and is modulated to a time width according to the data.

第13図にす行m列マトリマクス表示素子を用いて、n
ビットデータを表示するときの駆動タイミングの一部を
示す。この第13図はY電極Yjが駆動されているとき
の各部のタイミングを示している。j行に対応する各1
−m列のデータ 81〜amはAのタイミングで2ル回
繰り返し読み出される。これらはBで示した信号と比較
し、オン・オフが判定されSのタイミングでシフトレジ
スタへ並べられ、Lのタイミングでラッチされ、それぞ
1 れ対応するX電極を駆動する。特定の画素について説明
すると、その画素のデータAがXの場合(O≦X≦21
1)データ(x)はT o ” T 2””のタイミン
グで21’L回読み出され、逐次θ〜27L−1と比較
され、オンφオフデータに変換されてシフトレジスタに
より、対応する画素の位置へ並べられ、表示信号となる
。この表示信号はT1で立上がり、Tx+1で立下がる
パルスとなり、各画素がデータに応じたパルス幅で駆動
される。なお、各行電極駆動信号に、列電極駆動信号の
切り換えタイミングに切り込みパルスを挿入することに
より、画面全体の輝度が調整できる。
Using a matrix display element with rows and m columns shown in FIG.
Part of the drive timing when displaying bit data is shown. This FIG. 13 shows the timing of each part when the Y electrode Yj is being driven. Each 1 corresponding to row j
-m column data 81 to am are repeatedly read out twice at timing A. These are compared with the signals indicated by B to determine whether they are on or off, arranged in a shift register at timing S, latched at timing L, and drive the corresponding X electrodes. To explain a specific pixel, if the data A of that pixel is X (O≦X≦21
1) Data (x) is read out 21'L times at the timing of T o "T2"", sequentially compared with θ~27L-1, converted to on/off data, and transferred to the corresponding pixel by a shift register. This display signal becomes a pulse that rises at T1 and falls at Tx+1, and each pixel is driven with a pulse width according to the data.In addition, each row electrode drive signal has a column electrode By inserting a cutting pulse at the switching timing of the drive signal, the brightness of the entire screen can be adjusted.

[発明の効果] 以上のように本発明の表示装置によれば、メモリの各画
像信号を逐次読み出すアドレスカウンタを、表示部の外
画素群指定に対応する列アドレスカウンタと計画素群指
定に対応する行アドレスに分けると共に、両アドレスカ
ウンタ間に設けたカウンタを備え、行アドレス発生部で
指定されたメモリからの対応する行電極の駆動期間中に
各外画3 2 素の画像信号をカウンタで設定された回数繰り返し読み
出し、画素のオン・オフを制御して各画素を画像信号に
対応した時間幅で駆動するようにしたので、駆動信号切
換え時に必要なブランキングタイムが少くなり、輝度の
低下を大幅に軽減できるという効果を奏する。
[Effects of the Invention] As described above, according to the display device of the present invention, the address counter for sequentially reading out each image signal in the memory is replaced by the column address counter corresponding to the designation of the outer pixel group of the display section and the column address counter corresponding to the designation of the planned pixel group. The counter is provided between both address counters, and the image signal of each external 3 2 element is processed by the counter during the drive period of the corresponding row electrode from the memory specified by the row address generator. By repeatedly reading out a set number of times and controlling pixel on/off, each pixel is driven with a time width that corresponds to the image signal, reducing the blanking time required when switching drive signals and reducing brightness. This has the effect of significantly reducing the

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は一般的なドツトマトリクス表示素子の構成図、
第2図は従来例の表示装置を示す構成図、第3図(a)
〜(d)は表、示素子の画素位置とこれに対応するメモ
リアドレス、データを示す表口、第4図は第2図の動作
タイムチャート、第5図は表示例を示す説明図、第6図
は第2図の部分詳細図、第7図(a) 、 (b)は各
アドレスに2ビツトデータを有する場合(4階調の濃淡
表示)のメモリアドレスとデータとの関係を示す第3図
(b)。 (c)対応図、第8図は4階調の濃淡表示時のタイムチ
ャート、第9図は第8図に対応する表示形態図、第10
図〜第13図は本発明の一実施例を説明すもので、第1
0図は第2図に対応する構成図、第114 図はタイムチャーI・、第12図は第9図勾応図、第1
3図は立性m列マトリクス表示素子を用いた場合の駆動
チイムチャートである。 (1)・・・マトリクス表示パネル、 (3)・・・列電極コントロール回路、(4)・・・シ
フトレジスタ、 (5)・・・行電極コントロール回路 。 (6)・・・オン・オフ信1)変換部、(7)・・・メ
モリ、 (14)・・・列アドレスカウンタ、 (15)・・・行アドレスカウンタ。 (18)・・・カウンタ。 代理人 大 岩 増 雄  5 第1図 第5図 第6図 第7図 第9図 (C’) (42Z) Cb2) ((J)(d−3) 手続補正書(自発) 59529 昭和 年 月 日 2、発明の名称 表示装置 3、補正をする者 事件との関係 特許出願人 住 所 東京都千代[■区丸の内二丁目2番3号名 称
 (601)三菱電機株式会社 代表者片山仁八部 4、代理人 住 所 東京都千代田区丸の内二丁目2番3号三菱電機
株式会社内 5、補正の対象 明細書の発明の詳細な説明の欄、および図面。 6、補止の内容 (1)明細書第7頁第3行の「カウンタ」という記載を
「カウント」と補正する。 (2)同書第8頁第1θ行(7)rB=3、(e)はB
=4の場合」という記載を「B=3の場合」と補正する
。 (3)同書第8頁第15行の「該表示」という記載を「
誤表示」と補圧する。 (4)同書第9頁第1行の「画面数が増えるため」とい
う記載を「画面数が増え、高速でスキャンするため」と
補正する。 (5)同書第9頁第5行ないし第6行の「鑑みなされて
もので」という記載を「鑑みなされたもので」と補正す
る。 (6)同書第13頁第9行の「駆動される。なお、」と
いう記載を次のように補正する。 「駆動される。しかも、図中TOで示した期間は画素は
必ずオフである。従ってこの期間に行電極信号を切換え
ることにより、ブランキングタイムを設けて行電極信号
を削る必要がなくなり、効率の良い表示が可能となる。 なお、」 (7)同書第14頁第4行ないし第6行の「駆動信号切
換時に・・・・・・・・・奏する。」という記載を次の
ように補正する。「データのもつ階調にかかわらず1フ
イールドを構成する画面数を1枚とし、スキャンの速度
が一定となるため表示素子の応答速度不足になる輝度低
下、あるいはブランキングタイムによる輝度低下を大幅
に軽減できるという効果を奏する。」 (8)図面中温4図を別紙の通り補正する。 7、添付書類の目録 図面 16 以に
Figure 1 is a configuration diagram of a general dot matrix display element.
Figure 2 is a configuration diagram showing a conventional display device, Figure 3 (a)
~(d) is a table, the front page shows the pixel position of the display element, the corresponding memory address, and data; FIG. 4 is the operation time chart of FIG. 2; FIG. 5 is an explanatory diagram showing a display example; Figure 6 is a detailed view of a portion of Figure 2, and Figures 7 (a) and (b) are diagrams showing the relationship between memory addresses and data when each address has 2-bit data (4-level gray scale display). Figure 3(b). (c) Correspondence diagram, Fig. 8 is a time chart when displaying 4-gradation shading, Fig. 9 is a display form diagram corresponding to Fig. 8, Fig. 10
Figures 1 to 13 illustrate one embodiment of the present invention.
Figure 0 is a configuration diagram corresponding to Figure 2, Figure 114 is a time chart I, Figure 12 is a slope diagram of Figure 9, and Figure 1 is a diagram corresponding to Figure 2.
FIG. 3 is a drive team chart when an upright m-column matrix display element is used. (1)... Matrix display panel, (3)... Column electrode control circuit, (4)... Shift register, (5)... Row electrode control circuit. (6)...On/off signal 1) converter, (7)...memory, (14)...column address counter, (15)...row address counter. (18)...Counter. Agent Masuo Oiwa 5 Figure 1 Figure 5 Figure 6 Figure 7 Figure 9 (C') (42Z) Cb2) ((J) (d-3) Procedural amendment (voluntary) 59529 Showa year/month Day 2, Invention title display device 3, relationship with the person making the amendment Patent applicant address Chiyo, Tokyo [■2-2-3 Marunouchi, Ward Name (601) Jinhachi Katayama, representative of Mitsubishi Electric Corporation Part 4, Agent address: Mitsubishi Electric Corporation, 2-2-3 Marunouchi, Chiyoda-ku, Tokyo 5, Detailed description of the invention in the specification subject to amendment, and drawings. 6. Contents of the amendment (1) ) The description "counter" on page 7, line 3 of the specification is corrected to "count". (2) Same book, page 8, line 1θ (7) rB=3, (e) is B
The statement "When B = 4" is corrected to "When B = 3." (3) The statement “said indication” on page 8, line 15 of the same book has been changed to “
"Incorrect display" and compensated for the pressure. (4) The statement "due to an increase in the number of screens" in the first line of page 9 of the same book has been corrected to "due to an increase in the number of screens and high-speed scanning." (5) On page 9, lines 5 and 6 of the same book, the statement ``It was made in view of the situation'' was amended to ``It was made in view of it.'' (6) The statement ``driven.'' on page 13, line 9 of the same book is amended as follows. In addition, the pixel is always off during the period indicated by TO in the figure. Therefore, by switching the row electrode signal during this period, there is no need to provide a blanking time and reduce the row electrode signal, which increases efficiency. (7) In the same book, page 14, lines 4 to 6, the statement ``plays when the drive signal is switched'' has been changed as follows. to correct. "The number of screens that make up one field is one regardless of the gradation of the data, and the scanning speed is constant, which greatly reduces the brightness drop caused by insufficient response speed of the display element or the brightness drop due to blanking time. (8) Correct the figure 4 of the drawing medium temperature as shown in the attached sheet. 7. Inventory drawing of attached documents 16.

Claims (2)

【特許請求の範囲】[Claims] (1)行電極群と列電極群を有し、両電極群の駆動の組
合せにより両電極群の交点に配置された画素の表示をコ
ントロールするマトリクス表示パネルと、画像信号を記
憶するメモリと、メモリデータを画素のオン・オフ信号
へ変換する変換部と、オン・オフ信号を対応する列電極
へ並べるシフトレジスタと、シフトレジスタ出力を所要
期間保持してラッチし、そのラッチ出力を列電極へ導く
駆動手段と列電極の駆動と同期して行電極を周期的に逐
次駆動する駆動手段を備え、メモリから各画素の画像信
号を所要蒔間間隔毎に所要回数読み出して対応する画素
のオン・オフをコントロールすることにより、各画素の
オンとなる累積時間幅を該当する画素の画像信号を振幅
に比例せしめて中間調を有する画像を表示するようにし
てた表示装置において、メモリの各画像信号を逐次読み
出すアドレスカウンタを、表示部の列画素群指定に対応
する列アドレスカウンタと、計画素群指定に対応する行
アドレスカウンタに分けると共に、両アドレスカウンタ
間に設けたカウンタを備え、行アドレス発生部で指定さ
れたメモリからの対応する行電極の駆動期間中に各列画
素の画像信号を上記カウンタで設定された回数繰り返し
読み出し画素のオン中オフをfl制御して各画素を画像
信号に対応した時間幅で駆動することを特徴とする表示
装置。
(1) A matrix display panel that has a row electrode group and a column electrode group and controls the display of pixels arranged at the intersection of both electrode groups by a combination of driving of both electrode groups, and a memory that stores image signals; A conversion unit that converts memory data into pixel on/off signals, a shift register that arranges the on/off signals to the corresponding column electrodes, a shift register output that is held and latched for the required period, and the latch output is sent to the column electrodes. The drive means for periodically and sequentially driving the row electrodes in synchronization with the driving of the column electrodes is provided, and the image signal of each pixel is read out from the memory a required number of times at a required interval, and the corresponding pixel is turned on and off. In a display device that displays an image with halftones by controlling the off-time of each pixel and making the cumulative on-time width of each pixel proportional to the amplitude of the image signal of the corresponding pixel, each image signal in the memory The address counter is divided into a column address counter corresponding to the column pixel group designation of the display section and a row address counter corresponding to the planned pixel group designation, and a counter is provided between the two address counters to generate the row address. During the driving period of the corresponding row electrode from the memory specified by the memory, the image signal of each column pixel is repeatedly read out the number of times set by the above counter, and each pixel corresponds to the image signal by controlling the on/off state of the pixel. A display device characterized in that it is driven with a time width of
(2)前記カウンタの更進時に、行電極駆動信号に切り
込みパルスを挿入して画面全体の輝度を調整するように
したことを特徴とする特許請求の範囲第1項記載の表示
装置。
(2) The display device according to claim 1, wherein when the counter advances, a cutting pulse is inserted into the row electrode drive signal to adjust the brightness of the entire screen.
JP6137484A 1984-03-27 1984-03-27 Display Granted JPS60202485A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6137484A JPS60202485A (en) 1984-03-27 1984-03-27 Display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6137484A JPS60202485A (en) 1984-03-27 1984-03-27 Display

Publications (2)

Publication Number Publication Date
JPS60202485A true JPS60202485A (en) 1985-10-12
JPH02709B2 JPH02709B2 (en) 1990-01-09

Family

ID=13169335

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6137484A Granted JPS60202485A (en) 1984-03-27 1984-03-27 Display

Country Status (1)

Country Link
JP (1) JPS60202485A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01198792A (en) * 1987-10-26 1989-08-10 Nec Corp Display controller
JPH01267697A (en) * 1988-04-20 1989-10-25 Ascii Corp Color liquid crystal display device
JPH0450998A (en) * 1990-06-15 1992-02-19 Matsushita Electric Ind Co Ltd Liquid crystal display device and driving method and driving device thereof

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0876711A (en) 1994-09-02 1996-03-22 Mitsubishi Electric Corp Display device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01198792A (en) * 1987-10-26 1989-08-10 Nec Corp Display controller
JPH01267697A (en) * 1988-04-20 1989-10-25 Ascii Corp Color liquid crystal display device
JPH0450998A (en) * 1990-06-15 1992-02-19 Matsushita Electric Ind Co Ltd Liquid crystal display device and driving method and driving device thereof

Also Published As

Publication number Publication date
JPH02709B2 (en) 1990-01-09

Similar Documents

Publication Publication Date Title
US7924251B2 (en) Image processing method, display device and driving method thereof
CN100505021C (en) Display device, apparatus for driving the same and method of driving the same
US4760387A (en) Display controller
AU765834B2 (en) Fullcolor led display system
KR940001117B1 (en) Liquid crystal display method and the system which is able to display multi-level tone
CN100562914C (en) Display and driving method thereof
CN1292399C (en) Displaying device driving device
JPS63113426A (en) Operation of display device and display device itself
KR20030011613A (en) Matrix-type display device
KR19980042327A (en) LCD Controller and LCD Display
KR930001649B1 (en) Liquid crystal display device
KR19990078440A (en) Video display device
RU2249858C2 (en) Full color light-diode display system
US7633496B2 (en) Display device
JP2749035B2 (en) Liquid crystal display
JPS60202485A (en) Display
JP3619973B2 (en) Color panel display device and image information processing method
JPH09212127A (en) Gradation driving method for flat type display device
JP3633943B2 (en) Liquid crystal display
JP2572957B2 (en) Driving method of memory panel
JP2776090B2 (en) Image display device
JP3414204B2 (en) Image display method and image display device
JP3347628B2 (en) Display panel and display device capable of resolution conversion
EP0457440A2 (en) Grey scale display
JP2897567B2 (en) Driving method of gas discharge display device

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term