JPS5934987B2 - electronic clock - Google Patents
electronic clockInfo
- Publication number
- JPS5934987B2 JPS5934987B2 JP54040684A JP4068479A JPS5934987B2 JP S5934987 B2 JPS5934987 B2 JP S5934987B2 JP 54040684 A JP54040684 A JP 54040684A JP 4068479 A JP4068479 A JP 4068479A JP S5934987 B2 JPS5934987 B2 JP S5934987B2
- Authority
- JP
- Japan
- Prior art keywords
- detection means
- time
- digital display
- minute
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000012937 correction Methods 0.000 claims description 25
- 238000001514 detection method Methods 0.000 claims description 22
- 238000010586 diagram Methods 0.000 description 7
- 238000004519 manufacturing process Methods 0.000 description 5
- 238000000034 method Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
Landscapes
- Electric Clocks (AREA)
- Electromechanical Clocks (AREA)
Description
【発明の詳細な説明】
本発明はデジタル表示部を持つ電子時計の改良に関し、
この電子時計の時刻を基準として他の時計の修正を正確
に行なえるようにしたものである。[Detailed Description of the Invention] The present invention relates to an improvement of an electronic timepiece having a digital display section.
This allows other clocks to be adjusted accurately based on the time of this electronic clock.
本発明をアナログ表示部とデジタル表示部の両方を有す
る電子時計にて説明する。The present invention will be explained using an electronic timepiece having both an analog display section and a digital display section.
この時計は、モータにより駆動されるアナログ表示部と
、光学的にデジタル時刻を表示するデジタル表示部とを
有するものであり、現時刻のアナログおよびデジタル表
示部の両方にて表示することができる。This watch has an analog display section driven by a motor and a digital display section that optically displays digital time, and can display the current time on both the analog and digital display sections.
また、現時刻をアナログ表示部に、付加機能をデジタル
表示部に切換表示させれば付加機能表示および現時刻表
示が同時に視読できる等多くのメリットを有している。Furthermore, by switching and displaying the current time on the analog display section and the additional functions on the digital display section, there are many advantages such as the additional function display and the current time display being able to be visually read at the same time.
しかし現時刻をアナログ、デジタル両表示部に表示させ
ているときに1例えばデジタル表示部の時刻を修正すれ
ば、同時にアナログ表示部の時刻もデジタル表示部の時
刻に合わせて修正しなければならない。However, when the current time is displayed on both the analog and digital display sections, for example, if the time on the digital display section is corrected, the time on the analog display section must be adjusted at the same time to match the time on the digital display section.
ここにおいて、アナログ表示部の秒時刻修正には通常輪
列内に秒リセツト接点が設けられ、スイッチ操作により
、秒時刻が0〜29秒までは指針を待機させ、30〜5
9秒までの場合は秒針を早送りしていた。Here, to correct the second time on the analog display, a second reset contact is usually provided in the wheel train, and by operating a switch, the pointer is kept on standby when the second time is between 0 and 29 seconds, and when the second time is between 30 and 29 seconds.
If the time was up to 9 seconds, the second hand was fast forwarded.
これによるとアナログ表示時刻が秒単位まで正確にデジ
タル表示時刻と一致させることができるが、構成が複雑
になる。According to this method, the analog display time can be accurately matched to the digital display time down to the second, but the configuration becomes complicated.
指針と接点の一致を得るための製造工程が複雑になる等
コスト、製造面に不利な点があり、問題を生じていた。This method has disadvantages in terms of cost and manufacturing, such as the complexity of the manufacturing process required to match the point of contact with the guide, which has caused problems.
また、単一のデジタル表示部を有する通常のデジタル時
計であっても、その時計を親時計として他のデジタルあ
るいはアナログ時計を時刻合わせする場合は、使用者は
、デジタル表示部を見ながら秒リセットあるいは秒帰零
をしなければならなかったが、これは非常にやりに<<
、かつ不正確になる場合が多かった。Furthermore, even if the user uses a normal digital watch with a single digital display, when using that watch as a master clock to set the time of another digital or analog watch, the user must reset the seconds while looking at the digital display. Or I had to do a second return to zero, which was very difficult <<
, and was often inaccurate.
そこで本発明は、デジタル表示時刻を基準として他の表
示時刻の秒帰零または秒リセットを、製造、コスト面に
おいて有利でかつやりやすい時刻合わせ機構を提供する
ことを目的とする。SUMMARY OF THE INVENTION Accordingly, an object of the present invention is to provide a time adjustment mechanism that is advantageous in terms of manufacturing and cost, and is easy to perform to zero or reset the seconds of other displayed times based on the digitally displayed time.
本発明は、上記目的を達成するために、修正したデジタ
ル表示時刻を基準とし、デジタル表示時刻の分の桁上げ
の際報音させることにより、使用者がその報音に合わせ
て秒帰零または秒リセットすればよいように構成するこ
とを特徴とする。In order to achieve the above object, the present invention uses the corrected digitally displayed time as a reference and makes an audible sound when the minute is carried up in the digitally displayed time, so that the user can adjust the seconds to zero or zero according to the audible sound. It is characterized in that it is configured so that it only needs to be reset in seconds.
以下実施例に基づき詳細に説明する。A detailed explanation will be given below based on examples.
第1図は本発明の実施例を示すブロック図である。FIG. 1 is a block diagram showing an embodiment of the present invention.
2は基準信号発生器、4は分周回路、6は波形整形回路
、8は駆動回路、10はモータ、12は輪列である。2 is a reference signal generator, 4 is a frequency dividing circuit, 6 is a waveform shaping circuit, 8 is a drive circuit, 10 is a motor, and 12 is a wheel train.
これにより指針(図示せず)を運針して時刻をアナログ
的に表示する。As a result, the time is displayed in an analog manner by moving the hands (not shown).
そして14は秒をカウントする秒カウンタ、16は分を
カウントする分カウンタ、18は時をカウントする時カ
ウンタ、20はデコーダ・ドライバ、22は表示部であ
る。14 is a second counter for counting seconds, 16 is a minute counter for counting minutes, 18 is an hour counter for counting hours, 20 is a decoder driver, and 22 is a display section.
これにより前記分周回路4からの信号をカウントして、
表示部22に時刻をデジタル的に表示させる。As a result, the signal from the frequency dividing circuit 4 is counted,
The time is displayed digitally on the display section 22.
そして24は修正操作部であり、秒カウンタ14のリセ
ット、または分カウンタ16、時カウンタ18の早送り
、さらに時計の秒針を帰零制御させる機能を有する。Reference numeral 24 denotes a correction operation section, which has the functions of resetting the second counter 14, fast-forwarding the minute counter 16 and hour counter 18, and controlling the second hand of the clock to return to zero.
26は分桁上げ検出回路であり、秒カウンタ14のカウ
ント内容により1分の桁上げ3秒前を常時検出する回路
である。Reference numeral 26 denotes a minute carry detection circuit, which constantly detects three seconds before the one minute carry based on the count contents of the second counter 14.
28は報知音制御回路であり、修正操作部24によりデ
ジタル表示時刻が修正されたことを検出して1分周回路
4からのIHzのパルスを報知音発生回路30に出力す
る回路である。Reference numeral 28 denotes a notification sound control circuit, which detects that the digital display time has been corrected by the correction operation unit 24 and outputs the IHz pulse from the divide-by-1 circuit 4 to the notification sound generation circuit 30.
またこの出力するIHzのパルスから分の桁上げ時のパ
ルスと1分の桁上げ3秒前、2秒前、1秒前のパルスと
を判別する回路でもある。This output IHz pulse is also a circuit that discriminates between pulses at the time of minute carry and pulses 3 seconds, 2 seconds, and 1 second before the minute carry.
報知音発生回路30は、報知音制御回路28からのIH
zパルス信号と分周回路4からの2種類の可聴周波数信
号とを混合して報知音を発生する回路である。The notification sound generation circuit 30 receives the IH signal from the notification sound control circuit 28.
This circuit mixes the z pulse signal and two types of audible frequency signals from the frequency dividing circuit 4 to generate a notification sound.
32は報知部であり、報知音発生回路30からの信号を
受けて報知する回路である。32 is a notification section, which is a circuit that receives a signal from the notification sound generation circuit 30 and makes notification.
一方34は報音カウンタであり、修正操作部24により
修正が行なわれてから5分間報知音制御回路28を動作
させる回路である。On the other hand, 34 is a warning sound counter, which is a circuit that operates the warning sound control circuit 28 for five minutes after the modification operation unit 24 makes a correction.
第2図は第1図における修正操作部24.報音カウンタ
34の回路図であり、第3図はそのタイムチャートであ
る。FIG. 2 shows the correction operation section 24 in FIG. This is a circuit diagram of the alarm counter 34, and FIG. 3 is its time chart.
修正操作部24は1秒カウンタリセットスイッチ40.
帰零スイッチ42.フリップフロップ44.46,48
,50.アンドゲート52.インバータ54で構成され
る。The correction operation section 24 includes a one-second counter reset switch 40.
Return to zero switch 42. flip flop 44.46,48
,50. ANDGATE 52. It is composed of an inverter 54.
また報音カウンタ34はインバータ56.アンドゲート
58,60゜62.64.フリップフロップ66.68
,70゜5進カウンタ72で構成される。Also, the alarm counter 34 is connected to the inverter 56. ANDGATE 58, 60°62.64. flip flop 66.68
, 70° quinary counter 72.
そしてフリップフロップ44,46,50.66.68
のφ入力には分周回路4からの32Hzの信号が入力し
ている。And flip-flops 44, 46, 50.66.68
A 32 Hz signal from the frequency divider circuit 4 is input to the φ input.
ここでこの回路の動作について説明する。The operation of this circuit will now be explained.
なおこの回路は負論理で動作するものとする。It is assumed that this circuit operates with negative logic.
秒カウンタリセットスイッチ40が閉じられると、出力
線41の信号はLからHになり、フリップフロップ44
のD入力に入力する。When the second counter reset switch 40 is closed, the signal on the output line 41 goes from L to H, and the flip-flop 44
input to the D input.
このあとフリップフロップ44のφ入力に入力している
32Hz信号がHからLになると、フリップフロップ4
4の出力Qの信号はHになり、アントゲ゛−ト52およ
びフリップフロップ46のD入力に入力する。After this, when the 32Hz signal input to the φ input of the flip-flop 44 changes from H to L, the flip-flop 4
The signal at the output Q of the transistor 4 becomes H and is input to the ant gate 52 and the D input of the flip-flop 46.
これによりアントゲ゛−ト52の出力線53の信号はH
になり、インバータ54で反転されて秒カウンタ14を
リセットする。As a result, the signal on the output line 53 of the ant gate 52 becomes H.
is inverted by the inverter 54 and the second counter 14 is reset.
その後再び32Hzの信号がHからLになるとフリップ
フロップ46の出力Qの信号はHからLになり、出力線
53の信号もHからLになり、秒カウンタ14のリセッ
トは解除される。Thereafter, when the 32 Hz signal changes from H to L again, the signal on the output Q of the flip-flop 46 changes from H to L, the signal on the output line 53 also changes from H to L, and the reset of the second counter 14 is released.
この出力線53の信号はフリップフロップ48のφ入力
に入力する。The signal on this output line 53 is input to the φ input of the flip-flop 48.
そして出力線53の信号がHからLに立ち下ったとき、
フリップフロップ48の出力QはHになり、アンドゲー
ト58に入力する。When the signal on the output line 53 falls from H to L,
The output Q of the flip-flop 48 becomes H and is input to the AND gate 58.
ここで秒カウンタリセットスイッチ40を開けば、イン
バータ56の出力線57の信号はHになり、アンドゲー
ト58の出力線59の信号もHになって、フリップフロ
ップ66の入力りに入力する。When the second counter reset switch 40 is opened, the signal on the output line 57 of the inverter 56 becomes H, and the signal on the output line 59 of the AND gate 58 also becomes H, which is input to the input of the flip-flop 66.
そしてフリップフロップ66のφ入力に入力している3
2Hzの信号がHからLに立ち下ると、フリップフロッ
プ66の出力QはHになり、アンドゲート60およびフ
リップフロップ68のD入力に入力する。And the 3 input to the φ input of the flip-flop 66
When the 2 Hz signal falls from H to L, the output Q of flip-flop 66 becomes H and is input to the D input of AND gate 60 and flip-flop 68.
これによりアンドゲート60の出力線61の信号はLか
らHになる。As a result, the signal on the output line 61 of the AND gate 60 changes from L to H.
このあと再び32Hzの信号がHからLに立ち下ると、
フリップフロップ68の出力Qの信号はLになるため出
力線61の信号もHからLになり、フリップフロップ7
0のφ入力に入力する。After this, when the 32Hz signal falls from H to L again,
Since the signal of the output Q of the flip-flop 68 becomes L, the signal of the output line 61 also changes from H to L, and the output of the flip-flop 7
Input to the φ input of 0.
これによりフリップフロップ70の出力Qの信号はHに
なり、出力線71に発生し、アンドゲート62および報
知音制御回路28に入力する。As a result, the signal at the output Q of the flip-flop 70 becomes H, is generated on the output line 71, and is input to the AND gate 62 and the notification sound control circuit 28.
ここでアンドケ’−トロ 2の入力の一方には出力線8
2cを介して、秒カウンタ14の分桁上げ信号が入力し
ている。Here, output line 8 is connected to one of the inputs of ANDKETRO 2.
A minute carry signal for the seconds counter 14 is inputted via the pin 2c.
このため、フリップフロップ70の出力Qの信号がHに
なったときアンドゲート62の出力線63には出力線8
2cの信号と同相の分の桁上げ信号が現われ、5進カウ
ンタ72のφ入力に入力する。Therefore, when the signal of the output Q of the flip-flop 70 becomes H, the output line 63 of the AND gate 62 is connected to the output line 8.
A carry signal having the same phase as the signal of 2c appears and is input to the φ input of the quinary counter 72.
5進カウンタ72は1分の桁上げ信号をカウントし始め
る。The quinary counter 72 begins counting the one-minute carry signal.
ここで使用者が指針を帰零させるため、帰零スイッチ4
2を一時間じると、出力線43の信号はHになり、フリ
ップフロップ50のD入力に入力する。Here, in order for the user to return the pointer to zero, press the zero return switch 4.
2 for one hour, the signal on the output line 43 becomes H and is input to the D input of the flip-flop 50.
ここでフリップフロップ50のφ入力に入力している3
2Hzの信号がHからLに立ち下ると。Here, 3 is input to the φ input of the flip-flop 50.
When the 2Hz signal falls from H to L.
フリップフロップ50の出力Qの信号はLになり。The output Q signal of the flip-flop 50 becomes L.
アンドゲート64に入力する。Input to AND gate 64.
この結果アンドゲート64の出力線65の信号はHから
Lになり。As a result, the signal on the output line 65 of the AND gate 64 changes from H to L.
5進カウンタ72.フリップフロップ48,50゜70
をリセットさせる。Quinary counter 72. Flip flop 48,50°70
to be reset.
これによりフリップフロップ50の出力Qの信号はLか
らHになり、出力線65の信号も再びHになるからリセ
ットは解除される。As a result, the signal on the output Q of the flip-flop 50 changes from L to H, and the signal on the output line 65 also becomes H again, so that the reset is canceled.
帰零スイッチ42を閉じなかった場合でも5進カウンタ
72は分の桁上げ信号をカウントし始めから5分後、出
力Qの信号がHからLに立ち下ることにより、出力線6
5の信号がHからLに立ち下って前記同様の動作を行な
う。Even if the return-to-zero switch 42 is not closed, the quinary counter 72 counts the minute carry signal, and after 5 minutes, the output Q signal falls from H to L, and the output line 6
The signal No. 5 falls from H to L, and the same operation as described above is performed.
このように報音カウンタ34は秒リセツトスイッチ40
を閉じてから帰零スイッチ42を操作するまで、または
スイッチ40を閉じてから5分後報知音制御回路28に
出力線71を介してHの信号を出力する。In this way, the alarm counter 34 is reset by the second reset switch 40.
An H signal is output to the notification sound control circuit 28 via the output line 71 after the switch 40 is closed until the zero return switch 42 is operated, or after 5 minutes after the switch 40 is closed.
第4図は第1図における秒カウンタ142分桁上げ検出
回路26.報知音制御回路28.報知音発生回路30の
回路図であり、第5図はそのタイムチャートである。FIG. 4 shows the second counter 142 minute carry detection circuit 26 in FIG. Notification sound control circuit 28. 5 is a circuit diagram of the notification sound generation circuit 30, and FIG. 5 is a time chart thereof.
秒カウンタ14は秒の一位をカウントする10進カウン
タ802秒の中位をカウントする6進カウンタ82で構
成され1分桁上げ検出回路26はアンドゲート84 、
86 、88 、インバータ90゜91で構成される。The second counter 14 consists of a decimal counter 802 that counts the first digit of the second and a hexadecimal counter 82 that counts the middle digit of the second.The one-minute carry detection circuit 26 includes an AND gate 84,
86, 88, and inverters 90 and 91.
また報知音制御回路28はアンドゲート92.ナントゲ
ート94.フリップフロップ96,98,100,10
2,104で構成され、報知音発生回路30はアンドゲ
ート108.110,112,114.オアゲート11
6で構成される。The notification sound control circuit 28 also has an AND gate 92. Nantes Gate 94. Flip-flop 96, 98, 100, 10
2,104, and the notification sound generation circuit 30 is composed of AND gates 108, 110, 112, 114. or gate 11
Consists of 6.
まず10進カウンタ80の出力Q1.Q2.Q3゜Q4
,6進カウンタ82の出力Q5 、Qa 、Q7の信号
は第6図の表に示すようになる。First, the output Q1 of the decimal counter 80. Q2. Q3゜Q4
, the outputs Q5, Qa, and Q7 of the hexadecimal counter 82 are as shown in the table of FIG.
これより秒カウンタ14のカウント内容が56秒のとき
、出力線80a t 80b t 80cの信号はそれ
ぞれり。From this, when the count content of the second counter 14 is 56 seconds, the signals on the output lines 80a, 80b, and 80c are respectively 1.
H,Hになる。It becomes H, H.
ここで出力線80aの信号をインバータ91により反転
させてHにし、アンドゲート84に入力させる。Here, the signal on the output line 80a is inverted by the inverter 91 to become H, and is input to the AND gate 84.
同様に出力線82a。82b 、82cの信号もそれぞ
れH,L、Hになるため、出力線82bの信号をインバ
ータ90により反転させてHにし、アンドゲート86に
入力させる。Similarly, output line 82a. Since the signals 82b and 82c also become H, L, and H, respectively, the signal on the output line 82b is inverted by the inverter 90 to become H, and is input to the AND gate 86.
これによりアンドゲート84,86の出力線85.87
の信号はHになり、アンドゲート88の出力線89の信
号もHとなる。As a result, the output lines 85 and 87 of AND gates 84 and 86
The signal on the output line 89 of the AND gate 88 also becomes H.
そして秒カウンタ14のカウント内容が57秒になると
、アンドゲート84の出力線85の信号はLになるため
、アンドゲート88の出力線89の信号もLになる。When the count content of the second counter 14 reaches 57 seconds, the signal on the output line 85 of the AND gate 84 becomes L, so the signal on the output line 89 of the AND gate 88 also becomes L.
この出力線89の信号はアンドゲート92に入力する。This signal on output line 89 is input to AND gate 92 .
ここで修正操作部24の秒リセツトスイッチ40が押さ
れると、報音カウンタ34の出力線71の信号は前記述
べたようにHになり。When the second reset switch 40 of the correction operation section 24 is pressed here, the signal on the output line 71 of the alarm counter 34 becomes H as described above.
アンドゲート92に入力する。Input to AND gate 92.
これによりアンドゲート92の出力線93には出力線8
9と同相の信号が現われ、フリップフロップ96の7入
力に入力する。As a result, the output line 93 of the AND gate 92 has the output line 8
A signal in phase with 9 appears and enters the 7 input of flip-flop 96.
そして出力線93の信号が57秒でHからLになるとフ
リップフロップ96の出力Qの信号はHになり、出力線
97に発生し、ナントゲート94に入力する。When the signal on the output line 93 changes from H to L in 57 seconds, the signal on the output Q of the flip-flop 96 becomes H, generated on the output line 97, and input to the Nant gate 94.
ナントゲート94のもう一方の入力には出力線5を介し
て分周回路4からのlHz信号が入力している。The 1Hz signal from the frequency divider circuit 4 is input to the other input of the Nant gate 94 via the output line 5.
このためアンドゲート94の出力線95には逆相のIH
z信号が発生し。Therefore, the output line 95 of the AND gate 94 has an opposite phase IH.
z signal is generated.
シフトレジスタを構成するフリップフロップ98゜10
0.102,104のφ入力およびアンドゲート108
,110に入力する。Flip-flop 98°10 forming a shift register
φ input of 0.102,104 and AND gate 108
, 110.
この結果フリップフロップ98,100,102の出力
Qは、秒カウンタ14のカウント内容である57秒、5
8秒、59秒に相当するIHzのパルスが入力する度に
順次りからHになっていく。As a result, the outputs Q of the flip-flops 98, 100, and 102 are 57 seconds and 5 seconds, which are the count contents of the second counter 14.
Each time an IHz pulse corresponding to 8 seconds or 59 seconds is input, the signal becomes H in sequence.
このときフリップフロップ102の出力Qの出力線10
5の信号はHであるから、アンドゲート110の出力線
111には出力線95のIHz信号と同相の信号が現わ
れ、アンドゲート114に入力する。At this time, the output line 10 of the output Q of the flip-flop 102
Since the signal No. 5 is H, a signal in phase with the IHz signal on the output line 95 appears on the output line 111 of the AND gate 110, and is input to the AND gate 114.
このアンドゲート114には分周回路4からの可聴周波
数信号が入力しているので、アンドゲート114の出力
線115には、第5図のタイムチャートに示すような変
調周波数信号が現われ、オアゲート116に入力する。Since the audio frequency signal from the frequency dividing circuit 4 is input to the AND gate 114, a modulated frequency signal as shown in the time chart of FIG. 5 appears on the output line 115 of the AND gate 114, and the OR gate 116 Enter.
この結果オアゲート116の出力線117には出力線1
15と同相の信号が現われ、報知部32に入力し、57
秒、58秒、59秒目ごとに報知音が発生する。As a result, the output line 117 of the OR gate 116 has the output line 1.
A signal having the same phase as 15 appears and is input to the notification section 32, and the signal 57
A notification sound is generated every second, 58th second, and 59th second.
ここでデジタル表示時刻が分の桁上げ0.5秒前になる
と、フリップフロップ102の出力QはHになり、出力
線103に発生し、アンドゲート108に入力する。Here, when the digital display time is 0.5 seconds before the minute carry, the output Q of the flip-flop 102 becomes H, which is generated on the output line 103 and input to the AND gate 108.
またフリップフロップ102の出力QはLになるから、
アントゲ゛−H10の出力線111の信号はLになる。Also, since the output Q of the flip-flop 102 becomes L,
The signal on the output line 111 of the controller H10 becomes L.
このためアンドゲート108の出力線109には出力線
95と同相のIHz信号が現われ、アンドゲート112
に入力する。Therefore, an IHz signal in phase with the output line 95 appears on the output line 109 of the AND gate 108, and
Enter.
アンドゲート112には分周回路4からの前とは異なっ
た可聴周波数信号が入力しており、そのためアンドゲー
ト112の出力線113には第5図のタイムチャートに
示すような変調周波数信号が現われ、オアゲート116
に入力する。An audio frequency signal different from the previous one from the frequency divider circuit 4 is input to the AND gate 112, so a modulated frequency signal as shown in the time chart of FIG. 5 appears on the output line 113 of the AND gate 112. , or gate 116
Enter.
この結果オアゲート116の出力線117には出力線1
13の信号と同相の信号が現われ、報知部32に入力し
1桁上げ時に前記57,58,59秒の報知音とは異な
った報知音を発生する。As a result, the output line 117 of the OR gate 116 has the output line 1.
A signal having the same phase as the signal No. 13 appears and is input to the notification section 32, which generates a notification sound different from the notification sounds for 57, 58, and 59 seconds when the digit is increased by one.
そして分の桁上げから0.5秒経過すると、フリップフ
ロップ104の出力Qの信号はHからLになり、フリッ
プフロップ96,98,100゜102.104をリセ
ットさせる。Then, when 0.5 seconds have elapsed since the minute was carried, the signal at the output Q of the flip-flop 104 changes from H to L, causing the flip-flops 96, 98, 100° 102, and 104 to be reset.
この結果フリップフロップ104の出力QはHになり、
再びリセットが解除される。As a result, the output Q of the flip-flop 104 becomes H,
The reset is canceled again.
前述の動作は、修正操作部24の帰零スイッチ42が操
作されるまで、あるいは秒カウンタ14がリセットされ
てから5分経過するまで続けられる。The above-mentioned operation continues until the zero switch 42 of the correction operation section 24 is operated or until five minutes have elapsed since the second counter 14 was reset.
このように本実施例によれば、デジタル時刻表示修正後
1分の桁上げ時に報知音を発生するから使用者は報知音
に合わせて帰零スイッチを押せば。As described above, according to the present embodiment, a notification sound is generated when the digital time display is corrected to carry one minute, and the user can press the zero switch in time with the notification sound.
容易にアナログ時刻表示とデジタル時刻表示の一致をと
ることができる。Analog time display and digital time display can be easily matched.
また分の桁上げ3秒前から分の桁上げ予告報知音が発生
するため、使用者は帰零スイッチを押すタイミングを逸
することがなくなる。In addition, since the minute carry warning sound is generated 3 seconds before the minute is carried, the user will not miss the timing to press the zero switch.
このため輪列内に秒単位の修正を行なわせるための秒リ
セツト接点を設ける必要がなく、製造面、コスト面で非
常に有利になる等その効果は太きい。For this reason, there is no need to provide a second reset contact in the wheel train for making seconds-by-second corrections, which has great advantages in terms of manufacturing and cost.
また、使用者は報知音に合わせて帰零スイッチを押せば
よいので、デジタル表示部を見なくてすみ、非常に時刻
合わせがやりやすくかつ正確にできるようになる。In addition, since the user only has to press the zero switch in time with the notification sound, there is no need to look at the digital display, making it extremely easy and accurate to set the time.
さらに本実施例では、報知音は1回だけでなく、分桁上
げ毎に複数回発生するため、万が一使用者が帰零スイッ
チを押すタイミングを逸しても1分後に再びやり直すこ
とができる。Furthermore, in this embodiment, the notification sound is generated not only once but multiple times for each minute carry, so that even if the user misses the timing to press the zero switch, he or she can try again one minute later.
なお本実施例においては、デジタル秒時刻表示をリセッ
トしたあとを検出していたが、時、分早送り動作終了を
検出して前述の動作を行なわせることも実施可能である
。In this embodiment, the time after the digital seconds and time display is reset is detected, but it is also possible to perform the above-mentioned operation by detecting the end of the hour and minute fast-forwarding operation.
また本発明を時報付時計に用いたとき1時報音と分桁上
げ音を異ならせるようにすれば、使用者は時報音と分桁
上げ音とを混同しなくてすむようになりより効果的とな
る。Furthermore, when the present invention is used in a time signal watch, if the 1 hour signal sound and the minute carry sound are made different, the user will not have to confuse the hour signal sound and the minute carry sound, which will be more effective. Become.
以上述べたように本発明によれば、デジタル表□示時刻
修正後分の桁上げ毎に報知音を発生させ、その報知音の
発生するタイミングに合わせて、他の表示時刻を秒帰零
させるようにすることにより従来より時刻合わせがやり
やすくかつ正確にできるようになる。As described above, according to the present invention, a notification sound is generated every time the minute is carried after the digital display time is corrected, and other display times are reset to zero in accordance with the timing at which the notification sound is generated. By doing this, it becomes easier and more accurate to set the time than before.
さらに本発明ではデジタル表示時計のほうに報知音発生
用の回路を設けるだけでよく、これは時計回路と一体に
集積化できるので。Furthermore, according to the present invention, it is only necessary to provide a circuit for generating an alarm sound on the digital display clock, and this can be integrated with the clock circuit.
従来の親子時計あるいはアナログ・デジタル表示時計の
ように時刻修正されたデジタル時計と他の時計とを連動
させるような機械的電気的構成は必要なくなり、製造面
、コスト面で非常に有利になる。This eliminates the need for mechanical and electrical configurations for interlocking the time-adjusted digital clock and other clocks, such as conventional parent-child clocks or analog/digital display clocks, which is extremely advantageous in terms of manufacturing and cost.
第1図は本発明の実施例を示すブ冶ツク図であり、第2
図は第1図における修正操作部、報音カウンタの回路図
であり、第3図はそのタイムチャート、第4図は第1図
における秒カウンタ、分桁上げ検出回路、報知音制御回
路、報知音発生回路の回路図であり、第5図はそのタイ
ムチャート。
第6図は秒カウンタの出力信号を示す表。
14・・・・・・秒カウンタ、24・・・・・・修正操
作部。
26・・・・・・分桁上げ検出回路、28・・・・・・
報知音制御回路、30・・・・・・報知音発生回路、3
2・・・・・・報知部。FIG. 1 is a block diagram showing an embodiment of the present invention, and FIG.
The figure is a circuit diagram of the correction operation section and alarm sound counter in Figure 1, Figure 3 is a time chart thereof, and Figure 4 is a circuit diagram of the second counter, minute carry detection circuit, alarm sound control circuit, and alarm in Figure 1. It is a circuit diagram of a sound generation circuit, and FIG. 5 is its time chart. FIG. 6 is a table showing the output signal of the seconds counter. 14...second counter, 24...correction operation section. 26... Minute carry detection circuit, 28...
Notification sound control circuit, 30... Notification sound generation circuit, 3
2... Information department.
Claims (1)
修正操作検出手段と、デジタル表示部の分の桁上げを検
出する分桁上げ検出手段と、前記修正操作検出手段およ
び分桁上げ検出手段からの信号により修正用報知音を発
生する報知音発生手段とを有し、デジタル表示時刻を修
正した後の分の桁上げ毎に修正用報知音を発生させるこ
とを特徴とした電子時計。 2、特許請求の範囲第1項記載において、修正操作検出
手段がデジタル表示時刻の秒時刻をリセットしたことを
検出することを特徴とした電子時計。 3 デジタル表示部を有する電子時計において。 デジタル表示部の時刻修正が行なわれたことを検出する
修正操作検出手段と、デジタル表示部の分の桁上げを検
出する分桁上げ検出手段と、前記修正操作検出手段およ
び分桁上げ検出手段からの信号により修正用報知音を発
生する報知音発生手段と、デジタル表示部の分の桁上げ
直前を検出する桁上げ直前検出手段と、修正操作検出手
段および桁上げ直前検出手段からの信号により予備音を
発生する予備音発生手段とを有し、デジタル表示時刻を
修正した後には分の桁上げ直前に予備音を発生させ1桁
上げ時に修正用報知音を発生させることを特徴とした電
子時計。 4 特許請求の範囲第3項記載において、予備音と修正
用報知音とを異なる音としたことを特徴とした電子時計
。 5 デジタル表示部を有する電子時計において、デジタ
ル表示部の時刻修正が行なわれたことを検出する修正操
作検出手段と、デジタル表示部の分の桁上げを検出する
分桁上げ検出手段と、前記修正操作検出手段および分桁
上げ検出手段からの信号により修正用報知音を発生する
報知音発生手段と、修正用報知音の発生回数をカウント
するカウンタ手段とを有し、デジタル表示時刻を修正し
た後に一定回数だけ分の桁上げ毎に修正用報知音を発生
させることを特徴とした電子時計。[Claims] 1. In an electronic timepiece having a digital display section. a correction operation detection means for detecting that the time has been corrected on a digital display; a minute carry detection means for detecting a minute carry on the digital display; and a correction operation detection means and a minute carry detection means. and a notification sound generating means for generating a correction notification sound in response to a signal from the digital time display, and generating a correction notification sound every time a minute is carried after the digital display time is corrected. 2. The electronic timepiece according to claim 1, wherein the correction operation detection means detects that the second time of the digital display time has been reset. 3. In electronic watches with a digital display. a correction operation detection means for detecting that the time has been corrected on a digital display; a minute carry detection means for detecting a minute carry on the digital display; and a correction operation detection means and a minute carry detection means. a notification sound generating means that generates a correction notification sound in response to a signal from the digital display section, a carry-immediate detection means that detects immediately before a carry of a minute on the digital display section, a preliminary carry-up detection means based on signals from the correction operation detection means and the carry-immediate detection means. An electronic clock comprising a preparatory sound generating means for generating a sound, and after correcting the digital display time, a preparatory sound is generated immediately before the minute is carried, and a correction notification sound is produced when the minute is carried by one digit. . 4. The electronic timepiece as set forth in claim 3, characterized in that the preliminary sound and the correction notification sound are different sounds. 5. In an electronic watch having a digital display, correction operation detection means for detecting that the time on the digital display has been adjusted; minute carry detection means for detecting minute carry on the digital display; It has a notification sound generating means that generates a correction notification sound based on the signals from the operation detection means and the minute carry detection means, and a counter means that counts the number of times the correction notification sound is generated, and after correcting the digitally displayed time. An electronic clock characterized by generating a correction notification sound every time the minute is carried a certain number of times.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP54040684A JPS5934987B2 (en) | 1979-04-04 | 1979-04-04 | electronic clock |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP54040684A JPS5934987B2 (en) | 1979-04-04 | 1979-04-04 | electronic clock |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS55132979A JPS55132979A (en) | 1980-10-16 |
JPS5934987B2 true JPS5934987B2 (en) | 1984-08-25 |
Family
ID=12587361
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP54040684A Expired JPS5934987B2 (en) | 1979-04-04 | 1979-04-04 | electronic clock |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5934987B2 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6438272U (en) * | 1987-08-31 | 1989-03-07 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5810673A (en) * | 1981-07-10 | 1983-01-21 | Seiko Epson Corp | Electronic timepiece with stopwatch function |
-
1979
- 1979-04-04 JP JP54040684A patent/JPS5934987B2/en not_active Expired
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6438272U (en) * | 1987-08-31 | 1989-03-07 |
Also Published As
Publication number | Publication date |
---|---|
JPS55132979A (en) | 1980-10-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4023344A (en) | Automatically corrected electronic timepiece | |
US4196583A (en) | Analogue electronic alarm timepiece | |
US4470706A (en) | Analog type of electronic timepiece | |
US4277840A (en) | Electronic timepiece | |
US4110966A (en) | Electronic timepiece with stop watch | |
JPS5934987B2 (en) | electronic clock | |
US4192134A (en) | Electronic timepiece correction device | |
JPH0314150B2 (en) | ||
JPS6153672B2 (en) | ||
US4367958A (en) | Correction signal generating system for an electronic timepiece | |
US4245335A (en) | Watch display | |
JPS6133149B2 (en) | ||
US4293939A (en) | Electronic timepiece having an alarm system | |
JPS641680Y2 (en) | ||
JP2000131469A (en) | Analog electronic watch | |
JPS5942272B2 (en) | alarm electronic clock | |
JPS6212870B2 (en) | ||
JPH0119117Y2 (en) | ||
JPS5832354B2 (en) | Electronic wristwatch with counting function | |
JPS6032620Y2 (en) | Electronic clock time adjustment device | |
JPS6128111B2 (en) | ||
JPS58113884A (en) | Electronic timepiece with timer | |
JPS6215160B2 (en) | ||
JPS6113195B2 (en) | ||
JPH034946Y2 (en) |