JPH07177748A - Controller of system interconnection inverter - Google Patents
Controller of system interconnection inverterInfo
- Publication number
- JPH07177748A JPH07177748A JP5320709A JP32070993A JPH07177748A JP H07177748 A JPH07177748 A JP H07177748A JP 5320709 A JP5320709 A JP 5320709A JP 32070993 A JP32070993 A JP 32070993A JP H07177748 A JPH07177748 A JP H07177748A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- signal
- current
- reference signal
- active
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims abstract description 32
- 238000010586 diagram Methods 0.000 description 18
- 239000003990 capacitor Substances 0.000 description 6
- 230000008859 change Effects 0.000 description 4
- 230000011664 signaling Effects 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 230000006698 induction Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 241001590997 Moolgarda engeli Species 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000000446 fuel Substances 0.000 description 1
- 238000010248 power generation Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Landscapes
- Inverter Devices (AREA)
- Stand-By Power Supply Arrangements (AREA)
- Supply And Distribution Of Alternating Current (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は、交流系統と連系して交
流系統と電力の授受を行うインバ―タの制御装置に係
り、交流系統との連系が途絶えた場合にもインバ―タ単
独で負荷に電力を供給し続けることを目的とする系統連
系用インバ―タの制御装置に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an inverter control device for connecting and receiving power to and from an alternating current system, and the present invention relates to an inverter device even when the connection to the alternating current system is interrupted. The present invention relates to a control device for a grid interconnection inverter, which is intended to continuously supply power to a load independently.
【0002】[0002]
【従来の技術】燃料電池や二次電池等の直流電源や整流
器などの直流電源の電力を負荷に供給したり、あるい
は、これら直流電源と交流系統との間で電力の授受を行
う目的で系統連系用インバータが用いられる。2. Description of the Related Art A system for the purpose of supplying power from a DC power source such as a fuel cell or a secondary battery or a DC power source such as a rectifier to a load, or exchanging power between the DC power source and an AC system. An interconnecting inverter is used.
【0003】図9は、この種の従来の系統連系用インバ
ータの制御装置の一例を示す図であり、電圧型自励式イ
ンバータ10とインバータ制御装置100からなってい
る。電圧型自励式インバータ10は、後述するインバー
タ主回路1と直流コンデンサ2と変圧器3から構成さ
れ、インバータ主回路1は、可制御整流素子GU、G
V、GW、GX、GY、GZと整流素子DU、DV、D
W、DX、DY、DZを有している。可制御整流素子G
U、GV、GW、GX、GY、GZとしては、GTO
(ゲートターンオフサイリスタ)、電力用トランジス
タ、IGBT(絶縁ゲートバイポーラトランジスタ)、
SI(静電誘導型)サイリスタ等の自己消弧能力のある
素子が用いられる。電圧型自励式インバータ10は、連
系遮断器5を介して3相交流系統6と連系すると共に負
荷7に接続されている。FIG. 9 is a diagram showing an example of a conventional system interconnection inverter control device of this type, which comprises a voltage type self-excited inverter 10 and an inverter control device 100. The voltage type self-excited inverter 10 is composed of an inverter main circuit 1, a DC capacitor 2 and a transformer 3 which will be described later, and the inverter main circuit 1 includes the controllable rectifying elements GU and G.
V, GW, GX, GY, GZ and rectifying elements DU, DV, D
It has W, DX, DY and DZ. Controllable rectifier element G
As U, GV, GW, GX, GY, GZ, GTO
(Gate turn-off thyristor), power transistor, IGBT (insulated gate bipolar transistor),
An element having self-extinguishing ability such as SI (static induction type) thyristor is used. The voltage type self-excited inverter 10 is connected to the three-phase AC system 6 via the interconnection breaker 5 and is also connected to the load 7.
【0004】インバータ制御装置100は、有効無効電
流基準発生器101と、位相検出器103と、有効無効
電流検出器104と、電流制御回路105と、ゲート制
御回路106と、またはホールCT201、202及び
203から構成されている。The inverter control device 100 includes an active / reactive current reference generator 101, a phase detector 103, an active / reactive current detector 104, a current control circuit 105, a gate control circuit 106, or Hall CTs 201 and 202. It is composed of 203.
【0005】インバータ主回路1は、各可制御整流素子
GU、GV、GW、GX、GY、GZの通電期間を変化
させることにより、インバータ主回路1の3相の出力電
圧を制御することができる。インバータ主回路1の3相
の出力電圧の位相と振幅を、交流系統6の系統電圧V
R、VS、VTの位相と振幅に応じて調整することによ
り、変圧器3のインピーダンスを介して交流系統6と授
受する電流を制御する。The inverter main circuit 1 can control the three-phase output voltage of the inverter main circuit 1 by changing the energization period of each controllable rectifying element GU, GV, GW, GX, GY, GZ. . The phase and amplitude of the three-phase output voltage of the inverter main circuit 1 are determined by the system voltage V of the AC system 6.
By adjusting according to the phases and amplitudes of R, VS, and VT, the current exchanged with the AC system 6 via the impedance of the transformer 3 is controlled.
【0006】この電流制御により、インバータ10は、
直流電圧源4の直流電力を有効電力に変換してあるいは
有効電力を直流電力に変換して、連系遮断器5を介して
交流系統6と有効電力を授受すると共に、無効電力を供
給する。同様に、インバータ10は、負荷7にも有効電
力と無効電力を供給する。By this current control, the inverter 10
The DC power of the DC voltage source 4 is converted into active power or the active power is converted into DC power, the active power is exchanged with the AC system 6 through the interconnection breaker 5, and the reactive power is supplied. Similarly, the inverter 10 also supplies active power and reactive power to the load 7.
【0007】インバータ10の電流制御はインバータ制
御装置100で以下のように行われる。位相検出器10
3は3相交流系統6の系統電圧VR、VS、VTの系統
電圧位相を位相信号θとして、連系遮断器5のインバー
タ10側で検出する。The current control of the inverter 10 is performed by the inverter control device 100 as follows. Phase detector 10
3 detects the system voltage phases of the system voltages VR, VS, and VT of the three-phase AC system 6 as the phase signal θ on the side of the inverter 10 of the interconnection breaker 5.
【0008】有効無効電流検出器104はホールCT2
01、202及び203で検出されるインバータ出力交
流電流iR、iS及びiTから有効電流成分と無効電流
成分を各々有効電流検出信号iqと無効電流検出信号i
dとして検出する。The active / reactive current detector 104 is a Hall CT2.
The active current component and the reactive current component are detected from the inverter output AC currents iR, iS, and iT detected by 01, 202, and 203, respectively.
Detect as d.
【0009】電流制御回路105は、有効無効電流検出
器104からの有効電流検出信号iqと無効電流検出信
号idとが有効無効電流基準発生器101からの有効電
流基準信号iqcと無効電流基準信号idcとに等しく
なるよう、インバータ主回路1の3相の出力電圧を決定
するインバータ出力電圧基準信号VRc、VSc、VT
cを算出する。このインバータ出力電圧基準信号VR
c、VSc、VTcの算出では、交流系統6の系統電圧
VR、VS、VTの位相に対してインバータ出力電圧位
相を決定するため、位相検出器103で検出される系統
電圧位相である位相信号θを使用する。In the current control circuit 105, the active current detection signal iq from the active / reactive current detector 104 and the reactive current detection signal id are the active current reference signal iqc and the reactive current reference signal idc from the active / reactive current reference generator 101. Inverter output voltage reference signals VRc, VSc, VT that determine the output voltages of the three phases of the inverter main circuit 1 so as to be equal to
Calculate c. This inverter output voltage reference signal VR
In the calculation of c, VSc, and VTc, the inverter output voltage phase is determined with respect to the phases of the system voltages VR, VS, and VT of the AC system 6, so the phase signal θ which is the system voltage phase detected by the phase detector 103. To use.
【0010】ゲート制御回路106はインバータ出力電
圧基準信号VRc、VSc、VTcとゲート制御回路1
06内部で作る三角波搬送信号とを比較して、インバー
タ主回路1を構成する可制御整流素子GU、GV、G
W、GX、GY、GZの通電期間を決定するゲート信号
を出力する。The gate control circuit 106 controls the inverter output voltage reference signals VRc, VSc, VTc and the gate control circuit 1.
The controllable rectifying elements GU, GV, G that constitute the inverter main circuit 1 are compared with the triangular wave carrier signal generated inside
It outputs a gate signal that determines the energization period of W, GX, GY, and GZ.
【0011】上記で説明した図9の系統連系用インバー
タとその制御装置の動作の詳細については、以下に述べ
る文献に記載されているので、ここではその説明は省略
する。The details of the operation of the grid interconnection inverter and the control device thereof shown in FIG. 9 described above are described in the following documents, and therefore the description thereof is omitted here.
【0012】文献: Shun-ichi Hirose et al “Applic
ation of a digital instantaneouscurrent control fo
r static induction thyristor converters in the uti
lity line ”,PCIM Proceeding,pp343-349,Dec.8,1988
in Japanに一例が開示されている。Reference: Shun-ichi Hirose et al “Applic
ation of a digital instantaneouscurrent control fo
r static induction thyristor converters in the uti
lity line ”, PCIM Proceeding, pp343-349, Dec.8,1988
An example is disclosed in Japan.
【0013】また、ゲート制御回路106の動作につい
ては、 文献:電気学会 半導体電力変換方式調査専門委員会編
「半導体電力変換回路」頁108から頁112、社団法
人 電気学会、1987年3月31日にPWM制御とし
て開示されている。Further, regarding the operation of the gate control circuit 106, reference is made to: "Semiconductor Power Conversion Circuit", pages 108 to 112, edited by the Institute of Electrical Engineers of Japan, Research Committee for Semiconductor Power Conversion Systems, pages 108 to 112, The Institute of Electrical Engineers, March 31, 1987. Is disclosed as PWM control.
【0014】[0014]
【発明が解決しようとする課題】図9の従来の系統連系
用インバータの制御装置には次のような不具合がある。
すなわち、交流系統6に故障等が発生し連系遮断器5が
開いた場合、インバータ10は交流系統6と電力の授受
ができなくなると共に、交流系統6の交流電圧の位相が
検出できなくなるため、インバータ出力交流電流iR、
iSおよびiTから検出される有効電流検出信号iqお
よび無効電流検出信号idが、有効無効電流基準発生器
101からの有効電流基準信号iqcおよび無効電流基
準信号idc通りに、出力できなくなる。この結果、イ
ンバータ10の出力電圧と周波数が増加、あるいは、減
少して負荷7に電力を適正に供給できなくなることか
ら、インバータ10の運転を止めざるを得ないという不
具合がある。The conventional control device for the grid interconnection inverter shown in FIG. 9 has the following problems.
That is, when a failure or the like occurs in the AC system 6 and the interconnection breaker 5 opens, the inverter 10 cannot transfer electric power to and from the AC system 6 and cannot detect the phase of the AC voltage of the AC system 6. Inverter output AC current iR,
The active current detection signal iq and the reactive current detection signal id detected from iS and iT cannot be output according to the active current reference signal iqc and the reactive current reference signal idc from the active and reactive current reference generator 101. As a result, the output voltage and frequency of the inverter 10 increase or decrease and the electric power cannot be properly supplied to the load 7. Therefore, the operation of the inverter 10 must be stopped.
【0015】従来このような不具合を解決するため、有
効無効電圧検出器108、有効無効電圧基準発生器14
1、電圧制御回路145、スイッチ回路146を設けた
ものがある。スイッチ回路146は、後述する電圧制御
回路145と電流制御回路105からの信号を入力可能
であり、連系遮断器5の開放信号(インバータが系統連
系状態から単独運転状態に移行したとき得られる)が入
力されたとき、入力を電流制御回路105側から電圧制
御回路145側に切替える。Conventionally, in order to solve such a problem, an effective / ineffective voltage detector 108 and an effective / ineffective voltage reference generator 14 are provided.
1, a voltage control circuit 145 and a switch circuit 146 are provided. The switch circuit 146 can input signals from a voltage control circuit 145 and a current control circuit 105 described later, and is an open signal of the interconnection breaker 5 (obtained when the inverter shifts from the grid interconnection state to the islanding state). ) Is input, the input is switched from the current control circuit 105 side to the voltage control circuit 145 side.
【0016】有効無効電圧基準発生器141は、有効電
圧基準信号iqcおよび無効電圧基準信号idcを発生
する。有効無効電圧検出器108は、インバータ10の
出力交流電圧VR,VS,VTから有効電圧成分と無効
電圧成分を各々有効電圧検出信号vqと無効電圧検出信
号vdとして検出する。The active / reactive voltage reference generator 141 generates an active voltage reference signal iqc and a reactive voltage reference signal idc. The valid / reactive voltage detector 108 detects a valid voltage component and a reactive voltage component from the output AC voltages VR, VS, VT of the inverter 10 as a valid voltage detection signal vq and a reactive voltage detection signal vd, respectively.
【0017】電圧制御回路145は、有効無効電圧検出
器108からの有効電圧検出信号vqと無効電圧検出信
号vdとが有効無効電圧基準発生器141からの有効電
圧基準信号vqcと無効電圧基準信号vdcにそれぞれ
等しくなるように、インバータ10の主回路1の3相の
出力電圧を決定するインバータ出力電圧基準信号VR
V,VSV,VTVを算出する。In the voltage control circuit 145, the effective voltage detection signal vq from the effective / ineffective voltage detector 108 and the ineffective voltage detection signal vd are the effective voltage reference signal vqc and the ineffective voltage reference signal vdc from the effective / ineffective voltage reference generator 141. Inverter output voltage reference signal VR that determines the output voltage of the three phases of the main circuit 1 of the inverter 10
Calculate V, VSV, and VTV.
【0018】このような構成のものにおいて、インバー
タ10が系統連系状態から単独運転状態へ移行すると、
スイッチ回路146は連系遮断器5の開放信号を受け
る。すると、スイッチ回路146の入力は電流制御回路
105側から、電圧制御回路145に切替えられると共
に、位相検出器103の出力する位相信号θが固定され
る。この結果、連系状態から単独運転状態に安定に移行
することができる。In such a configuration, when the inverter 10 shifts from the system interconnection state to the islanding operation state,
The switch circuit 146 receives the open signal of the interconnection breaker 5. Then, the input of the switch circuit 146 is switched from the current control circuit 105 side to the voltage control circuit 145, and the phase signal θ output from the phase detector 103 is fixed. As a result, it is possible to stably shift from the interconnected state to the isolated operation state.
【0019】しかしながら、図9のような系統連系用イ
ンバータとその制御装置の動作では、連系遮断器5の開
放とともにインバータ10は該連系遮断器の開放信号を
受取り、電流制御から電圧制御への移行がただちに行な
われるという前提がある。これにより、不具合が生じる
場合がある。すなわち、連系遮断器5の開放信号の受信
が実際の連系遮断器5の開放時間より遅延した場合、イ
ンバータ10は、電流制御を継続する。従って、インバ
ータ10の出力電圧がインバータ10の出力電流と負荷
7のインピーダンスに依存して決定されるために、負荷
に対する過電圧、あるいは低電圧を生じさせ、運転を停
止せざるを得ない事態に至る場合である。However, in the operation of the grid interconnection inverter and its controller as shown in FIG. 9, the inverter 10 receives the open signal of the grid breaker when the grid breaker 5 is opened, and the voltage control is changed from the current control to the voltage control. There is an assumption that the transition to will be carried out immediately. This may cause a problem. That is, when the reception of the open signal of the interconnection breaker 5 is delayed from the actual opening time of the interconnection breaker 5, the inverter 10 continues the current control. Therefore, since the output voltage of the inverter 10 is determined depending on the output current of the inverter 10 and the impedance of the load 7, an overvoltage or a low voltage with respect to the load is generated, and the operation must be stopped. This is the case.
【0020】本発明は従来例のもつ不具合を解決するた
めになされたもので、インバータが交流系統と連系して
交流系統と電力の授受を行なっている際に交流系統との
連系が途絶えた場合にも、インバータ単独で負荷に安定
した電力を供給し続けることのできる系統連系用インバ
―タの制御装置を提供することを目的とする。The present invention has been made to solve the problems of the conventional example. When the inverter is connected to the AC system to transfer power to and from the AC system, the connection to the AC system is interrupted. Even in such a case, it is an object of the present invention to provide a control device for a grid interconnection inverter that can continuously supply stable power to a load by an inverter alone.
【0021】[0021]
【課題を解決するための手段】上記目的を達成するため
の請求項1に対応する発明は、交流系統から系統連系遮
断器を介して負荷に交流電圧を供給し、また前記交流系
統に連系され、直流電源からの直流電力を交流電力に変
換して前記負荷および前記交流系統に有効電力あるいは
無効電力を授受する系統連系用インバータにおいて、有
効電流基準信号及び無効電流基準信号を発生する有効無
効電流基準発生手段と、有効電圧基準信号及び無効電圧
基準信号を発生する有効無効電圧基準発生手段と、前記
インバータの出力電流の有効電流成分および無効電流成
分を各々有効電流信号および無効電流信号として出力す
る有効無効電流検出手段と、前記インバータの出力電圧
の有効電圧成分および無効電圧成分を各々有効電圧信号
および無効電圧信号として出力する有効無効電圧検出手
段と、前記交流電圧の位相を検出し位相信号として出力
する位相検出手段と、前記有効電流信号を前記有効電流
基準信号に等しくするよう制御すると共に前記無効電流
信号を前記無効電流基準信号に等しくするよう制御して
前記インバータの出力電圧基準信号を出力する電流制御
手段と、前記有効電圧信号を前記有効電圧基準信号に等
しくするよう制御すると共に前記無効電圧信号を前記無
効電圧基準信号に等しくするよう制御して前記インバー
タの出力電圧基準信号を出力する電圧制御手段と、前記
電流制御手段と前記電圧制御手段からの出力のいずれか
に切替え可能であって、前記系統連系遮断器が開放され
たとき、前記電流制御手段から前記電圧制御手段に切替
える切替え手段と、前記電流制御手段または前記電圧制
御手段からの前記インバータの出力電圧基準信号と前記
位相信号により前記インバータを構成している素子の通
電期間を決定するゲート制御手段と、前記交流電圧の周
波数を検出し周波数信号として出力する周波数検出手段
と、前記交流電圧の振幅を検出し電圧振幅信号として出
力する電圧振幅検出手段と、周波数基準信号を出力する
周波数基準発生手段と、電圧振幅基準信号を出力する電
圧振幅基準発生手段と、前記周波数基準信号と前記周波
数信号との偏差分から周波数補正信号を出力する周波数
補正演算手段と、前記電圧振幅基準信号と前記電圧振幅
信号との偏差分から電圧振幅補正信号を出力する電圧振
幅補正演算手段と、前記有効電流基準信号と前記電圧振
幅補正信号とを加算し有効電流補正基準信号として前記
電流制御手段に出力すると共に、前記無効電流基準信号
と前記周波数補正信号とを加算し無効電流補正基準信号
として前記電流制御手段に出力する加算手段と、を具備
した系統連系用インバータの制御装置である。In order to achieve the above object, the invention corresponding to claim 1 supplies an alternating voltage from an alternating current system to a load via a system interconnection breaker, and connects to the alternating current system. An active current reference signal and a reactive current reference signal are generated in a grid interconnection inverter that is connected and converts direct current power from a direct current power source to alternating current power to transfer active power or reactive power to the load and the alternating current system. Active / reactive current reference generating means, active / reactive voltage reference generating means for generating an active voltage reference signal and a reactive voltage reference signal, and an active current component and a reactive current component of the output current of the inverter, respectively. And the effective and reactive current detecting means for outputting the effective voltage component and the reactive voltage component of the output voltage of the inverter, respectively. As the active and reactive voltage detecting means, the phase detecting means for detecting the phase of the AC voltage and outputting it as a phase signal, and controlling the active current signal to be equal to the active current reference signal together with the reactive current signal. A current control unit that outputs the output voltage reference signal of the inverter by controlling the reactive voltage reference signal to be equal to the reactive current reference signal, and controls the active voltage signal to be equal to the active voltage reference signal. A voltage control means for controlling the output voltage reference signal of the inverter so as to be equal to the reactive voltage reference signal; and a switchable output from the current control means or the voltage control means. Switching means for switching from the current control means to the voltage control means when the interconnection breaker is opened; and the current control hand. Alternatively, gate control means for determining an energization period of an element forming the inverter based on the output voltage reference signal of the inverter from the voltage control means and the phase signal, and detecting the frequency of the AC voltage and outputting it as a frequency signal. Frequency detecting means, voltage amplitude detecting means for detecting the amplitude of the AC voltage and outputting it as a voltage amplitude signal, frequency reference generating means for outputting a frequency reference signal, and voltage amplitude reference generating means for outputting a voltage amplitude reference signal. A frequency correction calculation means for outputting a frequency correction signal based on a deviation between the frequency reference signal and the frequency signal; and a voltage amplitude correction for outputting a voltage amplitude correction signal based on a deviation between the voltage amplitude reference signal and the voltage amplitude signal. The calculation means adds the active current reference signal and the voltage amplitude correction signal to obtain an active current correction reference signal, A controller for a grid interconnection inverter, comprising: an addition unit that outputs the current to the current control unit and that adds the reactive current reference signal and the frequency correction signal to the current control unit as a reactive current correction reference signal. Is.
【0022】上記目的を達成するための請求項2に対応
する発明は、交流系統から系統連系遮断器を介して負荷
に交流電圧を供給し、また前記交流系統に連系され、直
流電源からの直流電力を交流電力に変換して前記負荷お
よび前記交流系統に有効電力あるいは無効電力を授受す
る系統連系用インバータにおいて、有効電流基準信号及
び無効電流基準信号を発生する有効無効電流基準発生手
段と、有効電圧基準信号及び無効電圧基準信号を発生す
る有効無効電圧基準発生手段と、前記インバータの出力
電流の有効電流成分および無効電流成分を各々有効電流
信号および無効電流信号として出力する有効無効電流検
出手段と、前記インバータの出力電圧の有効電圧成分お
よび無効電圧成分を各々有効電圧信号および無効電圧信
号として出力する有効無効電圧検出手段と、前記交流電
圧の位相を検出し位相信号として出力する位相検出手段
と、前記有効電流信号を前記有効電流基準信号に等しく
するよう制御すると共に前記無効電流信号を前記無効電
流基準信号に等しくするよう制御して前記インバータの
出力電圧基準信号を出力する電流制御手段と、前記有効
電圧信号を前記有効電圧基準信号に等しくするよう制御
すると共に前記無効電圧信号を前記無効電圧基準信号に
等しくするよう制御して前記インバータの出力電圧基準
信号を出力する電圧制御手段と、前記電流制御手段と前
記電圧制御手段からの出力のいずれかに切替え可能であ
って、前記系統連系遮断器が開放されたとき、前記電流
制御手段から前記電圧制御手段に切替える切替え手段
と、前記電流制御手段または前記電圧制御手段からの前
記インバータの出力電圧基準信号と前記位相信号により
前記インバータを構成している素子の通電期間を決定す
るゲート制御手段と、前記交流電圧の周波数を検出し周
波数信号として出力する周波数検出手段と、前記交流電
圧の振幅を検出し電圧振幅信号として出力する電圧振幅
検出手段と、周波数基準信号を出力する周波数基準発生
手段と、電圧振幅基準信号を出力する電圧振幅基準発生
手段と、前記周波数基準信号と前記周波数信号との偏差
が一定のレベル以上になった場合にのみ偏差分を出力す
る不感帯域をもち、かつ、該偏差分から周波数補正信号
を出力する不感帯域付き周波数補正演算手段と、前記電
圧振幅基準信号と前記電圧振幅信号との偏差が一定のレ
ベル以上になった場合にのみ偏差分を出力する不感帯域
をもち、かつ、該偏差分から電圧振幅補正信号を出力す
る不感帯域付き電圧振幅補正演算手段と、前記有効電流
基準信号と前記電圧振幅補正信号とを加算し有効電流補
正基準信号として前記電流制御手段に出力すると共に、
前記無効電流基準信号と前記周波数補正信号とを加算し
無効電流補正基準信号として前記電流制御手段に出力す
る加算手段と、を具備した系統連系用インバータの制御
装置である。According to a second aspect of the invention for achieving the above object, an AC voltage is supplied from an AC system to a load through a system interconnection breaker, and the load is connected to the AC system and a DC power source is used. In the system interconnection inverter for converting the DC power of the above into AC power and transferring active power or reactive power to the load and the AC system, an active / reactive current reference generating means for generating an active current reference signal and a reactive current reference signal An effective / reactive voltage reference generating means for generating an effective voltage reference signal and a reactive voltage reference signal, and an active / reactive current for outputting an active current component and a reactive current component of the output current of the inverter as an active current signal and a reactive current signal, respectively Detecting means and outputs an effective voltage component and a reactive voltage component of the output voltage of the inverter as an effective voltage signal and a reactive voltage signal, respectively. Effective / reactive voltage detection means, phase detection means for detecting the phase of the AC voltage and outputting it as a phase signal, and controlling the active current signal to be equal to the active current reference signal, and the reactive current signal to the reactive current. Current control means for controlling the output voltage reference signal of the inverter to be controlled to be equal to a reference signal, and controlling the effective voltage signal to be equal to the effective voltage reference signal, and the reactive voltage signal to be the reactive voltage reference. A voltage control means for outputting an output voltage reference signal of the inverter by controlling so as to be equal to a signal, and the output from the current control means and the voltage control means are switchable, and the system interconnection cutoff Switching means for switching from the current control means to the voltage control means when the container is opened, and the current control means or the voltage Gate control means for determining the energization period of the element forming the inverter based on the output voltage reference signal of the inverter and the phase signal from the control means, and frequency detection for detecting the frequency of the AC voltage and outputting it as a frequency signal. Means, voltage amplitude detection means for detecting the amplitude of the AC voltage and outputting it as a voltage amplitude signal, frequency reference generation means for outputting a frequency reference signal, voltage amplitude reference generation means for outputting a voltage amplitude reference signal, and A frequency correction calculation means with a dead band, which has a dead band for outputting the deviation component only when the deviation between the frequency reference signal and the frequency signal exceeds a certain level, and which outputs a frequency correction signal from the deviation component; , A dead band that outputs the deviation only when the deviation between the voltage amplitude reference signal and the voltage amplitude signal exceeds a certain level. Further, a voltage amplitude correction calculation means with dead band for outputting a voltage amplitude correction signal from the deviation, and the current control means as an active current correction reference signal by adding the active current reference signal and the voltage amplitude correction signal to the current control means. While outputting
A control device for a grid interconnection inverter, comprising: an addition unit that adds the reactive current reference signal and the frequency correction signal and outputs the result as a reactive current correction reference signal to the current control unit.
【0023】[0023]
【作用】請求項1に対応する発明によれば、インバータ
が連系運転から単独運転に移行した時点で、電流基準信
号の有効電流基準信号を、交流系統電圧定格振幅と交流
電圧振幅の偏差分で補正し、無効電流基準信号を交流系
統電圧定格周波数と交流電圧周波数との偏差分で補正す
ることにより、インバータは出力電圧を交流系統電圧の
定格振幅と定格周波数に等しくなるように制御される。
連系遮断器の開放信号の受信までのインバータの出力電
圧と周波数の擾乱を抑制し、前記開放信号を受信後、定
電圧運転に切替え、安定な電力を負荷に供給できる。According to the invention corresponding to claim 1, when the inverter shifts from the interconnected operation to the isolated operation, the active current reference signal of the current reference signal is divided by the deviation amount between the AC system voltage rated amplitude and the AC voltage amplitude. The inverter is controlled so that the output voltage becomes equal to the rated amplitude and rated frequency of the AC system voltage by correcting the reactive current reference signal by the deviation between the AC system voltage rated frequency and the AC voltage frequency. .
It is possible to suppress disturbance of the output voltage and frequency of the inverter until receiving the open signal of the interconnection breaker, switch to constant voltage operation after receiving the open signal, and supply stable power to the load.
【0024】請求項2に対応する発明によれば、周波数
補正演算手段および電圧振幅補正演算手段をそれぞれ不
感帯域付きとしたので、不安定な系統に生じる電圧変動
や周波数変動による不要な制御動作が抑制できる。連系
遮断器は開いたが連系遮断器の開放信号がインバータに
受信されていない状態で、インバータが単独で負荷に電
力を供給している時でも、インバータは出力過電圧、低
電圧等により運転停止にいたることはない。According to the second aspect of the invention, since the frequency correction calculation means and the voltage amplitude correction calculation means are provided with dead zones respectively, unnecessary control operations due to voltage fluctuations and frequency fluctuations occurring in an unstable system are performed. Can be suppressed. The inverter operates due to output overvoltage, low voltage, etc. even when the inverter is supplying power to the load independently when the inverter is not receiving the disconnection breaker open signal. It never stops.
【0025】[0025]
【実施例】以下、本発明の実施例について、図面を参照
して説明する。図1は、本発明の第1実施例の構成を示
すブロック図である。図9の従来例と異なる点は、周波
数検出手段を構成する周波数検出器107、電圧検出手
段を構成する電圧振幅検出回路109、加算手段を構成
する加算回路110、周波数基準発生手段を構成する周
波数基準発生器122、周波数補正演算手段を構成する
周波数補正演算回路131、電圧振幅補正演算手段を構
成する電圧振幅補正演算回路132、電圧振幅基準発生
手段を構成する電圧振幅基準発生回路133を追加した
点であり、これ以外の点は図9と同一である。Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 is a block diagram showing the configuration of the first embodiment of the present invention. The difference from the conventional example of FIG. 9 is that the frequency detector 107 that constitutes the frequency detection means, the voltage amplitude detection circuit 109 that constitutes the voltage detection means, the addition circuit 110 that constitutes the addition means, and the frequency that constitutes the frequency reference generation means. A reference generator 122, a frequency correction arithmetic circuit 131 constituting a frequency correction arithmetic means, a voltage amplitude correction arithmetic circuit 132 constituting a voltage amplitude correction arithmetic means, and a voltage amplitude reference generation circuit 133 constituting a voltage amplitude reference generation means are added. The other points are the same as those in FIG. 9.
【0026】周波数検出器107は、連系遮断器5のイ
ンバータ10側の交流電圧の周波数を検出し周波数信号
Fを出力する。電圧振幅検出回路109は、連系遮断器
5のインバータ10側の交流電圧の振幅を検出し電圧振
幅信号Vを出力する。The frequency detector 107 detects the frequency of the AC voltage on the inverter 10 side of the interconnection breaker 5 and outputs a frequency signal F. The voltage amplitude detection circuit 109 detects the amplitude of the AC voltage on the inverter 10 side of the interconnection breaker 5 and outputs a voltage amplitude signal V.
【0027】周波数基準発生器122は交流系統6の電
圧の定格周波数に相当する周波数基準信号Fcを出力す
る。電圧振幅基準発生回路133は、交流系統6の電圧
の定格振幅に相当する電圧振幅基準信号Vcを出力す
る。The frequency reference generator 122 outputs a frequency reference signal Fc corresponding to the rated frequency of the voltage of the AC system 6. The voltage amplitude reference generation circuit 133 outputs a voltage amplitude reference signal Vc corresponding to the rated amplitude of the voltage of the AC system 6.
【0028】周波数補正演算回路131は、図2に示す
ように周波数基準発生器122からの周波数基準信号F
cと周波数検出器107からの周波数信号Fを入力し加
算器1311で差を取った後、比例積分演算回路131
2を介して周波数補正信号EFを出力する。As shown in FIG. 2, the frequency correction calculation circuit 131 has a frequency reference signal F from the frequency reference generator 122.
c and the frequency signal F from the frequency detector 107 are input, and after the difference is added by the adder 1311, the proportional-plus-integral arithmetic circuit 131
The frequency correction signal EF is output via 2.
【0029】電圧振幅補正演算回路132は、図3に示
すように電圧振幅基準発生回路133からの電圧振幅基
準信号Vcと電圧振幅検出回路109の電圧振幅信号V
を入力し加算器1321で差を取った後、比例積分演算
回路1322を介して電圧振幅補正信号EVを出力す
る。The voltage amplitude correction calculation circuit 132, as shown in FIG. 3, has a voltage amplitude reference signal Vc from the voltage amplitude reference generation circuit 133 and a voltage amplitude signal V from the voltage amplitude detection circuit 109.
Is input and the difference is calculated by the adder 1321, and then the voltage amplitude correction signal EV is output via the proportional-plus-integral calculation circuit 1322.
【0030】加算回路110は、加算器111と加算器
112を有し、加算器111は有効無効電流基準発生器
101の出力する有効電流基準信号iqcから電圧振幅
補正演算回路132からの出力である電圧振幅補正信号
EVを減算し有効電流補正基準信号iqmを電流制御回
路105に出力し、また加算器112は有効無効電流基
準発生器101からの出力である無効電流基準信号id
cから周波数補正演算回路131の出力する周波数補正
信号EFを減算し無効電流補正基準信号idmを電流制
御回路105に出力する。The adder circuit 110 has an adder 111 and an adder 112, and the adder 111 outputs the active current reference signal iqc output from the active / reactive current reference generator 101 from the voltage amplitude correction arithmetic circuit 132. The voltage amplitude correction signal EV is subtracted to output the active current correction reference signal iqm to the current control circuit 105, and the adder 112 outputs the reactive current reference signal id output from the active / reactive current reference generator 101.
The frequency correction signal EF output from the frequency correction arithmetic circuit 131 is subtracted from c and the reactive current correction reference signal idm is output to the current control circuit 105.
【0031】電流制御回路105は、図9の無効電流基
準信号idcに代えて加算回路110から出力する無効
電流補正基準信号idmを入力すると共に、図9の有効
電流基準信号iqcに代えて加算回路110から出力す
る有効電流補正基準信号iqmを入力し、有効無効電流
検出器104からの有効電流検出信号iqと無効電流検
出信号idとが有効電流補正基準信号iqcと無効電流
補正基準信号idcとに等しくなるように、インバータ
主回路1の3相の出力電圧を決定するインバータ出力電
圧基準信号VRc,VSc,VTcを算出する。The current control circuit 105 inputs the reactive current correction reference signal idm output from the adder circuit 110 in place of the reactive current reference signal idc in FIG. 9, and replaces the active current reference signal iqc in FIG. 9 with the adder circuit. The active current correction reference signal iqm output from 110 is input, and the active current detection signal iq and the reactive current detection signal id from the active and reactive current detector 104 become the active current correction reference signal iqc and the reactive current correction reference signal idc. Inverter output voltage reference signals VRc, VSc, VTc that determine the output voltages of the three phases of the inverter main circuit 1 are calculated so as to be equal.
【0032】図2は、周波数補正演算回路131の具体
的回路例を示すもので、これは加算器1311と、比例
積分演算回路1312からなり、比例積分演算回路13
12は、演算増幅器Aと、抵抗R1,R2,R3と、コ
ンデンサCから構成されている。FIG. 2 shows a concrete circuit example of the frequency correction arithmetic circuit 131, which comprises an adder 1311 and a proportional integral arithmetic circuit 1312.
Reference numeral 12 is composed of an operational amplifier A, resistors R1, R2 and R3, and a capacitor C.
【0033】図3は図1の電圧振幅補正演算回路132
の具体的回路例を示すもので、これは加算器1321
と、比例積分演算回路1322とからなり、比例積分演
算回路1322は、演算増幅器Aと、抵抗R1,R2,
R3と、コンデンサCから構成されている。FIG. 3 shows the voltage amplitude correction arithmetic circuit 132 of FIG.
Shows a concrete circuit example of the adder 1321.
And a proportional-plus-integral arithmetic circuit 1322. The proportional-plus-integral arithmetic circuit 1322 includes an operational amplifier A and resistors R1, R2.
It is composed of R3 and a capacitor C.
【0034】以下、このように構成された制御装置の動
作について説明する。周波数検出器107は、連系遮断
器5が閉じ、インバータ10が交流系統6と連系してい
るときに、交流系統6の交流電圧の周波数を検出し周波
数信号Fを出力する。電圧振幅検出回路109は交流系
統6の交流電圧の振幅を電圧振幅信号Vとして検出す
る。周波数信号Fと周波数基準発生器122からの周波
数基準信号Fcは等しく、また電圧振幅信号Vと電圧振
幅基準発生回路133からの電圧振幅基準信号Vcは等
しくなっている。The operation of the control device thus constructed will be described below. The frequency detector 107 detects the frequency of the AC voltage of the AC system 6 and outputs the frequency signal F when the interconnection breaker 5 is closed and the inverter 10 is connected to the AC system 6. The voltage amplitude detection circuit 109 detects the amplitude of the AC voltage of the AC system 6 as the voltage amplitude signal V. The frequency signal F and the frequency reference signal Fc from the frequency reference generator 122 are equal, and the voltage amplitude signal V and the voltage amplitude reference signal Vc from the voltage amplitude reference generation circuit 133 are equal.
【0035】これにより、周波数補正演算回路131の
出力である周波数補正信号EFと電圧振幅補正演算回路
132の出力である電圧振幅補正信号EVは零となり、
有効電流補正基準信号iqmと無効電流補正基準信号i
dmは各々有効電流基準信号iqcと無効電流基準信号
idcとに等しくなるため、インバータ10は有効無効
電流基準発生器101からの有効電流基準信号iqcと
無効電流基準信号idcどおり有効電流と無効電流を交
流系統及び負荷に供給する。As a result, the frequency correction signal EF output from the frequency correction calculation circuit 131 and the voltage amplitude correction signal EV output from the voltage amplitude correction calculation circuit 132 become zero,
Active current correction reference signal iqm and reactive current correction reference signal i
Since dm is equal to the active current reference signal iqc and the reactive current reference signal idc, respectively, the inverter 10 outputs the active current and the reactive current according to the active current reference signal iqc and the reactive current reference signal idc from the active and reactive current reference generator 101. Supply to AC system and load.
【0036】連系遮断器5は開いたが連系遮断器5の開
放信号がインバータ10に受信されていない状態で、イ
ンバータ10が単独で負荷7に電力を供給しているとき
には、周波数検出器107で検出される周波数信号F
は、交流系統6の交流電圧の周波数とは異なり、電圧振
幅検出回路109で検出される電圧振幅信号Vも交流系
統6の交流電圧の振幅とは異なるため、周波数信号Fと
周波数基準信号Fcには偏差が生じる。また、電圧振幅
信号Vと電圧振幅基準信号Vcにも偏差が生じることに
なる。この結果、周波数補正演算回路131の周波数補
正信号EFと電圧振幅補正演算回路132の電圧振幅補
正信号EVに補正値が出力される。When the interconnecting circuit breaker 5 is opened but the open signal of the interconnecting circuit breaker 5 is not received by the inverter 10, when the inverter 10 is independently supplying power to the load 7, the frequency detector Frequency signal F detected at 107
Is different from the frequency of the AC voltage of the AC system 6, and the voltage amplitude signal V detected by the voltage amplitude detection circuit 109 is also different from the amplitude of the AC voltage of the AC system 6, so that the frequency signal F and the frequency reference signal Fc are Causes deviation. Further, a deviation also occurs between the voltage amplitude signal V and the voltage amplitude reference signal Vc. As a result, correction values are output to the frequency correction signal EF of the frequency correction calculation circuit 131 and the voltage amplitude correction signal EV of the voltage amplitude correction calculation circuit 132.
【0037】加算回路110は周波数補正信号EFと電
圧振幅補正信号EVで各々無効電流基準信号idcと有
効電流基準信号iqcを補正し、無効電流補正基準信号
idmと有効電流補正基準信号iqmを電流制御回路1
05に出力する。The adder circuit 110 corrects the reactive current reference signal idc and the active current reference signal iqc by the frequency correction signal EF and the voltage amplitude correction signal EV, respectively, and controls the reactive current correction reference signal idm and the active current correction reference signal iqm by current control. Circuit 1
Output to 05.
【0038】インバータ10は、加算回路110からの
有効電流基準信号iqmと無効電流基準信号idmどお
り有効電流と無効電流を負荷に供給することにより、イ
ンバータ出力電圧の周波数と振幅を周波数基準信号Fc
と電圧振幅基準信号Vcの近傍に制御することができ
る。The inverter 10 supplies the active current and the reactive current to the load in accordance with the active current reference signal iqm and the reactive current reference signal idm from the adder circuit 110, thereby determining the frequency and the amplitude of the inverter output voltage to the frequency reference signal Fc.
And the voltage amplitude reference signal Vc can be controlled in the vicinity.
【0039】さらに、連系遮断器5の開放信号を受信後
位相検出器103の出力する位相信号θを定格周波数に
固定するとともにスイッチ回路146により電流制御回
路105の出力をゲート制御回路106に出力している
状態から、電圧制御回路145の出力をゲート制御回路
106に出力するように変化させて、インバータ10を
定電圧定周波の運転に移行させる。Further, after receiving the open signal of the interconnection breaker 5, the phase signal θ output from the phase detector 103 is fixed to the rated frequency, and the output of the current control circuit 105 is output to the gate control circuit 106 by the switch circuit 146. From the current state, the output of the voltage control circuit 145 is changed so as to be output to the gate control circuit 106, and the inverter 10 is shifted to the constant voltage / constant frequency operation.
【0040】以上述べた第1実施例によれば、系統連系
用インバータが連系遮断器5の開放信号を受けて単独運
転に移行する場合、連系遮断器5の開放信号の授受に遅
延があってもインバータ10の運転を停止することな
く、連系状態から単独状態に移行し、負荷7に適正な電
力を供給できるため、系統連系用インバータを用いた発
電システムの信頼性を高め、その適用範囲を広げること
ができる。According to the first embodiment described above, when the grid interconnection inverter receives the open signal of the grid breaker 5 and shifts to the independent operation, the transmission of the open signal of the grid breaker 5 is delayed. Even if there is, the operation can be changed from the interconnection state to the independent state without stopping the operation of the inverter 10 and appropriate electric power can be supplied to the load 7. Therefore, the reliability of the power generation system using the grid interconnection inverter can be improved. , Its application range can be expanded.
【0041】以下、この詳細な動作について、図4及び
図5を参照して説明する。図4は図1を単線結線図で表
現したもので、インバータが連系運転から単独運転に切
り替わった時の主回路諸量の動きを説明する図である。
図5はインバータが連系運転から単独運転に切り替わっ
た時点で負荷電圧の変化を説明するベクトル図である。The detailed operation will be described below with reference to FIGS. 4 and 5. FIG. 4 is a diagram showing FIG. 1 in a single line connection diagram, and is a diagram for explaining the movement of various amounts of the main circuit when the inverter is switched from the interconnected operation to the isolated operation.
FIG. 5 is a vector diagram for explaining a change in load voltage at the time when the inverter switches from the interconnected operation to the isolated operation.
【0042】図4では、インバータ10の出力するイン
バータ出力電流をIc、負荷7に流れる負荷電流をI
s、連系遮断器5を介して交流系統6に流れる系統電流
をIgとし、負荷7が発生する負荷電圧をVs、交流系
統6の系統電圧をVgとして各々示し、また、負荷イン
ピーダンスをZで示している。In FIG. 4, the inverter output current output from the inverter 10 is Ic and the load current flowing through the load 7 is Ic.
s, the system current flowing in the AC system 6 through the interconnection breaker 5 is Ig, the load voltage generated by the load 7 is Vs, the system voltage of the AC system 6 is Vg, and the load impedance is Z. Shows.
【0043】説明を簡単にするため、交流系統6は無限
大母線としている。インバータ10はインバータ制御装
置100の電流基準信号に等しいインバータ出力電流I
cを出力している。To simplify the explanation, the AC system 6 is an infinite bus. The inverter 10 has an inverter output current I equal to the current reference signal of the inverter control device 100.
c is output.
【0044】まず、連系遮断器5が閉じてインバータ1
0が連系運転している状態を考える。交流系統6は、イ
ンバータと授受する電流の如何に関わらず、系統電圧V
gは定格電圧振幅と定格周波数を維持している。インバ
ータ10及び負荷7は連系遮断器5を介して交流系統6
と接続されるので、負荷電圧Vsは系統電圧Vgと同じ
定格電圧振幅と定格周波数となっている。First, the interconnection breaker 5 is closed and the inverter 1
Consider the case where 0 is in interconnection operation. The AC system 6 has a system voltage V regardless of the current exchanged with the inverter.
g maintains the rated voltage amplitude and rated frequency. The inverter 10 and the load 7 are connected to the AC system 6 via the interconnection breaker 5.
Therefore, the load voltage Vs has the same rated voltage amplitude and rated frequency as the system voltage Vg.
【0045】負荷電圧Vsと系統電圧Vgについて
(1)式が成り立つ。 Vs=Vg …(1) また、インバ―タ出力電流Ic、負荷電流Is、系統電
流Igについて、(2)式が成り立つ。The equation (1) holds for the load voltage Vs and the system voltage Vg. Vs = Vg (1) Further, with respect to the inverter output current Ic, the load current Is, and the system current Ig, the equation (2) is established.
【0046】Ic=Is+Ig …(2) 更に、負荷電圧Vsと負荷電流Isについて(3)式が
成り立つ。 Vs=Z・Is …(3) 次に、連系遮断器5を開きインバ―タ10が単独運転に
なると、インバ―タ制御装置100で電流基準値を変更
しない限り、連系運転時に交流系統6に流れていた電流
Igは負荷7に流れることになる。この時の負荷電圧を
Vs1とすると、(4)式が成り立つ。Ic = Is + Ig (2) Further, the equation (3) holds for the load voltage Vs and the load current Is. Vs = Z · Is (3) Next, when the interconnecting circuit breaker 5 is opened and the inverter 10 is in the independent operation, the AC system is operated during the interconnecting operation unless the current reference value is changed by the inverter control device 100. The current Ig flowing in 6 flows into the load 7. When the load voltage at this time is Vs1, the equation (4) is established.
【0047】 Vs1=Z・Ic=Z・(Is+Ig)=Vg+Z・Ig…(4) すなわち、負荷7にはZ・Igの電圧が交流系統6の定
格電圧Vgに加算されることになる。Vs1 = Z · Ic = Z · (Is + Ig) = Vg + Z · Ig (4) That is, the voltage of Z · Ig is added to the rated voltage Vg of the AC system 6 in the load 7.
【0048】図5はこの状態をベクトルで説明する図で
ある。図5では、直交するd−q座標系上にベクトルを
描いており、q軸に系統電圧Vgをとっている。連系運
転時には系統電圧Vgと負荷電圧Vsは等しくq軸上に
あるが、単独運転になると連系時に交流系統6に流れて
いた電流Igが負荷7に流れるため、負荷電圧Vsは負
荷7のインピ―ダンスZに応じてVs1に変化する。次
にインバ―タ10はVs1に対して、電流基準値通りI
cを流そうとするため、更に負荷電圧を変化させる。こ
れはインバ―タ10が連系運転から単独運転に切り替わ
ると、インバ―タ制御装置100で電流基準値を変更し
ない限り、負荷電圧の振幅と周波数が変化することを示
している。すなわち、連系時に交流系統6に流れていた
電流Igと負荷インピ―ダンスZにより変化する電圧成
分のうちd軸成分は周波数を変化させ、q軸成分は振幅
を変化させる。FIG. 5 is a diagram for explaining this state with a vector. In FIG. 5, a vector is drawn on the orthogonal dq coordinate system, and the system voltage Vg is taken on the q axis. Although the system voltage Vg and the load voltage Vs are equal on the q-axis during the interconnection operation, the current Ig flowing in the AC system 6 during the interconnection flows to the load 7 in the independent operation, so that the load voltage Vs is equal to the load voltage Vs. It changes to Vs1 according to the impedance Z. Next, the inverter 10 is Is according to the current reference value with respect to Vs1.
In order to flow c, the load voltage is further changed. This shows that when the inverter 10 switches from the interconnected operation to the isolated operation, the amplitude and frequency of the load voltage change unless the current reference value is changed by the inverter control device 100. In other words, the d-axis component changes the frequency and the q-axis component changes the amplitude among the voltage components that change due to the current Ig flowing in the AC system 6 and the load impedance Z during the interconnection.
【0049】以上のことから、インバ―タ10が連系運
転から単独運転に移行した時点で電流基準信号Icの有
効電流基準信号Iqcを交流系統電圧定格振幅と交流電
圧振幅の偏差分で補正し、無効電流基準信号Idcを交
流系統電圧定格周波数と交流電圧周波数の偏差分で補正
することにより、インバ―タは出力電圧を交流系統電圧
の定格振幅と定格周波数に等しくなるように制御できる
ことになる。From the above, the active current reference signal Iqc of the current reference signal Ic is corrected by the deviation between the AC system voltage rated amplitude and the AC voltage amplitude when the inverter 10 shifts from the interconnected operation to the isolated operation. By correcting the reactive current reference signal Idc by the deviation between the AC system voltage rated frequency and the AC voltage frequency, the inverter can control the output voltage to be equal to the AC system voltage rated amplitude and rated frequency. .
【0050】図1の実施例では、この作用を利用して、
連系遮断器5の開放信号の受信までのインバータ10の
出力電圧と周波数の擾乱を抑制し、開放信号を受信後、
定電圧定周波運転に切替え、安定な電力を負荷7に供給
するものである。In the embodiment of FIG. 1, utilizing this action,
The disturbance of the output voltage and frequency of the inverter 10 until receiving the open signal of the interconnection breaker 5 is suppressed, and after receiving the open signal,
The operation is switched to constant voltage constant frequency operation and stable power is supplied to the load 7.
【0051】次に、本発明の第2の実施例について、図
6〜図8を参照して説明する。図6はその概略構成を示
すブロック図であり、ここでは図1と同一部分には同一
符号を付してその説明を省略する。図1と異なる点は、
図1の周波数補正演算回路131を不感帯域付き周波数
補正演算回路131Aに変更し、また図1の電圧振幅補
正演算回路132を不感帯域付き電圧振幅補正演算回路
132Aに変更し、演算回路131A,132Aの出力
を加算回路110に入力させるようにしたものである。Next, a second embodiment of the present invention will be described with reference to FIGS. FIG. 6 is a block diagram showing its schematic configuration. Here, the same parts as those in FIG. 1 are designated by the same reference numerals and the description thereof will be omitted. The difference from FIG. 1 is that
The frequency correction arithmetic circuit 131 of FIG. 1 is changed to a frequency correction arithmetic circuit 131A with a dead band, and the voltage amplitude correction arithmetic circuit 132 of FIG. 1 is changed to a voltage amplitude correction arithmetic circuit 132A with a dead zone to calculate arithmetic circuits 131A and 132A. The output of is input to the adder circuit 110.
【0052】図7は不感帯域付き周波数補正演算回路1
31Aの具体的回路例を示す図であり、これは加算器1
331と、不感帯域発生回路1333と、比例積分演算
回路1332からなり、比例積分演算回路1332は演
算増幅器Aと、抵抗R11,R21,R31と、コンデ
ンサCで構成され、また不感帯域発生回路1333はツ
ェナーダイオードZD11,ZD11と、抵抗R41か
ら構成されている。周波数基準発生器122からの周波
数基準信号Fcと周波数検出器107からの周波数信号
Fを入力し加算器1331で差を取った後、不感帯域発
生回路1333と、比例積分演算回路1332を介して
周波数補正信号EFを出力する。FIG. 7 is a frequency correction arithmetic circuit 1 with dead band.
It is a figure which shows the specific example of a circuit of 31A, This is the adder 1
331, a dead band generation circuit 1333, and a proportional-plus-integral calculation circuit 1332. The proportional-plus-integral calculation circuit 1332 includes an operational amplifier A, resistors R11, R21, R31, and a capacitor C. The dead band generation circuit 1333 includes It is composed of Zener diodes ZD11 and ZD11 and a resistor R41. After inputting the frequency reference signal Fc from the frequency reference generator 122 and the frequency signal F from the frequency detector 107 and subtracting the difference with the adder 1331, the frequency is passed through the dead band generation circuit 1333 and the proportional-plus-integral calculation circuit 1332. The correction signal EF is output.
【0053】図8は不感帯域付き電圧振幅補正演算回路
132Aの具体的回路例を示す図であり、これは加算器
1341と、不感帯域発生回路1343と、比例積分演
算回路1342からなり、比例積分演算回路1342は
演算増幅器Aと、抵抗R11,R21,R31と、コン
デンサCで構成され、また不感帯域発生回路1343は
ツェナーダイオードZD11,ZD11と、抵抗R41
から構成されている。電圧振幅基準発生回路133から
の電圧振幅基準信号Vcと電圧振幅検出回路109から
の電圧振幅信号Vを入力し、加算器1341で差を取っ
た後、不感帯域発生回路1343と、比例積分演算回路
1342を介して電圧振幅補正信号EVを出力する。FIG. 8 is a diagram showing a concrete circuit example of the voltage amplitude correction operation circuit 132A with dead band, which comprises an adder 1341, a dead band generation circuit 1343, and a proportional-plus-integral operation circuit 1342. The arithmetic circuit 1342 includes an operational amplifier A, resistors R11, R21 and R31, and a capacitor C. The dead band generation circuit 1343 includes zener diodes ZD11 and ZD11 and a resistor R41.
It consists of The voltage amplitude reference signal Vc from the voltage amplitude reference generation circuit 133 and the voltage amplitude signal V from the voltage amplitude detection circuit 109 are input, and after the difference is added by the adder 1341, the dead band generation circuit 1343 and the proportional-plus-integral calculation circuit. The voltage amplitude correction signal EV is output via 1342.
【0054】このように、不感帯を付加することによ
り、以下のような作用効果が得られる。系統条件の変動
による周波数信号Fと周波数基準信号Fcの偏差や、電
圧振幅信号Vと電圧振幅基準信号Vcの偏差は不感帯域
発生回路1333,1343の不感帯域内に入るように
することで、連系運転中の有効電流補正基準信号iqm
と無効電流補正基準信号idmの発生を抑制できる。従
って、本実施例は電圧や周波数の変動が生じ易い系統に
適用する場合に適している。By adding the dead zone in this way, the following operational effects can be obtained. The deviation between the frequency signal F and the frequency reference signal Fc and the deviation between the voltage amplitude signal V and the voltage amplitude reference signal Vc due to the fluctuation of the system condition are set within the dead band of the dead band generation circuits 1333 and 1343, so that the interconnection is achieved. Active current correction reference signal iqm during operation
Therefore, the generation of the reactive current correction reference signal idm can be suppressed. Therefore, this embodiment is suitable when applied to a system in which fluctuations in voltage and frequency are likely to occur.
【0055】また、連系遮断器5が開きながら、連系遮
断器5の開放信号がインバータ10に受信されていない
状態で、インバータ10が単独で負荷7に電力を供給し
ている時には、周波数検出器107の検出する周波数信
号Fは交流系統6の交流電圧の周波数と異なり、電圧振
幅検出器109の検出する電圧振幅信号Vも交流系統6
の交流電圧の振幅と異なるため、周波数信号Fと周波数
基準信号Fcには不感帯域を越える偏差が生じ、また電
圧振幅信号Vと電圧振幅基準信号Vcにも不感帯域を越
える偏差が生じることになる。When the inverter 10 is independently supplying power to the load 7 while the inverter 10 is not receiving the open signal of the interconnection breaker 5 while the interconnection breaker 5 is open, the frequency is The frequency signal F detected by the detector 107 is different from the frequency of the AC voltage of the AC system 6, and the voltage amplitude signal V detected by the voltage amplitude detector 109 is also the AC system 6.
Since the amplitude of the AC voltage is different from that of the AC voltage, the frequency signal F and the frequency reference signal Fc have a deviation exceeding the dead band, and the voltage amplitude signal V and the voltage amplitude reference signal Vc also have a deviation exceeding the dead band. .
【0056】これにより、不感帯域付き周波数補正演算
回路131Aの出力する周波数補正信号EFと不感帯域
付き電圧振幅補正演算回路132Aの出力する電圧振幅
補正信号EVは零でなくなる。As a result, the frequency correction signal EF output by the frequency correction arithmetic circuit with dead band 131A and the voltage amplitude correction signal EV output by the voltage amplitude correction arithmetic circuit with dead band 132A are not zero.
【0057】加算回路110は周波数補正信号EFと電
圧振幅補正信号EVで各々無効電流基準信号idcと有
効電流基準信号iqcを補正し、無効電流補正基準信号
idmと有効電流補正基準信号iqmを電流制御回路1
05に出力する。The adder circuit 110 corrects the reactive current reference signal idc and the active current reference signal iqc by the frequency correction signal EF and the voltage amplitude correction signal EV, respectively, and controls the reactive current correction reference signal idm and the active current correction reference signal iqm by current control. Circuit 1
Output to 05.
【0058】インバータ10は加算回路110からの有
効電流基準信号iqmと無効電流基準信号idmどおり
有効電流と無効電流を負荷7に供給することにより、イ
ンバータ出力電圧の周波数と振幅を周波数基準信号Fc
と電圧振幅基準信号Vcの近傍に制御することができ
る。The inverter 10 supplies the active current and the reactive current to the load 7 in accordance with the active current reference signal iqm and the reactive current reference signal idm from the adder circuit 110, thereby determining the frequency and the amplitude of the inverter output voltage.
And the voltage amplitude reference signal Vc can be controlled in the vicinity.
【0059】この実施例によれば、不感帯の影響により
インバータ出力電圧の周波数と振幅は周波数基準信号F
cと電圧振幅基準信号Vcに完全に一致することはない
が、最終的には連系遮断器5の開放信号を受けることに
より、その問題は解消される。According to this embodiment, the frequency and amplitude of the inverter output voltage are changed by the frequency reference signal F due to the influence of the dead zone.
Although c and the voltage amplitude reference signal Vc do not completely match, the problem is finally solved by receiving the open signal of the interconnection breaker 5.
【0060】連系遮断器5が開きながら、連系遮断器5
の開放信号がインバータ10に受信されていない状態
で、インバータ10が単独で負荷7に電力を供給してい
るときでも、インバータ10は出力過電圧、低電圧等に
より停止に至ることはない。While the interconnection breaker 5 is open, the interconnection breaker 5
Even when the inverter 10 is independently supplying power to the load 7 in a state in which the inverter 10 has not received the open signal, the inverter 10 does not stop due to output overvoltage, low voltage, or the like.
【0061】本発明は以上述べた実施例に限定されるも
のではない。例えば、図1の実施例の加算回路110と
周波数補正演算回路131と電圧振幅補正演算回路13
2は、電子回路で実現したり、あるいはマイクロコンピ
ュ―タ等を用いてソフトウェアにて実現することもでき
る。The present invention is not limited to the embodiments described above. For example, the adder circuit 110, the frequency correction calculation circuit 131, and the voltage amplitude correction calculation circuit 13 of the embodiment of FIG.
2 can be realized by an electronic circuit, or can be realized by software using a microcomputer or the like.
【0062】この場合、図9の従来例で、電流制御回路
105と有効無効電流検出器104がマイクロコンピュ
―タのソフトウェアにて実現されていれば、図1の加算
回路110と周波数補正演算回路131と電圧振幅補正
演算回路132の機能をソフトウェアとして追加するこ
とにより、本発明を従来の制御装置に容易に組み込むこ
とができる利点がある。In this case, in the conventional example of FIG. 9, if the current control circuit 105 and the active / reactive current detector 104 are realized by the software of the microcomputer, the adding circuit 110 and the frequency correction arithmetic circuit of FIG. By adding the functions of 131 and the voltage amplitude correction calculation circuit 132 as software, there is an advantage that the present invention can be easily incorporated into a conventional control device.
【0063】また、図6においても、同様に不感帯域付
き周波数補正演算回路131Aと不感帯域付き電圧振幅
補正演算回路132Aはソフトウェアにて実現すること
もできる。Also in FIG. 6, similarly, the frequency correction arithmetic circuit 131A with dead band and the voltage amplitude correction arithmetic circuit 132A with dead band can be realized by software.
【0064】[0064]
【発明の効果】本発明によれば、インバータが交流系統
と連系して交流系統と電力の授受を行なっている際に交
流系統との連系が途絶えた場合にも、インバータ単独で
負荷に安定した電力を供給し続けることのできる系統連
系用インバ―タの制御装置を提供できる。According to the present invention, even when the interconnection with the AC system is interrupted while the inverter is interconnected with the AC system to transfer electric power to and from the AC system, the inverter alone acts as a load. It is possible to provide a control device for a grid interconnection inverter that can continuously supply stable power.
【図1】本発明による系統連系用インバ―タの制御装置
の第1実施例の構成を示すブロック図。FIG. 1 is a block diagram showing the configuration of a first embodiment of a control device for a grid interconnection inverter according to the present invention.
【図2】図1の周波数補正演算回路の具体的回路例を示
す図。FIG. 2 is a diagram showing a specific circuit example of the frequency correction arithmetic circuit of FIG.
【図3】図1の電圧振幅補正演算回路の具体的回路例を
示す図。FIG. 3 is a diagram showing a specific circuit example of the voltage amplitude correction arithmetic circuit of FIG.
【図4】図1のインバ―タが連系運転から単独運転に切
り替わった時の主回路諸量の動きを説明するための図。FIG. 4 is a diagram for explaining the movement of various quantities of the main circuit when the inverter of FIG. 1 is switched from the interconnected operation to the isolated operation.
【図5】図1のインバ―タが連系運転から単独運転に切
り替わった時点での負荷電圧の変化を説明するためのベ
クトル図。5 is a vector diagram for explaining a change in load voltage at the time when the inverter of FIG. 1 switches from interconnected operation to isolated operation.
【図6】本発明による系統連系用インバ―タの制御装置
の第2実施例の構成を示すブロック図。FIG. 6 is a block diagram showing the configuration of a second embodiment of the control device for the grid interconnection inverter according to the present invention.
【図7】図6の不感帯域付き周波数補正演算回路の具体
的回路例を示す図。FIG. 7 is a diagram showing a specific circuit example of the frequency correction arithmetic circuit with dead band shown in FIG. 6;
【図8】図6の不感帯域付き電圧振幅補正演算回路の具
体的回路例を示す図。8 is a diagram showing a specific circuit example of the voltage amplitude correction arithmetic circuit with dead band in FIG.
【図9】従来の系統連系用インバ―タと、その制御装置
の一例の構成を示すブロック図。FIG. 9 is a block diagram showing a configuration of an example of a conventional grid interconnection inverter and its control device.
1…インバ―タ主回路、 2…直流コンデンサ、3
…変圧器、 4…直流電圧源、5…連系
遮断器、 6…交流系統、7…負荷、
100…インバ―タ制御装置、101…有
効無効電流基準発生器、103…位相検出器、 1
04…有効無効電流検出器、105…電流制御回路、
106…ゲ―ト制御回路、107…周波数検出器、
108…有効無効電圧検出器、109…電圧振幅
検出回路、 110…加算回路、111,112…加算
器、122…周波数基準発生器、 131…周波数補正
演算回路、132…電圧振幅補正演算回路、131A…
不感帯域付き周波数補正演算回路、132A…不感帯域
付き電圧振幅補正演算回路、141…有効無効電圧基準
発生器、145…電圧制御回路、 146…スイッ
チ回路、201,202及び203…ホ―ルCT、G
U,GV,GW,GX,GY,GZ…可制御整流素子、
DU,DV,DW,DX,DY,DZ…整流素子、13
11,1321…加算器、1312,1322…比例積
分演算回路、1331,1341…加算器、1333,
1343…不感帯域発生回路、1332,1342…比
例積分演算回路。1 ... Inverter main circuit, 2 ... DC capacitor, 3
... Transformer, 4 ... DC voltage source, 5 ... Interconnection breaker, 6 ... AC system, 7 ... Load,
100 ... Inverter control device, 101 ... Active / reactive current reference generator, 103 ... Phase detector, 1
04 ... Effective / Reactive current detector, 105 ... Current control circuit,
106 ... Gate control circuit, 107 ... Frequency detector,
108 ... Effective / ineffective voltage detector, 109 ... Voltage amplitude detection circuit, 110 ... Addition circuit, 111, 112 ... Adder, 122 ... Frequency reference generator, 131 ... Frequency correction arithmetic circuit, 132 ... Voltage amplitude correction arithmetic circuit, 131A …
Dead band frequency correction operation circuit, 132A ... Dead band voltage amplitude correction operation circuit, 141 ... Effective / ineffective voltage reference generator, 145 ... Voltage control circuit, 146 ... Switch circuit, 201, 202 and 203 ... Hole CT, G
U, GV, GW, GX, GY, GZ ... Controllable rectifying element,
DU, DV, DW, DX, DY, DZ ... Rectifying element, 13
11, 1321 ... Adder, 1312, 1322 ... Proportional-integral arithmetic circuit, 1331, 1341 ... Adder, 1333,
1343 ... Dead band generation circuit, 1332, 1342 ... Proportional integral calculation circuit.
───────────────────────────────────────────────────── フロントページの続き (72)発明者 大山 公人 東京都千代田区神田神保町2丁目2番30号 東京電力株式会社開発研究所内 (72)発明者 高島 信和 東京都府中市東芝町1番地 株式会社東芝 府中工場内 (72)発明者 廣瀬 俊一 東京都府中市東芝町1番地 株式会社東芝 府中工場内 (72)発明者 田中 進 東京都港区芝浦一丁目1番1号 株式会社 東芝本社事務所内 ─────────────────────────────────────────────────── ─── Continuation of the front page (72) Inventor Kimito Oyama 2-30 Kanda Jimbocho, Chiyoda-ku, Tokyo Tokyo Electric Power Co., Inc. Research & Development Laboratory (72) Inventor Nobukazu Takashima 1st Toshiba Town, Fuchu City, Tokyo Stocks Shares Company Toshiba Fuchu Factory (72) Inventor Shunichi Hirose 1 Toshiba Town, Fuchu-shi, Tokyo Toshiba Corporation Fuchu Factory (72) Inventor Susumu Tanaka 1-1-1, Shibaura, Minato-ku, Tokyo Toshiba Head Office Office
Claims (2)
荷に交流電圧を供給し、また前記交流系統に連系され、
直流電源からの直流電力を交流電力に変換して前記負荷
および前記交流系統に有効電力あるいは無効電力を授受
する系統連系用インバータにおいて、 有効電流基準信号及び無効電流基準信号を発生する有効
無効電流基準発生手段と、 有効電圧基準信号及び無効電圧基準信号を発生する有効
無効電圧基準発生手段と、 前記インバータの出力電流の有効電流成分および無効電
流成分を各々有効電流信号および無効電流信号として出
力する有効無効電流検出手段と、 前記インバータの出力電圧の有効電圧成分および無効電
圧成分を各々有効電圧信号および無効電圧信号として出
力する有効無効電圧検出手段と、 前記交流電圧の位相を検出し位相信号として出力する位
相検出手段と、 前記有効電流信号を前記有効電流基準信号に等しくする
よう制御すると共に前記無効電流信号を前記無効電流基
準信号に等しくするよう制御して前記インバータの出力
電圧基準信号を出力する電流制御手段と、 前記有効電圧信号を前記有効電圧基準信号に等しくする
よう制御すると共に前記無効電圧信号を前記無効電圧基
準信号に等しくするよう制御して前記インバータの出力
電圧基準信号を出力する電圧制御手段と、 前記電流制御手段と前記電圧制御手段からの出力のいず
れかに切替え可能であって、前記系統連系遮断器が開放
されたとき、前記電流制御手段から前記電圧制御手段に
切替える切替え手段と、 前記電流制御手段または前記電圧制御手段からの前記イ
ンバータの出力電圧基準信号と前記位相信号により前記
インバータを構成している素子の通電期間を決定するゲ
ート制御手段と、 前記交流電圧の周波数を検出し周波数信号として出力す
る周波数検出手段と、 前記交流電圧の振幅を検出し電圧振幅信号として出力す
る電圧振幅検出手段と、 周波数基準信号を出力する周波数基準発生手段と、 電圧振幅基準信号を出力する電圧振幅基準発生手段と、 前記周波数基準信号と前記周波数信号との偏差分から周
波数補正信号を出力する周波数補正演算手段と、 前記電圧振幅基準信号と前記電圧振幅信号との偏差分か
ら電圧振幅補正信号を出力する電圧振幅補正演算手段
と、 前記有効電流基準信号と前記電圧振幅補正信号とを加算
し有効電流補正基準信号として前記電流制御手段に出力
すると共に、前記無効電流基準信号と前記周波数補正信
号とを加算し無効電流補正基準信号として前記電流制御
手段に出力する加算手段と、 を具備したことを特徴とする系統連系用インバータの制
御装置。1. An AC voltage is supplied from an AC system to a load via a system interconnection breaker, and is connected to the AC system.
In a grid interconnection inverter that converts direct current power from a direct current power source to alternating current power to transfer active power or reactive power to the load and the alternating current system, an active and reactive current that generates an active current reference signal and a reactive current reference signal Reference generating means, active / reactive voltage reference generating means for generating an active voltage reference signal and a reactive voltage reference signal, and an active current component and a reactive current component of the output current of the inverter are output as an active current signal and a reactive current signal, respectively. Active / reactive current detection means, active / reactive voltage detection means for outputting an active voltage component and a reactive voltage component of the output voltage of the inverter as an active voltage signal and a reactive voltage signal, respectively, and detects the phase of the AC voltage as a phase signal. Phase detecting means for outputting, and a control for equalizing the active current signal with the active current reference signal. And controlling the reactive current signal to be equal to the reactive current reference signal to output an output voltage reference signal of the inverter, and controlling the active voltage signal to be equal to the active voltage reference signal. Along with, the voltage control means for controlling the reactive voltage signal to be equal to the reactive voltage reference signal and outputting the output voltage reference signal of the inverter, and switching to either the current control means or the output from the voltage control means. A switching means for switching from the current control means to the voltage control means when the grid interconnection breaker is opened; and an output voltage reference signal of the inverter from the current control means or the voltage control means. And a gate control means for determining an energization period of an element forming the inverter according to the phase signal, Frequency detection means for detecting the frequency of the voltage and outputting it as a frequency signal; voltage amplitude detection means for detecting the amplitude of the AC voltage and outputting it as a voltage amplitude signal; frequency reference generation means for outputting a frequency reference signal; and voltage amplitude A voltage amplitude reference generating means for outputting a reference signal, a frequency correction calculating means for outputting a frequency correction signal from the deviation between the frequency reference signal and the frequency signal, and a deviation between the voltage amplitude reference signal and the voltage amplitude signal A voltage amplitude correction calculation unit that outputs a voltage amplitude correction signal, and adds the active current reference signal and the voltage amplitude correction signal to output to the current control unit as an active current correction reference signal, and the reactive current reference signal Adding means for adding the frequency correction signal and outputting to the current control means as a reactive current correction reference signal; Control device for system interconnection inverter, characterized in that.
荷に交流電圧を供給し、また前記交流系統に連系され、
直流電源からの直流電力を交流電力に変換して前記負荷
および前記交流系統に有効電力あるいは無効電力を授受
する系統連系用インバータにおいて、 有効電流基準信号及び無効電流基準信号を発生する有効
無効電流基準発生手段と、 有効電圧基準信号及び無効電圧基準信号を発生する有効
無効電圧基準発生手段と、 前記インバータの出力電流の有効電流成分および無効電
流成分を各々有効電流信号および無効電流信号として出
力する有効無効電流検出手段と、 前記インバータの出力電圧の有効電圧成分および無効電
圧成分を各々有効電圧信号および無効電圧信号として出
力する有効無効電圧検出手段と、 前記交流電圧の位相を検出し位相信号として出力する位
相検出手段と、 前記有効電流信号を前記有効電流基準信号に等しくする
よう制御すると共に前記無効電流信号を前記無効電流基
準信号に等しくするよう制御して前記インバータの出力
電圧基準信号を出力する電流制御手段と、 前記有効電圧信号を前記有効電圧基準信号に等しくする
よう制御すると共に前記無効電圧信号を前記無効電圧基
準信号に等しくするよう制御して前記インバータの出力
電圧基準信号を出力する電圧制御手段と、 前記電流制御手段と前記電圧制御手段からの出力のいず
れかに切替え可能であって、前記系統連系遮断器が開放
されたとき、前記電流制御手段から前記電圧制御手段に
切替える切替え手段と、 前記電流制御手段または前記電圧制御手段からの前記イ
ンバータの出力電圧基準信号と前記位相信号により前記
インバータを構成している素子の通電期間を決定するゲ
ート制御手段と、 前記交流電圧の周波数を検出し周波数信号として出力す
る周波数検出手段と、 前記交流電圧の振幅を検出し電圧振幅信号として出力す
る電圧振幅検出手段と、 周波数基準信号を出力する周波数基準発生手段と、 電圧振幅基準信号を出力する電圧振幅基準発生手段と、 前記周波数基準信号と前記周波数信号との偏差が一定の
レベル以上になった場合にのみ偏差分を出力する不感帯
域をもち、かつ、該偏差分から周波数補正信号を出力す
る不感帯域付き周波数補正演算手段と、 前記電圧振幅基準信号と前記電圧振幅信号との偏差が一
定のレベル以上になった場合にのみ偏差分を出力する不
感帯域をもち、かつ、該偏差分から電圧振幅補正信号を
出力する不感帯域付き電圧振幅補正演算手段と、 前記有効電流基準信号と前記電圧振幅補正信号とを加算
し有効電流補正基準信号として前記電流制御手段に出力
すると共に、前記無効電流基準信号と前記周波数補正信
号とを加算し無効電流補正基準信号として前記電流制御
手段に出力する加算手段と、 を具備したことを特徴とする系統連系用インバータの制
御装置。2. An AC voltage is supplied from an AC system to a load via a system interconnection breaker, and is connected to the AC system.
In a grid interconnection inverter that converts direct current power from a direct current power source to alternating current power to transfer active power or reactive power to the load and the alternating current system, an active and reactive current that generates an active current reference signal and a reactive current reference signal Reference generating means, active / reactive voltage reference generating means for generating an active voltage reference signal and a reactive voltage reference signal, and an active current component and a reactive current component of the output current of the inverter are output as an active current signal and a reactive current signal, respectively. Active / reactive current detection means, active / reactive voltage detection means for outputting an active voltage component and a reactive voltage component of the output voltage of the inverter as an active voltage signal and a reactive voltage signal, respectively, and detects the phase of the AC voltage as a phase signal. Phase detecting means for outputting, and a control for equalizing the active current signal with the active current reference signal. And controlling the reactive current signal to be equal to the reactive current reference signal to output an output voltage reference signal of the inverter, and controlling the active voltage signal to be equal to the active voltage reference signal. Along with, the voltage control means for controlling the reactive voltage signal to be equal to the reactive voltage reference signal and outputting the output voltage reference signal of the inverter, and switching to either the current control means or the output from the voltage control means. A switching means for switching from the current control means to the voltage control means when the grid interconnection breaker is opened; and an output voltage reference signal of the inverter from the current control means or the voltage control means. And a gate control means for determining an energization period of an element forming the inverter according to the phase signal, Frequency detection means for detecting the frequency of the voltage and outputting it as a frequency signal; voltage amplitude detection means for detecting the amplitude of the AC voltage and outputting it as a voltage amplitude signal; frequency reference generation means for outputting a frequency reference signal; and voltage amplitude A voltage amplitude reference generating means for outputting a reference signal, and a dead band for outputting a deviation component only when the deviation between the frequency reference signal and the frequency signal exceeds a certain level, and the frequency from the deviation component A frequency correction calculation means with a dead band that outputs a correction signal, and a dead band that outputs the deviation only when the deviation between the voltage amplitude reference signal and the voltage amplitude signal becomes a certain level or more, and, A voltage amplitude correction calculation means with a dead band that outputs a voltage amplitude correction signal from the deviation, and the active current reference signal and the voltage amplitude correction signal are added. Addition means for outputting to the current control means as an active current correction reference signal, and adding the reactive current reference signal and the frequency correction signal and outputting to the current control means as a reactive current correction reference signal. A control device for a grid interconnection inverter.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5320709A JPH07177748A (en) | 1993-12-21 | 1993-12-21 | Controller of system interconnection inverter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5320709A JPH07177748A (en) | 1993-12-21 | 1993-12-21 | Controller of system interconnection inverter |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH07177748A true JPH07177748A (en) | 1995-07-14 |
Family
ID=18124460
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5320709A Pending JPH07177748A (en) | 1993-12-21 | 1993-12-21 | Controller of system interconnection inverter |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH07177748A (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6563234B2 (en) | 2000-02-03 | 2003-05-13 | Sumitomo Electric Industries, Ltd. | Power system stabilization system and method employing a rechargeable battery system |
JP2006121838A (en) * | 2004-10-22 | 2006-05-11 | Hitachi Ltd | Power supply system and power converter |
JP2009217566A (en) * | 2008-03-11 | 2009-09-24 | Mitsubishi Electric Corp | Control method for overvoltage suppression by reversed phase control |
-
1993
- 1993-12-21 JP JP5320709A patent/JPH07177748A/en active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6563234B2 (en) | 2000-02-03 | 2003-05-13 | Sumitomo Electric Industries, Ltd. | Power system stabilization system and method employing a rechargeable battery system |
AU772218B2 (en) * | 2000-02-03 | 2004-04-22 | Kansai Electric Power Co., Inc. | Power system stabilization system and method employing a rechargeable battery system |
JP2006121838A (en) * | 2004-10-22 | 2006-05-11 | Hitachi Ltd | Power supply system and power converter |
JP2009217566A (en) * | 2008-03-11 | 2009-09-24 | Mitsubishi Electric Corp | Control method for overvoltage suppression by reversed phase control |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5091839A (en) | Method and apparatus for supplying voltage to a three-phase voltage system having a load-carrying neutral conductor with a pulse width modulated three phase invertor | |
US5666275A (en) | Control system for power conversion system | |
US4984147A (en) | Control method for PWM converter | |
US5177428A (en) | Inverter control device capable of supressing dc magnetization in three-phase transformer | |
JPH05211779A (en) | Controller for dc power transmission device | |
JP4056852B2 (en) | Power converter | |
JP2018078733A (en) | Hybrid power conversion system, hybrid dc transmission system and method for controlling hybrid power conversion system | |
JP2828863B2 (en) | Unbalance compensator for 3-phase / 2-phase converter | |
US5537307A (en) | Control device for system interconnection inverter | |
WO2007108427A1 (en) | Voltage regulator | |
JPH07177748A (en) | Controller of system interconnection inverter | |
JP2003189474A (en) | System linked power converter | |
JPH0956170A (en) | Controller for inverter for system linkage | |
JP3164701B2 (en) | Inverter control device for grid interconnection | |
JP3164678B2 (en) | Inverter control device for grid interconnection | |
JPH08147057A (en) | Device and method for generating reactive power | |
US7233081B2 (en) | Power-supply device | |
JP2003309977A (en) | Power conversion apparatus | |
JP2001028887A (en) | Power converter | |
JPH07107744A (en) | Power converter | |
JPH09135535A (en) | Static-type reactive power compensator | |
JPH11146657A (en) | Power converter | |
JP3083214B2 (en) | Transformer excitation current detection device | |
JP3202479B2 (en) | Inverter control device for grid interconnection | |
JPH0515165A (en) | Control method for three-phase three-wire neutral clamping inverter |