JPH06205428A - Modem and demodulator for chrominance carrier signal - Google Patents

Modem and demodulator for chrominance carrier signal

Info

Publication number
JPH06205428A
JPH06205428A JP36013692A JP36013692A JPH06205428A JP H06205428 A JPH06205428 A JP H06205428A JP 36013692 A JP36013692 A JP 36013692A JP 36013692 A JP36013692 A JP 36013692A JP H06205428 A JPH06205428 A JP H06205428A
Authority
JP
Japan
Prior art keywords
data
signal
phase
line
polarity
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP36013692A
Other languages
Japanese (ja)
Inventor
Tsutomu Fukatsu
勉 普勝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP36013692A priority Critical patent/JPH06205428A/en
Publication of JPH06205428A publication Critical patent/JPH06205428A/en
Pending legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Abstract

PURPOSE:To always discriminate the polarity of a color burst phase. CONSTITUTION:(B-Y) data are outputted from a latch 1G while keeping a sign of demodulation data, all bits of data of an inverted sign output are inverted by a data inversion latch 3B, 1 is added to the data by a carry adder 8A and the inverted sign output is generated. R-Y data pass through an EX-OR array 2C because data of an opposite polarity appear on a line, a line polarity signal is inputted to one input of the array 2C and its output is given to a carry input of a carry adder 8B. Then data of the same sign as the demodulation data are obtained when the line polarity signal is logical L and the inverted data are obtained when the line polarity signal is logical H. The line polarity signal is obtained by latching a signal stored in a field memory based on a horizontal synchronizing signal as to the signal being a selected output of a signal obtained from a demodulator or an inverted output of a DFF 21 storing the line polarity for actual modulation and inputted to an A/D converter.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、PAL方式の復号映像
信号のディジタル処理を行う際に搬送色信号の変復調処
理をディジタルで行う装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an apparatus for digitally performing modulation / demodulation processing of a carrier color signal when digitally processing a PAL system decoded video signal.

【0002】[0002]

【従来の技術】復号映像信号を例えばフィールドメモリ
等を利用してノイズ低減等のディジタル処理を行う場合
には、例えば輝度信号と色差信号などのベースバンド信
号に復調して行うのが容易である。この場合、復号映像
信号の復調は、輝度信号(以下、Y信号という)と搬
送色信号(以下、C信号という)との分離、C信号の
色差信号への復調という2つのプロセスを経て行われ
る。これらの処理うち、の処理を複合映像信号のカラ
ーバーストに位相同期したサンプリングクロックでA/
D変換することにより、直接ディジタルのベースバンド
直交色差信号成分を得ているものがある。以下その処理
について詳述する。
2. Description of the Related Art When a decoded video signal is subjected to digital processing such as noise reduction using a field memory or the like, it is easy to demodulate it into a baseband signal such as a luminance signal and a color difference signal. . In this case, demodulation of the decoded video signal is performed through two processes of separating a luminance signal (hereinafter referred to as Y signal) and a carrier color signal (hereinafter referred to as C signal) and demodulating the C signal into a color difference signal. . Of these processes, A / A is performed with a sampling clock that is phase-synchronized with the color burst of the composite video signal.
Some D-converts directly obtain a digital baseband orthogonal color difference signal component. The process will be described in detail below.

【0003】PAL方式の複合映像信号をY/C分離処
理等を行い、得られたC信号をカラーバーストの平均位
相の4倍の周波数で位相同期したサンプリングクロック
でA/D変換するとき、カラーバーストの平均位相を1
80degとすると、0deg位相のクロックでサンプ
ルされたデータがB−Yデータであり、90degでは
R−Y・−(R−Y),180degでは−(B−
Y),270degでは(R−Y)・─(R−Y)デー
タが得られる(R−Y成分については前者がカラーバー
スト位相が225deg、後者が135degときであ
る)。これらのデータを振り分け、搬送色信号のDC成
分を除去することで搬送色信号の復調が可能である。
When the composite video signal of the PAL system is subjected to Y / C separation processing and the like, and the obtained C signal is A / D converted by a sampling clock phase-locked at a frequency four times the average phase of the color burst, The average phase of the burst is 1
If it is set to 80 deg, the data sampled by the clock of 0 deg phase is BY data, and RY · − (RY) at 90 deg and − (B− at 180 deg.
Y) and 270 deg, (RY) .multidot .- (RY) data can be obtained (for the RY component, the former has a color burst phase of 225 deg and the latter has 135 deg). It is possible to demodulate the carrier color signal by distributing these data and removing the DC component of the carrier color signal.

【0004】A/D変換データを基準位相に従い4相に
振り分け、このうちB−Y搬送波(0deg)位相のデ
ータをPBYとし、90deg位相のデータをERY,
180degをNBY,270degをLPYとする
と、
The A / D converted data is divided into four phases according to the reference phase, of which the BY carrier wave (0 deg) phase data is PBY and the 90 deg phase data is ERY,
If 180 deg is NBY and 270 deg is LPY,

【0005】EARLY LINE (バースト位相が
225degのとき) PBY= (B−Y)+DC ERY= (R−Y)+DC NBY=−(B−Y)+DC LRY=−(R−Y)+DC
EARLY LINE (when the burst phase is 225 deg) PBY = (BY) + DC ERY = (RY) + DC NBY = − (BY) + DC LRY = − (RY) + DC

【0006】LATE LINE (バースト位相が1
35degのとき) PBY= (B−Y)+DC ERY=─(R−Y)+DC NBY=−(B−Y)+DC LRY= (R−Y)+DC
LATE LINE (burst phase is 1
35 deg) PBY = (BY) + DC ERY =-(RY) + DC NBY =-(BY) + DC LRY = (RY) + DC

【0007】従って、 B−Y= (PBY−NBY)/2 R−Y= (ERY−LRY)/2 (EARLY
LINE) R−Y=−(ERY−LRY)/2 (LATE
LINE) となり、復調データが得られる。
Therefore, BY = (PBY-NBY) / 2 RY = (ERY-LRY) / 2 (EARLY
LINE) R-Y =-(ERY-LRY) / 2 (LATE)
LINE) and demodulated data can be obtained.

【0008】搬送波位相(変復調軸)とサンプリングク
ロック位相とが一致していれば、上述の処理により完全
な色差信号への復調が可能であるが、実際には、基準信
号伝送系・PLL系の遅延及びその個体偏差・電源電圧
変動等によりサンプリングクロック位相と復調軸とを一
致させるのは容易ではない。
If the carrier wave phase (modulation / demodulation axis) and the sampling clock phase match, demodulation into a complete color difference signal is possible by the above-mentioned processing. It is not easy to match the sampling clock phase with the demodulation axis due to delay, individual deviation thereof, power supply voltage fluctuation, and the like.

【0009】PAL方式において、位相各θ・振幅rの
搬送色信号をB−Y軸、R−Y軸から位相φだけずれた
サンプリングクロックでA/D変換して復調すると、得
られるサンプリングデータは次のようになる。
In the PAL system, when the carrier color signal of each phase θ and amplitude r is A / D converted and demodulated by a sampling clock which is deviated from the BY axis and the RY axis by a phase φ, the sampling data obtained is It looks like this:

【0010】EARLY LINE PBY’= r*cos(θ−φ)+DC ERY’= r*sin(θ−φ)+DC NBY’=−r*cos(θ−φ)+DC LRY’=−r*sin(θ−φ)+DCEARLY LINE PBY '= r * cos (θ-φ) + DC ERY' = r * sin (θ-φ) + DC NBY '=-r * cos (θ-φ) + DC LRY' =-r * sin ( θ-φ) + DC

【0011】LATE LINE PBY”= r*cos(θ+φ)+DC ERY”=−r*sin(θ+φ)+DC NBY”=−r*cos(θ+φ)+DC LRY”= r*sin(θ+φ)+DCLATE LINE PBY "= r * cos (θ + φ) + DC ERY" =-r * sin (θ + φ) + DC NBY "=-r * cos (θ + φ) + DC LRY" = r * sin (θ + φ) + DC

【0012】上記の結果によれば、得られる復調データ
はライン毎に異なったものとなり、ワイプ・フェイドな
どの2画面のつなぎ合わせや、N.R.等のフィールド
間処理で色相の保存が困難になる。この問題を解決する
手段として、異なるライン極性の復調データの和をと
る。
According to the above results, the demodulated data obtained is different for each line, and it is possible to connect two screens such as wipe / fade or N.V. R. It becomes difficult to store the hue due to inter-field processing such as. As a means for solving this problem, the sum of demodulated data having different line polarities is taken.

【0013】 PBY(early +late)=(PBY’−NBY’)+(PBY”−NBY”) =4r(cos(θ−φ)+cos(θ+φ))=4rcosφcosθ PRY(early +late)=(ERY”−LRY”)+(LBY”−EBY”) =4r(cos(θ−φ)+cos(θ+φ))=4rcosφcosθPBY (early + late) = (PBY′−NBY ′) + (PBY ″ −NBY ″) = 4r (cos (θ−φ) + cos (θ + φ)) = 4rcosφcosθ PRY (early + late) = (ERY ″ −) LRY ″) + (LBY ″ −EBY ″) = 4r (cos (θ−φ) + cos (θ + φ)) = 4rcosφcosθ

【0014】上記の結果により各復調色信号成分は、B
−Y・R−Y信号成分に一定スカラー量4cosφが乗
ぜられたかたちとなり絶対色相が確定する。
From the above result, each demodulated color signal component is B
The absolute hue is determined by multiplying the −Y · R−Y signal component by the constant scalar amount 4cosφ.

【0015】R−Yデータの減数・被減数関係を決定す
るカラーバースト位相信号は次のようにして得られる。
得られるデータが2の補数系であるとすれば最上位ビッ
トはデータの符号を表すことになる。そこでNBYクロ
ックの位相を135degを越え、225deg未満に
なるように定めると、ERY(LRY)で分離したカラ
ーバーストデータの最上位ビットは、正、負(負、正)
がライン毎に交互に得られる。このデータの取り込みを
Y信号の同期分離処理より得られたカラーバースト期間
を表す信号で行ってカラーバースト位相の抽出を行い、
これを水平同期タイミングを表す信号でラッチする。
The color burst phase signal which determines the relation between the subtraction and the subtraction of RY data is obtained as follows.
If the obtained data is in the two's complement system, the most significant bit represents the sign of the data. Therefore, if the phase of the NBY clock is set to exceed 135 deg and less than 225 deg, the most significant bits of the color burst data separated by ERY (LRY) are positive and negative (negative, positive).
Are obtained alternately for each line. This data is taken in by the signal representing the color burst period obtained by the synchronous separation processing of the Y signal to extract the color burst phase,
This is latched by a signal representing the horizontal synchronization timing.

【0016】また、色差信号データをC信号に変調する
には、復調データの逆符号のデータを発生させ、復調時
に得られるデータと同じシーケンスでD/A変換する。
但し、PAL方式においては、1ライン毎にR−Y搬送
波位相を反転させる必要があり、D/A変換するシーケ
ンスは、 B−Y復調データ・R−Y復調データ・B−Y極性反転
データ・R−Y極性反転データ B−Y復調データ・R−Y極性反転データ・B−Y極性
反転データ・R−Y復調データ を1ライン毎に繰り返す。
Further, in order to modulate the color difference signal data into the C signal, data of the opposite sign of the demodulation data is generated and D / A converted in the same sequence as the data obtained at the time of demodulation.
However, in the PAL system, it is necessary to invert the RY carrier phase for each line, and the sequence for D / A conversion is: BY demodulation data / RY demodulation data / BY polarity inversion data. RY polarity inversion data BY demodulation data, RY polarity inversion data, BY polarity inversion data, and RY demodulation data are repeated for each line.

【0017】以下図面を用いて詳述する。図4は、上記
変復調装置の一構成例であり、後述する本発明を一部含
む。図2、図3はその動作を表すタイミングチャートで
ある。図4において1A〜1Jはラッチ、2A〜2Dは
EX−ORアレイ、3A、3Bは反転用のラッチ、4
A、4Bは下位桁上がり入力(Ripple Carry In )付全
加算器、5A、5Bはラインメモリ、6は図5(a)に
示す組合わせ論理回路、7A、7Bは図5(b)に示す
組合わせ論理回路、8A、8B、8Cはキャリイ加算
器、9は4tolマルチプレクサ、10はタイミングコ
ントローラ、11はPLL回路、12は2つのインバー
タ、13は2つのEX−ORアレイ、14はナンドゲー
ト、15はアンドゲート、16はORゲート、17A〜
17Fはフリップフロップ(FD)、18A、18Bは
キャリイ加算器である。
A detailed description will be given below with reference to the drawings. FIG. 4 shows an example of the configuration of the modulation / demodulation device, which partially includes the present invention described later. 2 and 3 are timing charts showing the operation. In FIG. 4, 1A to 1J are latches, 2A to 2D are EX-OR arrays, 3A and 3B are inversion latches, 4
A and 4B are full adders with a lower carry input (Ripple Carry In), 5A and 5B are line memories, 6 is a combinational logic circuit shown in FIG. 5A, and 7A and 7B are shown in FIG. 5B. Combinational logic circuit, 8A, 8B and 8C are carry adders, 9 is a 4 tol multiplexer, 10 is a timing controller, 11 is a PLL circuit, 12 is two inverters, 13 is two EX-OR arrays, 14 is a NAND gate, 15 Is an AND gate, 16 is an OR gate, 17A-
Reference numeral 17F is a flip-flop (FD), and 18A and 18B are carry adders.

【0018】100は、C信号をその基準位相であるカ
ラーバーストの平均位相の4倍の周波数にロックしたク
ロック(SCK4)によりA/D変換して得られたC信
号データCADの入力端子、105は不図示の同期分離
回路等により得られたカラーバースト期間を表す信号の
入力端子、130は不図示の同期分離回路等により得ら
れた水平同期信号の入力端子を示す。図2のSC4、1
00、SCA〜SCD、120、121・・・160、
120及び図3の101・・・206の各信号は図4の
同一番号の点に得られる。
Reference numeral 100 is an input terminal for C signal data CAD obtained by A / D conversion of the C signal by a clock (SCK4) locked at a frequency which is four times the average phase of the color burst as the reference phase. Is an input terminal of a signal indicating a color burst period obtained by a sync separation circuit (not shown), and 130 is an input terminal of a horizontal synchronization signal obtained by a sync separation circuit (not shown). SC4, 1 in Figure 2
00, SCA-SCD, 120, 121 ... 160,
Signals 120 and 101 ... 206 in FIG. 3 are obtained at the same numbered points in FIG.

【0019】上記構成において、ラッチ1Aによりラッ
チされたC信号データCADは、カラーバーストの平均
位相と各々一定の位相差を持つサンプリング周波数fs
c周期のクロックSCA,SCB,SCC,SCDによ
り4つの位相のデータ系列に振り分けられる。これら振
り分けられたデータのうち、位相が180度異なるデー
タ間の差分をとりラインメモリ5A、5B及び加算器4
A、4Bへ出力する。A/D変換器から出力されるデー
タCADを2の補数系とすると、減算処理結果、疑似B
−YデータBY’は BY’=DSCA +(反転DSCC +1) となる。
In the above configuration, the C signal data CAD latched by the latch 1A has a sampling frequency fs each having a constant phase difference from the average phase of the color burst.
It is distributed into four-phase data series by the clocks SCA, SCB, SCC, and SCD of the c cycle. Of the distributed data, the line memories 5A and 5B and the adder 4 take the difference between the data whose phases are different by 180 degrees.
Output to A and 4B. If the data CAD output from the A / D converter is a 2's complement system, the subtraction result, pseudo B
The −Y data BY ′ becomes BY ′ = D SCA + (inversion D SCC +1).

【0020】Dxxx はクロックXXXによって分離され
るC信号データ系列である。従って、反転極性のデータ
をSCCクロックで抽出すると同時にラッチ3Aにより
反転して加算器4Aに入力し、この加算器4Aの下位桁
上がり(RC)入力を”H”にしておくことにより上記
処理が行われる。
D xxx is a C signal data sequence separated by the clock XXX. Therefore, the data of the reverse polarity is extracted by the SCC clock, and at the same time, inverted by the latch 3A and input to the adder 4A, and the lower carry (RC) input of the adder 4A is set to "H", whereby the above processing is performed. Done.

【0021】PAL方式では、ライン毎にR−Y搬送波
位相が反転しているため、減数に相当する反転位相のデ
ータをライン毎に切り換える必要がある。
In the PAL system, since the RY carrier phase is inverted for each line, it is necessary to switch the inverted phase data corresponding to the subtraction for each line.

【0022】上記処理において減数を決定するために用
いられる前記に示された処理で得られるカラーバースト
位相を示す信号(ライン極性信号)は、C信号データC
ADの最上位ビットをFD17Aに入力し、これを45
degを越え135deg未満、または225degを
越え315deg未満の位相クロックをカラーバースト
期間でゲートしたクロック129でラッチ、更に水平同
期信号でラッチすることにより得られる。
The signal (line polarity signal) indicating the color burst phase obtained by the above-mentioned processing used for determining the subtraction in the above-mentioned processing is the C signal data C
The most significant bit of AD is input to FD17A and this is set to 45
It is obtained by latching a phase clock of more than deg and less than 135 deg, or more than 225 deg and less than 315 deg with the clock 129 gated in the color burst period, and further latched with the horizontal synchronizing signal.

【0023】変調処理は以下のように行われる。11
0、111に入力された色信号データはラッチ1G、1
H、1I、3Bによりデマルチプレクスされ、EX−O
Rアレイ2C、2Dにより反対極性のデータを発生し、
色シーケンスに従いマルチプレクサ9によりマルチプレ
クスされ、ラッチ1Jにより不図示のD/A変換器へ出
力され搬送色信号として出力される。
The modulation process is performed as follows. 11
Color signal data input to 0 and 111 are latches 1G and 1G.
Demultiplexed by H, 1I, 3B, EX-O
Data of opposite polarities are generated by the R arrays 2C and 2D,
The signals are multiplexed by the multiplexer 9 in accordance with the color sequence, output to the D / A converter (not shown) by the latch 1J, and output as the carrier color signal.

【0024】 PX= VCX+VDC’ EY=+−VCY+VDC’ NX= −VCX+VDC’ LY=−+VCY+VDC’PX = VCX + VDC 'EY = +-VCY + VDC' NX = -VCX + VDC 'LY =-+ VCY + VDC'

【0025】前述のように復調時得られるデータは2V
CであるためA/D・D/A変換器ビット数が同じビッ
ト数の場合は1/2にする必要がある。このとき最下位
ビットの桁落ちが生じ変調特性が劣化する。そこで本構
成例では、復調データを(A/D+1ビット)とし変復
調時でC信号のピークtoピーク保存した変調を行う。
上記処理を行うのが組み合わせ論理回路6、7であり、
その構成は図5(a)(b)に示す通りである。
As described above, the data obtained during demodulation is 2V.
Since it is C, when the number of bits of the A / D / D / A converter is the same, it needs to be halved. At this time, the least significant bit is lost and the modulation characteristic is deteriorated. Therefore, in the present configuration example, the demodulated data is set to (A / D + 1 bit), and the modulation in which the peak-to-peak of the C signal is preserved during the modulation / demodulation is performed.
The combinational logic circuits 6 and 7 perform the above processing,
The structure is as shown in FIGS.

【0026】変調データは次のようになる。 復調データ +10 +11 -10 -11 変調データ + 5 + 5 - 5 - 6 変調データ(反転) - 5 - 6 - 5 - 6 ピークtoピーク +10 +11 -10 -11The modulated data is as follows. Demodulation data +10 +11 -10 -11 Modulation data +5 + 5-5-6 Modulation data (inversion)-5-6-5-6 Peak to peak +10 +11 -10 -11

【0027】尚、図5(a)(b)のナンドゲート3
0、アンドゲート31は、変調データ入力が最小値の時
に上記処理を行ったときunder flowを防止するためのも
のでる。図5(c)はEX−ORゲートアレイを示す。
The NAND gate 3 shown in FIGS.
0 and the AND gate 31 are for preventing underflow when the above processing is performed when the modulation data input has the minimum value. FIG. 5C shows an EX-OR gate array.

【0028】[0028]

【発明が解決しようとする課題】しかしながら、上記従
来例において、映像信号を1フィールドまたは1フレー
ム記憶し、これを繰り返し読み出すことにより静止画像
を発生するシステムにおいて、入力映像信号が途絶える
と、カラーバースト位相を表す極性信号が得られず、変
調処理が行えないという欠点があった。
However, in the above-mentioned conventional example, in a system in which a video signal is stored in one field or one frame and is read out repeatedly to generate a still image, if the input video signal is interrupted, a color burst occurs. There is a drawback that the polarity signal representing the phase cannot be obtained and the modulation processing cannot be performed.

【0029】また、上記従来例では、カラーバーストの
判別位相として、A/D変換器からの最上位ビットを判
別に使用しているため、搬送色信号のDCオフセットが
不適正な場合、走査線毎にカラーバースト部の最上位ビ
ット、すなわち符号が変化せず、カラーバースト位相の
判別が不可能になるという欠点があった。
Further, in the above-mentioned conventional example, since the most significant bit from the A / D converter is used for discrimination as the discrimination phase of the color burst, when the DC offset of the carrier color signal is inappropriate, the scanning line Each time, the most significant bit of the color burst portion, that is, the sign does not change, and there is a drawback that the color burst phase cannot be discriminated.

【0030】[0030]

【課題を解決するための手段】第1の発明は、変調時に
使用するカラーバースト位相を表すライン極性信号に、
復調器で使用するライン極性と、変調器で使用したライ
ン極性の反転出力とを選択的に使用するようにしたもの
である。
A first aspect of the present invention provides a line polarity signal representing a color burst phase used at the time of modulation,
The line polarity used in the demodulator and the inverted output of the line polarity used in the modulator are selectively used.

【0031】第2の発明は、R−Y成分の極性反転を、
位相がπ異なるデータの減算処理の後に行うことによ
り、DC成分を除去した色信号データによりカラーバー
スト位相の判別を行うようにしたものである。
The second aspect of the present invention is to reverse the polarity of the RY component,
The color burst phase is determined by the color signal data from which the DC component has been removed by performing the subtraction processing on the data having a different phase by π.

【0032】[0032]

【作用】第1の発明によれば、入力信号が途絶えても、
記憶された位相情報を用いて変調処理を続けることがで
きる。
According to the first invention, even if the input signal is interrupted,
The modulation process can be continued using the stored phase information.

【0033】第2の発明によれば、より信頼性の高いカ
ラーバースト位相の判別を行うことが可能となる。
According to the second invention, it is possible to more reliably determine the color burst phase.

【0034】[0034]

【実施例】以下、第1、第2の発明の各実施例を図につ
いて説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Embodiments of the first and second inventions will be described below with reference to the drawings.

【0035】図1は第1の発明の実施例を示し、図4と
対応する部分には同一符号を付して説明を省略する。図
1において、19はアンドゲート、20はオアゲート、
21はDフリップフロップ(DFF)である。尚、この
図1は、図4と異る部分に関する部分のみ図示されてお
り、図4の1A〜1F、2A、2B、4A、4B、5
A、5B、18A、18B等は図示を省略している。
FIG. 1 shows an embodiment of the first invention, and parts corresponding to those in FIG. In FIG. 1, 19 is an AND gate, 20 is an OR gate,
21 is a D flip-flop (DFF). It should be noted that FIG. 1 shows only parts relating to parts different from FIG. 4, and 1A to 1F, 2A, 2B, 4A, 4B and 5 of FIG.
Illustrations of A, 5B, 18A, 18B, etc. are omitted.

【0036】上記構成において、前述した疑似B−Yデ
ータBY’ BY’=DSCA +(DSCC +1) が得られるまでの動作は、図4について説明したのと同
様である。
In the above structure, the operation until the above-mentioned pseudo BY data BY'BY '= DSCA + ( DSCC + 1) is obtained is the same as that described with reference to FIG.

【0037】PAL方式では、ライン毎にR−Y搬送波
位相が反転しているため、減数に相当する反転位相のデ
ータをライン毎に切り換える必要がある。得られるデー
タが2の補数系であるとすれば最上位ビットはデータの
符号を表すことになる。そこでNBYクロックの位相を
135degを越え、225deg未満になるように定
めると、ERY(LRY)で分離したカラーバーストデ
ータの最上位ビットは、ライン毎に交互に正、負(負、
正)が得られ、このデータの取り込みをY信号の同期分
離処理より得られたカラーバースト期間を表す信号10
5に従いカラーバースト位相の抽出を行い、これを水平
同期タイミングを表す信号130でラッチする。
In the PAL system, since the RY carrier phase is inverted for each line, it is necessary to switch the inverted phase data corresponding to the subtraction for each line. If the obtained data is in the two's complement system, the most significant bit represents the sign of the data. Therefore, if the phase of the NBY clock is set to exceed 135 deg and less than 225 deg, the most significant bit of the color burst data separated by ERY (LRY) alternates positive and negative (negative,
Positive) is obtained, and the signal 10 representing the color burst period obtained by the synchronous separation process of the Y signal is obtained.
The color burst phase is extracted according to 5, and this is latched by the signal 130 representing the horizontal synchronization timing.

【0038】上記処理において減数を決定するために用
いられる前記従来例に示された処理で得られるカラーバ
ースト位相を示す信号(ライン極性信号)は、処理信号
が時間軸変動を含んでいる場合、誤っている可能性があ
る。そこで前述した図4では、ライン極性信号をFD1
7A〜17Dにより記憶し、前後のライン極性の状態と
比較する。C信号カラーバースト位相極性はライン毎に
反転しているため、ライン極性の判別が正しく行なわれ
ていれば、連続するライン間のEX−OR結果は”H”
になる。判別されるラインはその前後の判別結果と各々
EX−ORをとり、この出力200、201をナンドゲ
ート14に入力する。
The signal (line polarity signal) showing the color burst phase obtained by the processing shown in the above-mentioned conventional example used for determining the subtraction in the above processing, when the processed signal includes the time base fluctuation, It may be wrong. Therefore, in FIG. 4 described above, the line polarity signal is set to FD1.
7A to 17D are stored and compared with the states of the line polarities before and after. Since the C signal color burst phase polarity is inverted for each line, the EX-OR result between consecutive lines is "H" if the line polarity is correctly discriminated.
become. The lines to be discriminated are subjected to EX-OR with the discrimination results before and after that, and the outputs 200 and 201 are input to the NAND gate 14.

【0039】連続する3ラインの判別が全てが正しい場
合、及び全て誤っている場合には、セレクタのセレクト
信号に”L”が出力され、カラーバースト位相の判別結
果がライン極性信号として使用される。上記以外の場合
にはセレクタのセレクト信号203に”H”が出力さ
れ、ライン極性信号206は前ラインの反転が使用され
る。
If all the three consecutive lines are correctly discriminated, and if they are all wrong, "L" is output to the selector select signal, and the color burst phase discrimination result is used as the line polarity signal. . In cases other than the above, "H" is output as the select signal 203 of the selector, and the line polarity signal 206 is the inversion of the previous line.

【0040】これに対して図1において、変調処理は以
下のように行なわれる。110、111に入力された色
信号データは、ラッチ1B、1C、3Bによりデマルチ
プレクスされ、EX−ORアレイ2C、2Dにより反対
極性のデータを発生し、色シーケンスに従いマルチプレ
クサ9によりマルチプレクスされラッチ1Jにより不図
示のD/A変換器へ出力され搬送色信号として出力され
る。 PX= VCX+VDC’ EY=+−VCY+VDC’ NX= −VCX+VDC’ LY=−+VCY+VDC’
On the other hand, in FIG. 1, the modulation process is performed as follows. The color signal data input to 110 and 111 are demultiplexed by the latches 1B, 1C and 3B, data of opposite polarities are generated by the EX-OR arrays 2C and 2D, and multiplexed by the multiplexer 9 according to the color sequence and latched. 1J outputs to a D / A converter (not shown) and outputs as a carrier color signal. PX = VCX + VDC 'EY = +-VCY + VDC' NX = -VCX + VDC 'LY =-+ VCY + VDC'

【0041】B−Y信号のデータは、復調データの符号
そのままのデータがラッチ1Gより出力され、反転符号
出力はデータ反転ラッチ3Bでデータの全ビットを反転
させたのち、キャリイ加算器8Aで1を加えることで発
生される。R−Y信号のデータは、ラインで反対極性の
データが出現する位相が異なるため、データをEX−O
Rアレイ2Cを通過させ、この一方の入力にライン極性
信号を入力しキャリイ加算器88のキャリイ入力に接続
する。これによってライン極性信号が”L”には復調デ
ータと同じ符号のデータが、”H”の時には反転したデ
ータが得られる。
As for the data of the BY signal, the data of the code of the demodulated data as it is is output from the latch 1G, and the inverted code output is obtained by inverting all the bits of the data by the data inversion latch 3B and then by 1 in the carry adder 8A. It is generated by adding. The data of the RY signal has different phases in which data of opposite polarities appear on the line, so the data is EX-O.
A line polarity signal is input to one input of the R array 2C and connected to the carry input of the carry adder 88. As a result, when the line polarity signal is "L", the data having the same sign as the demodulated data is obtained, and when the line polarity signal is "H", the inverted data is obtained.

【0042】上記ライン極性信号は、前述の復調装置か
ら得られた信号206と実際に変調に使用しているライ
ン極性とを記憶しているDFF21の反転極性出力のセ
レクタ出力をA/D変換器に入力された信号について不
図示の同期分離回路で得られる水平同期信号・不図示の
フィールドメモリ等に記憶された信号から不図示の同期
分離回路で得られる水平同期信号でラッチすることで得
られる。170は不図示のシステムコントローラから得
られる制御信号である。
As the line polarity signal, the selector output of the inverted polarity output of the DFF 21 which stores the signal 206 obtained from the demodulator and the line polarity actually used for modulation is an A / D converter. A horizontal sync signal obtained by a sync separation circuit (not shown) from the signal stored in a field memory (not shown) is latched by a horizontal sync signal obtained by a sync separation circuit (not shown). . Reference numeral 170 is a control signal obtained from a system controller (not shown).

【0043】前述のように映像信号を1フィールドまた
はフレーム記憶し、これを繰り返し読み出す場合を想定
すると、初期状態でシステムコントローラは”H”を出
力し、変調ライン極性として前述入力カラーバースト位
相を使用する。次に出力信号をメモリ出力に切り換え
時、変調ライン極性切り替え信号を”L”とし、ライン
極性信号に前ラインでの変調極性の反転を使用する。こ
れによって、切り替わり時、及び切り替わった後の映像
信号のカラーアライメントが保持される。
Assuming that the video signal is stored in one field or frame and repeatedly read out as described above, the system controller outputs "H" in the initial state and uses the input color burst phase as the modulation line polarity. To do. Next, when the output signal is switched to the memory output, the modulation line polarity switching signal is set to "L", and the inversion of the modulation polarity in the previous line is used for the line polarity signal. Thereby, the color alignment of the video signal at the time of switching and after the switching is maintained.

【0044】前述のように復調時得られるデータは2V
CであるためA/D・D/A変換器ビット数が同じビッ
ト数の場合1/2にする必要がある。この時最下位ビッ
トの桁落ちが生じ変調特性が劣化する。そこで本構成例
では、復調データを(A/D+1ビット)とし、変復調
時でC信号のピークtoピーク保存した変調を行なう。
上記処理を行なうのが組合せ理論6、7であり、その構
成は図5(a)(b)に示す通りである。
As described above, the data obtained during demodulation is 2V.
Since it is C, it is necessary to halve it when the number of A / D / D / A converter bits is the same. At this time, the least significant bit is lost and the modulation characteristic is deteriorated. Therefore, in the present configuration example, the demodulated data is (A / D + 1 bit), and the modulation in which the peak to peak of the C signal is preserved at the time of modulation / demodulation is performed.
The above processing is performed by the combination theories 6 and 7, and the configuration thereof is as shown in FIGS.

【0045】変調データは次のようになる。 復調データ +10 +11 -10 -11 変調データ + 5 + 5 - 5 - 6 変調データ(反転) - 5 - 6 + 5 + 6 ピークtoピーク +10 +11 -10 -11The modulated data is as follows. Demodulation data +10 +11 -10 -11 Modulation data +5 + 5-5-6 Modulation data (inversion)-5-6 + 5 + 6 Peak to peak +10 +11 -10 -11

【0046】上記処理は、変調データの最下位ビット
が”1”の時はキャリイ加算を禁止することで実行され
る。これらの処理を経て発生した各位相の色信号は、f
rs、0.5fscの周期を有する2つの信号の制御に
より時分割出力され、4fsc周期のクロックでD/A
変換され、BPFで帯域制限され搬送色信号として出力
される。
The above processing is executed by prohibiting carry addition when the least significant bit of the modulated data is "1". The color signal of each phase generated through these processes is f
rs, time-division output by control of two signals having a cycle of 0.5 fsc, D / A with a clock of 4 fsc cycle
It is converted and band-limited by the BPF and output as a carrier color signal.

【0047】図6は第2の発明の実施例を示し、図7及
び図3はその動作を示すタイミングチャートである。
FIG. 6 shows an embodiment of the second invention, and FIGS. 7 and 3 are timing charts showing its operation.

【0048】図6においては、各ブロックに付した符号
は図4の同一符号ブロックと対応している。図7の各信
号100〜108は図6の同一符号の各信号と対応する
が、図4とは対応していない。
In FIG. 6, the reference numerals assigned to the respective blocks correspond to the same reference numerals in FIG. The signals 100 to 108 in FIG. 7 correspond to the signals with the same reference numerals in FIG. 6, but do not correspond to those in FIG.

【0049】図6において、2EはEX−ORアレイ、
23はキャリイ加算器である。100は、C信号をその
基準位相であるカラーバーストの平均位相の4倍の周波
数にロックしたクロック(SCK4)によりA/D変換
して得られたC信号データの入力端子、101はC信号
の入力端子、102は不図示の同期分離回路等により得
られたカラーバースト期間を表わす信号の入力端子、1
03は不図示の同期分離回路等により得られた水平同期
信号の入力端子を示す。
In FIG. 6, 2E is an EX-OR array,
23 is a carry adder. Reference numeral 100 is an input terminal for C signal data obtained by A / D converting the C signal by a clock (SCK4) locked at a frequency four times the average phase of the color burst, which is the reference phase, and 101 is the C signal. An input terminal 102 is an input terminal for a signal representing a color burst period obtained by a sync separation circuit (not shown) or the like.
Reference numeral 03 denotes an input terminal of a horizontal sync signal obtained by a sync separation circuit (not shown) or the like.

【0050】上記構成において、ラッチ1Aよりラッチ
されたC信号データCADはカラーバーストの平均位相
と各々一定の位相差を持つfsc周期のクロックSC
A、SCB、SCC、SCDにより4つの位相のデータ
系列に振り分けられ、これら振り分けられたデータか
ら、前述した疑似B−YデータBY’が得られるまでの
処理は前述した通りである。
In the above configuration, the C signal data CAD latched by the latch 1A has a clock SC of fsc cycle each having a constant phase difference from the average phase of the color burst.
The processes from A, SCB, SCC, and SCD to four-phase data series are distributed, and the processes from the distributed data to the above-mentioned pseudo BY data BY ′ are as described above.

【0051】PAL方式では、ライン毎にR−Y搬送波
位相が反転しているため、同様な処理を加算器4Bによ
り実現すると、DC成分が除去されライン毎に符号が異
なるカラーバースト信号が得られる。上記符号を表わす
加算器4Bの出力の最上位ビットをR−Y成分の復調で
使用したクロックでラッチし、FD17Dへ出力する。
上記加算器出力は、ライン極性信号に従いEX−ORア
レイ2E、キャリイ加算器23で極性反転される。
In the PAL system, since the RY carrier phase is inverted for each line, if a similar process is realized by the adder 4B, a DC component is removed and a color burst signal whose sign is different for each line is obtained. . The most significant bit of the output of the adder 4B representing the above code is latched by the clock used in the demodulation of the RY component and output to the FD 17D.
The polarity of the adder output is inverted by the EX-OR array 2E and the carry adder 23 according to the line polarity signal.

【0052】ライン極性信号は、EX−ORアレイ2E
の一方の入力及びキャリイ加算器23のキャリイ入力に
入力され、EX−ORアレイ2Eのもう一方の入力及び
キャリイ加算器23のデータ入力には、FD17Fの出
力110が接続されている。ライン極性が”L”の時に
は、信号データは変化せず、キャリイ加算器23から出
力されるが、”H”の時には、信号データの全ビットを
反転し最小レベル1を加える処理が行なわれ、2の補数
系で表わされたデータの極性反転が行なわれ、ライン間
で同一符号の疑似R−Y信号データが得られる。
The line polarity signal is the EX-OR array 2E.
The output 110 of the FD 17F is connected to one of the inputs and the carry input of the carry adder 23, and to the other input of the EX-OR array 2E and the data input of the carry adder 23. When the line polarity is "L", the signal data does not change and is output from the carry adder 23. However, when the line polarity is "H", a process of inverting all the bits of the signal data and adding the minimum level 1 is performed, The polarity of the data represented by the 2's complement system is inverted, and the pseudo RY signal data of the same sign is obtained between the lines.

【0053】上記処理で得られた疑似ベースバンド色信
号は、搬送波位相とサンプリングクロック位相とが一致
していない場合は、ライン毎に異なった信号となる。こ
の信号の各々を加算器18A、18D、ラインメモリ5
A、5Bに入力し、ラインメモリ出力を加算器18A、
18Bのもう一方に入力し、ライン間加算処理を行ない
B−Y、R−Y復調信号107、108を得る。
The pseudo baseband chrominance signal obtained by the above processing is a different signal for each line when the carrier wave phase and the sampling clock phase do not match. Each of these signals is added to the adders 18A and 18D and the line memory 5
A and B, and the line memory output is added to the adder 18A,
It is input to the other side of 18B, line-to-line addition processing is performed, and BY and RY demodulated signals 107 and 108 are obtained.

【0054】入力信号が時間軸変動を有する場合、減数
を決定するために用いられる前記従来例に示された処理
で得られるカラーバースト位相を示す信号(ライン極性
信号)は誤っている可能性がある。そこでライン極性信
号をFD17Cにより記憶し、前後のライン極性の状態
を示すFD17B、17Dと比較する。C信号はライン
毎に反転しているため、ライン極性の判断が正しく行な
われていれば、連続するライン間のEX−OR結果は”
H”になる。
When the input signal has a time base fluctuation, the signal indicating the color burst phase (line polarity signal) obtained by the processing shown in the above-mentioned conventional example used for determining the subtraction may be erroneous. is there. Therefore, the line polarity signal is stored by the FD 17C and compared with the FDs 17B and 17D showing the states of the line polarities before and after. Since the C signal is inverted for each line, if the line polarity is correctly determined, the EX-OR result between consecutive lines is "
H ”.

【0055】判別されるラインはその前後の判別結果と
各々EX−ORをとり、この出力をナンドゲート15に
入力する。連続する3ラインの判別が全てが正しい場
合、及び全て誤っている場合には、ORゲート16から
のセレクト信号に”L”が出力され、カラーバースト位
相の判別結果110がライン極性信号として使用され
る。上記以外の場合には、ORゲート16のセレクト信
号に”H”が出力され、ライン極性110は前ラインの
反転が使用される。
The line to be discriminated is subjected to EX-OR with the discrimination results before and after the line, and this output is inputted to the NAND gate 15. If all three consecutive lines are correctly discriminated and all are incorrect, "L" is output to the select signal from the OR gate 16 and the color burst phase discrimination result 110 is used as the line polarity signal. It In cases other than the above, "H" is output to the select signal of the OR gate 16, and the line polarity 110 is the inversion of the previous line.

【0056】[0056]

【発明の効果】以上説明したように、第1の発明によれ
ば、変調器に使用するカラーバースト位相を表わすライ
ン極性信号として、復調器が使用する入力信号のカラー
バースト位相と現変調ライン極性信号の反転状態を選択
的に使用することにより、入力映像信号が途絶えても変
調を行なうことができ、例えば特殊再生時の変調出力の
カラーアライメントがくずれるのを低減できる効果があ
る。また第2の発明によれば、DC成分の除去と極性反
転処理とを別々に行なうようにすることにより、カラー
バースト位相の判別を確実に行なうことが可能になっ
た。
As described above, according to the first invention, the color burst phase of the input signal used by the demodulator and the current modulation line polarity are used as the line polarity signal representing the color burst phase used in the modulator. By selectively using the inversion state of the signal, it is possible to perform modulation even when the input video signal is interrupted, and it is possible to reduce color alignment deviation of the modulation output during special reproduction, for example. According to the second aspect of the invention, the DC component removal and the polarity inversion processing are performed separately, so that the color burst phase can be reliably determined.

【図面の簡単な説明】[Brief description of drawings]

【図1】第1の発明の実施例を示す構成図である。FIG. 1 is a configuration diagram showing an embodiment of a first invention.

【図2】動作を示すタイミングチャートである。FIG. 2 is a timing chart showing the operation.

【図3】第1、第2の発明の実施例の動作を示すタイミ
ングチャートである。
FIG. 3 is a timing chart showing the operation of the embodiments of the first and second inventions.

【図4】従来及び第1の発明の一部を含む変復調装置を
示す構成図である。
FIG. 4 is a block diagram showing a modulation / demodulation device including a part of the related art and the first invention.

【図5】組合せ論理回路等を示す構成図である。FIG. 5 is a configuration diagram showing a combinational logic circuit and the like.

【図6】第2の発明の実施例を示す構成図である。FIG. 6 is a configuration diagram showing an embodiment of the second invention.

【図7】動作を示すタイミングチャートである。FIG. 7 is a timing chart showing an operation.

【符号の説明】[Explanation of symbols]

1 ラッチ 2 EX−ORアレイ 3 データ反転ラッチ 4 加算器 5 ラインメモリ 6、7 組合せ論理回路 8 キャリイ加算器 9 マルチプレクサ 14 ナンドゲート 15 アンドゲート 16 ORゲート 17 フリップフロップ 18 キャリイ加算器 19 アンドゲート 20 オアゲート 21 Dフリップフロップ(DFF) 23 キャリイ加算器 1 Latch 2 EX-OR Array 3 Data Inversion Latch 4 Adder 5 Line Memory 6 and 7 Combination Logic Circuit 8 Carry Adder 9 Multiplexer 14 NAND Gate 15 AND Gate 16 OR Gate 17 Flip Flop 18 Carry Adder 19 AND Gate 20 OR Gate 21 D flip-flop (DFF) 23 carry adder

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 複数の搬送波のうち一部が一定期間毎に
位相反転している搬送色信号の基準位相部分に周波数同
期した各々一定の位相差を有する複数のクロックと、上
記搬送色信号の位相基準に関する情報とにより、上記搬
送色信号を複数のコンポーネント信号へ復調すると共
に、上記コンポーネント信号を搬送色信号に変調する装
置において、 変調の際の位相基準として上記搬送波の位相基準の状態
を記憶する第1及び第2の記憶手段と、 上記第1及び第2の記憶手段に記憶された位相情報を選
択的に使用する選択手段とを設けたことを特徴とする搬
送色信号の変復調装置。
1. A plurality of clocks each having a constant phase difference frequency-synchronized with a reference phase portion of a carrier color signal in which a part of a plurality of carrier waves are phase-inverted at regular intervals, and the carrier color signal. In a device that demodulates the carrier color signal into a plurality of component signals and modulates the component signals into carrier color signals based on the information on the phase reference, stores the state of the phase reference of the carrier wave as a phase reference during modulation. A carrier color signal modulator / demodulator comprising: first and second storage means and a selection means for selectively using the phase information stored in the first and second storage means.
【請求項2】 複数の搬送波のうち一部が一定期間毎に
位相反転している搬送色信号の基準位相部分に周波数同
期した各々一定の位相差を有する複数のクロックと、上
記搬送色信号の位相基準に関する情報とにより、上記搬
送色信号を複数のコンポーネント信号へ復調する装置に
おいて、 上記搬送色信号の直流成分を除去する除去手段と、 上記コンポーネント信号のうちの1つの極性の反転・非
反転を行う極性変更手段とを設けたことを特徴とする搬
送色信号の復調装置。
2. A plurality of clocks each having a constant phase difference frequency-synchronized with a reference phase portion of a carrier color signal in which some of a plurality of carrier waves are phase-inverted at regular intervals, and the carrier color signal. In a device for demodulating the carrier color signal into a plurality of component signals based on the information on the phase reference, a removing means for removing a DC component of the carrier color signal, and inversion / non-inversion of polarity of one of the component signals. A carrier color signal demodulation device, comprising:
JP36013692A 1992-12-28 1992-12-28 Modem and demodulator for chrominance carrier signal Pending JPH06205428A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP36013692A JPH06205428A (en) 1992-12-28 1992-12-28 Modem and demodulator for chrominance carrier signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP36013692A JPH06205428A (en) 1992-12-28 1992-12-28 Modem and demodulator for chrominance carrier signal

Publications (1)

Publication Number Publication Date
JPH06205428A true JPH06205428A (en) 1994-07-22

Family

ID=18468063

Family Applications (1)

Application Number Title Priority Date Filing Date
JP36013692A Pending JPH06205428A (en) 1992-12-28 1992-12-28 Modem and demodulator for chrominance carrier signal

Country Status (1)

Country Link
JP (1) JPH06205428A (en)

Similar Documents

Publication Publication Date Title
JPS61228793A (en) Video signal processing system
US4506286A (en) PAL digital video signal processing arrangement
JPH0155632B2 (en)
KR100225440B1 (en) Burst phase detecting circuit
JPH06205428A (en) Modem and demodulator for chrominance carrier signal
US5654767A (en) Digital chrominance signal demodulating device
EP0524618B1 (en) Image signal processing device
JP3359927B2 (en) Demodulator for quadrature amplitude modulation digital radio equipment.
JP3143492B2 (en) Color signal processing device
JPH06133328A (en) Line polarity deciding circuit
JPH02301288A (en) Color signal processor
JP3082959B2 (en) Color signal processing device
JPH06169470A (en) Carrier chrominance signal generating device
JPH034158B2 (en)
JPH0614327A (en) Carrier chrominance signal processor
JPH0690460A (en) Carrier chrominance signal processor
GB2182818A (en) Burst evaluating circuit
JP2819939B2 (en) Color signal converter
KR0138576B1 (en) Aspect ration converter
JPH04227189A (en) Color signal demodulating data selector
JPH0532957B2 (en)
JPH02288577A (en) Frequency converter circuit
JPH0637838A (en) Method and circuit for clock phase error detection
JP2003061108A (en) Color demodulation circuit
JPH07274187A (en) Chrominance signal processing circuit