JPH0537321A - Output circuit - Google Patents
Output circuitInfo
- Publication number
- JPH0537321A JPH0537321A JP3193361A JP19336191A JPH0537321A JP H0537321 A JPH0537321 A JP H0537321A JP 3193361 A JP3193361 A JP 3193361A JP 19336191 A JP19336191 A JP 19336191A JP H0537321 A JPH0537321 A JP H0537321A
- Authority
- JP
- Japan
- Prior art keywords
- level
- output
- output terminal
- signal
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は出力回路に関し、特に半
導体集積回路におけるディジタル出力信号を発生させる
出力回路に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an output circuit, and more particularly to an output circuit for generating a digital output signal in a semiconductor integrated circuit.
【0002】[0002]
【従来の技術】従来、この種の出力回路は、一例として
図3(A),(B)に示すように、ドレインを電源電圧
Vccの第1の電源端子TMpと接続しソースを出力端
子TMoと接続しゲートに第1の信号Φ1を入力してオ
ン,オフする第1のトランジスタQ1と、ソースを第2
の電源端子の接地端子TMgと接続しドレインを出力端
子TMoと接続しゲートに第2の信号Φ2を入力してオ
ン,オフする第2のトランジスタQ2とを備え、第1及
び第2の信号Φ1,Φ2により出力端子TMoのレベル
(Vo)を決定する直前に第1及び第2のトランジスタ
Q1,Q2が同時にオフ状態となる出力段回路1を備え
た構成となっている。2. Description of the Related Art Conventionally, in this type of output circuit, as shown in FIGS. 3A and 3B as an example, the drain is connected to a first power supply terminal TMp having a power supply voltage Vcc and the source is connected to an output terminal TMo. And a first transistor Q1 which is connected to the gate and inputs and outputs a first signal Φ1 to the gate, and a second source Q2.
A second transistor Q2 which is connected to the ground terminal TMg of the power supply terminal, the drain thereof is connected to the output terminal TMo, and the gate of which receives the second signal Φ2 to turn on and off the first and second signals Φ1. , Φ2, the output stage circuit 1 in which the first and second transistors Q1 and Q2 are simultaneously turned off immediately before the level (Vo) of the output terminal TMo is determined.
【0003】出力端子TMoには負荷回路10が接続さ
れるが、出力段回路1の出力端から負荷回路の入力端ま
での配線の容量や、トランジスタQ1,Q2の拡散層容
量、また負荷回路10自身の入力端の容量を含む負荷容
量Coが存在する。The load circuit 10 is connected to the output terminal TMo. The capacitance of the wiring from the output end of the output stage circuit 1 to the input end of the load circuit, the diffusion layer capacitance of the transistors Q1 and Q2, and the load circuit 10 are connected. There is a load capacitance Co including the capacitance of its own input end.
【0004】また、電源端子TMpと出力段回路1の電
源供給端との間、及び接地端子TMgと出力段回路1の
接地端との間には、それざれの配線によるインダクタン
スL1,L2が存在する。Further, between the power supply terminal TMp and the power supply terminal of the output stage circuit 1, and between the ground terminal TMg and the ground end of the output stage circuit 1, there are inductances L1 and L2 due to the respective wirings. To do.
【0005】次に、この出力回路の動作について説明す
る。Next, the operation of this output circuit will be described.
【0006】まず、出力信号Voが低レベルであるとす
る。このとき、信号Φ1は低レベル、信号Φ2は高レベ
ルとなっており、トランジスタQ1はオフ、トランジス
タQ2はオンとなっている。First, it is assumed that the output signal Vo is at a low level. At this time, the signal Φ1 is at the low level, the signal Φ2 is at the high level, and the transistor Q1 is off and the transistor Q2 is on.
【0007】次に、出力信号Voを低レベルから高レベ
ルに変化させるには、信号Φ2を低レベルにしてトラン
ジスタQ1,Q2ともオフとし、その信号Φ1を高レベ
ルにしてトランジスタQ1をオンにする。Next, in order to change the output signal Vo from the low level to the high level, the signal Φ2 is set to the low level to turn off both the transistors Q1 and Q2, and the signal Φ1 is set to the high level to turn on the transistor Q1. .
【0008】また、出力信号Voを高レベルから低レベ
ルに変化させるには、信号Φ1を低レベルにしてトラン
ジスタQ1,Q2ともオフとし、その後信号Φ2を高レ
ベルにしてトランジスタQ2をオンにする。To change the output signal Vo from the high level to the low level, the signal Φ1 is set to the low level to turn off both the transistors Q1 and Q2, and then the signal Φ2 is set to the high level to turn on the transistor Q2.
【0009】このように、出力信号Voのレベルを変化
させる前に一旦トランジスタQ1,Q2を共にオフとす
る理由は、信号Φ1,Φ2を同時に変化させるとトラン
ジスタQ1,Q2が同時オンとなり貫通電流が流れる
が、これを避けるためであり、また、メモリ回路等にお
いては、アドレスが変化するときに発生しやすいマルチ
セレクト状態による不都合を避けるためなどである。As described above, the reason why both the transistors Q1 and Q2 are once turned off before the level of the output signal Vo is changed is that when the signals Φ1 and Φ2 are changed at the same time, the transistors Q1 and Q2 are turned on at the same time and a through current is generated. This is for the purpose of avoiding this, and for avoiding the inconvenience due to the multi-select state which tends to occur when the address changes in the memory circuit and the like.
【0010】[0010]
【発明が解決しようとする課題】上述した従来の出力回
路は、出力端子TMoには負荷容量Coが存在し、電源
端子TMpと出力段回路1の電源供給端との間の配線、
及び接地端子TMgと出力段回路1の接地端との間の配
線にはインダクタンスL1,L2が存在するので、出力
信号Voのレベルが変化するとき、インダクタンスL
1,L2を介して負荷容量Co及び負荷回路10の充放
電が行なわれるため、図3(B)に示すように、出力信
号Voにリンキングが発生し、また出力段回路1の電源
供給端の電位Vcc1,接地端の電位GND1が変動
し、これらが電源ノイズ、接地線ノイズとして他の回路
に伝播し誤動作を引き起すという問題点があった。In the conventional output circuit described above, the output terminal TMo has the load capacitance Co, and the wiring between the power supply terminal TMp and the power supply terminal of the output stage circuit 1 is provided.
Since the inductances L1 and L2 exist in the wiring between the ground terminal TMg and the ground terminal of the output stage circuit 1, when the level of the output signal Vo changes, the inductance L
Since the load capacitance Co and the load circuit 10 are charged and discharged via 1 and L2, linking occurs in the output signal Vo as shown in FIG. The potential Vcc1 and the potential GND1 at the ground end fluctuate, and these are propagated to other circuits as power supply noise and ground line noise, causing a malfunction.
【0011】また、出力信号Voのリンキングが所定の
レベルにおさまるまでの時間(T2)が長くなり、動作
速度が低下するという問題点があった。Further, there is a problem that the time (T2) until the linking of the output signal Vo is kept at a predetermined level becomes long and the operation speed is lowered.
【0012】本発明の目的は、出力信号Voのリンキン
グ、及び電源配線,接地配線のレベルの変動を低減して
これらに起因するノイズを低減し、他の回路の誤動作を
防止すると共に、動作の高速化をはかることができる出
力回路を提供することにある。An object of the present invention is to reduce the linking of the output signal Vo and the fluctuation of the levels of the power supply wiring and the ground wiring to reduce the noise caused by these, thereby preventing the malfunction of other circuits, and It is to provide an output circuit capable of achieving high speed.
【0013】[0013]
【課題を解決するための手段】本発明の出力回路は、ソ
ース,ドレインの一方を第1の電源端子と接続し他方を
出力端子と接続しゲートに第1の信号を入力してオン,
オフする第1のトランジスタ、及びソース,ドレインの
一方を第2の電源端子と接続し他方を前記出力端子と接
続しゲートに第2の信号を入力してオン,オフする第2
のトランジスタを備え前記第1及び第2の信号により前
記出力端子のレベルを決定する直前に前記第1及び第2
のトランジスタが同時にオフ状態となる出力段回路と、
前記出力端子に接続する負荷容量と同等の容量をもつ容
量素子、この容量素子の一端を前記出力端子のレベルと
は異なる所定のレベルに充放電する充放電回路、並びに
ソース,ドレインを前記容量素子の一端及び出力端子間
に接続しゲートに第3の信号を入力して前記第1及び第
2のトランジスタが同時にオフ状態の期間にオン状態と
なる第3のトランジスタを備えた出力電位制御回路とを
有している。In the output circuit of the present invention, one of a source and a drain is connected to a first power supply terminal, the other is connected to an output terminal, and a first signal is input to a gate to turn it on.
A first transistor that is turned off, and one of a source and a drain that is connected to a second power supply terminal and the other is connected to the output terminal, and a second signal that is input to the gate to turn it on and off
Immediately before the level of the output terminal is determined by the first and second signals.
An output stage circuit in which the transistors of are simultaneously turned off,
A capacitance element having a capacitance equivalent to a load capacitance connected to the output terminal, a charging / discharging circuit for charging / discharging one end of the capacitance element to a predetermined level different from the level of the output terminal, and a source and a drain of the capacitance element. An output potential control circuit including a third transistor which is connected between one end and an output terminal and inputs a third signal to a gate and is turned on while the first and second transistors are simultaneously turned off. have.
【0014】また、充放電回路を、第1の電源端子と容
量素子の一端との間に接続された第1の抵抗素子と、第
2の電源端子と前記容量素子の一端との間に接続された
第2の抵抗素子とを備え、前記容量素子の一端を出力端
子の高レベル,低レベルの中間レベルになるように充放
電する回路とした構成を有している。A charging / discharging circuit is connected between a first resistance element connected between the first power supply terminal and one end of the capacitance element, and between a second power supply terminal and one end of the capacitance element. And a second resistance element, which is configured to charge and discharge one end of the capacitance element to an intermediate level between the high level and the low level of the output terminal.
【0015】また、充放電回路を、入力端を出力端子と
接続し出力端を容量素子の一端と接続し第3の制御信号
により活性化制御されて第3のトランジスタがオフ状態
のときに前記容量素子の一端を前記出力端子のレベルを
反転したレベルに充放電するクロックドインバータによ
り形成した構成を有している。The charging / discharging circuit has the input terminal connected to the output terminal, the output terminal connected to one end of the capacitive element, and is activated and controlled by the third control signal to turn off the third transistor. It has a configuration in which one end of the capacitive element is formed by a clocked inverter that charges and discharges the output terminal to a level obtained by inverting the level of the output terminal.
【0016】[0016]
【実施例】次に本発明の実施例について図面を参照して
説明する。Embodiments of the present invention will now be described with reference to the drawings.
【0017】図1(A),(B)は本発明の第1の実施
例を示す回路図及びこの実施例の動作を説明するための
各部信号の波形図である。FIGS. 1A and 1B are a circuit diagram showing a first embodiment of the present invention and a waveform diagram of signals at respective parts for explaining the operation of this embodiment.
【0018】この実施例が図3(A)に示された従来の
出力回路と相違る点は一端を接地端子TMg(又は接地
配線)と接続し負荷容量Coと同等の容量をもつ容量素
子C1と、この容量素子C1の両端に接続された抵抗R
1と、電源端子TMp(又は電源配線)と容量素子C1
の他端との間に直列接続されたダイオード接続のトラン
ジスタQ4〜Qnによる抵抗素子と、ソース,ドレイン
を容量素子C1と出力端子TMoとの間に接続し第3の
信号Φ3によりオン,オフする第3のトランジスタQ3
とを備え、抵抗R1及びトランジスタQ4〜Qnにより
容量素子C1を出力信号Voの高レベル(電源電圧Vc
c)と低レベル(OV)との中間レベルVcc/2に充
放電し、信号Φ3により、トランジスタQ1,Q2が同
時にオフとなる期間にトランジスタQ3をオンにするよ
うにした出力電位制御回路2を設けた点にある。This embodiment differs from the conventional output circuit shown in FIG. 3A in that one end is connected to a ground terminal TMg (or ground wiring) and a capacitance element C1 having a capacitance equivalent to the load capacitance Co is provided. And a resistor R connected across the capacitive element C1
1, power supply terminal TMp (or power supply wiring) and capacitive element C1
A resistor element formed of diode-connected transistors Q4 to Qn connected in series with the other end of the capacitor, a source and a drain thereof are connected between the capacitor element C1 and the output terminal TMo, and turned on and off by a third signal Φ3. Third transistor Q3
And a capacitive element C1 is connected to a high level of the output signal Vo (power supply voltage Vc by a resistor R1 and transistors Q4 to Qn).
c) and the low level (OV) intermediate level Vcc / 2 is charged / discharged, and the signal Φ3 turns on the transistor Q3 while the transistors Q1 and Q2 are simultaneously turned off. It is in the point provided.
【0019】次に、この実施例の動作について説明す
る。Next, the operation of this embodiment will be described.
【0020】出力段回路1の動作は図3に示された従来
例と同様である。The operation of the output stage circuit 1 is similar to that of the conventional example shown in FIG.
【0021】信号Φ3は出力信号Voをレベル変化させ
る直前の、トランジスタQ1,Q2が同時にオフとなっ
ている期間に高レベルとなり、トランジスタQ3をオン
にする。容量素子C1は、このトランジスタQ3がオフ
の期間に、抵抗R1及びトランジスタQ4〜Qnにより
Vcc/2になるように充電または放電される。The signal Φ3 is at a high level immediately before the level of the output signal Vo is changed and the transistors Q1 and Q2 are simultaneously turned off, turning on the transistor Q3. The capacitive element C1 is charged or discharged by the resistor R1 and the transistors Q4 to Qn so as to be Vcc / 2 while the transistor Q3 is off.
【0022】出力信号Voを低レベルから高レベルに変
化させる際、信号Φ1,Φ2を共に低レベルにしてトラ
ンジスタQ1,Q2をオフにすると共に、信号Φ3を高
レベルにしてトランジスタQ3をオンにする。すると出
力端子TMoのレベルは、容量素子C1の電位(節点N
1の電位)Vcc/2が負荷容量Coとの容量分割によ
り定まるレベル(ほぼVcc/4)に上昇し更にトラン
ジスタQ4〜QnによりVcc/2なる方向に充電され
る。所定の期間後信号Φ3は低レベルとなりトランジス
タQ3はオフとなる。When changing the output signal Vo from the low level to the high level, both the signals Φ1 and Φ2 are set to the low level to turn off the transistors Q1 and Q2, and the signal Φ3 is set to the high level to turn on the transistor Q3. . Then, the level of the output terminal TMo changes to the potential of the capacitive element C1 (node N
(1 potential) Vcc / 2 rises to a level (approximately Vcc / 4) determined by capacitance division with the load capacitance Co, and is further charged by the transistors Q4 to Qn in the direction of Vcc / 2. After a predetermined period, the signal Φ3 becomes low level and the transistor Q3 is turned off.
【0023】ここで信号Φ1が高レベルとなりトランジ
スタQ1がオンになると、負荷容量Co及び負荷回路1
0はトランジスタQ1を介して電源電圧Vccへと充電
される。この際、出力端子TMoのレベルはVcc/2
に近いレベルからVccレベルへと充電されるので、電
源配線等に流れる電流はOVからVccレベル、又はV
ccレベルからOVへと変化させる従来例より小さくな
り、従って出力信号Voのリンキングのレベル、電源配
線のレベル(Vcc1)の変動が小さくなり、また出力
信号Voが静定するまでの時間T1も短かくなる。When the signal Φ1 goes high and the transistor Q1 turns on, the load capacitance Co and the load circuit 1 are turned on.
0 is charged to the power supply voltage Vcc through the transistor Q1. At this time, the level of the output terminal TMo is Vcc / 2.
Since it is charged from the level close to the Vcc level to the Vcc level, the current flowing through the power supply wiring or the like is from the OV level to the Vcc level or the Vcc level.
This is smaller than the conventional example in which the cc level is changed to OV, and therefore the fluctuation of the linking level of the output signal Vo and the level of the power supply wiring (Vcc1) is small, and the time T1 until the output signal Vo is settled is also short. I will get sick.
【0024】出力信号Voを高レベルから低レベルに変
化させる場合も、充電,放電のちがい、電源配線,接地
配線のちがいはあるが、基本的には上述の動作と同様で
あり、同様の効果がある。Even when the output signal Vo is changed from a high level to a low level, there is a difference in charging and discharging, a difference in power supply wiring and a ground wiring, but the operation is basically the same as described above, and the same effect is obtained. There is.
【0025】図2は本発明の第2の実施例を示す回路図
である。FIG. 2 is a circuit diagram showing a second embodiment of the present invention.
【0026】この実施例は、充放電回路を、入力端を出
力端子TMoと接続し出力端を容量素子C1の一端(N
1)と接続し第3の制御信号Φ3により活性化制御され
て第3のトランジスタQ3がオフ状態のときに容量素子
C1の一端を出力端子TMoのレベルを反転したレベル
に充放電するクロックドインバータCIV1により形成
したものである。In this embodiment, the charging / discharging circuit has an input terminal connected to the output terminal TMo and an output terminal connected to one end (N) of the capacitive element C1.
1) connected to 1) and activated and controlled by the third control signal Φ3 to charge and discharge one end of the capacitive element C1 to the level obtained by inverting the level of the output terminal TMo when the third transistor Q3 is in the off state. It is formed by CIV1.
【0027】この実施例においては、出力信号Vo(出
力端子TMo)が低レベルのとき、容量素子C1はVc
cレベルに充電され、高レベルのとき接地電位に放電さ
れる。従ってトランジスタQ3がオンとなったとき、出
力端子TMoのレベルは直ちにVcc/2レベルとな
る。その他の動作及び効果は基本的には第1の実施例と
同様である。In this embodiment, when the output signal Vo (output terminal TMo) is at a low level, the capacitive element C1 is connected to Vc.
It is charged to the c level and discharged to the ground potential when it is at the high level. Therefore, when the transistor Q3 is turned on, the level of the output terminal TMo immediately becomes the Vcc / 2 level. Other operations and effects are basically the same as those in the first embodiment.
【0028】[0028]
【発明の効果】以上説明したように本発明は、出力端子
(出力信号)のレベルを変化させる前に、この出力端子
のレベルを高レベル,低レベルの中間のレベルに充放電
する出力電位制御回路を設けた構成とすることにより、
出力端子のレベルが高レベル,低レベルの中間レベルか
ら高レベル又は低レベルへと変化するので、低レベルか
ら高レベル又は高レベルから低レベルへと変化させる従
来例に比べ充放電電流が小さくなり、従って出力信号の
リンキング及び電源配線,接地配線の変動のレベルが小
さくなると共に静定するまでの時間が短かくなり、これ
らに起因するノイズが低減して他の回路の誤動作を防止
することができる効果がある。As described above, according to the present invention, before changing the level of the output terminal (output signal), the level of the output terminal is charged / discharged to an intermediate level between the high level and the low level to control the output potential. By providing a circuit,
Since the level of the output terminal changes from the intermediate level of high level and low level to high level or low level, the charging / discharging current becomes smaller than the conventional example that changes from low level to high level or from high level to low level. Therefore, the level of fluctuation of the output signal linking and the fluctuations of the power supply wiring and the ground wiring becomes smaller, and the time until settling becomes shorter, and the noise resulting from these is reduced, and the malfunction of other circuits can be prevented. There is an effect that can be done.
【図1】本発明の第1の実施例を示す回路図及び各部信
号の波形図である。FIG. 1 is a circuit diagram showing a first embodiment of the present invention and a waveform diagram of signals of respective parts.
【図2】本発明の第2の実施例を示す回路図である。FIG. 2 is a circuit diagram showing a second embodiment of the present invention.
【図3】従来の出力回路の一例を示す回路図及び各部信
号の波形図である。FIG. 3 is a circuit diagram showing an example of a conventional output circuit and a waveform diagram of signals of respective parts.
1 出力回路 2,2a 出力電位制御回路 10 負荷回路 Co 負荷容量 C1 容量素子 CIV1 クロックドインバータ IV1 インバータ Q1〜Qn トランジスタ R1 抵抗 1 output circuit 2,2a Output potential control circuit 10 load circuit Co load capacity C1 capacitive element CIV1 clocked inverter IV1 inverter Q1-Qn transistors R1 resistance
Claims (3)
子と接続し他方を出力端子と接続しゲートに第1の信号
を入力してオン,オフする第1のトランジスタ、及びソ
ース,ドレインの一方を第2の電源端子と接続し他方を
前記出力端子と接続しゲートに第2の信号を入力してオ
ン,オフする第2のトランジスタを備え前記第1及び第
2の信号により前記出力端子のレベルを決定する直前に
前記第1及び第2のトランジスタが同時にオフ状態とな
る出力段回路と、前記出力端子に接続する負荷容量と同
等の容量をもつ容量素子、この容量素子の一端を前記出
力端子のレベルとは異なる所定のレベルに充放電する充
放電回路、並びにソース,ドレインを前記容量素子の一
端及び出力端子間に接続しゲートに第3の信号を入力し
て前記第1及び第2のトランジスタが同時にオフ状態の
期間にオン状態となる第3のトランジスタを備えた出力
電位制御回路とを有することを特徴とする出力回路。1. A first transistor that connects one of a source and a drain to a first power supply terminal, connects the other to an output terminal, inputs a first signal to a gate to turn on and off, and a source and a drain. A second transistor that connects one to a second power supply terminal and the other to the output terminal and turns on and off by inputting a second signal to the gate; and the output terminal according to the first and second signals Of the output stage circuit in which the first and second transistors are turned off at the same time immediately before the level is determined, and a capacitance element having a capacitance equivalent to the load capacitance connected to the output terminal, and one end of the capacitance element A charging / discharging circuit for charging / discharging to a predetermined level different from the level of the output terminal, a source and a drain are connected between one end of the capacitance element and the output terminal, and a third signal is input to the gate to input the first and Two And an output potential control circuit including a third transistor that is turned on while the transistor is turned off at the same time.
子の一端との間に接続された第1の抵抗素子と、第2の
電源端子と前記容量素子の一端との間に接続された第2
の抵抗素子とを備え、前記容量素子の一端を出力端子の
高レベル,低レベルの中間レベルになるように充放電す
る回路である請求項1記載の出力回路。2. A charging / discharging circuit is connected between a first resistance element connected between a first power supply terminal and one end of a capacitance element, and a second power supply terminal is connected between one end of the capacitance element. The second done
2. The output circuit according to claim 1, further comprising: a resistance element according to claim 1, wherein one end of the capacitance element is charged / discharged so that the output terminal has an intermediate level between a high level and a low level.
し出力端を容量素子の一端と接続し第3の制御信号によ
り活性化制御されて第3のトランジスタがオフ状態のと
きに前記容量素子の一端を前記出力端子のレベルを反転
したレベルに充放電するクロックドインバータにより形
成された請求項1記載の出力回路。3. The charging / discharging circuit connects the input terminal to the output terminal, connects the output terminal to one end of the capacitive element, and is activated and controlled by the third control signal to turn off the third transistor. The output circuit according to claim 1, wherein one end of the capacitive element is formed by a clocked inverter that charges and discharges one end of the capacitive element to a level obtained by inverting the level of the output terminal.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3193361A JPH0537321A (en) | 1991-08-02 | 1991-08-02 | Output circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3193361A JPH0537321A (en) | 1991-08-02 | 1991-08-02 | Output circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0537321A true JPH0537321A (en) | 1993-02-12 |
Family
ID=16306635
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3193361A Pending JPH0537321A (en) | 1991-08-02 | 1991-08-02 | Output circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0537321A (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1122887A1 (en) * | 2000-01-31 | 2001-08-08 | STMicroelectronics S.r.l. | Pre-charging circuit of an output buffer |
US6489808B2 (en) | 1999-04-08 | 2002-12-03 | Nec Corporation | Buffer circuit capable of carrying out interface with a high speed |
JP2007147437A (en) * | 2005-11-28 | 2007-06-14 | Dkk Toa Corp | Device for measuring suspended particulate matter |
-
1991
- 1991-08-02 JP JP3193361A patent/JPH0537321A/en active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6489808B2 (en) | 1999-04-08 | 2002-12-03 | Nec Corporation | Buffer circuit capable of carrying out interface with a high speed |
EP1122887A1 (en) * | 2000-01-31 | 2001-08-08 | STMicroelectronics S.r.l. | Pre-charging circuit of an output buffer |
JP2007147437A (en) * | 2005-11-28 | 2007-06-14 | Dkk Toa Corp | Device for measuring suspended particulate matter |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4972101A (en) | Noise reduction in CMOS driver using capacitor discharge to generate a control voltage | |
US6320797B1 (en) | Method and circuit for regulating the output voltage from a charge pump circuit, and memory device using same | |
US6304469B1 (en) | Charge pump circuit including level shifters for threshold voltage cancellation and clock signal boosting, and memory device using same | |
US20020149392A1 (en) | Level adjustment circuit and data output circuit thereof | |
JPH0584597B2 (en) | ||
JP3756961B2 (en) | Chip initialization signal generation circuit for semiconductor memory device | |
US5155379A (en) | Clocked driver circuit stabilized against changes due to fluctuations in r.c. time constant | |
KR940005509B1 (en) | Voltage up inhibition circuit and output buffer circuit with it | |
JPH0214814B2 (en) | ||
US5055713A (en) | Output circuit of semiconductor integrated circuit | |
KR100440448B1 (en) | Semiconductor integrated circuit device capable of securing time delay insensitive to temperature variation | |
JPH1022796A (en) | Timing circuit | |
JPS6137709B2 (en) | ||
US4963774A (en) | Intermediate potential setting circuit | |
US6958641B2 (en) | Delay circuit with more-responsively adapting delay time | |
JPH0537321A (en) | Output circuit | |
US6265913B1 (en) | Load driving circuits having adjustable output drive capability | |
KR0144900B1 (en) | Semiconductor input buffer for low voltage | |
US6163219A (en) | Amplification circuit and integrated circuit having such and controlling method of the amplification circuit | |
US20040246036A1 (en) | Delay stage insensitive to operating voltage and delay circuit including the same | |
EP0342735B1 (en) | Circuit for generating a pulse-shaped signal | |
US6181610B1 (en) | Semiconductor device having current auxiliary circuit for output circuit | |
JP2874613B2 (en) | Analog delay circuit | |
JP2919187B2 (en) | Substrate potential supply circuit | |
JP2648040B2 (en) | Substrate potential supply circuit |