JP3365787B2 - LED chip mounting parts - Google Patents

LED chip mounting parts

Info

Publication number
JP3365787B2
JP3365787B2 JP15969292A JP15969292A JP3365787B2 JP 3365787 B2 JP3365787 B2 JP 3365787B2 JP 15969292 A JP15969292 A JP 15969292A JP 15969292 A JP15969292 A JP 15969292A JP 3365787 B2 JP3365787 B2 JP 3365787B2
Authority
JP
Japan
Prior art keywords
electrode
led chip
substrate
light
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP15969292A
Other languages
Japanese (ja)
Other versions
JPH065914A (en
Inventor
哲也 花本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP15969292A priority Critical patent/JP3365787B2/en
Publication of JPH065914A publication Critical patent/JPH065914A/en
Application granted granted Critical
Publication of JP3365787B2 publication Critical patent/JP3365787B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16245Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors

Landscapes

  • Led Device Packages (AREA)
  • Led Devices (AREA)

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、発光ダイオードに関
し、さらに詳しくは、表示用等LEDランプ、あるい
は、フォトカプラ、フォトインタラプタ等の光複合部品
として利用される発光ダイオードを用いたLED実装部
に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a light emitting diode, and more specifically, an LED mounting portion using a light emitting diode used as an LED lamp for display or an optical composite component such as a photocoupler and a photointerrupter.
Regarding goods .

【0002】[0002]

【従来の技術】発光ダイオード(LED)は高信頼性を
有するため、タングステンランプに代わる光源として各
種の表示装置に用いられており、その高輝度化に伴い将
来的にネオンサインに替わる媒体として、屋内および屋
外の表示デバイスとして利用されるものとして脚光を浴
びている。高輝度のLEDは、数年前からGaAlAs
型のDH(ダブルヘテロ)構造を有する赤色LEDとし
て実現されている。
2. Description of the Related Art Light emitting diodes (LEDs) are used in various display devices as a light source to replace a tungsten lamp because of their high reliability. As the brightness of the light emitting diodes (LED) increases, they will be replaced by neon signs in the future. It is in the spotlight as being used as an indoor and outdoor display device. High-brightness LEDs have been used for several years since GaAlAs
It is realized as a red LED having a DH (double hetero) structure of the type.

【0003】図7(a)および(b)は、従来の技術に
より作製された発光ダイオード(LED)チップの上面
図及び断面図を示す。図に示すLEDチップ100は、
GaAs基板101上にエピタキシャル成長により順次
成長して形成されたP−Ga1-yAlyAsP型クラッド
層102、P−Ga1-xAlxAsP型活性層103、N
−Ga1-yAlyAsN型クラッド層104(x>y)を
有している。
7 (a) and 7 (b) show a top view and a sectional view of a light emitting diode (LED) chip manufactured by a conventional technique. The LED chip 100 shown in the figure is
P-Ga 1-y Al y AsP type cladding layer 102 formed by sequentially grown by epitaxial growth on a GaAs substrate 101, P-Ga 1-x Al x AsP type active layer 103, N
-Ga 1-y Al y AsN type cladding layer 104 has a (x> y).

【0004】N−Ga1-yAlyAsN型クラッド層10
4上の中央部には、AuGe/Niをスパッタリング法
によって形成された円形状のN側電極105が設けられ
ている。GaAs基板101におけるP−Ga1-yAly
AsP側クラッド層102が積層された面とは反対側の
面には、Au/Znを、同様にスパッタリング法によっ
て形成したP側電極106が全面にわたって設けられて
いる。
N-Ga 1- y Aly AsN type cladding layer 10
A circular N-side electrode 105 formed of AuGe / Ni by a sputtering method is provided in the center of the upper part of FIG. In GaAs substrate 101 P-Ga 1-y Al y
On the surface opposite to the surface on which the AsP-side clad layer 102 is laminated, a P-side electrode 106 formed of Au / Zn similarly by the sputtering method is provided over the entire surface.

【0005】このLEDチップ100には、1枚のGa
As基板101上にP−Ga1-yAlyAsP型クラッド
層102、P−Ga1-xAlxAsP型活性層103、N
−Ga1-yAlyAsN型クラッド層104(x>y)が
順次積層されている。そして、LEDチップ100の表
面側であるN−Ga1-yAlyAsN型クラッド層104
上にN側電極105が設けられている。そして、底面側
であるGaAs基板101の面にP側電極106が設け
られている。
This LED chip 100 has one Ga
As substrate 101 on the P-Ga 1-y Al y AsP type cladding layer 102, P-Ga 1-x Al x AsP type active layer 103, N
-Ga 1-y Al y AsN type clad layer 104 (x> y) are successively stacked. Then, the N-Ga 1- y Aly AsN-type cladding layer 104 on the front surface side of the LED chip 100 is formed.
An N-side electrode 105 is provided on the top. Then, the P-side electrode 106 is provided on the surface of the GaAs substrate 101 which is the bottom surface side.

【0006】このようなLEDチップ100は、通常、
1枚の大きな基板に、順次、半導体層が積層された後
に、各LEDチップ100毎にN側電極105がそれぞ
れ設けられるとともに、P側電極106が設けられて、
その後に、エッチング法やダイシング加工法によって、
個々のチップに分割することにより、図のような構造を
有するLEDチップとされる。
Such an LED chip 100 is usually
After the semiconductor layers are sequentially stacked on one large substrate, the N-side electrode 105 is provided for each LED chip 100 and the P-side electrode 106 is provided.
After that, by etching method or dicing processing method,
By dividing into individual chips, an LED chip having a structure as shown in the figure is obtained.

【0007】このようにして製造されたLEDチップ1
00は、通常、図8に示すように、外部回路と電気的に
接続するために、回路基板131上に搭載されている。
該LEDチップ100は、例えば、P側電極106が例
えば銀ペースト126を用いて回路基板131上の回路
配線127にダイボンドされるとともに、表面側のN側
電極105が金等で形成されたワイヤー128を用い
て、回路基板131上のワイヤーボンディング用のパッ
ド129にボンディングされる。このようにして、回路
基板131上に搭載されたLEDチップ100は、P側
電極106およびN側電極105に電圧が印加されるこ
とにより、P型活性層103内にて光が発せられて、そ
の光がN型クラッド層104から上方へと出射される。
The LED chip 1 manufactured in this way
00 is usually mounted on the circuit board 131 to electrically connect to an external circuit, as shown in FIG.
In the LED chip 100, for example, the P-side electrode 106 is die-bonded to the circuit wiring 127 on the circuit board 131 using, for example, the silver paste 126, and the N-side electrode 105 on the front surface side is a wire 128 formed of gold or the like. Is used to bond to the wire bonding pad 129 on the circuit board 131. In this way, in the LED chip 100 mounted on the circuit board 131, light is emitted in the P-type active layer 103 by applying a voltage to the P-side electrode 106 and the N-side electrode 105, The light is emitted upward from the N-type cladding layer 104.

【0008】[0008]

【発明が解決しようとする課題】このように、LEDチ
ップ100を回路基板131上に搭載する場合には、回
路基板131上の回路配線127とN側電極105との
接続に使用されるワイヤー128の径が、25〜30μ
mと極微細であるため、LEDチップ100を保護する
ために回路基板131の全体を覆うように設けられる樹
脂の応力等で歪むおそれがある。その結果、該ワイヤー
128がLEDチップ100における半導体層と接触し
てショートを起すおそれがあり、また、ワイヤー128
自体が歪むことにより損傷して切断されるおそれもあ
る。
As described above, when the LED chip 100 is mounted on the circuit board 131, the wire 128 used for connecting the circuit wiring 127 on the circuit board 131 and the N-side electrode 105. Diameter is 25-30μ
Since it is extremely fine as m, there is a possibility that the LED chip 100 may be distorted due to stress or the like of the resin provided to cover the entire circuit board 131 to protect the LED chip 100. As a result, the wire 128 may come into contact with the semiconductor layer of the LED chip 100 to cause a short circuit.
It may be damaged and cut due to its distortion.

【0009】また、LEDチップ100は、光が出射さ
れるN型クラッド層104上の中央部にN側電極105
が設けられているために、N側電極105が設けられた
N型クラッド層104の表面からは光が照射されない。
さらに、LEDチップ100の構成基板101として
は、通常、禁制帯幅の狭い結晶が用いられているため、
活性層103から発せられた光の多くが、チップを構成
するGaAs基板101内に吸収される。その結果、活
性層103にて発せられる光を、効率よくLEDチップ
100の外に取り出すことができないという問題があ
る。
In addition, the LED chip 100 has an N-side electrode 105 at the center on the N-type cladding layer 104 from which light is emitted.
Therefore, light is not emitted from the surface of the N-type cladding layer 104 provided with the N-side electrode 105.
Further, as the constituent substrate 101 of the LED chip 100, a crystal with a narrow forbidden band is usually used.
Most of the light emitted from the active layer 103 is absorbed in the GaAs substrate 101 forming the chip. As a result, there is a problem that the light emitted from the active layer 103 cannot be efficiently extracted to the outside of the LED chip 100.

【0010】本発明は、このような従来技術の欠点を解
決するためになされたものであり、その目的は、発光ダ
イオードから光を効率よく取り出すことができるLED
実装部品を提供することにある。
[0010] The present invention has been made to solve the drawbacks of the prior art, and its object is emitting da
LED that can efficiently extract light from the ion
To provide mounted components .

【0011】[0011]

【課題を解決するための手段】本発明のLEDチップ実
装部品は、平坦な光出射面を有し、該光出射面に対して
垂直方向に光を出射するLEDチップを用いたLEDチ
ップ実装品であって、該LEDチップは、基板と、該基
上に、前記光出射面が形成されるように相互に積層さ
れたP型及びN型の半導体層を有するとともに、いずれ
かの半導体層が活性層になった半導体積層構造と、該半
導体積層構造における前記光の出射方向とは反対側に位
置する表面上の中央部に設けられた第1電極と、前記第
1電極が設けられた前記半導体層構造の表面と同一側に
位置する活性層を含む半導体積層構造以外のLEDチッ
表面の隅部に設けられており、該第1電極とは反対極
性とされる第2電極とを有し、該LEDチップが、前記
第1電極及び前記第2電極上にそれぞれ形成されたバン
プによって、該LEDチップに電圧を供給するリードフ
レームまたは回路基板に接続されていることを特徴と
し、そのことにより上記目的が達成される。また、本発
明のLEDチップ実装部品は、平坦な光出射面を有し、
該光出射面に対して垂直方向に光を出射するLEDチッ
プを用いたLEDチップ実装品であって、該LEDチッ
プは、基板と、該基板上に、前記光出射面が形成される
ように相互に積層されたP型及びN型の半導体層を有す
るとともに、いずれかの半導体層が活性層になった半導
体積層構造と、該半導体積層構造における前記光の出射
方向とは反対側に位置する表面の中央部に設けられた
1電極と、該第1電極が設けられた前記半導体積層構造
の表面と同一側に位置する活性層を含む半導体積層構造
以外のLEDチップ表面に設けられており、該第1電極
とは反対極性とされる第2電極とを有し、該LEDチッ
プが、前記第1電極及び前記第2電極上にそれぞれ形成
されたバンプによって、該LEDチップに電圧を供給す
るリードフレームまたは回路基板に接続されており、
記第1電極および第2電極は、これらの電極が設けられ
た前記LEDチップの表面に対して前記各バンプによっ
て均等に張力が加わるように設けられていることを特徴
とし、そのことにより上記目的が達成される。
The LED chip mounting part of the present invention has a flat light emitting surface, and
LED chip using an LED chip that emits light in the vertical direction
The LED chip has a substrate and a P-type and N-type semiconductor layer laminated on the substrate so that the light emitting surface is formed . And a semiconductor layered structure in which the semiconductor layer is an active layer , and the semiconductor layered structure is located on the side opposite to the light emission direction.
An LED chip other than a semiconductor laminated structure including a first electrode provided in the central portion on the surface to be placed and an active layer located on the same side as the surface of the semiconductor layer structure provided with the first electrode.
A second electrode which is provided at a corner of the surface of the LED chip and which has a polarity opposite to that of the first electrode.
Vans formed on the first electrode and the second electrode, respectively.
LED leads to supply voltage to the LED chip.
It is characterized in that it is connected to a frame or a circuit board, whereby the above object is achieved. Further, the LED chip mounted component of the present invention has a flat light emitting surface,
An LED chip that emits light in a direction perpendicular to the light emitting surface.
LED chip mounted product using a LED chip
The substrate, and the light emitting surface is formed on the substrate.
Having a P-type semiconductor layer and an N-type semiconductor layer that are laminated as described above, and one of the semiconductor layers is an active layer , and the emission of the light in the semiconductor lamination structure .
A semiconductor laminated structure including a first electrode provided in a central portion of a surface opposite to the direction and an active layer located on the same side as the surface of the semiconductor laminated structure provided with the first electrode.
Other than the first electrode, the second electrode having a polarity opposite to that of the first electrode , and the LED chip.
Formed on the first electrode and the second electrode, respectively.
Voltage is supplied to the LED chip by the bumps formed.
Connected to a lead frame or a circuit board, and the first electrode and the second electrode are provided so that tension is uniformly applied to the surface of the LED chip provided with these electrodes by the bumps. The above-mentioned object is achieved thereby.

【0012】[0012]

【0013】[0013]

【0014】[0014]

【0015】前記第2電極は、前記LEDチップの隅部
に設けられている
The second electrode is a corner of the LED chip.
It is provided in .

【0016】[0016]

【0017】[0017]

【作用】本発明の発光ダイオードでは、これまでチップ
の上部と下部に分かれて形成されていたP側およびN側
の第1電極および第2電極を同一平面上に形成できるた
めに、各電極上にAuバンプ等を設けることにより外部
回路との接続を平面的に行うことができる。従って、従
来、使用されているAuワイヤー等を用いた接続が不要
となるために、ワイヤー切断等の不良の発生がなくな
り、製品の信頼性賀向上する。また、基板部分をエッチ
ングして光取り出し窓を設けることにより、チップの上
面および下面のいずれの方向へも任意に光を取り出すこ
とができる。さらに、禁制帯の大きな光に対して透明な
基板材料を用いることにより、一層、光利用効率のよ
い、表面実装型の発光ダイオードを得ることができる。
In the light emitting diode of the present invention, since the P-side and N-side first electrodes and the second electrodes, which have been formed separately on the upper and lower sides of the chip, can be formed on the same plane, By providing Au bumps or the like on the substrate, connection with an external circuit can be performed in a planar manner. Therefore, since the connection using the Au wire or the like which has been used conventionally is unnecessary, the occurrence of defects such as wire cutting is eliminated, and the reliability of the product is improved. Further, by etching the substrate portion and providing a light extraction window, light can be arbitrarily extracted in either direction of the upper surface and the lower surface of the chip. Furthermore, by using a substrate material that is transparent to light with a large forbidden band, it is possible to obtain a surface-mount type light emitting diode with higher light utilization efficiency.

【0018】[0018]

【実施例】以下、本発明を実施例について説明する。但
し、これらの実施例によって本発明が限定されるもので
はない。
EXAMPLES The present invention will be described below with reference to examples. However, the present invention is not limited to these examples.

【0019】図1(a)は、本発明の発光ダイオード
(LED)チップの第1実施例の底面(電極および光出
射面)図、(b)はその断面図を示す。このLEDチッ
プ10は、底面に開口部を有する凹部11aが設けられ
た直方体状の基板11を有する。該凹部11aは、基板
11における対向端面間にわたって直線状に延びた溝状
になっている。該凹部11aは、対向する各内側面が内
奥側になるにつれて順次接近するように傾斜した断面台
形状をしており、該凹部11a内にP−Ga1-yAly
sP型クラッド層12、P−Ga1-xAlxAsP型活性
層13及びN−Ga1-yAlyAsN型クラッド層14
が、内奥側から順番に積層されている。P−Ga1-y
yAsP型クラッド層12は、凹部11aの内奥面及
び傾斜した内側面に沿って積層されており、凹部11a
と同様の断面形状となるように、中央部に直線状に延び
る溝部が形成されている。P−Ga1-xAlxAsP型活
性層13は、その溝部内に、P−Ga1-yAlyAsP型
クラッド層12の奥面及び内側面に沿って積層され、中
央部に直線状に延びる溝部が形成されている。さらに、
N−Ga1-yAlyAsN型クラッド層14はP−Ga
1-xAlxAsP型活性層13の中央部の溝部内に積層さ
れており、その表面が基板11の表面と同一になってい
る。
FIG. 1 (a) is a bottom view (electrode and light emitting surface) of a first embodiment of a light emitting diode (LED) chip of the present invention, and FIG. 1 (b) is a sectional view thereof. The LED chip 10 has a rectangular parallelepiped substrate 11 having a recess 11a having an opening on the bottom surface. The recess 11a is in the form of a groove extending linearly between the opposed end faces of the substrate 11. Recess 11a, each inner surface facing has a slanted trapezoidal section to sequentially close as becomes innermost side, P-Ga 1-y Al into the recess 11a y A
sP-type clad layer 12, P-Ga 1-x Al x AsP-type active layer 13, and N-Ga 1- y Aly As N-type clad layer 14.
Are sequentially stacked from the inner side. P-Ga 1-y A
l y AsP type cladding layer 12 is stacked along the inner back surface and the inclined inner surface of the recess 11a, the recess 11a
A groove portion that linearly extends is formed in the central portion so as to have the same cross-sectional shape. The P-Ga 1-x Al x AsP-type active layer 13 is laminated along the inner surface and the inner surface of the P-Ga 1- y Aly AsP-type clad layer 12 in the groove portion thereof, and is linear in the central portion. Is formed with a groove portion. further,
N-Ga 1-y Al y AsN type cladding layer 14 P-Ga
The 1-x Al x AsP type active layer 13 is laminated in the central groove portion, and its surface is the same as the surface of the substrate 11.

【0020】N−Ga1-yAlyAsN型クラッド層14
の中央部には、円板状のN側電極15が取付られてお
り、また、基板11の底面に於ける凹部11aの各側方
部分には、基板11の各隅部それぞれに円板状のP側電
極16が設けられている。
N-Ga 1- y Aly As N-type cladding layer 14
A disc-shaped N-side electrode 15 is attached to the central portion of the substrate 11, and the disc-shaped N-side electrode 15 is attached to each corner of the substrate 11 on each side of the recess 11a on the bottom surface of the substrate 11. P-side electrode 16 is provided.

【0021】このLEDチップ10の製造方法につい
て、以下順を追って説明する。まず、GaAs基板11
の底面側の一部をフォトリソグラフィ法と選択エッチン
グ液を用いてメサ型にエッチングし、基板11における
対向端面間にわたって直線状に延びる溝状の凹部11a
を形成する。凹部11aは、基板11の底面に開口部を
有しており、内奥面が平坦であって、各側面が内奥側に
なるにつれて順次接近するように傾斜した断面メサ型に
形成されている。次に、該凹部11aの開口部が設けら
れた基板11の底面側からエピタキシャル成長により、
P−Ga1-yAlyAsP型クラッド層12、P−Ga
1-xAlxAsP型活性層13、N−Ga1-yAlyAsN
型クラッド層14を、基板11全体にわたって、順次、
成長させる(x>y)。
A method of manufacturing the LED chip 10 will be described below step by step. First, the GaAs substrate 11
A part of the bottom surface of the substrate 11 is etched into a mesa shape by using a photolithography method and a selective etching solution, and a groove-shaped recess 11a extending linearly between the opposed end surfaces of the substrate 11 is formed.
To form. The recess 11a has an opening on the bottom surface of the substrate 11, has an inner back surface that is flat, and is formed in a mesa-shaped cross-section that is inclined so that each side surface becomes closer toward the inner back side. . Next, by epitaxial growth from the bottom surface side of the substrate 11 provided with the opening of the recess 11a,
P-Ga 1-y Al y AsP type cladding layer 12, P-Ga
1-x Al x AsP type active layer 13, N-Ga 1-y Al y AsN
The mold clad layer 14 is sequentially formed on the entire substrate 11,
Grow (x> y).

【0022】成長されたこれらの半導体層は、イオンビ
ームエッチング或いは化学エッチング等により基板の凸
面が露出するまで除去されて、凹部11a内に積層され
た各半導体層はGaAs基板11の凹部11aの周囲の
表面11bと同一平面とされる。その後、N−Ga1-y
AlyAsN型クラッド層14の中央部には、各LED
チップ10毎に、AuGe/Ni製の円板状のN側電極
15がスパッタリング法によって形成される。同様のス
パッタリング法によって、Au/Zn製の円板状のP側
電極16が、各LEDチップ10毎にそれぞれ形成され
る。N側電極15は、P型活性層13から発光せられる
光を透過させないために、出来る限り小さく形成するこ
とが望ましく、ボンディング可能な最小形状とされる。
このようにして、1枚のGaAs基板11に多数のLE
Dチップ10が形成されると、最後に、スクライブ法や
ダイシング等によりGaAs基板11が分割されて、個
々のLEDチップ10とされる。
These grown semiconductor layers are removed by ion beam etching or chemical etching until the convex surface of the substrate is exposed, and the semiconductor layers stacked in the concave portion 11a are surrounded by the concave portion 11a of the GaAs substrate 11. Is made flush with the surface 11b. After that, N-Ga 1-y
Each LED is provided in the central portion of the Al y As N-type cladding layer 14.
A disk-shaped N-side electrode 15 made of AuGe / Ni is formed for each chip 10 by a sputtering method. The disk-shaped P-side electrode 16 made of Au / Zn is formed for each LED chip 10 by the same sputtering method. It is desirable that the N-side electrode 15 be formed as small as possible in order to prevent the light emitted from the P-type active layer 13 from passing therethrough, and it has the smallest shape that can be bonded.
In this way, a large number of LEs are formed on one GaAs substrate 11.
After the D chip 10 is formed, finally, the GaAs substrate 11 is divided by a scribing method, dicing, or the like to obtain individual LED chips 10.

【0023】このようなLEDチップ10のN側電極1
5及びP側電極16に電圧が印加されると、P−Ga
1-xAlxAsP型活性層13に光が生じる。この光は、
図1(b)に矢印Aで示すように、GaAs基板11の
底面におけるN側電極15が設けられた半導体層の表面
から出射される。このように光が出射される半導体層の
表面は、中央部にのみN側電極15が設けられているた
めに、有効に光が取り出される。
N-side electrode 1 of such LED chip 10
5 and a voltage is applied to the P-side electrode 16, P-Ga
Light is generated in the 1-x Al x AsP type active layer 13. This light is
As indicated by an arrow A in FIG. 1B, the light is emitted from the surface of the semiconductor layer on the bottom surface of the GaAs substrate 11 where the N-side electrode 15 is provided. As described above, since the N-side electrode 15 is provided only in the central portion of the surface of the semiconductor layer from which light is emitted, the light is effectively extracted.

【0024】このようなLEDチップ10は、例えば、
図2に示すようにして、リードフレーム27に搭載され
る。LEDチップ10のN側電極15と各P側電極16
には、Auあるいは半田等によって形成されたバンプ2
5が設けられて、該バンプ25を、銀ペースト26を用
いて、熱或いは超音波圧着することによって、リードフ
レーム27に接続されている。リードフレーム27は、
接続されるLEDチップ10から出射される光を遮断し
ないように構成されている。従って、LEDチップ10
から出射された光は、矢印Aで示すようにリードフレー
ム27間から有効に出射される。
Such an LED chip 10 is, for example,
As shown in FIG. 2, it is mounted on the lead frame 27. N-side electrode 15 and each P-side electrode 16 of the LED chip 10
The bumps 2 made of Au, solder, or the like.
5 is provided, and the bump 25 is connected to the lead frame 27 by heat or ultrasonic pressure bonding using the silver paste 26. The lead frame 27 is
It is configured not to block the light emitted from the connected LED chip 10. Therefore, the LED chip 10
The light emitted from is effectively emitted from between the lead frames 27 as indicated by arrow A.

【0025】本発明の発光ダイオードの第2実施例を、
図3(a)〜(c)に示す。本実施例では、図1に示す
第1実施例のLEDチップ10において、凹部11aの
内奥部に設けられたP−Ga1-yAlyAsP型クラッド
層12が露出するように、基板11の表面(光出射面)
側部分が切削されて光出射窓19が形成されている。ま
た、凹部11a内に積層された半導体層における基板1
1の底面(電極面)側の表面は、N側電極15以外の部
分が、光反射層18によって覆われている。従って、基
板11から露出する半導体層の表面は、全体にわたっ
て、光が出射されないようになっている。光出射窓19
の各側方に位置する基板11部分の表面は、半導体層か
ら離れる方向へ傾斜している。
A second embodiment of the light emitting diode of the present invention is as follows:
This is shown in FIGS. In this embodiment, in the LED chip 10 of the first embodiment shown in FIG. 1, the substrate 11 is formed so that the P-Ga 1- y Aly AsP-type clad layer 12 provided inside the recess 11a is exposed. Surface (light emission surface)
The side portion is cut to form the light emitting window 19. In addition, the substrate 1 in the semiconductor layer stacked in the recess 11a
The surface of the No. 1 on the bottom surface (electrode surface) side is covered with the light reflection layer 18 except for the N-side electrode 15. Therefore, light is not emitted from the entire surface of the semiconductor layer exposed from the substrate 11. Light exit window 19
The surface of the portion of the substrate 11 located on each side of is inclined in a direction away from the semiconductor layer.

【0026】このLEDチップ10は、上記実施例1と
同様にして、1枚の基板上にLEDチップ10をそれぞ
れ形成し、その後にEB蒸着法等により、例えばAl2
3膜等の光学的な反射膜が、基板11の底面側全体に
形成される。P側電極16及びN側電極15上に形成さ
れた反射膜は、フォトリソグラフィ法とエッチング法を
用いて除去されて、光反射層18が形成される。
In the LED chip 10, the LED chips 10 are formed on one substrate in the same manner as in the first embodiment, and thereafter, for example, Al 2 is formed by the EB vapor deposition method or the like.
An optical reflection film such as an O 3 film is formed on the entire bottom surface side of the substrate 11. The reflection film formed on the P-side electrode 16 and the N-side electrode 15 is removed by using the photolithography method and the etching method, and the light reflection layer 18 is formed.

【0027】また、GaAs基板11の表面側には、フ
ォトリソグラフィ法および選択エッチング液によって、
所定形状の光出射窓19が形成される。最後にエッチン
グ法およびダイシング加工等により、GaAs基板11
から個々のLEDチップ10に分割されて、本実施例の
LEDチップが得られる。
On the surface side of the GaAs substrate 11, a photolithography method and a selective etching solution are used.
The light emission window 19 having a predetermined shape is formed. Finally, the GaAs substrate 11 is formed by etching and dicing.
Is divided into individual LED chips 10 to obtain the LED chip of this embodiment.

【0028】本実施例のLEDチップ10のN側電極1
5及びP側電極16に電圧が印加されると、P−Ga
1-xAlxAsP型活性層13内から光が発生する。この
光は、図3(c)に矢印Bで示すように、光出射窓19
から出射される。光出射窓19内には、基板11の凹部
11a内に積層された半導体層12の平坦面が全体にわ
たって露出されているために、P−Ga1-xAlxAsP
型活性層13内に生じる光を効率よく出射させることが
できる。
N-side electrode 1 of the LED chip 10 of this embodiment
5 and a voltage is applied to the P-side electrode 16, P-Ga
Light is generated from inside the 1-x Al x AsP type active layer 13. This light is emitted from the light exit window 19 as shown by an arrow B in FIG.
Is emitted from. Since the flat surface of the semiconductor layer 12 stacked in the recess 11a of the substrate 11 is entirely exposed in the light exit window 19, P-Ga 1-x Al x AsP is formed.
The light generated in the mold active layer 13 can be efficiently emitted.

【0029】このようなLEDチップ10は、例えば図
4に示すように、プリント基板等の回路配線基板31に
搭載される。LEDチップ10の電極15および16に
は、Auあるいは半田等により構成されたバンプ25が
設けられており、各バンプ25が、銀ペースト26を用
いた熱或いは超音波圧着によって回路配線基板31にお
ける回路配線に接続されている。このように、回路配線
基板31に搭載されたLEDチップ10では、活性層1
3によって発生して、電極15および16が設けられた
回路配線基板31側の表面側へと照射される光は、該チ
ップ表面に設けられた光反射膜18によって反射され
て、矢印Bで示すように光出射窓19から有効に出射さ
れる。
Such an LED chip 10 is mounted on a circuit wiring board 31 such as a printed board as shown in FIG. Bumps 25 made of Au, solder, or the like are provided on the electrodes 15 and 16 of the LED chip 10, and each bump 25 is formed on the circuit wiring board 31 by heat or ultrasonic pressure bonding using a silver paste 26. It is connected to the wiring. Thus, in the LED chip 10 mounted on the circuit wiring board 31, the active layer 1
The light generated by No. 3 and radiated to the surface side of the circuit wiring board 31 side where the electrodes 15 and 16 are provided is reflected by the light reflection film 18 provided on the chip surface, and is shown by an arrow B. Thus, the light is effectively emitted from the light emission window 19.

【0030】本発明の発光ダイオードの第3実施例を図
5(a)および(b)に示す。本実施例に示すLEDチ
ップ20では、基板21の材料として、禁制帯幅が大き
く光対して透明なInP等が採用されており、InP基
板21の表面側から光が出射されるようになっている。
本実施例のLEDチップ20は、前記第1実施例と同様
に、InP基板21の底面側に開口する凹部21aが形
成されており、その凹部21a内にP−InP型クラッ
ド層22、P−InGaAsPP型活性層23、N−I
nPN型クラッド層24がこの順に積層されている。
A third embodiment of the light emitting diode of the present invention is shown in FIGS. 5 (a) and 5 (b). In the LED chip 20 shown in the present embodiment, as the material of the substrate 21, InP or the like having a large forbidden band width and transparent to light is adopted, and light is emitted from the front surface side of the InP substrate 21. There is.
In the LED chip 20 of the present embodiment, as in the first embodiment, a recess 21a opening to the bottom surface side of the InP substrate 21 is formed, and the P-InP clad layer 22, P- is formed in the recess 21a. InGaAsPP type active layer 23, NI
The nPN type cladding layer 24 is laminated in this order.

【0031】N−Ga1-yAlyAsN型クラッド層14
の表面中央部には、N側電極15が形成されており、N
−Ga1-yAlyAsN型クラッド層14表面におけるN
側電極15の周囲には、反射膜18が設けられている。
そして、InP基板21の凹部21aが開口する表面2
1bの4隅には、4個のP側電極16がそれぞれ設けら
れている。
N-Ga 1- y Aly As N-type cladding layer 14
An N-side electrode 15 is formed at the center of the surface of the
-Ga 1-y Al y AsN type N in the cladding layer 14 surface
A reflective film 18 is provided around the side electrode 15.
Then, the surface 2 where the recess 21a of the InP substrate 21 opens
Four P-side electrodes 16 are provided at the four corners of 1b.

【0032】本実施例のLEDチップ20では、禁制帯
幅の大きな透明のInP基板21が使用されているため
に、チップ構成基板内での光の吸収が低減されて、外部
量子効率が向上する。従って、図5(b)に矢印Cで示
すように、InP基板21の表面側から光が出射され
る。P−InGaAsPP型活性層23からInP基板
21の底面側へと出射される光は、光反射膜18によっ
て反射されるために、InP基板21の表面側からは、
さらに効率よく光が出射される。
In the LED chip 20 of this embodiment, since the transparent InP substrate 21 having a large forbidden band is used, the absorption of light in the chip constituent substrate is reduced, and the external quantum efficiency is improved. . Therefore, as shown by an arrow C in FIG. 5B, light is emitted from the front surface side of the InP substrate 21. Light emitted from the P-InGaAsPP type active layer 23 to the bottom surface side of the InP substrate 21 is reflected by the light reflection film 18, so that from the front surface side of the InP substrate 21,
Light is emitted more efficiently.

【0033】このような構成のLEDチップ20は、図
6に示すように、回路配線基板31に搭載される。LE
Dチップ20のN側電極15および各P側電極16に
は、Auあるいは半田等によって形成されたバンプ25
が設けられており、バンプ25は銀ペースト26を用い
て、熱或いは超音波圧着により、回路配線基板31の回
路配線28に接続されている。このようにして回路配線
基板31に搭載されたLEDチップ20は、第2実施例
と同様に、回路配線基板31側へは光が出射されず、光
反射膜18によって反射された光が、矢印Cで示すよう
に、InP基板21の表面から有効に出射される。
The LED chip 20 having such a structure is mounted on the circuit wiring board 31, as shown in FIG. LE
The N-side electrode 15 and each P-side electrode 16 of the D chip 20 have bumps 25 formed of Au, solder, or the like.
The bumps 25 are connected to the circuit wiring 28 of the circuit wiring board 31 by heat or ultrasonic pressure bonding using the silver paste 26. In the LED chip 20 mounted on the circuit wiring board 31 in this way, as in the second embodiment, no light is emitted to the side of the circuit wiring board 31, and the light reflected by the light reflection film 18 is indicated by the arrow. As indicated by C, the light is effectively emitted from the surface of the InP substrate 21.

【0034】また、本発明における実施例1のLEDチ
ップをプリント基板等の回路配線基板上に実装するよう
にしてもよく、また、実施例2および3のLEDチップ
をリードフレーム上に搭載してもよい。
The LED chip of the first embodiment of the present invention may be mounted on a circuit wiring board such as a printed circuit board, or the LED chips of the second and third embodiments may be mounted on a lead frame. Good.

【0035】[0035]

【発明の効果】本発明のLEDチップ実装部品は、外部
との電気的な結合を得るために設けられるP側およびN
側の電極が、同一平面上に形成されているために、この
部分にバンプを設けてダイレクトに他の回路上にボンデ
ィングできる。従って、従来使用していたAuワイヤー
等によるボンディングが不要となるために、チップの保
護等の目的で使用される樹脂の応力による影響を受ける
ことがなく、ワイヤー断線等の不良のない高信頼性の製
品を提供することができる。また、従来より用いられて
いた外部配線回路上の2次側ワイヤーボンディング用パ
ッドを設ける必要がないために、ケースサイズをコンパ
クト化することができる。さらに、チップ面に対して張
力が均等に加わるように電極パッドを設計することによ
り、ダイボンディングの際のマンハッタン現象が発生す
ることも防止できる。
The LED chip mounting component of the present invention is provided with a P side and an N side for electrical connection with the outside.
Since the side electrode is formed on the same plane, a bump can be provided at this portion to directly bond it to another circuit. Therefore, since the conventionally used bonding with Au wire or the like is not required, it is not affected by the stress of the resin used for the purpose of protecting the chip, etc., and has high reliability without defects such as wire breakage. Can provide the product of. Further, since it is not necessary to provide the secondary side wire bonding pad on the external wiring circuit which has been conventionally used, the case size can be made compact. Further, by designing the electrode pads so that the tension is evenly applied to the chip surface, it is possible to prevent the Manhattan phenomenon from occurring during die bonding.

【0036】上面発光タイプのチップは、電極形成面と
反対側の発光面である基板材料を加工して光を放出する
ようにすることにより、光の出射面である上面に電極が
存在せず、また、下部基板面に光を反射する層を設けて
いるために、従来の上面に電極を形成するタイプに比べ
て光利用効率が著しく向上する。
In the top emission type chip, by processing the substrate material, which is the light emitting surface on the side opposite to the electrode forming surface, to emit light, the electrode does not exist on the upper surface which is the light emitting surface. Further, since the light reflecting layer is provided on the lower substrate surface, the light utilization efficiency is remarkably improved as compared with the conventional type in which an electrode is formed on the upper surface.

【図面の簡単な説明】[Brief description of drawings]

【図1】(a)は本発明の発光ダイオードの第1実施例
を示す底面(電極面および光出射面)図、(b)はその
断面図。
FIG. 1A is a bottom view (electrode surface and light emitting surface) showing a first embodiment of a light emitting diode of the present invention, and FIG. 1B is a sectional view thereof.

【図2】図1の発光ダイオードをリードフレームに搭載
した状態を示す断面図。
2 is a cross-sectional view showing a state where the light emitting diode of FIG. 1 is mounted on a lead frame.

【図3】(a)は本発明の発光ダイオードの第2実施例
を示す底面(電極面)図、(b)はその反対の光出射面
側表面図、(c)はその断面図。
3A is a bottom view (electrode surface) view showing a second embodiment of the light emitting diode of the present invention, FIG. 3B is a surface view of the opposite side of the light emitting surface, and FIG. 3C is a cross-sectional view thereof.

【図4】図3の発光ダイオードを回路配線基板に搭載し
た状態を示す断面図。
FIG. 4 is a sectional view showing a state in which the light emitting diode of FIG. 3 is mounted on a circuit wiring board.

【図5】(a)は本発明の発光ダイオードの第3実施例
を示す底面図、(b)はその断面図。
5A is a bottom view showing a third embodiment of the light emitting diode of the present invention, and FIG. 5B is a sectional view thereof.

【図6】図5の発光ダイオードを回路配線基板に搭載し
た状態を示す断面図。
6 is a cross-sectional view showing a state in which the light emitting diode of FIG. 5 is mounted on a circuit wiring board.

【図7】(a)は従来の発光ダイオードの実施例を示す
上面(光出射面)図、(b)はその断面図。
7A is a top view (light emitting surface) showing an embodiment of a conventional light emitting diode, and FIG. 7B is a sectional view thereof.

【図8】図7の発光ダイオードを回路配線基板に搭載し
た状態を示す断面図。
8 is a sectional view showing a state in which the light emitting diode of FIG. 7 is mounted on a circuit wiring board.

【符号の説明】[Explanation of symbols]

10 LEDチップ 11 GaAs基板 11a 凹部 12 P型クラッド層(P−Ga1-yAlyAs) 13 P型活性層(P−Ga1-xAlxAs) 14 N型クラッド層(N−Ga1-yAlyAs) 15 N側電極(AuGe/Ni) 16 P側電極(Au/Zn) 18 光反射層(Al23) 19 光出射窓 21 InP基板 21a 凹部 21b 側縁面 22 P型クラッド層(P−InP) 23 P型活性層(P−InGaAsP) 24 N型クラッド層(N−InP) 25 バンプ 26 銀ペースト 27 リードフレーム 28 回路配線 31 回路配線基板10 LED chip 11 GaAs substrate 11a recess 12 P-type cladding layer (P-Ga 1-y Al y As) 13 P -type active layer (P-Ga 1-x Al x As) 14 N -type cladding layer (N-Ga 1 -y Al y As) 15 N-side electrode (AuGe / Ni) 16 P-side electrode (Au / Zn) 18 light-reflecting layer (Al 2 O 3) 19 light exit window 21 InP substrate 21a recess 21b Gawaenmen 22 P-type Clad layer (P-InP) 23 P-type active layer (P-InGaAsP) 24 N-type clad layer (N-InP) 25 Bump 26 Silver paste 27 Lead frame 28 Circuit wiring 31 Circuit wiring board

フロントページの続き (56)参考文献 特開 平4−10671(JP,A) 特開 昭48−66784(JP,A) 特開 昭51−45987(JP,A) 特開 昭57−192088(JP,A) 特開 昭55−16415(JP,A) 特開 昭54−114094(JP,A) 特開 昭64−84759(JP,A) 特開 平5−129638(JP,A) 特公 昭42−5572(JP,B1) 特表 平5−500737(JP,A) (58)調査した分野(Int.Cl.7,DB名) H01L 33/00 Continuation of the front page (56) Reference JP-A-4-10671 (JP, A) JP-A-48-66784 (JP, A) JP-A-51-45987 (JP, A) JP-A-57-192088 (JP , A) JP 55-16415 (JP, A) JP 54-114094 (JP, A) JP 64-84759 (JP, A) JP 5-129638 (JP, A) JP 42-5572 (JP, B1) Special Table HEI 5-500737 (JP, A) (58) Fields investigated (Int.Cl. 7 , DB name) H01L 33/00

Claims (3)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 平坦な光出射面を有し、該光出射面に対
して垂直方向に光を出射するLEDチップを用いたLE
Dチップ実装品であって、 該LEDチップは、 基板と、 該基板上に、前記光出射面が形成されるように相互に積
層されたP型及びN型の半導体層を有するとともに、い
ずれかの半導体層が活性層になった半導体積層構造と、 該半導体積層構造における前記光の出射方向とは反対側
に位置する表面上の中央部に設けられた第1電極と、 前記第1電極が設けられた前記半導体層構造の表面と同
一側に位置する活性層を含む半導体積層構造以外のLE
Dチップ表面の隅部に設けられており、該第1電極とは
反対極性とされる第2電極とを有し、 該LEDチップが、前記第1電極及び前記第2電極上に
それぞれ形成されたバンプによって、該LEDチップに
電圧を供給するリードフレームまたは回路基板に 接続さ
れていることを特徴とするLEDチップ実装部品。
1. A flat light emitting surface having a flat surface facing the light emitting surface.
LE using an LED chip that emits light vertically in the vertical direction
A D-chip mounted product, wherein the LED chip has a substrate and P-type and N-type semiconductor layers laminated on the substrate so that the light emitting surface is formed, and And a semiconductor laminated structure in which the semiconductor layer is an active layer , and a side opposite to the light emission direction in the semiconductor laminated structure .
LE other than the semiconductor laminated structure including a first electrode provided in the central portion on the surface located on the surface and an active layer located on the same side as the surface of the semiconductor layer structure provided with the first electrode.
A second electrode provided on a corner of the D chip surface and having a polarity opposite to that of the first electrode ; and the LED chip on the first electrode and the second electrode.
The bumps formed on the LED chip
An LED chip mounting component, which is connected to a lead frame or a circuit board that supplies a voltage .
【請求項2】 平坦な光出射面を有し、該光出射面に対
して垂直方向に光を出射するLEDチップを用いたLE
Dチップ実装品であって、 該LEDチップは、 基板と、 該基板上に、前記光出射面が形成されるように相互に積
層されたP型及びN型の半導体層を有するとともに、い
ずれかの半導体層が活性層になった半導体積層構造と、 該半導体積層構造における前記光の出射方向とは反対側
に位置する表面の中央部に設けられた第1電極と、 該第1電極が設けられた前記半導体積層構造の表面と同
一側に位置する活性層を含む半導体積層構造以外のLE
Dチップ表面に設けられており、該第1電極とは反対極
性とされる第2電極とを有し、 該LEDチップが、前記第1電極及び前記第2電極上に
それぞれ形成されたバ ンプによって、該LEDチップに
電圧を供給するリードフレームまたは回路基板に接続さ
れており、 前記第1電極および第2電極は、これらの電極が設けら
れた前記LEDチップの表面に対して前記各バンプによ
って均等に張力が加わるように設けられていることを特
徴とするLEDチップ実装部品。
2. A flat light emitting surface having a flat surface facing the light emitting surface.
LE using an LED chip that emits light vertically in the vertical direction
A D-chip mounted product, wherein the LED chip has a substrate and P-type and N-type semiconductor layers laminated on the substrate so that the light emitting surface is formed, and And a semiconductor laminated structure in which the semiconductor layer is an active layer , and a side opposite to the light emission direction in the semiconductor laminated structure .
LE other than the semiconductor laminated structure including a first electrode provided in the central portion of the surface located on the side and an active layer located on the same side as the surface of the semiconductor laminated structure provided with the first electrode.
A second electrode provided on the surface of the D chip and having a polarity opposite to that of the first electrode ; and the LED chip on the first electrode and the second electrode.
The bar pump respectively formed, on the LED chip
Connected to a lead frame or circuit board that supplies voltage
The LED is characterized in that the first electrode and the second electrode are provided such that tension is uniformly applied to the surface of the LED chip provided with these electrodes by the bumps. Chip mounted parts.
【請求項3】 前記第2電極は、前記LEDチップの隅
部に設けられている、請求項2に記載のLEDチップ実
装部品。
3. The LED chip mounting component according to claim 2, wherein the second electrode is provided at a corner of the LED chip.
JP15969292A 1992-06-18 1992-06-18 LED chip mounting parts Expired - Fee Related JP3365787B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15969292A JP3365787B2 (en) 1992-06-18 1992-06-18 LED chip mounting parts

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15969292A JP3365787B2 (en) 1992-06-18 1992-06-18 LED chip mounting parts

Publications (2)

Publication Number Publication Date
JPH065914A JPH065914A (en) 1994-01-14
JP3365787B2 true JP3365787B2 (en) 2003-01-14

Family

ID=15699237

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15969292A Expired - Fee Related JP3365787B2 (en) 1992-06-18 1992-06-18 LED chip mounting parts

Country Status (1)

Country Link
JP (1) JP3365787B2 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW383508B (en) * 1996-07-29 2000-03-01 Nichia Kagaku Kogyo Kk Light emitting device and display
JP3120779B2 (en) * 1998-04-24 2000-12-25 日本電気株式会社 Display scrolling method
JP3996408B2 (en) * 2002-02-28 2007-10-24 ローム株式会社 Semiconductor light emitting device and manufacturing method thereof
KR100667508B1 (en) * 2004-11-08 2007-01-10 엘지전자 주식회사 Light emitting device and method for fabricating the same
KR20070093271A (en) * 2006-03-13 2007-09-18 엘지이노텍 주식회사 Nitride semiconductor light-emitting device and manufacturing method thereof
KR101506264B1 (en) 2008-06-13 2015-03-30 삼성전자주식회사 Light emitting element, light emitting device, and fabricating method of the light emitting element
KR101497953B1 (en) * 2008-10-01 2015-03-05 삼성전자 주식회사 Light emitting element with improved light extraction efficiency, light emitting device comprising the same, and fabricating method of the light emitting element and the light emitting device

Also Published As

Publication number Publication date
JPH065914A (en) 1994-01-14

Similar Documents

Publication Publication Date Title
US7462869B2 (en) Semiconductor light emitting device and semiconductor light emitting apparatus
US7138665B2 (en) Light emitting element, method of manufacturing the same, and semiconductor device having light emitting element
KR100853064B1 (en) Composite light-emitting device
JP3643225B2 (en) Optical semiconductor chip
US7078730B2 (en) Semiconductor light-emitting device and method of manufacturing the same and mounting plate
JP3504079B2 (en) Method for manufacturing semiconductor light emitting diode device
JP2002314138A (en) Light emitting device
US7126163B2 (en) Light-emitting diode and its manufacturing method
JP3365787B2 (en) LED chip mounting parts
US5760422A (en) Light-emitting diode chip and light-emitting diode using the same
JPH1154799A (en) Semiconductor light emitting device
KR20030073054A (en) Semiconductor LED device and method thereof
KR100447029B1 (en) Semiconductor LED device and method thereof
US20240266484A1 (en) Light-emitting device
JP2000174348A (en) Semiconductor light-emitting device
JP2001044502A (en) Composite light emitting element and manufacture thereof
JP2004289182A (en) Semiconductor light emitting device
JPH10308537A (en) Semiconductor light-emitting element
JP2000244011A (en) Semiconductor element
JPH03150891A (en) Semiconductor device
JPH10321917A (en) Light-emitting semiconductor element

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20020709

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20021021

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081101

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091101

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091101

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101101

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111101

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees