JP2001242819A - Electrooptical device and electronics - Google Patents
Electrooptical device and electronicsInfo
- Publication number
- JP2001242819A JP2001242819A JP2000401604A JP2000401604A JP2001242819A JP 2001242819 A JP2001242819 A JP 2001242819A JP 2000401604 A JP2000401604 A JP 2000401604A JP 2000401604 A JP2000401604 A JP 2000401604A JP 2001242819 A JP2001242819 A JP 2001242819A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- pixel
- scanning line
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
Description
【0001】[0001]
【発明の属する技術分野】本発明は、画素毎にメモリ回
路と画素ドライバとからなる駆動回路を設け、メモリ回
路に保持されたデータ信号によって画素の表示を制御す
る電気光学装置に関し、さらに、この電気光学装置を搭
載したOA機器、携帯機器等の電子機器に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an electro-optical device in which a driving circuit comprising a memory circuit and a pixel driver is provided for each pixel, and the display of the pixel is controlled by a data signal held in the memory circuit. The present invention relates to an electronic device such as an OA device or a mobile device equipped with an electro-optical device.
【0002】[0002]
【背景技術】近年、携帯電話や携帯情報端末といった携
帯機器等の情報表示デバイスとしては、電気光学装置の
一例である液晶装置が特に用いられている。表示する情
報の内容は、キャラクタ表示程度だったものから、一度
に多くの情報を表示するためにドットマトリクス型の液
晶パネルが用いられ、画素数も次第に多くなり高デュー
ティとなってきた。2. Description of the Related Art In recent years, a liquid crystal device, which is an example of an electro-optical device, is particularly used as an information display device of a portable device such as a mobile phone or a portable information terminal. The content of information to be displayed has been about character display, but a dot matrix type liquid crystal panel has been used to display a large amount of information at a time, and the number of pixels has been gradually increased to increase the duty.
【0003】従来、上記のような携帯機器には表示デバ
イスとして単純マトリクス型液晶装置が用いられていた
が、単純マトリクス型液晶装置ではマルチプレックス駆
動を行う際に走査線の選択信号として高デューティにな
るほど高い電圧が必要となり、少しでも消費電力を減ら
したいという要求の強いバッテリー駆動を行う携帯機器
においては大きな問題となっていた。Conventionally, a simple matrix type liquid crystal device has been used as a display device in the above-mentioned portable equipment. However, in a simple matrix type liquid crystal device, when performing multiplex driving, a high duty signal is used as a scanning line selection signal. A higher voltage is required as much as possible, and this has been a serious problem in portable devices driven by a battery, which requires strong reduction in power consumption.
【0004】こうした問題を解決するために、液晶パネ
ルを構成する一対の基板の一方を半導体基板とし、半導
体基板に図12に示すようなメモリ回路を画素毎に形成
し、メモリ回路の保持データに基づいて表示制御を行う
スタティック駆動型液晶装置が提案されている。以下、
図12に基づいて従来のスタティック駆動型液晶装置の
動作について説明する。In order to solve such a problem, one of a pair of substrates constituting a liquid crystal panel is used as a semiconductor substrate, and a memory circuit as shown in FIG. A static drive type liquid crystal device that performs display control based on the same has been proposed. Less than,
The operation of the conventional static drive type liquid crystal device will be described with reference to FIG.
【0005】走査線駆動回路用制御信号418により走
査線駆動回路410が制御され、選択された走査線40
9−n(nは走査線の数を示す自然数)に選択信号(走
査信号)が出力される。同様に、データ線駆動回路用制
御信号419によりデータ線駆動回路413が制御さ
れ、選択されたデータ線対411−m、412−m(m
はデータ線の数を示す自然数)に互いに逆位相(相補信
号)となるようにデータ信号が供給される。The scanning line driving circuit 410 is controlled by the scanning line driving circuit control signal 418, and the selected scanning line 40 is controlled.
A selection signal (scanning signal) is output to 9-n (n is a natural number indicating the number of scanning lines). Similarly, the data line driving circuit 413 is controlled by the data line driving circuit control signal 419, and the selected data line pair 411-m, 412-m (m
Is a natural number indicating the number of data lines), and data signals are supplied so as to have mutually opposite phases (complementary signals).
【0006】走査線409−nとデータ線対411−
m、412−mの交差点において、各線に接続された回
路が画素を構成する。走査線409−nとデータ線対4
11−m、412−mに接続されたnチャンネルMOS
構造のスイッチング回路401、402は、走査線40
9−nが選択されて選択信号が供給されると導通状態と
なり、データ線対411−m、412−mの相補のデー
タ信号をメモリ回路403に書き込む。ここでメモリ回
路403は、2個のインバータを帰還接続した構成とな
っている。次に、走査線409−nを非選択電位にし、
データ線対411−m、412−mをハイインピーダン
スにすることにより、スイッチング回路401、402
は非導通状態となり、メモリ回路403に書き込まれた
データ信号を保持する。The scanning line 409-n and the data line pair 411-
At the intersection of m and 412-m, a circuit connected to each line forms a pixel. Scan line 409-n and data line pair 4
N-channel MOS connected to 11-m, 412-m
The switching circuits 401 and 402 having the structure include a scanning line 40.
When 9-n is selected and a selection signal is supplied, the state becomes conductive, and the complementary data signal of the data line pair 411-m and 412-m is written to the memory circuit 403. Here, the memory circuit 403 has a configuration in which two inverters are connected in a feedback manner. Next, the scanning line 409-n is set to a non-selection potential,
By making the data line pairs 411-m and 412-m high impedance, the switching circuits 401 and 402
Is turned off, and holds the data signal written to the memory circuit 403.
【0007】メモリ回路403内の第1のノードとその
接続点の電位レベルの反転レベルにある第2のノードの
電位レベルにより、2つのトランスミッションゲート回
路からなる液晶画素ドライバ404を制御する。第1の
トランスミッションゲート回路は第1の電圧信号線41
6に接続されて、メモリ回路403に保持されたデータ
信号のレベルに応じて導通し、第1の電圧414を画素
電極406に印加する。一方、第2のトランスミッショ
ンゲート回路は第2の電圧信号線417に接続されて、
メモリ回路403に保持されたデータ信号のレベルに応
じて導通し、第2の電圧415を画素電極406に印加
する。具体的には、保持されたデータ信号がHレベルの
場合は液晶画素ドライバ404の、ノーマリーホワイト
表示の場合液晶層407をオン状態にさせる第1の電圧
信号線416が導通状態となり、液晶ドライバ404の
第1のトランスミッションゲート回路を介して画素電極
406に第1の電圧414が供給され、対向電極408
に供給される基準電圧420との電位差により液晶画素
405が黒表示状態となる。同様に、保持されたデータ
信号がLレベルの場合は液晶層407をオフ状態にさせ
る第2の電圧信号線417が導通状態となり、液晶ドラ
イバ404の第2のトランスミッションゲート回路を介
して第2の電圧415が供給され液晶画素405が白表
示状態となる。A liquid crystal pixel driver 404 including two transmission gate circuits is controlled by a potential level of a second node which is an inversion level of a potential level of a first node in the memory circuit 403 and a connection point thereof. The first transmission gate circuit includes a first voltage signal line 41
6 and conducts according to the level of the data signal held in the memory circuit 403, and applies the first voltage 414 to the pixel electrode 406. On the other hand, the second transmission gate circuit is connected to the second voltage signal line 417,
Conduction is performed in accordance with the level of the data signal held in the memory circuit 403, and the second voltage 415 is applied to the pixel electrode 406. Specifically, when the held data signal is at the H level, the first voltage signal line 416 of the liquid crystal pixel driver 404 that turns on the liquid crystal layer 407 for normally white display is turned on, and the liquid crystal driver 404 is turned on. A first voltage 414 is supplied to the pixel electrode 406 through the first transmission gate circuit 404 and the counter electrode 408
The liquid crystal pixel 405 enters a black display state due to a potential difference from the reference voltage 420 supplied to the pixel. Similarly, when the held data signal is at the L level, the second voltage signal line 417 for turning off the liquid crystal layer 407 is turned on, and the second voltage signal line 417 of the liquid crystal driver 404 is turned on via the second transmission gate circuit. When the voltage 415 is supplied, the liquid crystal pixel 405 enters a white display state.
【0008】このような構造とすることにより、電源電
圧、第1、第2の電圧信号および基準電圧ともロジック
電圧だけで駆動でき、かつ画面表示の書き換えが必要な
い場合はメモリ回路のデータ保持機能により表示状態を
保持できるのでリーク電流以外ほとんど電流が流れず、
消費電力を低減することが出来た。With such a structure, the power supply voltage, the first and second voltage signals, and the reference voltage can be driven only by the logic voltage, and the data holding function of the memory circuit can be used when rewriting of the screen display is not necessary. , The display state can be maintained, so almost no current flows except for leakage current.
Power consumption was reduced.
【0009】[0009]
【発明が解決しようとする課題】しかしながら、従来の
スタティック駆動型液晶装置にあっては、データ線対の
データ信号をデータ書き込み時には互いに逆位相の相補
型信号とし、データ保持時にはハイインピーダンスに制
御しなければならず、データ線の制御が非常に煩雑であ
り、回路構成も複雑となっていた。However, in the conventional static drive type liquid crystal device, the data signal of the data line pair is set to complementary signals of opposite phases when writing data, and is controlled to high impedance when holding data. Therefore, control of the data line is very complicated, and the circuit configuration is also complicated.
【0010】[0010]
【課題を解決するための手段】本発明は以上のような課
題を解決するものであり、本発明は消費電力が少なく、
簡単な制御方法および簡単な制御回路構成の電気光学装
置を提供することを目的とする。SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and the present invention has low power consumption.
It is an object to provide an electro-optical device having a simple control method and a simple control circuit configuration.
【0011】本発明の電気光学装置は、基板に、互いに
交差する複数の行走査線及び複数の列走査線と、前記列
走査線に沿って配設された複数のデータ線と、電圧信号
を供給する電圧信号線と、前記行走査線と前記列走査線
の交差に対応して配置される複数の画素駆動回路とを有
し、前記各画素駆動回路は、前記行走査線と前記列走査
線の選択時には導通状態となり、前記行走査線と前記列
走査線の少なくとも一方の非選択時には非導通状態とな
るスイッチング回路と、前記スイッチング回路が導通状
態のときに前記データ線のデータ信号を取り込み、前記
スイッチング回路が非導通状態のときにデータ信号を保
持するメモリ回路と、前記メモリ回路に保持されたデー
タ信号が第1レベルの場合は画素に前記電圧信号線から
第1の前記電圧信号を出力し、第2レベルの場合は画素
に前記電圧信号線から第2の前記電圧信号を出力する画
素ドライバとを備えることを特徴とする。According to the electro-optical device of the present invention, a plurality of row scanning lines and a plurality of column scanning lines intersecting each other, a plurality of data lines arranged along the column scanning lines, and a voltage signal are provided on a substrate. A voltage signal line to be supplied, and a plurality of pixel driving circuits arranged corresponding to intersections of the row scanning line and the column scanning line, wherein each of the pixel driving circuits includes the row scanning line and the column scanning line. A switching circuit that becomes conductive when a line is selected, and becomes nonconductive when at least one of the row scanning line and the column scanning line is not selected, and captures a data signal of the data line when the switching circuit is conductive. A memory circuit for holding a data signal when the switching circuit is off, and a first voltage signal from the voltage signal line to a pixel when the data signal held in the memory circuit is at a first level. Outputs, in the case of the second level; and a pixel driver that outputs a second of said voltage signal from said voltage signal line to a pixel.
【0012】以上の本発明の構成によれば、電源電圧、
第1、第2の電圧信号および基準電圧ともロジック電圧
程度で駆動でき、かつ画面表示の書き換えが必要ない場
合はメモリ回路のデータ保持機能により表示状態を保持
できるのでほとんど電流が流れない。従って、液晶装置
として比較すれば、従来の単純マトリクス型液晶装置に
比べて消費電力が大幅に低減される。また、従来のスタ
ティック駆動型液晶装置のようにデータ線対のデータ信
号をデータ書き込み時には逆位相とし、データ保持時に
はハイインピーダンスとするような煩雑な制御が必要な
くなり、回路構成も簡単にできるという効果を有する。According to the configuration of the present invention, the power supply voltage,
Both the first and second voltage signals and the reference voltage can be driven at about the logic voltage, and when the screen display does not need to be rewritten, the display state can be held by the data holding function of the memory circuit, so that almost no current flows. Therefore, when compared with a liquid crystal device, power consumption is greatly reduced as compared with a conventional simple matrix type liquid crystal device. In addition, as in the conventional static drive type liquid crystal device, it is not necessary to perform complicated control such that the data signal of the data line pair is set to the opposite phase at the time of data writing and to the high impedance at the time of data retention, and the circuit configuration can be simplified. Having.
【0013】さらに、上記本発明の電気光学装置におい
ては、前記データ線毎に、前記列走査線の選択時には対
応するデータ線にデータ信号を取り込み、非選択時には
前記データ線のデータ信号を保持するラッチ回路を備え
たことを特徴とする。この構成によれば、入力データ線
に寄生する容量が選択されたデータ線のみとなり、入力
データ線の信号の変化に伴う充放電電流が大幅に減り、
消費電力が大幅に低減されるという効果を有する。Further, in the electro-optical device according to the present invention, for each of the data lines, a data signal is taken into a corresponding data line when the column scanning line is selected, and the data signal of the data line is held when the column scanning line is not selected. A latch circuit is provided. According to this configuration, the parasitic capacitance of the input data line becomes only the selected data line, and the charge / discharge current accompanying the change in the signal of the input data line is greatly reduced.
This has the effect that power consumption is greatly reduced.
【0014】さらに、上記本発明の電気光学装置におい
ては、前記画素に配置した画素電極が光反射型の電極で
あって、前記画素電極下に電気的絶縁膜を介して前記画
素駆動回路を配設したことを特徴とする。この構成によ
れば、1画素分の面積に占める画素駆動回路の面積によ
って画素の開口率が制限されていた従来の透明基板上に
TFT(Thin Film Transistor)を形成したスタティッ
ク駆動型液晶装置に比べて、大幅に開口率が向上し、明
るく読みやすい画面が得られるという効果を有する。Further, in the electro-optical device according to the present invention, the pixel electrode disposed in the pixel is a light reflection type electrode, and the pixel driving circuit is disposed below the pixel electrode via an electrical insulating film. It is characterized by having been established. According to this configuration, compared to a conventional static drive type liquid crystal device in which a TFT (Thin Film Transistor) is formed on a transparent substrate in which the aperture ratio of a pixel is limited by the area of a pixel drive circuit occupying one pixel area. Thus, the aperture ratio is greatly improved, and a bright and easy-to-read screen is obtained.
【0015】さらに、上記本発明の電気光学装置におい
ては、前記行走査線と前記列走査線の選択時には、導通
制御信号を、前記行走査線と前記列走査線の少なくとも
一方が非導通時には非導通制御信号を前記スイッチング
回路に出力する複数のスイッチング制御回路を備え、前
記スイッチング制御回路は複数の前記画素駆動回路にお
ける前記スイッチング回路を制御することを特徴とす
る。この構成によれば、スイッチング制御回路を減らす
ことができ、かつ列走査線駆動回路の回路構成および制
御も簡単にすることができる。また、短時間で画面全体
の書き込み動作を完了でき消費電力が低減できるという
効果を有する。Further, in the electro-optical device according to the present invention, when the row scanning line and the column scanning line are selected, the conduction control signal is output when at least one of the row scanning line and the column scanning line is non-conductive. A plurality of switching control circuits for outputting a conduction control signal to the switching circuit are provided, and the switching control circuit controls the switching circuits in the plurality of pixel driving circuits. According to this configuration, the number of switching control circuits can be reduced, and the circuit configuration and control of the column scanning line driving circuit can be simplified. Further, there is an effect that the writing operation of the entire screen can be completed in a short time and power consumption can be reduced.
【0016】さらに、上記本発明の電気光学装置におい
ては、前記行走査線に行走査信号を供給するための行走
査線駆動回路と、前記列走査線に列走査信号を供給する
ための列走査線駆動回路を備え、前記行走査線駆動回路
と前記列走査線駆動回路の少なくとも一方が、シフトレ
ジスタ回路により構成されることを特徴とする。この構
成によれば、走査線駆動回路の回路構成および制御を単
純化できるという効果を有する。Further, in the electro-optical device according to the present invention, a row scanning line driving circuit for supplying a row scanning signal to the row scanning line, and a column scanning for supplying a column scanning signal to the column scanning line. A line driving circuit, wherein at least one of the row scanning line driving circuit and the column scanning line driving circuit is constituted by a shift register circuit. According to this configuration, there is an effect that the circuit configuration and control of the scanning line driving circuit can be simplified.
【0017】さらに、上記本発明の電気光学装置は、前
記行走査線に行走査信号を供給するための行走査線駆動
回路と、前記列走査線に列走査信号を供給するための列
走査線駆動回路を備え、前記行走査線駆動回路と前記列
走査線駆動回路の少なくとも一方が、各走査線の本数に
応じたビット数のアドレス信号で、該当する走査線を選
択するデコーダ回路により構成されることを特徴とす
る。この構成によれば、画面の一部分の表示だけを書き
換えたい場合、目的とする画素のみの画素駆動回路を制
御してデータ信号を書き換えることが可能となり、消費
電力を大幅に低減することができるという効果を有す
る。Further, in the electro-optical device according to the present invention, a row scanning line driving circuit for supplying a row scanning signal to the row scanning line, and a column scanning line for supplying a column scanning signal to the column scanning line. A drive circuit, and at least one of the row scan line drive circuit and the column scan line drive circuit is configured by a decoder circuit that selects a corresponding scan line with an address signal having a bit number corresponding to the number of scan lines. It is characterized by that. According to this configuration, when only the display of a part of the screen is to be rewritten, the data signal can be rewritten by controlling the pixel driving circuit of only the target pixel, and the power consumption can be greatly reduced. Has an effect.
【0018】さらに、上記本発明の電気光学装置は、当
該電気光学装置における回路素子構造がCMOS構造で
あることを特徴とする。この構成によれば、データ保持
期間のリーク電流が無くなり消費電力をさらに低減する
ことができるという効果を有する。Further, the electro-optical device according to the present invention is characterized in that the circuit element structure in the electro-optical device is a CMOS structure. According to this configuration, there is an effect that the leakage current in the data holding period is eliminated and the power consumption can be further reduced.
【0019】また、本発明の電子機器は、上記した本発
明の電気光学装置を備えたことを特徴とする。この構成
によれば、バッテリー駆動をする際に従来の単純マトリ
クス型液晶装置を用いた電子機器に比べて大幅な長寿命
化を実現することができ、かつ従来のスタティック駆動
型液晶装置に比べて簡便な制御方法および制御回路構成
にできるという効果を有する。Further, an electronic apparatus according to the present invention includes the above-described electro-optical device according to the present invention. According to this configuration, it is possible to achieve a significantly longer life than a conventional simple matrix type liquid crystal device using a battery when driven by an electronic device, and also compared to a conventional static drive type liquid crystal device. There is an effect that a simple control method and a control circuit configuration can be achieved.
【0020】[0020]
【発明の実施の形態】以下、本発明の実施形態を図面に
基づいて説明する。Embodiments of the present invention will be described below with reference to the drawings.
【0021】(第1の実施形態)図1は、本発明の第1
の実施形態の電気光学装置である液晶装置における画素
及びその駆動回路などの要部を示すブロック図である。
図2は、図1の詳細な回路図である。(First Embodiment) FIG. 1 shows a first embodiment of the present invention.
FIG. 3 is a block diagram illustrating main parts such as pixels and a driving circuit of the liquid crystal device which is the electro-optical device according to the embodiment.
FIG. 2 is a detailed circuit diagram of FIG.
【0022】図1において、画素領域には、行走査線1
10−n(nは行走査線の行を示す自然数)と列走査線
112−m(mは列走査線の列を示す自然数)がマトリ
クス状に配置され、互いの走査線の交差点に各画素の駆
動回路が構成される。また、画素領域には列走査線11
2−mに沿って入力データ線114から分岐した列デー
タ線115−d(dは列データ線の列を示す自然数)も
配置される。画素領域の行側の周辺領域には行走査線駆
動回路111が配置され、画素領域の列側の周辺領域に
は列走査線駆動回路113が配置される。In FIG. 1, a pixel area has a row scanning line 1
10-n (n is a natural number indicating a row of a row scanning line) and a column scanning line 112-m (m is a natural number indicating a column of a column scanning line) are arranged in a matrix, and each pixel is located at an intersection of the scanning lines. Is configured. In the pixel area, a column scanning line 11 is provided.
A column data line 115-d (d is a natural number indicating a column of the column data line) branched from the input data line 114 along 2-m is also arranged. A row scanning line driving circuit 111 is arranged in a peripheral area on the row side of the pixel area, and a column scanning line driving circuit 113 is arranged in a peripheral area on the column side of the pixel area.
【0023】行走査線駆動回路用制御信号120により
行走査線駆動回路111が制御され、選択された行走査
線110−nには選択信号(走査信号)が出力される。
選択されない行走査線は非選択電位に設定される。同様
に、列走査線駆動回路用制御信号121により列走査線
駆動回路113が制御され、選択された列走査線112
−mに選択信号が出力され、非選択の列走査線は非選択
電位に設定される。いずれの行走査線及びいずれの列走
査線を選択するかは制御信号120,121により決め
られる。つまり、制御信号120,121は選択画素を
指定するアドレス信号である。The row scanning line driving circuit 111 is controlled by the row scanning line driving circuit control signal 120, and a selection signal (scanning signal) is output to the selected row scanning line 110-n.
Unselected row scanning lines are set to a non-selection potential. Similarly, the column scanning line driving circuit 113 is controlled by the column scanning line driving circuit control signal 121, and the selected column scanning line 112 is controlled.
A selection signal is output to −m, and the non-selected column scanning lines are set to the non-selection potential. Which row scanning line and which column scanning line to select is determined by the control signals 120 and 121. That is, the control signals 120 and 121 are address signals that specify the selected pixel.
【0024】選択された行走査線110−nと選択され
た列走査線112−mの交差点に対応してその近傍に配
置されるスイッチング制御回路109は、両走査線の選
択信号を受けてオン信号(導通制御信号)を出力し、行
走査線110−nと列走査線112−mの少なくとも一
方が非選択となるとオフ信号(非導通制御信号)を出力
する。すなわち、選択された行走査線と列走査線の交差
点に位置する画素のスイッチング制御回路109のみか
らオン信号が出力され、他のスイッチング制御回路から
はオフ信号が出力される。本実施形態では、このスイッ
チング制御回路109のオン、オフ信号により液晶画素
駆動回路101を制御する。The switching control circuit 109 arranged near and corresponding to the intersection of the selected row scanning line 110-n and the selected column scanning line 112-m receives the selection signal of both scanning lines and turns on. A signal (conduction control signal) is output, and when at least one of the row scanning line 110-n and the column scanning line 112-m is deselected, an off signal (non-conduction control signal) is output. That is, only the switching control circuit 109 of the pixel located at the intersection of the selected row scanning line and column scanning line outputs an ON signal, and the other switching control circuits output OFF signals. In the present embodiment, the liquid crystal pixel drive circuit 101 is controlled by the ON / OFF signal of the switching control circuit 109.
【0025】次に、液晶画素駆動回路101の構成およ
び動作を説明する。Next, the configuration and operation of the liquid crystal pixel drive circuit 101 will be described.
【0026】スイッチング回路102はスイッチング制
御回路109のオン信号により導通状態となり、オフ信
号により非導通状態となる。スイッチング回路102は
導通状態となると、そこに接続されている列データ線1
15−dのデータ信号をスイッチング回路102を介し
てメモリ回路103に書き込む。一方、スイッチング回
路102はスイッチング制御回路109のオフ信号によ
り非導通状態となりメモリ回路103に書き込まれたデ
ータ信号を保持する。The switching circuit 102 is turned on by an on signal of the switching control circuit 109 and is turned off by an off signal. When the switching circuit 102 is turned on, the column data line 1 connected thereto is turned on.
The 15-d data signal is written to the memory circuit 103 via the switching circuit 102. On the other hand, the switching circuit 102 is turned off by the off signal of the switching control circuit 109 and holds the data signal written in the memory circuit 103.
【0027】メモリ回路103に保持されたデータ信号
は、画素毎に配置される液晶画素ドライバ104に供給
される。液晶画素ドライバ104は供給されたデータ信
号のレベルに応じて、第1の電圧信号線118に供給さ
れる第1の電圧116、又は第2の電圧信号線119に
供給される第2の電圧117のいずれかを液晶画素10
5の画素電極106に供給する。本発明において、画素
とは電気的に光変調や発光等の光学的な作用をなす電気
光学材料、或いはそれに対して電気的な作用を与える画
素毎の画素電極を指す。第1の電圧116は、液晶装置
がノーマリーホワイト表示の場合に、液晶画素105を
黒表示状態とする電圧であり、一方第2の電圧117は
液晶画素105を白表示状態とする電圧である。The data signal held in the memory circuit 103 is supplied to a liquid crystal pixel driver 104 arranged for each pixel. The liquid crystal pixel driver 104 supplies the first voltage 116 supplied to the first voltage signal line 118 or the second voltage 117 supplied to the second voltage signal line 119 according to the level of the supplied data signal. One of the liquid crystal pixels 10
5 to the pixel electrode 106. In the present invention, a pixel refers to an electro-optical material that electrically performs an optical action such as light modulation or light emission, or a pixel electrode for each pixel that provides an electrical action thereto. The first voltage 116 is a voltage for setting the liquid crystal pixel 105 to a black display state when the liquid crystal device performs a normally white display, while the second voltage 117 is a voltage for setting the liquid crystal pixel 105 to a white display state. .
【0028】メモリ回路103に保持されたデータ信号
がHレベルの場合は、液晶画素ドライバ104におい
て、ノーマリーホワイト表示の場合液晶を黒表示させる
第1の電圧信号線118に接続されるゲートが導通状態
となり、画素電極106に第1の電圧116が供給さ
れ、対向電極108に供給される基準電圧122との電
位差により液晶画素105が黒表示状態となる。同様
に、保持されたデータ信号がLレベルの場合は、液晶画
素ドライバ104において第2の電圧信号線119に接
続されるゲートが導通状態となり、画素電極106に第
2の電圧117が供給され液晶画素105が白表示状態
となる。When the data signal held in the memory circuit 103 is at the H level, in the liquid crystal pixel driver 104, the gate connected to the first voltage signal line 118 for displaying the liquid crystal in black in the case of normally white display is turned on. In this state, the first voltage 116 is supplied to the pixel electrode 106, and the liquid crystal pixel 105 enters a black display state due to a potential difference from the reference voltage 122 supplied to the counter electrode 108. Similarly, when the held data signal is at the L level, the gate of the liquid crystal pixel driver 104 connected to the second voltage signal line 119 is turned on, and the second voltage 117 is supplied to the pixel electrode 106, and the liquid crystal is supplied. The pixel 105 enters a white display state.
【0029】以上の構成により、電源電圧、第1、第2
の電圧信号および基準電圧ともロジック電圧程度で駆動
でき、かつ画面表示の書き換えが必要ない場合はメモリ
回路のデータ保持機能により表示状態を保持できるので
ほとんど電流が流れない。また、行と列の2つの走査線
の選択信号の論理により画素への書き込みを制御する構
成として、データ線の電位とは無関係に画素を制御でき
るようにしたので、従来のスタティック駆動型液晶装置
のように2本のデータ線のデータ信号をデータ書き込み
時には逆位相(相補データ信号)に設定して書き込み、
データ保持時にはデータ線をハイインピーダンスとして
データ線に接続されたトランジスタを非導通とするよう
な煩雑な制御が必要なくなる。With the above configuration, the power supply voltage, the first and second
When the voltage signal and the reference voltage can be driven at about the logic voltage, and the screen display does not need to be rewritten, the display state can be held by the data holding function of the memory circuit, so that almost no current flows. In addition, a configuration in which writing to pixels is controlled by the logic of a selection signal of two scanning lines of a row and a column allows pixels to be controlled irrespective of the potential of a data line. The data signals of the two data lines are set to the opposite phase (complementary data signal) when writing data,
When data is held, complicated control such as making the data line high impedance and turning off the transistor connected to the data line becomes unnecessary.
【0030】なお、液晶画素105は、保持されたデー
タ信号に応じて液晶画素ドライバ104から出力された
第1の電圧116或いは第2の電圧117のいずれか一
方が選択されて供給される画素電極106が画素毎に設
けられ、この画素電極106と対向電極108との間に
介在する液晶層107に両電極の電位差が印加され、こ
の電位差に応じた液晶分子の配向変化に応じて黒表示状
態(オン表示状態ともいう)もしくは白表示状態(オフ
表示状態ともいう)となる。液晶装置は、半導体基板と
ガラス等の光透過性基板との間に液晶を封入して挟持
し、半導体基板に、マトリクス状に画素電極を配置し、
その画素電極の下方に上記液晶画素駆動回路、行走査
線、列走査線、データ線、行走査線駆動回路、列走査線
駆動回路などを形成する。半導体基板にはMOS構造の
移動度の高い相補型のトランジスタが形成でき、且つ多
層配線構造が容易にできるので、このトランジスタや多
層配線を用いて上記各種回路を構成することができる。
各画素は、画素電極106と、対向する光透過性基板の
内面に形成された対向電極108との間に画素毎に電圧
を印加して、その間に介在される画素毎の液晶層107
に電圧供給し、液晶分子の配向を各画素毎に変化させ
る。The liquid crystal pixel 105 has a pixel electrode to which one of the first voltage 116 and the second voltage 117 output from the liquid crystal pixel driver 104 is selected and supplied according to the held data signal. 106 is provided for each pixel, a potential difference between the two electrodes is applied to a liquid crystal layer 107 interposed between the pixel electrode 106 and the counter electrode 108, and a black display state is set according to a change in alignment of liquid crystal molecules according to the potential difference. (Also called an ON display state) or a white display state (also called an OFF display state). In a liquid crystal device, liquid crystal is sealed and sandwiched between a semiconductor substrate and a light-transmitting substrate such as glass, and pixel electrodes are arranged in a matrix on the semiconductor substrate.
Below the pixel electrodes, the liquid crystal pixel drive circuit, row scan lines, column scan lines, data lines, row scan line drive circuits, column scan line drive circuits, and the like are formed. Since a complementary transistor having a high mobility in a MOS structure can be formed on a semiconductor substrate and a multilayer wiring structure can be easily formed, the above-described various circuits can be formed using the transistor and the multilayer wiring.
Each pixel applies a voltage for each pixel between the pixel electrode 106 and a counter electrode 108 formed on the inner surface of the opposing light transmitting substrate, and a liquid crystal layer 107 for each pixel interposed therebetween.
And the orientation of the liquid crystal molecules is changed for each pixel.
【0031】このとき、液晶画素105の画素電極10
6を、金属や誘電体多層膜等の光反射型の電極として構
成し、液晶画素電極下の半導体基板に電気的絶縁膜を介
して液晶画素駆動回路101を配設する構成とすれば、
大幅に開口率が向上する。すなわち、従来では、透明基
板上にTFTを用いて各液晶画素駆動回路が構成されて
おり、光透過領域とはならない液晶画素駆動回路が1画
素面積内に占める面積分によって液晶画素の開口率が制
限されていたが、それに比べて本発明では画素電極と液
晶画素駆動回路が積層構造となっており、液晶画素駆動
回路の上に1画素の全面積にほぼ近い反射型画素電極を
配置できるので、大幅に開口率が向上し、明るく読みや
すい画面が得られる。At this time, the pixel electrode 10 of the liquid crystal pixel 105
6 is configured as a light-reflective electrode such as a metal or dielectric multilayer film, and a liquid crystal pixel driving circuit 101 is provided on a semiconductor substrate below a liquid crystal pixel electrode via an electrical insulating film.
The aperture ratio is greatly improved. That is, conventionally, each liquid crystal pixel drive circuit is configured using a TFT on a transparent substrate, and the aperture ratio of the liquid crystal pixel is determined by the area occupied by one pixel area of the liquid crystal pixel drive circuit which is not a light transmission region. In contrast, in the present invention, the pixel electrode and the liquid crystal pixel driving circuit have a laminated structure, and a reflective pixel electrode almost close to the entire area of one pixel can be arranged on the liquid crystal pixel driving circuit. , The aperture ratio is greatly improved, and a bright and easy-to-read screen is obtained.
【0032】図1の列走査線駆動回路113は、図9に
示すようなシフトレジスタ回路で構成することができ
る。図9において、正論理(Hレベルがアクティブレベ
ル)の走査信号121−1とクロック信号121−2の
2信号からなる列走査線駆動回路用制御信号121が入
力され、クロック信号121−2に同期して順次列走査
線112−mを負論理(Lレベルのときアクティブレベ
ル)で選択することができる。すなわち、クロック信号
121−2はCMOSトランジスタ構成のインバータ1
13−6で反転された信号とともに、シフトレジスタ回
路の制御信号として用いられ、走査信号121−1はク
ロック信号121−2の立ち上がりで初段のCMOSト
ランジスタ構成のクロックドインバータ113−1によ
り取り込まれ、CMOSトランジスタ構成のインバータ
113−3により反転され、クロック信号121−2の
立ち下がりで2個のCMOSトランジスタ構成のクロッ
クドインバータ113−2、113−4により、出力を
帰還して走査信号を保持する動作と走査信号の次段への
転送動作が行われ、順次走査信号が転送されていく。C
MOSトランジスタ構成のNANDゲート回路113−
5は2つの隣接段の出力の論理積を行い、選択信号を出
力する。NANDゲート回路113−5は選択信号11
2−mと112−m+1の出力位相が互いに重ならない
ように設けられている。この構成によると、走査線は順
次選択されることとなる。The column scanning line driving circuit 113 in FIG. 1 can be constituted by a shift register circuit as shown in FIG. In FIG. 9, a control signal 121 for a column scanning line driving circuit comprising two signals of a scanning signal 121-1 of positive logic (H level is an active level) and a clock signal 121-2 is input and synchronized with the clock signal 121-2. Then, the column scanning lines 112-m can be sequentially selected by negative logic (active level when L level). That is, the clock signal 121-2 is output from the inverter 1 having the CMOS transistor configuration.
The signal inverted in step 13-6 is used as a control signal for the shift register circuit, and the scanning signal 121-1 is taken in by the clocked inverter 113-1 having a CMOS transistor configuration at the first stage at the rising edge of the clock signal 121-2. The inverted signal is inverted by the CMOS transistor-structured inverter 113-3, and the output is fed back by the two CMOS transistor-structured clocked inverters 113-2 and 113-4 at the falling edge of the clock signal 121-2 to hold the scanning signal. The operation and the transfer operation of the scanning signal to the next stage are performed, and the scanning signal is sequentially transferred. C
MOS transistor configuration NAND gate circuit 113-
Numeral 5 performs a logical product of outputs of two adjacent stages and outputs a selection signal. The NAND gate circuit 113-5 outputs the selection signal 11
The output phases of 2-m and 112-m + 1 are provided so as not to overlap each other. According to this configuration, the scanning lines are sequentially selected.
【0033】同じく行走査線駆動回路111も、図9と
同様なシフトレジスタ回路で構成すれば、2つの走査線
駆動回路の回路構成および制御を単純化することができ
る。また、列走査線駆動回路113は図10に示すよう
な走査線の本数に応じたビット数(AX0,/AX0,〜AX
7,/AX7)のデコーダ回路で構成することができる。ア
ドレス信号からなる列走査線駆動回路用制御信号121
を入力するデコーダ回路構成とし、制御信号121をC
MOSトランジスタ構成のNANDゲート回路113−
7によりデコードして該当する列走査線112−mを選
択し、選択信号を出力することができる。このような構
成によると、アドレス信号に応じて任意の走査線に選択
信号を出力することができ、各画素をランダムアクセス
することが可能となる。Similarly, if the row scanning line driving circuit 111 is also configured by a shift register circuit similar to that of FIG. 9, the circuit configuration and control of the two scanning line driving circuits can be simplified. Further, the column scanning line driving circuit 113 controls the number of bits (AX0, / AX0,.
7, / AX7) decoder circuit. Column scanning line drive circuit control signal 121 composed of address signal
, And the control signal 121 is C
MOS transistor configuration NAND gate circuit 113-
7, the corresponding column scanning line 112-m is selected, and a selection signal can be output. According to such a configuration, a selection signal can be output to an arbitrary scanning line according to an address signal, and each pixel can be randomly accessed.
【0034】同じく行走査線駆動回路111も、図10
と同様なデコーダ回路で構成すれば、画面の一部分の表
示だけを書き換えたい場合、目的とする画素のみの液晶
画素駆動回路を制御してデータ信号を書き換えることが
可能となる。本発明においては、各画素にはメモリ回路
103が設けられており、スイッチング回路102が行
と列の走査線の選択信号により導通されない限りは、メ
モリ回路103に書き込まれたデータ信号を保持するの
で、書き換えたい画素のみをアクセスして書き換えるこ
とが可能となる。Similarly, the row scanning line driving circuit 111 also corresponds to FIG.
If it is configured with a decoder circuit similar to that described above, it is possible to rewrite the data signal by controlling the liquid crystal pixel drive circuit of only the target pixel when rewriting only the display of a part of the screen. In the present invention, each pixel is provided with a memory circuit 103, and holds a data signal written in the memory circuit 103 unless the switching circuit 102 is turned on by a selection signal of a row and a column scanning line. It is possible to access and rewrite only the pixel to be rewritten.
【0035】なお、図2に示すように本実施形態におい
て、スイッチング制御回路109はCMOSトランジス
タ構成のNORゲート回路109−1とCMOSトラン
ジスタ構成のインバータ109−2の論理回路により構
成することができる。NORゲート回路109−1は2
入力とも負論理の選択信号が入力された時に正論理のオ
ン信号を出力し、インバータ109−2により負論理の
オン信号を出力する。また、スイッチング回路102は
CMOSトランジスタ構成のトランスミッションゲート
102−1により構成することができる。トランスミッ
ションゲート102−1はスイッチング制御回路109
のオン信号に基づいて導通して列データ線115とメモ
リ回路103を繋ぎ、オフ信号に基づいて非導通とな
る。メモリ回路103はCMOSトランジスタ構成のク
ロックドインバータ103−1とCMOSトランジスタ
構成のインバータ103−2を帰還接続した構成とする
ことができる。データ信号はスイッチング制御回路10
9のオン信号によりスイッチング回路102からメモリ
回路103に取り込まれ、インバータ103−2により
反転され、スイッチング制御回路109のオフ信号によ
り動作するクロックドインバータ103−1により出力
を帰還してデータ信号を保持する。液晶画素ドライバ1
04は2個のCMOSトランジスタ構成のトランスミッ
ションゲート104−1、104−2により構成するこ
とができる。メモリ回路103に保持されたデータ信号
がHレベルの場合は、液晶画素ドライバ104におい
て、ノーマリーホワイト表示の場合液晶を黒表示させる
第1の電圧信号線118に接続されるトランスミッショ
ンゲート104−1が導通状態となり、画素電極106
に第1の電圧116が供給され、対向電極108に供給
される基準電圧122との電位差により液晶画素105
が黒表示状態となる。同様に、保持されたデータ信号が
Lレベルの場合は、第2の電圧信号線119に接続され
るトランスミッションゲート104−2が導通状態とな
り、画素電極106に第2の電圧117が供給され液晶
画素105が白表示状態となる。As shown in FIG. 2, in the present embodiment, the switching control circuit 109 can be constituted by a logic circuit of a NOR gate circuit 109-1 having a CMOS transistor configuration and an inverter 109-2 having a CMOS transistor configuration. NOR gate circuit 109-1 is 2
When a negative logic selection signal is input to both inputs, a positive logic ON signal is output, and the inverter 109-2 outputs a negative logic ON signal. Further, the switching circuit 102 can be configured by a transmission gate 102-1 having a CMOS transistor configuration. The transmission gate 102-1 has a switching control circuit 109.
Is turned on based on the ON signal, the column data line 115 is connected to the memory circuit 103, and turned off based on the OFF signal. The memory circuit 103 can have a configuration in which a clocked inverter 103-1 having a CMOS transistor configuration and an inverter 103-2 having a CMOS transistor configuration are connected in a feedback manner. The data signal is supplied to the switching control circuit 10
9 is taken into the memory circuit 103 from the switching circuit 102 by the ON signal of 9, and inverted by the inverter 103-2, and the output is fed back by the clocked inverter 103-1 operated by the OFF signal of the switching control circuit 109 to hold the data signal. I do. LCD pixel driver 1
04 can be constituted by transmission gates 104-1 and 104-2 having two CMOS transistors. When the data signal held in the memory circuit 103 is at the H level, the transmission gate 104-1 connected to the first voltage signal line 118 that causes the liquid crystal to display black in the case of normally white display in the liquid crystal pixel driver 104. It becomes conductive and the pixel electrode 106
The first voltage 116 is supplied to the liquid crystal pixel 105 by a potential difference from the reference voltage 122 supplied to the counter electrode 108.
Becomes a black display state. Similarly, when the held data signal is at the L level, the transmission gate 104-2 connected to the second voltage signal line 119 is turned on, the second voltage 117 is supplied to the pixel electrode 106, and the liquid crystal pixel 105 becomes a white display state.
【0036】さらに、以上のように構成された液晶装置
の全体構成を図13及び図14を参照して説明する。
尚、図13は、液晶装置用基板10をその上に形成され
た各構成要素と共に対向基板20の側から見た平面図で
あり、図14は、対向基板20を含めて示す図13のH
−H’断面図である。Further, the overall configuration of the liquid crystal device configured as described above will be described with reference to FIGS.
FIG. 13 is a plan view of the liquid crystal device substrate 10 together with the components formed thereon as viewed from the counter substrate 20 side. FIG.
It is -H 'sectional drawing.
【0037】図13において、例えば半導体基板からな
る液晶装置用基板10の上には、シール材52がその縁
に沿って設けられており、その内側に並行して、画素領
域の周辺には非画素領域を囲む遮光膜(額縁)53が設
けられている。シール材52の外側の領域には、列走査
線駆動回路113及び実装端子102が液晶装置用基板
10の一辺に沿って設けられており、行走査線駆動回路
111が、この一辺に隣接する2辺に沿って設けられて
いる。行走査線110に供給される行走査信号の遅延が
問題にならないのならば、行走査線駆動回路111は片
側だけでも良い。また、対向基板20はガラス等の透明
基板からなるものであって、対向基板20のコーナー部
の少なくとも1箇所においては、液晶装置用基板10と
対向基板20との間で電気的導通をとるための導通材1
06が設けられている。対向基板20は、シール材52
により液晶装置用基板10に固着されている。そして、
この一対の基板10,20により形成された間隙に、液
晶107が封入されている。液晶107は、ツイステッ
ドネマチック(TN)型、垂直配向型、捩じれの無い水
平配向型、強誘電型等の双安定型、高分子分散型、等の
種々の液晶を用いることができる。図14において、1
06は、液晶装置用基板10上も画素領域にマトリクス
状に配置された画素電極、22は対向基板20に形成さ
れたブラックマトリクス(これは無くしても構わな
い)、108は対向基板20に形成されたITOからな
る対向電極である。なお、液晶装置用基板20上に対向
するように画素電極106及び対向電極108を配置し
て、液晶107に横電界を印加するようにしてもよい。
さらに、液晶装置用基板10は、半導体基板でなくと
も、ガラス基板を用い、基板上に形成したシリコン層か
らなる薄膜トランジスタに基づいて画素駆動回路を構成
するようにして、本発明の電気光学装置を構成しても構
わない。Referring to FIG. 13, a sealing material 52 is provided along the edge of the liquid crystal device substrate 10 made of, for example, a semiconductor substrate. A light-shielding film (frame) 53 surrounding the pixel region is provided. In a region outside the sealing material 52, a column scanning line driving circuit 113 and a mounting terminal 102 are provided along one side of the liquid crystal device substrate 10, and a row scanning line driving circuit 111 is disposed adjacent to the one side. It is provided along the side. If the delay of the row scanning signal supplied to the row scanning line 110 does not matter, the row scanning line driving circuit 111 may be provided on only one side. The opposing substrate 20 is made of a transparent substrate such as glass. At least one of the corners of the opposing substrate 20 is used to establish electrical continuity between the liquid crystal device substrate 10 and the opposing substrate 20. Conductive material 1
06 is provided. The counter substrate 20 includes a sealing material 52.
To the liquid crystal device substrate 10. And
The liquid crystal 107 is sealed in the gap formed by the pair of substrates 10 and 20. As the liquid crystal 107, various liquid crystals such as a twisted nematic (TN) type, a vertical alignment type, a horizontal alignment type having no twist, a bistable type such as a ferroelectric type, and a polymer dispersion type can be used. In FIG. 14, 1
Reference numeral 06 denotes pixel electrodes arranged in a matrix on the liquid crystal device substrate 10 in the pixel region, 22 denotes a black matrix formed on the opposing substrate 20 (this may be omitted), and 108 denotes an opposing substrate. This is a counter electrode made of ITO. Note that the pixel electrode 106 and the counter electrode 108 may be arranged to face the liquid crystal device substrate 20 to apply a horizontal electric field to the liquid crystal 107.
Further, the liquid crystal device substrate 10 is not limited to a semiconductor substrate, but is formed of a glass substrate, and constitutes a pixel driving circuit based on a thin film transistor formed of a silicon layer formed on the substrate. It may be configured.
【0038】なお、以降の各実施形態においても、液晶
装置の構成は、図13及び図14と同様となる。In each of the following embodiments, the configuration of the liquid crystal device is the same as that shown in FIGS.
【0039】(第2の実施形態)図3は、本発明の第2
の実施形態の電気光学装置である液晶装置における画素
及びその駆動回路などの要部を示すブロック図であり、
図4はその詳細な回路図である。(Second Embodiment) FIG. 3 shows a second embodiment of the present invention.
FIG. 2 is a block diagram illustrating main parts such as a pixel and a driving circuit thereof in a liquid crystal device which is an electro-optical device according to the embodiment;
FIG. 4 is a detailed circuit diagram.
【0040】本実施形態は図3に示すとおり、第1の実
施形態で示した図1のブロック図に、列データ線115
が入力データ線114から分岐する点に配置されるラッ
チ回路201を加えた構成となる。本実施形態において
特段説明しない構成は、第1の実施形態と同一な構成で
ある。In this embodiment, as shown in FIG. 3, the column data lines 115 are added to the block diagram of FIG. 1 shown in the first embodiment.
Has a configuration in which a latch circuit 201 arranged at a point branched from the input data line 114 is added. In the present embodiment, configurations that are not particularly described are the same as those in the first embodiment.
【0041】ラッチ回路201は、列走査線112−m
が選択時には、対応する列データ線115−dに入力デ
ータ線114からデータ信号を取り込み、非選択時には
列データ線115−dのデータ信号を保持する。The latch circuit 201 is connected to the column scanning line 112-m
When is selected, the data signal from the input data line 114 is taken into the corresponding column data line 115-d, and when not selected, the data signal on the column data line 115-d is held.
【0042】以上の構成により、入力データ線114に
寄生する容量を、選択されているラッチ回路201に繋
がった列データ線115の容量だけにすることができ、
消費電力を大幅に低減できる。With the above configuration, the parasitic capacitance of the input data line 114 can be reduced to only the capacitance of the column data line 115 connected to the selected latch circuit 201.
Power consumption can be greatly reduced.
【0043】なお、本実施形態は図4に示すとおり、第
1の実施形態で示した図2の回路図に、ラッチ回路20
1を加えた構成となる。ラッチ回路201はCMOSト
ランジスタ構成のクロックドインバータ201−1、2
01−2とCMOSトランジスタ構成のインバータ20
1−3の論理回路により構成することができる。列走査
線112−mの選択信号はCMOSトランジスタ構成の
インバータ202で反転された信号とともに、ラッチ回
路201の制御用信号として用いられる。入力データ線
114から入力されたデータ信号は列走査線112−m
の選択信号の立ち下がりで初段のクロックドインバータ
201−1により取り込まれ、インバータ201−3に
より反転され、列走査線112−mの選択信号の立ち上
がりでクロックドインバータ201−2により、出力を
帰還してデータ信号を保持する動作が行われる。In this embodiment, as shown in FIG. 4, the latch circuit 20 is added to the circuit diagram of FIG. 2 shown in the first embodiment.
1 is added. The latch circuit 201 includes clocked inverters 201-1 and 201-2 each having a CMOS transistor configuration.
01-2 and CMOS transistor configured inverter 20
It can be constituted by the logic circuits 1-3. The selection signal of the column scanning line 112-m is used as a control signal of the latch circuit 201 together with the signal inverted by the inverter 202 having a CMOS transistor configuration. The data signal input from the input data line 114 is a column scan line 112-m
At the falling edge of the selection signal, and is inverted by the inverter 201-3 at the first stage, inverted by the inverter 201-3, and the output is fed back by the clocked inverter 201-2 at the rising edge of the selection signal of the column scanning line 112-m. Then, the operation of holding the data signal is performed.
【0044】(第3の実施形態)図5は、本発明の第3
の実施形態の電気光学装置である液晶装置の画素及びそ
の駆動回路などの要部を示すブロック図である。図6は
その詳細な回路図である。(Third Embodiment) FIG. 5 shows a third embodiment of the present invention.
FIG. 3 is a block diagram illustrating a main part of a pixel of a liquid crystal device which is an electro-optical device according to the embodiment and a driving circuit thereof. FIG. 6 is a detailed circuit diagram.
【0045】本実施形態は図5に示すとおり、同時入力
データ信号を2ビットとした構成となる。本実施形態に
おいて特段説明しない構成は、第1の実施形態と同一な
構成である。As shown in FIG. 5, the present embodiment has a configuration in which the simultaneous input data signal has two bits. In the present embodiment, configurations that are not particularly described are the same as those in the first embodiment.
【0046】画素領域には、行走査線110−n(nは
行走査線の行を示す自然数)と列走査線112−m(m
は列走査線の列を示す自然数)がマトリクス状に配置さ
れ、互いの走査線の交差点に各画素の駆動回路が構成さ
れる。また、画素領域には列走査線112−mに沿っ
て、同時入力データビット数分の2本の入力データ線1
14から分岐した列データ線115−d(dは列データ
線の列を示す自然数)も配置される。画素領域の行側の
周辺領域には行走査線駆動回路111が配置され、画素
領域の列側の周辺領域には列走査線駆動回路113が配
置される。In the pixel area, row scanning lines 110-n (n is a natural number indicating a row of the row scanning lines) and column scanning lines 112-m (m
Are natural numbers indicating the columns of the column scanning lines) are arranged in a matrix, and a driving circuit of each pixel is configured at an intersection of the scanning lines. In the pixel area, two input data lines 1 for the number of simultaneous input data bits are arranged along the column scanning line 112-m.
Column data lines 115-d (d is a natural number indicating the column of the column data line) branched from 14 are also arranged. A row scanning line driving circuit 111 is arranged in a peripheral area on the row side of the pixel area, and a column scanning line driving circuit 113 is arranged in a peripheral area on the column side of the pixel area.
【0047】行走査線駆動回路用制御信号120により
行走査線駆動回路111が制御され、選択された行走査
線110−nには選択信号が出力される。選択されない
行走査線は非選択電位に設定される。同様に、列走査線
駆動回路用制御信号121により列走査線駆動回路11
3が制御され、選択された列走査線112−mに選択信
号が出力され、非選択の列走査線は非選択電位に設定さ
れる。いずれの行走査線及びいずれの列走査線を選択す
るかは制御信号120,121により決められる。つま
り、制御信号120,121は選択画素を指定するアド
レス信号である。The row scanning line driving circuit 111 is controlled by the row scanning line driving circuit control signal 120, and a selection signal is output to the selected row scanning line 110-n. Unselected row scanning lines are set to a non-selection potential. Similarly, the column scanning line driving circuit 11 is controlled by the column scanning line driving circuit control signal 121.
3 is controlled, a selection signal is output to the selected column scanning line 112-m, and an unselected column scanning line is set to a non-selection potential. Which row scanning line and which column scanning line to select is determined by the control signals 120 and 121. That is, the control signals 120 and 121 are address signals that specify the selected pixel.
【0048】選択された行走査線110−nと選択され
た列走査線112−mの交差点近傍に配置されるスイッ
チング制御回路109は、両走査線の選択信号を受けて
オン信号を出力し、行走査線110−nと列走査線11
2−mの少なくとも一方が非選択となるとオフ信号を出
力する。すなわち、選択された行走査線と列走査線の交
差点に位置する画素のスイッチング制御回路109のみ
からオン信号が出力され、他のスイッチング制御回路か
らはオフ信号が出力される。本実施形態では、1個のス
イッチング制御回路109のオン、オフ信号により2個
の液晶画素駆動回路101を制御する。The switching control circuit 109 arranged near the intersection of the selected row scanning line 110-n and the selected column scanning line 112-m receives the selection signal of both scanning lines and outputs an ON signal. Row scanning line 110-n and column scanning line 11
When at least one of 2-m is not selected, an off signal is output. That is, only the switching control circuit 109 of the pixel located at the intersection of the selected row scanning line and column scanning line outputs an ON signal, and the other switching control circuits output OFF signals. In the present embodiment, two liquid crystal pixel driving circuits 101 are controlled by an on / off signal of one switching control circuit 109.
【0049】次に、液晶画素駆動回路101の構成およ
び動作を説明する。Next, the configuration and operation of the liquid crystal pixel drive circuit 101 will be described.
【0050】スイッチング回路102はスイッチング制
御回路109のオン信号により導通状態となり、オフ信
号により非導通状態となる。スイッチング回路102は
導通状態となると、そこに接続されている列データ線1
15−dのデータ信号をスイッチング回路102を介し
てメモリ回路103に書き込む。一方、スイッチング回
路102はスイッチング制御回路109のオフ信号によ
り非導通状態となりメモリ回路103に書き込まれたデ
ータ信号を保持する。The switching circuit 102 is turned on by an on signal of the switching control circuit 109 and is turned off by an off signal. When the switching circuit 102 is turned on, the column data line 1 connected thereto is turned on.
The 15-d data signal is written to the memory circuit 103 via the switching circuit 102. On the other hand, the switching circuit 102 is turned off by the off signal of the switching control circuit 109 and holds the data signal written in the memory circuit 103.
【0051】メモリ回路103に保持されたデータ信号
は、画素毎に配置される液晶画素ドライバ104に供給
される。液晶画素ドライバ104は供給されたデータ信
号のレベルに応じて、第1の電圧信号線118に供給さ
れる第1の電圧116、又は第2の電圧信号線119に
供給される第2の電圧117のいずれかを液晶画素10
5の画素電極106に供給する。第1の電圧116は、
液晶装置がノーマリーホワイト表示の場合に、液晶画素
105を黒表示状態とする電圧であり、一方第2の電圧
117は液晶画素105を白表示状態とする電圧であ
る。The data signal held in the memory circuit 103 is supplied to a liquid crystal pixel driver 104 arranged for each pixel. The liquid crystal pixel driver 104 supplies the first voltage 116 supplied to the first voltage signal line 118 or the second voltage 117 supplied to the second voltage signal line 119 according to the level of the supplied data signal. One of the liquid crystal pixels 10
5 to the pixel electrode 106. The first voltage 116 is
When the liquid crystal device performs a normally white display, this voltage is a voltage for bringing the liquid crystal pixel 105 to a black display state, while the second voltage 117 is a voltage for bringing the liquid crystal pixel 105 to a white display state.
【0052】メモリ回路103に保持されたデータ信号
がHレベルの場合は、液晶画素ドライバ104におい
て、ノーマリーホワイト表示の場合液晶を黒表示させる
第1の電圧信号線118に接続されるゲートが導通状態
となり、画素電極106に第1の電圧116が供給さ
れ、対向電極108に供給される基準電圧122との電
位差により液晶画素105が黒表示状態となる。同様
に、保持されたデータ信号がLレベルの場合は、液晶画
素ドライバ104において第2の電圧信号線119に接
続されるゲートが導通状態となり、画素電極106に第
2の電圧117が供給され液晶画素105が白表示状態
となる。When the data signal held in the memory circuit 103 is at the H level, in the liquid crystal pixel driver 104, the gate connected to the first voltage signal line 118 for displaying the liquid crystal in black in the case of normally white display is turned on. In this state, the first voltage 116 is supplied to the pixel electrode 106, and the liquid crystal pixel 105 enters a black display state due to a potential difference from the reference voltage 122 supplied to the counter electrode 108. Similarly, when the held data signal is at the L level, the gate of the liquid crystal pixel driver 104 connected to the second voltage signal line 119 is turned on, and the second voltage 117 is supplied to the pixel electrode 106, and the liquid crystal is supplied. The pixel 105 enters a white display state.
【0053】以上の構成により、電源電圧、第1、第2
の電圧信号および基準電圧ともロジック電圧程度で駆動
でき、かつ画面表示の書き換えが必要ない場合はメモリ
回路のデータ保持機能により表示状態を保持できるので
ほとんど電流が流れない。また、行と列の2つの走査線
の選択信号の論理により画素への書き込みを制御する構
成として、データ線の電位とは無関係に画素を制御でき
るようにしたので、従来のスタティック駆動型液晶装置
のように2本のデータ線のデータ信号をデータ書き込み
時には逆位相(相補データ信号)に設定して書き込み、
データ保持時にはデータ線をハイインピーダンスとして
データ線に接続されたトランジスタを非導通とするよう
な煩雑な制御が必要なくなる。さらに、1つのスイッチ
ング制御回路109で2つの液晶画素駆動回路101を
同時に制御する構成としたので、スイッチング制御回路
109を半分に減らすことができ、かつ列走査線駆動回
路113の回路構成も簡単にすることができる。With the above configuration, the power supply voltage, the first and second
When the voltage signal and the reference voltage can be driven at about the logic voltage, and the screen display does not need to be rewritten, the display state can be held by the data holding function of the memory circuit, so that almost no current flows. In addition, a configuration in which writing to pixels is controlled by the logic of a selection signal of two scanning lines of a row and a column allows pixels to be controlled irrespective of the potential of a data line. The data signals of the two data lines are set to the opposite phase (complementary data signal) when writing data,
When data is held, complicated control such as making the data line high impedance and turning off the transistor connected to the data line becomes unnecessary. Further, since the two liquid crystal pixel driving circuits 101 are simultaneously controlled by one switching control circuit 109, the number of the switching control circuits 109 can be reduced by half, and the circuit configuration of the column scanning line driving circuit 113 can be simplified. can do.
【0054】なお、液晶画素105は、保持されたデー
タ信号に応じて液晶画素ドライバ104から出力された
第1の電圧116或いは第2の電圧117のいずれか一
方が選択されて供給される画素電極106が画素毎に設
けられ、この画素電極106と対向電極108との間に
介在する液晶層107に両電極の電位差が印加され、こ
の電位差に応じた液晶分子の配向変化に応じて黒表示状
態(オン表示状態ともいう)もしくは白表示状態(オフ
表示状態ともいう)となる。液晶装置は、半導体基板と
ガラス等の光透過性基板との間に液晶を封入して挟持
し、半導体基板に、マトリクス状に画素電極を配置し、
その画素電極の下方に上記液晶画素駆動回路、行走査
線、列走査線、データ線、行走査線駆動回路、列走査線
駆動回路などを形成する。半導体基板にはMOS構造の
移動度の高い相補型のトランジスタが形成でき、且つ多
層配線構造が容易にできるので、このトランジスタや多
層配線を用いて上記各種回路を構成することができる。
各画素は、画素電極106と、対向する光透過性基板の
内面に形成された対向電極108との間に画素毎に電圧
を印加して、その間に介在される画素毎の液晶層107
に電圧供給し、液晶分子の配向を各画素毎に変化させ
る。The liquid crystal pixel 105 has a pixel electrode to which either one of the first voltage 116 or the second voltage 117 output from the liquid crystal pixel driver 104 is selected and supplied according to the held data signal. 106 is provided for each pixel, a potential difference between the two electrodes is applied to a liquid crystal layer 107 interposed between the pixel electrode 106 and the counter electrode 108, and a black display state is set according to a change in alignment of liquid crystal molecules according to the potential difference. (Also called an ON display state) or a white display state (also called an OFF display state). In a liquid crystal device, liquid crystal is sealed and sandwiched between a semiconductor substrate and a light-transmitting substrate such as glass, and pixel electrodes are arranged in a matrix on the semiconductor substrate.
Below the pixel electrodes, the liquid crystal pixel drive circuit, row scan lines, column scan lines, data lines, row scan line drive circuits, column scan line drive circuits, and the like are formed. Since a complementary transistor having a high mobility in a MOS structure can be formed on a semiconductor substrate and a multilayer wiring structure can be easily formed, the above-described various circuits can be formed using the transistor and the multilayer wiring.
Each pixel applies a voltage for each pixel between the pixel electrode 106 and a counter electrode 108 formed on the inner surface of the opposing light transmitting substrate, and a liquid crystal layer 107 for each pixel interposed therebetween.
And the orientation of the liquid crystal molecules is changed for each pixel.
【0055】このとき、液晶画素105の画素電極10
6を、金属や誘電体多層膜等の光反射型の電極として構
成し、液晶画素電極下の半導体基板に電気的絶縁膜を介
して液晶画素駆動回路101を配設する構成とすれば、
大幅に開口率が向上する。すなわち、従来では、透明基
板上にTFTを用いて各液晶画素駆動回路が構成されて
おり、光透過領域とはならない液晶画素駆動回路が1画
素面積内に占める面積分によって液晶画素の開口率が制
限されていたが、それに比べて本発明では画素電極と液
晶画素駆動回路が積層構造となっており、液晶画素駆動
回路の上に1画素の全面積にほぼ近い反射型画素電極を
配置できるので、大幅に開口率が向上し、明るく読みや
すい画面が得られる。At this time, the pixel electrode 10 of the liquid crystal pixel 105
6 is configured as a light-reflective electrode such as a metal or dielectric multilayer film, and a liquid crystal pixel driving circuit 101 is provided on a semiconductor substrate below a liquid crystal pixel electrode via an electrical insulating film.
The aperture ratio is greatly improved. That is, conventionally, each liquid crystal pixel drive circuit is configured using a TFT on a transparent substrate, and the aperture ratio of the liquid crystal pixel is determined by the area occupied by one pixel area of the liquid crystal pixel drive circuit which is not a light transmission region. In contrast, in the present invention, the pixel electrode and the liquid crystal pixel driving circuit have a laminated structure, and a reflective pixel electrode almost close to the entire area of one pixel can be arranged on the liquid crystal pixel driving circuit. , The aperture ratio is greatly improved, and a bright and easy-to-read screen is obtained.
【0056】図5の列走査線駆動回路113は、図9に
示すようなシフトレジスタ回路で構成することができ
る。図9において、正論理(Hレベルがアクティブレベ
ル)の走査信号121−1とクロック信号121−2の
2信号からなる列走査線駆動回路用制御信号121が入
力され、クロック信号121−2に同期して順次列走査
線112−mを負論理(Lレベルのときアクティブレベ
ル)で選択することができる。すなわち、クロック信号
121−2はCMOSトランジスタ構成のインバータ1
13−6で反転された信号とともに、シフトレジスタ回
路の制御信号として用いられ、走査信号121−1はク
ロック信号121−2の立ち上がりで初段のCMOSト
ランジスタ構成のクロックドインバータ113−1によ
り取り込まれ、CMOSトランジスタ構成のインバータ
113−3により反転され、クロック信号121−2の
立ち下がりで2個のCMOSトランジスタ構成のクロッ
クドインバータ113−2、113−4により、出力を
帰還して走査信号を保持する動作と走査信号の次段への
転送動作が行われ、順次走査信号が転送されていく。C
MOSトランジスタ構成のNANDゲート回路113−
5は2つの隣接段の出力の論理積を行い、選択信号を出
力する。NANDゲート回路113−5は選択信号11
2−mと112−m+1の出力位相が互いに重ならない
ように設けられている。この構成によると、走査線は順
次選択されることとなる。The column scanning line driving circuit 113 in FIG. 5 can be constituted by a shift register circuit as shown in FIG. In FIG. 9, a control signal 121 for a column scanning line driving circuit comprising two signals of a scanning signal 121-1 of positive logic (H level is an active level) and a clock signal 121-2 is input and synchronized with the clock signal 121-2. Then, the column scanning lines 112-m can be sequentially selected by negative logic (active level when L level). That is, the clock signal 121-2 is output from the inverter 1 having the CMOS transistor configuration.
The signal inverted in step 13-6 is used as a control signal for the shift register circuit, and the scanning signal 121-1 is taken in by the clocked inverter 113-1 having a CMOS transistor configuration at the first stage at the rising edge of the clock signal 121-2. The inverted signal is inverted by the CMOS transistor-structured inverter 113-3, and the output is fed back by the two CMOS transistor-structured clocked inverters 113-2 and 113-4 at the falling edge of the clock signal 121-2 to hold the scanning signal. The operation and the transfer operation of the scanning signal to the next stage are performed, and the scanning signal is sequentially transferred. C
MOS transistor configuration NAND gate circuit 113-
Numeral 5 performs a logical product of outputs of two adjacent stages and outputs a selection signal. The NAND gate circuit 113-5 outputs the selection signal 11
The output phases of 2-m and 112-m + 1 are provided so as not to overlap each other. According to this configuration, the scanning lines are sequentially selected.
【0057】同じく行走査線駆動回路111も、図9と
同様なシフトレジスタ回路で構成すれば、2つの走査線
駆動回路の回路構成および制御を単純化することができ
る。Similarly, if the row scanning line driving circuit 111 is also formed of a shift register circuit similar to that of FIG. 9, the circuit configuration and control of the two scanning line driving circuits can be simplified.
【0058】また、列走査線駆動回路113は図10に
示すような走査線の本数に応じたビット数(AX0,/AX
0,〜AX7,/AX7)のデコーダ回路で構成することがで
きる。アドレス信号からなる列走査線駆動回路用制御信
号121を入力するデコーダ回路構成とし、制御信号1
21をCMOSトランジスタ構成のNANDゲート回路
113−7によりデコードして該当する列走査線112
−mを選択し、選択信号を出力することができる。この
ような構成によると、アドレス信号に応じて任意の走査
線に選択信号を出力することができ、各画素をランダム
アクセスすることが可能となる。Further, the column scanning line driving circuit 113 controls the number of bits (AX0, / AX) according to the number of scanning lines as shown in FIG.
0, AX7, / AX7). A decoder circuit configuration for receiving a column scanning line drive circuit control signal 121 composed of an address signal is provided.
21 is decoded by a NAND gate circuit 113-7 having a CMOS transistor configuration, and the corresponding column scanning line 112 is decoded.
−m can be selected and a selection signal can be output. According to such a configuration, a selection signal can be output to an arbitrary scanning line according to an address signal, and each pixel can be randomly accessed.
【0059】同じく行走査線駆動回路111も、図10
と同様なデコーダ回路で構成すれば、画面の一部分の表
示だけを書き換えたい場合、目的とする画素のみの液晶
画素駆動回路を制御してデータ信号を書き換えることが
可能となる。本発明においては、各画素にはメモリ回路
103が設けられており、スイッチング回路102が行
と列の走査線の選択信号により導通されない限りは、メ
モリ回路103に書き込まれたデータ信号を保持するの
で、書き換えたい画素のみをアクセスして書き換えるこ
とが可能となる。Similarly, the row scanning line driving circuit 111 is also provided in FIG.
If it is configured with a decoder circuit similar to that described above, it is possible to rewrite the data signal by controlling the liquid crystal pixel drive circuit of only the target pixel when rewriting only the display of a part of the screen. In the present invention, each pixel is provided with a memory circuit 103, and holds a data signal written in the memory circuit 103 unless the switching circuit 102 is turned on by a selection signal of a row and a column scanning line. It is possible to access and rewrite only the pixel to be rewritten.
【0060】なお、図6に示すように本実施形態におい
て、スイッチング制御回路109はCMOSトランジス
タ構成のNORゲート回路109−1とCMOSトラン
ジスタ構成のインバータ109−2の論理回路により構
成することができる。NORゲート回路109−1は2
入力とも負論理の選択信号が入力された時に正論理のオ
ン信号を出力し、インバータ109−2により負論理の
オン信号を出力する。また、スイッチング回路102は
CMOSトランジスタ構成のトランスミッションゲート
102−1により構成することができる。トランスミッ
ションゲート102−1はスイッチング制御回路109
のオン信号に基づいて導通して列データ線115とメモ
リ回路103を繋ぎ、オフ信号に基づいて非導通とな
る。メモリ回路103はCMOSトランジスタ構成のク
ロックドインバータ103−1とCMOSトランジスタ
構成のインバータ103−2を帰還接続した構成とする
ことができる。データ信号はスイッチング制御回路10
9のオン信号によりスイッチング回路102からメモリ
回路103に取り込まれ、インバータ103−2により
反転され、スイッチング制御回路109のオフ信号によ
り動作するクロックドインバータ103−1により出力
を帰還してデータ信号を保持する。液晶画素ドライバ1
04は2個のCMOSトランジスタ構成のトランスミッ
ションゲート104−1、104−2により構成するこ
とができる。メモリ回路103に保持されたデータ信号
がHレベルの場合は、液晶画素ドライバ104におい
て、ノーマリーホワイト表示の場合液晶を黒表示させる
第1の電圧信号線118に接続されるトランスミッショ
ンゲート104−1が導通状態となり、画素電極106
に第1の電圧116が供給され、対向電極108に供給
される基準電圧122との電位差により液晶画素105
が黒表示状態となる。同様に、保持されたデータ信号が
Lレベルの場合は、第2の電圧信号線119に接続され
るトランスミッションゲート104−2が導通状態とな
り、画素電極106に第2の電圧117が供給され液晶
画素105が白表示状態となる。As shown in FIG. 6, in the present embodiment, the switching control circuit 109 can be constituted by a logic circuit of a NOR gate circuit 109-1 having a CMOS transistor configuration and an inverter 109-2 having a CMOS transistor configuration. NOR gate circuit 109-1 is 2
When a negative logic selection signal is input to both inputs, a positive logic ON signal is output, and the inverter 109-2 outputs a negative logic ON signal. Further, the switching circuit 102 can be configured by a transmission gate 102-1 having a CMOS transistor configuration. The transmission gate 102-1 has a switching control circuit 109.
Is turned on based on the ON signal, the column data line 115 is connected to the memory circuit 103, and turned off based on the OFF signal. The memory circuit 103 can have a configuration in which a clocked inverter 103-1 having a CMOS transistor configuration and an inverter 103-2 having a CMOS transistor configuration are connected in a feedback manner. The data signal is supplied to the switching control circuit 10
9 is taken into the memory circuit 103 from the switching circuit 102 by the ON signal of 9, and inverted by the inverter 103-2, and the output is fed back by the clocked inverter 103-1 operated by the OFF signal of the switching control circuit 109 to hold the data signal. I do. LCD pixel driver 1
04 can be constituted by transmission gates 104-1 and 104-2 having two CMOS transistors. When the data signal held in the memory circuit 103 is at the H level, the transmission gate 104-1 connected to the first voltage signal line 118 that causes the liquid crystal to display black in the case of normally white display in the liquid crystal pixel driver 104. It becomes conductive and the pixel electrode 106
The first voltage 116 is supplied to the liquid crystal pixel 105 by a potential difference from the reference voltage 122 supplied to the counter electrode 108.
Becomes a black display state. Similarly, when the held data signal is at the L level, the transmission gate 104-2 connected to the second voltage signal line 119 is turned on, the second voltage 117 is supplied to the pixel electrode 106, and the liquid crystal pixel 105 becomes a white display state.
【0061】本実施形態では同時入力データ信号を2ビ
ットとしたが、これに限定するものではない。例えば、
カラー表示を行う際にRGB3色分のデータ信号を同時
に入力するために、同時入力データ信号を3ビットとし
ても良い。In this embodiment, the simultaneous input data signal has two bits, but the present invention is not limited to this. For example,
In order to simultaneously input data signals for the three colors RGB when performing color display, the simultaneous input data signal may be 3 bits.
【0062】(第4の実施形態)図7は、本発明の第4
の実施形態の電気光学装置である液晶装置における画素
及びその駆動回路などの要部を示すブロック図である。
図8はその詳細な回路図である。(Fourth Embodiment) FIG. 7 shows a fourth embodiment of the present invention.
FIG. 3 is a block diagram illustrating main parts such as pixels and a driving circuit of the liquid crystal device which is the electro-optical device according to the embodiment.
FIG. 8 is a detailed circuit diagram thereof.
【0063】本実施形態は図7に示すとおり、第3の実
施形態で示した図5のブロック図に、列データ線115
が入力データ線114から分岐する点に配置されるラッ
チ回路201を加えた構成となる。本実施形態において
特段説明しない構成は、第3の実施形態と同一な構成で
ある。In this embodiment, as shown in FIG. 7, the column data lines 115 are added to the block diagram of FIG. 5 shown in the third embodiment.
Has a configuration in which a latch circuit 201 arranged at a point branched from the input data line 114 is added. Configurations that are not particularly described in the present embodiment are the same as those in the third embodiment.
【0064】ラッチ回路201は、列走査線112−m
が選択時には対応する列データ線115−dに入力デー
タ線114からデータ信号を取り込み、非選択時には列
データ線115−dのデータ信号を保持する。The latch circuit 201 is connected to the column scanning line 112-m
When the data is selected, the data signal from the input data line 114 is taken into the corresponding column data line 115-d, and when not selected, the data signal of the column data line 115-d is held.
【0065】以上の構成により、入力データ線114に
寄生する容量を、選択されているラッチ回路201に繋
がった列データ線115の容量だけにすることができ、
消費電力を大幅に低減できる。With the above configuration, the parasitic capacitance of the input data line 114 can be limited to the capacitance of the column data line 115 connected to the selected latch circuit 201.
Power consumption can be greatly reduced.
【0066】なお、本実施形態は図8に示すとおり、第
3の実施形態で示した図6の回路図に、ラッチ回路20
1を加えた構成となる。ラッチ回路201はCMOSト
ランジスタ構成のクロックドインバータ201−1、2
01−2とCMOSトランジスタ構成のインバータ20
1−3の論理回路により構成することができる。列走査
線112−mの選択信号はCMOSトランジスタ構成の
インバータ202で反転された信号とともに、ラッチ回
路201の制御用信号として用いられる。入力データ線
114から入力されたデータ信号は列走査線112−m
の選択信号の立ち下がりで初段のクロックドインバータ
201−1により取り込まれ、インバータ201−3に
より反転され、列走査線112−mの選択信号の立ち上
がりでクロックドインバータ201−2により、出力を
帰還してデータ信号を保持する動作が行われる。In this embodiment, as shown in FIG. 8, the latch circuit 20 is added to the circuit diagram of FIG. 6 shown in the third embodiment.
1 is added. The latch circuit 201 includes clocked inverters 201-1 and 201-2 each having a CMOS transistor configuration.
01-2 and CMOS transistor configured inverter 20
It can be constituted by the logic circuits 1-3. The selection signal of the column scanning line 112-m is used as a control signal of the latch circuit 201 together with the signal inverted by the inverter 202 having a CMOS transistor configuration. The data signal input from the input data line 114 is a column scan line 112-m
At the falling edge of the selection signal, and is inverted by the inverter 201-3 at the first stage, inverted by the inverter 201-3, and the output is fed back by the clocked inverter 201-2 at the rising edge of the selection signal of the column scanning line 112-m. Then, the operation of holding the data signal is performed.
【0067】本実施形態では同時入力データ信号を2ビ
ットとしたが、これに限定するものではない。例えば、
カラー表示を行う際にRGB3色分のデータ信号を同時
に入力するために、同時入力データ信号を3ビットとし
ても良い。In this embodiment, the simultaneous input data signal is 2 bits, but the present invention is not limited to this. For example,
In order to simultaneously input data signals for the three colors RGB when performing color display, the simultaneous input data signal may be 3 bits.
【0068】(第5の実施形態)図11に、以上の第1
乃至第4の実施形態による本発明の電気光学装置を携帯
電話に用いた例を示す。携帯電話302の表示部301
として本発明の液晶装置を用いた。(Fifth Embodiment) FIG. 11 shows the first embodiment.
An example in which the electro-optical device according to the present invention according to the fourth to fourth embodiments is used for a mobile phone is shown. Display 301 of mobile phone 302
The liquid crystal device of the present invention was used.
【0069】以上の構成により、バッテリー駆動をする
際に従来の単純マトリクス型液晶装置を用いた電子機器
に比べて大幅な長寿命化を実現することができ、かつ従
来のスタティック駆動型液晶装置に比べて簡便な制御方
法および制御回路構成にできる。With the above-described configuration, when the battery is driven, a significantly longer life can be realized as compared with a conventional electronic device using a simple matrix type liquid crystal device, and a conventional static drive type liquid crystal device can be realized. A simpler control method and control circuit configuration can be achieved.
【0070】本実施形態では携帯電話を例にとったが、
これに限定するものではない。例えば、本発明の電気光
学装置は、時計、ページャー、プロジェクタといった各
種電子機器にも適用できる。プロジェクタの場合は、本
発明の電子光学装置を光変調装置として用いることにな
る。In the present embodiment, a mobile phone is taken as an example.
It is not limited to this. For example, the electro-optical device of the present invention can be applied to various electronic devices such as a clock, a pager, and a projector. In the case of a projector, the electro-optical device of the present invention is used as a light modulation device.
【0071】なお、本発明の電気光学装置は、上述した
各実施形態に限られるものではなく、本願明細書の全体
から読み取れる発明の要旨或いは思想に反しない範囲で
適宜変更可能であり、そのような変更を伴なう電気光学
装置もまた本発明の技術的範囲に含まれるものである。The electro-optical device according to the present invention is not limited to the above-described embodiments, but can be appropriately modified without departing from the spirit or spirit of the invention which can be read from the entire specification of the present application. An electro-optical device with various changes is also included in the technical scope of the present invention.
【0072】例えば、各実施形態においては、電気光学
装置として液晶装置を用いて説明したが、画素を液晶画
素に代えて、他の電気光学部材に置き換えた電気光学装
置にも適用できる。液晶装置以外の電気光学装置として
は、各画素毎にミラーを配置してそのミラーの角度を画
像信号に応じて可変するデジタル・マイクロミラー・デ
バイス(DMD)や、プラズマ・ディスプレイ・パネル
(PDP),フィールド・エミッション・ディスプレイ
(FED),エレクトロ・ルミネッセンス(EL)等の
発光素子を各画素に備えた自発光型表示装置でもよい。
但し、このような電気光学装置では、画素回路が形成さ
れた単一の基板のみで構成されることがあったり、半導
体基板ではなくガラス基板を用いる場合があったりする
が、このような構造であっても本発明を適用することは
可能である。For example, in each embodiment, a liquid crystal device has been described as an electro-optical device. However, the present invention can be applied to an electro-optical device in which pixels are replaced with liquid crystal pixels and replaced with other electro-optical members. Electro-optical devices other than liquid crystal devices include a digital micromirror device (DMD) that arranges a mirror for each pixel and changes the angle of the mirror according to an image signal, and a plasma display panel (PDP). , A field emission display (FED), an electroluminescence (EL), etc., in each pixel.
However, such an electro-optical device may be configured with only a single substrate on which a pixel circuit is formed, or a glass substrate may be used instead of a semiconductor substrate. Even so, the present invention can be applied.
【図1】本発明の第1の実施形態に基づく電気光学装置
の画素及びその駆動回路などの要部を示すブロック図。FIG. 1 is a block diagram showing a main part of a pixel and a driving circuit thereof of an electro-optical device according to a first embodiment of the present invention.
【図2】本発明の第1の実施形態に基づく電気光学装置
の駆動回路をCMOSトランジスタで構成した回路図。FIG. 2 is a circuit diagram in which a driving circuit of the electro-optical device according to the first embodiment of the present invention is configured by CMOS transistors.
【図3】本発明の第2の実施形態に基づく電気光学装置
の画素及びその駆動回路などの要部を示すブロック図。FIG. 3 is a block diagram illustrating a main part of a pixel and a driving circuit thereof of an electro-optical device according to a second embodiment of the invention.
【図4】本発明の第2の実施形態に基づく電気光学装置
の駆動回路をCMOSトランジスタで構成した回路図。FIG. 4 is a circuit diagram in which a driving circuit of an electro-optical device according to a second embodiment of the present invention is configured by CMOS transistors.
【図5】本発明の第3の実施形態に基づく電気光学装置
の画素及びその駆動回路などの要部を示すブロック図。FIG. 5 is a block diagram showing a main part of a pixel and a driving circuit thereof of an electro-optical device according to a third embodiment of the present invention.
【図6】本発明の第3の実施形態に基づく電気光学装置
の駆動回路をCMOSトランジスタで構成した回路図。FIG. 6 is a circuit diagram in which a driving circuit of an electro-optical device according to a third embodiment of the present invention is configured by CMOS transistors.
【図7】本発明の第4の実施形態に基づく電気光学装置
の画素及びその駆動回路などの要部を示すブロック図。FIG. 7 is a block diagram showing a main part of a pixel and a driving circuit thereof of an electro-optical device according to a fourth embodiment of the present invention.
【図8】本発明の第4の実施形態に基づく電気光学装置
の駆動回路をCMOSトランジスタで構成した回路図。FIG. 8 is a circuit diagram in which a driving circuit of an electro-optical device according to a fourth embodiment of the present invention is configured by CMOS transistors.
【図9】本発明の第1乃至第4の実施形態に基づく電気
光学装置の走査線駆動回路をCMOSトランジスタ構成
のシフトレジスタ回路で構成した回路図。FIG. 9 is a circuit diagram in which the scanning line drive circuit of the electro-optical device according to the first to fourth embodiments of the present invention is configured by a shift register circuit having a CMOS transistor configuration.
【図10】本発明の第1乃至第4の実施形態に基づく電
気光学装置の走査線駆動回路をCMOSトランジスタ構
成のデコーダ回路で構成した回路図。FIG. 10 is a circuit diagram in which a scanning line driving circuit of the electro-optical device according to the first to fourth embodiments of the present invention is configured by a decoder circuit having a CMOS transistor configuration.
【図11】本発明の第5の実施形態に基づく電子機器を
示す図。FIG. 11 is a view showing an electronic device according to a fifth embodiment of the present invention.
【図12】従来のスタティック駆動型液晶装置を示す
図。FIG. 12 is a diagram showing a conventional static drive type liquid crystal device.
【図13】液晶装置の平面図。FIG. 13 is a plan view of a liquid crystal device.
【図14】図13の液晶装置における断面図。FIG. 14 is a cross-sectional view of the liquid crystal device of FIG.
101・・・液晶画素駆動回路 102・・・スイッチング回路 103・・・メモリ回路 104・・・液晶画素ドライバ 105・・・液晶画素 106・・・画素電極 107・・・液晶層 108・・・対向電極 109・・・スイッチング制御回路 110・・・行走査線 111・・・行走査線駆動回路 112・・・列走査線 113・・・列走査線駆動回路 114・・・入力データ線 115・・・列データ線 116・・・第1の電圧 117・・・第2の電圧 118・・・第1の電圧信号線 119・・・第2の電圧信号線 120・・・行走査線駆動回路用制御信号 121・・・列走査線駆動回路用制御信号 122・・・基準電圧 201・・・ラッチ回路 301・・・表示部 302・・・携帯電話 101: liquid crystal pixel driving circuit 102: switching circuit 103: memory circuit 104: liquid crystal pixel driver 105: liquid crystal pixel 106: pixel electrode 107: liquid crystal layer 108: facing Electrode 109: Switching control circuit 110: Row scanning line 111: Row scanning line driving circuit 112: Column scanning line 113: Column scanning line driving circuit 114: Input data line 115 Column data line 116 first voltage 117 second voltage 118 first voltage signal line 119 second voltage signal line 120 for row scanning line drive circuit Control signal 121: Control signal for column scanning line drive circuit 122: Reference voltage 201: Latch circuit 301: Display unit 302: Mobile phone
フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) G02F 1/133 550 G02F 1/133 550 G09G 3/36 G09G 3/36 Continued on the front page (51) Int.Cl. 7 Identification symbol FI Theme coat II (Reference) G02F 1/133 550 G02F 1/133 550 G09G 3/36 G09G 3/36
Claims (8)
及び複数の列走査線と、前記列走査線に沿って配設され
た複数のデータ線と、電圧信号を供給する電圧信号線
と、前記行走査線と前記列走査線の交差に対応して配置
される複数の画素駆動回路とを有し、 前記各画素駆動回路は、 前記行走査線と前記列走査線の選択時には導通状態とな
り、前記行走査線と前記列走査線の少なくとも一方の非
選択時には非導通状態となるスイッチング回路と、前記
スイッチング回路が導通状態のときに前記データ線のデ
ータ信号を取り込み、前記スイッチング回路が非導通状
態のときにデータ信号を保持するメモリ回路と、前記メ
モリ回路に保持されたデータ信号が第1レベルの場合は
画素に前記電圧信号線から第1の前記電圧信号を出力
し、第2レベルの場合は画素に前記電圧信号線から第2
の前記電圧信号を出力する画素ドライバとを備えること
を特徴とする電気光学装置。A plurality of row scanning lines and a plurality of column scanning lines intersecting each other, a plurality of data lines arranged along the column scanning lines, and a voltage signal line for supplying a voltage signal. A plurality of pixel driving circuits arranged corresponding to intersections of the row scanning lines and the column scanning lines, wherein each of the pixel driving circuits is in a conductive state when the row scanning lines and the column scanning lines are selected. And a switching circuit that is non-conductive when at least one of the row scanning line and the column scanning line is not selected, and a data signal of the data line when the switching circuit is conductive, and the switching circuit is non-conductive. A memory circuit for holding a data signal when in a conductive state, and outputting the first voltage signal to the pixel from the voltage signal line to the pixel when the data signal held in the memory circuit is at a first level; From the voltage signal line to the pixel when the second
And a pixel driver that outputs the voltage signal.
時には対応するデータ線にデータ信号を取り込み、非選
択時には前記データ線のデータ信号を保持するラッチ回
路を備えたことを特徴とする請求項1記載の電気光学装
置。2. A latch circuit for each data line, wherein a data signal is taken into a corresponding data line when the column scanning line is selected, and a latch circuit which holds a data signal of the data line when not selected is provided. The electro-optical device according to claim 1.
の電極であって、前記画素電極下に電気的絶縁膜を介し
て前記画素駆動回路を配設したことを特徴とする請求項
1乃至2のいずれかに記載の電気光学装置。3. The pixel drive circuit according to claim 1, wherein the pixel electrode disposed in the pixel is a light reflection type electrode, and the pixel drive circuit is disposed below the pixel electrode via an electrical insulating film. 3. The electro-optical device according to any one of claims 1 to 2.
は、導通制御信号を、前記行走査線と前記列走査線の少
なくとも一方が非導通時には非導通制御信号を前記スイ
ッチング回路に出力する複数のスイッチング制御回路を
備え、前記スイッチング制御回路は複数の前記画素駆動
回路における前記スイッチング回路を制御することを特
徴とする請求項1乃至3のいずれかに記載の電気光学装
置。4. A conduction control signal is output to the switching circuit when the row scanning line and the column scanning line are selected, and a non-conduction control signal is output to the switching circuit when at least one of the row scanning line and the column scanning line is non-conduction. 4. The electro-optical device according to claim 1, further comprising a plurality of switching control circuits, wherein the switching control circuit controls the switching circuits in the plurality of pixel driving circuits. 5.
めの行走査線駆動回路と、前記列走査線に列走査信号を
供給するための列走査線駆動回路を備え、前記行走査線
駆動回路と前記列走査線駆動回路の少なくとも一方が、
シフトレジスタ回路により構成されることを特徴とする
請求項1乃至4のいずれかに記載の電気光学装置。5. A row scanning line driving circuit for supplying a row scanning signal to the row scanning line, and a column scanning line driving circuit for supplying a column scanning signal to the column scanning line. At least one of a driving circuit and the column scanning line driving circuit,
The electro-optical device according to any one of claims 1 to 4, wherein the electro-optical device is configured by a shift register circuit.
めの行走査線駆動回路と、前記列走査線に列走査信号を
供給するための列走査線駆動回路を備え、前記行走査線
駆動回路と前記列走査線駆動回路の少なくとも一方が、
走査線の本数に応じたビット数のアドレス信号で、該当
する走査線を選択するデコーダ回路により構成されるこ
とを特徴とする請求項1乃至4のいずれかに記載の電気
光学装置。6. A row scanning line driving circuit for supplying a row scanning signal to the row scanning line, and a column scanning line driving circuit for supplying a column scanning signal to the column scanning line, wherein: At least one of a driving circuit and the column scanning line driving circuit,
5. The electro-optical device according to claim 1, further comprising a decoder circuit that selects a corresponding scanning line with an address signal having a bit number corresponding to the number of the scanning lines.
OS構造であることを特徴とする請求項1乃至6のいず
れかに記載の電気光学装置。7. The electro-optical device according to claim 1, wherein the circuit element structure is a CM.
The electro-optical device according to claim 1, wherein the electro-optical device has an OS structure.
光学装置を備えたことを特徴とする電子機器。8. An electronic apparatus comprising the electro-optical device according to claim 1.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000401604A JP2001242819A (en) | 2000-12-28 | 2000-12-28 | Electrooptical device and electronics |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1998220737 | 1998-08-04 | ||
JP1998255849 | 1998-09-09 | ||
JP2000401604A JP2001242819A (en) | 2000-12-28 | 2000-12-28 | Electrooptical device and electronics |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP56298999A Division JP3629712B2 (en) | 1998-08-04 | 1999-08-02 | Electro-optical device and electronic apparatus |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001242819A true JP2001242819A (en) | 2001-09-07 |
JP2001242819A6 JP2001242819A6 (en) | 2006-12-07 |
Family
ID=18866012
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000401604A Withdrawn JP2001242819A (en) | 2000-12-28 | 2000-12-28 | Electrooptical device and electronics |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2001242819A (en) |
Cited By (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6671023B2 (en) | 2000-12-07 | 2003-12-30 | Sanyo Electric Co., Ltd. | Active matrix display device |
US6803896B2 (en) | 2001-04-13 | 2004-10-12 | Sanyo Electric Co., Ltd | Display device |
US6825834B2 (en) | 2000-11-06 | 2004-11-30 | Sanyo Electric Co., Ltd. | Active matrix display device |
US6853371B2 (en) | 2000-09-18 | 2005-02-08 | Sanyo Electric Co., Ltd. | Display device |
US6873321B2 (en) | 2001-04-11 | 2005-03-29 | Sanyo Electric Co., Ltd. | Display device with two-level image representation |
US6885359B2 (en) | 2001-04-11 | 2005-04-26 | Sanyo Electric Co., Ltd. | Display device with selective rewriting function |
US6950080B2 (en) | 2001-04-13 | 2005-09-27 | Sanyo Electric Co, Ltd. | Display device |
US6956553B2 (en) | 2001-04-27 | 2005-10-18 | Sanyo Electric Co., Ltd. | Active matrix display device |
US7019727B2 (en) | 2000-09-18 | 2006-03-28 | Sanyo Electric Co., Ltd. | Display device |
US7019738B2 (en) | 2000-09-18 | 2006-03-28 | Sanyo Electric Co., Ltd. | Display device and its control method |
US7027026B2 (en) | 2001-04-11 | 2006-04-11 | Sanyo Electric Co., Ltd. | Display device |
US7038650B2 (en) | 2001-04-11 | 2006-05-02 | Sanyo Electric Co., Ltd. | Display device |
US7081875B2 (en) | 2000-09-18 | 2006-07-25 | Sanyo Electric Co., Ltd. | Display device and its driving method |
US7095389B2 (en) | 2000-09-18 | 2006-08-22 | Sanyo Electric Co., Ltd. | Active matrix display device |
US7123233B2 (en) | 2001-04-11 | 2006-10-17 | Sanyo Electric Co., Ltd. | Display device |
US7173589B2 (en) | 2001-03-29 | 2007-02-06 | Sanyo Electric Co., Ltd. | Display device |
JP2008241832A (en) * | 2007-03-26 | 2008-10-09 | Seiko Epson Corp | Liquid crystal device, pixel circuit, active matrix substrate, and electronic apparatus |
-
2000
- 2000-12-28 JP JP2000401604A patent/JP2001242819A/en not_active Withdrawn
Cited By (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7081875B2 (en) | 2000-09-18 | 2006-07-25 | Sanyo Electric Co., Ltd. | Display device and its driving method |
US7808495B2 (en) | 2000-09-18 | 2010-10-05 | Sanyo Electric Co., Ltd. | Display device and its control method |
US6853371B2 (en) | 2000-09-18 | 2005-02-08 | Sanyo Electric Co., Ltd. | Display device |
US7518571B2 (en) | 2000-09-18 | 2009-04-14 | Sanyo Electric Co., Ltd. | Display device |
US7095389B2 (en) | 2000-09-18 | 2006-08-22 | Sanyo Electric Co., Ltd. | Active matrix display device |
US7019727B2 (en) | 2000-09-18 | 2006-03-28 | Sanyo Electric Co., Ltd. | Display device |
US7019738B2 (en) | 2000-09-18 | 2006-03-28 | Sanyo Electric Co., Ltd. | Display device and its control method |
US6825834B2 (en) | 2000-11-06 | 2004-11-30 | Sanyo Electric Co., Ltd. | Active matrix display device |
US6671023B2 (en) | 2000-12-07 | 2003-12-30 | Sanyo Electric Co., Ltd. | Active matrix display device |
US7173589B2 (en) | 2001-03-29 | 2007-02-06 | Sanyo Electric Co., Ltd. | Display device |
US6885359B2 (en) | 2001-04-11 | 2005-04-26 | Sanyo Electric Co., Ltd. | Display device with selective rewriting function |
US7038650B2 (en) | 2001-04-11 | 2006-05-02 | Sanyo Electric Co., Ltd. | Display device |
US7027026B2 (en) | 2001-04-11 | 2006-04-11 | Sanyo Electric Co., Ltd. | Display device |
US7123233B2 (en) | 2001-04-11 | 2006-10-17 | Sanyo Electric Co., Ltd. | Display device |
US6873321B2 (en) | 2001-04-11 | 2005-03-29 | Sanyo Electric Co., Ltd. | Display device with two-level image representation |
US6950080B2 (en) | 2001-04-13 | 2005-09-27 | Sanyo Electric Co, Ltd. | Display device |
US6803896B2 (en) | 2001-04-13 | 2004-10-12 | Sanyo Electric Co., Ltd | Display device |
US6956553B2 (en) | 2001-04-27 | 2005-10-18 | Sanyo Electric Co., Ltd. | Active matrix display device |
US7432898B2 (en) | 2001-04-27 | 2008-10-07 | Sanyo Electric Co., Ltd. | Active matrix display device |
JP2008241832A (en) * | 2007-03-26 | 2008-10-09 | Seiko Epson Corp | Liquid crystal device, pixel circuit, active matrix substrate, and electronic apparatus |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3629712B2 (en) | Electro-optical device and electronic apparatus | |
US8159484B2 (en) | Liquid crystal device, pixel circuit, active matrix substrate, and electronic apparatus | |
KR100462133B1 (en) | Display apparatus | |
US8681163B2 (en) | Display device, control method of display device and electronic apparatus | |
TWI383361B (en) | Driving circuit, liquid crystal device, electronic apparatus, and method of driving liquid crystal device | |
JP5019859B2 (en) | Liquid crystal device and electronic device | |
JP2001242819A (en) | Electrooptical device and electronics | |
JP2001242819A6 (en) | Electro-optical device and electronic apparatus | |
US10636373B2 (en) | Pixel circuit, memory circuit, display panel and driving method | |
JP4595700B2 (en) | Electro-optical device, driving method, and electronic apparatus | |
JP4466606B2 (en) | Electro-optical device and electronic apparatus | |
JP4432694B2 (en) | Electro-optical device, driving method of electro-optical device, and electronic apparatus | |
JP2007094262A (en) | Electro-optical apparatus and electronic equipment | |
JP4115099B2 (en) | Display device | |
JP3863729B2 (en) | Display device | |
JP2009145639A (en) | Driving system, electro-optical device and electronic device | |
JP2001249636A (en) | Circuit for driving electrooptical device, electrooptical device and electronic equipment | |
JP2007206543A (en) | Electro-optical device, driving method, and electronic equipment | |
JP3856027B2 (en) | Electro-optical device and electronic apparatus | |
JP2007148348A (en) | Electro-optic device, method for driving the same, and electronic device | |
JP3668115B2 (en) | Display device | |
JP2007240969A (en) | Electrooptical device and electronic equipment | |
CN100424554C (en) | Electro-optical device and electronic apparatus | |
JP2006350053A (en) | Electro-optic device, driving method, and electronic device | |
JP2002162947A (en) | Display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Withdrawal of application because of no request for examination |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20061003 |