DE102014117512B4 - Semiconductor device with metal structure in an outermost wiring layer and via - Google Patents
Semiconductor device with metal structure in an outermost wiring layer and via Download PDFInfo
- Publication number
- DE102014117512B4 DE102014117512B4 DE102014117512.3A DE102014117512A DE102014117512B4 DE 102014117512 B4 DE102014117512 B4 DE 102014117512B4 DE 102014117512 A DE102014117512 A DE 102014117512A DE 102014117512 B4 DE102014117512 B4 DE 102014117512B4
- Authority
- DE
- Germany
- Prior art keywords
- sense
- semiconductor device
- metal structure
- line
- force
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
- H01L22/34—Circuits for electrically characterising or monitoring manufacturing processes, e. g. whole test die, wafers filled with test structures, on-board-devices incorporated on each die, process control monitors or pad structures thereof, devices in scribe line
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/05124—Aluminium [Al] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05163—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/05166—Titanium [Ti] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05163—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/05181—Tantalum [Ta] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05163—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/05184—Tungsten [W] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05647—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05663—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/05664—Palladium [Pd] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05663—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/05669—Platinum [Pt] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05663—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
- H01L2224/05673—Rhodium [Rh] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/45124—Aluminium (Al) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45139—Silver (Ag) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45147—Copper (Cu) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4911—Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5226—Via connections in a multilevel interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L24/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Automation & Control Theory (AREA)
- Semiconductor Integrated Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Halbleitervorrichtung, umfassend
eine erste Force-Leitung (401), die elektrisch mit einer Metallstruktur (305) in einer äußersten Verdrahtungsschicht (300) verbunden ist, wobei ein Sense-Via (311) sich von der Metallstruktur (305) durch ein äußerstes Zwischenschichtdielektrikum (210) erstreckt;
eine erste Sense-Leitung (411), die von der ersten Force-Leitung (401) getrennt und elektrisch mit der Metallstruktur (305) verbunden ist;
eine zweite Force-Leitung (402), die elektrisch mit dem Sense-Via (311) über eine Basisoberfläche (311a) des Sense-Vias (311) verbunden ist, wobei die Basisoberfläche (311a) von der Metallstruktur (305) abgewandt und zu einem Halbleiterkörper (100) ausgerichtet ist, der halbleitende Teile von wenigstens einem Halbleiterelement (190) umfasst;
eine zweite Sense-Leitung (412), die elektrisch mit dem Sense-Via (311) durch die Basisoberfläche (311a) verbunden ist; und
Kontaktvias (319), die sich von der Metallstruktur (305) durch das äußerste Zwischenschichtdielektrikum (210) erstrecken und elektrisch mit dem wenigstens einen Halbleiterelement (190) verbunden sind und durch die im eingeschalteten Zustand der Halbleitervorrichtung ein Laststrom fließt.
Semiconductor device comprising
a first force line (401) electrically connected to a metal structure (305) in an outermost wiring layer (300), a sense via (311) extending from the metal structure (305) through an outermost interlayer dielectric (210) ;
a first sense line (411) disconnected from the first force line (401) and electrically connected to the metal structure (305);
a second force line (402) electrically connected to the sense via (311) via a base surface (311a) of the sense vias (311), the base surface (311a) facing away from and away from the metal structure (305) a semiconductor body (100) is aligned, which comprises semiconducting parts of at least one semiconductor element (190);
a second sense line (412) electrically connected to the sense via (311) through the base surface (311a); and
Contact vias (319) extending from the metal structure (305) through the outermost interlayer dielectric (210) and electrically connected to the at least one semiconductor element (190) and through which a load current flows in the on state of the semiconductor device.
Description
HINTERGRUNDBACKGROUND
Halbleiterschaltvorrichtungen schalten einen Laststrom durch eine elektrische Last ein und aus. Eine dicke Metallstruktur, die in die Halbleiterschaltvorrichtung integriert oder an dieser angebracht ist, führt in der Halbleiterschaltvorrichtung erzeugte thermische Energie zur Umgebung ab, beispielsweise durch ein zusätzliches Kühlelement oder eine Wärmesenke. Wenn die Abmessung von Halbleiterschaltvorrichtungen, die für einen spezifischen Laststrom klassifiziert sind, herabgesetzt wird, wird das Gesamtvolumen der Metallstruktur kleiner und eine Wärmeübertragung durch die Metallstruktur wird kritischer, und die Halbleiterschaltvorrichtungen können unter einem Verlust an Zuverlässigkeit leiden. Es ist eine Aufgabe der Ausführungsbeispiele, Halbleiterschaltvorrichtungen vorzusehen, die zuverlässig betrieben werden können.Semiconductor switching devices turn on and off a load current through an electrical load. A thick metal structure integrated into or attached to the semiconductor switching device dissipates thermal energy generated in the semiconductor switching device to the environment, for example, by an additional cooling element or a heat sink. As the size of semiconductor switching devices classified for a specific load current is reduced, the overall volume of the metal structure becomes smaller and heat transfer through the metal structure becomes more critical, and the semiconductor switching devices suffer from a loss of reliability. It is an object of the embodiments to provide semiconductor switching devices that can be reliably operated.
Die Druckschrift US 2011 / 0 042 671 A1 beschreibt eine Vierpunktmessung über einen Test-Via zum Erfassen von Elektromigrationseffekten. Der Test-Via ist beispielsweise im Kerf-Bereich (scribe-line) eines Halbleiterwafers angeordnet. Das Erfassen der Elektromigrationseffekte erfolgt in einer Prüfumgebung für Wafer oder als Package-Level Test.The document US 2011/0 042 671 A1 describes a four-point measurement via a test via for detecting electromigration effects. The test via is arranged, for example, in the kerf region (scribe-line) of a semiconductor wafer. The detection of the electromigration effects takes place in a test environment for wafers or as a package-level test.
ZUSAMMENFASSUNGSUMMARY
Die Aufgabe wird durch die Lehren der unabhängigen Patentansprüche gelöst. Die abhängigen Patentansprüche beziehen sich auf weitere Ausführungsbeispiele.The object is solved by the teachings of the independent claims. The dependent claims relate to further embodiments.
Gemäß einem Ausführungsbeispiel umfasst eine Halbleitervorrichtung eine erste Force-Leitung, die mit einer Metallstruktur in einer äußersten Verdrahtungsschicht verbunden ist. Ein Sense-Via erstreckt sich von der Metallstruktur durch ein äußerstes Zwischenschichtdielektrikum. Eine erste Sense-Leitung ist von der ersten Force-Leitung getrennt und elektrisch mit der Metallstruktur verbunden. Eine zweite Force-Leitung ist elektrisch mit dem Sense-Via durch eine Basisoberfläche des Sense-Vias verbunden, wobei die Basisoberfläche von der Metallstruktur abgewandt und zu dem Halbleiterkörper ausgerichtet ist, der halbleitende Teile von wenigstens einem Halbleiterelement umfasst. Eine zweite Sense-Leitung ist elektrisch mit dem Sense-Via durch die Basisoberfläche verbunden. Kontaktvias erstrecken sich von der Metallstruktur durch das äußerste Zwischenschichtdielektrikum und sind elektrisch mit dem wenigstens einen Halbleiterelement verbunden. Durch die Kontaktvias fließt im eingeschalteten Zustand der Halbleitervorrichtung ein Laststrom.According to an embodiment, a semiconductor device includes a first force line connected to a metal structure in an outermost wiring layer. A sense via extends from the metal structure through an ultimate interlayer dielectric. A first sense line is disconnected from the first force line and electrically connected to the metal structure. A second force line is electrically connected to the sense via through a base surface of the sense vias, the base surface facing away from the metal structure and aligned with the semiconductor body comprising semiconducting portions of at least one semiconductor element. A second sense line is electrically connected to the sense via through the base surface. Contact vias extend from the metal structure through the outermost interlayer dielectric and are electrically connected to the at least one semiconductor element. Due to the contact vias, a load current flows in the switched-on state of the semiconductor device.
Gemäß einem anderen Ausführungsbeispiel umfasst eine elektrische Schaltung eine erste Halbleitervorrichtung, die eine erste Force-Leitung aufweist, die elektrisch mit einer Metallstruktur in einer äußersten Verdrahtungsschicht verbunden ist. Ein Sense-Via erstreckt sich von der Metallstruktur durch ein äußerstes Zwischenschichtdielektrikum. Eine erste Sense-Leitung ist von der ersten Force-Leitung getrennt und elektrisch mit der Metallstruktur verbunden. Eine zweite Force-Leitung ist elektrisch mit dem Sense-Via durch eine Basisoberfläche des Sense-Vias verbunden, wobei die Basisoberfläche von der Metallstruktur abgewandt und zu einem Halbleiterkörper ausgerichtet ist, der halbleitende Teile von wenigstens einem Halbleiterelement umfasst. Eine zweite Sense-Leitung ist elektrisch mit dem Sense-Via durch die Basisoberfläche verbunden. Die elektrische Schaltung umfasst weiterhin eine zweite Halbleitervorrichtung, die elektrisch mit den ersten und zweiten Force-Anschlüssen und mit den ersten und zweiten Sense-Anschlüssen verbunden ist. Die zweite Halbleitervorrichtung ist gestaltet, um ein Signal auszugeben, das anzeigt, dass ein Spannungsabfall über dem Sense-Via eine vorbestimmte Schwelle überschreitet. Kontaktvias erstrecken sich von der Metallstruktur durch das äußerste Zwischenschichtdielektrikum und sind elektrisch mit dem wenigstens einen Halbleiterelement verbunden. Durch die Kontaktvias fließt im eingeschalteten Zustand der Halbleitervorrichtung ein Laststrom.According to another embodiment, an electrical circuit comprises a first semiconductor device having a first force line electrically connected to a metal structure in an outermost wiring layer. A sense via extends from the metal structure through an ultimate interlayer dielectric. A first sense line is disconnected from the first force line and electrically connected to the metal structure. A second force line is electrically connected to the sense via through a base surface of the sense vias, the base surface facing away from the metal structure and aligned with a semiconductor body comprising semiconductive portions of at least one semiconductor element. A second sense line is electrically connected to the sense via through the base surface. The electrical circuit further comprises a second semiconductor device electrically connected to the first and second force ports and to the first and second sense ports. The second semiconductor device is configured to output a signal indicating that a voltage drop across the sense via exceeds a predetermined threshold. Contact vias extend from the metal structure through the outermost interlayer dielectric and are electrically connected to the at least one semiconductor element. Due to the contact vias, a load current flows in the switched-on state of the semiconductor device.
Gemäß einem weiteren Ausführungsbeispiel umfasst eine elektrische Schaltung eine Halbleitervorrichtung, die eine erste Force-Leitung aufweist, die elektrisch mit einem ersten Force-Anschluss und mit einer Metallstruktur in einer äußersten Verdrahtungsschicht verbunden ist. Ein Sense-Via erstreckt sich von der Metallstruktur durch ein äußerstes Zwischenschichtdielektrikum. Eine erste Sense-Leitung ist von der ersten Force-Leitung getrennt und elektrisch mit einem ersten Sense-Anschluss und mit der Metallstruktur verbunden. Eine zweite Force-Leitung ist elektrisch mit einem zweiten Force-Anschluss und mit dem Sense-Via durch eine Basisoberfläche des Sense-Vias verbunden, wobei die Basisoberfläche von der Metallstruktur abgewandt und zu einem Halbleiterkörper ausgerichtet ist, der halbleitende Teile von wenigstens einem Halbleiterelement umfasst. Eine zweite Sense-Leitung ist elektrisch mit einem zweiten Sense-Anschluss und mit dem Sense-Via durch die Basisoberfläche verbunden. Die elektrische Schaltung umfasst weiterhin einen Anschlussblock, der elektrisch mit den ersten und zweiten Force-Anschlüssen und den ersten und zweiten Sense-Anschlüssen verbunden ist. Kontaktvias erstrecken sich von der Metallstruktur durch das äußerste Zwischenschichtdielektrikum und sind elektrisch mit dem wenigstens einen Halbleiterelement verbunden. Durch die Kontaktvias fließt im eingeschalteten Zustand der Halbleitervorrichtung ein Laststrom.According to a further embodiment, an electrical circuit comprises a semiconductor device having a first force line electrically connected to a first force terminal and to a metal structure in an outermost wiring layer. A sense via extends from the metal structure through an ultimate interlayer dielectric. A first sense line is disconnected from the first force line and electrically connected to a first sense terminal and to the metal structure. A second force line is electrically connected to a second force terminal and to the sense via through a base surface of the sense vias, the base surface facing away from the metal structure and aligned with a semiconductor body comprising semiconductive portions of at least one semiconductor element , A second sense line is electrically connected to a second sense terminal and to the sense via through the base surface. The electrical circuit further comprises a terminal block electrically connected to the first and second force terminals and the first and second sense terminals. Contact vias extend from the metal structure through the outermost interlayer dielectric and are electrically connected to the at least one semiconductor element. Due to the contact vias, a load current flows in the switched-on state of the semiconductor device.
Figurenliste list of figures
Die begleitenden Zeichnungen sind beigeschlossen, um ein weiteres Verständnis der Erfindung zu liefern, und sie sind in die Offenbarung der Erfindung einbezogen und bilden einen Teil von dieser. Die Zeichnungen veranschaulichen die Ausführungsbeispiele der vorliegenden Erfindung und dienen zusammen mit der Beschreibung zur Erläuterung von Prinzipien der Erfindung. Andere Ausführungsbeispiele der Erfindung und beabsichtigte Vorteile werden sofort gewürdigt, da sie unter Hinweis auf die folgende detaillierte Beschreibung besser verstanden werden.
-
1A ist eine schematische vertikale Schnittdarstellung eines Teiles einer Halbleitervorrichtung gemäß einem Ausführungsbeispiel, das auf eine Viereranschlussmessung bzw. Vierpunktmessung eines ohmschen Widerstandes eines Sense-Vias längs einer vertikalen Achse bezogen ist -
1B ist ein schematisches Diagramm, das die Änderung eines ohmschen Widerstandes eines Vias längs einer vertikalen Achse als eine Funktion der Anzahl von Schaltzyklen veranschaulicht, um Effekte der Ausführungsbeispiele darzustellen. -
1C ist ein schematisches Blockdiagramm einer Überwachungseinheit für eine Viereranschlussmessung in einer Halbleitervorrichtung gemäß einem Ausführungsbeispiel. -
2A ist eine schematische Draufsicht einer Halbleitervorrichtung gemäß einem Ausführungsbeispiel, das auf erste Force- und Sense-Leitungen, verbunden mit einer Metallstruktur, sowie zweite Force- und Sense-Leitungen, gebildet in der gleichen Verdrahtungsschicht, bezogen ist. -
2B ist eine schematische vertikale Schnittdarstellung eines Teiles der Halbleitervorrichtung von2A . -
2C ist eine schematische vertikale Schnittdarstellung eine Teiles einer Halbleitervorrichtung gemäß einem Ausführungsbeispiel, das LDMOS- (lateral diffundierte Metall-Oxid-Halbleiter) Vorrichtungen betrifft. -
2D ist eine schematische vertikale Schnittdarstellung eines Teiles einer Halbleitervorrichtung gemäß einem Ausführungsbeispiel, das DEMOS- (Drain-ausgedehnte Metall-Oxid-Halbleiter) Vorrichtungen betrifft. -
3A ist eine schematische Draufsicht einer Halbleitervorrichtung gemäß einem Ausführungsbeispiel, das auf erste Force- und Sense-Leitungen, die mit einer Metallstruktur verbunden sind, und zweite Force- und Sense-Leitungen, die in verschiedenen Verdrahtungsschichten gebildet sind, bezogen ist. -
3B ist eine schematische vertikale Schnittdarstellung eines Teiles der Halbleitervorrichtung von3A . -
4A ist eine schematische Draufsicht einer Halbleitervorrichtung gemäß einem Ausführungsbeispiel, wobei die Force- und Sense-Leitungen zwei Verdrahtungsschichten zugeteilt sind. -
4B ist eine schematische vertikale Schnittdarstellung eines Teiles der Halbleitervorrichtung von4A . -
5A ist eine schematische Draufsicht einer Halbleitervorrichtung gemäß einem Ausführungsbeispiel, wobei die Force- und Sense-Leitungen in der gleichen Verdrahtungsschicht gebildet sind. -
5B ist eine schematische vertikale Schnittdarstellung eines Teiles der Halbleitervorrichtung von5A . -
6 ist eine schematische Draufsicht einer Halbleitervorrichtung mit Force- und Sense-Anschlüssen gemäß einem Ausführungsbeispiel, das auf ein Quad-Flat-Gehäuse bezogen ist. -
7 ist ein schematisches Blockdiagramm einer Halbleitervorrichtung gemäß einem Ausführungsbeispiel, das auf eine integrierte Überwachungseinheit bezogen ist. -
8A ist ein schematisches Blockdiagramm eines elektrischen Systems gemäß einem Ausführungsbeispiel, das auf eine erste Halbleitervorrichtung mit Force- und Sense-Anschlüssen und eine zweite Halbleitervorrichtung, die elektrisch mit den Force- und Sense-Anschlüssen der ersten Halbleitervorrichtung gekoppelt ist, bezogen ist. -
8B ist ein schematisches Blockdiagramm eines elektrischen Systems gemäß einem Ausführungsbeispiel, das auf eine Halbleitervorrichtung mit Force- und Sense-Anschlüssen sowie einen Anschlussblock, der elektrisch mit den Force- und Sense-Anschlüssen der ersten Halbleitervorrichtung gekoppelt ist, bezogen ist.
-
1A FIG. 12 is a schematic vertical cross-sectional view of a portion of a semiconductor device according to an embodiment related to a four-terminal measurement of an ohmic resistance of a sense vias along a vertical axis. FIG -
1B FIG. 12 is a schematic diagram illustrating the change in ohmic resistance of a vias along a vertical axis as a function of the number of switching cycles to illustrate effects of the embodiments. FIG. -
1C FIG. 10 is a schematic block diagram of a quadruple terminal measurement monitoring unit in a semiconductor device according to an embodiment. FIG. -
2A FIG. 12 is a schematic plan view of a semiconductor device according to an embodiment, which is related to first sense and sense lines connected to a metal structure, and second force and sense lines formed in the same wiring layer. -
2 B FIG. 12 is a schematic vertical sectional view of a part of the semiconductor device of FIG2A , -
2C FIG. 12 is a schematic vertical cross-sectional view of a portion of a semiconductor device according to an embodiment relating to LDMOS (laterally diffused metal-oxide-semiconductor) devices. FIG. -
2D FIG. 12 is a schematic vertical cross-sectional view of a portion of a semiconductor device according to an embodiment related to DEMOS (drain-extended metal-oxide-semiconductor) devices. FIG. -
3A FIG. 12 is a schematic plan view of a semiconductor device according to an embodiment related to first force and sense lines connected to a metal structure and second force and sense lines formed in different wiring layers. FIG. -
3B FIG. 12 is a schematic vertical sectional view of a part of the semiconductor device of FIG3A , -
4A FIG. 12 is a schematic plan view of a semiconductor device according to an embodiment, wherein the force and sense lines are allocated to two wiring layers. FIG. -
4B FIG. 12 is a schematic vertical sectional view of a part of the semiconductor device of FIG4A , -
5A FIG. 12 is a schematic plan view of a semiconductor device according to an embodiment, wherein the force and sense lines are formed in the same wiring layer. FIG. -
5B FIG. 12 is a schematic vertical sectional view of a part of the semiconductor device of FIG5A , -
6 FIG. 12 is a schematic plan view of a semiconductor device with force and sense terminals according to an embodiment related to a quad-flat package. FIG. -
7 FIG. 10 is a schematic block diagram of a semiconductor device according to an embodiment related to an integrated monitoring unit. FIG. -
8A FIG. 12 is a schematic block diagram of an electrical system according to an embodiment related to a first semiconductor device having force and sense terminals and a second semiconductor device electrically coupled to the force and sense terminals of the first semiconductor device. -
8B FIG. 10 is a schematic block diagram of an electrical system according to an embodiment related to a semiconductor device having force and sense terminals and a terminal block electrically coupled to the force and sense terminals of the first semiconductor device.
DETAILBESCHREIBUNGLONG DESCRIPTION
In der folgenden Detailbeschreibung wird Bezug genommen auf die begleitenden Zeichnungen, die einen Teil der Offenbarung bilden und in denen für Veranschaulichungszwecke spezifische Ausführungsbeispiele gezeigt sind, in denen die Erfindung ausgestaltet werden kann. Es ist zu verstehen, dass andere Ausführungsbeispiele verwendet und strukturelle oder logische Änderungen gemacht werden können, ohne von dem Bereich der vorliegenden Erfindung abzuweichen. Beispielsweise können Merkmale, die für ein Ausführungsbeispiel veranschaulicht oder beschrieben sind, bei oder im Zusammenhang mit anderen Ausführungsbeispielen verwendet werden, um zu noch einem weiteren Ausführungsbeispiel zu gelangen. Es ist beabsichtigt, dass die vorliegende Erfindung derartige Modifikationen und Veränderungen einschließt. Die Zeichnungen sind nicht maßstabsgetreu und dienen lediglich für Veranschaulichungszwecke. Zur Klarheit sind die gleichen Elemente mit entsprechenden Bezugszeichen in den verschiedenen Zeichnungen versehen, falls nicht etwas anderes festgestellt wird.In the following detailed description, reference is made to the accompanying drawings, which form a part of the disclosure, and in which, for purposes of illustration, specific embodiments are shown in which the invention may be embodied. It should be understood that other embodiments may be utilized and structural or logical changes may be made without departing from the scope of the present invention Deviate from the invention. For example, features illustrated or described for one embodiment may be used in or in connection with other embodiments to yield yet a further embodiment. It is intended that the present invention include such modifications and changes. The drawings are not to scale and are for illustration purposes only. For clarity, the same elements are provided with corresponding reference numerals in the various drawings, unless otherwise stated.
Die Ausdrücke „haben“, „enthalten“, „umfassen“, „aufweisen“ und ähnliche Ausdrücke sind offene Ausdrücke, und diese Ausdrücke zeigen das Vorhandensein der festgestellten Strukturen, Elemente oder Merkmale an, schließen jedoch zusätzliche Elemente oder Merkmale nicht aus. Die unbestimmten und bestimmten Artikel sollen sowohl den Plural als auch den Singular umfassen, falls sich aus dem Zusammenhang nicht klar etwas anderes ergibt.The terms "have," "include," "include," "have," and similar expressions are open-ended terms, and these terms indicate the presence of the identified structures, elements, or features, but do not exclude additional elements or features. The indefinite and definite articles should include both the plural and the singular, if the context does not clearly state otherwise.
Der Ausdruck „elektrisch verbunden“ beschreibt eine permanente niederohmige Verbindung zwischen elektrisch verbundenen Elementen, beispielsweise einen direkten Kontakt zwischen den betreffenden Elementen oder eine niederohmige Verbindung über ein Metall und/oder einen hochdotierten Halbleiter. Der Ausdruck „elektrisch gekoppelt“ umfasst, dass ein oder mehrere dazwischen liegende Elemente, die für eine Signalübertragung geeignet sind, zwischen den elektrisch gekoppelten Elementen vorgesehen sein können, beispielsweise Widerstände oder Elemente, die steuerbar sind, um zeitweise eine niederohmige Verbindung in einem ersten Zustand und eine hochohmige elektrische Entkopplung in einem zweiten Zustand vorzusehen.The term "electrically connected" describes a permanent low-resistance connection between electrically connected elements, for example a direct contact between the relevant elements or a low-resistance connection via a metal and / or a heavily doped semiconductor. The term "electrically coupled" includes that one or more intermediate elements suitable for signal transmission may be provided between the electrically coupled elements, for example, resistors or elements that are controllable to temporarily provide a low resistance connection in a first state and to provide a high-impedance electrical decoupling in a second state.
Die
Der Halbleiterkörper
Gemäß einem Ausführungsbeispiel kann der Halbleiterkörper
Das Halbleiterelement
Beispielsweise können sich Kontaktvias bzw. Durchkontaktierungen
Wenigstens ein Sense-Via
Das Sense-Via
Sense- und Kontaktvias
Sense- und Kontaktvias
Eine erste Force-Leitung
Eine zweite Force-Leitung
Eine erste Sense-Leitung
Eine zweite Sense-Leitung
Durch die ersten und zweiten Force-Anschlüsse
Die Viereranschluss-Anordnung der Force- und Sense-Leitungen
Die Force- und Sense-Leitungen
Das Sense-Via
Wenn eine Halbleitervorrichtung beispielsweise eine induktive Last schaltet, verbraucht die Halbleitervorrichtung wenigstens teilweise die in dem Magnetfeld der induktiven Last gespeicherte Energie während eines Einschaltzustandes des Halbleiterschalters und überträgt die Energie in thermische Energie. Wenn die Halbleitervorrichtung einen Strom durch die induktive Last wiederholt ein- und ausschaltet, ist die Halbleitervorrichtung wiederholten Heiz- bzw. Erwärmungszyklen unterworfen. Verschiedene Wärmeausdehnungskoeffizienten von Metallen, die die Wärme zu der Umgebungsluft übertragen, des Halbleitermaterials und von dielektrischen Materialien, die Zwischenschichtdielektrika zwischen den Verdrahtungsschichten bilden, resultieren in einer thermomechanischen Beanspruchung, die das Metallisierungssystem der Halbleitervorrichtung mit zunehmender Anzahl von Schaltzyklen verschlechtern kann.For example, when a semiconductor device switches an inductive load, the semiconductor device at least partially consumes the energy stored in the magnetic field of the inductive load during a turn-on state of the semiconductor switch and transfers the energy to thermal energy. When the semiconductor device repeatedly turns on and off a current through the inductive load, the semiconductor device is subjected to repeated heating cycles. Various coefficients of thermal expansion of metals that transfer the heat to the ambient air, the semiconductor material, and dielectric materials that form interlayer dielectrics between the wiring layers result in thermomechanical stress that may degrade the metallization system of the semiconductor device as the number of switching cycles increases.
Die Verschlechterung kann abrupt bis zu einem niedrigen aber beträchtlichen Grad des Widerstandes des Metallisierungssystems zunehmen und dadurch die Stromverteilung innerhalb der Halbleitervorrichtung beeinträchtigen. Als ein Ergebnis kann ein zerstörender Mechanismus einsetzen, der schließlich in einer Fehlfunktion der Halbleitervorrichtung nach einer weiteren Anzahl von Schaltzyklen resultieren kann.The degradation can increase abruptly to a low but significant degree of resistance of the metallization system and thereby affect the distribution of current within the semiconductor device. As a result, a destructive mechanism may be employed which eventually may result in malfunction of the semiconductor device after a further number of switching cycles.
Die Viereranschluss-Messung in der Halbleitervorrichtung
In
In der Halbleitervorrichtung
Wenn während der Messungsperiode die Halbleitervorrichtung
Wenn die Messung gültig ist und das Messergebnis die vorbestimmte Schwelle überschreitet, kann die Überwachungseinheit ein Signal ausgeben, das einen Beginn einer Verschlechterung des Metallisierungssystems der Halbleitervorrichtung
In dieser Weise kann eine Verschlechterung der Kontaktvias
Gemäß
Die Steuerschaltung
Gemäß einem anderen Ausführungsbeispiel sind die Force- und Sense-Leitungen
Die
Eine zweite Force-Leitung
Die ersten und zweiten Verbindungsgebiete
Ein Winkel φ zwischen einer ersten Hilfslinie
Die zweiten Force- und Sense-Leitungen
Gemäß dem dargestellten Ausführungsbeispiel umfasst das Halbleiterelement
In Halbleitermesas
Während sich das dargestellte Ausführungsbeispiel auf vertikale IGFET-Zellen
Die Source- und Bodyzonen
Zwischenschichtvias
Die Halbleitervorrichtung
In der Halbleitervorrichtung
Die Drainzonen
Weitere Zwischenschichtvias
Während in dem dargestellten Ausführungsbeispiel die Force- und Sense-Leitungen
Ein Rand der Metallstruktur
In
Die
Gemäß
Leistungshalbleitervorrichtungen können Transistorzell-Arrays bzw. -anordnungen mit einer Vielzahl von IGFET-Zellen integrieren, die elektrisch parallel mit weiteren Treiber- bzw. Ansteuer- und Überwachungsschaltungen verbunden sind, wobei verschiedene Elemente in den weiteren analogen und logischen Schaltungen durch Streifenleiter in einer, zwei, drei oder mehr verschiedenen Verdrahtungsschichten zwischen der äußersten Verdrahtungsschicht
Die Halbleitervorrichtung
In der in
Zusätzlich kann die erste Sense-Leitung
Zweite Force- und Sense-Leitungen
Der Halbleiterkörper
Die Halbleitervorrichtung
Claims (25)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102014117512.3A DE102014117512B4 (en) | 2014-11-28 | 2014-11-28 | Semiconductor device with metal structure in an outermost wiring layer and via |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102014117512.3A DE102014117512B4 (en) | 2014-11-28 | 2014-11-28 | Semiconductor device with metal structure in an outermost wiring layer and via |
Publications (2)
Publication Number | Publication Date |
---|---|
DE102014117512A1 DE102014117512A1 (en) | 2016-06-02 |
DE102014117512B4 true DE102014117512B4 (en) | 2019-07-11 |
Family
ID=55968179
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102014117512.3A Active DE102014117512B4 (en) | 2014-11-28 | 2014-11-28 | Semiconductor device with metal structure in an outermost wiring layer and via |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE102014117512B4 (en) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110042671A1 (en) * | 2007-02-23 | 2011-02-24 | Wolfgang Walter | Semiconductor Device Test Structures and Methods |
-
2014
- 2014-11-28 DE DE102014117512.3A patent/DE102014117512B4/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110042671A1 (en) * | 2007-02-23 | 2011-02-24 | Wolfgang Walter | Semiconductor Device Test Structures and Methods |
Also Published As
Publication number | Publication date |
---|---|
DE102014117512A1 (en) | 2016-06-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102013219571B4 (en) | Power semiconductor module with vertical shunt resistor | |
DE102015105638B4 (en) | Semiconductor device with electrostatic discharge protection structure | |
EP2478556B1 (en) | Electronic device for switching currents | |
DE102014106825B4 (en) | Semiconductor device | |
DE102014106025B4 (en) | Integration of a current measurement into a wiring structure of an electronic circuit and electronic circuit | |
DE102013103378B4 (en) | Integrated circuit with power transistor cells and a connection line | |
DE102016104796B4 (en) | SEMICONDUCTOR DEVICE | |
DE102018131999B4 (en) | POWER MODULE AND POWER CONVERTER | |
DE102006041575A1 (en) | Semiconductor device | |
DE102012207311A1 (en) | Silicon carbide semiconductor device | |
DE102011056937A1 (en) | The housing | |
DE102014113254A1 (en) | Semiconductor device with current sensor | |
DE112018002579T5 (en) | SEMICONDUCTOR COMPONENT | |
DE102011003998A1 (en) | Current sensor comprising a sintered metal layer | |
DE102011076651B4 (en) | Current regulation with thermally matched resistors | |
DE102016214132A1 (en) | Transistor element and semiconductor device | |
DE212021000239U1 (en) | semiconductor module | |
DE10392391T5 (en) | Supporting control gate connection on a package using additional connection mounds | |
DE102015108412A1 (en) | Integrated temperature sensor | |
DE112021000681T5 (en) | ELECTRONIC DEVICE | |
DE102014105790A1 (en) | Semiconductor device with electrostatic discharge protection structure | |
DE102014019946B3 (en) | HYBRID SEMICONDUCTOR PACKAGE AND METHOD FOR MAKING A HYBRID SEMICONDUCTOR PACKAGE | |
DE102014117512B4 (en) | Semiconductor device with metal structure in an outermost wiring layer and via | |
DE102011052471B4 (en) | Integrated circuit with connection levels | |
DE212021000238U1 (en) | semiconductor module |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R012 | Request for examination validly filed | ||
R079 | Amendment of ipc main class |
Free format text: PREVIOUS MAIN CLASS: H01L0023485000 Ipc: H01L0023620000 |
|
R016 | Response to examination communication | ||
R016 | Response to examination communication | ||
R018 | Grant decision by examination section/examining division | ||
R020 | Patent grant now final | ||
R082 | Change of representative |