KR19990032800A - Test pattern generating circuit and method in monitor - Google Patents

Test pattern generating circuit and method in monitor Download PDF

Info

Publication number
KR19990032800A
KR19990032800A KR1019970053952A KR19970053952A KR19990032800A KR 19990032800 A KR19990032800 A KR 19990032800A KR 1019970053952 A KR1019970053952 A KR 1019970053952A KR 19970053952 A KR19970053952 A KR 19970053952A KR 19990032800 A KR19990032800 A KR 19990032800A
Authority
KR
South Korea
Prior art keywords
signal
connector
microcomputer
test pattern
video
Prior art date
Application number
KR1019970053952A
Other languages
Korean (ko)
Inventor
임재섭
Original Assignee
전주범
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자 주식회사 filed Critical 전주범
Priority to KR1019970053952A priority Critical patent/KR19990032800A/en
Publication of KR19990032800A publication Critical patent/KR19990032800A/en

Links

Landscapes

  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

본 발명은 컴퓨터 본체로부터 수직동기신호와 수평동기신호가 입력되지 않는 무신호시 CRT 화면에 풀 화이트 화면이 디스플레이되도록 하는 회로 및 방법에 관한 것이다.The present invention relates to a circuit and a method for displaying a full white screen on a CRT screen when no signal is inputted from a computer main body and a vertical sync signal is not input.

이러한 본 발명의 회로는, 디서브 컨넥터(21)를 통해 RGB 영상신호를 입력받아 증폭하는 비디오 프리앰프(22) 및 비디오 파워앰프(23)와, 상기 비디오 파워앰프(23)에서 출력되는 RGB 영상신호를 디스플레이하는 CRT(24)와, 상기 디서브 컨넥터(21)를 통해 수평/수직동기신호(H/V sync)를 입력받아 편향부(28)로 공급하고 상기 디서브 컨넥터(21)와의 접속 상태를 감지하는 마이콤(26)과, 무신호시 상기 마이콤(26)에서 출력되는 제어신호를 입력받아 설정된 수평주파수(H.sync) 및 수직주파수(V.sync)를 상기 편향부(28)로 공급하는 동기신호 발생부(27)와, 무신호시 상기 마이콤(26)의 제1포트(P21) 내지 제3포트(P23)에서 출력되는 신호를 전압 강하하여 비디오 프리앰프(22)로 공급하는 임피던스 매칭부(25)로 구성된다.The circuit of the present invention includes a video preamplifier 22 and a video power amplifier 23 for receiving and amplifying an RGB video signal through a desub connector 21, and an RGB image output from the video power amplifier 23. A CRT 24 displaying a signal and a horizontal / vertical synchronous signal (H / V sync) are received through the de-sub connector 21 and supplied to the deflection unit 28 and connected to the de-sub connector 21. A microcomputer 26 for detecting a state, and a horizontal frequency (H.sync) and a vertical frequency (V.sync) set by receiving a control signal output from the microcomputer 26 when no signal is input to the deflection unit 28. A voltage drop is applied to the synchronous signal generator 27 to supply and the signals output from the first port P21 to the third port P23 of the microcomputer 26 to the video preamplifier 22 when no signal is applied. Impedance matching section 25 is configured.

상기한 본 발명은 고장이 많이 유발되는 OSD IC를 사용하지 않고도 필요에 따라 풀 화이트 패턴이나 칼라-바 패턴을 디스플레이할 수 있는 효과가 있다.The present invention described above has the effect of displaying a full white pattern or a color-bar pattern as necessary without using an OSD-causing OSD IC.

Description

모니터에 있어서 시험 패턴 발생회로 및 방법 ( Circuit and method for making test pattern in a monitor )Circuit and method for making test pattern in a monitor

본 발명은 컴퓨터 본체로부터 수직동기신호와 수평동기신호가 입력되지 않는 무신호시 CRT 화면에 풀 화이트 화면이 디스플레이되도록 하는 방법에 관한 것이다.The present invention relates to a method of displaying a full white screen on a CRT screen when no signal is inputted from a computer main body, and a vertical sync signal is not inputted.

일반적으로 모니터에는 마이콤의 제어를 받아 CRT 화면에 문자나 도형의 정보를 디스플레이하는 온스크린디스플레이 집적회로가 구비되어 있는 바, 상기 OSD IC가 구비된 모니터의 비디오 계통이 도 1에 도시되어 있다.In general, a monitor is provided with an on-screen display integrated circuit for displaying text or graphic information on a CRT screen under the control of a microcomputer. The video system of the monitor with the OSD IC is illustrated in FIG. 1.

도 1을 참조하면, SDA 신호선과 SCL 신호선은 저항(R1,R2)을 통해 5V로 각각 풀업되어 있고, 리셋회로에 캐패시터(C1)를 통해 연결되어 전원 온 시에 마이콤(10)이나 OSD IC(11)가 각각 리셋 되도록 되어 있다.Referring to FIG. 1, the SDA signal line and the SCL signal line are pulled up to 5V through the resistors R1 and R2, respectively, and are connected to the reset circuit through the capacitor C1 to power on the microcomputer 10 or the OSD IC. 11) are to be reset respectively.

한편, 컴퓨터의 본체에서 출력되는 R,G,B 영상신호는 디서브 컨넥터를 통해 비디오 프리앰프(12)로 입력되어 일정레벨로 증폭되고 믹서부(13)로 입력되는 바, 상기 믹서부(13)에서는 상기 R,G,B 영상신호와 OSD IC(11)에서 출력되는 OSD 신호(R',G',B')가 혼합되고, 상기 믹서부(13)에서 혼합된 R,G,B 영상신호와 OSD 신호(R',G',B')는 비디오 파워앰프(14)에서 다시 증폭된 후 CRT(15)에 디스플레이된다.Meanwhile, the R, G, and B video signals output from the main body of the computer are input to the video preamplifier 12 through the de-sub connector, amplified to a predetermined level, and input to the mixer unit 13. The mixer unit 13 ), The R, G, B image signals and the OSD signals R ', G', B 'output from the OSD IC 11 are mixed, and the R, G, B images mixed by the mixer 13 are mixed. The signal and the OSD signals R ', G', and B 'are amplified again in the video power amplifier 14 and displayed on the CRT 15.

도 1에 도시된 바와 같이 상기 마이콤(10)과 OSD IC(11)간의 제어 데이터 전송을 위하여 I2C 버스가 널리 사용되고 있는 바, 상기 I2C버스란 직렬 동기버스로서 데이터가 전달되는 SDA 버스와 동기클럭 신호가 전달되는 SCL 버스로 이루어져 소정의 프로토콜에 따라 데이터를 전송하기 위하여 필립스사가 제안한 산업표준버스이다. 예컨대, 마이콤과 OSD IC간에 연결되는 버스 신호선은 SDA 버스 및 SCL 신호선과, 집적회로를 리셋하기 위한 리셋(reset) 신호선이 있다.As shown in FIG. 1, an I 2 C bus is widely used for transmitting control data between the microcomputer 10 and the OSD IC 11. The I 2 C bus is an SDA bus through which data is transmitted as a serial synchronization bus. And SCL buses, which carry synchronous clock signals, are the industry standard buses proposed by Philips to transmit data according to a predetermined protocol. For example, a bus signal line connected between a microcomputer and an OSD IC includes an SDA bus and an SCL signal line, and a reset signal line for resetting an integrated circuit.

통상, I2C버스에서 SDA 버스와 SCL 버스는 "하이" 상태로 풀업되어 있고 SDA 버스의 데이터는 SCL 버스가 "로우" 주기인 동안에만 변하도록 되어 있는데, SCL 버스가 "하이" 주기일 경우에 SDA버스의 데이터가 "하이"에서 "로우"로 천이되는 것은 데이터 전송 사이클의 "시작(START)"을 나타내고, "로우"에서 "하이"로 천이되는 것은 데이터 전송사이클의 "종료(STOP)"를 나타낸다.Typically, on an I 2 C bus, the SDA bus and SCL bus are pulled up in a "high" state and the data on the SDA bus is supposed to change only while the SCL bus is in a "low" period, where the SCL bus is in a "high" period. The transition of data from the SDA bus from "high" to "low" indicates "start" of the data transfer cycle, and the transition from "low" to "high" means the "stop" of the data transfer cycle. ".

또한, I2C버스 상에서 데이터 또는 어드레스는 8비트 워드 단위로 전송되는데, 8비트 워드를 수신한 수신기는 SCL 버스의 9번째 클럭에서 SDA 버스를 "로우"로 떨어뜨려 "수신응답(ACKNOWLEDGE)"을 표시한다.In addition, data or addresses are transmitted in units of 8-bit words on the I 2 C bus. A receiver receiving an 8-bit word drops the SDA bus to "low" at the ninth clock of the SCL bus to "ACKNOWLEDGE". Is displayed.

이와 같은 기본적인 프로토콜을 바탕으로 라이트동작과 리드동작이 수행되며, 통상적으로 "START"에 이어서 8비트 단위로 디바이스 어드레스, 워드 어드레스, 데이터가 순차적으로 전송되고 마지막에 "STOP"으로 전송종료를 알린다. 이때 디바이스 어드레스의 LSB "0"비트는 리드/라이트 동작을 나타내는 바, "하이"이면 해당 디바이스로부터 리드 동작을, "로우"이면 해당 디바이스에 라이트 동작을 나타내고, 어드레스에 의해 선택된 수신측에서는 8비트 워드의 데이터나 어드레스를 수신할 때마다 ACK 신호를 전송한다.Based on this basic protocol, the write operation and the read operation are performed. In general, the device address, word address, and data are sequentially transmitted in 8-bit units following "START", and finally, the end of transmission is notified by "STOP". At this time, the LSB "0" bit of the device address indicates a read / write operation. If "high", the bit indicates a read operation from the corresponding device. If the bit is "low", it indicates a write operation to the corresponding device. An ACK signal is sent each time a data or address is received.

상기한 마이콤은 컴퓨터 본체에서 정상적인 수평동기신호와 수직동기신호가 입력되지 않는 무신호시나 멀티모드 모니터에서 모드가 변환할 때, 상기 OSD IC를 구동하여 CRT 화면에 풀 화이트 화면이 디스플레이되도록 하는 바, 이는 화면이 갑자기 어두워지면 PC 이용자가 이를 모니터나 PC의 고장으로 인식하여 당황해하기 때문에 이를 방지하기 위함이다.The microcomputer drives the OSD IC so that a full white screen is displayed on the CRT screen when a mode is switched in a non-signal mode or a multi-mode monitor in which a normal horizontal sync signal and a vertical sync signal are not input from the computer main body. This is to prevent this because the user suddenly darkens the screen and perceives it as a malfunction of the monitor or PC.

그러나, 상기와 같이 마이콤과 온스크린디스플레이 집적회로 사이에서 I2C 버스를 통해 데이터 전송이 이루어지는 동안에는 많은 에러가 발생하여, OSD IC가 정전기나 노이즈로 인하여 풀업되거나 풀다운되는 경우가 발생하는 바, 상기와 같이 에러가 발생하면 상기 OSD IC를 리셋시키기 위하여 모니터의 파워를 껐다가 다시 켜야하는 등의 문제점이 있었다.However, as described above, many errors occur during data transfer between the microcomputer and the on-screen display integrated circuit through the I 2 C bus, and the OSD IC may be pulled up or pulled down due to static electricity or noise. If an error occurs as described above, there is a problem in that the power of the monitor must be turned off and then on again to reset the OSD IC.

또한, 상기한 OSD IC는 고가의 모니터 즉, 대형 모니터에 적용된 것이기 때문에 OSD IC가 적용되지 않는 모니터에서도 풀 화이트 패턴이나 칼라-바(color bar) 등과 같은 시험 패턴을 발생하는 회로와 방법에 필요하다.In addition, since the OSD IC is applied to an expensive monitor, that is, a large monitor, it is required for a circuit and a method for generating a test pattern such as a full white pattern or a color bar even in a monitor without an OSD IC. .

따라서, 본 발명은 상기와 같은 필요성을 충족시키기 위해 안출된 것으로서, 온스크린디스플레이 집적회로가 구비되지 않은 모니터에서 수평동기신호 및 수직동기신호가 입력되지 않는 무신호시, CRT 화면에 풀 화이트 패턴을 발생하기 위한 회로 및 방법을 제공하는데 그 목적이 있다.Accordingly, the present invention has been made to meet the above necessity, and when a horizontal sync signal and a vertical sync signal are not input in a monitor without an on-screen display integrated circuit, a full white pattern is applied to a CRT screen. Its purpose is to provide a circuit and a method for generating the same.

상기와 같은 목적을 달성하기 위하여 본 발명의 회로는, 디서브 컨넥터를 통해 RGB 영상신호를 입력받아 증폭한 후 CRT 화면에 디스플레이하는 모니터에 있어서, 상기 디서브 컨넥터를 통해 수평/수직동기신호를 입력받아 편향부로 공급하고 상기 디서브 컨넥터와의 접속 상태를 감지하는 마이콤과, 무신호시 상기 마이콤에서 출력되는 제어신호를 입력받아 설정된 수평주파수 및 수직주파수를 상기 편향부로 공급하는 동기신호 발생부와, 무신호시 상기 마이콤의 제1포트 내지 제3포트에서 출력되는 신호를 전압 강하하여 비디오 프리앰프로 공급하는 임피던스 매칭부로 구성된 것을 특징으로 한다.In order to achieve the above object, the circuit of the present invention is a monitor for receiving and amplifying an RGB image signal through a sub connector, and then displaying the signal on a CRT screen, wherein the horizontal / vertical synchronization signal is input through the sub connector. A micom that receives the deflector and detects a connection state with the de-sub connector, and a synchronous signal generator that receives a control signal output from the micom and supplies a horizontal frequency and a vertical frequency to the deflector when no signal is input; It characterized in that it is composed of an impedance matching section for supplying a video preamplifier by dropping the voltage output from the first port to the third port of the microcomputer when no signal.

또한, 본 발명의 회로는, (가) RGB 영상신호와 수평/수직동기신호가 입력되지 않는 무신호 상태가 되는 단계와, (나) 디서브 컨넥터가 연결되어 있는 지를 감지하는 단계와, (다) 상기 (나)단계에서 디서브 컨넥터가 접속되어 있으면 시험 패턴 요구 키입력이 있는 지를 감지하는 단계와, (라) 상기 (다)단계에서 시험 패턴 요구 키입력이 있으면 CRT 화면에 칼라-바 패턴을 디스플레이하는 단계와, (마) 상기 (나)단계에서 디서브 컨넥터가 접속되어 있지 않으면 CRT 화면에 풀 화이트 패턴을 디스플레이하는 단계로 이루어진 것을 특징으로 한다.In addition, the circuit of the present invention includes the steps of: (a) entering a no-signal state in which the RGB image signal and the horizontal / vertical synchronization signal are not input; (b) detecting whether the de-sub connector is connected; (D) detecting whether there is a test pattern request key input if the sub-connector is connected in step (b); and (d) if there is a test pattern request key input in step (c), the color-bar pattern on the CRT screen. And (e) displaying the full white pattern on the CRT screen if the sub-connector is not connected in the step (b).

도 1은 종래의 마이콤과 온스크린디스플레이 집적회로가 적용된 모니터의 비디오 계통을 도시한 구성도,1 is a block diagram showing a video system of a monitor to which a conventional microcomputer and on-screen display integrated circuit is applied,

도 2는 본 발명에 따른 시험 패턴 발생회로를 도시한 구성도,2 is a block diagram showing a test pattern generation circuit according to the present invention;

도 3은 본 발명에 따른 시험 패턴 발생방법을 도시한 흐름도,3 is a flowchart illustrating a test pattern generation method according to the present invention;

도 4는 칼라-바 패턴을 디스플레이하기 위해 마이콤이 출력하는 신호를 도시한 타이밍도이다.4 is a timing diagram illustrating a signal output by the microcomputer to display a color-bar pattern.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

21: 디서브 컨넥터 22: 비디오 프리앰프21: Dedicated connector 22: Video preamp

23: 비디오 파워앰프 24: CRT23: Video power amplifier 24: CRT

25: 임피던스 매칭부 26: 마이콤25: impedance matching unit 26: micom

27: 동기신호 발생부 28: 편향부27: synchronization signal generator 28: deflection unit

이하, 첨부된 도면을 참조하여 본 발명의 일 실시 예를 상세하게 설명하면 다음과 같다.Hereinafter, an embodiment of the present invention will be described in detail with reference to the accompanying drawings.

도 2는 본 발명에 따른 시험 패턴 발생회로가 도시된 회로도이고, 도 3은 본 발명에 따른 시험 패턴 발생방법을 도시한 흐름도이며, 도 4는 칼라-바 패턴을 디스플레이하기 위해 제1포트 내지 제3포트에서 출력되는 신호를 도시한 타이밍도이다.FIG. 2 is a circuit diagram showing a test pattern generating circuit according to the present invention, FIG. 3 is a flowchart showing a test pattern generating method according to the present invention, and FIG. 4 is a first port through a first to display a color-bar pattern. A timing chart showing signals output from three ports.

도 2를 참조하면, 본 발명에 따른 시험 패턴 발생회로는 디서브 컨넥터(21)를 통해 RGB 영상신호를 입력받아 증폭하는 비디오 프리앰프(22) 및 비디오 파워앰프(23)와, 상기 비디오 파워앰프(23)에서 출력되는 RGB 영상신호를 디스플레이하는 CRT(24)와, 상기 디서브 컨넥터(21)를 통해 수평/수직동기신호(H/V sync)를 입력받아 편향부(28)로 공급하고 상기 디서브 컨넥터(21)와의 접속 상태를 감지하는 마이콤(26)과, 무신호시 상기 마이콤(26)에서 출력되는 제어신호를 입력받아 설정된 수평주파수(H.sync) 및 수직주파수(V.sync)를 상기 편향부(28)로 공급하는 동기신호 발생부(27)와, 무신호시 상기 마이콤(26)의 제1포트(P21) 내지 제3포트(P23)에서 출력되는 신호를 전압 강하하여 비디오 프리앰프(22)로 공급하는 임피던스 매칭부(25)로 구성된다.Referring to FIG. 2, the test pattern generating circuit according to the present invention includes a video preamplifier 22 and a video power amplifier 23 for receiving and amplifying an RGB image signal through a desub connector 21, and the video power amplifier. CRT (24) for displaying the RGB image signal output from the (23) and the horizontal / vertical synchronous signal (H / V sync) via the desub connector 21 is supplied to the deflection unit 28 and the A microcomputer 26 for detecting a connection state with the de-sub connector 21 and a horizontal signal (H.sync) and a vertical frequency (V.sync) set by receiving a control signal output from the microcomputer 26 when there is no signal. To the deflection unit 28 and the signal output from the first port (P21) to the third port (P23) of the microcomputer 26 and the video signal by dropping the voltage when no signal; The impedance matching unit 25 is supplied to the preamplifier 22.

여기서, 상기 마이콤(26)에 접속된 디서브 컨넥터(21)의 접지단자(⑥)에는 저항(R1)을 통해 전원(Vcc)이 연결되어 있는 바, 상기 디서브 컨넥터(21)가 접속된 상태에서는 마이콤(26)으로 '로우' 레벨의 신호가 인가되고 상기 디서브 컨넥터(21)가 접속되지 않은 상태에서는 상기 마이콤(26)으로 '하이' 레벨의 신호가 인가되도록 되어 있다.Here, the power terminal (Vcc) is connected to the ground terminal (⑥) of the sub connector 21 connected to the microcomputer 26 through the resistor R1, and thus the desub connector 21 is connected. In the state in which the low level signal is applied to the microcomputer 26 and the desub connector 21 is not connected, the high level signal is applied to the microcomputer 26.

상기와 같이 구성된 본 발명의 작용 및 효과를 도 3의 흐름도를 참조하여 설명하면 다음과 같다.Referring to the operation and effects of the present invention configured as described above with reference to the flow chart of FIG.

디서브 컨넥터(21)를 통해 모니터로 입력되는 수평/수직동기신호(H/V sync)와 RGB 영상신호가 없는 상태를 무신호 상태라고 하는 바, 이는 디서브 컨넥터(21)는 연결되어 있지만 컴퓨터 본체에서 출력되는 신호가 없는 경우와, 디서브 컨넥터(21)가 접속되지 않아 컴퓨터 본체에서 출력되는 신호를 입력받지 못하는 경우로 나눌 수 있다.The absence of the horizontal / vertical sync signal (H / V sync) and the RGB video signal input to the monitor through the sub-connector 21 is called a no-signal state, which means that the de-connector 21 is connected to a computer. There is no signal output from the main body, and the case where the sub-connector 21 is not connected to receive a signal output from the computer main body can be divided into.

단계 31에서 마이콤(26)은 디서브 컨넥터(21)를 통해 입력되는 수평/수직동기신호(H/V sync)가 있는 지를 감지하는 바, 수평/수직동기신호(H/V sync)가 입력되지 않으면 단계 32로 진행한다.In step 31, the microcomputer 26 detects whether there is a horizontal / vertical sync signal (H / V sync) input through the de-sub connector 21, and thus the horizontal / vertical sync signal (H / V sync) is not input. If no, go to Step 32.

단계 32에서 상기 마이콤(26)은 디서브 컨넥터(21)의 접지단자(⑥)와 연결된 포트의 상태를 감지하여 상기 디서브 컨넥터(21)가 접속되어 있는 지를 감지하는 바, 상기 포트가 '하이' 레벨이면 디서브 컨넥터(21)가 접속되어 있지 않은 것이므로 단계 34로 진행하고, 상기 포트가 '로우' 레벨이면 상기 디서브 컨넥터(21)가 접속되어 있는 것이므로 단계 33으로 진행한다.In step 32, the microcomputer 26 detects a state of a port connected to the ground terminal ⑥ of the deserve connector 21 and detects whether the deserve connector 21 is connected. If the level is 'low' level since the de-connector 21 is not connected, proceed to step 34, if the port is 'low' level, the de-sub connector 21 is connected, so proceed to step 33.

단계 33은 사용자에 의해 시험 패턴 요구 키입력이 있는 지를 감지하는 단계인 바, 무신호 상태에서는 수평/수직동기신호(H/V sync)와 RGB 영상신호가 입력되지 않아 CRT 화면이 어두워지기 때문에 이를 보고 당황하는 사용자는 별도로 마련된 키(key)를 눌러 시험 패턴이 디스플레이되도록 요구할 수 있도록 한다.In step 33, the user detects whether the user inputs a test pattern request key. In the no-signal state, since the H / V sync and RGB image signals are not input, the CRT screen becomes dark. A user who is embarrassed to see can press a separately prepared key to request that the test pattern be displayed.

단계 33에서 시험 패턴 요구 키입력이 있으면 단계 35로 진행하는 바, 상기 단계 35에서 상기 마이콤(26)은 CRT(24) 화면에 칼라-바 패턴을 디스플레이한다. 즉, 상기 마이콤(26)은 도 4에 도시된 바와 같이 제1포트(P21) 내지 제3포트(P23)로 순차적으로 '하이' 레벨의 펄스신호를 출력하는 바, 상기 펄스신호는 수평주파수의 주기로 반복된다.If there is a test pattern request key input in step 33, the process proceeds to step 35. In step 35, the microcomputer 26 displays the color-bar pattern on the screen of the CRT 24. That is, the micom 26 sequentially outputs a 'high' level pulse signal to the first port P21 to the third port P23 as shown in FIG. 4, wherein the pulse signal has a horizontal frequency. Repeated in cycles.

여기서, 상기 제1포트(P21)가 '하이' 레벨로 출력될 때에는 임피던스 매칭부(25)를 통해 하이 레벨의 R 영상신호가 비디오 프리앰프(22)로 입력되기 때문에 CRT 화면(24)에는 적색 바가 디스플레이되고, 상기 제2포트(P22)가 '하이' 레벨로 출력될 때에는 하이 레벨의 G 영상신호가 비디오 프리앰프(22)로 입력되어 녹색 바가 디스플레이되며, 상기 제3포트(P23)가 '하이' 레벨이 되는 동안에는 CRT(24) 화면에 청색 바가 디스플레이된다.Here, when the first port P21 is output at the 'high' level, the R image signal having a high level is input to the video preamplifier 22 through the impedance matching unit 25, so that the CRT screen 24 is red. When the bar is displayed and the second port P22 is output at the 'high' level, a G-level signal having a high level is input to the video preamplifier 22 to display a green bar, and the third port P23 is' During the high level, a blue bar is displayed on the screen of the CRT 24.

이때, 상기 임피던스 매칭부(25)는 상기 마이콤(26)의 제1포트(P21) 내지 제3포트(P23)에서 출력되는 5VP-P의 신호를 0.7VP-P의 신호로 강하하여 비디오 프리앰프(22)로 인가하는 바, 상기 비디오 프리앰프(22)는 상기 0.7VP-P의 신호를 약 4V에서 10V 정도의 AC 이득으로 증폭시키고 비디오 파워앰프(23)는 CRT(24)의 케소드를 구동할 수 있도록 대략 30V에서 50V의 신호로 증폭한다.At this time, the impedance matching unit 25 drops the 5V PP signal output from the first port (P21) to the third port (P23) of the microcomputer 26 to a signal of 0.7V PP video preamplifier 22 The video preamplifier 22 amplifies the 0.7V PP signal with an AC gain of about 4V to about 10V, and the video power amplifier 23 can drive the cathode of the CRT 24. Amplify to a signal of approximately 30V to 50V so that.

단계 32에서 디서브 컨넥터(21)가 연결되어 있지 않으면 마이콤(26)은 단계 34로 진행하여 CRT(24) 화면에 풀 화이트 패턴을 디스플레이하는 바, 이를 위하여 상기 마이콤(26)은 제1포트(P21) 내지 제3포트(P23)로 '하이' 레벨의 신호를 출력한다.If the sub connector 21 is not connected in step 32, the microcomputer 26 proceeds to step 34 and displays a full white pattern on the screen of the CRT 24. P21) to the third port P23 to output a 'high' level signal.

즉, 상기 마이콤(26)이 출력한 신호는 임피던스 매칭부(25)에서 전압 강하되고 비디오 프리앰프(22)로 인가되는 바, 비디오 프리앰프(22)와 비디오 파워앰프(23)를 통해 증폭된 후 CRT 화면에 디스플레이된다.That is, the signal output from the microcomputer 26 is dropped by the impedance matching unit 25 and applied to the video preamplifier 22. The signal is amplified by the video preamplifier 22 and the video power amplifier 23. After that the CRT screen is displayed.

상기에서 살펴본 바와 같이, 마이콤(26)은 디서브 컨넥터(21)가 연결되어 있지 않은 무신호 상태에서는 풀 화이트 패턴을 디스플레이하고, 디서브 컨넥터(21)가 연결된 무신호 상태에서는 칼라-바 패턴을 디스플레이하여 사용자들에게 심리적인 안정감을 제공할 수 있다.As described above, the microcomputer 26 displays the full white pattern in the non-signal state in which the sub-connector 21 is not connected, and displays the color-bar pattern in the non-signal state in which the de-connector 21 is connected. Display can provide psychological stability to users.

이상에서 살펴본 바와 같이 본 발명은, 고장이 많이 유발되는 OSD IC를 사용하지 않고도 필요에 따라 풀 화이트 패턴이나 칼라-바 패턴을 디스플레이할 수 있는 효과가 있다.As described above, the present invention has an effect of displaying a full white pattern or a color-bar pattern as needed without using an OSD IC that causes a lot of failures.

Claims (3)

디서브 컨넥터를 통해 RGB 영상신호를 입력받아 증폭한 후 CRT 화면에 디스플레이하는 모니터에 있어서,In the monitor to receive and amplify the RGB video signal through the sub-connector to display on the CRT screen, 상기 디서브 컨넥터를 통해 수평/수직동기신호를 입력받아 편향부로 공급하고 상기 디서브 컨넥터와의 접속 상태를 감지하는 마이콤과,A microcomputer that receives a horizontal / vertical synchronous signal through the desub connector and supplies it to a deflection unit, and detects a connection state with the desub connector; 무신호시 상기 마이콤에서 출력되는 제어신호를 입력받아 설정된 수평주파수 및 수직주파수를 상기 편향부로 공급하는 동기신호 발생부와,A synchronization signal generator for receiving a control signal output from the microcomputer and providing a set horizontal frequency and vertical frequency to the deflection unit when there is no signal; 무신호시 상기 마이콤의 제1포트 내지 제3포트에서 출력되는 신호를 전압 강하하여 비디오 프리앰프로 공급하는 임피던스 매칭부로 구성된 것을 특징으로 하는 모니터에 있어서 시험 패턴 발생회로.The test pattern generating circuit according to claim 1, wherein the test pattern generating circuit comprises an impedance matching unit for supplying the signal output from the first port to the third port of the microcomputer to a video preamp when the signal is no signal. (가) RGB 영상신호와 수평/수직동기신호가 입력되지 않는 무신호 상태가 되는 단계와,(A) a step in which no RGB video signal and a horizontal / vertical synchronization signal are inputted; (나) 디서브 컨넥터가 연결되어 있는 지를 감지하는 단계와,(B) detecting whether the disconnected connector is connected; (다) 상기 (나)단계에서 디서브 컨넥터가 접속되어 있으면 시험 패턴 요구 키입력이 있는 지를 감지하는 단계와,(C) detecting whether there is a test pattern request key input if the sub-connector is connected in step (b); (라) 상기 (다)단계에서 시험 패턴 요구 키입력이 있으면 CRT 화면에 칼라-바 패턴을 디스플레이하는 단계와,(D) displaying a color-bar pattern on the CRT screen if there is a test pattern request key input in step (c); (마) 상기 (나)단계에서 디서브 컨넥터가 접속되어 있지 않으면 CRT 화면에 풀 화이트 패턴을 디스플레이하는 단계로 이루어진 것을 특징으로 하는 모니터에 있어서 시험 패턴 발생방법.And (e) displaying a full white pattern on the CRT screen if the sub-connector is not connected in step (b). 제2항에 있어서, 상기 (라)단계는 제1포트 내지 제3포트를 통해 순차적으로 '하이' 레벨의 신호를 출력하는 단계이고, 상기 (마)단계는 상기 제1포트 내지 제3포트를 통해 동시에 '하이' 레벨의 신호를 출력하는 단계인 것을 특징으로 하는 모니터에 있어서 시험 패턴 발생방법.3. The method of claim 2, wherein step (d) is to sequentially output signals of a 'high' level through the first to third ports, and the step (e) may include the first to third ports. Test pattern generation method for a monitor, characterized in that the step of outputting a signal of the 'high' level at the same time.
KR1019970053952A 1997-10-21 1997-10-21 Test pattern generating circuit and method in monitor KR19990032800A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970053952A KR19990032800A (en) 1997-10-21 1997-10-21 Test pattern generating circuit and method in monitor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970053952A KR19990032800A (en) 1997-10-21 1997-10-21 Test pattern generating circuit and method in monitor

Publications (1)

Publication Number Publication Date
KR19990032800A true KR19990032800A (en) 1999-05-15

Family

ID=66042364

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970053952A KR19990032800A (en) 1997-10-21 1997-10-21 Test pattern generating circuit and method in monitor

Country Status (1)

Country Link
KR (1) KR19990032800A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100586686B1 (en) * 2004-09-14 2006-06-08 르노삼성자동차 주식회사 Elimination Device Of Leaked Fuel For Liquified Petroleum Liquid Injection System
US8988401B2 (en) 2011-04-08 2015-03-24 Samsung Display Co., Ltd. Display device and method of driving the same
CN112567738A (en) * 2018-08-21 2021-03-26 日立汽车系统株式会社 Image processing apparatus

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100586686B1 (en) * 2004-09-14 2006-06-08 르노삼성자동차 주식회사 Elimination Device Of Leaked Fuel For Liquified Petroleum Liquid Injection System
US8988401B2 (en) 2011-04-08 2015-03-24 Samsung Display Co., Ltd. Display device and method of driving the same
CN112567738A (en) * 2018-08-21 2021-03-26 日立汽车系统株式会社 Image processing apparatus

Similar Documents

Publication Publication Date Title
US7184000B2 (en) Display apparatus, display system and cable
US7563129B2 (en) Video signal transmitting device for computer system having analog and digital video signal output functionality
US6943753B2 (en) Input channel switching control device for display monitor and method of controlling input channel switching of display monitor
US9418618B2 (en) Video signal transmission apparatus, play system and video signal transmission method
JP4821824B2 (en) Image display device, connector display method, transmission line state detection device, transmission line state detection method, and semiconductor integrated circuit
US7123248B1 (en) Analog multi-display using digital visual interface
JP2001175230A (en) Display device
US6600747B1 (en) Video monitor multiplexing circuit
US20070146284A1 (en) Interface idle terminal processing method and interface device employing same
US20090079717A1 (en) Quick Port-Switching Method and Associated Apparatus
KR20060038523A (en) Display apparatus and control method thereof
KR20060061139A (en) Display and control method thereof
US5742273A (en) Video monitor/adapter interconnect extension architecture
EP1845589B1 (en) Computer system having analog and digital video signal output functionality, and computer device and video signal transmitting device thereof
US10971110B2 (en) Circuit and method for use in a first display device to facilitate communication with a second display device, and display communication system
US6243780B1 (en) Interface of a monitor communicating with personal computer
US20070252808A1 (en) Burning system having print interface for liquid crystal display
KR19990032800A (en) Test pattern generating circuit and method in monitor
JP2005091795A (en) Display device
CN101615070B (en) Output device and method for controlling same
US7038669B2 (en) System and method for providing a reference video signal
KR100377226B1 (en) displaying device and controlling method thereof
KR102264272B1 (en) Display device and method for detecting defects the same
KR970002369B1 (en) Method and apparatus of communication between vga board and video board
KR100488525B1 (en) Computer

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee