JPH09116937A - Line system interface for private branch exchange - Google Patents

Line system interface for private branch exchange

Info

Publication number
JPH09116937A
JPH09116937A JP29925195A JP29925195A JPH09116937A JP H09116937 A JPH09116937 A JP H09116937A JP 29925195 A JP29925195 A JP 29925195A JP 29925195 A JP29925195 A JP 29925195A JP H09116937 A JPH09116937 A JP H09116937A
Authority
JP
Japan
Prior art keywords
loopback
private branch
branch exchange
layer
interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP29925195A
Other languages
Japanese (ja)
Inventor
Shinji Usuha
伸司 薄葉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP29925195A priority Critical patent/JPH09116937A/en
Publication of JPH09116937A publication Critical patent/JPH09116937A/en
Pending legal-status Critical Current

Links

Landscapes

  • Interface Circuits In Exchanges (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Sub-Exchange Stations And Push- Button Telephones (AREA)

Abstract

PROBLEM TO BE SOLVED: To easily locate a fault location in a private branch exchange by quickly testing a network. SOLUTION: A loopback mode set switch 1 instructs setting of the loopback mode, A loopback control program for call control processing in layer 3 processing is stored in a ROM 5, and when the loopback mode is set by the loopback mode set switch 1, a processor 3 instructs loopback to a layer 1 circuit 9 for call connection processing. The layer 1 circuit 9 makes loopback of data of a B channel from an opposite station. Thus, the loopback is finished in a line system interface section. Furthermore, since a host device higher than an HWIP interface 6 is disconnected, even when a fault takes place, whether or not the fault occurrence location is resident at a line side of the line system interface section is easily located.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、構内交換機に搭載
され、加入者インタフェースと局線インタフェースの機
能を有する構内交換機の回線系インタフェースに関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a line interface of a private branch exchange installed in a private branch exchange and having functions of a subscriber interface and an office line interface.

【0002】[0002]

【従来の技術】構内交換機は、局線と加入者線と回線系
インタフェースを介して収容し、これら局線と加入者線
との交換処理を行っている。即ち、構内交換機は、回線
系インタフェースをパッケージとし、これを複数備えた
ライントランク装置(LTE)と、このライントランク
装置の回線系インタフェースを介して入出力する信号の
スイッチングを行う交換部と、この交換部のスイッチン
グ制御や保守運用制御等を実施する構内交換機における
メインのプロセッサとを主要構成としている。
2. Description of the Related Art A private branch exchange accommodates a station line, a subscriber line, and a line interface to perform exchange processing between the station line and the subscriber line. That is, the private branch exchange has a line interface as a package, a line trunk device (LTE) including a plurality of the line interfaces, a switching unit for switching signals input / output through the line interface of the line trunk device, and The main components are the main processor of the private branch exchange that performs switching control and maintenance operation control of the exchange unit.

【0003】[0003]

【発明が解決しようとする課題】しかしながら、このよ
うな構内交換機の構成では、メインのプロセッサが完全
に立ち上がり、動作状態にならない限り、呼処理動作が
できないため、例えば、回線のエラーチェックといった
試験が迅速にできない問題があった。また、構内交換機
に障害等が発生した場合、その障害箇所がメインのプロ
セッサや交換部であるのか、または、回線側であるのか
といった障害箇所の切り分けが困難であった。
However, in the structure of such a private branch exchange, call processing cannot be performed unless the main processor is completely up and in an operating state. Therefore, for example, a test such as a line error check is required. There was a problem that could not be swift. Further, when a failure occurs in the private branch exchange, it is difficult to isolate the failure location such as whether the failure location is the main processor or switching unit or the line side.

【0004】このような点から、エラーチェックといっ
た試験を迅速に行うことができ、かつ構内交換機におけ
る障害箇所の切り分けを容易に行うことのできる構内交
換機の構成を実現することが望まれていた。
From this point of view, it has been desired to realize a structure of a private branch exchange capable of promptly performing a test such as an error check and easily isolating a failure point in the private branch exchange.

【0005】[0005]

【課題を解決するための手段】本発明は、前述の課題を
解決するため次の構成を採用する。 〈請求項1の構成〉加入者インタフェースと局線インタ
フェースの機能を有する構内交換機の回線系インタフェ
ースにおいて、局線と加入者回線との中継を行うか、ル
ープバック動作を行うかを指定するためのループバック
モード設定スイッチと、ループバック動作を行うレイヤ
1回路と、モード設定スイッチで、ループバック動作が
指定された場合、レイヤ1回路に対してループバック動
作を指示するループバック制御手段とを備えたことを特
徴とするものである。
The present invention employs the following structure to solve the above-mentioned problems. <Structure of claim 1> In the line interface of the private branch exchange having the functions of the subscriber interface and the office line interface, it is possible to specify whether the relay between the office line and the subscriber line or the loopback operation is performed. A loopback mode setting switch, a layer 1 circuit that performs a loopback operation, and a loopback control unit that instructs the layer 1 circuit to perform the loopback operation when the loopback operation is designated by the mode setting switch. It is characterized by that.

【0006】〈請求項1の説明〉構内交換機における回
線系インタフェース部は、加入者インタフェースと局線
インタフェースの機能を有し、通常は、局線と加入者線
との中継処理を行う。一方、ネットワーク試験等を行う
場合は、まず、ループバックモード設定スイッチをON
とする。これにより、ループバック制御手段におけるプ
ロセッサは、ファームウェアプログラムとして設けられ
たループバック制御用プログラムを実行する。このルー
プバック制御は、レイヤ1の機能を有するレイヤ1回路
に対して、ループバック動作を指示する制御である。こ
の指示を受けたレイヤ1回路は、対向局からの信号のル
ープバック動作を行う。
<Explanation of Claim 1> The line interface unit in the private branch exchange has a function of a subscriber interface and a station line interface, and normally performs a relay process between the station line and the subscriber line. On the other hand, when performing a network test, first turn on the loopback mode setting switch.
And As a result, the processor in the loopback control means executes the loopback control program provided as the firmware program. This loopback control is a control for instructing a loopback operation to a layer 1 circuit having a layer 1 function. Upon receiving this instruction, the layer 1 circuit performs a loopback operation of the signal from the opposite station.

【0007】これにより、ループバックモードの場合
は、構内交換機における回線系インタフェース部より上
位インタフェースを無関係とすることができ、その結
果、例えば、構内交換機そのものにソフトウェアがイン
ストールされていない場合でも、ネットワーク試験等を
行うことができる。また、異なる構内交換機間で通信障
害が発生したような場合でも、その障害発生箇所が回線
系インタフェース部より回線側か、上位インタフェース
側かの切り分けを容易に行うことができる。
As a result, in the case of the loopback mode, it is possible to make the higher-order interface irrelevant to the line interface unit in the private branch exchange, and as a result, for example, even if the software is not installed in the private branch exchange itself, the network. Tests and the like can be conducted. Further, even if a communication failure occurs between different private branch exchanges, it is possible to easily determine whether the failure occurrence point is on the line side of the line interface unit or on the upper interface side.

【0008】〈請求項2の構成〉加入者インタフェース
と局線インタフェースの機能を有する構内交換機の回線
系インタフェースにおいて、ループバック動作を行うレ
イヤ1回路と、制御チャネル中にループバックモード設
定指示があるか否かを検出するループバックモード設定
指示検出手段と、このループバックモード設定指示手段
で、ループバック指示があった場合、レイヤ1回路に対
してループバック動作を指示するループバック制御手段
とを備えたことを特徴とするものである。
<Structure of Claim 2> In the line interface of the private branch exchange having the functions of the subscriber interface and the office line interface, there is a layer 1 circuit for performing a loopback operation and a loopback mode setting instruction in the control channel. A loopback mode setting instruction detecting means for detecting whether or not there is a loopback mode setting instruction means and a loopback control means for instructing the layer 1 circuit to perform a loopback operation when there is a loopback instruction. It is characterized by having.

【0009】〈請求項2の説明〉ループバックモード設
定指示検出手段は、対向局からの信号の制御チャネルに
ループバックモード設定指示情報が含まれていた場合
は、これを検出する。ループバック制御手段のプロセッ
サは、ループバックモード設定指示情報が検出される
と、請求項1の発明と同様のループバック制御動作を行
う。これにより、構内交換機そのものにソフトウェアが
インストールされていない場合でも、ネットワーク試験
等を行うことができ、また、異なる構内交換機間で通信
障害が発生したような場合でも、その障害発生箇所の切
り分けを容易に行うことができる。更に、ネットワーク
試験等を行う場合でも、相手局からのメッセージで試験
モードにすることができる。
<Explanation of Claim 2> The loopback mode setting instruction detecting means detects, when the control channel of the signal from the opposite station includes the loopback mode setting instruction information. When the loopback mode setting instruction information is detected, the processor of the loopback control means performs the same loopback control operation as in the first aspect of the invention. This allows network tests to be performed even if software is not installed in the private branch exchange itself, and even if a communication failure occurs between different private branch exchanges, it is easy to isolate the location of the failure. Can be done. Further, even when performing a network test or the like, the test mode can be set by a message from the partner station.

【0010】〈請求項3の構成〉請求項1または2に記
載の構内交換機の回線系インタフェースにおいて、ルー
プバック動作として、制御チャネルを除く全てのトラフ
ィックチャネルを折り返すレイヤ1回路と、モード設定
スイッチで、ループバック動作が指定された場合、レイ
ヤ3処理における呼制御処理を行うループバック制御手
段とを備えたことを特徴とするものである。
<Structure of claim 3> In the line interface of the private branch exchange according to claim 1 or 2, as a loopback operation, a layer 1 circuit for returning all traffic channels except a control channel and a mode setting switch are used. When the loopback operation is designated, the loopback control means for performing the call control processing in the layer 3 processing is provided.

【0011】〈請求項3の説明〉ループバックの指示が
あった場合、ループバック制御手段におけるプロセッサ
は、レイヤ3処理における呼制御処理を行う。この呼制
御処理は、呼設定や応答および解放といった呼処理であ
る。また、レイヤ1回路は、ループバック制御手段より
ループバック動作が指示されると、対向局から受信した
信号のうち、制御チャネル(Dチャネル)を除く全ての
トラフィックチャネル(Bチャネル)のみ折り返す。
<Explanation of Claim 3> When there is a loopback instruction, the processor in the loopback control means performs the call control processing in the layer 3 processing. This call control processing is call processing such as call setup, response, and release. Further, when the loopback control means instructs the loopback operation, the layer 1 circuit loops back only all traffic channels (B channels) except the control channel (D channel) in the signal received from the opposite station.

【0012】従って、ループバックモードの場合は、構
内交換機における回線系インタフェース部より上位イン
タフェースのうち、レイヤ3の処理を行う部分を無関係
とすることができ、その結果、例えば、構内交換機その
ものにレイヤ3処理のソフトウェアがインストールされ
ていない場合でも、ネットワーク試験等を行うことがで
きる。また、ループバックを行うのはBチャネルのみで
あるため、Dチャネルの信号により、レイヤ3における
呼制御を確実に行うことができる。
Therefore, in the case of the loopback mode, it is possible to make the part of the interface higher than the line interface part in the private branch exchange that performs the processing of layer 3 irrelevant. Even if the software for three processes is not installed, a network test or the like can be performed. Further, since loopback is performed only on the B channel, call control in layer 3 can be reliably performed by the signal on the D channel.

【0013】[0013]

【発明の実施の形態】以下、本発明の実施の形態を図面
を用いて詳細に説明する。図1は本発明の構内交換機の
回線系インタフェースの具体例1を示す構成図である
が、この説明に先立ち、本発明が前提とする構内交換機
について説明する。
BEST MODE FOR CARRYING OUT THE INVENTION Embodiments of the present invention will be described in detail below with reference to the drawings. FIG. 1 is a block diagram showing a specific example 1 of a line interface of a private branch exchange of the present invention. Prior to this explanation, a private branch exchange premised on the present invention will be described.

【0014】図2は、構内交換機の構成図である。図の
装置は、中、大容量の加入者収容に適用可能な構内交換
機であり、中央処理モジュール(CPM)101、イン
タフェースプロセッサ(IP)102、時分割スイッチ
(TSW)103、ライントランク装置(LTE)10
4(104−1、…、104−n)で構成されている。
FIG. 2 is a block diagram of a private branch exchange. The device shown in the figure is a private branch exchange applicable to accommodate medium to large capacity subscribers, and includes a central processing module (CPM) 101, an interface processor (IP) 102, a time division switch (TSW) 103, and a line trunk device (LTE). ) 10
4 (104-1, ..., 104-n).

【0015】また、各ライントランク装置104(10
4−1、…、104−n)は、それぞれハイウェイイン
タフェースプロセッサ(HWIP)105、回線系イン
タフェース部(LC)106(106−1、106−
2、…、106−n)を備えている。この回線系インタ
フェース部106は、局線や加入者回線を収容するイン
タフェースであり、例えば、回線系インタフェース部1
06−1はISDNの一次群速度インタフェース(PR
I)としての機能を有している。また、図中、107
は、回線系インタフェース部106−1に収容される局
線に対する回線終端装置/多重化回路(DSU/MU
X)である。更に、各回線系インタフェース部106
(106−1、106−2、…、106−n)にはそれ
ぞれプリプロセッサ(PP)108が設けられている。
Further, each line trunk device 104 (10
4-1, ..., 104-n) are a highway interface processor (HWIP) 105 and a line interface unit (LC) 106 (106-1, 106-, respectively).
2, ..., 106-n). The line interface unit 106 is an interface for accommodating a station line or a subscriber line. For example, the line interface unit 1
06-1 is an ISDN primary rate interface (PR
It has a function as I). Also, in the figure, 107
Is a line terminating device / multiplexing circuit (DSU / MU) for the office line accommodated in the line interface unit 106-1.
X). Furthermore, each line interface unit 106
A preprocessor (PP) 108 is provided in each of (106-1, 106-2, ..., 106-n).

【0016】尚、以下、各ライントランク装置104
(104−1、…、104−n)および回線系インタフ
ェース部106(106−1、106−2、…、106
−n)は、これらを代表して、それぞれライントランク
装置104および回線系インタフェース部106として
説明する。
In the following, each line trunk device 104
(104-1, ..., 104-n) and the line interface unit 106 (106-1, 106-2, ..., 106).
-N) will be described as the line trunk device 104 and the line interface unit 106, respectively, on behalf of these.

【0017】このように構内交換機は、複数のプロセッ
サ(中央処理モジュール101、インタフェースプロセ
ッサ102、ハイウェイインタフェースプロセッサ10
5、プリプロセッサ108)により機能分散されてい
る。中央処理モジュール101は、構内交換機における
メインの制御部であり、メインプロセッサやメモリ等を
備え、呼処理、保守運用制御等を実施し、構内交換機本
体のソフトウェアを搭載されている。ライントランク装
置104の回線系インタフェース部106に備えられた
プリプロセッサ108は、主に回線系インタフェース部
106の信号送出、検出等を行うプロセッサである。構
内交換機としての実体的な処理は、これら中央処理モジ
ュール101とプリプロセッサ108によって行われ
る。
As described above, the private branch exchange comprises a plurality of processors (central processing module 101, interface processor 102, highway interface processor 10).
5, the functions are distributed by the preprocessor 108). The central processing module 101 is a main control unit in the private branch exchange, includes a main processor, a memory, etc., executes call processing, maintenance operation control, and the like, and is loaded with software of the main body of the private branch exchange. The preprocessor 108 provided in the line interface unit 106 of the line trunk device 104 is a processor that mainly performs signal transmission and detection of the line interface unit 106. Substantial processing as a private branch exchange is performed by the central processing module 101 and the preprocessor 108.

【0018】一方、インタフェースプロセッサ102と
ハイウェイインタフェースプロセッサ105は、物理的
に離れている中央処理モジュール101とプリプロセッ
サ108間の通信を実行するための通信プロセッサであ
る。インタフェースプロセッサ102は、コモンメモリ
CM1を有し、中央処理モジュール101からプリプロ
セッサ108に対するオーダがコモンメモリCM1に書
き込まれると、SDLC等の通信プロトコルにより、時
分割スイッチ103のインタフェースにおける上りハイ
ウェイの1ch(あるいは複数チャネル)にインサート
する。ハイウェイインタフェースプロセッサ105は、
時分割スイッチ103のインタフェースにおける下りハ
イウェイの当該オーダが含まれるチャネルからデータを
ドロップすると共に、回線系インタフェース部106か
ら上がってくるイベントを上りハイウェイにインサート
する。
On the other hand, the interface processor 102 and the highway interface processor 105 are communication processors for executing communication between the central processing module 101 and the preprocessor 108 which are physically separated from each other. The interface processor 102 has a common memory CM1. When the order for the preprocessor 108 is written from the central processing module 101 to the common memory CM1, the interface high-speed channel 1ch of the interface of the time division switch 103 (or Insert in multiple channels). The highway interface processor 105
The data is dropped from the channel including the order of the down highway in the interface of the time division switch 103, and the event coming from the line interface unit 106 is inserted into the up highway.

【0019】また、中央処理モジュール101では、S
DLCでループ通信が行われるインタフェースプロセッ
サ102とハイウェイインタフェースプロセッサ105
との各チャネルを、図中破線で示すように接続し、ルー
プを形成する。ここで、ハイウェイインタフェースプロ
セッサ105はコモンメモリCM2を有し、このコモン
メモリCM2は、ハイウェイインタフェースプロセッサ
105とインタフェースプロセッサ102との通信用に
供される。
In the central processing module 101, S
An interface processor 102 and a highway interface processor 105 that perform loop communication by DLC
And each channel are connected as shown by the broken line in the figure to form a loop. Here, the highway interface processor 105 has a common memory CM2, and this common memory CM2 is provided for communication between the highway interface processor 105 and the interface processor 102.

【0020】ライントランク装置104に搭載される回
線系インタフェース部106が、例えば、回線系インタ
フェース部106−1のように、ISDN専用線インタ
フェース(一次群速度インタフェース)である場合、回
線系インタフェース部106では、OSI参照モデルに
おけるレイヤ1(ITU−T勧告I.431)の終端、
レイヤ2(ITU−T勧告Q.921_a)の終端を行
い、中央処理モジュール101では、レイヤ3(ITU
−T勧告Q.931_a)の処理を機能分担する。従っ
て、専用線の相手側に位置する対向局からのレイヤ3の
メッセージは、インタフェースプロセッサ102、ハイ
ウェイインタフェースプロセッサ105経由で中央処理
モジュール101に到達することになる。従って、この
ような構内交換機を用いた場合のネットワーク試験は次
のようになる。
When the line interface unit 106 mounted on the line trunk device 104 is an ISDN leased line interface (primary group speed interface) like the line interface unit 106-1, the line interface unit 106 is used. Then, the end of layer 1 (ITU-T Recommendation I.431) in the OSI reference model,
The layer 2 (ITU-T recommendation Q.921_a) is terminated, and the central processing module 101 executes the layer 3 (ITU-T).
-T recommendation Q. 931_a) is divided into functions. Therefore, the layer 3 message from the opposite station located on the opposite side of the leased line reaches the central processing module 101 via the interface processor 102 and the highway interface processor 105. Therefore, the network test using such a private branch exchange is as follows.

【0021】図3は、このネットワーク試験の説明図で
あり、本発明のネットワーク試験の比較となるものであ
る。図中、構内交換機(PBX)200Aは新設、構内
交換機(PBX)200Bは既設の構内交換機であり、
ここでは、構内交換機200Aが通信回線(ISDN専
用線)202で構内交換機200Bと接続される場合の
ループバック試験を示している。
FIG. 3 is an explanatory diagram of this network test, which is a comparison of the network test of the present invention. In the figure, a private branch exchange (PBX) 200A is a new private branch exchange (PBX) 200B is an existing private branch exchange,
Here, a loopback test is shown when the private branch exchange 200A is connected to the private branch exchange 200B via a communication line (ISDN dedicated line) 202.

【0022】構内交換機200Bは既に立ち上がってお
り、加入者回線側に試験端末201Bが設置されてい
る。この試験端末201Bが対向局である構内交換機2
00Aの試験端末201A宛に発信し、構内交換機20
0A側でBチャネル(トラフィックチャネル)の折り返
しを行えば、そのチャネルのエラーチェックを行うこと
ができるものである。構内交換機200Aにおける10
6a、106bは、図2で説明した回線系インタフェー
ス部106を構成する一次群速度インタフェース(PR
I)と、基本インタフェース(BRI)の機能ブロック
を示しており、構内交換機200B側の試験端末201
Bからの信号および試験端末201Aでループバックさ
れた信号の中継を行う機能を有している。
The private branch exchange 200B has already started up, and the test terminal 201B is installed on the subscriber line side. Private branch exchange 2 whose test terminal 201B is the opposite station
00A test terminal 201A to the private branch exchange 20
By returning the B channel (traffic channel) on the 0A side, the error check of the channel can be performed. 10 in private branch exchange 200A
6a and 106b are the primary group speed interface (PR) that constitutes the line interface unit 106 described in FIG.
I) and the functional blocks of the basic interface (BRI) are shown, and the test terminal 201 on the side of the private branch exchange 200B is shown.
It has a function of relaying a signal from B and a signal looped back at the test terminal 201A.

【0023】ところが、このような構内交換機の新設時
では、装置(ハードウェア)の立ち上げまでは完了して
いるが、ソフトウェアが装置にインストールされていな
い、あるいは局データが設定されていない、といった場
合がある。このような場合、ループバック試験が行えな
いため、構内交換機200Aの回線系インタフェース部
106から通信回線202までの配線工事が正常に完了
しているか否かといったことは、その時点では分からな
いことになる。
However, when such a private branch exchange is newly installed, the startup of the device (hardware) has been completed, but software has not been installed in the device or station data has not been set. There are cases. In such a case, since the loopback test cannot be performed, it is not known at that time whether or not the wiring work from the line interface unit 106 of the private branch exchange 200A to the communication line 202 is normally completed. Become.

【0024】そこで、本発明では、回線系インタフェー
ス部106にループバック機能を持たせることにより、
構内交換機そのものにソフトウェアがインストールされ
ていない場合でも、このような回線試験等が行えるよう
にしたものであり、以下、図1を用いて本発明の構内交
換機の回線系インタフェースを説明する。
Therefore, in the present invention, by providing the loop interface function to the line interface unit 106,
Even if software is not installed in the private branch exchange itself, such a line test or the like can be performed. The line interface of the private branch exchange of the present invention will be described below with reference to FIG.

【0025】〈具体例1〉図1の装置は、図2における
回線系インタフェース部106のうち、一次群速度イン
タフェースブロック部分を示すものである。図の装置
は、ループバックモード設定スイッチ1、インタフェー
ス(I/F)2、プロセッサ(CPU)3、RAM4、
ROM5、HWIPインタフェース6、パッド制御回路
(PAD)7、レイヤ2コントローラ(LAPD)8、
レイヤ1回路9からなる。
<Specific Example 1> The apparatus of FIG. 1 shows a primary group speed interface block portion of the line interface section 106 of FIG. The apparatus shown in the figure includes a loopback mode setting switch 1, an interface (I / F) 2, a processor (CPU) 3, a RAM 4,
ROM 5, HWIP interface 6, pad control circuit (PAD) 7, layer 2 controller (LAPD) 8,
It is composed of the layer 1 circuit 9.

【0026】ループバックモード設定スイッチ1は、通
常の局線と加入者線との中継を行うか、またはループバ
ック動作を行うかを指定するためのスイッチであり、イ
ンタフェース2を介してバス10に接続されている。即
ち、このループバックモード設定スイッチ1は、プロセ
ッサ3のI/O空間に、“0”“1”のレベル信号を設
定するためのものである。
The loopback mode setting switch 1 is a switch for designating whether to perform relay between a normal office line and a subscriber line or to perform a loopback operation, and is connected to the bus 10 via the interface 2. It is connected. That is, the loopback mode setting switch 1 is for setting the level signals of "0" and "1" in the I / O space of the processor 3.

【0027】プロセッサ3、RAM4、ROM5は、ル
ープバック制御手段11を構成している。このループバ
ック制御手段11は、ループバックモード設定スイッチ
1で、ループバック動作が指定された場合、レイヤ1回
路9に対してループバック動作を指示する機能を有する
ものである。即ち、本発明のROM5には、ファームウ
ェアプログラムとして、ループバック制御用プログラム
5aが格納されており、このループバック制御用プログ
ラム5aをプロセッサ3が実行することによりループバ
ック動作を行うようになっている。
The processor 3, the RAM 4 and the ROM 5 constitute a loopback control means 11. The loopback control means 11 has a function of instructing the layer 1 circuit 9 to perform the loopback operation when the loopback operation is designated by the loopback mode setting switch 1. That is, the ROM 5 of the present invention stores a loopback control program 5a as a firmware program, and the processor 3 executes the loopback control program 5a to perform a loopback operation. .

【0028】ループバック制御用プログラム5aは、後
述するSDLチャートに示すように、ITU−T勧告9
31_a(PBX間ディジタルインタフェース・レイヤ
3仕様)メッセージのうち、呼の確立および呼の維持に
必要な部分のみメッセージを送り出す処理プログラムで
ある。尚、ここで、プロセッサ3は、図2におけるプリ
プロセッサ(PP)108であり、また、RAM4は、
データを格納したり、ループバック制御動作時の作業領
域を構成するためのメモリである。そして、図中、12
は、プロセッサ3へのリセットスイッチである。
The loopback control program 5a has a ITU-T recommendation 9 as shown in an SDL chart described later.
It is a processing program that sends out only the part of the 31_a (PBX digital interface layer 3 specification) message necessary for call establishment and call maintenance. Here, the processor 3 is the preprocessor (PP) 108 in FIG. 2, and the RAM 4 is
It is a memory for storing data and configuring a work area during loopback control operation. And in the figure, 12
Is a reset switch to the processor 3.

【0029】HWIPインタフェース6は、図2に示し
たハイウェイインタフェースプロセッサ105とのイン
タフェース機能を有するものである。パッド制御回路7
は、音声レベルの適正化を行うと共に、HWIPインタ
フェース6へのトラフィックチャネル(Bチャネル)へ
の振り分けと、レイヤ2コントローラ8への制御チャネ
ル(Dチャネル)の振り分けを行う機能を有している。
レイヤ2コントローラ8は、Dチャネルを終端し、レイ
ヤ2の処理を行う機能を有している。レイヤ1回路9
は、レイヤ1の処理を行う機能を有する回路であり、レ
イヤ1レベルのループバック、即ち、プロセッサ3から
のループバック動作指示に基づき、Dチャネルを除く全
てのBチャネルデータを折り返し、対向局に返送する機
能を有している。
The HWIP interface 6 has an interface function with the highway interface processor 105 shown in FIG. Pad control circuit 7
Has a function to optimize the voice level, and to distribute the traffic channel (B channel) to the HWIP interface 6 and the control channel (D channel) to the layer 2 controller 8.
The layer 2 controller 8 has a function of terminating the D channel and performing layer 2 processing. Layer 1 circuit 9
Is a circuit having a function of performing processing of layer 1, loopback at the layer 1 level, that is, based on a loopback operation instruction from the processor 3, returns all B channel data except D channel, and returns to the opposite station. It has a function to send it back.

【0030】次に、動作について説明する。ループバッ
クモード設定スイッチ1は、ループバック試験を実施す
る以外の場合は、OFF(“0”)に設定されている。
従って、回線系インタフェース部106は、通常の信号
中継処理を行う。
Next, the operation will be described. The loopback mode setting switch 1 is set to OFF (“0”) except when performing the loopback test.
Therefore, the line interface unit 106 performs normal signal relay processing.

【0031】ループバック試験を実施する場合、ループ
バックモード設定スイッチ1をONに設定し、リセット
スイッチ12を押下する。即ち、ループバックモード設
定スイッチ1をON(“1”)状態で再立上げを行う。
これにより、プロセッサ3は、ループバックモード設定
指示を認識し、ROM5内のループバック制御用プログ
ラム5aを実行する。
When carrying out the loopback test, the loopback mode setting switch 1 is set to ON and the reset switch 12 is pressed. That is, the loop-back mode setting switch 1 is restarted with the ON (“1”) state.
As a result, the processor 3 recognizes the loopback mode setting instruction and executes the loopback control program 5a in the ROM 5.

【0032】図4、5は、ループバック動作のSDLチ
ャートである。図6は、本発明の構内交換機の回線系イ
ンタフェースを用いた場合のネットワーク試験の説明図
である。
4 and 5 are SDL charts of the loopback operation. FIG. 6 is an explanatory diagram of a network test when the line interface of the private branch exchange of the present invention is used.

【0033】図6に示す回線系インタフェース部106
における一次群速度インタフェースブロック106a
で、上記のようにループバックモードに設定した後、対
向局の試験端末210Bより試験端末201Aに対して
発信すると、一次群速度インタフェースブロック106
aは、図4の処理を行う。
The line interface unit 106 shown in FIG.
Primary group velocity interface block 106a
Then, after setting the loopback mode as described above, when the test terminal 210B of the opposite station makes a call to the test terminal 201A, the primary group velocity interface block 106
a performs the process of FIG.

【0034】即ち、構内交換機200Aは、構内交換機
200Bからの呼設定(SETUP)を受け取ると、着
呼状態となり、構内交換機200Bに対して呼設定受付
(CALL PROCEEDING)を返送する。そし
て、着呼受付状態(INCOMING CALL PR
OCEEDING)に移行し、更に、レイヤ1のループ
バックポイントを設定する(レイヤ1回路9に対してル
ープバック動作指示を行う)。これによって、レイヤ1
回路9がDチャネル以外のBチャネルを折り返し、その
後、試験端末201Aへの仮想的な呼出(ALERTI
NG)、応答(CONNECT)処理を経て、応答状態
(CONNECT REQUEST)となり、構内交換
機200B側からの応答確認(CONN ACK)を受
け取ると、通信中(Q931_a、状態10)となる。
That is, when the private branch exchange 200A receives the call setup (SETUP) from the private branch exchange 200B, the private branch exchange 200A enters the incoming call state and returns a call setting acceptance (CALL PROCESSEDING) to the private branch exchange 200B. Then, the incoming call acceptance state (INCOMING CALL PR
Then, the loopback point of layer 1 is set (the loopback operation instruction is given to the layer 1 circuit 9). This allows layer 1
The circuit 9 loops back the B channels other than the D channel, and thereafter, makes a virtual call (ALERTI) to the test terminal 201A.
NG), response (CONNECT) processing, a response state (CONNECT REQUEST) is reached, and when a response confirmation (CON ACK) is received from the private branch exchange 200B side, communication is in progress (Q931_a, state 10).

【0035】これにより、構内交換機200B側の試験
端末201Bは通信中状態となり、Bチャネル上で自己
の送信したデータ(たとえば、PN9.11等の試験パ
ターンの符号)と、構内交換機200A側でループバッ
クされて返送されたデータの照合を行い、試験端末20
0Bから構内交換機200Aの一次群速度インタフェー
スブロック106aまでの設定および工事布線の正常性
を確認することができる。
As a result, the test terminal 201B on the side of the private branch exchange 200B is in a communication state, and the data (for example, the code of the test pattern such as PN9.11) transmitted by itself on the B channel and the loop on the side of the private branch exchange 200A. The data returned and returned is collated, and the test terminal 20
It is possible to confirm the settings from 0B to the primary group speed interface block 106a of the private branch exchange 200A and the normality of the work wiring.

【0036】ループバック試験が完了すれば、この一次
群速度インタフェースブロック106aは、図5に示す
ように、試験端末200Bから、解放(RELEAS
E)を受信し、解放完了(RELESE COMPLE
TE)を返送し、ループバックポイントを解除(レイヤ
1回路9のループバック動作指示を解除)し、呼番号解
放(RELEASE CALL REFERENCE)
を行う。
When the loopback test is completed, the primary group velocity interface block 106a is released (RELEAS) from the test terminal 200B as shown in FIG.
E) is received and release complete (RELESE COMPLE
TE) is returned, the loopback point is released (the loopback operation instruction of the layer 1 circuit 9 is released), and the call number is released (RELEASE CALL REFERENCE).
I do.

【0037】その後、試験モードを解除する場合は、ル
ープバックモード設定スイッチ1をOFFとし、リセッ
トスイッチ12を押下することによって、通常の動作モ
ードとなる。通常の動作モードでは、レイヤ3のメッセ
ージに関する限り、この回線系インタフェース部106
の一次群速度インタフェースブロック106aは、中央
処理モジュール101への中継機能を行うだけである。
After that, when the test mode is to be released, the loopback mode setting switch 1 is turned off and the reset switch 12 is pressed down to enter the normal operation mode. In the normal operation mode, as far as the layer 3 message is concerned, the line interface unit 106
The primary group velocity interface block 106 a only performs a relay function to the central processing module 101.

【0038】以上のように上記具体例1によれば、一次
群速度インタフェースブロック106aにおいて、ルー
プバックモードを設定するためのループバックモード設
定スイッチ1を設け、このループバックモード設定スイ
ッチ1の設定によって、ループバック制御手段11がレ
イヤ1回路9におけるループバック動作指示を行うよう
にしたので、構内交換機そのものにソフトウェアがイン
ストールされていない場合でも、ネットワーク試験等を
行うことができる。即ち、本具体例1によれば、構内交
換機200Aのソフトウェアインストール、局データ設
定前であっても、一次群速度インタフェースブロック1
06aへの工事布線、電源供給さえ行われていれば、容
易に通常の試験端末201Bからのエラーレート試験が
可能になる。
As described above, according to the first specific example, the primary group velocity interface block 106a is provided with the loopback mode setting switch 1 for setting the loopback mode, and by setting the loopback mode setting switch 1, Since the loopback control means 11 issues the loopback operation instruction in the layer 1 circuit 9, the network test and the like can be performed even when the software is not installed in the private branch exchange itself. That is, according to the specific example 1, even before the software installation and the station data setting of the private branch exchange 200A, the primary group speed interface block 1
The error rate test can be easily performed from the normal test terminal 201B as long as construction wiring and power supply to 06a are performed.

【0039】また、図6に示すような構内交換機200
A、200Bに接続される端末間で通信障害が発生した
ような場合、従来の構成であれば、回線系インタフェー
ス部106よりDSU/MUX107側か、または上位
インタフェース側の不具合かといった迅速な切り分けは
困難であったが、本具体例1では、上位インタフェース
と回線系インタフェース部106とを完全に切り離すこ
とができるため、障害箇所の特定が容易となる。
A private branch exchange 200 as shown in FIG.
In the case where a communication failure occurs between the terminals connected to A and 200B, with the conventional configuration, it is possible to quickly separate the line interface unit 106 from the DSU / MUX 107 side or the upper interface side. Although difficult, in the first specific example, the upper interface and the line interface unit 106 can be completely separated from each other, so that the location of the failure can be easily identified.

【0040】ところで、上記具体例1では、ループバッ
クモード設定スイッチ1の設定によって、ループバック
動作の設定を行ったが、これ以外にも、相手からの信号
をトリガとしてループバックモードに移行するよう構成
してもよい。これを具体例2として次に説明する。
By the way, in the specific example 1, the loopback operation is set by the setting of the loopback mode setting switch 1. However, in addition to this, the signal from the other party is used as a trigger to shift to the loopback mode. You may comprise. This will be described below as a second specific example.

【0041】〈具体例2〉図7は、具体例2の構成図で
ある。この具体例2において、上記具体例1と異なるの
は、ループバックモードの設定を、相手からのDチャネ
ルの情報によって行うようにした点であり、この情報を
検出するため、本具体例2では、ループバックモード設
定指示検出手段13を備えている。このループバックモ
ード設定指示検出手段13は、制御チャネル(Dチャネ
ル)中にループバックモード設定指示があるか否かを検
出する機能を有するものであり、プロセッサ3とレイヤ
2コントローラ8とでこの機能を構成している。即ち、
プロセッサ3は、レイヤ2コントローラ8で終端したD
チャネル中に、ループバックモード設定指示情報が含ま
れていた場合、上記具体例1と同様に、ループバックモ
ードの設定を認識するように構成されている。尚、他の
構成については、上記具体例1と同様であるため、対応
する部分に同一符号を付してその説明は省略する。
<Specific Example 2> FIG. 7 is a block diagram of a specific example 2. The specific example 2 is different from the specific example 1 in that the loopback mode is set according to the information of the D channel from the other party. In order to detect this information, the specific example 2 is different. A loopback mode setting instruction detecting means 13 is provided. The loopback mode setting instruction detecting means 13 has a function of detecting whether or not there is a loopback mode setting instruction in the control channel (D channel), and the processor 3 and the layer 2 controller 8 have this function. Are configured. That is,
The processor 3 is a D that is terminated by the layer 2 controller 8.
When the loopback mode setting instruction information is included in the channel, the setting of the loopback mode is recognized as in the case of the first specific example. Since the other configurations are the same as those in the specific example 1, the corresponding parts are designated by the same reference numerals and the description thereof will be omitted.

【0042】このように構成された具体例2のネットワ
ーク試験時の動作は次のようになる。図6において、構
内交換機200B側から、そのDチャネルにループバッ
ク設定指示情報を含んだ信号が構内交換機200A側に
与えられると、一次群速度インタフェースブロック10
6aのループバックモード設定指示検出手段13は、こ
の設定指示を検出する。これにより、ループバック制御
手段11は、ループバック制御を行う。尚、このループ
バック制御については、上記具体例1と同様であるた
め、ここでの説明は省略する。
The operation at the time of the network test of the specific example 2 configured in this way is as follows. In FIG. 6, when the private branch exchange 200B side gives a signal containing loopback setting instruction information to the D channel to the private branch exchange 200A side, the primary group speed interface block 10
The loopback mode setting instruction detecting means 13 of 6a detects this setting instruction. Thereby, the loopback control means 11 performs loopback control. Since this loopback control is the same as that of the first specific example, its description is omitted here.

【0043】以上のように、具体例2によれば、ループ
バックモード設定指示検出手段13によって、対向局か
らのDチャネル中にループモード設定指示情報があるか
否かを調べ、この設定指示によってループバック制御を
行うようにしたので、上記具体例1と同様の効果を奏す
ると共に、被試験側の構内交換機200Aでは、試験の
ための設定等を行う必要がなく、試験実行側で制御を行
うことができる。
As described above, according to the second specific example, the loopback mode setting instruction detecting means 13 checks whether or not there is loop mode setting instruction information in the D channel from the opposite station. Since the loopback control is performed, the same effect as that of the above-described specific example 1 is achieved, and in the private branch exchange 200A on the side to be tested, it is not necessary to make settings for the test and the control is performed on the side to execute the test. be able to.

【0044】尚、上記各具体例では、回線速度について
は特に言及しなかったが、勧告Q921_a(レイヤ
2)、勧告Q931_a(レイヤ3)適用のDチャネル
共通線インタフェースであれば、その回線速度は1.5
Mbpsに限定されるものではなく、2Mbpsであっ
ても同様の効果を奏することができる。また、一次群速
度インタフェースブロック106aに収容されるDチャ
ネルの数は一つに限定されるものではなく、複数のDチ
ャネルが搭載され、各Dチャネルに基づいて方路分割を
行う構内交換機であっても、同様に適用可能である。
In each of the above specific examples, the line speed is not particularly mentioned, but if the D channel common line interface is applied to the recommendation Q921_a (layer 2) and the recommendation Q931_a (layer 3), the line speed is 1.5
The present invention is not limited to Mbps, and the same effect can be obtained even at 2 Mbps. Also, the number of D channels accommodated in the primary group speed interface block 106a is not limited to one, and is a private branch exchange in which a plurality of D channels are mounted and route division is performed based on each D channel. However, the same is applicable.

【0045】[0045]

【発明の効果】以上説明したように、本発明の構内交換
機の回線系インタフェースによれば、構内交換機そのも
のにソフトウェアがインストールされていない場合で
も、ネットワーク試験等を行うことができる。また、異
なる構内交換機間で通信障害が発生したような場合で
も、その障害発生箇所が回線系インタフェース部より回
線側か、上位インタフェース側かの切り分けを容易に行
うことができる。
As described above, according to the line interface of the private branch exchange of the present invention, a network test or the like can be performed even when the software is not installed in the private branch exchange itself. Further, even if a communication failure occurs between different private branch exchanges, it is possible to easily determine whether the failure occurrence point is on the line side of the line interface unit or on the upper interface side.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の具体例1の構内交換機の回線系インタ
フェースの構成図である。
FIG. 1 is a configuration diagram of a line interface of a private branch exchange according to a specific example 1 of the present invention.

【図2】構内交換機の構成図である。FIG. 2 is a configuration diagram of a private branch exchange.

【図3】ネットワーク試験の説明図である。FIG. 3 is an explanatory diagram of a network test.

【図4】本発明の構内交換機の回線系インタフェースに
おけるループバック動作のSDLチャート(その1)で
ある。
FIG. 4 is an SDL chart (1) of a loopback operation in the line interface of the private branch exchange of the present invention.

【図5】本発明の構内交換機の回線系インタフェースに
おけるループバック動作のSDLチャート(その2)で
ある。
FIG. 5 is an SDL chart (No. 2) of the loopback operation in the line interface of the private branch exchange of the present invention.

【図6】本発明の構内交換機の回線系インタフェースを
用いた場合のネットワーク試験の説明図である。
FIG. 6 is an explanatory diagram of a network test when the line interface of the private branch exchange of the present invention is used.

【図7】本発明の具体例2の構内交換機の回線系インタ
フェースの構成図である。
FIG. 7 is a configuration diagram of a line interface of a private branch exchange according to specific example 2 of the present invention.

【符号の説明】[Explanation of symbols]

1 ループバックモード設定スイッチ 5a ループバック制御用プログラム 9 レイヤ1回路 11 ループバック制御手段 13 ループバックモード設定指示検出手段 106−1〜106−n 回線系インタフェース部 106a 一次群速度インタフェースブロック 1 Loopback Mode Setting Switch 5a Loopback Control Program 9 Layer 1 Circuit 11 Loopback Control Means 13 Loopback Mode Setting Instruction Detection Means 106-1 to 106-n Line Interface Unit 106a Primary Group Speed Interface Block

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 加入者インタフェースと局線インタフェ
ースの機能を有する構内交換機の回線系インタフェース
において、 局線と加入者回線との中継を行うか、ループバック動作
を行うかを指定するためのループバックモード設定スイ
ッチと、 ループバック動作を行うレイヤ1回路と、 前記モード設定スイッチで、ループバック動作が指定さ
れた場合、前記レイヤ1回路に対してループバック動作
を指示するループバック制御手段とを備えたことを特徴
とする構内交換機の回線系インタフェース。
1. A loopback for designating whether to relay between a local line and a subscriber line or to perform a loopback operation in a line interface of a private branch exchange having functions of a subscriber interface and a local line interface. A mode setting switch, a layer 1 circuit that performs a loopback operation, and a loopback control unit that instructs the layer 1 circuit to perform the loopback operation when the loopback operation is designated by the mode setting switch. A line interface for a private branch exchange.
【請求項2】 加入者インタフェースと局線インタフェ
ースの機能を有する構内交換機の回線系インタフェース
において、 ループバック動作を行うレイヤ1回路と、 制御チャネル中にループバックモード設定指示があるか
否かを検出するループバックモード設定指示検出手段
と、 前記ループバックモード設定指示手段で、ループバック
指示があった場合、前記レイヤ1回路に対してループバ
ック動作を指示するループバック制御手段とを備えたこ
とを特徴とする構内交換機の回線系インタフェース。
2. A layer 1 circuit for performing a loopback operation in a line interface of a private branch exchange having functions of a subscriber interface and a local line interface, and detecting whether or not there is a loopback mode setting instruction in a control channel. Loopback mode setting instruction detecting means for performing the loopback mode setting instruction means, and loopback control means for instructing the loopback operation to the layer 1 circuit when the loopback instruction is issued by the loopback mode setting instruction means. The line interface of the private branch exchange.
【請求項3】 請求項1または2に記載の構内交換機の
回線系インタフェースにおいて、 ループバック動作として、制御チャネルを除く全てのト
ラフィックチャネルを折り返すレイヤ1回路と、 モード設定スイッチで、ループバック動作が指定された
場合、レイヤ3処理における呼制御処理を行うループバ
ック制御手段とを備えたことを特徴とする構内交換機の
回線系インタフェース。
3. The line interface of the private branch exchange according to claim 1, wherein a loopback operation is performed by a layer 1 circuit that loops back all traffic channels except a control channel and a mode setting switch as a loopback operation. A loop interface control means for performing call control processing in layer 3 processing when specified, a line interface of a private branch exchange.
JP29925195A 1995-10-23 1995-10-23 Line system interface for private branch exchange Pending JPH09116937A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29925195A JPH09116937A (en) 1995-10-23 1995-10-23 Line system interface for private branch exchange

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29925195A JPH09116937A (en) 1995-10-23 1995-10-23 Line system interface for private branch exchange

Publications (1)

Publication Number Publication Date
JPH09116937A true JPH09116937A (en) 1997-05-02

Family

ID=17870117

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29925195A Pending JPH09116937A (en) 1995-10-23 1995-10-23 Line system interface for private branch exchange

Country Status (1)

Country Link
JP (1) JPH09116937A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003503955A (en) * 1999-07-02 2003-01-28 キューロジック スウィッチ プロダクツ,インコーポレイティド High performance switch fabric elements and switch systems
CN1314231C (en) * 2001-12-19 2007-05-02 中兴通讯股份有限公司 Self circulation method for program control exchanger
US7822055B2 (en) 1999-12-10 2010-10-26 Qlogic Switch Products, Inc. Fibre channel credit extender and repeater

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003503955A (en) * 1999-07-02 2003-01-28 キューロジック スウィッチ プロダクツ,インコーポレイティド High performance switch fabric elements and switch systems
US7822055B2 (en) 1999-12-10 2010-10-26 Qlogic Switch Products, Inc. Fibre channel credit extender and repeater
CN1314231C (en) * 2001-12-19 2007-05-02 中兴通讯股份有限公司 Self circulation method for program control exchanger

Similar Documents

Publication Publication Date Title
USH1882H (en) System and method for transferring data to redundant components
JPH11511931A (en) Method and system for securing emergency communications
US5345503A (en) Method for managing and re-connecting a speech path link in a switching network
JPH09116937A (en) Line system interface for private branch exchange
KR100260401B1 (en) Method for testing voice quality of vocoder in mobile switching center
JPH1188329A (en) Maintenance operation system for access node
JP4028139B2 (en) Communications system
JP2970801B2 (en) ISDN exchange and line test system and test method
JPH10107897A (en) Recovery of isdn bri link without losing call
JP2546503B2 (en) Circuit detour method
KR100342486B1 (en) Integrated digital loop carrier service method for integrated services digital network in multiplex apparatus
JP2917965B2 (en) Method for testing remote subscriber equipment in V5 communication line
KR100263078B1 (en) Method for connection in isdn in digital private branch exchange system
JPH07307794A (en) Method and device for testing interface identifier
KR100600948B1 (en) Digital subscriber&#39;s test method using analog subscriber&#39;s test equipment and switching resource
KR960027698A (en) Digital Loopback Test Method for Digital Subscribers in Integrated Telecommunication Networks
KR100237473B1 (en) Method of establishing packet pvc&#39;s in n-isdn
KR19990061166A (en) Self-diagnosis method of remote link module connection data link
KR100333995B1 (en) Method and device for recovering ISDNBRI links without losing calls
JPH05276247A (en) Primary access line test system
JP3008720B2 (en) ISDN signal switching equipment
JPH1032849A (en) Line trunk device and fault detecting method for private branch exchange
JPH0730644A (en) Telephone exchange system
JPH0937367A (en) Time-division multiplex device
JPH0374990B2 (en)