JP7368932B2 - 光モジュール及び光伝送装置 - Google Patents

光モジュール及び光伝送装置 Download PDF

Info

Publication number
JP7368932B2
JP7368932B2 JP2017254032A JP2017254032A JP7368932B2 JP 7368932 B2 JP7368932 B2 JP 7368932B2 JP 2017254032 A JP2017254032 A JP 2017254032A JP 2017254032 A JP2017254032 A JP 2017254032A JP 7368932 B2 JP7368932 B2 JP 7368932B2
Authority
JP
Japan
Prior art keywords
signal line
ground
pad
pad section
ground pad
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017254032A
Other languages
English (en)
Other versions
JP2019121644A (ja
Inventor
大介 村上
Original Assignee
日本ルメンタム株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本ルメンタム株式会社 filed Critical 日本ルメンタム株式会社
Priority to JP2017254032A priority Critical patent/JP7368932B2/ja
Priority to US16/011,666 priority patent/US10231327B1/en
Publication of JP2019121644A publication Critical patent/JP2019121644A/ja
Priority to JP2022107676A priority patent/JP2022132319A/ja
Application granted granted Critical
Publication of JP7368932B2 publication Critical patent/JP7368932B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0274Optical details, e.g. printed circuits comprising integral optical means
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/118Printed elements for providing electric connections to or between printed circuits specially for flexible printed circuits, e.g. using folded portions
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/10Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type
    • G02B6/12Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings of the optical waveguide type of the integrated circuit kind
    • G02B6/13Integrated optical circuits characterised by the manufacturing method
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/0218Reduction of cross-talk, noise or electromagnetic interference by printed shielding conductors, ground planes or power plane
    • H05K1/0219Printed shielding conductors for shielding around or between signal conductors, e.g. coplanar or coaxial printed shielding conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/025Impedance arrangements, e.g. impedance matching, reduction of parasitic impedance
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • H05K1/112Pads for surface mounting, e.g. lay-out directly combined with via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/189Printed circuits structurally associated with non-printed electric components characterised by the use of a flexible or folded printed circuit
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/42Coupling light guides with opto-electronic elements
    • G02B6/4201Packages, e.g. shape, construction, internal or external details
    • G02B6/4246Bidirectionally operating package structures
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/42Coupling light guides with opto-electronic elements
    • G02B6/4201Packages, e.g. shape, construction, internal or external details
    • G02B6/4274Electrical aspects
    • G02B6/428Electrical aspects containing printed circuit boards [PCB]
    • G02B6/4281Electrical aspects containing printed circuit boards [PCB] the printed circuit boards being flexible
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/117Pads along the edge of rigid circuit boards, e.g. for pluggable connectors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/147Structural association of two or more printed circuits at least one of the printed circuits being bent or folded, e.g. by using a flexible printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09145Edge details
    • H05K2201/09181Notches in edge pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09618Via fence, i.e. one-dimensional array of vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09727Varying width along a single conductor; Conductors or pads having different widths

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Structure Of Printed Boards (AREA)
  • Light Receiving Elements (AREA)
  • Combinations Of Printed Boards (AREA)
  • Semiconductor Lasers (AREA)

Description

特許法第30条第2項適用 1.公開の事実一覧
本発明は、光モジュール及び光伝送装置に関し、特に、特性インピーダンスの不整合を抑制する技術に関する。
光モジュールに、光サブアセンブリ(OSA:Optical SubAssembly)とプリント回路基板(PCB:Printed Circuit Board)とを接続する接続基板が用いられている。ここで、接続基板は、例えばフレキシブル基板(FPC:Flexible Printed Circuits)である。接続基板には高周波伝送線路が配置されており、高周波伝送線路に高周波電気信号が伝送される。接続基板の高周波伝送線路を構成する信号線や接地導体層は所望の特性インピーダンス(例えば50Ω)となるように、信号線の幅や信号線と接地導体層との距離が設定されている。
光サブアセンブリと接続基板との接続部分、及びプリント回路基板と接続基板との接続部分においては、半田付けなどにより互いに接続されるが、接続部分の強度を確保するために、接続部分の端子の幅は接続基板の信号線の線路幅よりも広く設定される場合がある。この場合、接続部分においてインピーダンス不整合が発生し、光モジュールの光波形品質を劣化させうる。特許文献1及び2に、接続部におけるインピーダンス不整合を軽減させる技術が開示されている。
特開2017-92319号公報 特開2014-143543号公報
特許文献1及び2に開示される技術などでは、フレキシブル基板の接地導体層の形状を変化させたり、フレキシブル基板の信号線の配線パターンを変化させるなどの手段が採用されている。しかしながら、これら手段では、インピーダンス不整合の低減が十分に得られなかったり、それらを実現するために、信号線の配線パターンの領域を確保するなど、フレキシブル基板の小型化を困難とさせるものであった。
本発明は、かかる課題に鑑みてなされたものであり、インピーダンス不整合の抑制と小型化とが両立される、光モジュール、及び光伝送装置の提供を目的とする。
(1)上記課題を解決するために、本発明に係る光モジュールは、1又は複数の光素子を備える、光サブアセンブリと、前記1又は複数の光素子を制御する制御回路を備える、プリント回路基板と、前記光サブアセンブリと前記プリント回路基板とを接続する、接続基板と、を備える、光モジュールであって、前記接続基板は、第1の面と第2の面とを有し、前記第1の面又は前記第2の面のいずれか一方に配置される第1信号線導体ストリップと、前記第1の面又は前記第2の面のいずれか他方に配置されるとともに前記第1信号線導体ストリップと重畳しさらに両側に広がって形成される第1接地導体層と、前記プリント回路基板又は前記光サブアセンブリのいずれか一方と前記第2の面にて接続する第1接続部と、を備え、前記第1接続部は、前記第1の面に配置される第1信号線パッド部と、前記第1の面に前記第1信号線パッド部と隣接して配置される第1接地パッド部と、前記第2の面に配置されるとともに前記第1信号線パッドと電気的に接続される第2信号線パッド部と、前記第2の面に前記第2信号線パッド部と隣接して配置されるとともに前記第1接地パッド部と電気的に接続される第2接地パッド部と、を備え、前記第1の面又は前記第2の面の前記一方において、前記第1信号線導体ストリップは、前記第1信号線パッド部及び前記第2信号線パッド部のうち前記一方に配置される信号線パッド部と物理的に接し、前記第1の面又は前記第2の面の前記他方において、前記接地導体層は、前記第1接地パッド部及び前記第2接地パッド部のうち前記他方に配置される接地パッド部と物理的に接し、前記接続基板は、前記第1の面又は前記第2の面の前記他方に、前記第1信号線パッド部及び前記第2信号線パッド部のうち前記他方に配置される信号線パッド部と、前記接地導体層と、の間を電気的に遮断する間隙部を有し、前記第1信号線パッド部と前記第1接地パッド部との間隔は、第1領域において、平面視して前記間隙部側の内側端部から前記第1領域よりさらに遠い第2領域より、狭い、ことを特徴とする。
(2)上記(1)に記載の光モジュールであって、前記第1領域において、平面視して、前記第1信号線パッド部の縁は前記第2信号線パッド部の縁よりも外側にあってもよい。
(3)上記(1)又は(2)に記載の光モジュールであって、前記第2領域において、平面視して、前記第1信号線パッド部の縁は前記第2信号線パッド部の縁よりも内側にあってもよい。
(4)上記(1)乃至(3)のいずれかに記載の光モジュールであって、前記第1領域において、平面視して、前記第1接地パッド部の縁は前記第2接地パッド部の縁よりも外側にあってもよい。
(5)上記(1)乃至(4)のいずれかに記載の光モジュールであって、前記第2領域において、平面視して、前記第1接地パッド部の縁は前記第2接地パッド部の縁よりも内側にあってもよい。
(6)上記(1)乃至(5)のいずれかに記載の光モジュールであって、前記プリント回路基板又は前記光サブアセンブリの前記一方は、前記接続基板の前記第1の面と対向する第3の面を有し、前記第3の面に配置され、前記第2信号パッド部と接して接続される第3信号線パッド部と、前記第3の面に配置され、前記第2接地パッド部と接して接続される第3接地パッド部と、を備え、前記第2信号線パッド部の形状は、前記第3信号パッド部の形状に対応しており、前記第2信号線パッド部は前記第3信号パッド部と重畳するよう接続され、前記第2接地パッド部の形状は、前記第3接地パッド部の形状に対応しており、前記第2接地パッド部は前記第3接地パッド部と重畳するよう接続されてもよい。
(7)上記(6)に記載の光モジュールであって、前記第2信号線パッド部及び前記第2接地パッド部はともに矩形状を有してもよい。
(8)上記(1)乃至(7)のいずれかに記載の光モジュールであって、前記接続基板は、前記第1の面又は前記第2の面の前記一方に配置される複数の前記第1信号線導体ストリップと、をさらに備え、前記第1接続部は、前記第1の面に配置される複数の前記第1信号線パッド部と、前記第1の面に配置される複数の前記第1接地パッド部と、前記第2の面に配置される複数の前記第2信号線パッド部と、前記第2の面に配置される複数の前記第2接地パッド部と、をさらに備え、前記第1の面に、前記第1信号線パッド部と、前記第1接地パッド部とが、順に並んで複数繰り返し配置され、前記第2の面に、前記第2信号線パッド部と、前記第2接地パッド部とが、順に並んで複数繰り返し配置され、複数の前記第1信号線パッド部それぞれは、対応する前記第2信号線パッド部と電気的に接続され、複数の前記第1接地パッド部それぞれは、対応する前記第2接地パッド部と電気的に接続され、前記第1の面又は前記第2の面の前記一方において、複数の前記第1信号線導体ストリップは、複数の前記第1信号線パッド部及び複数の前記第2信号線パッド部のうち前記一方に配置される対応する信号線パッド部とそれぞれ物理的に接し、前記第1の面又は前記第2の面の前記他方において、前記接地導体層は、複数の前記第1接地パッド部及び複数の前記第2接地パッド部のうち前記他方に配置される複数の接地パッド部と物理的に接し、前記接続基板は、前記第1の面又は前記第2の面の前記他方に、複数の前記第1信号線パッド部及び複数の前記第2信号線パッド部のうち前記他方に配置される複数の信号線パッド部それぞれと、前記接地導体層と、の間を電気的に遮断する複数の間隙部を有し、隣接する前記第1信号線パッド部と前記第1接地パッド部との間隔は、第1領域において、平面視して前記間隙部側の内側端部から前記第1領域よりさらに遠い第2領域より、狭くてもよい。
(9)上記(1)乃至(7)のいずれかに記載の光モジュールであって、前記接続基板は、前記第1の面又は前記第2の面の前記一方に配置される複数の前記第1信号線導体ストリップと、をさらに備え、前記第1接続部は、前記第1の面に配置される複数の前記第1信号線パッド部と、前記第1の面に配置される2個の前記第1接地パッド部と、前記第2の面に配置される複数の前記第2信号線パッド部と、前記第2の面に配置される2個の前記第2接地パッド部と、をさらに備え、前記第1の面に、前記2個のうち一方の前記第1接地パッド部と、複数の第1信号線パッド部と、前記2個のうち他方の前記第1接地パッド部とが、順に並んで配置され、前記第2の面に、前記2個のうち一方の前記第2接地パッド部と、複数の第2信号線パッド部と、前記2個のうち他方の前記第2接地パッド部とが、順に並んで配置され、複数の前記第1信号線パッド部それぞれは、対応する前記第2信号線パッド部と電気的に接続され、前記2個の前記第1接地パッド部それぞれは、対応する前記第2接地パッド部と電気的に接続され、前記第1の面又は前記第2の面の前記一方において、複数の前記第1信号線導体ストリップは、複数の前記第1信号線パッド部及び複数の前記第2信号線パッド部のうち前記一方に配置される対応する信号線パッド部とそれぞれ物理的に接し、前記第1の面又は前記第2の面の前記他方において、前記接地導体層は、前記2個の前記第1接地パッド部及び前記2個の前記第2接地パッド部のうち前記他方に配置される複数の接地パッド部と物理的に接し、前記接続基板は、前記第1の面又は前記第2の面の前記他方に、複数の前記第1信号線パッド部及び複数の前記第2信号線パッド部のうち前記他方に配置される複数の信号線パッド部それぞれと、前記接地導体層と、の間を電気的に遮断する複数の間隙部を有し、隣接する前記第1信号線パッド部と前記第1接地パッド部との間隔それぞれは、第1領域において、平面視して前記間隙部側の内側端部から前記第1領域よりさらに遠い第2領域より、狭くてもよい。
(10)本発明に係る光伝送装置は、上記(1)乃至(9)のいずれかに記載の光モジュールが搭載される、光伝送装置であってもよい。
本発明により、インピーダンス不整合の抑制と小型化とが両立される、光モジュール、及び光伝送装置が提供される。
本発明の第1の実施形態に係る光伝送装置及び光モジュールの構成を示す模式図である。 本発明の第1の実施形態に係る光モジュール主要部の構造を示す図である。 本発明の第1の実施形態に係る光サブアセンブリの構造を示す概略図である。 本発明の第1の実施形態に係るフレキシブル基板の構造を示す概略図である。 本発明の第1の実施形態に係るプリント回路基板の構造を示す概略図である。 本発明の第1の実施形態に係るフレキシブル基板の一部分の平面図である。 本発明の第1の実施形態に係るフレキシブル基板の一部分の底面図である。 本発明の第1の実施形態に係るフレキシブル基板のインピーダンス特性を示す図である。 本発明の第2の実施形態に係るフレキシブル基板の第1接続部の構造を示す概略図である。 本発明の第2の実施形態に係るフレキシブル基板の第1接続部の構造を示す概略図である。 本発明の第2の実施形態に係るプリント回路基板の構造を示す概略図である。 本発明の第3の実施形態に係るフレキシブル基板の第1接続部の構造を示す概略図である。 本発明の第4の実施形態に係るフレキシブル基板の第1接続部の構造を示す概略図である。 本発明の第5の実施形態に係るフレキシブル基板の第1接続部の構造を示す概略図である。 本発明の第6の実施形態に係るフレキシブル基板の第1接続部の構造を示す概略図である。 本発明の第7の実施形態に係るフレキシブル基板の第1接続部の構造を示す概略図である。 本発明の第8の実施形態に係るフレキシブル基板の第1接続部の構造を示す概略図である。 本発明の第9の実施形態に係るフレキシブル基板の第1接続部の構造を示す概略図である。 本発明の第9の実施形態に係るフレキシブル基板の第1接続部の構造を示す概略図である。 本発明の第10の実施形態に係るフレキシブル基板の構造を示す概略図である。 本発明の第11の実施形態に係るフレキシブル基板の構造を示す概略図である。
以下に、図面に基づき、本発明の実施形態を具体的かつ詳細に説明する。なお、実施形態を説明するための全図において、同一の機能を有する部材には同一の符号を付し、その繰り返しの説明は省略する。なお、以下に示す図は、あくまで、実施形態の実施例を説明するものであって、図の大きさと本実施例記載の縮尺は必ずしも一致するものではない。
[第1の実施形態]
図1は、本発明の第1の実施形態に係る光伝送装置1及び光モジュール2の構成を示す模式図である。光伝送装置1は、プリント回路基板11とIC12を備えている。光伝送装置1は、例えば、大容量のルータやスイッチである。光伝送装置1は、例えば交換機の機能を有しており、基地局などに配置される。光伝送装置1に、複数の光モジュール2が搭載されており、光モジュール2より受信用のデータ(受信用の電気信号)を取得し、IC12などを用いて、どこへ何のデータを送信するかを判断し、送信用のデータ(送信用の電気信号)を生成し、プリント回路基板11を介して、該当する光モジュール2へそのデータを伝達する。
光モジュール2は、送信機能及び受信機能を有するトランシーバである。光モジュール2は、プリント回路基板21と、光ファイバ3Aを介して受信する光信号を電気信号に変換する光受信モジュール23Aと、電気信号を光信号に変換して光ファイバ3Bへ送信する光送信モジュール23Bと、を含んでいる。プリント回路基板21と、光受信モジュール23A及び光送信モジュール23Bとは、それぞれフレキシブル基板22A,22B(FPC)を介して接続されている。光受信モジュール23Aより電気信号がフレキシブル基板22Aを介してプリント回路基板21へ伝送され、プリント回路基板21より電気信号がフレキシブル基板22Bを介して光送信モジュール23Bへ伝送される。光モジュール2と光伝送装置1とは電気コネクタ5を介して接続される。光受信モジュール23Aや光送信モジュール23Bは、プリント回路基板21に電気的に接続され、光信号/電気信号を電気信号/光信号にそれぞれ変換する。プリント回路基板21は、光受信モジュール23Aより伝送される電気信号を制御する制御回路(例えばIC)や、光送信モジュール23Bへ伝送する電気信号を制御する制御回路(例えばIC)を備えている。
当該実施形態に係る伝送システムは、2個以上の光伝送装置1と2個以上の光モジュール2と、1個以上の光ファイバ3(図示せず:例えば光ファイバ3A,3B)を含む。各光伝送装置1に、1個以上の光モジュール2が接続される。2個の光伝送装置1にそれぞれ接続される光モジュール2の間を、光ファイバ3が接続している。一方の光伝送装置1が生成した送信用のデータが接続される光モジュール2によって光信号に変換され、かかる光信号を光ファイバ3へ送信される。光ファイバ3上を伝送する光信号は、他方の光伝送装置1に接続される光モジュール2によって受信され、光モジュール2が光信号を電気信号へ変換し、受信用のデータとして当該他方の光伝送装置1へ伝送する。
光モジュール2に備えられる光受信モジュール23Aは、1又は複数の光サブアセンブリを備えている。ここで、1又は複数の光サブアセンブリそれぞれは、1又は複数の受光素子を備えるROSA(Receiver Optical SubAssembly)である。光受信モジュール23Aが複数のROSAを備える場合、フレキシブル基板22Aは複数のサブフレキシブル基板を備える。また、光送信モジュール23Bは、1又は複数の光サブアセンブリを備えている。ここで、1又は複数の光サブアセンブリそれぞれは、1又は複数の発光素子を備えるTOSA(Transmitter Optical SubAssembly)である。光送信モジュール23Bが複数のTOSAを備える場合、フレキシブル基板22Bは複数のサブフレキシブル基板を備える。なお、当該実施形態に係る光送信モジュール23Bは、100Gbit/s級の光信号の伝送を行うTOSAを1つ備えており、TOSAは、4個の発光素子を備えるボックス型TOSAである。
本発明に係る光モジュールは、1又は複数の光素子を備える光サブアセンブリと、1又は複数の光素子を制御する制御回路を備えるプリント回路基板と、光サブアセンブリとプリント回路基板とを接続する接続基板と、を備える。ここで、当該実施形態に係る光サブアセンブリは、光送信モジュール23Bに備えられるTOSAであり、プリント回路基板に備えられる制御回路(例えばIC)は、TOSAに備えられる1又は複数の発光素子を制御する。当該実施形態に係る接続基板はフレキシブル基板である。
図2は、当該実施形態に係る光モジュール2主要部の構造を示す図である。図に示すモジュール2は、光サブアセンブリ31と、フレキシブル基板32と、プリント回路基板33を備えており、光サブアセンブリ31は、光送信モジュール23Bに備えられるボックス型TOSAであり、フレキシブル基板32は、図1に示すフレキシブル基板22Bであり、プリント回路基板33は、図1に示すプリント回路基板21である。
フレキシブル基板32は、第1の面S1と第2の面S2とを有する。フレキシブル基板32の第2の面S2は、プリント回路基板33の表面(第3の面S3)と対向し物理的に接して接続している。同様に、フレキシブル基板32の第2の面S2は、光サブアセンブリ31の(接続部の)表面(第3の面S3)と対向し物理的に接して接続している。
図3は、当該実施形態に係る光サブアセンブリ31の構造を示す概略図である。前述の通り、光サブアセンブリ31は4個(4ch)の発光素子を備えるボックス型のTOSAである。図3は光サブアセンブリ31の平面図であるが、内部の構造を説明するために筺体の蓋部分を省略している。なお、説明を容易にするために、x軸及びy軸が図3に示されている。光サブアセンブリ31は、4個の発光素子34(LD:Laser Diode)と、4個の発光素子34が搭載されるサブマウント35と、フィードスルー36と、光学部品37と、スリーブ38と、を備える。サブマウント35の表面には、金属パターンが形成されており、4個の発光素子34と電気的に接続されている。サブマウント35とフィードスルー36とは、接続ワイヤ39で接続されている。光学部品37は、4個の発光素子34が出射する光信号を、平行化し、合波して、スリーブ38へ入射させる。発光素子34は、直接変調型DFB(分布帰還型:Distributed FeedBack)レーザであってもよいし、EA(Electro-Absorption)変調器集積DFBレーザであってもよく、また他のレーザ素子などであってもよい。なお、フィードスルー36は、後述する複数のパッド部(端子)を備えている。
図4は、当該実施形態に係るフレキシブル基板32の構造を示す概略図である。前述の通り、フレキシブル基板32に、4個(4ch)のコプレーナ線路(Coplanar Line)が形成されている。フレキシブル基板32は柔軟性を有する誘電体層40をベースとしている。なお、説明を容易にするために、図3に示すx軸及びy軸に対応して、x軸及びy軸が図4に示されている。図4に示す通り、当該実施形態に係るフレキシブル基板32(の誘電体層40)の表面に、+x軸方向(第1の方向)に沿って順に、接地導体膜41A、信号線導体ストリップ42A、接地導体膜41B、信号線導体ストリップ42B、接地導体膜41C、信号線導体ストリップ42C、接地導体膜41D、信号線導体ストリップ42D、接地導体膜41Eが配置される。ここで、フレキシブル基板32の表面が第1の面S1である。また、当該実施形態に係るフレキシブル基板32(の誘電体層40)の裏面に、接地導体層43(図示せず)が配置される。ここで、フレキシブル基板32の裏面が第2の面S2である。4個(4ch)のコプレーナ線路を、+x軸方向に順に並ぶ、第1コプレーナ線路、第2コプレーナ線路、第3コプレーナ線路、及び第4コプレーナ線路とする。第1コプレーナ線路は、信号線導体ストリップ42Aと、信号線導体ストリップ42Aの両側に配置される接地導体膜41A,41Bと、接地導体層43(図示せず)と、誘電体層40とを含んで構成される。接地導体層43は、信号線導体ストリップ42A(及び42B,42C,42D)と重畳しさらに両側に広がって形成されている。すなわち、かかるコプレーナ線路はいわゆるグランド(接地導体層)付コプレーナ線路となっている。第2コプレーナ線路は、信号線導体ストリップ42Bと、接地導体膜41B,41Cと、接地導体層43と、誘電体層40とを含んで構成される。第3コプレーナ線路及び第4コプレーナ線路についても同様である。
図4に示す通り、当該実施形態に係るフレキシブル基板32は、プリント回路基板33と第2の面S2にて接続する第1接続部51と、光サブアセンブリ31と第2の面S2にて接続する第2接続部61と、を備える。第1接続部51は、表面に配置される表面信号線パッド部55A,55B,55C,55Dと、表面に配置される表面接地パッド部56A,56B,56C,56D,56Eと、裏面に配置される裏面信号線パッド部57A,57B,57C,57D(図示せず)と、裏面に配置される裏面接地パッド部58A,58B,58C,58D,58E(図示せず)と、を備える。表面信号線パッド部55A,55B,55C,55Dは、裏面信号線パッド部57A,57B,57C,57Dとそれぞれ、複数のスルーホール59を介して半田付けされることにより電気的に接続されている。同様に、表面接地パッド部56A,56B,56C,56D,56Eは、裏面接地パッド部58A,58B,58C,58D,58Eとそれぞれ、複数のスルーホール59を介して半田付けされることにより電気的に接続されている。なお、複数のスルーホール59は、穴の中に導電体が配置され、半田がなくとも表面側と裏面側の各パッド部が導通される構造であっても構わない。表面側のパッド部と裏面側のパッド部とが導通される構造であればよい。
当該実施形態に係るフレキシブル基板32(の誘電体層40)の表面に、表面信号線パッド部と表面接地パッド部とが、順に並んで複数繰り返し配置される。すなわち、フレキシブル基板32の表面に、+x軸方向(第1の方向)に沿って順に、表面接地パッド部56A、表面信号線パッド部55A、表面接地パッド部56B、表面信号線パッド部55B、表面接地パッド部56C、表面信号線パッド部55C、表面接地パッド部56D、表面信号線パッド部55D、表面接地パッド部56Eが配置される。すなわち、GSGSGSGSG配列である。表面信号線パッド部55A,55B,55C,55Dは、信号線導体ストリップ42A,42B,42C,42Dと、それぞれ物理的に接している。信号線導体ストリップ42A,42B,42C,42Dの線幅は、コプレーナ線路の特性インピーダンス(50Ω)に応じて決定されるが、裏面信号線パッド部57A,57B,57C,57Dの線幅と比べて小さい(細い)。それゆえ、信号線導体ストリップ42A,42B,42C,42Dは第2の方向(+y軸方向)に沿って延伸するが、表面信号線パッド部55A,55B,55C,55Dとの接続箇所において、線幅を徐々に大きく(広く)して、表面信号線パッド部55A,55B,55C,55Dに至る。
表面接地パッド部56A,56B,56C,56D,56Eは、接地導体膜41A,41B,41C,41D,41Eと、それぞれ物理的に接している。接地導体膜41A,41B,41C,41D,41Eは、隣接する信号線導体ストリップ42A,42B,42C,42Dと一定距離を維持しており、接地導体膜41A,41B,41C,41D,41Eそれぞれの形状は、隣接する信号線導体ストリップ42A,42B,42C,42Dにより決定される。当該実施形態に係るフレキシブル基板32(の誘電体層40)の裏面に、裏面信号線パッド部と裏面接地パッド部とが、順に並んで複数繰り返し配置される。すなわち、フレキシブル基板32の裏面に、+x軸方向(第1の方向)に沿って順に、裏面接地パッド部58A、裏面信号線パッド部57A、裏面接地パッド部58B、裏面信号線パッド部57B、裏面接地パッド部58C、裏面信号線パッド部57C、裏面接地パッド部58D、裏面信号線パッド部57D、裏面接地パッド部58Eが配置される。接地導体層43は、裏面接地パッド部58A,58B,58C,58D,58Eそれぞれと、物理的に接している。フレキシブル基板32は、接地導体層43と、裏面信号線パッド部57A,57B,57C,57Dそれぞれと、の間に、間隙部Gを有する(後述する図6B参照)。間隙部Gにより、裏面信号線パッド部57A,57B,57C,57Dそれぞれは、接地導体層43と物理的に遮断されている。
プリント回路基板33と接続する第1接続部51の幅(フレキシブル基板32のプリント回路基板33側の端部の幅)は、光サブアセンブリ31と接続する第2接続部61の幅(フレキシブル基板32の光サブアセンブリ31側の端部の幅)と比べて、狭くなっている。それゆえ、フレキシブル基板32の表面に並ぶ4個の信号線導体ストリップ42A,42B,42C,42Dは、第2接続部61より+y軸方向に延伸するが、途中で内側に屈曲し、延伸し、さらに+y軸方向へ屈曲し、+y軸方向に延伸して、第1接続部51に至る。なお、フレキシブル基板32の表面に、第1接続部51及び第2接続部61を除いて、カバーレイが配置されるが、図4には図示を省略している。同様に、フレキシブル基板32の裏面にも、第1接続部51及び第2接続部61を除いて、カバーレイが配置される。カバーレイは外部環境との電気的遮断をするために配置される。
図5は、当該実施形態に係るプリント回路基板33の構造を示す概略図である。なお、説明を容易にするために、図4に示すx軸及びy軸に対応して、x軸及びy軸が図5に示されている。プリント回路基板33の表面(第3の面S3)に、+x軸方向(第1の方向)に沿って順に、PCB接地パッド部71A(第3接地パッド部)、PCB信号線パッド部72A(第3信号線パッド部)、PCB接地パッド部71B、PCB信号線パッド部72B、PCB接地パッド部71C、PCB信号線パッド部72C、PCB接地パッド部71D、PCB信号線パッド部72D、PCB接地パッド部71Eが配置される。プリント回路基板33は、それぞれ誘電体層を介して複数の導体層が形成される多層構造のプリント配線基板である。複数の導体層のうち、プリント回路基板33の表面に形成される導体層を第1金属層とし、積層方向に沿って、順に、第2金属層、第3金属層、・・・とする。プリント回路基板33の第1金属層に、4個のPCB信号線導体ストリップ73A,73B,73C,73Dが配置される。PCB信号線導体ストリップ73A,73B,73C,73Dは、PCB信号線パッド部72A,72B,72C,72Dと、それぞれ物理的に接している。第2金属層にPCB接地導体層(図示せず)が配置され、PCB接地パッド部71A,71B,71C,71D,71Eは、ヴィアホール75を介してPCB接地導体層と電気的に接続される。プリント回路基板33に4個(4ch)のマイクロストリップ線路が構成される。例えば、PCB信号線導体ストリップ73Aと、PCB接地導体層と、誘電体層とを含んで1個のマイクロストリップ線路が構成される。PCB信号線導体ストリップ73B,73C,73Dについても同様である。
PCB信号線導体ストリップ73A,73B,73C,73Dの線幅は、マイクロストリップ線路の特性インピーダンス(50Ω)に応じて決定されるが、PCB信号線パッド部72A,72B,72C,72Dの線幅と比べて小さい(細い)。PCB信号線導体ストリップ73A,73B,73C,73Dは、PCB信号線パッド部72A,72B,72C,72Dより第2の方向(+y軸方向)に沿って延伸しているが、PCB信号線パッド部72A,72B,72C,72Dとの接続箇所において、PCB信号線パッド部72A,72B,72C,72Dの線幅より徐々に小さく(狭く)なっている。PCB信号線パッド部72A,72B,72C,72Dそれぞれ、及びPCB接地パッド部71A,71B,71C,71D,71Eそれぞれは、プリント回路基板33の端から、第2の方向(+y軸方向)に延伸する矩形状を有している。
図6Aは、当該実施形態に係るフレキシブル基板32の一部分の平面図であり、図6Bは、当該実施形態に係るフレキシブル基板32の一部分の底面図である。すなわち、図6Aはフレキシブル基板32の表面(第1の面S1)を、図6Bはフレキシブル基板32の裏面(第2の面S2)をそれぞれ示している。図6A及び図6Bはともに、図4に示す領域Aを拡大させたものであり、図4に示すx軸及びy軸に対応して、x軸及びy軸が図6A及び図6Bに示されている。
本発明の主な特徴は、フレキシブル基板32の、光サブアセンブリ31及び/又はプリント回路基板33との接続部の構造にある。当該実施形態においては、第1の方向(+x軸方向)に沿って、表面信号線パッド部55A,55B,55C,55Dと、両側にそれぞれ隣接して配置される表面接地パッド部56A,56B,56C,56D,56Eとの間隔が、裏面信号線パッド部57A,57B,57C,57Dと、両側それぞれに隣接して配置される裏面接地パッド部58A,58B,58C,58D,58Eとの間隔と、それぞれ異なっている(部分がある)ことにある。
以下、プリント回路基板33と接続する第1接続部51について説明する。第1接続部51の裏面信号線パッド部57A,57B,57C,57Dそれぞれの形状は、PCB信号線パッド部72A,72B,72C,72Dそれぞれの形状に対応しており、第1接続部51の裏面信号線パッド部57A,57B,57C,57Dは、PCB信号線パッド部72A,72B,72C,72Dそれぞれと対向するとともに(実質的に一致して)重畳するよう接して接続される。第1接続部51の裏面信号線パッド部57A,57B,57C,57DとPCB信号線パッド部72A,72B,72C,72Dとがそれぞれ(実質的に一致して)重畳するよう接している状態で、表面信号線パッド部55A,55B,55C,55Dのスルーホール59に半田が注入され半田付けされることで、第1接続部51の裏面信号線パッド部57A,57B,57C,57DとPCB信号線パッド部72A,72B,72C,72Dとは物理的に固定されるとともに電気的にも接続される。裏面信号線パッド部57A,57B,57C,57Dの形状は、PCB信号線パッド部72A,72B,72C,72Dの形状と実質的には一致しており、矩形状である。製造誤差を考慮して、PCB信号線パッド部72A,72B,72C,72Dの形状が裏面信号線パッド部57A,57B,57C,57Dの形状より、製造誤差と同程度大きくすることもあり得る。
同様に、第1接続部51の裏面信号線パッド部58A,58B,58C,58D,58Eは、PCB接地パッド部71A,71B,71C,71D,71Eそれぞれと対向するとともに重畳するよう接して接続される。裏面信号線パッド部57A,57B,57C,57Dと同様に、裏面接地パッド部58A,58B,58C,58D,58Eの形状は、PCB接地パッド部71A,71B,71C,71D,71Eの形状と実質的には一致しており、矩形状である。
ここで、図6A及び図6Bに示す通り、裏面接地パッド部58Aは、裏面信号線パッド部57Aと隣接して配置されており、平面視してそれぞれと重畳するように、表面接地パッド部56Aは、表面信号線パッド部55Aと隣接して配置されている。表面接地パッド部56Aの形状は、第2の方向(+y軸方向)に延伸する矩形状であり、裏面接地パッド部58Aの形状と実質的に一致している。すなわち、平面視して、表面接地パッド部56Aは、裏面接地パッド部58Aと(実質的に一致して)重畳するよう配置されている。これに対して、平面視して、表面信号線パッド部55Aは、裏面信号線パッド部57Aと重畳するよう配置されているが、表面信号線パッド部55Aの形状は裏面信号線パッド部57Aの形状と異なっている。
表面信号線パッド部55A,55B,55C,55Dは、信号線導体ストリップ42A,42B,42C,42Dとそれぞれ物理的に接しているが、表面信号線パッド部55A,55B,55C,55Dの間隙部G側の内側端部は、裏面信号線パッド部57A,57B,57C,57Dの内側端部(間隙部Gとの境界)のy軸方向に沿う位置(座標)によって定義することとする。すなわち、裏面信号線パッド部57A,57B,57C,57Dの内側端部を貫くx軸方向の直線によって定義される。同様に、表面接地パッド部56A,56B,56C,56D,56Eは、接地導体膜41A,41B,41C,41D,41Eと、それぞれ物理的に接しているが、表面接地パッド部56A,56B,56C,56D,56Eの内側端部は、裏面信号線パッド部57A,57B,57C,57Dの内側端部(間隙部Gとの境界)のy軸方向に沿う位置(座標)によって定義することとする。裏面接地パッド部58A,58B,58C,58D,58Eは、接地導体層43と、それぞれ物理的に接しているが、裏面接地パッド部58A,58B,58C,58D,58Eの内側端部は、裏面信号線パッド部57A,57B,57C,57Dの内側端部(間隙部Gとの境界)のy軸方向に沿う位置(座標)によって定義することとする。
互いに隣接して配置される表面信号線パッド部55Aと表面接地パッド部56Aとの間の領域を考える。かかる領域のうち、間隙部G側の内側端部に近い領域を第1領域R1とし、間隙部G側の内側端部よりさらに遠い領域を第2領域R2とする。第1領域R1において、平面視して、表面信号線パッド部55Aの表面接地パッド部56A側の縁は、裏面信号線パッド部57Aの裏面接地パッド部58A側の縁よりも外側(表地接地パッド部56A側)にある。これに対して、第2領域R2において、平面視して、表面信号線パッド部55Aの表面接地パッド部56A側の縁は、裏面信号線パッド部57Aの裏面接地パッド部58A側の縁よりも内側(表面接地パッド部56A側とは反対側)にある。すなわち、表面信号線パッド部55Aのうち、第1領域R1に隣接する部分の幅は、平面視して裏面信号線パッド部57Aの対応する部分の幅より広くなっている。表面信号線パッド部55Aのうち、第2領域R2に隣接する部分の幅は、平面視して、裏面信号線パッド部57Aの対応する部分の幅より狭くなっている。なお、ここでいうパッド部の幅とは、一方側の縁から他方側の縁までのx軸方向の長さをいう。表面接地パッド部56Aの表面信号線パッド部55A側の縁は、第2の方向(+y軸方向)に沿って直線である。よって、表面信号線パッド部55Aと表面接地パッド部56Aとの間隔は、第1領域R1において、第2領域R2より狭くなっている。なお、表面信号線パッド部55Aと表面接地パッド部56Aとの間隔とは、表面接地パッド部56Aの表面信号線パッド部55A側の縁から表面信号線パッド部55A側の表面接地パッド部56A側の縁までのx軸方向の長さをいう。
図7は、当該実施形態に係るフレキシブル基板32とプリント回路基板33を接続させた状態のインピーダンス特性を示す図である。図7に、フレキシブル基板32の第1接続部51付近のインピーダンス特性が実線で、従来技術にかかるフレキシブル基板の接続部のインピーダンス特性が破線で、それぞれ示されている。図7の横軸は、平面視して、表面信号線パッド部55Aの中心線を含んで延伸するy軸方向に沿う位置(座標:mm)であり、図7の縦軸は特性インピーダンス(Ω)である。ここで、従来技術に係るフレキシブル基板は、当該実施形態に係る表面信号線パッド部55A及び表面接地パッド部56Aの代わりに、平面視して、裏面信号線パッド部57A及び裏面接地パッド部58Aの形状それぞれと一致する、表面信号線パッド部及び表面接地パッド部を備えている。すなわち、表面信号線パッド部と表面接地パッド部との間隔は第2の方向(+y軸方向)に沿って一定である。
従来技術に係るフレキシブル基板では、表面信号線パッド部の間隙部側の内側端部付近において、接地導体層と裏面信号線パッド部との間に位置する間隙部に起因して、特性インピーダンスが上昇している。また、表面信号線パッド部の外側端部(間隙部側とは反対側の端部)付近において、表面信号線パッド部と裏面信号線パッド部との重畳する面積が大きいことに起因して、特性インピーダンスが減少している。
これに対して、当該実施形態に係るフレキシブル基板32では、第1領域R1において、表面信号線パッド部55Aと表面接地パッド部56Aとの間隔が小さくなっていることにより、容量成分を増大させ、従来技術と比べて、特性インピーダンスを減少させて50Ωに近づけることが出来ている。また、第2領域R2において、表面信号線パッド部55Aと表面接地パッド部56Aとの間隔が大きくなっていることにより、容量成分を減少させ、従来技術と比べて、特性インピーダンスを増大させて50Ωに近づけることが出来ている。
従来技術に比較して、表面信号線パッド部55Aの内側端部側において、表面信号線パッド部55Aと表面接地パッド部56Aとの間隔が第2領域R2における間隔より小さくなっている第1領域R1が存在していれば、内側端部側におけるインピーダンス増大を抑制することが出来る。特に、内側端部側の少なくとも一部分(第1領域R1)において、表面信号線パッド部55Aと表面接地パッド部56Aとの間隔が裏面信号線パッド部57Aと裏面接地パッド部58Aとの間隔より小さくなっているのが望ましい。従来技術に比較して、表面信号線パッド部55Aの外側端部側において、表面信号線パッド部55Aと表面接地パッド部56Aとの間隔が大きくなっている第2領域R2が存在していれば、外側端部側におけるインピーダンス減少を抑制することが出来る。特に、外側端面側の少なくとも一部分(第2領域R2)において、表面信号線パッド部55Aと表面接地パッド部56Aとの間隔が裏面信号線パッド部57Aと裏面接地パッド部58Aとの間隔より大きくなっているのが望ましい。
インピーダンス整合の観点では、内側端部側におけるインピーダンス増大を抑制するよう、内側端部側の一部の領域において表面信号線パッド部55Aと表面接地パッド部56Aとの間隔が小さくなっていれば、従来技術と比較してインピーダンス整合の効果を奏する。また、外側端部側におけるインピーダンス減少を抑制するよう、外側端部側の一部の領域において表面信号線パッド部55Aと表面接地パッド部56Aとの間隔が大きくなっていれば、従来技術と比較してインピーダンス整合の効果を奏する。インピーダンス整合の効果を高めるためには、内側端部から外側端部に至る領域が第1領域R1と第2領域R2のみによって構成されているのがさらに望ましい。すなわち、第1領域R1は間隙部G側の内側端部まで及んでいるのが望ましい。第2領域R2は外側端部まで及んでいるのが望ましい。そして、第1領域R1と第2領域R2とは接しているのが望ましい。
前述の通り、表面信号線パッド部55Aは裏面信号線パッド部57Aと、1又は複数のスルーホール59を介して電気的に接続されている。表面信号線パッド部55Aの外側端部側の部分は、幅が狭くなるよう形成されるが、かかる部分にもスルーホール59が形成されている。スルーホール59を形成することとスルーホールの製造誤差とを考慮して、かかる部分のうち、スルーホール59が形成される領域では幅が広くなっている。当該実施形態においては、スルーホール59が形成される領域であっても、表面信号線パッド部55Aの幅は裏面信号線パッド部57Aの幅より狭くなっており、第2領域R2に含めている。しかしながら、スルーホールの製造誤差などの事情によりかかる領域において、表面信号線パッド部55Aの幅は裏面信号線パッド部57Aの幅より広くなってもよい。すなわち、かかる領域を第2領域R2に含めていなければよい。
また、当該実施形態では、第1接続部51に備えられる表面信号線パッド部55A,55B,55C,55Dの形状を変形させることにより、インピーダンス不整合を抑制することが出来ている。すなわち、従来技術と比較して、インピーダンス不整合を抑制する性能を実現するために新たなる部品や空間を必要としておらず、インピーダンス整合をするためにフレキシブル基板32のサイズ増大の必要はなく、光モジュール2の小型化や高密度実装が併せて実現されている。そして、プリント回路基板33と接続する側の裏面信号線パッド部57A,57B,57C,57D及び裏面接地パッド部58A,58B,58C,58D,58Eを十分な接合強度が得られる大きさの確保とインピーダンス特性の向上を併せて実現させている。
[第2の実施形態]
図8及び図9は、本発明の第2の実施形態に係るフレキシブル基板32の第1接続部51の構造を示す概略図である。図10は、当該実施形態に係るプリント回路基板33の構造を示す概略図である。図8は、フレキシブル基板32の表面を示す図(平面図)であり、図9はフレキシブル基板32の裏面を示す図(底面図)である。当該実施形態に係るフレキシブル基板32には、第1の実施形態と異なり、1個(1ch)のコプレーナ線路が構成されている。なお、本発明を容易に理解するために、図6A及び図6Bに示す第1接続部51と異なり、図8及び図9は、模式的に示している。図10についても同様である。図8乃至図10には、x軸及びy軸が示されている。以下の図についても同様である。
当該実施形態に係るフレキシブル基板32では、第1の実施形態と同様に、第1領域R1において、平面視して、表面信号線パッド部55Aの表面接地パッド部56A側の縁(表面接地パッド部56Bの縁)は、裏面信号線パッド部57Aの裏面接地パッド部58A側の縁(裏面接地パッド部58B側の縁)よりも外側(表地接地パッド部56A/56B側)にある。これに対して、第2領域R2において、平面視して、表面信号線パッド部55Aの表面接地パッド部56A側の縁(表面接地パッド部56Bの縁)は、裏面信号線パッド部57Aの裏面接地パッド部58A側の縁(裏面接地パッド部58B側の縁)よりも内側(表面接地パッド部56A/56B側とは反対側)にある。
当該実施形態において、フレキシブル基板32に1個のコプレーナ線路が形成されるが、第1の実施形態と同様に、プリント回路基板33との接続箇所においてインピーダンス不整合を抑制することが出来ている。
[第3の実施形態]
図11は、本発明の第3の実施形態に係るフレキシブル基板32の第1接続部51の構造を示す概略図である。図11は、フレキシブル基板32の表面を示す図(平面図)であり、フレキシブル基板32の裏面及びプリント回路基板33の表面は、図9及び10に示される。当該実施形態に係る第1接続部51は、表面信号線パッド部55Aと、表面接地パッド部56Aの両側に配置される表面接地パッド部56A,56Bの構造が第2の実施形態と異なっているが、それ以外の構成は同じである。
表面信号線パッド部55Aと表面接地パッド部56A(表面接地パッド部56B)との間隔は、第1領域R1において、第2領域R2より狭くなっている。しかしながら、第2の実施形態と異なり、表面信号線パッド部55Aの形状は、第2の方向(+y軸方向)に延伸する矩形状であり、裏面信号線パッド部57Aの形状と実質的に一致している。これに対して、第1の領域R1において、平面視して、表面接地パッド部56A(表面接地パッド部56B)の表面信号線パッド部55A側の縁は、裏面接地パッド部58A(表面接地パッド部58B)の裏面信号線パッド部57A側の縁よりも外側(表面信号線パッド部55A側)にある。第2の領域R2において、平面視して、表面接地パッド部56A(表面接地パッド部56B)の表面信号線パッド部55A側の縁は、裏面接地パッド部58A(表面接地パッド部58B)の裏面信号線パッド部57A側の縁よりも内側(表面信号線パッド部55Aとは反対側)にある。当該実施形態においても、第2の実施形態と同様に、プリント回路基板33との接続箇所においてインピーダンス不整合を抑制することが出来ている。
[第4の実施形態]
図12は、本発明の第4の実施形態に係るフレキシブル基板32の第1接続部51の構造を示す概略図である。図12は、フレキシブル基板32の表面を示す図(平面図)であり、フレキシブル基板32の裏面及びプリント回路基板33の表面は、図9及び10に示される。当該実施形態に係る第1接続部51は、表面信号線パッド部55Aと、表面接地パッド部56Aの両側に配置される表面接地パッド部56A,56Bの構造が第2及び第3の実施形態と異なっているが、それ以外の構成は同じである。
当該実施形態に係る第1接続部1では、第1領域R1において、平面視して、表面信号線パッド部55Aの表面接地パッド部56A側の縁(表面接地パッド部56B側の縁)は、裏面信号線パッド部57Aの裏面接地パッド部58A側の縁(裏面接地パッド部58B側の縁)よりも外側にあり、表面接地パッド部56A(表面接地パッド部56B)の表面信号線パッド部55A側の縁は、裏面接地パッド部58A(裏面接地パッド部58B)の裏面信号線57側の縁よりも外側にある。第2領域R2において、平面視して、表面信号線パッド部55Aの表面接地パッド部56A側の縁(表面接地パッド部56B側の縁)は、裏面信号線パッド部57Aの裏面接地パッド部58A側の縁(裏面接地パッド部58B側の縁)よりも内側にあり、表面接地パッド部56A(表面接地パッド部56B)の表面信号線パッド部55A側の縁は、裏面接地パッド部58A(裏面接地パッド部58B)の裏面信号線57側の縁よりも内側にある。当該実施形態においても、第2及び第3の実施形態と同様に、プリント回路基板33との接続箇所においてインピーダンス不整合を抑制することが出来ている。
[第5の実施形態]
図13は、本発明の第5の実施形態に係るフレキシブル基板32の第1接続部51の構造を示す概略図である。図13は、フレキシブル基板32の表面を示す図(平面図)であり、フレキシブル基板32の裏面及びプリント回路基板33の表面は、図9及び10に示される。当該実施形態に係る第1接続部51は、表面信号線パッド部55Aの構造が第2の実施形態と異なっているが、それ以外の構成は同じである。
第1の領域R1において、第2の実施形態と異なり、平面視して、表面信号線パッド部55Aの表面接地パッド部56A側の縁(表面接地パッド部56Bの縁)は、裏面信号線パッド部57Aの裏面接地パッド部58A側の縁(裏面接地パッド部58B側の縁)と一致している。これに対して、第2領域R2において、第2の実施形態と同様に、平面視して、表面信号線パッド部55Aの表面接地パッド部56A側の縁(表面接地パッド部56Bの縁)は、裏面信号線パッド部57Aの裏面接地パッド部58A側の縁(裏面接地パッド部58B側の縁)よりも内側にある。当該実施形態に係るフレキシブル基板32は、外側端部付近におけるインピーダンス減少を抑制することが出来ている。
[第6の実施形態]
図14は、本発明の第6の実施形態に係るフレキシブル基板32の第1接続部51の構造を示す概略図である。図14は、フレキシブル基板32の表面を示す図(平面図)であり、フレキシブル基板32の裏面及びプリント回路基板33の表面は、図9及び10に示される。当該実施形態に係る第1接続部51は、表面接地パッド部56Aの両側に配置される表面接地パッド部56A,56Bの構造が第3の実施形態と異なっているが、それ以外の構成は同じである。
第1の領域R1において、第3の実施形態と異なり、平面視して、表面接地パッド部56A(表面接地パッド部56B)の表面信号線パッド部55A側の縁は、裏面接地パッド部58A(裏面接地パッド部58B)の裏面信号線パッド部57A側の縁と一致している。これに対して、第2領域R2において、第3の実施形態と同様に、平面視して、表面接地パッド部56A(表面接地パッド部56B)の表面信号線パッド部55A側の縁は、裏面接地パッド部58A(裏面接地パッド部58B)の裏面信号線パッド部57A側の縁より内側にある。当該実施形態に係るフレキシブル基板32は、第5の実施形態と同様に、外側端部付近におけるインピーダンス減少を抑制することが出来ている。
[第7の実施形態]
図15は、本発明の第7の実施形態に係るフレキシブル基板32の第1接続部51の構造を示す概略図である。図15は、フレキシブル基板32の表面を示す図(平面図)であり、フレキシブル基板32の裏面及びプリント回路基板33の表面は、図9及び10に示される。当該実施形態に係る第1接続部51は、表面信号線パッド部55Aの構造が第2の実施形態と異なっているが、それ以外の構成は同じである。
第1の領域R1において、第2の実施形態と同様に、平面視して、表面信号線パッド部55Aの表面接地パッド部56A側の縁(表面接地パッド部56Bの縁)は、裏面信号線パッド部57Aの裏面接地パッド部58A側の縁(裏面接地パッド部58B側の縁)より外側にある。これに対して、第2領域R2において、第2の実施形態と異なり、平面視して、表面信号線パッド部55Aの表面接地パッド部56A側の縁(表面接地パッド部56Bの縁)は、裏面信号線パッド部57Aの裏面接地パッド部58A側の縁(裏面接地パッド部58B側の縁)と一致している。当該実施形態に係るフレキシブル基板32は、内側端部付近におけるインピーダンス増大を抑制することが出来ている。
[第8の実施形態]
図16は、本発明の第8の実施形態に係るフレキシブル基板32の第1接続部51の構造を示す概略図である。図16は、フレキシブル基板32の表面を示す図(平面図)であり、フレキシブル基板32の裏面及びプリント回路基板33の表面は、図9及び10に示される。当該実施形態に係る第1接続部51は、表面接地パッド部56Aの両側に配置される表面接地パッド部56A,56Bの構造が第3の実施形態と異なっているが、それ以外の構成は同じである。
第1の領域R1において、第3の実施形態と同様に、平面視して、表面接地パッド部56A(表面接地パッド部56B)の表面信号線パッド部55A側の縁は、裏面接地パッド部58A(裏面接地パッド部58B)の裏面信号線パッド部57A側の縁より外側にある。これに対して、第2領域R2において、第3の実施形態と同様に、平面視して、表面接地パッド部56A(表面接地パッド部56B)の表面信号線パッド部55A側の縁は、裏面接地パッド部58A(裏面接地パッド部58B)の裏面信号線パッド部57A側の縁と一致している。当該実施形態に係るフレキシブル基板32は、第7の実施形態と同様に、内側端部付近におけるインピーダンス増大を抑制することが出来ている。
[第9の実施形態]
以上、第1乃至第8の実施形態では、フレキシブル基板32の表面を第1の面S1とし、裏面を第2の面S2とし、第1接続部51において、第2の面S2に配置される裏面信号線パッド部57A(など)と裏面接地パッド部58A,58B(など)が、プリント回路基板33の表面(第3の面S3)と接して接続されるとしたが、これに限定されることはない。フレキシブル基板32の裏面を第1の面S1とし、表面を第2の面S2とし、第1接続部51において、第2の面S2に配置される表面信号線パッド部55A(など)と表面接地パッド部56A,56B(など)が、プリント回路基板33の表面と接して接続されてもよい。
第1乃至第8の実施形態において、第1の面S1又は第2の面S2のいずれか一方に配置される第1信号線導体ストリップは、表面である第1の面S1に配置される信号線導体ストリップ42A,42B,42C,42Dであり、第1の面S1又は第2の面S2のいずれか他方に配置される第1接地導体層は、裏面である第2の面S2に配置される接地導体層43である。すなわち、ここで、一方とは第1の面S1(表面)であり、他方とは第2の面S2(裏面)である。第1接続部51のうち、第1の面S1に配置される第1信号線パッド部は、表面信号線パッド部55A,55B,55C,55Dであり、第1の面S1に配置される第1接地パッド部は、表面接地パッド部56A,56B,56C,56D,56Eである。また、第2の面S2に配置される第2信号線パッド部は、裏面信号線パッド部57A,57B,57C,57Dであり、第2の面S2に配置される第2接地パッド部は、裏面接地パッド部58A,58B,58C,58D,58Eである。この場合、第1信号線導体ストリップ(信号線導体ストリップ42A,42B,42C,42D)が物理的に接する信号線パッド部は第1信号線パッド部であり、接地導体層43との間で間隙部Gが配置される信号パッド部は第2信号線パッド部である。そして、第1乃至第8の実施形態において、第1の面S1に配置される第1信号線パッド部と前記第1接地パッド部との間隔は、第1領域において第2領域より狭くなっている。
これに対して、本発明の第9の実施形態において、フレキシブル基板32の表面がプリント回路基板33の表面(第3の面S3)と接して接続されており、フレキシブル基板32の表面が第2の面S2であり、裏面が第1の面S1である。よって、第1の面S1又は第2の面S2のいずれか一方に配置される第1信号線導体ストリップは、表面である第2の面S2に配置される信号線導体ストリップ42A,42B,42C,42Dであり、第1の面S1又は第2の面S2のいずれか他方に配置される第1接地導体層は、表面である第1の面S1に配置される接地導体層43である。すなわち、ここで、一方とは第2の面S2(表面)であり、他方とは第1の面S1(裏面)である。第1接続部51のうち、第1の面S1に配置される第1信号線パッド部は、裏面信号線パッド部57A,57B,57C,57Dであり、第1の面S1に配置される第1接地パッド部は、裏面接地パッド部58A,58B,58C,58D,58Eである。また、第2の面S2に配置される第2信号線パッド部は、表面信号線パッド部55A,55B,55C,55Dであり、第2の面S2に配置される第2接地パッド部は、表面接地パッド部56A,56B,56C,56D,56Eである。この場合、第1信号線導体ストリップ(信号線導体ストリップ42A,42B,42C,42D)が物理的に接する信号線パッド部は第2信号線パッド部であり、接地導体層43との間で間隙部Gが配置される信号パッド部は第1信号線パッド部である。そして、当該実施形態において、第1の面S1に配置される第1信号線パッド部と前記第1接地パッド部との間隔は、第1領域において第2領域より狭くなっている。
図17及び図18は、当該実施形態に係るフレキシブル基板32の第1接続部51の構造を示す概略図である。図17は、フレキシブル基板32の表面を示す図(平面図)であり、図18はフレキシブル基板32の裏面を示す図(底面図)である。プリント回路基板33の表面は図10に示される。当該実施形態に係る第1接続部51が、第2の実施形態と異なっているが、それ以外の構成は同じである。フレキシブル基板32の表面が第2の面S2であり、フレキシブル基板32の表面がプリント回路基板33の表面(第3の面S3)と接して接続される。
図17に示す通り、表面信号線パッド部55A及び表面接地パッド部56A,56Bは、PCB信号線パッド部72A及びPCB接地パッド部71A,71Bと、それぞれ重畳するよう接して接続される。表面信号線パッド部55Aの形状及び表面接地パッド部56A,56Bの形状は、PCB信号線パッド部72Aの形状及びPCB接地パッド部71A,71Bの形状と、それぞれ実質的に一致している。
図18に示す通り、当該実施形態に係るフレキシブル基板32では、第1領域R1において、平面視して、裏面信号線パッド部57Aの表面接地パッド部58A側の縁(表面接地パッド部58Bの縁)は、表面信号線パッド部55Aの表面接地パッド部56A側の縁(表面接地パッド部56B側の縁)よりも外側(裏面接地パッド部58A/58B側)にある。これに対して、第2領域R2において、平面視して、裏面信号線パッド部57Aの裏面接地パッド部58A側の縁(裏面接地パッド部58Bの縁)は、表面信号線パッド部55Aの表面接地パッド部56A側の縁(表面接地パッド部56B側の縁)よりも内側(裏面接地パッド部58A/58B側とは反対側)にある。すなわち、裏面信号線パッド部57Aにおいて、第1領域R1に隣接する部分の幅は、平面視して表面信号線パッド部55Aの対応する部分の幅より広くなっている。第2領域R2に隣接する部分の幅は、平面視して、表面信号線パッド部55Aの対応する部分の幅より狭くなっている。裏面接地パッド部58A(裏面接地パッド部58B)の裏面信号線パッド部57A側の縁は、第2の方向(+y軸方向)に沿って直線である。よって、裏面信号線パッド部57Aと裏面接地パッド部58Aとの間隔は、第1領域R1において、第2領域R2より狭くなっている。
第1領域R1において、平面視して、裏面信号線パッド部57Aの表面接地パッド部58A側の縁(表面接地パッド部58Bの縁)は、表面信号線パッド部55Aの表面接地パッド部56A側の縁(表面接地パッド部56B側の縁)よりも外側にあってもよいし、裏面接地パッド部58A(裏面接地パッド部58B)の表面信号線パッド部57A側の縁は、表面接地パッド部56A(表面接地パッド部56B)の表面信号線パッド部55A側の縁よりも外側にあってもよいし、その両方であってもよい。また、第2領域R2において、平面視して、裏面信号線パッド部57Aの表面接地パッド部58A側の縁(表面接地パッド部58Bの縁)は、表面信号線パッド部55Aの表面接地パッド部56A側の縁(表面接地パッド部56B側の縁)よりも内側にあってもよいし、裏面接地パッド部58A(裏面接地パッド部58B)の表面信号線パッド部57A側の縁は、表面接地パッド部56A(表面接地パッド部56B)の表面信号線パッド部55A側の縁よりも内側にあってもよいし、その両方であってもよい。第1領域R1又は第2領域R2のいずれかのみが上記条件であってもよい。
当該実施形態に係るフレキシブル基板32のように、フレキシブル基板32の表面がプリント回路基板の表面(第3の面S3)と接して接続する場合であっても、第1乃至第8に係る実施形態と同様に、インピーダンス不整合を抑制する効果を奏する。
[第10の実施形態]
以上、第1乃至第9の実施形態では、フレキシブル基板32に形成される伝送線路をコプレーナ線路としているが、これに限定されることはなく、マイクロストリップ線路であってもよい。図19は、本発明の第10の実施形態に係るフレキシブル基板32の構造を示す概略図である。フレキシブル基板32に、4個(4ch)のマイクロストリップ線路(MicroStrip Line)が形成されている。図4に示すフレキシブル基板32との違いは、フレキシブル基板32の表面に、接地導体膜41A,41B,41C,41D,41Eが配置されていないことであり、それ以外については図4に示すフレキシブル基板32と同じである。例えば、信号線導体ストリップ42Aと、接地導体層43と、誘電体層40とを含んで、1個のマイクロストリップ線路が構成される。当該実施形態に係る表面接地パッド部56A,56B,56C,56D,56Eは、第2の実施形態と同様に、裏面接地パッド部58A,58B,58C,58D,58Eとそれぞれ、複数のスルーホール59を介して半田付けされることにより電気的に接続されている。
当該実施形態に係るフレキシブル基板32の主な特徴は、第1乃至第9の実施形態と同様に、第1の面に配置される第1信号線パッド部(ここでは、表面信号線パッド部55A,55B,55C,55D)と第1接地パッド部(ここでは、表面接地パッド部56A,56B,56C,56D,56E)の構造にあり、インピーダンス不整合を低減させる効果を奏する。
[第11の実施形態]
図20は、本発明の第11の実施形態に係るフレキシブル基板32の構造を示す概略図である。当該実施形態に係るフレキシブル基板32には、第10の実施形態と同様に、4個(4ch)のマイクロストリップ線路(MicroStrip Line)が形成されているが、第1接続部51に配置される接地パッド部の構造が、第10の実施形態と異なっている。隣り合う信号線パッド部の間には接地パッド部が配置されておらず、接地パッド部は、順に並ぶ4個の表面信号線パッド部55A,55B,55C,55D全体の両側に配置される表面接地パッド部56A,56Eと、裏面信号線パッド部55A,55B,55C,55D全体の両側に配置される裏面接地パッド部58A,58Eのみである。フレキシブル基板32の表面に、2個のうち一方の表面接地パッド部56Aと、4個の表面信号線パッド部55A,55B,55C,55Dと、2個のうち他方の表面接地パッド部56Eとが、順に並んで配置される。フレキシブル基板32の裏面に、2個のうち一方の裏面接地パッド部58Aと、4個の裏面信号線パッド部57A,57B,57C,57Dと、2個のうち他方の表面接地パッド部58Eとが、順に並んで配置される。すなわち、GSSSSG配列である。
かかる場合であっても、表面信号線パッド部55Aと表面接地パッド部56Aとの間隔、及び表面信号線パッド部55Dと表面接地パッド部56Eとの間隔に対して、第2乃至第8の実施形態を適用することが出来る。ここで、表面パッド部55Aの表面接地パッド部56Aとは反対側の縁(表面接地パッド部56B側の縁)は、平面視して、裏面パッド部55Aの表面接地パッド部58Aとは反対側の縁(表面接地パッド部58B側の縁)と実質的に一致している。表面パッド部55Dの表面接地パッド部56Eとは反対側の縁(表面接地パッド部56D側の縁)についても同様である。表面パッド部55B,55Cは、平面視して、裏面パッド部57B,57Cとそれぞれ実質的に一致している。また、第9の実施形態と同様に、フレキシブル基板32の表面(第2の面S2)がプリント回路基板33の表面(第3の面S3)と接して接続される場合についても同様である。第1乃至第9の実施形態と同様に、インピーダンス不整合を抑制する効果を奏する。
[第11の実施形態]
以上、第1乃至第10の実施形態に係るフレキシブル基板32は、プリント回路基板33と接続される第1接続部51の構造に特徴がある。しかしながら、第1接続部51の構造に限定されることはなく、光サブアセンブリ31と接続される第2接続部61の構造を有していてもよい。
図3に示す通り、光サブアセンブリ31のフィードスルー36の表面(第3の面S3)に、+x軸方向(第1の方向)に沿って順に、OSA接地パッド部81A、OSA信号線パッド部82A、OSA接地パッド部81B、OSA信号線パッド部82B、OSA接地パッド部81C、OSA信号線パッド部82C、OSA接地パッド部81D、OSA信号線パッド部82D、OSA接地パッド部82Eが配置される。OSA接地パッド部81A,81B,81C,81D,81Eは、OSA接地導体膜83A,83B,83C,83D,83Eと、それぞれ物理的に接している。OSA信号線パッド部82A,82B,82C,82Dは、OSA信号線導体ストリップ84A,84B,84C,84Dと、それぞれ物理的に接している。フィールドスルー36には4個(4ch)のコプレーナ線路が形成されている。例えば、OSA信号線導体ストリップ82Aと、OSA接地導体膜81A,82Aとを含んで1個のコプレーナ線路が構成される。OSA信号線パッド部82A,82B,82C,82Dそれぞれ、及びOSA接地パッド部81A,81B,81C,81D,81Eそれぞれは、フィールドスルー36の端から、-y軸方向に延伸する矩形状を有している。なお、フィールドスルー36がプリント回路基板33と同様に、多層構造を有し、第2金属層に接地導体層(OSA接地導体層)が配置されていてもよい。
第2接続部61に、第1乃至第10の実施形態に係る第1接続部51と同様の構造を適用することができる。第2接続部61とフィードスルー36との関係も、第1接続部51とプリント回路基板33との関係と同様である。第1乃至第10の実施形態と同様に、インピーダンス不整合を抑制する効果を奏する。
以上、本発明の実施形態に係る光モジュール、光伝送装置、及び光伝送システムについて説明した。本発明は上記実施形態に限定されることなく、種々の変形が可能であり、本発明を広く適用することができる。上記実施形態で説明した構成を、実質的に同一の構成、同一の作用効果を奏する構成又は同一の目的を達成することができる構成で置き換えることができる。上記実施形態では、光サブアセンブリ31は、光送信モジュール23BがTOSAであり、光サブアセンブリ31に備えられる光素子は発光素子であるとしたが、これに限定することはなく、光受信モジュール23Aが備えるROSAであってもよく、この場合、光サブアセンブリ31に備えられる光素子はフォトダイオードなどの受光素子である。また、光サブアセンブリ31が、BOSA(Bidirectional Optical Subassembly)であってもよい。上記実施形態では、第2信号線パッド部及び第2接地パッド部の形状を矩形状としたが、これに限定されることはなく、+y軸方向に延伸する形状であれば他の形状であってもよい。
また、上記実施形態では、フレキシブル基板にコプレーナ線路又はマイクロストリップ線路が形成されるとしたが、これに限定されることなく、信号線パッド部と接地パッド部とが隣接してフレキシブル基板の両面にそれぞれ配置されるのであれば、他の伝送線路についても適用される。また、接続基板の例として、フレキシブル基板を用いて説明したが、これに限定されることなく、他の接続基板であってもよい。
1 光伝送装置、2 光モジュール、3,3A,3B 光ファイバ、11,21、103 プリント回路基板、12 IC,22A,22B フレキシブル基板、23A 光受信モジュール、23B,光送信モジュール、31 光サブアセンブリ、32 フレキシブル基板、33 プリント回路基板、34 発光素子、35 サブマウント、36 フィードスルー36、37 光学部品、38 スリーブ、39 接続ワイヤ、40 誘電体層、41A,41B,41C,41D,41E 接地導体膜、42A,42B,42C,42D 信号線導体ストリップ、43 接地導体層、51 第1接続部、55A,55B,55C,55D 表面信号線パッド部、56A,56B,56C,56D,56E 表面接地パッド部、57A,57B,57C,57D 裏面信号線パッド部、58A,58B,58C,58D,58E 裏面接地パッド部、59 スルーホール、61 第2接続部、71A,71B,71C,71D,71E PCB接地パッド部、72A,72B,72C,72D PCB信号線パッド部、73A,73B,73C,73D PCB信号線導体ストリップ、75 ヴィアホール、81A,81B,81C,81D,81E OSA接地パッド部、82A,82B,82C,82D OSA信号線パッド部、83A,83B,83C,83D,83E OSA接地導体膜、84A,84B,84C,84D OSA信号線導体ストリップ。

Claims (10)

  1. 1又は複数の光素子を備える、光サブアセンブリと、
    前記1又は複数の光素子を制御する制御回路を備える、プリント回路基板と、
    前記光サブアセンブリと前記プリント回路基板とを接続する、接続基板と、を備える、光モジュールであって、
    前記接続基板は、
    第1の面と第2の面とを有し、
    前記第1の面又は前記第2の面のいずれか一方に配置される第1信号線導体ストリップと、前記第1の面又は前記第2の面のいずれか他方に配置されるとともに前記第1信号線導体ストリップと重畳しさらに両側に広がって形成される接地導体層と、前記プリント回路基板又は前記光サブアセンブリのいずれか一方と前記第2の面にて接続する第1接続部と、を備え、
    前記第1接続部は、
    前記第1の面に配置される第1信号線パッド部と、
    前記第1の面に前記第1信号線パッド部と隣接して配置される第1接地パッド部と、
    前記第2の面に配置されるとともに前記第1信号線パッド部と重畳して電気的に接続される第2信号線パッド部と、
    前記第2の面に前記第2信号線パッド部と隣接して配置されるとともに前記第1接地パッド部と電気的に接続される第2接地パッド部と、を備え、
    前記第1の面又は前記第2の面の前記一方において、前記第1信号線導体ストリップは、前記第1信号線パッド部及び前記第2信号線パッド部のうち前記一方に配置される信号線パッド部と物理的に接し、
    前記第1の面又は前記第2の面の前記他方において、前記接地導体層は、前記第1接地パッド部及び前記第2接地パッド部のうち前記他方に配置される接地パッド部と物理的に接し、
    前記接続基板は、前記第1の面又は前記第2の面の前記他方に、前記第1信号線パッド部及び前記第2信号線パッド部のうち前記他方に配置される信号線パッド部と、前記接地導体層と、の間を電気的に遮断し、前記第1信号線導体ストリップと重畳する間隙部を有し、
    前記第1信号線パッド部と前記第1接地パッド部との間隔は、第1領域において、平面視して前記間隙部側の内側端部から前記第1領域よりさらに遠い第2領域より、狭
    前記第1信号線パッド部において、前記第1領域に隣接する部分の第1の幅は、前記第2領域に隣接する部分の第2の幅よりも広い、
    ことを特徴とする、光モジュール。
  2. 請求項1に記載の光モジュールであって、
    前記第1領域において、平面視して、前記第1信号線パッド部の縁は前記第2信号線パッド部の縁よりも外側にある、
    ことを特徴とする、光モジュール。
  3. 請求項1又は2に記載の光モジュールであって、
    前記第2領域において、平面視して、前記第1信号線パッド部の縁は前記第2信号線パッド部の縁よりも内側にある、
    ことを特徴とする、光モジュール。
  4. 請求項1乃至3のいずれかに記載の光モジュールであって、
    前記第1領域において、平面視して、前記第1接地パッド部の縁は前記第2接地パッド部の縁よりも外側にある、
    ことを特徴とする、光モジュール。
  5. 請求項1乃至4のいずれかに記載の光モジュールであって、
    前記第2領域において、平面視して、前記第1接地パッド部の縁は前記第2接地パッド部の縁よりも内側にある、
    ことを特徴とする、光モジュール。
  6. 請求項1乃至5のいずれかに記載の光モジュールであって、
    前記プリント回路基板又は前記光サブアセンブリの前記一方は、
    前記接続基板の前記第1の面と対向する第3の面を有し、
    前記第3の面に配置され、前記第2信号線パッド部と接して接続される第3信号線パッド部と、
    前記第3の面に配置され、前記第2接地パッド部と接して接続される第3接地パッド部と、を備え、
    前記第2信号線パッド部の形状は、前記第3信号線パッド部の形状に対応しており、前記第2信号線パッド部は前記第3信号線パッド部と重畳するよう接続され、
    前記第2接地パッド部の形状は、前記第3接地パッド部の形状に対応しており、前記第2接地パッド部は前記第3接地パッド部と重畳するよう接続される、
    ことを特徴とする、光モジュール。
  7. 請求項6に記載の光モジュールであって、
    前記第2信号線パッド部及び前記第2接地パッド部はともに矩形状を有する、
    ことを特徴とする、光モジュール。
  8. 請求項1乃至7のいずれかに記載の光モジュールであって、
    前記接続基板は、前記第1の面又は前記第2の面の前記一方に配置される複数の前記第1信号線導体ストリップと、をさらに備え、
    前記第1接続部は、
    前記第1の面に配置される複数の前記第1信号線パッド部と、
    前記第1の面に配置される複数の前記第1接地パッド部と、
    前記第2の面に配置される複数の前記第2信号線パッド部と、
    前記第2の面に配置される複数の前記第2接地パッド部と、
    をさらに備え、
    前記第1の面に、前記第1信号線パッド部と、前記第1接地パッド部とが、順に並んで複数繰り返し配置され、
    前記第2の面に、前記第2信号線パッド部と、前記第2接地パッド部とが、順に並んで複数繰り返し配置され、
    複数の前記第1信号線パッド部それぞれは、対応する前記第2信号線パッド部と電気的に接続され、
    複数の前記第1接地パッド部それぞれは、対応する前記第2接地パッド部と電気的に接続され、
    前記第1の面又は前記第2の面の前記一方において、複数の前記第1信号線導体ストリップは、複数の前記第1信号線パッド部及び複数の前記第2信号線パッド部のうち前記一方に配置される対応する信号線パッド部とそれぞれ物理的に接し、
    前記第1の面又は前記第2の面の前記他方において、前記接地導体層は、複数の前記第1接地パッド部及び複数の前記第2接地パッド部のうち前記他方に配置される複数の接地パッド部と物理的に接し、
    前記接続基板は、前記第1の面又は前記第2の面の前記他方に、複数の前記第1信号線パッド部及び複数の前記第2信号線パッド部のうち前記他方に配置される複数の信号線パッド部それぞれと、前記接地導体層と、の間を電気的に遮断する複数の間隙部を有し、
    隣接する前記第1信号線パッド部と前記第1接地パッド部との間隔は、第1領域において、平面視して前記間隙部側の内側端部から前記第1領域よりさらに遠い第2領域より、狭い、
    ことを特徴とする、光モジュール。
  9. 請求項1乃至7のいずれかに記載の光モジュールであって、
    前記接続基板は、前記第1の面又は前記第2の面の前記一方に配置される複数の前記第1信号線導体ストリップと、をさらに備え、
    前記第1接続部は、
    前記第1の面に配置される複数の前記第1信号線パッド部と、
    前記第1の面に配置される2個の前記第1接地パッド部と、
    前記第2の面に配置される複数の前記第2信号線パッド部と、
    前記第2の面に配置される2個の前記第2接地パッド部と、
    をさらに備え、
    前記第1の面に、前記2個のうち一方の前記第1接地パッド部と、複数の第1信号線パッド部と、前記2個のうち他方の前記第1接地パッド部とが、順に並んで配置され、
    前記第2の面に、前記2個のうち一方の前記第2接地パッド部と、複数の第2信号線パッド部と、前記2個のうち他方の前記第2接地パッド部とが、順に並んで配置され、
    複数の前記第1信号線パッド部それぞれは、対応する前記第2信号線パッド部と電気的に接続され、
    前記2個の前記第1接地パッド部それぞれは、対応する前記第2接地パッド部と電気的に接続され、
    前記第1の面又は前記第2の面の前記一方において、複数の前記第1信号線導体ストリップは、複数の前記第1信号線パッド部及び複数の前記第2信号線パッド部のうち前記一方に配置される対応する信号線パッド部とそれぞれ物理的に接し、
    前記第1の面又は前記第2の面の前記他方において、前記接地導体層は、前記2個の前記第1接地パッド部及び前記2個の前記第2接地パッド部のうち前記他方に配置される複数の接地パッド部と物理的に接し、
    前記接続基板は、前記第1の面又は前記第2の面の前記他方に、複数の前記第1信号線パッド部及び複数の前記第2信号線パッド部のうち前記他方に配置される複数の信号線パッド部それぞれと、前記接地導体層と、の間を電気的に遮断する複数の間隙部を有し、
    隣接する前記第1信号線パッド部と前記第1接地パッド部との間隔それぞれは、第1領域において、平面視して前記間隙部側の内側端部から前記第1領域よりさらに遠い第2領域より、狭い、
    ことを特徴とする、光モジュール。
  10. 請求項1乃至9のいずれかに記載の光モジュールが搭載される、光伝送装置。
JP2017254032A 2017-12-28 2017-12-28 光モジュール及び光伝送装置 Active JP7368932B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2017254032A JP7368932B2 (ja) 2017-12-28 2017-12-28 光モジュール及び光伝送装置
US16/011,666 US10231327B1 (en) 2017-12-28 2018-06-19 Optical module and optical transmission equipment
JP2022107676A JP2022132319A (ja) 2017-12-28 2022-07-04 光モジュール及び光伝送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017254032A JP7368932B2 (ja) 2017-12-28 2017-12-28 光モジュール及び光伝送装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2022107676A Division JP2022132319A (ja) 2017-12-28 2022-07-04 光モジュール及び光伝送装置

Publications (2)

Publication Number Publication Date
JP2019121644A JP2019121644A (ja) 2019-07-22
JP7368932B2 true JP7368932B2 (ja) 2023-10-25

Family

ID=65633208

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2017254032A Active JP7368932B2 (ja) 2017-12-28 2017-12-28 光モジュール及び光伝送装置
JP2022107676A Pending JP2022132319A (ja) 2017-12-28 2022-07-04 光モジュール及び光伝送装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2022107676A Pending JP2022132319A (ja) 2017-12-28 2022-07-04 光モジュール及び光伝送装置

Country Status (2)

Country Link
US (1) US10231327B1 (ja)
JP (2) JP7368932B2 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7224921B2 (ja) * 2019-01-09 2023-02-20 日本ルメンタム株式会社 光モジュール及び光モジュールの製造方法
JP7265460B2 (ja) * 2019-09-26 2023-04-26 CIG Photonics Japan株式会社 光モジュール
JP7331727B2 (ja) * 2020-02-19 2023-08-23 住友電気工業株式会社 光半導体デバイス
TWI767817B (zh) * 2021-08-09 2022-06-11 頎邦科技股份有限公司 雙面銅之軟性電路板
US12085770B2 (en) * 2021-10-13 2024-09-10 Electronics And Telecommunications Research Institute Optical submodule
CN114698236A (zh) * 2022-03-14 2022-07-01 武汉光迅科技股份有限公司 柔性电路板及光模块
CN114630490B (zh) * 2022-03-31 2023-08-04 苏州浪潮智能科技有限公司 一种柔性电路板及焊盘连接系统
US11924964B2 (en) * 2022-04-07 2024-03-05 Western Digital Technologies, Inc. Printed circuit board for galvanic effect reduction

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7439449B1 (en) 2002-02-14 2008-10-21 Finisar Corporation Flexible circuit for establishing electrical connectivity with optical subassembly
JP2010191346A (ja) 2009-02-20 2010-09-02 Opnext Japan Inc 光モジュール
JP2015172683A (ja) 2014-03-12 2015-10-01 富士通オプティカルコンポーネンツ株式会社 光モジュール
CN107072032A (zh) 2017-02-15 2017-08-18 大连藏龙光电子科技有限公司 一种柔性印制电路板构造

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960028736A (ko) * 1994-12-07 1996-07-22 오오가 노리오 프린트 기판
US6281451B1 (en) * 1998-09-24 2001-08-28 International Business Machines Corporation Electrical cable device
US6797891B1 (en) * 2002-03-18 2004-09-28 Applied Micro Circuits Corporation Flexible interconnect cable with high frequency electrical transmission line
JP3900000B2 (ja) * 2002-05-07 2007-03-28 ソニー株式会社 符号化方法及び装置、復号方法及び装置、並びにプログラム
KR100723490B1 (ko) * 2005-07-12 2007-06-04 삼성전자주식회사 전자파 방해가 개선된 패턴을 구비한 테이프 배선기판
JP5138529B2 (ja) * 2008-10-03 2013-02-06 株式会社ジャパンディスプレイイースト タッチパネル
EP2388868A4 (en) * 2009-01-16 2014-09-17 Fujikura Ltd CONNECTOR AND CABLE ASSEMBLY
WO2011018979A1 (ja) * 2009-08-11 2011-02-17 株式会社村田製作所 多層基板
US20130108210A1 (en) * 2011-10-26 2013-05-02 Hiroshi Uemura Flexible optoelectronic wiring module
TWI503848B (zh) * 2012-07-11 2015-10-11 Adv Flexible Circuits Co Ltd Differential mode signal transmission module
JP6218481B2 (ja) * 2012-09-27 2017-10-25 三菱電機株式会社 フレキシブル基板、基板接続構造及び光モジュール
JP6128859B2 (ja) 2013-01-23 2017-05-17 日本オクラロ株式会社 光モジュール
JP6442215B2 (ja) * 2014-09-30 2018-12-19 日本オクラロ株式会社 光モジュール、光送受信モジュール、プリント基板、及びフレキシブル基板
JP2016200652A (ja) * 2015-04-08 2016-12-01 住友大阪セメント株式会社 光変調器用の接続治具
JP6570976B2 (ja) 2015-11-12 2019-09-04 日本ルメンタム株式会社 光モジュール

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7439449B1 (en) 2002-02-14 2008-10-21 Finisar Corporation Flexible circuit for establishing electrical connectivity with optical subassembly
JP2010191346A (ja) 2009-02-20 2010-09-02 Opnext Japan Inc 光モジュール
JP2015172683A (ja) 2014-03-12 2015-10-01 富士通オプティカルコンポーネンツ株式会社 光モジュール
CN107072032A (zh) 2017-02-15 2017-08-18 大连藏龙光电子科技有限公司 一种柔性印制电路板构造

Also Published As

Publication number Publication date
JP2022132319A (ja) 2022-09-08
US10231327B1 (en) 2019-03-12
JP2019121644A (ja) 2019-07-22

Similar Documents

Publication Publication Date Title
JP7368932B2 (ja) 光モジュール及び光伝送装置
JP6438569B2 (ja) 高周波伝送線路および光回路
CN108205171B (zh) 光模块以及光传输装置
JP5780148B2 (ja) 光送受信器、及び光送受信器の製造方法
JP6982962B2 (ja) 光モジュール
US10230470B2 (en) Multilayered flexible printed circuit with both radio frequency (RF) and DC transmission lines electrically isolated from each other and an optical transceiver using same
JP4852442B2 (ja) 光送信モジュール
JP7028587B2 (ja) 光モジュール及び光伝送装置
KR101512816B1 (ko) 플렉시블 인쇄회로기판 및 이를 포함하는 광통신 모듈
JP7339807B2 (ja) 半導体発光装置
US10268057B2 (en) FPC-attached optical modulator and optical transmission apparatus using same
JP6281151B2 (ja) 高速データ伝送用の電気リード線を接続するための電気接続インタフェース
JP7153509B2 (ja) 光モジュール、光伝送装置、及び配線基板
JP2009004460A (ja) 光通信モジュールおよび配線パタンの形成方法
JP4816007B2 (ja) フレキシブル基板用コネクタ、基板接続構造、光送受信モジュール及び光送受信装置
JP7294948B2 (ja) 光モジュール
JP2007123742A (ja) 基板接続構造、フレックスリジッド基板、光送受信モジュール及び光送受信装置
US11317513B2 (en) Optical module
JP2015179569A (ja) 通信モジュール及び通信モジュール用コネクタ
JP7474145B2 (ja) 光モジュール
JP2015198064A (ja) 通信モジュール及び通信モジュール用コネクタ
JP7098359B2 (ja) 光モジュール
US20230380056A1 (en) Optical module assembly, optical module, package for optical module and flexible printed board
US20230380057A1 (en) Optical module assembly, optical module, package for optical module and flexible printed board
JP7078488B2 (ja) 光サブアセンブリ及び光モジュール

Legal Events

Date Code Title Description
A80 Written request to apply exceptions to lack of novelty of invention

Free format text: JAPANESE INTERMEDIATE CODE: A80

Effective date: 20180126

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20201125

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210825

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210907

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211104

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20220405

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220704

C60 Trial request (containing other claim documents, opposition documents)

Free format text: JAPANESE INTERMEDIATE CODE: C60

Effective date: 20220704

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20220711

C21 Notice of transfer of a case for reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C21

Effective date: 20220712

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20220930

C211 Notice of termination of reconsideration by examiners before appeal proceedings

Free format text: JAPANESE INTERMEDIATE CODE: C211

Effective date: 20221004

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20231013

R150 Certificate of patent or registration of utility model

Ref document number: 7368932

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150