JP4528460B2 - 半導体素子 - Google Patents
半導体素子 Download PDFInfo
- Publication number
- JP4528460B2 JP4528460B2 JP2001144730A JP2001144730A JP4528460B2 JP 4528460 B2 JP4528460 B2 JP 4528460B2 JP 2001144730 A JP2001144730 A JP 2001144730A JP 2001144730 A JP2001144730 A JP 2001144730A JP 4528460 B2 JP4528460 B2 JP 4528460B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- electrode
- trench groove
- trench
- drift layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000004065 semiconductor Substances 0.000 title claims description 116
- 239000000758 substrate Substances 0.000 claims description 62
- 238000013459 approach Methods 0.000 claims description 11
- 230000003068 static effect Effects 0.000 claims description 5
- 239000010410 layer Substances 0.000 description 251
- 238000009792 diffusion process Methods 0.000 description 34
- 238000004519 manufacturing process Methods 0.000 description 22
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 18
- 229920005591 polysilicon Polymers 0.000 description 18
- 230000000694 effects Effects 0.000 description 16
- 230000015556 catabolic process Effects 0.000 description 14
- 238000009826 distribution Methods 0.000 description 9
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 8
- 230000005684 electric field Effects 0.000 description 7
- 230000003647 oxidation Effects 0.000 description 6
- 238000007254 oxidation reaction Methods 0.000 description 6
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- 238000000605 extraction Methods 0.000 description 4
- 238000001020 plasma etching Methods 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- 230000008021 deposition Effects 0.000 description 3
- 238000002513 implantation Methods 0.000 description 3
- 239000011229 interlayer Substances 0.000 description 3
- 238000005468 ion implantation Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 229910052681 coesite Inorganic materials 0.000 description 2
- 229910052906 cristobalite Inorganic materials 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000012528 membrane Substances 0.000 description 2
- 239000000377 silicon dioxide Substances 0.000 description 2
- 229910052682 stishovite Inorganic materials 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 229910052905 tridymite Inorganic materials 0.000 description 2
- 241000270666 Testudines Species 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 101150012763 endA gene Proteins 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 230000006698 induction Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/063—Reduced surface field [RESURF] pn-junction structures
- H01L29/0634—Multiple reduced surface field (multi-RESURF) structures, e.g. double RESURF, charge compensation, cool, superjunction (SJ), 3D-RESURF, composite buffer (CB) structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/402—Field plates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/402—Field plates
- H01L29/407—Recessed field plates, e.g. trench field plates, buried field plates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/408—Electrodes ; Multistep manufacturing processes therefor with an insulating layer with a particular dielectric or electrostatic property, e.g. with static charges or for controlling trapped charges or moving ions, or with a plate acting on the insulator potential or the insulator charges, e.g. for controlling charges effect or potential distribution in the insulating layer, or with a semi-insulating layer contacting directly the semiconductor surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
- H01L29/41725—Source or drain electrodes for field effect devices
- H01L29/41741—Source or drain electrodes for field effect devices for vertical or pseudo-vertical devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66674—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/66712—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/66734—Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7393—Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
- H01L29/7395—Vertical transistors, e.g. vertical IGBT
- H01L29/7396—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
- H01L29/7397—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/7722—Field effect transistors using static field induced regions, e.g. SIT, PBT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7811—Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7802—Vertical DMOS transistors, i.e. VDMOS transistors
- H01L29/7813—Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/861—Diodes
- H01L29/872—Schottky diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/861—Diodes
- H01L29/872—Schottky diodes
- H01L29/8725—Schottky diodes of the trench MOS barrier type [TMBS]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26586—Bombardment with radiation with high-energy radiation producing ion implantation characterised by the angle between the ion beam and the crystal planes or the main crystal surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0607—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
- H01L29/0611—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
- H01L29/0615—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
- H01L29/0619—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0649—Dielectric regions, e.g. SiO2 regions, air gaps
- H01L29/0653—Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0684—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
- H01L29/0692—Surface layout
- H01L29/0696—Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
- H01L29/0852—Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
- H01L29/0873—Drain regions
- H01L29/0878—Impurity concentration or distribution
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1095—Body region, i.e. base region, of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/402—Field plates
- H01L29/404—Multiple field plate structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/402—Field plates
- H01L29/405—Resistive arrangements, e.g. resistive or semi-insulating field plates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42356—Disposition, e.g. buried gate electrode
- H01L29/4236—Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42364—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
- H01L29/42368—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42372—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
- H01L29/4238—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Computer Hardware Design (AREA)
- Chemical & Material Sciences (AREA)
- Composite Materials (AREA)
- Manufacturing & Machinery (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
【発明の属する技術分野】
本発明は、電力用半導体スイッチング素子に係わり、特に低いオン抵抗の半導体素子に関する。
【0002】
【従来の技術】
最近、自動車内の電源、コンピュータ機器の電源、モータ制御電源などに電力用MOSFET(パワーMOSFET)が広く用いられるようになってきた。これらの電源では、効率と小ささが重要視されている。
【0003】
一般的に広く用いられているいわゆるスイッチング電源では、パワーMOSFETが従来のダイオードの役割もしているため(シンクロナス整流)、パワーMOSFETの特性が非常に重要になってきている。特に、オン抵抗とスイッチングの速度との2つの特性が重要である。オン抵抗が低ければ、電流が流れている間のパワーMOSFETで消費されるエネルギーが減少するため、電源の効率が向上する。また、スイッチングの速度が向上すれば、スイッチングの周波数があげられ、トランスなどの磁気回路を小さくできるため、電源の小型化が進められるとともに、磁気回路の効率も向上する。
【0004】
図44は、従来の縦型パワーMOSFETの断面図を示している。
【0005】
図44に示すように、n型の半導体基板111の一方の面にn型のドリフト層112がエピタキシャル成長により形成され、このドリフト層112の表面にMOS形成用のp型のウェル層113が選択的に形成され、このウェル層113の表面にn型のソース層114が選択的に形成されている。このソース層114の表面からウェル層113を貫いてドリフト層112内に至るまでトレンチ溝115が形成されている。このトレンチ溝115内に、シリコン酸化膜118を介してゲート電極119が形成されている。さらに、半導体基板111の他方の面にはドレイン電極120が形成され、ウェル層113上にソース層114及びウェル層113と接続するソース電極121が形成されている。
【0006】
この種のパワーMOSFETの特性は、理想的な設計の場合でも、常に耐圧とオン抵抗が式(1)の関係を満たす必要があるため、これ以上の特性は得られないと考えられていた。ここで、式(1)において、Vbは静耐圧、Ronはオン抵抗をそれぞれ示している。
【0007】
Ron<2.2×10-5Vb2.25…(1)
ところが、最近、ドリフト層112中にp型拡散層を埋め込んで形成し、上限の特性限界を越えることが可能であると発表された。この埋め込み拡散層を有する構造によれば、確かにオン抵抗を低減するが、接合の距離(面積)が長い(広い)ため、接合容量が大きく、スイッチングの時間が遅いという問題がある。また、同じ理由から、素子内部に内蔵されている逆導通ダイオードでのキャリアの注入が多すぎ、ダイオードの逆回復時に素子が破壊しやすいという問題がある。
【0008】
従って、実際、この構造による素子の用途は限られていた。さらに、素子形成の際、エピタキシャル成長とイオン注入を繰り返して多層のエピタキシャル層を形成するため、コストが増大するという問題もあった。
【0009】
【発明が解決しようとする課題】
以上述べたように、従来のパワーMOSFETでは、オン抵抗の低減が難しく、たとえオン抵抗を低減できても、スイッチングの速度や逆導通ダイオードの特性が悪化するという問題、さらにコストの増大という問題があった。
【0010】
本発明は上記課題を解決するためになされたものであり、その目的とするところは、オン抵抗を低減できるとともに、耐圧を向上することができる半導体素子を提供することにある。
【0011】
【課題を解決するための手段】
本発明は、前記目的を達成するために以下に示す手段を用いている。
【0013】
本発明の半導体素子は、第1導電型の半導体基板と、前記半導体基板の一方の面に形成された第1導電型のドリフト層と、前記ドリフト層の表面に選択的に形成された第2導電型のウェル層と、前記ウェル層の表面に選択的に形成された第1導電型のソース層と、前記ソース層の表面から前記ウェル層を貫いて少なくとも前記ドリフト層内に至るまで形成されたトレンチ溝と、前記トレンチ溝内の前記ドリフト層から前記半導体基板に至る領域に、第1の絶縁膜を介して形成された第1の部分、及び、前記第1の部分に連続し、前記第1の部分から終端部で前記トレンチ溝よりも外側まで引き出された第2の部分を有する埋め込み電極と、前記トレンチ溝内の前記ソース層から前記ウェル層を通り前記ドリフト層に至る領域に、第2の絶縁膜を介して前記埋め込み電極と絶縁して形成された制御電極と、前記半導体基板の他方の面に形成された第1の主電極と、前記ソース層及び前記ウェル層に接続する第2の主電極とを具備し、前記ドリフト層の濃度が前記トレンチ溝の側壁付近で高くなっていることを特徴とする。
【0016】
前記半導体素子では、前記第1の絶縁膜の膜厚は、素子の静耐圧に20Åを乗じた値よりも厚くなっていることが望ましい。
【0017】
また、前記第1の絶縁膜は、前記第2の絶縁膜の膜厚よりも厚くなっていることが好ましい。
【0018】
また、前記ドリフト層の濃度は、前記半導体基板側に近づくに従って高くなっていることが望ましい。
【0019】
また、前記トレンチ溝は、ストライプ状に形成されてもよい。
【0020】
また、前記トレンチ溝は、平面視で六角形状を残した溝に形成されてもよい。
【0021】
また、前記埋め込み電極は、前記第1の主電極または前記第2の主電極に電気的に接続されていることが望ましい。
【0023】
また、前記埋め込み電極は、フローティングに形成されてもよい。
【0029】
【発明の実施の形態】
本発明の実施の形態を以下に図面を参照して説明する。
【0030】
[第1の実施形態]
第1の実施形態は、埋め込み型のパワーMOSFETの例である。
【0031】
まず、第1の実施形態における第1の特徴について説明する。第1の特徴は、ドリフト層中にトレンチ溝が形成され、このトレンチ溝の内部にゲート電極の電圧とは独立した電圧が与えられている埋め込み電極が形成されていることである。
【0032】
図1は、本発明の第1の実施形態に係る半導体素子の終端部までの平面図を示す。図2は、図1の2−2線に沿った断面図を示す。図3は、図1の3−3線に沿った終端部及び終端部の外側を含む断面図を示す。図4は、第1の実施形態に係る半導体素子の斜視図を示す。
【0033】
図1に示すように、半導体基板11内にストライプ状(帯状)の複数のトレンチ溝15が形成されている。また、素子の終端部においては、終端トレンチ溝15aが形成されている。
【0034】
図2に示すように、n型の半導体基板11の一方の面にn型のドリフト層12がエピタキシャル成長により形成され、このドリフト層12の表面にMOS形成用のp型のウェル層13が選択的に形成され、このウェル層13の表面にn型のソース層14が選択的に形成されている。
【0035】
このソース層14の表面からウェル層13及びドリフト層12を貫いて半導体基板11内に至るまでトレンチ溝15が形成されている。このトレンチ溝15内のドリフト層12から半導体基板11に至る領域に、第1の絶縁膜16を介して埋め込み電極17が形成されている。また、トレンチ溝15内のソース層14からウェル層13を通りドリフト層12に至る領域に、第2の絶縁膜18を介して埋め込み電極17と電気的に絶縁されて制御電極となるゲート電極19が形成されている。
【0036】
さらに、半導体基板11の他方の面には第1の主電極となるドレイン電極20が形成され、ウェル層13上にソース層14及びウェル層13と接続する第2の主電極となるソース電極21が形成されている。
【0037】
このような構造の半導体素子においては、図3、図4に示すように、埋め込み電極17はソース電極21と接続されている。また、ゲート電極19は、層間絶縁膜22により埋め込み電極17及びソース電極21と絶縁され、上層の引き出しゲート電極23に接続されている。また、図4に示すように、終端部において、図1に示す終端トレンチ溝15aが形成されている。
【0038】
上記埋め込み型のパワーMOSFETにおいて、埋め込み電極17の電圧は、素子の耐圧とオン抵抗のトレードオフが最適になるように制御されている。
【0039】
また、ドリフト層12の濃度を上げ、オン抵抗を低減する場合には、図2、図3に示すように、埋め込み電極17をソース電極21に接続してソース電位に固定するのが望ましい。尚、埋め込み電極17は、ドレイン電極20に接続してドレイン電位に固定してもよいし、電気的に接続されていなくてもよい。
【0040】
また、トレンチ溝15は、半導体基板11に至るまで形成されていなくてもよい。
【0041】
また、第1、第2の絶縁膜16、19は例えばシリコン酸化膜(SiO2膜)のような同一の絶縁膜であってもよいが、第1、第2の絶縁膜16、19が異なる絶縁膜であってもよい。この場合、第1の絶縁膜16は例えばSiO2膜からなり、第2の絶縁膜19は例えばSiO2膜/Si3N4膜/SiO2膜(ONO膜)からなる。
【0042】
また、第1の絶縁膜16は第2の絶縁膜19の膜厚よりも厚くすることが望ましい。この第1の絶縁膜16の膜厚は耐圧で決定し、第2の絶縁膜19の膜厚はしきい値電圧で決定するとよい。例えば、第1の絶縁膜16の膜厚は、素子の静耐圧に20Åを乗じた値よりも厚くすることが望ましく、例えば3000Åにするとよい。また、第2の絶縁膜19の膜厚は、例えば400乃至450Åにするとよい。
【0043】
尚、上述するドリフト層12とは、ドレイン電圧の上昇とともに空乏化が進み、印加電圧を主に保持する半導体層を意味する。
【0044】
次に、図5乃至図13を参照して、上記第1の実施形態における埋め込み型のパワーMOSFETの形成方法について以下に説明する。
【0045】
まず、図5に示すように、n型の半導体基板11の表面にn型のドリフト層12がエピタキシャル成長により形成され、このドリフト層12の表面にp型のウェル層13が選択的に形成され、このウェル層13の表面にn型のソース層(図示せず)が選択的に形成される。
【0046】
次に、図6に示すように、例えばRIE(Reactive Ion Etching)により、ソース層の表面からウェル層13及びドリフト層12を貫いて半導体基板11内に至るまでトレンチ溝15が形成される。
【0047】
次に、図7に示すように、例えば熱酸化により、トレンチ溝15の露出された面及び半導体基板11の表面に、例えば3000Åの膜厚を有する第1の絶縁膜16が形成される。
【0048】
次に、図8に示すように、全面に第1のポリシリコン膜17aが形成され、トレンチ溝15が埋め込まれる。
【0049】
次に、図9に示すように、第1のポリシリコン膜17aがエッチバックされ、このエッチバックされた第1のポリシリコン膜17aの表面がウェル層13の表面より下に位置される。その後、図10に示すように、エッチバックされた第1のポリシリコン膜17aの表面まで、第1の絶縁膜16がエッチングされる。尚、第1のポリシリコン膜17a及び第1の絶縁膜16の除去は、同時に行われてもよい。
【0050】
次に、図11に示すように、例えば熱酸化により、トレンチ溝15の露出された面及び第1のポリシリコン膜17aの表面に、例えば400乃至450Åの膜厚を有する第2の絶縁膜18が形成される。尚、第2の絶縁膜18は堆積により形成されてもよい。
【0051】
次に、図12に示すように、全面に第2のポリシリコン膜19aが形成され、トレンチ溝15が埋め込まれる。
【0052】
次に、図13に示すように、第2のポリシリコン膜19aがエッチバックされ、第2の絶縁膜18の表面が露出される。その結果、トレンチ溝15内に、埋め込み電極17と、この埋め込み電極17と絶縁されたゲート電極19とが形成される。
【0053】
以上のように、本発明の第1の特徴は、ドリフト層12の中にトレンチ溝15が形成され、このトレンチ溝15の内部にゲート電極19の電圧とは独立した電圧が与えられている埋め込み電極17が形成されていることである。
【0054】
通常、ドリフト層の濃度が高い場合、わずかな空乏化で大量の空間電荷が生じてしまう。このため、ドレイン電圧を上げるにつれて電界が急峻に強くなり、この電界が臨界値を越えて素子が破壊されてしまう。
【0055】
しかし、上記第1の特徴によれば、ドリフト層12で発生する正電荷と埋め込み電極17の表面に誘起される負電荷とが打ち消し合うため、ドリフト層12を大きく空乏化させることができる。従って、ドリフト層12の濃度が高くても、高い耐圧が実現できる。これにより、高い耐圧を保ちながら、オン抵抗の低いパワーMOSFETが実現できる。従って、電流が流れている間のパワーMOSFETで消費されるエネルギーが減少するため、電源の効率を向上することができる。
【0056】
尚、上記第1の特徴により、例えば、表1に示すようなドリフト層12の濃度であっても高い耐圧が実現できる。
【0057】
【表1】
【0058】
また、表2は、ドリフト層12の幅と最高濃度との関係を示している。表2に示すように、ドリフト層12の最高濃度は、トレンチ溝15の相互間のドリフト層12の幅で決まる。尚、ドリフト層12の最高濃度とは、素子の最高耐圧で空乏化が進んだ部分での濃度をいう。
【0059】
【表2】
【0060】
このように、トレンチ溝15の相互間のドリフト層12の幅を小さくすることにより、ドリフト層12の最高濃度を高めることができる。これにより、さらにオン抵抗の低減を図ることができる。
【0061】
次に、第1の実施形態における第2の特徴について説明する。第2の特徴は、従来半導体層だけで保持していた電圧を、トレンチ溝内の埋め込み電極表面の第1の絶縁膜にも分担させていることである。
【0062】
図14は、トレンチ溝の相互間のドリフト層と電圧との関係を示している。図14に示すように、埋め込み電極17は、トレンチ溝15内において第1の絶縁膜16を介して形成され、この第1の絶縁膜16は上述したように厚く形成されている。また、トレンチ溝15内の第1の絶縁膜16において、ドリフト層12中の電圧Vを低減させている。さらに、第1の絶縁膜16中で高い電界Eを発生させている。
【0063】
上記第2の特徴によれば、従来半導体層だけで保持していた電圧を、トレンチ溝15内の埋め込み電極17表面の第1の絶縁膜16にも分担させている。従って、半導体層にかかる電圧は、全ドレイン電圧より大幅に低減でき、耐圧を向上させることが可能となる。特に、上述したようなドリフト層12中の正電荷を埋め込み電極17の負電荷で打ち消す際に発生する両者間の高い電界を、第1の絶縁膜16中で発生させることができる。このため、半導体層中では比較的弱い電界に抑えることができる。
【0064】
また、半導体基板11としてシリコン基板を用い、第1の絶縁膜16として酸化膜を用いた場合、酸化膜の誘電率はシリコンの誘電率の約3分の1なので、シリコンより3倍高い電圧を保持することが可能となる。このように、半導体基板11の誘電率より、埋め込み電極17を取り囲む第1の絶縁膜16の誘電率を低くすれば、さらに耐圧を向上することができる。
【0065】
次に、第1の実施形態における第3の特徴について説明する。第3の特徴は、ドリフト層の濃度に分布を付けることである。
【0066】
図15は、第1の実施形態におけるドリフト層の第1の濃度分布を示している。この第1の濃度分布では、図15に示すように、基板11側に近づくに従ってドリフト層12の濃度が高くなっている。
【0067】
上記第1の濃度分布によれば、基板11側に近づくに従ってドリフト層12の電位が上昇し、埋め込み電極17との電位差が大きく、埋め込み電極17中の負電荷も多くなる。このため、基板11側に近づくに従ってドリフト層12の濃度を濃くすることができる。これにより、ドリフト層12の濃度が均一な構造に比べ、オン電圧を低くすることができる。
【0068】
尚、ドリフト層12の濃度は、基板11側に近づくに従って一様に高くなるようにする必要はない。例えば、図16(a)に示すように、ドリフト層12の濃度は、基板11側に近づくに従って平均的に高ければよい。また、図16(b)に示すように、基板11側に近づくに従ってドリフト層12の濃度が高くなるように、ガス濃度を変化しながらエピタキシャル成長させて、階段状にドリフト層12の濃度を変化させてもよい。また、図16(c)に示すように、エピタキシャル成長とイオン注入を繰り返した後に熱拡散をして、基板11側に近づくに従ってドリフト層12の濃度が高くなるように、階層的にドリフト層12の濃度を変化させてもよい。これらの場合も、上記と同様に、ドリフト層12の濃度が均一な構造に比べ、オン電圧を低くすることができる。
【0069】
また、上記のように、ドリフト層12の濃度を変化させる代わりに、埋め込み電極17の表面の第1の絶縁膜16の膜厚を、基板11側に近づくに従って厚くしてもよい。この場合も、上記と同様の効果を得ることができる。
【0070】
図17は、第1の実施形態におけるドリフト層の第2の濃度分布を示している。この第2の濃度分布では、図17に示すように、トレンチ溝15の側壁付近において、ドリフト層12の濃度が高い高濃度領域12aが形成されている。この高濃度領域12aは、トレンチ溝15を形成した後、トレンチ溝15の側壁付近にイオン注入を斜めに行うことにより形成される。
【0071】
上記第2の濃度分布によれば、ドリフト層12の濃度は一定の値で本発明の効果が期待できるが、トレンチ溝15の側壁付近にドリフト層12の高濃度領域12aを形成することによって、さらに効果を高めることができる。また、このような構造では、先述したドリフト層12の最高濃度を高くすることができる。従って、オン抵抗をさらに低減できる。
【0072】
尚、ドリフト層12の中心線での濃度が、ドリフト層12の平均濃度より低くなっていればよい。特に、トレンチ溝15の側壁表面のごく薄い部分のみに、高濃度領域12aが形成されると非常に効果的である。
【0073】
以上のように、第3の特徴によれば、ドリフト層12の濃度に分布を付けることにより、ドリフト層12の濃度が均一な構造に比べ、オン電圧をさらに低くすることができ、かつオン抵抗もさらに低減できる。
【0074】
上記第1乃至第3の特徴を有する第1の実施形態によれば、オン抵抗を低減できるとともに、耐圧を向上できる。さらに、オン電圧の低減も図ることができる。
【0075】
尚、上記第1の実施形態において、埋め込み電極17がゲート電極19に接続されてもよい。この場合、上記実施形態よりも、さらにオン抵抗と耐圧の改善が望める。これは、オン状態では、埋め込み電極17もMOSゲートとして働き、ドリフト層12とトレンチ溝15の界面に電子の蓄積層ができ、電子の導通を促進するからである。さらに、この構造において、埋め込み電極17は、ゲートのhighの電圧又はそれより高い電圧に固定することにより、ゲートの帰還容量が増加し、スイッチングの速度が遅くなることを回避できる。
【0076】
[第2の実施形態]
第2の実施形態は、第1の実施形態における第1乃至第3の特徴をプレーナ型のパワーMOSFETに適用した例である。第2の実施形態において、上記第1の実施形態と共通する部分には共通する参照符号を付す。以下、第1の実施形態と共通する構造については説明を省略し、異なる構造のみ説明する。
【0077】
図18は、本発明の第2の実施形態に係る半導体素子の断面図を示す。
【0078】
図18に示すように、n型の半導体基板11の一方の面にn型のドリフト層12がエピタキシャル成長により形成され、このドリフト層12の表面にMOS形成用のp型のウェル層13が選択的に形成され、このウェル層13の表面にn型のソース層14が選択的に形成されている。
【0079】
また、ドリフト層12の表面からドリフト層12を貫いて半導体基板11内に至るまでトレンチ溝15が形成されている。このトレンチ溝15内に、第1の絶縁膜16を介して埋め込み電極17が形成されている。また、ドリフト層12上にゲート絶縁膜24を介して制御電極となるゲート電極19が形成されている。
【0080】
さらに、半導体基板11の他方の面には第1の主電極となるドレイン電極20が形成されている。また、ゲート電極19と絶縁して、ウェル層13上にソース層14及びウェル層13と接続する第2の主電極となるソース電極21が形成されている。
【0081】
ここで、第1の絶縁膜16は、上記第1の実施形態と同様に、比較的厚く形成されており、例えばSiO2膜からなる。また、埋め込み電極17は、ドレイン電極20又はソース電極21に接続されていてもよいし、電気的に接続されていなくてもよい。また、トレンチ溝15は、半導体基板11に至るまで形成されていなくてもよい。
【0082】
上記第2の実施形態によれば、第1の実施形態と同様の効果が得られる。さらに、埋め込み型と比べて、プレーナ型には、トレンチ溝15内にゲート電極19を形成しないため、製造プロセスが容易になるという利点がある。
【0083】
尚、プレーナ型のパワーMOSFETは以下に示す構造でも、上記図18に示すパワーMOSFETと同様の効果が得られる。
【0084】
例えば、図19に示すように、トレンチ溝15の両上端にウェル層13及びソース層14が形成され、トレンチ溝15上にソース電極21が形成されていてもよい。この場合、図18に示すパワーMOSFETよりも微細化を図ることができる。
【0085】
また、図20に示すように、トレンチ溝15の片方の上端にウェル層13及びソース層14が形成され、トレンチ溝15上にソース電極21が形成されていてもよい。この場合、トレンチ溝15の相互間を狭くすることができる。従って、図18に示すパワーMOSFETよりもドリフト層12の濃度を高くすることができるため、オン抵抗をさらに低減できる。加えて、図20に示す構造によれば、図18に示すパワーMOSFETよりも微細化を図ることができる。
【0086】
[第3の実施形態]
第3の実施形態は、第1の実施形態における第1乃至第3の特徴をショットキーバリアダイオードに適用した例である。第3の実施形態において、上記第1の実施形態と共通する部分には共通する参照符号を付す。以下、第1の実施形態と共通する構造については説明を省略し、異なる構造のみ説明する。
【0087】
図21は、第3の実施形態に係る半導体素子の断面図を示している。
【0088】
図21に示すように、n型の半導体基板11の一方の面にn型のドリフト層12がエピタキシャル成長により形成され、このドリフト層12の表面からドリフト層12を貫いて半導体基板11内に至るまでトレンチ溝15が形成されている。このトレンチ溝15内に、第1の絶縁膜16を介して埋め込み電極17が形成されている。
【0089】
さらに、半導体基板11の他方の面には第1の主電極となるアノード電極31が形成されている。また、ドリフト層12上に第2の主電極となるカソード電極32が形成されている。
【0090】
ここで、第1の絶縁膜16は、上記第1の実施形態と同様に、比較的厚く形成されており、例えばSiO2膜からなる。また、埋め込み電極17は、アノード電極31又はカソード電極32に接続されていてもよいし、電気的に接続されていなくてもよい。さらに、トレンチ溝15は、半導体基板11に至るまで形成されていなくてもよい。
【0091】
上記第3の実施形態によれば、第1の実施形態と同様の効果が得られる。さらに、ショットキーバリアダイオードでは、スイッチング電源において、MOSFETによるシンクロナス整流を、構造の簡単なダイオードに置き換えることが可能になる。
【0092】
尚、本発明は、例えば、IGBT(Insulated Gate Bipolar Transistor)、SIT(Static Induction Transistor)等にも適用できる。
【0093】
[第4の実施形態]
第4の実施形態は、上記第1乃至第3の実施形態におけるトレンチ溝の形状について説明する。上記第1乃至第3の実施形態におけるトレンチ溝は上述するようなストライプ状でもよいが、以下に説明するような形状であってもよい。尚、第4の実施形態において、上記第1の実施形態と共通する部分には共通する参照符号を付す。
【0094】
図22は、第4の実施形態に係る円形状のトレンチ溝の平面図を示す。図23は、第4の実施形態に係る終端部分のトレンチ溝の平面図及び断面図を示す。尚、図22においては、簡単のために、トレンチ溝の平面位置のみを模式的に示している。
【0095】
図22に示すように、半導体基板11において、正三角形の格子の頂点に円形状の複数のトレンチ溝41が形成されている。
【0096】
図23に示すように、本実施形態では、ガードリング構造を本発明に適用しており、また、終端部分においてはn型拡散層42が形成されている。尚、終端部分の埋め込みゲート17は、素子領域11aの埋め込みゲート17と電気的に接続するか、若しくはフローティングにしてもよい。
【0097】
このように、上記第4の実施形態に係る円形状のトレンチ溝41によれば、構造の等方性が高く、平面的な均一性を保てる。このため、平面方向の電界のアンバランスが起き難く、高電界による破壊の可能性が低くなる。また、半導体基板(シリコン基板)11に穴をあける構造なので、ストライプ状にトレンチ溝15を形成する構造に比べ、トレンチを微細化した場合、トレンチ溝15の形成時にできるシリコン柱の倒れなどのトラブルを防ぐことができる。
【0098】
尚、図24に示すように、四角形状のトレンチ溝43でもよい。この場合、半導体基板11において、正四角形の格子の頂点に四角形状のトレンチ溝43を形成すると、平面的な均一性を保てる。これにより、上記円形状のトレンチ溝41の場合と同様の効果を得られる。
【0099】
図25は、第4の実施形態に係る六角形状の半導体基板を残して周囲に形成されたトレンチ溝の平面図を示す。図26は、図25に示す26−26線に沿った断面を有する斜視図を示す。図27は、六角形状を残したトレンチ溝の斜視図を示す。尚、図25においては、簡単のために、トレンチ溝の平面位置のみを模式的に示している。
【0100】
図25に示すように、半導体基板11において、亀の子のような六角形状を残して周囲にトレンチ溝44が形成されている。また、図26に示すように、図3と同様に、トレンチ溝44内の埋め込み電極17はソース電極21と接続されている。
【0101】
また、図27に示すように、トレンチ溝44がp型のウェル層13及びn型のソース層14などの素子部分を囲む構造になっている。従って、この構造における終端部分では、トレンチ溝44が自然に終端している。尚、終端部分での埋め込み電極17の電位は、素子領域での埋め込み電極17の電位と同じにしておくことが望ましい。
【0102】
このように、上記第4の実施形態に係る六角形状を残したトレンチ溝44によれば、トレンチ溝44に挟まれたドリフト層12の幅が広くても、実質的にドリフト層12の幅を狭くした場合と同等の効果がある。このため、素子の微細化を行わずに、素子の性能を向上できる。
【0103】
[第5の実施形態]
第5の実施形態は、埋め込み型のパワーMOSFETの例で、第1の実施形態とは、第1の特徴の点で異なり、第2及び第3の特徴は同じである。即ち、第1の実施形態では、ゲート電極と該ゲート電極と独立した電圧が与えられている埋め込み電極とがドリフト層中に形成された同じトレンチ溝の内部に形成されているのに対して、本実施形態では、ゲート電極と埋め込み電極とを別個のトレンチ溝に、各々、形成してなる点で異なる。なお、第5の実施形態において、上記第1の実施形態と共通する部分には共通する参照符号を付し、以下、第1の実施形態と共通する構造については詳細な説明を省略する。
【0104】
図28は、本発明の第5の実施形態に係わる半導体素子の平面図で、図中、ソース電極及び絶縁膜等を省略している。図29は、図28の28−28線に沿った斜視図を示す。
【0105】
図28及び図29に示すように、n+型の半導体基板11の一方の面にn型のドリフト層12が形成され、このドリフト層12の表面にp型のウエル13が形成され、このウエル層13の表面にストライプ状のn+型のソース層14が水平方向(紙面上の左右方向)に選択的に形成されている。
【0106】
このソース層14の表面からウエル層13を貫いてドリフト層12内の半導体基板11近辺に至るまでストリップ状の第1のトレンチ溝51が垂直方向(紙面上の上下方向)に複数形成されている。この第1のトレンチ溝51内には、耐圧を保持するための第1の絶縁膜52を介して埋め込み電極53が形成されている。
【0107】
また、ソース層14の表面からウエル層13を貫いてドリフト層12内に至るまでストリップ状の第2のトレンチ溝61が第1のトレンチ溝51と交差、例えば直交するに複数形成されている。この第2のトレンチ溝61は、第1のトレンチ溝51よりも浅く形成されていることが望ましい。そして、この第2のトレンチ溝61内には、チャンネルを形成するための第2の絶縁膜62を介して制御電極となるゲート電極63が形成されている。
【0108】
さらに、半導体基板11の他方の面には、ドレイン電極20が形成され、ウエル層13上にソース層14及びウエル層13と接続するソース電極21が形成されている。
【0109】
また、埋め込み電極53は、ソース電極21と接続され、ゲート電極63は、層間絶縁膜により埋め込み電極53及びソース電極21と絶縁され、上層の引き出しゲート電極(図示省略)に接続されている。
【0110】
そして、上記第1の実施形態と同様に、埋め込み電極53の電圧は、素子の耐圧とオン抵抗のトレードオフが最適になるように制御される。
【0111】
また、第1、第2の絶縁膜52、62は、例えばシリコン酸化膜(SiO2膜)のような同一の絶縁膜であってもよいが、第1、第2の絶縁膜52、62が異なる絶縁膜であってもよい。この場合、第1の絶縁膜52は例えばSiO2膜、第2の絶縁膜62は例えばSiO2膜/Si3N4/ONO膜からなる。
【0112】
また、第1の絶縁膜52は第2の絶縁膜62の膜厚よりも厚くすることが望ましい。この第1の絶縁膜52の膜厚は耐圧で決定し、第2の絶縁膜62の膜厚はしきい値電圧で決定するとよい。
【0113】
また、ドリフト層12の濃度を半導体基板11に近づくに従って高くすることが望ましい。
【0114】
次に、図30乃至図37を参照して、上記第5の実施形態における埋め込み型のパワーMOSFETの形成方法について以下に説明する。
【0115】
まず、第30に示すように、n+型の半導体基板11の表面にn型のドリフト層12がエピタキシャル成長により形成され、このドリフト層12の表面にp型のウエル層13が形成され、図31に示すように、このウエル層13の表面にストライプ状のn+型のソース層14が水平方向に所定間隔をおいて選択的に拡散形成される。
【0116】
次に、図32に示すように、例えばRIEにより、ストライプ状の複数の第1のトレンチ溝51がソース層14を横切って垂直方向に形成される。この第1のトレンチ溝51は、ウエル層13の表面からウエル層13を貫いてドリフト層12内の半導体基板11近傍に至る深さに形成される。
【0117】
次に、図33に示すように、例えば熱酸化により、第1のトレンチ溝51の内側面及び底面に、例えば3000Å〜30000Åの膜厚を有する第1の絶縁膜52が形成される。
【0118】
次に、図34に示すように、第1のトレンチ溝51を含むウエル層13の表面にポリシリコン膜が形成され、第1のトレンチ溝51が埋め込まれる。続いて、このポリシリコン膜がエッチバックされ、このエッチバックされたポリシリコン膜の表面が、ウエル層13の表面と同じ高さになるように形成される。その後、例えば熱酸化により、第1のトレンチ溝51上部のポリシリコン膜の表面に第1の絶縁膜52が形成される。尚、この第1のトレンチ溝51上部の第1の絶縁膜52は、堆積により形成されてもよい。その結果、第1のトレンチ溝51内に、ポリシリコンからなる埋め込み電極53が形成される。
【0119】
次に、図35に示すように、例えばRIEにより、第1のトレンチ溝51間に、この第1のトレンチ溝51と交差、例えば直交する方向、即ち、水平方向に複数の第2のトレンチ溝61が形成される。尚、ソース層14は、図31に示した様にストライプ状にせずに全面に形成して、第2のトレンチ溝61で図35の様に形成することも当然可能である。この第2のトレンチ溝61は、ソース層14の表面からウエル層13を貫いてドリフト層12内に至る深さで、第1のトレンチ溝51よりは浅く形成される。また、この第2のトレンチ溝61は、第1のトレンチ溝51と必ずしも接するように形成される必要はない。
【0120】
次に、図36に示すように、例えば熱酸化により、第2のトレンチ溝61の側面及び底面に、例えば400乃至450Åの膜厚を有する第2の絶縁膜62が形成される。
【0121】
次に、図37に示すように、第2のトレンチ溝61を含むウエル層13の表面にポリシリコン膜が形成され、第2のトレンチ溝61が埋め込まれる。続いて、このポリシリコン膜がエッチバックされ、このエッチバックされたポリシリコン膜の表面が、ウエル層13の表面と同じ高さになるように形成される。その後、例えば熱酸化により、第2のトレンチ溝61上部のポリシリコン膜の表面に第2の絶縁膜62が形成される。尚、この第2のトレンチ溝61上部の第2の絶縁膜62は、堆積により形成されてもよい。その結果、第2のトレンチ溝61内に、ポリシリコンからなるゲート電極63が形成される。
【0122】
上記第5の実施形態においても、第1の実施形態と同様の効果が得られる。さらに、埋め込み電極及びゲート電極を、各々、別個のトレンチ溝内に形成しているので、第1の実施形態のように同一のトレンチ溝内に形成する場合に比べて、製造プロセスが容易になるという利点がある。
尚、上記の製造工程の例では、深いトレンチ溝を形成した後に、浅いトレンチ溝(後で述べるようにプレーナ構造でもよい)によるゲート構造を形成したが、逆にゲート構造を形成した後に、例えば電極工程の直前に深いトレンチ溝を形成して埋めてもよい。
上記第5の実施形態では、第2のトレンチ溝を第1のトレンチ溝と交差するように形成したが、第1のトレンチ溝に沿って形成し、ソース層を第2のトレンチ溝に接するように形成してもよい。
【0123】
また、上記第5の実施形態では、ゲート電極63間のソース層14は、前記ゲート電極63に一端部が接し、且つ隣接する他端部が互に接触しないように離間して設けているが、隣接する前記ソース層14の他端部を互に接触させてもよく、この場合には、図31において、ソース層14をウエル層13の表面全面に形成し、図35に示すように、トレンチ溝61で自己整合形成すればよい。
【0124】
さらにまた、上記第5の実施形態では、第1のトレンチ溝及び第2のトレンチ溝の双方がストライプ状で且つそれぞれが直交しているが、本発明では、耐圧を出すための第1のトレンチ溝とゲートを形成する第2のトレンチ溝が独立していることが特徴であり、溝の構造がストライプ構造でなく先に述べた様に円形状、四角形状、六角形状等のいずれでも良く、また、それぞれの位置関係も直交以外の並列、60度で交わる等いかなる形状も採りうることは明らかである。
【0125】
また、トレンチ溝51は、半導体基板11に至るまで形成してもよい。
【0126】
[第6の実施形態]
図38は、本発明の第6の実施形態に係わるパワ−MOSFET(半導体素子)の要部を示す断面図である。
【0127】
本実施形態は、上記第5の実施形態と埋め込みゲート電極の構造が異なる以外は、同じであり、上記第5の実施形態と共通する部分には共通する参照符号を付し、以下、第5の実施形態と共通する構造については詳細な説明を省略する。
【0128】
図38に示すように、本実施形態では、第2のトレンチ溝51の底面を除いた内側面に、SiO2等の絶縁膜55を形成し、そのトレンチ溝51内にSIPOSのような半絶縁性膜56を埋め込むことにより、上記第6の実施形態における埋め込み電極と同じ機能を有する埋め込み電極を形成している。
【0129】
上記第6の実施形態においても、第5の実施形態と同様の効果が得られる。
【0130】
[第7の実施形態]
図39は、本発明の第7の実施形態に係わるパワ−MOSFET(半導体素子)の要部を示す断面図である。
【0131】
本実施形態は、上記第5の実施形態とゲート電極の構造が異なる以外は、同じであり、上記第5の実施形態と共通する部分には共通する参照符号を付し、以下、第5の実施形態と共通する構造については詳細な説明を省略する。
【0132】
図39に示すように、本実施形態では、ゲート電極にプレーナ構造を採用している。第5の実施形態における第2の絶縁膜62の代わりにゲート絶縁膜622、ゲート電極63の代わりにゲート電極633を形成している。即ち、ドリフト層12の表面にストライプ状のp型のウエル層13が水平方向に選択的に形成され、このウエル層13の表面にストライプ状のn+型のソース層14が選択的に形成されている。そして、ストリップ状のトレンチ溝51が、ストリップ状のウエル層13及びソース層と直交するように垂直方向に形成され、このトレンチ溝51内に第1の絶縁膜52を介して埋め込み電極53が形成されている。一方、隣接する一方のソース層14から他方のソース層14に至るウエル層13及びドリフト層12の表面にゲート絶縁膜(第2の絶縁膜)622を介してゲート電極633が形成されている。
上記第7の実施形態においても、第5の実施形態と同様の効果が得られる。
【0133】
尚、上記第7の実施形態では、前記ウエル層及び前記ソース層は、前記トレンチ溝に対して交差するように形成したが、前記トレンチ溝に沿って形成してもよい。
【0134】
さらにまた、上記実施形態では、トレンチ溝及びゲート電極の双方がストライプ状で且つそれぞれが直交しているが、本発明では、耐圧を出すための第1のトレンチ溝とゲート電極が独立していることが特徴であり、トレンチ溝の構造がストライプ構造でなく先に述べた様に円形状、四角形状、六角形状等のいずれでも良く、また、それぞれの位置関係も直交以外の並列、60度で交わる等いかなる形状も採りうることは明らかである。
【0135】
また、トレンチ溝51は、半導体基板11に至るまで形成されてもよい。
【0136】
[第8の実施形態]
図40は、本発明の第8の実施形態に係わるパワ−MOSFETの要部を示す斜視図である。
【0137】
本実施形態は、上記第5の実施形態と埋め込みゲート電極の構造が異なる以外は、同じであり、上記第5の実施形態と共通する部分には共通する参照符号を付し、以下、第5の実施形態と共通する構造については詳細な説明を省略する。
【0138】
図40に示すように、本実施形態では、n+型の半導体基板11の一方の面にn型のドリフト層12が形成され、このドリフト層12の表面にp型のウエル層13が形成されている。
【0139】
このソース層14の表面からウエル層13を貫いてドリフト層12内の半導体基板11近辺に至る深さにストリップ状の埋め込み電極となるp型の埋め込み拡散層70が垂直方向(紙面上の上下方向)に複数形成されている。
【0140】
そして、ウエル層13には、埋め込み拡散層70と交差、例えば直交する方向、即ち水平方向にn+型のソース層14が所定間隔をおいて選択的に拡散形成されている。
【0141】
また、ソース層14の表面からウエル層13を貫いてドリフト層12内に至るまでストリップ状の第2のトレンチ溝61が埋め込み拡散層70と交差、例えば直交するように複数形成されている。この第2のトレンチ溝61は、埋め込み拡散層70よりも浅く形成されていることが望ましい。そして、この第2のトレンチ溝61内には、チャンネルを形成するための第2の絶縁膜62を介して制御電極となるゲート電極63が形成されている。
【0142】
尚、埋め込み拡散層70上にゲート電極63及びソース層14が存在しても、この部分はMOSFETの動作に関係ないため支障がない。また、埋め込み拡散層70間の領域にのみ選択的にゲート電極63及びソース層14を形成することが好ましいが、この場合には、製造プロセスが若干複雑になる。
【0143】
さらに、半導体基板11の他方の面には、ドレイン電極20が形成され、ウエル層13上にソース層14及びウエル層13と接続するソース電極21が形成されている。
【0144】
また、埋め込み拡散層70は、ソース電極21と接続され、ゲート電極63は、埋め込み拡散層70及びソース電極21と絶縁され、上層の引き出しゲート電極(図示省略)に接続されている。
【0145】
上記第8の実施形態においても、第5の実施形態と同様の効果が得られる。
【0146】
[第9の実施形態]
図41は、本発明の第9の実施形態に係わるパワ−MOSFET(半導体素子)の要部を示す断面図である。
【0147】
本実施形態は、上記第8の実施形態と埋め込み拡散層の構造が異なる以外は、同じであり、上記第8の実施形態と共通する部分には共通する参照符号を付し、以下、第8の実施形態と共通する構造については詳細な説明を省略する。
【0148】
図41に示すように、本実施形態では、上記5の実施形態と同様に第1のトレンチ溝51を形成し、例えば斜めインプラにより、第1のトレンチ溝51の内側面にp型の不純物を注入した後、再拡散させて埋め込み電極となるp型の埋め込み拡散層70を形成し、さらに、この第1のトレンチ溝51内にSiO2等の絶縁膜72を埋め込んでいる。
【0149】
上記第9の実施形態においても、第5の実施形態と同様の効果が得られる。
【0150】
[第10の実施形態]
図42は、本発明の第10の実施形態に係わるパワ−MOSFET(半導体素子)の要部を示す断面図である。
【0151】
本実施形態は、上記第8の実施形態と埋め込み拡散層の構造が異なる以外は、同じであり、上記第8の実施形態と共通する部分には共通する参照符号を付し、以下、第8の実施形態と共通する構造については詳細な説明を省略する。
【0152】
図42に示すように、本実施形態では、上記5の実施形態と同様に第1のトレンチ溝51を形成し、例えば斜めインプラにより、第1のトレンチ溝51の内側面にp型及びn型の不純物を注入した後、再拡散させてトレンチ溝51側にn型拡散層72、このn型拡散層72とドリフト層12との間に埋め込み電極となるp型の埋め込み拡散層70を形成し、さらに、この第1のトレンチ溝51内にSiO2等の絶縁膜72を埋め込んでいる。
上記第10の実施形態においても、第5の実施形態と同様の効果が得られる。
以上述べた本発明の第5乃至第10の実施形態においては、耐圧を出すための深いトレンチ領域と独立に、チャネル領域を形成していることが構造上の特徴である。すなわち、深いトレンチ領域を埋める材料や深いトレンチの構造に無関係にチャネル構造(例では、トレンチ構造及びプレーナ構造)を別の領域に形成することが特徴である。
【0153】
[第11の実施形態]
図43は、本発明の第11の実施形態に係わるパワ−MOSFET(半導体素子)の要部を示す断面である。
【0154】
図43に示すように、n+型の半導体基板11の一方の面にn型のドリフト層12が形成され、このドリフト層12の表面から半導体基板11近傍に至る深さにストリップ状の埋め込み電極となるp型の埋め込み拡散層80が所定間隔をおいて垂直方向に複数形成されている。この埋め込み拡散層80を含むドリフト層12の表面には、p型のウエル層13が形成されている。
【0155】
この埋め込み拡散層80間のウエル層13部分には、ストライプ状のn+型ソース層14が埋め込み拡散層80に沿って選択的に拡散形成されている。
【0156】
また、ソース層14の表面からウエル層13を貫いてドリフト層12内に至る深さにストリップ状の第2のトレンチ溝61が埋め込み拡散層80に沿って形成されている。この第2のトレンチ溝61は、埋め込み拡散層70よりも浅く形成されていることが望ましい。そして、この第2のトレンチ溝61内には、チャンネルを形成するための第2の絶縁膜62を介して制御電極となるゲート電極63が形成されている。
【0157】
さらに、半導体基板11の他方の面には、ドレイン電極20が形成され、ウエル層13上にソース層14及びウエル層13と接続するソース電極21が形成されている。
【0158】
また、埋め込み拡散層80は、ウエル層13を介してソース電極21と接続され、ゲート電極63は、埋め込み拡散層80及びソース電極21と絶縁され、上層の引き出しゲート電極(図示省略)に接続されている。
【0159】
上記第11の実施形態においても、第5の実施形態と同様の効果が得られる。
さらに、ゲート電極及びソース層と埋め込み拡散電極とを同一方向に形成するため、交差させる構造の実施形態に比べて、製造プロセスが容易であるという利点がある。
【0160】
以上のように、第1乃至第11の実施形態によれば、オン抵抗を低減できるとともに、耐圧を向上することができる。さらに、オン電圧の低減や素子の微細化を図ることもできる。
【0161】
尚、本発明の構造によれば、オン抵抗の低減を実現するために、従来のように埋め込み拡散層を形成する必要がない。このため、スイッチングの速度や、逆導通ダイオードの特性が悪化するという問題は生じないことは言うまでもない。さらに、埋め込み拡散層を有する構造に比べて、本発明はコストの低減を図ることができる。
【0162】
その他、本発明は、その要旨を逸脱しない範囲で、種々変形して実施することが可能である。
【0163】
【発明の効果】
以上説明したように本発明によれば、オン抵抗を低減できるとともに、耐圧を向上することができる半導体素子を提供できる。
【図面の簡単な説明】
【図1】図1は、本発明の第1の実施形態に係わる半導体素子の終端部までを示す平面図。
【図2】図2は、図1の2−2線に沿った半導体素子の断面図。
【図3】図3は、図1の3−3線に沿った終端部及び終端部の外側を含む半導体素子の断面図。
【図4】図4は、本発明の第1の実施形態に係わる半導体素子を示す斜視図。
【図5】図5は、本発明の第1の実施形態に係わる半導体素子の製造工程を示す断面図。
【図6】図6は、本発明の第1の実施形態に係わる半導体素子の製造工程を示す断面図。
【図7】図7は、本発明の第1の実施形態に係わる半導体素子の製造工程を示す断面図。
【図8】図8は、本発明の第1の実施形態に係わる半導体素子の製造工程を示す断面図。
【図9】図9は、本発明の第1の実施形態に係わる半導体素子の製造工程を示す断面図。
【図10】図10は、本発明の第1の実施形態に係わる半導体素子の製造工程を示す断面図。
【図11】図11は、本発明の第1の実施形態に係わる半導体素子の製造工程を示す断面図。
【図12】図12は、本発明の第1の実施形態に係わる半導体素子の製造工程を示す断面図。
【図13】図13は、本発明の第1の実施形態に係わる半導体素子の製造工程を示す断面図。
【図14】図14は、トレンチ溝の相互間のドリフト層と電圧との関係を示す図。
【図15】図15は、第1の実施形態におけるドリフト層の第1の濃度分布を示す図。
【図16】図16は、第1の実施形態におけるドリフト層の第1の濃度分布の他の例を示す図。
【図17】図17は、第1の実施形態におけるドリフト層の第2の濃度分布を示す図。
【図18】図18は、本発明の第2の実施形態に係わる半導体素子を示す断面図。
【図19】図19は、本発明の第2の実施形態に係わる他の半導体素子を示す断面図。
【図20】図20は、本発明の第2の実施形態に係わる他の半導体素子を示す断面図。
【図21】図21は、本発明の第3の実施形態に係わる半導体素子を示す断面図。
【図22】図22は、第4の実施形態に係わる円形状のトレンチ溝を示す平面図。
【図23】図23は、第4の実施形態に係わる円形状のトレンチ溝を示す平面図及び断面図。
【図24】図24は、第4の実施形態に係わる四角形状のトレンチ溝を示す平面図。
【図25】図25は、第4の実施形態に係わる六角形状の半導体基板を残して周囲に形成されたトレンチ溝を示す平面図。
【図26】図26は、図25の26−26線に沿った断面を有する斜視図。
【図27】図27は、第4の実施形態に係わる六角形状を残したトレンチ溝の一部を示す斜視図。
【図28】図28は、本発明の第5の実施形態に係わる半導体素子を示す平面図。
【図29】図29は、図28の28−28線に沿った半導体素子の斜視図。
【図30】図30は、本発明の第5の実施形態に係わる半導体素子の製造工程を示す斜視図。
【図31】図31は、本発明の第5の実施形態に係わる半導体素子の製造工程を示す斜視図。
【図32】図32は、本発明の第5の実施形態に係わる半導体素子の製造工程を示す斜視図。
【図33】図33は、本発明の第5の実施形態に係わる半導体素子の製造工程を示す斜視図。
【図34】図34は、本発明の第5の実施形態に係わる半導体素子の製造工程を示す斜視図。
【図35】図35は、本発明の第5の実施形態に係わる半導体素子の製造工程を示す斜視図。
【図36】図36は、本発明の第5の実施形態に係わる半導体素子の製造工程を示す斜視図。
【図37】図37は、本発明の第5の実施形態に係わる半導体素子の製造工程を示す斜視図。
【図38】図38は、本発明の第6の実施形態に係わる半導体素子の要部を示す断面図。
【図39】図39は、本発明の第7の実施形態に係わる半導体素子を示す斜視図。
【図40】図40は、本発明の第8の実施形態に係わる半導体素子を示す斜視図。
【図41】図41は、本発明の第9の実施形態に係わる半導体素子の要部を示す断面図。
【図42】図42は、本発明の第10の実施形態に係わる半導体素子の要部を示す断面図。
【図43】図43は、本発明の第11の実施形態に係わる半導体素子を示す平面図。
【図44】図44は、従来技術による半導体素子を示す断面図。
【符号の説明】
11…半導体基板、
11a…素子領域、
12…n型ドリフト層、
12a…ドリフト層の高濃度領域、
13…p型ウェル層、
14…n型ソース層、
15…ストライプ状のトレンチ溝、
15a…終端トレンチ溝、
16、52…第1の絶縁膜、
17、53…埋め込み電極、
18、62…第2の絶縁膜、
19、63…ゲート電極、
20…ドレイン電極、
21…ソース電極、
22…層間絶縁膜、
23…引き出しゲート電極、
24…ゲート絶縁膜、
31…アノード電極、
32…カソード電極、
41…円形状のトレンチ溝、
42…n型拡散層、
43…四角形状のトレンチ溝、
44…六角形状を残したトレンチ溝
51…第1のトレンチ溝、
61…第2のトレンチ溝、
70、80…埋め込み拡散層、
71…絶縁膜、
72…拡散層、
622…ゲート絶縁膜、
633…ゲート電極
Claims (8)
- 第1導電型の半導体基板と、
前記半導体基板の一方の面に形成された第1導電型のドリフト層と、
前記ドリフト層の表面に選択的に形成された第2導電型のウェル層と、
前記ウェル層の表面に選択的に形成された第1導電型のソース層と、
前記ソース層の表面から前記ウェル層を貫いて少なくとも前記ドリフト層内に至るまで形成されたトレンチ溝と、
前記トレンチ溝内の前記ドリフト層から前記半導体基板に至る領域に、第1の絶縁膜を介して形成された第1の部分、及び、前記第1の部分に連続し、前記第1の部分から終端部で前記トレンチ溝よりも外側まで引き出された第2の部分を有する埋め込み電極と、
前記トレンチ溝内の前記ソース層から前記ウェル層を通り前記ドリフト層に至る領域に、第2の絶縁膜を介して前記埋め込み電極と絶縁して形成された制御電極と、
前記半導体基板の他方の面に形成された第1の主電極と、
前記ソース層及び前記ウェル層に接続する第2の主電極と、
を具備し、前記ドリフト層の濃度が前記トレンチ溝の側壁付近で高くなっていることを特徴とする半導体素子。 - 前記第1の絶縁膜の膜厚は、素子の静耐圧に20Åを乗じた値よりも厚くなっていることを特徴とする請求項1に記載の半導体素子。
- 前記第1の絶縁膜は、前記第2の絶縁膜の膜厚よりも厚くなっていることを特徴とする請求項1または2に記載の半導体素子。
- 前記ドリフト層の濃度は、前記半導体基板側に近づくに従って高くなっていることを特徴とする請求項1乃至3のいずれか1項に記載の半導体素子。
- 前記トレンチ溝は、ストライプ状であることを特徴とする請求項1乃至4のいずれか1項に記載の半導体素子。
- 前記トレンチ溝は、平面視で六角形状を残した溝であることを特徴とする請求項1乃至4のいずれか1項に記載の半導体素子。
- 前記埋め込み電極は、前記第1の主電極または前記第2の主電極に電気的に接続されていることを特徴とする請求項1乃至5のいずれか1項に記載の半導体素子。
- 前記埋め込み電極は、フローティングにすることを特徴とする請求項1乃至7のいずれか1項に記載の半導体素子。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001144730A JP4528460B2 (ja) | 2000-06-30 | 2001-05-15 | 半導体素子 |
US09/892,545 US6750508B2 (en) | 2000-06-30 | 2001-06-28 | Power semiconductor switching element provided with buried electrode |
EP01114892A EP1168455B1 (en) | 2000-06-30 | 2001-06-29 | Power semiconductor switching element |
DE60136415T DE60136415D1 (de) | 2000-06-30 | 2001-06-29 | Leistungshalbleiter-Schaltelement |
US10/770,014 US7067870B2 (en) | 2000-06-30 | 2004-02-03 | Power semiconductor switching element |
US11/293,301 US7531871B2 (en) | 2000-06-30 | 2005-12-05 | Power semiconductor switching element |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000-200130 | 2000-06-30 | ||
JP2000200130 | 2000-06-30 | ||
JP2001144730A JP4528460B2 (ja) | 2000-06-30 | 2001-05-15 | 半導体素子 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2002083963A JP2002083963A (ja) | 2002-03-22 |
JP4528460B2 true JP4528460B2 (ja) | 2010-08-18 |
Family
ID=26595212
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001144730A Expired - Lifetime JP4528460B2 (ja) | 2000-06-30 | 2001-05-15 | 半導体素子 |
Country Status (4)
Country | Link |
---|---|
US (3) | US6750508B2 (ja) |
EP (1) | EP1168455B1 (ja) |
JP (1) | JP4528460B2 (ja) |
DE (1) | DE60136415D1 (ja) |
Families Citing this family (250)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4528460B2 (ja) * | 2000-06-30 | 2010-08-18 | 株式会社東芝 | 半導体素子 |
US6818513B2 (en) | 2001-01-30 | 2004-11-16 | Fairchild Semiconductor Corporation | Method of forming a field effect transistor having a lateral depletion structure |
US6870220B2 (en) * | 2002-08-23 | 2005-03-22 | Fairchild Semiconductor Corporation | Method and apparatus for improved MOS gating to reduce miller capacitance and switching losses |
US6911694B2 (en) * | 2001-06-27 | 2005-06-28 | Ricoh Company, Ltd. | Semiconductor device and method for fabricating such device |
US6635544B2 (en) | 2001-09-07 | 2003-10-21 | Power Intergrations, Inc. | Method of fabricating a high-voltage transistor with a multi-layered extended drain structure |
US7786533B2 (en) * | 2001-09-07 | 2010-08-31 | Power Integrations, Inc. | High-voltage vertical transistor with edge termination structure |
US7221011B2 (en) * | 2001-09-07 | 2007-05-22 | Power Integrations, Inc. | High-voltage vertical transistor with a multi-gradient drain doping profile |
DE10207309B4 (de) * | 2002-02-21 | 2015-07-23 | Infineon Technologies Ag | MOS-Transistoreinrichtung |
EP1514300A1 (en) * | 2002-05-31 | 2005-03-16 | Koninklijke Philips Electronics N.V. | Trench-gate semiconductor device and method of manufacturing |
US8080459B2 (en) * | 2002-09-24 | 2011-12-20 | Vishay-Siliconix | Self aligned contact in a semiconductor device and method of fabricating the same |
JP3634830B2 (ja) * | 2002-09-25 | 2005-03-30 | 株式会社東芝 | 電力用半導体素子 |
JP4202149B2 (ja) * | 2003-01-28 | 2008-12-24 | ローム株式会社 | 半導体装置およびその製造方法 |
JP4166102B2 (ja) * | 2003-02-26 | 2008-10-15 | トヨタ自動車株式会社 | 高耐圧電界効果型半導体装置 |
DE10313712B4 (de) * | 2003-03-27 | 2008-04-03 | Infineon Technologies Ag | Laterales mittels Feldeffekt steuerbares Halbleiterbauelement für HF-Anwendungen |
US7423299B2 (en) * | 2003-05-13 | 2008-09-09 | Nxp B.V. | Semiconductor devices with a field shaping region |
JP2004342660A (ja) * | 2003-05-13 | 2004-12-02 | Toshiba Corp | 半導体装置及びその製造方法 |
US7652326B2 (en) | 2003-05-20 | 2010-01-26 | Fairchild Semiconductor Corporation | Power semiconductor devices and methods of manufacture |
DE10324754B4 (de) | 2003-05-30 | 2018-11-08 | Infineon Technologies Ag | Halbleiterbauelement |
US7622742B2 (en) * | 2003-07-03 | 2009-11-24 | Epivalley Co., Ltd. | III-nitride compound semiconductor light emitting device |
DE10341793B4 (de) | 2003-09-10 | 2021-09-23 | Infineon Technologies Ag | Halbleiterbauelement und Verfahren zu dessen Herstellung |
DE10355588B4 (de) | 2003-11-28 | 2006-06-14 | Infineon Technologies Ag | MOS-Transistoreinrichtung |
GB0327793D0 (en) * | 2003-11-29 | 2003-12-31 | Koninkl Philips Electronics Nv | Trench mosfet |
GB0327792D0 (en) * | 2003-11-29 | 2003-12-31 | Koninkl Philips Electronics Nv | Trench insulated gate field effect transistor |
JP2005197287A (ja) * | 2003-12-26 | 2005-07-21 | Rohm Co Ltd | 半導体装置およびその製造方法 |
JP4699692B2 (ja) | 2003-12-26 | 2011-06-15 | ローム株式会社 | 半導体装置の製造方法および半導体装置 |
CN103199017B (zh) * | 2003-12-30 | 2016-08-03 | 飞兆半导体公司 | 形成掩埋导电层方法、材料厚度控制法、形成晶体管方法 |
DE10361715B4 (de) | 2003-12-30 | 2010-07-29 | Infineon Technologies Ag | Verfahren zur Erzeugung eines Übergangsbereichs zwischen einem Trench und einem den Trench umgebenden Halbleitergebiet |
JP4564362B2 (ja) | 2004-01-23 | 2010-10-20 | 株式会社東芝 | 半導体装置 |
US7405452B2 (en) * | 2004-02-02 | 2008-07-29 | Hamza Yilmaz | Semiconductor device containing dielectrically isolated PN junction for enhanced breakdown characteristics |
GB0404748D0 (en) * | 2004-03-03 | 2004-04-07 | Koninkl Philips Electronics Nv | Trench field effect transistor and method of making it |
US8564051B2 (en) * | 2004-04-09 | 2013-10-22 | International Rectifier Corporation | Power semiconductor device with buried source electrode |
JP2005302925A (ja) * | 2004-04-09 | 2005-10-27 | Toshiba Corp | 半導体装置 |
DE102004021050A1 (de) * | 2004-04-29 | 2005-11-24 | Infineon Technologies Ag | Feldeffekt-Halbleiterbauelement |
US7183610B2 (en) * | 2004-04-30 | 2007-02-27 | Siliconix Incorporated | Super trench MOSFET including buried source electrode and method of fabricating the same |
DE102004021391B4 (de) * | 2004-04-30 | 2008-10-02 | Infineon Technologies Ag | Verfahren zum Herstellen einer integrierten Halbleiterschaltungsanordnung |
DE102004024660A1 (de) * | 2004-05-18 | 2005-12-15 | Infineon Technologies Ag | Integrierte Halbleiterbauelementanordnung und Verfahren zu deren Herstellung |
DE102004024885B4 (de) * | 2004-05-19 | 2007-09-06 | Infineon Technologies Ag | Halbleiterbauelement und Verfahren zu dessen Herstellung |
US20050269630A1 (en) * | 2004-06-04 | 2005-12-08 | Jianjun Cao | Trench type semiconductor device with reduced Qgd |
DE102004029435B4 (de) * | 2004-06-18 | 2017-02-16 | Infineon Technologies Ag | Feldplattentrenchtransistor |
DE102004036509B4 (de) * | 2004-07-28 | 2010-09-09 | Infineon Technologies Ag | Verfahren zum Herstellen eines Trenchtransistors |
US7352036B2 (en) | 2004-08-03 | 2008-04-01 | Fairchild Semiconductor Corporation | Semiconductor power device having a top-side drain using a sinker trench |
JP5259920B2 (ja) * | 2004-08-04 | 2013-08-07 | ローム株式会社 | 半導体装置およびその製造方法 |
CN100499163C (zh) * | 2004-08-04 | 2009-06-10 | 罗姆股份有限公司 | 半导体装置及其制造方法 |
DE102004041198B4 (de) * | 2004-08-25 | 2016-06-09 | Infineon Technologies Austria Ag | Laterales Halbleiterbauelement mit einer Feldelektrode und einer Entladestruktur |
JP4851075B2 (ja) * | 2004-08-26 | 2012-01-11 | 新電元工業株式会社 | 半導体装置の製造方法 |
GB0419558D0 (en) * | 2004-09-03 | 2004-10-06 | Koninkl Philips Electronics Nv | Vertical semiconductor devices and methods of manufacturing such devices |
DE102004044619B4 (de) * | 2004-09-13 | 2009-07-16 | Infineon Technologies Ag | Kondensatorstruktur in Grabenstrukturen von Halbleiterbauteilen und Halbleiterbauteile mit derartigen Kondensatorstrukturen und Verfahren zur Herstellung derselben |
DE102004045944B4 (de) | 2004-09-22 | 2018-08-16 | Infineon Technologies Ag | MOS-Feldeffekttransistor |
DE102004046697B4 (de) * | 2004-09-24 | 2020-06-10 | Infineon Technologies Ag | Hochspannungsfestes Halbleiterbauelement mit vertikal leitenden Halbleiterkörperbereichen und einer Grabenstruktur sowie Verfahren zur Herstellung desselben |
US7135740B2 (en) | 2004-09-27 | 2006-11-14 | Teledyne Licensing, Llc | High voltage FET switch with conductivity modulation |
JP4913336B2 (ja) * | 2004-09-28 | 2012-04-11 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
DE102004047772B4 (de) * | 2004-09-30 | 2018-12-13 | Infineon Technologies Ag | Lateraler Halbleitertransistor |
US7265415B2 (en) * | 2004-10-08 | 2007-09-04 | Fairchild Semiconductor Corporation | MOS-gated transistor with reduced miller capacitance |
JP2006128506A (ja) * | 2004-10-29 | 2006-05-18 | Sharp Corp | トレンチ型mosfet及びその製造方法 |
DE102004057237B4 (de) * | 2004-11-26 | 2007-02-08 | Infineon Technologies Ag | Verfahren zum Herstellen von Kontaktlöchern in einem Halbleiterkörper sowie Transistor mit vertikalem Aufbau |
US7598586B2 (en) | 2004-12-24 | 2009-10-06 | Rohm Co., Ltd. | Semiconductor device and production method therefor |
JP2006202931A (ja) | 2005-01-20 | 2006-08-03 | Renesas Technology Corp | 半導体装置およびその製造方法 |
JP4867171B2 (ja) * | 2005-01-21 | 2012-02-01 | 富士電機株式会社 | 半導体装置の製造方法 |
US7781826B2 (en) * | 2006-11-16 | 2010-08-24 | Alpha & Omega Semiconductor, Ltd. | Circuit configuration and manufacturing processes for vertical transient voltage suppressor (TVS) and EMI filter |
JP2006237066A (ja) * | 2005-02-22 | 2006-09-07 | Toshiba Corp | 半導体装置 |
DE102005009000B4 (de) * | 2005-02-28 | 2009-04-02 | Infineon Technologies Austria Ag | Vertikales Halbleiterbauelement vom Grabenstrukturtyp und Herstellungsverfahren |
US9685524B2 (en) | 2005-03-11 | 2017-06-20 | Vishay-Siliconix | Narrow semiconductor trench structure |
DE102005014744B4 (de) * | 2005-03-31 | 2009-06-18 | Infineon Technologies Ag | Trenchtransistor mit erhöhter Avalanchefestigkeit und Herstellungsverfahren |
DE112006000832B4 (de) * | 2005-04-06 | 2018-09-27 | Fairchild Semiconductor Corporation | Trenched-Gate-Feldeffekttransistoren und Verfahren zum Bilden derselben |
JP4910304B2 (ja) * | 2005-04-20 | 2012-04-04 | トヨタ自動車株式会社 | 半導体装置 |
JP4955222B2 (ja) | 2005-05-20 | 2012-06-20 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
CN101542731B (zh) * | 2005-05-26 | 2012-07-11 | 飞兆半导体公司 | 沟槽栅场效应晶体管及其制造方法 |
DE112006001516T5 (de) * | 2005-06-10 | 2008-04-17 | Fairchild Semiconductor Corp. | Feldeffekttransistor mit Ladungsgleichgewicht |
US7648877B2 (en) * | 2005-06-24 | 2010-01-19 | Fairchild Semiconductor Corporation | Structure and method for forming laterally extending dielectric layer in a trench-gate FET |
TWI400757B (zh) * | 2005-06-29 | 2013-07-01 | Fairchild Semiconductor | 形成遮蔽閘極場效應電晶體之方法 |
JP2007013058A (ja) * | 2005-07-04 | 2007-01-18 | Toshiba Corp | 半導体装置 |
US7385248B2 (en) | 2005-08-09 | 2008-06-10 | Fairchild Semiconductor Corporation | Shielded gate field effect transistor with improved inter-poly dielectric |
JP4817827B2 (ja) * | 2005-12-09 | 2011-11-16 | 株式会社東芝 | 半導体装置 |
US20070134853A1 (en) * | 2005-12-09 | 2007-06-14 | Lite-On Semiconductor Corp. | Power semiconductor device having reduced on-resistance and method of manufacturing the same |
JP2007189192A (ja) | 2005-12-15 | 2007-07-26 | Toshiba Corp | 半導体装置 |
TWI489557B (zh) * | 2005-12-22 | 2015-06-21 | Vishay Siliconix | 高移動率p-通道溝槽及平面型空乏模式的功率型金屬氧化物半導體場效電晶體 |
US7768064B2 (en) * | 2006-01-05 | 2010-08-03 | Fairchild Semiconductor Corporation | Structure and method for improving shielded gate field effect transistors |
US8409954B2 (en) * | 2006-03-21 | 2013-04-02 | Vishay-Silconix | Ultra-low drain-source resistance power MOSFET |
WO2007129261A2 (en) * | 2006-05-05 | 2007-11-15 | Nxp B.V. | Trench field effect transistors |
DE102006025218B4 (de) | 2006-05-29 | 2009-02-19 | Infineon Technologies Austria Ag | Leistungshalbleiterbauelement mit Ladungskompensationsstruktur und Verfahren zur Herstellung desselben |
DE102006026943B4 (de) * | 2006-06-09 | 2011-01-05 | Infineon Technologies Austria Ag | Mittels Feldeffekt steuerbarer Trench-Transistor mit zwei Steuerelektroden |
US7319256B1 (en) | 2006-06-19 | 2008-01-15 | Fairchild Semiconductor Corporation | Shielded gate trench FET with the shield and gate electrodes being connected together |
JP4241856B2 (ja) * | 2006-06-29 | 2009-03-18 | 三洋電機株式会社 | 半導体装置および半導体装置の製造方法 |
US8154073B2 (en) | 2006-07-14 | 2012-04-10 | Denso Corporation | Semiconductor device |
KR100741919B1 (ko) | 2006-09-12 | 2007-07-24 | 동부일렉트로닉스 주식회사 | Pn 접합 게이트 전극을 포함하는 트렌치형 모스트랜지스터 및 그 제조 방법 |
JP2008124346A (ja) * | 2006-11-14 | 2008-05-29 | Toshiba Corp | 電力用半導体素子 |
DE102006056809B9 (de) * | 2006-12-01 | 2009-01-15 | Infineon Technologies Austria Ag | Anschlussstruktur für ein elektronisches Bauelement |
KR100832718B1 (ko) * | 2006-12-27 | 2008-05-28 | 동부일렉트로닉스 주식회사 | 트랜치 게이트 모스 소자 및 그 제조 방법 |
US9437729B2 (en) | 2007-01-08 | 2016-09-06 | Vishay-Siliconix | High-density power MOSFET with planarized metalization |
JP2008177335A (ja) * | 2007-01-18 | 2008-07-31 | Fuji Electric Device Technology Co Ltd | 炭化珪素絶縁ゲート型半導体装置。 |
US7670908B2 (en) * | 2007-01-22 | 2010-03-02 | Alpha & Omega Semiconductor, Ltd. | Configuration of high-voltage semiconductor power device to achieve three dimensional charge coupling |
DE102007004320A1 (de) | 2007-01-29 | 2008-07-31 | Infineon Technologies Ag | Halbleiterbauelement mit vertikalen Strukturen von hohem Aspektverhältnis und Verfahren zur Herstellung einer kapazitiven Struktur in einem Halbleiterkörper |
JP5303839B2 (ja) * | 2007-01-29 | 2013-10-02 | 富士電機株式会社 | 絶縁ゲート炭化珪素半導体装置とその製造方法 |
US7595523B2 (en) | 2007-02-16 | 2009-09-29 | Power Integrations, Inc. | Gate pullback at ends of high-voltage vertical transistor structure |
JP5089191B2 (ja) * | 2007-02-16 | 2012-12-05 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
US7615847B2 (en) | 2007-03-23 | 2009-11-10 | Infineon Technologies Austria Ag | Method for producing a semiconductor component |
DE102007014038B4 (de) | 2007-03-23 | 2015-02-12 | Infineon Technologies Austria Ag | Verfahren zur Herstellung eines Halbleiterbauelements |
US9947770B2 (en) | 2007-04-03 | 2018-04-17 | Vishay-Siliconix | Self-aligned trench MOSFET and method of manufacture |
US8368126B2 (en) | 2007-04-19 | 2013-02-05 | Vishay-Siliconix | Trench metal oxide semiconductor with recessed trench material and remote contacts |
JP5183959B2 (ja) * | 2007-04-23 | 2013-04-17 | 新日本無線株式会社 | Mosfet型半導体装置の製造方法 |
US8816419B2 (en) * | 2007-06-19 | 2014-08-26 | Rohm Co., Ltd. | Semiconductor device |
DE102007037858B4 (de) * | 2007-08-10 | 2012-04-19 | Infineon Technologies Ag | Halbleiterbauelement mit verbessertem dynamischen Verhalten |
TWI357108B (en) * | 2007-08-21 | 2012-01-21 | Nat Univ Tsing Hua | Semiconductor device structure |
CN103762243B (zh) | 2007-09-21 | 2017-07-28 | 飞兆半导体公司 | 功率器件 |
US9484451B2 (en) * | 2007-10-05 | 2016-11-01 | Vishay-Siliconix | MOSFET active area and edge termination area charge balance |
US7812454B2 (en) * | 2007-10-26 | 2010-10-12 | Hvvi Semiconductors, Inc | Semiconductor structure and method of manufacture |
JP5165995B2 (ja) * | 2007-11-07 | 2013-03-21 | 株式会社東芝 | 半導体装置及びその製造方法 |
US7956412B2 (en) * | 2007-12-04 | 2011-06-07 | International Business Machines Corporation | Lateral diffusion field effect transistor with a trench field plate |
EP2091083A3 (en) * | 2008-02-13 | 2009-10-14 | Denso Corporation | Silicon carbide semiconductor device including a deep layer |
WO2009130648A1 (en) * | 2008-04-21 | 2009-10-29 | Nxp B.V. | Semiconductor devices including a field reducing structure and methods of manufacture thereof |
JP4918063B2 (ja) * | 2008-05-12 | 2012-04-18 | 株式会社日立製作所 | 半導体装置 |
US7952166B2 (en) * | 2008-05-22 | 2011-05-31 | Infineon Technologies Austria Ag | Semiconductor device with switch electrode and gate electrode and method for switching a semiconductor device |
US7807576B2 (en) * | 2008-06-20 | 2010-10-05 | Fairchild Semiconductor Corporation | Structure and method for forming a thick bottom dielectric (TBD) for trench-gate devices |
US8829624B2 (en) * | 2008-06-30 | 2014-09-09 | Fairchild Semiconductor Corporation | Power device with monolithically integrated RC snubber |
WO2010001338A1 (en) * | 2008-07-01 | 2010-01-07 | Nxp B.V. | Manufacture of semiconductor devices |
US8796764B2 (en) | 2008-09-30 | 2014-08-05 | Infineon Technologies Austria Ag | Semiconductor device comprising trench gate and buried source electrodes |
TW201015718A (en) * | 2008-10-03 | 2010-04-16 | Sanyo Electric Co | Semiconductor device and method for manufacturing the same |
US7915672B2 (en) * | 2008-11-14 | 2011-03-29 | Semiconductor Components Industries, L.L.C. | Semiconductor device having trench shield electrode structure |
US8362548B2 (en) * | 2008-11-14 | 2013-01-29 | Semiconductor Components Industries, Llc | Contact structure for semiconductor device having trench shield electrode and method |
US8552535B2 (en) * | 2008-11-14 | 2013-10-08 | Semiconductor Components Industries, Llc | Trench shielding structure for semiconductor device and method |
JP5195357B2 (ja) * | 2008-12-01 | 2013-05-08 | トヨタ自動車株式会社 | 半導体装置 |
US8304829B2 (en) | 2008-12-08 | 2012-11-06 | Fairchild Semiconductor Corporation | Trench-based power semiconductor devices with increased breakdown voltage characteristics |
US8174067B2 (en) | 2008-12-08 | 2012-05-08 | Fairchild Semiconductor Corporation | Trench-based power semiconductor devices with increased breakdown voltage characteristics |
US8227855B2 (en) * | 2009-02-09 | 2012-07-24 | Fairchild Semiconductor Corporation | Semiconductor devices with stable and controlled avalanche characteristics and methods of fabricating the same |
US8148749B2 (en) * | 2009-02-19 | 2012-04-03 | Fairchild Semiconductor Corporation | Trench-shielded semiconductor device |
WO2010109596A1 (ja) | 2009-03-24 | 2010-09-30 | トヨタ自動車株式会社 | 半導体装置 |
US8049276B2 (en) * | 2009-06-12 | 2011-11-01 | Fairchild Semiconductor Corporation | Reduced process sensitivity of electrode-semiconductor rectifiers |
US7952141B2 (en) | 2009-07-24 | 2011-05-31 | Fairchild Semiconductor Corporation | Shield contacts in a shielded gate MOSFET |
JP5002628B2 (ja) * | 2009-08-25 | 2012-08-15 | 株式会社東芝 | 電力用半導体素子 |
US9425306B2 (en) | 2009-08-27 | 2016-08-23 | Vishay-Siliconix | Super junction trench power MOSFET devices |
US9443974B2 (en) * | 2009-08-27 | 2016-09-13 | Vishay-Siliconix | Super junction trench power MOSFET device fabrication |
US8252647B2 (en) * | 2009-08-31 | 2012-08-28 | Alpha & Omega Semiconductor Incorporated | Fabrication of trench DMOS device having thick bottom shielding oxide |
US9431530B2 (en) | 2009-10-20 | 2016-08-30 | Vishay-Siliconix | Super-high density trench MOSFET |
JP2011096829A (ja) * | 2009-10-29 | 2011-05-12 | Elpida Memory Inc | 半導体装置の製造方法 |
US8198678B2 (en) * | 2009-12-09 | 2012-06-12 | Infineon Technologies Austria Ag | Semiconductor device with improved on-resistance |
JP2011159763A (ja) * | 2010-01-29 | 2011-08-18 | Toshiba Corp | 電力用半導体装置 |
JP5569162B2 (ja) | 2010-06-10 | 2014-08-13 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
US8319290B2 (en) | 2010-06-18 | 2012-11-27 | Fairchild Semiconductor Corporation | Trench MOS barrier schottky rectifier with a planar surface using CMP techniques |
JP5449094B2 (ja) * | 2010-09-07 | 2014-03-19 | 株式会社東芝 | 半導体装置 |
JP5580150B2 (ja) | 2010-09-09 | 2014-08-27 | 株式会社東芝 | 半導体装置 |
US10686062B2 (en) * | 2010-10-31 | 2020-06-16 | Alpha And Omega Semiconductor Incorporated | Topside structures for an insulated gate bipolar transistor (IGBT) device to achieve improved device performances |
US8362550B2 (en) * | 2011-01-20 | 2013-01-29 | Fairchild Semiconductor Corporation | Trench power MOSFET with reduced on-resistance |
US8461646B2 (en) * | 2011-02-04 | 2013-06-11 | Vishay General Semiconductor Llc | Trench MOS barrier schottky (TMBS) having multiple floating gates |
JP2012204636A (ja) * | 2011-03-25 | 2012-10-22 | Toshiba Corp | 半導体装置およびその製造方法 |
JP5450493B2 (ja) * | 2011-03-25 | 2014-03-26 | 株式会社東芝 | 半導体装置 |
CN103688363B (zh) | 2011-05-18 | 2017-08-04 | 威世硅尼克斯公司 | 半导体器件 |
JP2013062344A (ja) * | 2011-09-13 | 2013-04-04 | Toshiba Corp | 半導体装置およびその製造方法 |
JP5530992B2 (ja) | 2011-09-16 | 2014-06-25 | 株式会社東芝 | 電力用半導体装置 |
JP2013065774A (ja) * | 2011-09-20 | 2013-04-11 | Toshiba Corp | 半導体装置およびその製造方法 |
CN103022155B (zh) * | 2011-09-26 | 2017-05-17 | 盛况 | 一种沟槽mos结构肖特基二极管及其制备方法 |
JP5684085B2 (ja) * | 2011-10-07 | 2015-03-11 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US9412883B2 (en) | 2011-11-22 | 2016-08-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods and apparatus for MOS capacitors in replacement gate process |
US9431249B2 (en) | 2011-12-01 | 2016-08-30 | Vishay-Siliconix | Edge termination for super junction MOSFET devices |
US9614043B2 (en) | 2012-02-09 | 2017-04-04 | Vishay-Siliconix | MOSFET termination trench |
CN103325682A (zh) * | 2012-03-20 | 2013-09-25 | 上海华虹Nec电子有限公司 | 双层多晶栅沟槽型mos晶体管的制备方法 |
US9685608B2 (en) * | 2012-04-13 | 2017-06-20 | Crossbar, Inc. | Reduced diffusion in metal electrode for two-terminal memory |
TWM435716U (en) * | 2012-04-13 | 2012-08-11 | Taiwan Semiconductor Co Ltd | The active region of the trench distributed arrangement of the semiconductor device structure |
CN104247025B (zh) * | 2012-04-25 | 2017-05-03 | Abb 瑞士有限公司 | 具有高发射极栅极电容的绝缘栅双极晶体管 |
US8921184B2 (en) | 2012-05-14 | 2014-12-30 | Semiconductor Components Industries, Llc | Method of making an electrode contact structure and structure therefor |
US9029215B2 (en) | 2012-05-14 | 2015-05-12 | Semiconductor Components Industries, Llc | Method of making an insulated gate semiconductor device having a shield electrode structure |
US9842911B2 (en) | 2012-05-30 | 2017-12-12 | Vishay-Siliconix | Adaptive charge balanced edge termination |
JP5812029B2 (ja) * | 2012-06-13 | 2015-11-11 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
KR101893615B1 (ko) * | 2012-06-15 | 2018-08-31 | 매그나칩 반도체 유한회사 | 반도체 소자 및 그 소자의 제조 방법 |
US8669611B2 (en) * | 2012-07-11 | 2014-03-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Apparatus and method for power MOS transistor |
JP5715604B2 (ja) * | 2012-09-12 | 2015-05-07 | 株式会社東芝 | 電力用半導体素子 |
US9099419B2 (en) | 2012-10-09 | 2015-08-04 | Infineon Technologies Ag | Test method and test arrangement |
US9455205B2 (en) * | 2012-10-09 | 2016-09-27 | Infineon Technologies Ag | Semiconductor devices and processing methods |
TWI521693B (zh) * | 2012-11-27 | 2016-02-11 | 財團法人工業技術研究院 | 蕭基能障二極體及其製造方法 |
US9799762B2 (en) | 2012-12-03 | 2017-10-24 | Infineon Technologies Ag | Semiconductor device and method of manufacturing a semiconductor device |
US9496391B2 (en) | 2013-03-15 | 2016-11-15 | Fairchild Semiconductor Corporation | Termination region of a semiconductor device |
DE102013204701A1 (de) | 2013-03-18 | 2014-10-02 | Robert Bosch Gmbh | Pseudo-Schottky-Diode |
US10249721B2 (en) | 2013-04-04 | 2019-04-02 | Infineon Technologies Austria Ag | Semiconductor device including a gate trench and a source trench |
US9818743B2 (en) | 2013-06-21 | 2017-11-14 | Infineon Technologies Americas Corp. | Power semiconductor device with contiguous gate trenches and offset source trenches |
JP6135364B2 (ja) * | 2013-07-26 | 2017-05-31 | 住友電気工業株式会社 | 炭化珪素半導体装置およびその製造方法 |
US9666663B2 (en) | 2013-08-09 | 2017-05-30 | Infineon Technologies Ag | Semiconductor device with cell trench structures and contacts and method of manufacturing a semiconductor device |
CN103489785A (zh) * | 2013-09-03 | 2014-01-01 | 上海恺创电子有限公司 | 超级结半导体器件的元胞结构和工艺实现方法 |
US9076838B2 (en) | 2013-09-13 | 2015-07-07 | Infineon Technologies Ag | Insulated gate bipolar transistor with mesa sections between cell trench structures and method of manufacturing |
US9166027B2 (en) | 2013-09-30 | 2015-10-20 | Infineon Technologies Ag | IGBT with reduced feedback capacitance |
US9287404B2 (en) | 2013-10-02 | 2016-03-15 | Infineon Technologies Austria Ag | Semiconductor device and method of manufacturing a semiconductor device with lateral FET cells and field plates |
US9306058B2 (en) | 2013-10-02 | 2016-04-05 | Infineon Technologies Ag | Integrated circuit and method of manufacturing an integrated circuit |
US9224854B2 (en) | 2013-10-03 | 2015-12-29 | Texas Instruments Incorporated | Trench gate trench field plate vertical MOSFET |
US9401399B2 (en) * | 2013-10-15 | 2016-07-26 | Infineon Technologies Ag | Semiconductor device |
US9105679B2 (en) | 2013-11-27 | 2015-08-11 | Infineon Technologies Ag | Semiconductor device and insulated gate bipolar transistor with barrier regions |
US9385228B2 (en) | 2013-11-27 | 2016-07-05 | Infineon Technologies Ag | Semiconductor device with cell trench structures and contacts and method of manufacturing a semiconductor device |
US10325988B2 (en) | 2013-12-13 | 2019-06-18 | Power Integrations, Inc. | Vertical transistor device structure with cylindrically-shaped field plates |
US9543396B2 (en) * | 2013-12-13 | 2017-01-10 | Power Integrations, Inc. | Vertical transistor device structure with cylindrically-shaped regions |
JP6199755B2 (ja) * | 2014-01-27 | 2017-09-20 | トヨタ自動車株式会社 | 半導体装置 |
CN104969356B (zh) * | 2014-01-31 | 2019-10-08 | 瑞萨电子株式会社 | 半导体器件 |
US9553179B2 (en) | 2014-01-31 | 2017-01-24 | Infineon Technologies Ag | Semiconductor device and insulated gate bipolar transistor with barrier structure |
JP6300638B2 (ja) * | 2014-05-26 | 2018-03-28 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US9508596B2 (en) | 2014-06-20 | 2016-11-29 | Vishay-Siliconix | Processes used in fabricating a metal-insulator-semiconductor field effect transistor |
US9887259B2 (en) | 2014-06-23 | 2018-02-06 | Vishay-Siliconix | Modulated super junction power MOSFET devices |
WO2016028943A1 (en) | 2014-08-19 | 2016-02-25 | Vishay-Siliconix | Electronic circuit |
EP3183754A4 (en) | 2014-08-19 | 2018-05-02 | Vishay-Siliconix | Super-junction metal oxide semiconductor field effect transistor |
DE102014119395B4 (de) * | 2014-12-22 | 2022-10-06 | Infineon Technologies Ag | Transistorbauelement mit Feldelektrode |
DE102015100390B4 (de) | 2015-01-13 | 2021-02-11 | Infineon Technologies Austria Ag | Halbleitervorrichtung mit feldplattenstrukturen und gateelektrodenstrukturen zwischen den feldplattenstrukturen sowie herstellungsverfahren |
JP6274154B2 (ja) * | 2015-05-27 | 2018-02-07 | トヨタ自動車株式会社 | 逆導通igbt |
CN106409677B (zh) * | 2015-07-30 | 2020-03-10 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
JP6416056B2 (ja) | 2015-08-26 | 2018-10-31 | 株式会社東芝 | 半導体装置 |
KR102066310B1 (ko) * | 2015-09-08 | 2020-01-15 | 매그나칩 반도체 유한회사 | 전력용 반도체 소자 |
EP3142149A1 (en) * | 2015-09-11 | 2017-03-15 | Nexperia B.V. | A semiconductor device and a method of making a semiconductor device |
JP6624370B2 (ja) * | 2015-09-30 | 2019-12-25 | サンケン電気株式会社 | 半導体装置 |
TWI599041B (zh) * | 2015-11-23 | 2017-09-11 | 節能元件控股有限公司 | 具有底部閘極之金氧半場效電晶體功率元件及其製作方法 |
JP6317727B2 (ja) * | 2015-12-28 | 2018-04-25 | 株式会社東芝 | 半導体装置 |
CN107527800B (zh) * | 2016-06-22 | 2021-05-11 | 无锡华润上华科技有限公司 | 沟槽栅极结构及其制造方法 |
CN105957884A (zh) * | 2016-06-24 | 2016-09-21 | 上海格瑞宝电子有限公司 | 一种分栅栅极沟槽结构和沟槽肖特基二极管及其制备方法 |
CN105914231B (zh) * | 2016-06-28 | 2019-02-05 | 上海华虹宏力半导体制造有限公司 | 电荷存储型igbt及其制造方法 |
CN106328690A (zh) * | 2016-09-05 | 2017-01-11 | 厦门集顺半导体制造有限公司 | 具有深槽和t‑poly结构的沟槽型mos肖特基整流器及制造方法 |
JP6540906B2 (ja) * | 2016-10-17 | 2019-07-10 | 富士電機株式会社 | 半導体装置 |
JP2018152460A (ja) * | 2017-03-13 | 2018-09-27 | サンケン電気株式会社 | 制御装置、及び制御装置とその制御装置により制御される半導体装置とを含むシステム |
JP2018157199A (ja) * | 2017-03-16 | 2018-10-04 | 豊田合成株式会社 | ショットキーバリアダイオード |
JP2019012813A (ja) * | 2017-06-29 | 2019-01-24 | 株式会社東芝 | 絶縁ゲート型バイポーラトランジスタ |
JP6761389B2 (ja) * | 2017-09-19 | 2020-09-23 | 株式会社東芝 | 半導体装置 |
JP2018082202A (ja) * | 2017-12-27 | 2018-05-24 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP6873937B2 (ja) * | 2018-02-20 | 2021-05-19 | 株式会社東芝 | 半導体装置 |
US10763355B2 (en) * | 2018-04-02 | 2020-09-01 | Kabushiki Kaisha Toyota Chuo Kenkyusho | Power semiconductor device |
CN109148587A (zh) * | 2018-08-23 | 2019-01-04 | 电子科技大学 | 具有低比导通电阻的分离栅vdmos器件及其制造方法 |
JP7250473B2 (ja) * | 2018-10-18 | 2023-04-03 | 三菱電機株式会社 | 半導体装置 |
JP6969586B2 (ja) | 2019-04-23 | 2021-11-24 | 株式会社デンソー | 半導体装置およびその製造方法 |
JP7111061B2 (ja) * | 2019-05-27 | 2022-08-02 | 株式会社デンソー | スイッチング素子 |
DE102019207761A1 (de) * | 2019-05-27 | 2020-12-03 | Robert Bosch Gmbh | Verfahren zur Herstellung eines Leistungstransistors und Leistungstransistor |
JP7242485B2 (ja) * | 2019-09-13 | 2023-03-20 | 株式会社東芝 | 半導体装置 |
US11322612B2 (en) * | 2019-09-17 | 2022-05-03 | Kabushiki Kaisha Toshiba | Semiconductor device with region of varying thickness |
EP3817067A1 (en) * | 2019-10-30 | 2021-05-05 | Nexperia B.V. | Combined mcd and mos transistor semiconductor device |
CN112786695B (zh) * | 2019-11-08 | 2022-05-03 | 株洲中车时代电气股份有限公司 | 一种分裂栅沟槽功率半导体器件 |
US11158735B2 (en) | 2020-02-05 | 2021-10-26 | Infineon Technologies Austria Ag | Charge compensation MOSFET with graded epi profile and methods of manufacturing thereof |
JP7446119B2 (ja) * | 2020-02-07 | 2024-03-08 | ローム株式会社 | 半導体装置 |
KR102315054B1 (ko) | 2020-05-15 | 2021-10-21 | 현대모비스 주식회사 | 전력 반도체 소자 및 전력 반도체 칩 |
KR102314770B1 (ko) * | 2020-06-02 | 2021-10-20 | 현대모비스 주식회사 | 전력 반도체 소자 및 그 제조 방법 |
KR102334328B1 (ko) * | 2020-05-28 | 2021-12-02 | 현대모비스 주식회사 | 전력 반도체 소자 및 그 제조 방법 |
DE102021113470A1 (de) | 2020-05-26 | 2021-12-02 | Hyundai Mobis Co., Ltd. | Leistungshalbleitervorrichtung und verfahren zur herstellung davon |
KR102309431B1 (ko) * | 2020-06-05 | 2021-10-05 | 현대모비스 주식회사 | 전력 반도체 소자 및 그 제조 방법 |
KR102369053B1 (ko) * | 2020-06-12 | 2022-03-02 | 현대모비스 주식회사 | 전력 반도체 소자 및 그 제조 방법 |
KR102308153B1 (ko) * | 2020-06-09 | 2021-10-05 | 현대모비스 주식회사 | 전력 반도체 소자 및 그 제조 방법 |
KR102314771B1 (ko) * | 2020-06-11 | 2021-10-20 | 현대모비스 주식회사 | 전력 반도체 소자 및 그 제조 방법 |
KR102399430B1 (ko) * | 2020-11-02 | 2022-05-19 | 현대모비스 주식회사 | 전력 반도체 소자 및 그 제조 방법 |
KR102334327B1 (ko) * | 2020-05-28 | 2021-12-02 | 현대모비스 주식회사 | 전력 반도체 소자 및 그 제조 방법 |
JP7470071B2 (ja) * | 2020-07-22 | 2024-04-17 | 株式会社東芝 | 半導体装置 |
JP7417499B2 (ja) * | 2020-09-14 | 2024-01-18 | 株式会社東芝 | 半導体装置の製造方法及び半導体装置 |
KR102387574B1 (ko) * | 2020-09-22 | 2022-04-19 | 현대모비스 주식회사 | 전력 반도체 소자 |
KR102387575B1 (ko) * | 2020-09-22 | 2022-04-19 | 현대모비스 주식회사 | 전력 반도체 소자 |
KR102399429B1 (ko) * | 2020-11-02 | 2022-05-19 | 현대모비스 주식회사 | 전력 반도체 소자 및 그 제조 방법 |
US20220271131A1 (en) * | 2021-02-23 | 2022-08-25 | Changxin Memory Technologies, Inc. | Semiconductor structure and method for forming same |
CN113013229A (zh) * | 2021-02-25 | 2021-06-22 | 厦门大学 | 一种碳化硅umosfet功率器件及其制备方法 |
CN113410309A (zh) * | 2021-06-23 | 2021-09-17 | 电子科技大学 | 一种低比导通电阻的分立栅mosfet器件及其制造方法 |
CN113394298B (zh) * | 2021-06-23 | 2023-06-16 | 电子科技大学 | 一种超低比导通电阻的ldmos器件及其制造方法 |
US20230010328A1 (en) * | 2021-07-06 | 2023-01-12 | Nami MOS CO., LTD. | Shielded gate trench mosfet with multiple stepped epitaxial structures |
KR102572223B1 (ko) * | 2021-07-08 | 2023-08-30 | 현대모비스 주식회사 | 전력 반도체 소자 및 그 제조 방법 |
JP2023040756A (ja) * | 2021-09-10 | 2023-03-23 | 株式会社東芝 | 半導体装置 |
CN116134623A (zh) * | 2021-09-15 | 2023-05-16 | 丹尼克斯半导体有限公司 | Igbt器件 |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63296282A (ja) * | 1987-05-27 | 1988-12-02 | Sony Corp | 半導体装置 |
JPH02144971A (ja) * | 1988-11-28 | 1990-06-04 | Hitachi Ltd | 半導体装置及びその製造方法 |
JPH04229662A (ja) * | 1990-06-13 | 1992-08-19 | Toshiba Corp | 縦型mosトランジスタとその製造方法 |
JPH07122745A (ja) * | 1993-10-28 | 1995-05-12 | Toshiba Corp | 半導体装置およびその製造方法 |
JPH08167711A (ja) * | 1994-12-13 | 1996-06-25 | Mitsubishi Electric Corp | 絶縁ゲート型半導体装置およびその製造方法 |
JPH10173170A (ja) * | 1996-12-05 | 1998-06-26 | Toshiba Corp | 半導体装置 |
JPH10290010A (ja) * | 1997-02-14 | 1998-10-27 | Denso Corp | 炭化珪素半導体装置及びその製造方法 |
JPH1140808A (ja) * | 1997-05-21 | 1999-02-12 | Toyota Motor Corp | 半導体装置およびその製造方法 |
WO2000005767A1 (en) * | 1998-07-23 | 2000-02-03 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor device and method for fabricating the same |
JP2000156978A (ja) * | 1998-11-17 | 2000-06-06 | Fuji Electric Co Ltd | ソフトスイッチング回路 |
JP2001044424A (ja) * | 1999-07-29 | 2001-02-16 | Toshiba Corp | 高耐圧半導体装置 |
JP2002026323A (ja) * | 2000-06-08 | 2002-01-25 | Siliconix Inc | トレンチ底部に厚いポリシリコン絶縁層を有するトレンチゲート型misデバイスの製造方法 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2089119A (en) | 1980-12-10 | 1982-06-16 | Philips Electronic Associated | High voltage semiconductor devices |
US4941026A (en) | 1986-12-05 | 1990-07-10 | General Electric Company | Semiconductor devices exhibiting minimum on-resistance |
US5283201A (en) * | 1988-05-17 | 1994-02-01 | Advanced Power Technology, Inc. | High density power device fabrication process |
JPH03109775A (ja) * | 1989-09-25 | 1991-05-09 | Hitachi Ltd | 絶縁ゲート型半導体装置 |
KR950006483B1 (ko) * | 1990-06-13 | 1995-06-15 | 가부시끼가이샤 도시바 | 종형 mos트랜지스터와 그 제조방법 |
NL9102009A (nl) * | 1991-11-29 | 1993-06-16 | Stichting Katholieke Univ | Produktie van bioactieve peptiden met recombinante cellen. |
JP2837014B2 (ja) * | 1992-02-17 | 1998-12-14 | 三菱電機株式会社 | 半導体装置及びその製造方法 |
JP3109775B2 (ja) | 1993-02-18 | 2000-11-20 | 永大産業株式会社 | 木質材の熱処理方法 |
US5637898A (en) | 1995-12-22 | 1997-06-10 | North Carolina State University | Vertical field effect transistors having improved breakdown voltage capability and low on-state resistance |
DE19604043C2 (de) | 1996-02-05 | 2001-11-29 | Siemens Ag | Durch Feldeffekt steuerbares Halbleiterbauelement |
DE19611045C1 (de) | 1996-03-20 | 1997-05-22 | Siemens Ag | Durch Feldeffekt steuerbares Halbleiterbauelement |
US6337499B1 (en) * | 1997-11-03 | 2002-01-08 | Infineon Technologies Ag | Semiconductor component |
JPH11275892A (ja) | 1998-03-19 | 1999-10-08 | Jidosha Denki Kogyo Co Ltd | ワイパ制御装置 |
DE19848828C2 (de) | 1998-10-22 | 2001-09-13 | Infineon Technologies Ag | Halbleiterbauelement mit kleiner Durchlaßspannung und hoher Sperrfähigkeit |
US5998833A (en) * | 1998-10-26 | 1999-12-07 | North Carolina State University | Power semiconductor devices having improved high frequency switching and breakdown characteristics |
DE19854915C2 (de) | 1998-11-27 | 2002-09-05 | Infineon Technologies Ag | MOS-Feldeffekttransistor mit Hilfselektrode |
JP2000349288A (ja) | 1999-06-09 | 2000-12-15 | Fuji Electric Co Ltd | 縦型mosfet |
DE19958694A1 (de) * | 1999-12-06 | 2001-06-13 | Infineon Technologies Ag | Steuerbares Halbleiterschaltelement |
DE10007415C2 (de) | 2000-02-18 | 2002-01-24 | Infineon Technologies Ag | Halbleiterbauelement |
JP4528460B2 (ja) * | 2000-06-30 | 2010-08-18 | 株式会社東芝 | 半導体素子 |
AU2002230482A1 (en) * | 2000-11-16 | 2002-05-27 | Silicon Wireless Corporation | Discrete and packaged power devices for radio frequency (rf) applications and methods of forming same |
US6677641B2 (en) * | 2001-10-17 | 2004-01-13 | Fairchild Semiconductor Corporation | Semiconductor structure with improved smaller forward voltage loss and higher blocking capability |
US6784488B2 (en) * | 2001-11-16 | 2004-08-31 | Koninklijke Philips Electronics N.V. | Trench-gate semiconductor devices and the manufacture thereof |
JP2004022941A (ja) | 2002-06-19 | 2004-01-22 | Toshiba Corp | 半導体装置 |
US6906380B1 (en) * | 2004-05-13 | 2005-06-14 | Vishay-Siliconix | Drain side gate trench metal-oxide-semiconductor field effect transistor |
-
2001
- 2001-05-15 JP JP2001144730A patent/JP4528460B2/ja not_active Expired - Lifetime
- 2001-06-28 US US09/892,545 patent/US6750508B2/en not_active Expired - Lifetime
- 2001-06-29 EP EP01114892A patent/EP1168455B1/en not_active Expired - Lifetime
- 2001-06-29 DE DE60136415T patent/DE60136415D1/de not_active Expired - Lifetime
-
2004
- 2004-02-03 US US10/770,014 patent/US7067870B2/en not_active Expired - Lifetime
-
2005
- 2005-12-05 US US11/293,301 patent/US7531871B2/en not_active Expired - Lifetime
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63296282A (ja) * | 1987-05-27 | 1988-12-02 | Sony Corp | 半導体装置 |
JPH02144971A (ja) * | 1988-11-28 | 1990-06-04 | Hitachi Ltd | 半導体装置及びその製造方法 |
JPH04229662A (ja) * | 1990-06-13 | 1992-08-19 | Toshiba Corp | 縦型mosトランジスタとその製造方法 |
JPH07122745A (ja) * | 1993-10-28 | 1995-05-12 | Toshiba Corp | 半導体装置およびその製造方法 |
JPH08167711A (ja) * | 1994-12-13 | 1996-06-25 | Mitsubishi Electric Corp | 絶縁ゲート型半導体装置およびその製造方法 |
JPH10173170A (ja) * | 1996-12-05 | 1998-06-26 | Toshiba Corp | 半導体装置 |
JPH10290010A (ja) * | 1997-02-14 | 1998-10-27 | Denso Corp | 炭化珪素半導体装置及びその製造方法 |
JPH1140808A (ja) * | 1997-05-21 | 1999-02-12 | Toyota Motor Corp | 半導体装置およびその製造方法 |
WO2000005767A1 (en) * | 1998-07-23 | 2000-02-03 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor device and method for fabricating the same |
JP2000156978A (ja) * | 1998-11-17 | 2000-06-06 | Fuji Electric Co Ltd | ソフトスイッチング回路 |
JP2001044424A (ja) * | 1999-07-29 | 2001-02-16 | Toshiba Corp | 高耐圧半導体装置 |
JP2002026323A (ja) * | 2000-06-08 | 2002-01-25 | Siliconix Inc | トレンチ底部に厚いポリシリコン絶縁層を有するトレンチゲート型misデバイスの製造方法 |
Also Published As
Publication number | Publication date |
---|---|
US20040155287A1 (en) | 2004-08-12 |
US20020030237A1 (en) | 2002-03-14 |
US7531871B2 (en) | 2009-05-12 |
DE60136415D1 (de) | 2008-12-18 |
US20060145230A1 (en) | 2006-07-06 |
US7067870B2 (en) | 2006-06-27 |
US6750508B2 (en) | 2004-06-15 |
EP1168455A2 (en) | 2002-01-02 |
JP2002083963A (ja) | 2002-03-22 |
EP1168455B1 (en) | 2008-11-05 |
EP1168455A3 (en) | 2004-05-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4528460B2 (ja) | 半導体素子 | |
US9105680B2 (en) | Insulated gate bipolar transistor | |
US8975690B2 (en) | Semiconductor device | |
US8344448B2 (en) | Semiconductor device having an edge termination structure and method of manufacture thereof | |
US8742534B2 (en) | Semiconductor device having lateral diode | |
CN110914996B (zh) | 半导体器件 | |
US7999343B2 (en) | Semiconductor component with a space-saving edge termination, and method for production of such component | |
US20220231136A1 (en) | Method of producing a semiconductor device | |
TW201212233A (en) | Semiconductor device | |
JP2010153864A (ja) | 半導体ダイ上に製造されるパワートランジスタデバイス | |
JP6576926B2 (ja) | 半導体装置のエッジ終端および対応する製造方法 | |
WO2018147466A1 (ja) | 半導体装置 | |
US8067797B2 (en) | Variable threshold trench IGBT with offset emitter contacts | |
CN112201690A (zh) | Mosfet晶体管 | |
JP3998454B2 (ja) | 電力用半導体装置 | |
JP4840738B2 (ja) | 半導体装置とその製造方法 | |
US20150171198A1 (en) | Power semiconductor device | |
CN117790573A (zh) | 一种SiC基半导体功率器件及其制备方法 | |
JP2007081436A (ja) | 半導体装置及びそれを使った電力変換装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20050414 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20050606 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050627 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20071029 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20081031 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081218 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090317 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090512 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100511 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100607 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130611 Year of fee payment: 3 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 4528460 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130611 Year of fee payment: 3 |
|
EXPY | Cancellation because of completion of term |