JP3804893B2 - Video signal processing circuit - Google Patents

Video signal processing circuit Download PDF

Info

Publication number
JP3804893B2
JP3804893B2 JP18123798A JP18123798A JP3804893B2 JP 3804893 B2 JP3804893 B2 JP 3804893B2 JP 18123798 A JP18123798 A JP 18123798A JP 18123798 A JP18123798 A JP 18123798A JP 3804893 B2 JP3804893 B2 JP 3804893B2
Authority
JP
Japan
Prior art keywords
signal
clock
line
memory
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP18123798A
Other languages
Japanese (ja)
Other versions
JP2000023107A (en
Inventor
祥治 森田
隆生 中野
恵一 田川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp NEC Display Solutions Ltd
Original Assignee
NEC Display Solutions Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Display Solutions Ltd filed Critical NEC Display Solutions Ltd
Priority to JP18123798A priority Critical patent/JP3804893B2/en
Publication of JP2000023107A publication Critical patent/JP2000023107A/en
Application granted granted Critical
Publication of JP3804893B2 publication Critical patent/JP3804893B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Image Input (AREA)
  • Television Systems (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、インターレース方式のNTSC映像信号をデジタル信号化して一つのメモリに一旦書き込み、ノンインターレース方式で表示するための映像信号処理回路に関する。
【0002】
【従来の技術】
アナログ映像信号をCRT、LCD等の表示装置へ出力する場合、アナログ映像信号を一旦デジタル映像信号に変換してメモリに書き込み、その状態で輝度補正、周波数変換、ノイズ除去等の処理を行ない、ノンインターレース方式で出力して表示装置に出力する。この際、メモリに書き込まれる映像信号はその走査方法の違いによってインターレース方式(飛び越し走査方式)またはノンインターレース方式(順次操作方式)の二通りがある。
【0003】
ノンインターレース方式は、画面の左上から水平走査線を走査時に飛びこすことなく順次走査し一回の走査で1フレームの画像を形成する走査方式である。このノンインターレース方式では走査線を順次走査するため、メモリにも順次書き込み方式が採用され、制御も容易で制御回路も簡潔に実現できる。一方、現在、日本国内でのテレビの標準映像信号であるNTSC信号に採用されているインターレース方式は、映像信号の奇数フィールドの走査と、偶数フィールドの走査とを交互に行なうことによって1フレームの画像を形成する走査方式である。このインターレース方式では、二回の走査で一つのフレームが形成される。従来、NTSC信号をメモリに書き込む際の書き込み方式としては以下のものがある。
【0004】
図11は特開昭62−163092号公報に開示のメモリ制御方法に係る装置の構成例を示すブロック図である。この装置を用いてインターレース方式の映像信号をメモリに書き込む際にはこの映像信号の奇数フィールドを書き込むための奇数フィールドメモリ13と、偶数フィールドを書き込むための偶数フィールドメモリ14とを用いる。
【0005】
書き込み先制御回路12は、映像信号が奇数フィールドの信号であるか、偶数フィールドの信号であるかを同期信号分離回路11がアナログの映像信号から分離した同期信号により判断し、奇数フィールド用である場合にはA/D変換器16でデジタル化された映像信号を奇数フィールドメモリ13に、偶数フィールド用である場合にはA/D変換器16でデジタル化された映像信号を偶数フィールドメモリ14にそれぞれ振り分けて書き込む。
【0006】
図12は上述の両フィールドメモリ13及び14に各ライン単位の映像信号が書き込まれた状態を示すメモリマップであり、奇数フィールドメモリ13にはライン1,3…が、偶数フィールドメモリ14にはライン2,4…がそれぞれ書き込まれている。
【0007】
このようにして両フィールドメモリ13及び14に書き込み先制御回路12によって分離して書き込まれた映像信号は、図示しない表示用同期信号に同期してマルチプレクサ15によって復元されてRGB信号としてブラウン管等に供給される。
【0008】
図13は特開平8−32938号公報に開示のメモリアドレス制御方法に係る装置の構成例を示すブロック図である。ここでは、奇数フィールドメモリと偶数フィールドメモリとに代えて、1個で奇偶両フィールドの映像信号を書き込むことのできる奇偶フィールドメモリ24を有し、奇数フィールド映像信号の書き込み時と偶数フィールド映像信号の書き込み時とで奇偶フィールドメモリ24のアドレスバスの接続先を切り替える接続切替部23を設けている。
【0009】
接続切替部23は、一端側でアドレスカウンタ回路22と接続し、他端側で奇偶フィールドメモリ24と接続している。この回路にインターレース方式の映像信号が入力されると同期信号分離回路21の制御によりアドレスカウンタ回路22が適宜のアドレスを発生して奇数フィールドのライン1,ライン3…ライン2n−1の映像データが奇偶フィールドメモリ24のそれぞれに割り当てられるアドレスで定まる書き込み先に書き込まれ、次に偶数フィールドのライン2,ライン4…ライン2nの映像データが同様に奇偶フィールドメモリ24のそれぞれに割り当てられるアドレスで定まる書き込み先に書き込まれる。
【0010】
図14は上述の奇偶フィールドメモリ24に各ライン単位の映像信号が書き込まれた状態を示すメモリマップであり、奇偶フィールドメモリ24にはライン1,2,3,4…が書き込まれて、そのまま1フレームの映像データになっている。
【0011】
このようにして奇偶フィールドメモリ24に書き込まれた映像信号は、図示しない表示用同期信号に同期してそのままRGB信号としてブラウン管等に供給される。
【0012】
【発明が解決しようとする課題】
上述の特開昭62−163092号公報に開示されているメモリアドレス制御方法では、映像信号を書き込む際には、奇偶両フィールド毎にそれぞれ別々のメモリが必要であるためコストが高く、また、メモリの基板占有面積も大きくなる。一方、特開平8−32938号公報に開示されているメモリアドレス制御方法では、1個のメモリを用いて映像信号の奇偶両フィールドを書き込むためにメモリの基板占有面積は小さくなるが、映像信号の奇数フィールの書き込み時と偶数フィールドの書き込み時とでメモリのアドレスバスの接続先を切り替える接続先切替部を設けて映像信号を書き込むので、装置が非常に大がかりになり、また、アドレスバス機能が付いているメモリを使用しなければならないので使用できるメモリの種類が限られ装置のコスト上昇を招来する。
【0013】
本発明は斯かる事情に鑑みてなされたものであり、映像信号から生成したアドレス制御信号及び書き込み信号を用いて、奇数フィールドの映像データの書き込みに際しては偶数フィールドの映像データの書き込みに必要なメモリの領域を避けて書き込みを行ない、また偶数フィールドの映像データの書き込みに際しては奇数フィールドの映像データが既に書き込まれているメモリの領域を避けて書き込みを行なう処理を、メモリのアドレスバスの接続先を切り替える手段を別途設けることなく、1個の安価なメモリに対して行ない得る映像信号処理回路の提供を目的とする。
【0014】
【課題を解決するための手段】
本発明に係る映像信号処理回路は、奇数フィールドと偶数フィールドとで構成されるインターレース方式の映像信号をノンインターレース方式で表示するために、各ラインの映像データを一つのメモリに書き込む映像信号処理回路であって、奇数フィールドの各ラインの映像データのメモリへの書き込みに際しては所定のタイミングから水平表示期間でない期間ごとに、アドレス制御基本クロックによって1ライン分のドット数が計数される期間だけ当該アドレス制御基本クロックをアドレス制御クロックとして出力し、偶数フィールドの各ラインの映像データのメモリへの書き込みに際しては前記所定のタイミングを1ライン分の期間だけ切り替えて前記のアドレス制御クロックの出力を行うアドレス制御信号出力部と、水平表示期間において書き込みクロックを、他の期間においてアドレス制御クロックを選択してメモリに与えるクロック選択部とを備え、メモリに対して、クロック選択部から書き込みクロックが与えられている期間において書き込みクロックに同期して1ライン分の映像データを記憶させ、アドレス制御クロックが与えられている期間においてアドレス制御クロックに従って1ライン分のアドレスをインクリメントさせるように構成されている。
【0015】
このような本発明の映像信号処理回路では、奇数フィールドの各ラインの映像データのメモリへの書き込みに際しては所定のタイミングから水平表示期間でない期間ごとに、アドレス制御基本クロックによって1ライン分のドット数が計数される期間だけ当該アドレス制御基本クロックがアドレス制御クロックとして出力され、偶数フィールドの各ラインの映像データのメモリへの書き込みに際しては前記所定のタイミングを1ライン分の期間だけ切り替えて前記のアドレス制御クロックが出力され、メモへの各1ラインの映像データの書き込みに際して、クロック選択部から書き込みクロックが与えられている期間において書き込みクロックに同期して1ライン分の映像データが記憶され、アドレス制御クロックが与えられている期間においてアドレス制御クロックに従って1ライン分のアドレスがインクリメントされるため、奇数フィールドの映像データの書き込みに際しては偶数フィールドの映像データの書き込みに必要なメモリの領域を避けて書き込みが行なわれ、また偶数フィールドの映像データの書き込みに際しては奇数フィールドの映像データが既に書き込まれているメモリの領域を避けて書き込みが行なわれる。従って、メモリのアドレスバスの接続先を切り替える手段を別途設けることなく、1個の安価なメモリに対して行ない得る。
【0016】
【発明の実施の形態】
以下、本発明をその実施の形態を示す図面に基づいて詳述する。
【0017】
(実施の形態1)
図1は本発明の実施の形態1に係る映像信号処理回路の構成例を示すブロック図である。
【0018】
同期信号分離部10は、テレビ映像信号の標準の一つであるNTSC信号で採用されているインターレース方式のアナログ映像信号から水平同期信号HSを分離する水平同期信号分離機能と、垂直同期信号VSを分離する垂直同期信号分離機能と、フィールド識別信号O/Eを分離するフイールド識別信号分離機能とを有する。同期信号分離部10は、書き込み信号生成部20及び水平表示期間信号生成部40へ水平同期信号HSを、垂直表示期間信号生成部50に水平同期信号HS及び垂直同期信号VSを、アドレスインクリメント制御信号生成部60へ垂直同期信号VS及びフィールド識別信号O/Eをそれぞれ与える。
【0019】
書き込み信号生成部20は、同期信号分離部10によって分離出力された水平同期信号HSから映像信号の各ラインを構成する映像データを映像信号の1フレーム分を書き込めるだけの容量を有するメモリ100へ書き込む際に用いるドットクロックである書き込みクロックDCLKを生成し、この信号を水平表示期間信号生成部40及びクロック選択部90へ出力する。
【0020】
書き込みクロックDCLKはデジタル画像の1ドットに対応するクロックであり、従ってその周波数は表示装置の解像度と映像表示期間とに依存して決定される。例えば、解像度がXGA(1024×768画素)で映像表示期間が40.954μsである場合には書き込みクロックDCLKの周波数は25MHz となる。この書き込みクロックDCLKは、たとえば位相同期回路(PLL)を用いて水平同期信号HSに位相同期して生成することが可能である。
【0021】
水平表示期間信号生成部40には前述の同期信号分離部10から出力された水平同期信号HSと上述の書き込み信号生成部20によって生成された書き込みクロックDCLKが入力されており、ここで水平バックポーチ期間及び水平表示期間が設定されて映像信号から得られる映像の水平表示期間を制御する水平表示期間信号HDが生成される。また、垂直表示期間信号生成部50には前述の同期信号分離部10から出力された水平同期信号HSと垂直同期信号VSとが入力されており、ここで垂直バックポーチ期間及び垂直表示期間が設定されて映像信号から得られる映像の垂直表示期間を制御する垂直表示期間信号VDが生成される。
【0022】
このようにして選られた水平表示期間信号HDは、ANDゲート70,クロック選択部90及びアドレスインクリメント制御信号生成部60に与えられる。また、垂直表示期間信号VDは、ANDゲート70及びアドレスインクリメント制御信号生成部60に与えられる。
【0023】
ANDゲート70では、水平表示期間信号生成部40から出力された水平表示期間信号HDと垂直表示期間信号生成部50から出力されたされた垂直表示期間信号VDとの論理積から映像信号の各ラインを構成する映像データのメモリ100への書き込みをイネーブルまたはディセーブルにする書き込みイネーブル信号であるライトイネーブル信号WEを生成してメモリ100に与える。
【0024】
アドレス制御基本信号生成部30は、映像信号の各ラインを構成する映像データの書き込み先アドレスを制御するアドレス制御信号の基本信号となるアドレス制御基本クロックDCLK2を生成する。このアドレス制御基本クロックDCLK2は一定周期のクロックでなければならないため、その生成には水晶発振器等が用いられる。また、生成されたアドレス制御基本クロックDCLK2はアドレスインクリメント制御信号生成部60及びANDゲート80へ出力される。
【0025】
図2はアドレスインクリメント制御信号生成部60の構成例を示したブロック図であり、第1ブロック61と第2ブロック62とで構成されている。
【0026】
第1ブロック61はフィールドの奇/偶に応じてアドレスインクリメント制御信号(クロックゲートフォーライト信号CGW)の開始タイミングを1ライン分切り替える制御信号SAを生成し、第2ブロック62はインクリメントするアドレス数を決定すると共に、そのアドレス数分の時間に対応する制御信号SBを生成する。具体的には以下のような処理が行なわれる。
【0027】
第1ブロック61には、水平表示期間信号HD,垂直表示期間信号VD,垂直同期信号VS及びフィールド識別信号O/Eが入力されており、奇数フィールドの処理に際しては最初のライン(第1ライン)の開始アドレスが0になるように、また偶数フィールドの処理に際しては最初のライン (第2ライン)の開始アドレスが1ライン分のドット数の最後の値(XGAでは1024)になるように、それぞれ制御信号SAを生成する(この制御信号SAは図2のA点に出力される)。
【0028】
第2ブロック62では、上述の第1ブロック61で生成された制御信号A及びDCLK2との論理和で得られる信号がカウンタに入力されて1ライン分のドット数(XGAでは1024)が計数され、その計数が行なわれている期間においてアドレスのインクリメントをイネーブルする制御信号SB(この制御信号SBはB点に出力される)を生成する。そして、水平表示期間信号HDと垂直表示期間信号VDとの論理和信号として第1ブロック61で生成された信号と上述の制御信号SBとの論理和から、アドレスインクリメント制御信号であるクロックゲートフォーライト信号CGWが生成される。
【0029】
ANDゲート80は、アドレスインクリメント制御信号生成部60が出力したクロックゲートフォーライト信号CGWとアドレス制御基本信号生成部30が出力したアドレス制御基本クロックDCLK2とから、映像信号の各ラインを構成する映像データの書き込み先アドレスを制御するアドレス制御クロックADRCLKを生成し、クロック選択部90へ出力する。
【0030】
クロック選択部90は汎用のセレクタまたはリレーからなり、書き込み信号生成部20が生成した書き込みクロックDCLKと、ANDゲート80が生成したアドレス制御クロックADRCLKとのいずれかを水平表示期間信号生成部40が生成した水平表示期間信号HDに従って選択する。選択されたいずれかのクロックはライトクロックWCKとしてメモリ100に与えられ、映像信号の各ラインを構成する映像データの書き込み又は映像信号の各ラインを構成する映像データの書き込み先アドレスのインクリメントを行なう。
【0031】
なお、参照符号16はA/D変換器であり、映像信号をデジタル化してメモリ100に与える。
【0032】
また、メモリ100の映像信号の書き込み先アドレスをリセットする信号であるライトリセットWRSTには垂直同期信号VSが用いられる。このライトリセットWRSTは、インターレース方式の映像信号の各ラインの映像データが次にメモリ100に入力される際に、書き込み先アドレスを初期化する。
【0033】
図3はインターレース方式の映像信号の各ラインを構成する映像データのメモリ100における書き込み先アドレスの割り当てを示したメモリマップである。左側に記載されているH’00000,・・・H’3FFFFなどは映像信号の各ラインを構成する映像データの書き込み先に割り当てられる16進数表示のアドレスである。例えば、映像信号の奇数フィールドの1ライン目であるライン1の書き込み先は、アドレスH’00000及びH’001FFとで定まる書き込み先であり、この書き込み先を以下では(H’00000−H’001FF)と表すことにする。
【0034】
図4はインターレース方式の映像信号の各ラインを構成する映像データをメモリに書き込む際のタイミングチャートである。以下では、インターレース方式の映像信号の両フィールドの各ラインを構成する映像データの書き込みに際して、1回目の書き込み処理で奇数フィールドの各ラインを、2回目の書き込み処理で偶数フィールドの各ラインをメモリ100にそれぞれ書き込む場合について説明する。
【0035】
先ず最初に8像信号の奇数フィールドの映像データがメモリ100に書き込まれるがこの場合には、水平表示期間信号HDが”H”である期間において書き込みクロックDCLKがライトクロックWCKとしてクロック選択部90によって選択される。一方、1ラインに相当する期間では、前述の如く図2に示されているアドレスインクリメント制御信号生成部60の第2ブロックにおいて、1ライン分のドット数(XGAでは1024)が計数され、その計数が行なわれている期間においてアドレスのインクリメントをイネーブルする制御信号SB(この制御信号SBはB点に出力される)が生成され、これによってアドレスインクリメント制御信号であるクロックゲートフォーライト信号CGWが生成される。
【0036】
従って、ライトイネーブル信号WEが”H”(ハイレベル)であり、且つクロックゲートフォーライトCGWが”H”である期間において、メモリ100には所定のアドレス、たとえばアドレス0からライトクロックWCK(書き込みクロックDCLKと等価)に従って1ライン分の映像データが書き込まれて記憶される。
【0037】
次の偶数フィールドの1ライン(ライン2)に相当する期間では、水平表期間信号HDが”L”であるため、ライトイネーブル信号WEも”L”になり、メモリ100への映像データの書き込みは行なわれない。しかし、この期間にはアドレス制御クロックADRCLKがライトクロックWCKとしてクロック選択部90によって選択されるため、メモリ100への書き込みアドレスは1ライン分に相当するアドレス数だけインクリメントされる。
【0038】
そして、次の奇数フィールドの1ラインに相当する期間では、水平表期間信号HDが”H”になるため、ライトイネーブル信号WEも”H”になり、また書き込みクロックDCLKがライトクロックWCKとしてクロック選択部90によって選択されるため、メモリ100への映像データの書き込みが行なわれることになる。
【0039】
以上の処理が反復されることにより、奇数フィールドの映像データがメモリ100に1ライン分のデータ量だけ飛び越した位置に順次的に書き込まれて記憶される。
【0040】
図5はインターレース方式の映像信号の奇数フィールドが書き込まれた際のメモリマップである。映像信号の奇数フィールドの各ラインを構成する映像データの第1ライン目であるライン1は(H’00000−H’001FF)に、第2ライン目であるライン3は(H’00400−H’005FF)に、・・・・そして、第256ライン目であるライン511は(H’3FC00−H’3FDFF)にそれぞれ書き込まれて記憶される。
【0041】
次に、映像信号の偶数フィールドの映像データが書き込まれるがこの場合には、最初は奇数フィールドの最初のライン(ライン1)に相当する期間において水平表期間信号HDが”L”であるため、ライトイネーブル信号WEも”L”になり、メモリ100への映像データの書き込みは行なわれない。しかし、この期間にはアドレス制御クロックADRCLKがライトクロックWCKとしてクロック選択部90によって選択されるため、メモリ100への書き込みアドレスが1ライン分インクリメントされる。
【0042】
そして、愚数フィールドの最初のライン(ライン2)の期間である水平表示期間信号HDが”H”である期間において書き込みクロックDCLKがライトクロックWCKとしてクロック選択部90によって選択される。従って、ライトイネーブル信号WEが”H”(ハイレベル)であり、且つクロックゲートフォーライトCGWが”H”である期間において、メモリ100には所定のアドレスから1ライン(奇数フィールドであるライン1)に相当するアドレスの次のアドレスからライトクロックWCK(書き込みクロックDCLKと等価)に従って1ライン分の映像データが書き込まれて記憶される。
【0043】
次の奇数フィールドの1ライン(ライン3)に相当する期間では、水平表期間信号HDが”L”であるため、ライトイネーブル信号WEも”L”になり、メモリ100への映像データの書き込みは行なわれない。しかし、この期間にはアドレス制御クロックADRCLKがライトクロックWCKとしてクロック選択部90によって選択されるため、メモリ100への書き込みアドレスは1ライン分に相当するアドレス数だけインクリメントされる。
【0044】
そして、次の偶数フィールドの1ライン(ライン4)に相当する期間では、水平表期間信号HDが”H”になるため、ライトイネーブル信号WEも”H”になり、また書き込みクロックDCLKがライトクロックWCKとしてクロック選択部90によって選択されるため、メモリ100への映像データの書き込みが行なわれることになる。
【0045】
以上の処理が反復されることにより、偶数フィールドの映像データがメモリ100に1ライン分のデータ量だけ飛び越した、しかも先に奇数フィールドの各ラインの映像データが書き込まれた位置を避けた位置に順次的に書き込まれて記憶される。
【0046】
図6はインターレース方式の映像信号の偶数フィールドが書き込まれた際のメモリマップである。映像信号の偶数フィールドの各ラインを構成する映像データの第1ライン目であるライン2は(H’00200−H’003FF)に、第2ライン目であるライン4は(H’00600−H’007FF)に、・・・・そして、第256ライン目であるライン512は(H’3FE00−H’3FFFF)にそれぞれ書き込まれる。
【0047】
図7はインターレース方式の映像信号の両フィールドが書き込まれた際のメモリマップである。以上の奇数フィールドと偶数フィールドとの2回の書き込みで、奇数フィールドの書き込みの際に既に書き込まれた位置を飛び越す形で偶数フィールドの各ラインの映像データがメモリ100に書き込まれる。
【0048】
(実施の形態2)
図8は本発明の映像信号処理回路の実施の形態2の構成例を示したブロック図である。以下では上述の実施の形態1と同一または相当部分は同一参照符号を用いてその説明を省略する。
【0049】
上述の実施の形態1では、映像データをメモリに書き込む際の書き込みクロックDCLKは書き込み信号生成部20によって生成され、書き込み先アドレスをインクリメントするアドレス制御クロックADRCLKは、アドレス制御基本信号生成部30が生成したアドレス制御基本クロックDCLK2と、アドレスインクリメント制御信号生成部60が生成したクロックゲートフォーライトCGWとの論理積をANDゲート80で得ることによって生成された。
【0050】
本実施の形態2では、書き込み先アドレスをインクリメントするアドレス制御信号として書き込みクロックDCLKを用い、この信号を実施の形態1の書き込み信号生成部20と同一構成のアドレス制御基本信号生成部31によって生成する。また、実施の形態1のクロック選択部90に代えて、入力信号を分周する分周回路を有するクロック選択部91を設ける。クロック選択部91の分周回路は、アドレス制御基本信号生成部31から与えられる書き込みクロックDCLKを1/2に分周した書き込み信号1/2DCLKを生成する。この書き込み信号1/2DCLKは映像データをメモリに書き込む際の書き込み信号として水平表示期間信号生成部40に与えられる。また、クロック選択部91は、書き込み信号1/2DCLKとアドレス制御クロックDCLKとのいずれかを水平表示期間信号HDに従って選択し、ライトクロックWCkとしてメモリ100に与える。
【0051】
(実施の形態3)
図9は本発明の実施の形態3の映像信号処理回路の構成例を示したブロック図である。以下では上述の実施の形態1または実施の形態2と同一または相当部分は同一参照符号を用いてその説明を省略する。
【0052】
現在の日本国内でのテレビ映像信号の標準であるNTSC信号は、インターレース方式を採用している。この様なインターレース方式の映像信号は、同期信号分離回路10よってフィールド識別信号O/Eと、水平同期信号HSと垂直同期信号VSとが合成されたコンポジット同期信号CSとに分離可能である。このため、本実施の形態3では、上述の実施の形態1に備えられている水平表示期間信号生成部40及び垂直表示期間信号生成部50に代えて、水平垂直表示期間信号HVDを生成する水平垂直表示期間信号生成部41を備える。
【0053】
同期信号分離部10によって出力された水平垂直同期信号CS及び書き込み信号生成部20によって出力された書き込みクロックDCLKは、水平表示期間信号生成部40に入力され、ここで水平,垂直の両バックポーチ期間及び水平,垂直の両表示期間が設定され、映像信号から得られる映像の水平表示期間及び垂直表示期間を制御する水平垂直表示期間信号HVDが生成される。この水平垂直表示期間信号HVDは、映像信号の各ラインを構成する映像データの書き込みをイネーブルまたはディセーブルするための書き込みイネーブル信号WEとなる。
【0054】
(実施の形態4)
図10は本発明の映像信号処理回路の実施の形態4の構成例を示したブロック図である。以下では上述の実施の形態1,実施の形態2または実施の形態3と同一または相当部分は同一参照符号を用いてその説明を省略する。
【0055】
本実施の形態4では、前述の実施の形態1の書き込み信号生成部20に代えて、インターレース方式の映像信号から取り出した映像を表示する表示装置の表示周波数(例えば、XGAの場合は25MHz)を発振するクロック発振器271と、このクロック発振器271が発振したクロックの周波数に同期させる同期IC272とを有する書き込み信号生成部27を備えている。
【0056】
同期信号分離部10の出力である水平同期信号HSはクロック発振器271が発振したクロックに同期IC272を用いて同期させられ、これによって映像信号から映像信号の各ラインを構成する映像データをメモリに書き込む際に用いる書き込みクロックDCLKが生成される。
【0057】
【発明の効果】
以上に詳述したように本発明の映像信号処理回路によれば、インターレース方式の映像信号の奇数フィールド及び偶数フィールドの各ラインの映像データを、メモリのアドレスバスの接続先を切り替える手段を別途設けることなく、1個の安価なメモリに対して行なうことが可能になる。従って、従来は映像信号を1個のメモリに書き込む際に必要であったメモリのアドレスバスの接続を切り替える手段を映像信号処理回路に設ける必要がないので映像信号処理回路が大規模にならず、コストも削減できる。また、この映像信号処理回路を、インターレース方式の映像信号を1個のメモリから出力して高解像の映像を実現する際に用いる民生用のテレビ等の映像装置の内部に設けることにより、映像装置の更なる省スペース化が図れると同時に、高解像度の映像を以前と比べてより安価に提供することが可能になる。
【0058】
また、本発明の映像信号処理回路によれば、その内部の構成をある程度自由に変更することが可能なため、高解像度の映像を実現する際のコストを十分勘案した上で装置設計を行なうことが出来るのでユーザの様々なニーズにも対応できて更なるメディア環境の発展に寄与する。
【図面の簡単な説明】
【図1】 本発明の映像信号処理回路の実施の形態1の構成例を示すブロック図である。
【図2】 本発明の映像信号処理回路の実施の形態1のアドレスインクリメント制御信号生成部の構成例を示すブロック図である。
【図3】 インターレース方式の映像信号の書き込み先アドレスの割り当てを示したメモリマップである。
【図4】 本発明の映像信号処理回路のインターレース方式の映像信号の各ラインの映像データをメモリに書き込む際のタイミングチャートである。
【図5】 本発明の映像信号処理回路のインターレース方式の映像信号の奇数フィールドが書き込まれた状態のメモリマップである。
【図6】 本発明の映像信号処理回路のインターレース方式の映像信号の偶数フィールドが書き込まれた状態のメモリマップである。
【図7】 本発明の映像信号処理回路のインターレース方式の映像信号の両フィールドが書き込まれた状態のメモリマップである。
【図8】 本発明の映像信号処理回路の実施の形態2の構成例を示すブロック図である。
【図9】 本発明の映像信号処理回路の実施の形態3の構成例を示すブロック図である。
【図10】 本発明の映像信号処理回路の実施の形態4の構成例を示すブロック図である。
【図11】 従来のメモリ制御方法に係る装置の構成例を示すブロック図である。
【図12】 従来のメモリ制御方法に係る装置のメモリマップである。
【図13】 他の従来のメモリ制御方法に係る装置の構成例を示すブロック図である。
【図14】 他の従来のメモリ制御方法に係る装置のメモリマップである。
【符号の説明】
10 同期信号分離部、20,27 書き込み信号生成部、30,31 アドレス制御基本信号生成部、40 水平表示期間信号生成部、41 水平垂直表示期間信号生成部、50 垂直表示期間信号生成部、60 アドレスインクリメント制御信号生成部、70,80 ANDゲート、90,91 クロック選択部、100 メモリ。
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a video signal processing circuit for converting an interlaced NTSC video signal into a digital signal, temporarily writing it into one memory, and displaying it in a non-interlaced format.
[0002]
[Prior art]
When outputting an analog video signal to a display device such as a CRT or LCD, the analog video signal is once converted into a digital video signal and written into a memory, and in that state, processing such as brightness correction, frequency conversion, noise removal, etc. is performed. Output in interlace format and output to display device. At this time, there are two types of video signals written in the memory, an interlace method (interlaced scanning method) or a non-interlace method (sequential operation method) depending on the scanning method.
[0003]
The non-interlace method is a scanning method in which horizontal scanning lines are sequentially scanned from the upper left of the screen without jumping during scanning, and one frame image is formed by one scanning. In this non-interlace method, since the scanning lines are sequentially scanned, the sequential writing method is adopted for the memory, the control is easy, and the control circuit can be simply realized. On the other hand, the interlace method currently used for the NTSC signal, which is a standard video signal of a television in Japan, is an image of one frame by alternately scanning an odd field and an even field of the video signal. Is a scanning method. In this interlace method, one frame is formed by two scans. Conventionally, there are the following writing methods when writing an NTSC signal to a memory.
[0004]
FIG. 11 is a block diagram showing a configuration example of an apparatus according to a memory control method disclosed in Japanese Patent Laid-Open No. 62-163092. When an interlace video signal is written into the memory using this apparatus, an odd field memory 13 for writing an odd field of the video signal and an even field memory 14 for writing an even field are used.
[0005]
The write destination control circuit 12 determines whether the video signal is an odd field signal or an even field signal based on the synchronization signal separated from the analog video signal by the synchronization signal separation circuit 11, and is used for the odd field. In this case, the video signal digitized by the A / D converter 16 is stored in the odd field memory 13, and in the case of the even field, the video signal digitized by the A / D converter 16 is stored in the even field memory 14. Sort and write each.
[0006]
FIG. 12 is a memory map showing a state in which the video signals for each line are written in both the field memories 13 and 14 described above. Lines 1, 3,... 2, 4 ... are written respectively.
[0007]
Thus, the video signals separated and written in the field memories 13 and 14 by the write destination control circuit 12 are restored by the multiplexer 15 in synchronization with a display synchronization signal (not shown) and supplied as RGB signals to a cathode ray tube or the like. Is done.
[0008]
FIG. 13 is a block diagram showing a configuration example of an apparatus according to the memory address control method disclosed in Japanese Patent Laid-Open No. 8-32938. Here, instead of the odd field memory and the even field memory, there is an odd / even field memory 24 capable of writing video signals of both odd and even fields by one, and when writing odd field video signals and even field video signals. A connection switching unit 23 is provided for switching the connection destination of the address bus of the odd / even field memory 24 at the time of writing.
[0009]
The connection switching unit 23 is connected to the address counter circuit 22 on one end side and is connected to the odd / even field memory 24 on the other end side. When an interlaced video signal is input to this circuit, the address counter circuit 22 generates an appropriate address under the control of the synchronizing signal separation circuit 21, and the video data of the odd-numbered lines 1, 1, 3,. Writing is performed at a write destination determined by an address assigned to each of the odd / even field memory 24, and then video data of the line 2, line 4... Line 2n of the even field is similarly determined by an address assigned to each of the odd / even field memory 24. Written first.
[0010]
FIG. 14 is a memory map showing a state in which the video signal for each line is written in the odd / even field memory 24. Lines 1, 2, 3, 4... Are written in the odd / even field memory 24 as they are. The video data of the frame.
[0011]
The video signal written in the odd / even field memory 24 in this way is supplied as it is to the cathode ray tube or the like as an RGB signal in synchronism with a display synchronization signal (not shown).
[0012]
[Problems to be solved by the invention]
In the memory address control method disclosed in the above-mentioned JP-A-62-163092, when writing a video signal, a separate memory is required for each of the odd and even fields, and the cost is high. The area occupied by the substrate also increases. On the other hand, in the memory address control method disclosed in Japanese Patent Application Laid-Open No. 8-32938, since the odd and even fields of the video signal are written using one memory, the area occupied by the substrate of the memory is reduced. Since the video signal is written by providing a connection destination switching unit that switches the connection destination of the memory address bus between when writing odd fields and when writing even fields, the device becomes very large and has an address bus function. Therefore, the type of memory that can be used is limited, leading to an increase in the cost of the apparatus.
[0013]
The present invention has been made in view of such circumstances, and a memory required for writing video data of even fields when writing video data of odd fields using address control signals and write signals generated from video signals. When writing even field video data, avoid the memory area where the odd field video data has already been written. It is an object of the present invention to provide a video signal processing circuit that can be performed on one inexpensive memory without providing a means for switching.
[0014]
[Means for Solving the Problems]
The video signal processing circuit according to the present invention is a video signal processing circuit for writing video data of each line into one memory in order to display an interlace video signal composed of odd fields and even fields in a non-interlace method. When writing the video data of each line in the odd field to the memory The address control basic clock is output as the address control clock only during the period in which the number of dots for one line is counted by the address control basic clock every period other than the horizontal display period from the predetermined timing. When writing the video data of each line in the even field to the memory The address control clock is output by switching the predetermined timing for a period of one line. Write in address control signal output section and horizontal display period clock Address control in other periods clock A clock selection unit that selects and applies to the memory, and writes to the memory from the clock selection unit clock Write in a given period clock 1 line of video data is stored in synchronization with the address control clock Address control during a given period clock Accordingly, the address for one line is incremented.
[0015]
In such a video signal processing circuit of the present invention, when the video data of each line in the odd field is written to the memory, The address control basic clock is output as the address control clock only during the period in which the number of dots for one line is counted by the address control basic clock every period other than the horizontal display period from the predetermined timing. When writing the video data of each line in the even field to the memory The address control clock is output by switching the predetermined timing for a period of one line. And note Re Write from the clock selector when writing video data for each line to clock Write in a given period clock The video data for one line is stored in synchronization with the address control. clock Address control during a given period clock Accordingly, the address for one line is incremented according to the above. Therefore, when writing the video data of the odd field, the writing is performed while avoiding the memory area necessary for writing the video data of the even field, and the video data of the even field is written. At this time, the writing is performed while avoiding the memory area where the video data of the odd field has already been written. Therefore, it is possible to carry out a single inexpensive memory without separately providing means for switching the connection destination of the memory address bus.
[0016]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, the present invention will be described in detail with reference to the drawings illustrating embodiments thereof.
[0017]
(Embodiment 1)
FIG. 1 is a block diagram showing a configuration example of a video signal processing circuit according to Embodiment 1 of the present invention.
[0018]
The synchronization signal separation unit 10 includes a horizontal synchronization signal separation function for separating the horizontal synchronization signal HS from the interlaced analog video signal employed in the NTSC signal, which is one of the standard television video signals, and a vertical synchronization signal VS. It has a vertical synchronizing signal separating function for separating and a field identifying signal separating function for separating the field identifying signal O / E. The synchronization signal separation unit 10 outputs the horizontal synchronization signal HS to the write signal generation unit 20 and the horizontal display period signal generation unit 40, the horizontal synchronization signal HS and the vertical synchronization signal VS to the vertical display period signal generation unit 50, and the address increment control signal. A vertical synchronization signal VS and a field identification signal O / E are supplied to the generation unit 60, respectively.
[0019]
The write signal generation unit 20 writes the video data constituting each line of the video signal from the horizontal synchronization signal HS separated and output by the synchronization signal separation unit 10 to the memory 100 having a capacity capable of writing one frame of the video signal. A write clock DCLK, which is a dot clock used at this time, is generated, and this signal is output to the horizontal display period signal generator 40 and the clock selector 90.
[0020]
The write clock DCLK is a clock corresponding to one dot of the digital image, and therefore its frequency is determined depending on the resolution of the display device and the video display period. For example, when the resolution is XGA (1024 × 768 pixels) and the video display period is 40.554 μs, the frequency of the write clock DCLK is 25 MHz. The write clock DCLK can be generated in phase synchronization with the horizontal synchronization signal HS using, for example, a phase synchronization circuit (PLL).
[0021]
The horizontal display period signal generation unit 40 receives the horizontal synchronization signal HS output from the synchronization signal separation unit 10 and the write clock DCLK generated by the write signal generation unit 20. Here, the horizontal back porch A horizontal display period signal HD that controls the horizontal display period of the video obtained from the video signal by setting the period and the horizontal display period is generated. The vertical display period signal generation unit 50 receives the horizontal synchronization signal HS and the vertical synchronization signal VS output from the synchronization signal separation unit 10 described above. Here, the vertical back porch period and the vertical display period are set. Thus, the vertical display period signal VD for controlling the vertical display period of the video obtained from the video signal is generated.
[0022]
The horizontal display period signal HD thus selected is supplied to the AND gate 70, the clock selection unit 90, and the address increment control signal generation unit 60. The vertical display period signal VD is supplied to the AND gate 70 and the address increment control signal generation unit 60.
[0023]
In the AND gate 70, each line of the video signal is obtained from the logical product of the horizontal display period signal HD output from the horizontal display period signal generation unit 40 and the vertical display period signal VD output from the vertical display period signal generation unit 50. A write enable signal WE, which is a write enable signal for enabling or disabling the writing of the video data constituting the memory 100 to the memory 100, is generated and applied to the memory 100.
[0024]
The address control basic signal generation unit 30 generates an address control basic clock DCLK2 that is a basic signal of an address control signal that controls a write destination address of video data constituting each line of the video signal. Since this address control basic clock DCLK2 must be a clock with a fixed period, a crystal oscillator or the like is used for its generation. The generated address control basic clock DCLK2 is output to the address increment control signal generation unit 60 and the AND gate 80.
[0025]
FIG. 2 is a block diagram illustrating a configuration example of the address increment control signal generation unit 60, which includes a first block 61 and a second block 62.
[0026]
The first block 61 generates a control signal SA for switching the start timing of the address increment control signal (clock gate forward signal CGW) by one line according to the odd / even of the field, and the second block 62 sets the number of addresses to be incremented. At the same time, the control signal SB corresponding to the time corresponding to the number of addresses is generated. Specifically, the following processing is performed.
[0027]
The first block 61 is supplied with a horizontal display period signal HD, a vertical display period signal VD, a vertical synchronization signal VS, and a field identification signal O / E. The first line (first line) is processed in the odd field processing. So that the start address of the first line (second line) becomes the last value of the number of dots for one line (1024 in XGA) in the processing of even fields, respectively. A control signal SA is generated (this control signal SA is output to point A in FIG. 2).
[0028]
In the second block 62, a signal obtained by the logical sum of the control signals A and DCLK2 generated in the first block 61 is input to the counter, and the number of dots for one line (1024 in XGA) is counted. A control signal SB that enables address increment is generated during the counting period (this control signal SB is output to point B). Then, from the logical sum of the signal generated in the first block 61 as the logical sum signal of the horizontal display period signal HD and the vertical display period signal VD and the above-described control signal SB, the clock gate for write which is an address increment control signal. A signal CGW is generated.
[0029]
The AND gate 80 includes video data constituting each line of the video signal from the clock gate forward signal CGW output from the address increment control signal generator 60 and the address control basic clock DCLK2 output from the address control basic signal generator 30. The address control clock ADRCLK for controlling the write destination address is generated and output to the clock selector 90.
[0030]
The clock selection unit 90 includes a general-purpose selector or relay, and the horizontal display period signal generation unit 40 generates either the write clock DCLK generated by the write signal generation unit 20 or the address control clock ADRCLK generated by the AND gate 80. Selection is performed according to the horizontal display period signal HD. One of the selected clocks is given to the memory 100 as a write clock WCK, and the video data constituting each line of the video signal is written or the write destination address of the video data constituting each line of the video signal is incremented.
[0031]
Reference numeral 16 denotes an A / D converter, which digitizes the video signal and applies it to the memory 100.
[0032]
The vertical synchronization signal VS is used for a write reset WRST that is a signal for resetting a write destination address of the video signal in the memory 100. This write reset WRST initializes a write destination address when video data of each line of an interlace video signal is next input to the memory 100.
[0033]
FIG. 3 is a memory map showing allocation of write destination addresses in the memory 100 of video data constituting each line of an interlace video signal. H′00000,..., H′3FFFF, etc., shown on the left side are hexadecimal display addresses assigned to video data writing destinations constituting each line of the video signal. For example, the write destination of line 1 which is the first line of the odd field of the video signal is a write destination determined by addresses H′00000 and H′001FF, and this write destination is (H′00000−H′001FF) below. ).
[0034]
FIG. 4 is a timing chart when video data constituting each line of an interlace video signal is written in a memory. In the following description, when video data constituting each line of both fields of an interlaced video signal is written, each line in the odd field is written in the first writing process, and each line in the even field is written in the memory 100 in the second writing process. The case of writing to each will be described.
[0035]
First, video data of odd fields of 8 image signals is written into the memory 100. In this case, the clock selection unit 90 sets the write clock DCLK as the write clock WCK during the period in which the horizontal display period signal HD is “H”. Selected. On the other hand, in the period corresponding to one line, the number of dots for one line (1024 in XGA) is counted in the second block of the address increment control signal generator 60 shown in FIG. A control signal SB that enables the address increment is generated during the period in which the address increment is performed (this control signal SB is output to point B), thereby generating a clock gate forward signal CGW that is an address increment control signal. The
[0036]
Accordingly, in a period in which the write enable signal WE is “H” (high level) and the clock gate for write CGW is “H”, the memory 100 is supplied with a write clock WCK (write clock) from a predetermined address, for example, address 0. The video data for one line is written and stored in accordance with (equivalent to DCLK).
[0037]
In the period corresponding to one line (line 2) of the next even field, since the horizontal table period signal HD is “L”, the write enable signal WE is also “L”, and video data is written to the memory 100. Not done. However, since the address control clock ADRCLK is selected as the write clock WCK by the clock selection unit 90 during this period, the write address to the memory 100 is incremented by the number of addresses corresponding to one line.
[0038]
In the period corresponding to one line of the next odd field, the horizontal table period signal HD becomes “H”, the write enable signal WE also becomes “H”, and the write clock DCLK is selected as the write clock WCK. Since it is selected by the unit 90, the video data is written to the memory 100.
[0039]
By repeating the above processing, the video data in the odd field is sequentially written and stored in the memory 100 at a position that is skipped by the data amount for one line.
[0040]
FIG. 5 is a memory map when an odd field of an interlace video signal is written. Line 1 which is the first line of the video data constituting each line of the odd field of the video signal is (H'00000-H'001FF), and line 3 which is the second line is (H'00400-H '). 005FF),... And the 256th line 511 is written and stored in (H'3FC00-H'3FDFF).
[0041]
Next, the video data of the even field of the video signal is written. In this case, the horizontal table period signal HD is initially “L” in the period corresponding to the first line (line 1) of the odd field. The write enable signal WE also becomes “L”, and the video data is not written to the memory 100. However, since the address control clock ADRCLK is selected as the write clock WCK by the clock selection unit 90 during this period, the write address to the memory 100 is incremented by one line.
[0042]
Then, the write clock DCLK is selected as the write clock WCK by the clock selector 90 during the period in which the horizontal display period signal HD, which is the period of the first line (line 2) in the fool number field, is “H”. Therefore, in a period in which the write enable signal WE is “H” (high level) and the clock gate for write CGW is “H”, the memory 100 has one line from the predetermined address (line 1 which is an odd field). The video data for one line is written and stored in accordance with the write clock WCK (equivalent to the write clock DCLK) from the address next to the address corresponding to.
[0043]
In the period corresponding to one line (line 3) of the next odd field, since the horizontal table period signal HD is “L”, the write enable signal WE is also “L”, and video data is written to the memory 100. Not done. However, since the address control clock ADRCLK is selected as the write clock WCK by the clock selection unit 90 during this period, the write address to the memory 100 is incremented by the number of addresses corresponding to one line.
[0044]
In the period corresponding to one line (line 4) of the next even field, the horizontal table period signal HD becomes “H”, the write enable signal WE also becomes “H”, and the write clock DCLK becomes the write clock. Since WCK is selected by the clock selection unit 90, video data is written to the memory 100.
[0045]
By repeating the above processing, the video data of the even field jumps to the memory 100 by the data amount for one line, and the position where the video data of each line of the odd field is written first is avoided. Sequentially written and stored.
[0046]
FIG. 6 is a memory map when an even field of an interlace video signal is written. Line 2 as the first line of the video data constituting each line of the even field of the video signal is (H′00200-H′003FF), and line 4 as the second line is (H′00600-H ′). .., And the line 512, which is the 256th line, is written to (H′3FE00−H′3FFFF).
[0047]
FIG. 7 is a memory map when both fields of an interlace video signal are written. In the above-described two writing operations in the odd field and the even field, the video data of each line in the even field is written in the memory 100 so as to skip the position already written at the time of writing the odd field.
[0048]
(Embodiment 2)
FIG. 8 is a block diagram showing a configuration example of Embodiment 2 of the video signal processing circuit of the present invention. Hereinafter, the same reference numerals are used for the same or corresponding parts as those in the first embodiment, and the description thereof is omitted.
[0049]
In the first embodiment described above, the write clock DCLK for writing video data to the memory is generated by the write signal generator 20, and the address control clock ADRCLK for incrementing the write destination address is generated by the address control basic signal generator 30. The AND gate 80 generates a logical product of the address control basic clock DCLK2 and the clock gate forward CGW generated by the address increment control signal generation unit 60.
[0050]
In the second embodiment, the write clock DCLK is used as an address control signal for incrementing the write destination address, and this signal is generated by the address control basic signal generation unit 31 having the same configuration as the write signal generation unit 20 of the first embodiment. . Further, instead of the clock selection unit 90 of the first embodiment, a clock selection unit 91 having a frequency dividing circuit for dividing the input signal is provided. The frequency divider circuit of the clock selector 91 generates a write signal 1 / 2DCLK obtained by dividing the write clock DCLK supplied from the address control basic signal generator 31 by 1/2. The write signal 1 / 2DCLK is given to the horizontal display period signal generation unit 40 as a write signal when video data is written to the memory. In addition, the clock selection unit 91 selects either the write signal 1 / 2DCLK or the address control clock DCLK according to the horizontal display period signal HD, and provides it to the memory 100 as the write clock WCk.
[0051]
(Embodiment 3)
FIG. 9 is a block diagram showing a configuration example of the video signal processing circuit according to the third embodiment of the present invention. Hereinafter, the same reference numerals are used for the same or corresponding parts as those in the first embodiment or the second embodiment, and the description thereof is omitted.
[0052]
The NTSC signal, which is the current standard for television video signals in Japan, employs an interlace method. Such an interlaced video signal can be separated by the synchronization signal separation circuit 10 into a field identification signal O / E and a composite synchronization signal CS obtained by synthesizing the horizontal synchronization signal HS and the vertical synchronization signal VS. For this reason, in the third embodiment, instead of the horizontal display period signal generation unit 40 and the vertical display period signal generation unit 50 provided in the first embodiment, a horizontal and vertical display period signal HVD is generated. A vertical display period signal generation unit 41 is provided.
[0053]
The horizontal / vertical synchronization signal CS output from the synchronization signal separation unit 10 and the write clock DCLK output from the write signal generation unit 20 are input to the horizontal display period signal generation unit 40, where both horizontal and vertical back porch periods are input. Both horizontal and vertical display periods are set, and a horizontal / vertical display period signal HVD for controlling the horizontal display period and the vertical display period of the video obtained from the video signal is generated. The horizontal / vertical display period signal HVD serves as a write enable signal WE for enabling or disabling writing of video data constituting each line of the video signal.
[0054]
(Embodiment 4)
FIG. 10 is a block diagram showing a configuration example of the fourth embodiment of the video signal processing circuit of the present invention. Hereinafter, the same reference numerals are used for the same or corresponding parts as those in the first embodiment, the second embodiment, or the third embodiment, and the description thereof is omitted.
[0055]
In the fourth embodiment, instead of the write signal generation unit 20 of the first embodiment, the display frequency (for example, 25 MHz in the case of XGA) of the display device that displays the video extracted from the interlace video signal is set. A write signal generator 27 having a clock oscillator 271 that oscillates and a synchronous IC 272 that synchronizes with the frequency of the clock oscillated by the clock oscillator 271 is provided.
[0056]
The horizontal synchronizing signal HS, which is the output of the synchronizing signal separation unit 10, is synchronized with the clock oscillated by the clock oscillator 271 by using the synchronization IC 272, thereby writing the video data constituting each line of the video signal from the video signal to the memory. A write clock DCLK used at this time is generated.
[0057]
【The invention's effect】
As described above in detail, according to the video signal processing circuit of the present invention, means for switching the connection destination of the address bus of the memory is separately provided for the video data of each line of the odd field and the even field of the interlace video signal. Without a single memory. Therefore, since it is not necessary to provide the video signal processing circuit with a means for switching the connection of the memory address bus, which was conventionally required when writing the video signal in one memory, the video signal processing circuit does not become large-scale, Cost can be reduced. In addition, the video signal processing circuit is provided inside a video device such as a consumer television used when a high resolution video is realized by outputting an interlace video signal from a single memory. It is possible to further reduce the space of the apparatus, and at the same time, it is possible to provide high-resolution video at a lower cost than before.
[0058]
Further, according to the video signal processing circuit of the present invention, the internal configuration can be freely changed to some extent, so that the device design should be performed with sufficient consideration for the cost of realizing a high-resolution video. Can respond to various needs of users and contribute to further development of the media environment.
[Brief description of the drawings]
FIG. 1 is a block diagram illustrating a configuration example of a video signal processing circuit according to a first embodiment of the present invention.
FIG. 2 is a block diagram illustrating a configuration example of an address increment control signal generation unit according to the first embodiment of the video signal processing circuit of the present invention.
FIG. 3 is a memory map showing assignment of write destination addresses of interlace video signals.
FIG. 4 is a timing chart when video data of each line of an interlace video signal of the video signal processing circuit of the present invention is written in a memory.
FIG. 5 is a memory map in a state where an odd field of an interlace video signal is written in the video signal processing circuit of the present invention.
FIG. 6 is a memory map in a state where even fields of an interlaced video signal of the video signal processing circuit of the present invention are written.
FIG. 7 is a memory map in which both fields of an interlaced video signal of the video signal processing circuit of the present invention are written.
FIG. 8 is a block diagram showing a configuration example of Embodiment 2 of a video signal processing circuit of the present invention.
FIG. 9 is a block diagram illustrating a configuration example of a video signal processing circuit according to a third embodiment of the present invention.
FIG. 10 is a block diagram illustrating a configuration example of a video signal processing circuit according to a fourth embodiment of the present invention.
FIG. 11 is a block diagram illustrating a configuration example of an apparatus according to a conventional memory control method.
FIG. 12 is a memory map of an apparatus according to a conventional memory control method.
FIG. 13 is a block diagram illustrating a configuration example of an apparatus according to another conventional memory control method.
FIG. 14 is a memory map of an apparatus according to another conventional memory control method.
[Explanation of symbols]
DESCRIPTION OF SYMBOLS 10 Sync signal separation part, 20, 27 Write signal generation part, 30, 31 Address control basic signal generation part, 40 Horizontal display period signal generation part, 41 Horizontal / vertical display period signal generation part, 50 Vertical display period signal generation part, 60 Address increment control signal generation unit, 70, 80 AND gate, 90, 91 clock selection unit, 100 memory.

Claims (2)

奇数フィールドと偶数フィールドとで構成されるインターレース方式の映像信号をノンインターレース方式で表示するために、各ラインの映像データを一つのメモリに書き込む映像信号処理回路において、
各ラインの映像データをドット単位で前記メモリに書き込むための書き込みクロックを生成する書き込み信号生成部と、
映像信号の水平表示期間に対応する水平表示期間信号を生成する水平表示期間信号生成部と、
映像信号の垂直表示期間に対応する垂直表示期間信号を生成する垂直表示期間信号生成部と、
水平表示期間信号と垂直表示期間信号とから、垂直表示期間中の水平表示期間において映像信号の各ラインの映像データの前記メモリへの書き込みを許可する書き込みイネーブル信号を生成する書き込みイネーブル信号生成部と、
水平表示期間でない期間内に1ライン分のドット数を計数可能な周期のクロックであるアドレス制御基本クロックを生成するアドレス制御基本信号生成部と、
奇数フィールドの各ラインの映像データの前記メモリへの書き込みに際しては所定のタイミングから水平表示期間でない期間ごとに、アドレス制御基本クロックによって1ライン分のドット数が計数される期間だけ当該アドレス制御基本クロックをアドレス制御クロックとして出力し、偶数フィールドの各ラインの映像データの前記メモリへの書き込みに際しては前記所定のタイミングを1ライン分の期間だけ切り替えて前記のアドレス制御クロックの出力を行うアドレス制御信号出力部と、
水平表示期間において書き込みクロックを、他の期間においてアドレス制御クロックを選択して前記メモリに与えるクロック選択部と
を備え、
前記メモリは、前記クロック選択部から書き込みクロックが与えられている期間において書き込みクロックに同期して1ライン分の映像データが記憶され、アドレス制御クロックが与えられている期間においてアドレス制御クロックに従って1ライン分のアドレスがインクリメントされるべくなしてあることを特徴とする映像信号処理回路。
In a video signal processing circuit for writing video data of each line to one memory in order to display an interlace video signal composed of an odd field and an even field in a non-interlace method,
A write signal generator for generating a write clock for writing video data of each line to the memory in dot units;
A horizontal display period signal generator for generating a horizontal display period signal corresponding to the horizontal display period of the video signal;
A vertical display period signal generator for generating a vertical display period signal corresponding to the vertical display period of the video signal;
A write enable signal generating unit that generates a write enable signal for permitting writing of video data of each line of the video signal to the memory in the horizontal display period of the vertical display period from the horizontal display period signal and the vertical display period signal; ,
And address control basic signal generator for generating an address control basic clock which is a clock of a countable period the number of dots for one line within a period not horizontal display period,
When writing the video data of each line in the odd field to the memory , the address control basic clock only during a period in which the number of dots for one line is counted by the address control basic clock every period other than the horizontal display period from a predetermined timing. Is output as an address control clock, and when the video data of each line in an even field is written to the memory, the predetermined timing is switched for a period of one line and the address control clock is output. And
A clock selection unit for selecting a write clock in a horizontal display period and selecting an address control clock in another period and supplying the clock to the memory, and
Said memory, said image data for one line in synchronization with the write clock during the period from the clock selector is write clock is given is stored, 1-line according to an address control clock in a period in which the address control clock is given A video signal processing circuit characterized in that an address for a minute is to be incremented.
前記書き込みクロックは、前記アドレス制御基本クロックを分周することで生成されていることを特徴とする請求項1に記載の映像信号処理回路。 2. The video signal processing circuit according to claim 1, wherein the write clock is generated by dividing the address control basic clock .
JP18123798A 1998-06-26 1998-06-26 Video signal processing circuit Expired - Fee Related JP3804893B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18123798A JP3804893B2 (en) 1998-06-26 1998-06-26 Video signal processing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18123798A JP3804893B2 (en) 1998-06-26 1998-06-26 Video signal processing circuit

Publications (2)

Publication Number Publication Date
JP2000023107A JP2000023107A (en) 2000-01-21
JP3804893B2 true JP3804893B2 (en) 2006-08-02

Family

ID=16097206

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18123798A Expired - Fee Related JP3804893B2 (en) 1998-06-26 1998-06-26 Video signal processing circuit

Country Status (1)

Country Link
JP (1) JP3804893B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4987364B2 (en) 2006-06-23 2012-07-25 株式会社東芝 Line memory mounting apparatus and television receiving apparatus
US11134297B2 (en) * 2017-12-13 2021-09-28 Texas Instruments Incorporated Video input port

Also Published As

Publication number Publication date
JP2000023107A (en) 2000-01-21

Similar Documents

Publication Publication Date Title
JP2533393B2 (en) NTSC-HD converter
US6429899B1 (en) Video display apparatus with scan conversion and reversion and a video display method using scan conversion and reversion
US6384867B1 (en) Video display apparatus capable of displaying video signals of a plurality of types with different specifications
KR100255907B1 (en) Image signal processor and tv signal processing device
JPH05183833A (en) Display device
US6040868A (en) Device and method of converting scanning pattern of display device
JPH0810912B2 (en) Super-impose device
KR950009698B1 (en) Line tripler of hdtv/ntsc dual receiver
JP3804893B2 (en) Video signal processing circuit
JP3154190B2 (en) General-purpose scanning cycle converter
JP2001092432A (en) Display device
JP3469596B2 (en) Matrix type display device
JP3550302B2 (en) Reciprocating deflection type video signal display
JP3712287B2 (en) Video image display method
JP3091700B2 (en) Television receiver
JPH1013795A (en) Line sequential image generator
JP3717590B2 (en) Prompter video signal processor
JPH11143442A (en) Image signal processing method and image signal processing device
JP3538851B2 (en) Video signal processing circuit and display device using the same
KR100594237B1 (en) Apparatus and method for converting scanning method
JP2592264B2 (en) Video signal generator
JPH0591438A (en) Divided screen display device
JPH05143040A (en) Video composing method and external synchronous display device
JPH0990920A (en) Video signal conversion device
JP2002359819A (en) Circuit and method for converting sequential scanning, settop box and television receiver

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060206

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060214

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060403

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060502

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060508

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090519

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090519

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100519

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110519

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110519

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120519

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120519

Year of fee payment: 6

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120519

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130519

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees