JP2008072512A - Photographing apparatus and its control method, and photographing system - Google Patents

Photographing apparatus and its control method, and photographing system Download PDF

Info

Publication number
JP2008072512A
JP2008072512A JP2006249952A JP2006249952A JP2008072512A JP 2008072512 A JP2008072512 A JP 2008072512A JP 2006249952 A JP2006249952 A JP 2006249952A JP 2006249952 A JP2006249952 A JP 2006249952A JP 2008072512 A JP2008072512 A JP 2008072512A
Authority
JP
Japan
Prior art keywords
signal
unit
reset
output
storage unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2006249952A
Other languages
Japanese (ja)
Inventor
Satoshi Suzuki
聡史 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2006249952A priority Critical patent/JP2008072512A/en
Publication of JP2008072512A publication Critical patent/JP2008072512A/en
Withdrawn legal-status Critical Current

Links

Images

Landscapes

  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To effectively expand a dynamic range in a dynamic range expansion area on which high-luminance light is incident. <P>SOLUTION: A photographing apparatus has a unit pixel 15 which has a photodiode 2 that photoelectrically converts light to signal charges, a floating diffusion layer 7 that temporarily stores the signal charges stored in the photodiode 2, reset switches 4 and 10 that remove the signal charges stored in the floating diffusion layer 7, and an output part that converts the signal charges transferred from the photodiode 2 to the floating diffusion layer 7 to a voltage and outputs it. In addition, the photographing apparatus also has a comparator 8 which compares the signal charges stored in the floating diffusion layer 7 with a specified value. The reset switches 4 and 10 reset the floating diffusion layer 7 at different reset levels SVDD1 and SVDD2 based on a comparison result of the comparator 8. <P>COPYRIGHT: (C)2008,JPO&INPIT

Description

本発明は、光電変換素子を有する撮像装置及びその制御方法、撮像システムに関する。   The present invention relates to an imaging apparatus having a photoelectric conversion element, a control method therefor, and an imaging system.

従来、メモリ素子を有するメモリカードを記録媒体とし、CCDイメージセンサ、CMOSイメージセンサ等の撮像素子で撮像した画像を記録又は再生するデジタルカメラ等の撮像装置がある。特に、CMOSイメージセンサは、低電圧・低消費電力等の観点から、撮像装置に搭載する撮像素子として広く用いられている。   2. Description of the Related Art Conventionally, there is an imaging apparatus such as a digital camera that records or reproduces an image captured by an imaging element such as a CCD image sensor or a CMOS image sensor using a memory card having a memory element as a recording medium. In particular, a CMOS image sensor is widely used as an image pickup element mounted on an image pickup apparatus from the viewpoint of low voltage and low power consumption.

図6〜図8は、従来のCMOSイメージセンサの構成及び駆動タイミングを示す図である。   6 to 8 are diagrams showing the configuration and driving timing of a conventional CMOS image sensor.

図6は、従来のCMOSイメージセンサの構成を示す回路図である。単位画素1は、フォトダイオード2、転送スイッチ3、リセットスイッチ4、行選択スイッチ5、ソースフォロアアンプ6、浮遊拡散層(フローティングディフュージョン)7を備える。   FIG. 6 is a circuit diagram showing a configuration of a conventional CMOS image sensor. The unit pixel 1 includes a photodiode 2, a transfer switch 3, a reset switch 4, a row selection switch 5, a source follower amplifier 6, and a floating diffusion layer (floating diffusion) 7.

フォトダイオード2は、光電変換素子であり、光を信号電荷に変換する。フォトダイオード2で生成された信号電荷は、パルスPTXにより駆動される転送スイッチ3を通して浮遊拡散層7に転送され、浮遊拡散層7に蓄積される。浮遊拡散層7は、ソースフォロアアンプ6のゲートに接続されたリセットスイッチ4に印加されるリセットパルスPRESによって、電位SVDDのレベルにリセットされる。浮遊拡散層7に蓄積された電荷は、ソースフォロアアンプ6によって増幅される。行選択スイッチ5は、不図示の垂直走査回路からの選択パルスPSELにより選択される。行選択スイッチ5が選択されると、ソースフォロアアンプ6の出力が、行選択スイッチ5と負荷電流源21により構成されたソースフォロワ回路により垂直出力線22に出力される。垂直出力線22に出力された信号は、信号出力パルスPTSにより駆動される転送ゲート25を通して転送容量CTS27に蓄積され、ノイズ出力パルスPTNにより駆動される転送ゲート24を通して転送容量CTN26に蓄積される。次いで、不図示の水平走査回路からの制御信号PHS、PHNにより駆動される転送スイッチ28、29を通して、ノイズ成分は容量CHN30に、信号成分は容量CHS31に蓄積される。ノイズ成分と信号成分の差分は、差動増幅器32によって画素信号として出力される。   The photodiode 2 is a photoelectric conversion element and converts light into signal charges. The signal charge generated by the photodiode 2 is transferred to the floating diffusion layer 7 through the transfer switch 3 driven by the pulse PTX and accumulated in the floating diffusion layer 7. The floating diffusion layer 7 is reset to the level of the potential SVDD by a reset pulse PRES applied to the reset switch 4 connected to the gate of the source follower amplifier 6. The charge accumulated in the floating diffusion layer 7 is amplified by the source follower amplifier 6. The row selection switch 5 is selected by a selection pulse PSEL from a vertical scanning circuit (not shown). When the row selection switch 5 is selected, the output of the source follower amplifier 6 is output to the vertical output line 22 by the source follower circuit constituted by the row selection switch 5 and the load current source 21. The signal output to the vertical output line 22 is accumulated in the transfer capacitor CTS 27 through the transfer gate 25 driven by the signal output pulse PTS, and is accumulated in the transfer capacitor CTN 26 through the transfer gate 24 driven by the noise output pulse PTN. Next, the noise component is accumulated in the capacitor CHN30 and the signal component is accumulated in the capacitor CHS31 through transfer switches 28 and 29 driven by control signals PHS and PHN from a horizontal scanning circuit (not shown). The difference between the noise component and the signal component is output as a pixel signal by the differential amplifier 32.

図7は、図6の撮像装置の駆動タイミングを示す図である。   FIG. 7 is a diagram illustrating the drive timing of the imaging apparatus of FIG.

まず、1水平走査期間の開始を示す信号HDの立下りに伴って、不図示の回路により、垂直出力線22が設定された電位にリセットされる。   First, along with the fall of the signal HD indicating the start of one horizontal scanning period, the vertical output line 22 is reset to the set potential by a circuit (not shown).

T1の期間では、PRES信号がハイレベル(以下「H」という。)となり、これに応じてリセットスイッチ4がONされ、ソースフォロアアンプ6のゲートに接続された、浮遊拡散層7に蓄積された電荷が設定された電位SVDDにリセットされる。   During the period of T1, the PRES signal is at a high level (hereinafter referred to as “H”), and the reset switch 4 is turned on in response to this and accumulated in the floating diffusion layer 7 connected to the gate of the source follower amplifier 6. The charge is reset to the set potential SVDD.

T2の期間では、PRES信号がローレベル(以下「L」という。)となり、これに応じてリセットスイッチ4がOFFされる。また、PSEL信号がHとなり、これに応じて行選択スイッチ5と負荷電流源21で構成されたソースフォロワ回路が動作状態になり、垂直出力線22上にソースフォロアアンプ6のフローティングゲートのリセット電位に応じたノイズ出力がなされる。また、PTN信号がHとなり、転送容量CTN26が垂直出力線22と接続され、ノイズ成分の信号が転送容量CTN26に蓄積される。   In the period of T2, the PRES signal is at a low level (hereinafter referred to as “L”), and the reset switch 4 is turned off accordingly. Further, the PSEL signal becomes H, and in response to this, the source follower circuit constituted by the row selection switch 5 and the load current source 21 is activated, and the reset potential of the floating gate of the source follower amplifier 6 on the vertical output line 22. A noise output corresponding to is performed. Further, the PTN signal becomes H, the transfer capacitor CTN 26 is connected to the vertical output line 22, and a noise component signal is accumulated in the transfer capacitor CTN 26.

次いで、フォトダイオード2で発生した信号電荷とノイズ成分との混合信号を蓄積する。   Next, a mixed signal of signal charges and noise components generated in the photodiode 2 is accumulated.

まず、垂直出力線22は、不図示の回路により、設定された電位にリセットされる。   First, the vertical output line 22 is reset to a set potential by a circuit (not shown).

T3の期間では、PTX信号がHとなり、これに応じて転送スイッチ3がONされ、フォトダイオード2に蓄積された信号電荷がソースフォロアアンプ6のフローティングゲートに転送される。   During the period T3, the PTX signal becomes H, the transfer switch 3 is turned on in response to this, and the signal charge accumulated in the photodiode 2 is transferred to the floating gate of the source follower amplifier 6.

T4の期間では、PSEL信号がHとなり、これに応じて行選択スイッチ5と負荷電流源21で構成されたソースフォロワ回路が動作状態になり、垂直出力線22上にソースフォロアアンプ6のフローティングゲートのリセット電位に応じたノイズ出力がなされる。また、PTS信号がHとなり、「光信号成分+ノイズ成分」を蓄積する転送容量CTS27が垂直出力線22と接続され、「光信号成分+ノイズ成分」の信号が転送容量CTS27に保持される。   During the period T 4, the PSEL signal becomes H, and in response to this, the source follower circuit composed of the row selection switch 5 and the load current source 21 is activated, and the floating gate of the source follower amplifier 6 is placed on the vertical output line 22. A noise output corresponding to the reset potential is made. Further, the PTS signal becomes H, and the transfer capacitor CTS 27 that accumulates “optical signal component + noise component” is connected to the vertical output line 22, and the signal “optical signal component + noise component” is held in the transfer capacitor CTS 27.

このように、1行分のノイズ成分とフォトダイオードで発生した「光信号成分+ノイズ成分」とが、転送容量CTN26、転送容量CTS27にそれぞれ蓄積される。   As described above, the noise component for one row and the “light signal component + noise component” generated by the photodiode are accumulated in the transfer capacitor CTN26 and the transfer capacitor CTS27, respectively.

次いで、これら2信号を不図示の水平走査回路により制御される制御パルスPHによって、容量CHN30、容量CHS31にそれぞれ転送する。容量CHN30、容量CHS31に蓄積されたノイズ成分と「光信号成分+ノイズ成分」は、差動増幅器32によって、(光信号成分+ノイズ成分)−ノイズ成分、すなわち光信号成分として出力される。   Next, these two signals are transferred to the capacitors CHN30 and CHS31 by a control pulse PH controlled by a horizontal scanning circuit (not shown). The noise component and “optical signal component + noise component” accumulated in the capacitors CHN30 and CHS31 are output by the differential amplifier 32 as (optical signal component + noise component) −noise component, that is, an optical signal component.

図8は、上述のCMOSイメージセンサを用いた撮像装置における「光信号成分+ノイズ成分」(以下「S信号」という。)及びノイズ成分(以下「N信号」という。)の入射光量に対する信号量の推移を表す図である。図8において、S信号は、一般的には飽和レベルVsatに達するか若しくはその近傍までは入射光量に比例して単調増加し、飽和レベルVsatに達する入射光量Esat以上の光量が入射した場合にはVsatを出力する。すなわち、このような撮像装置においては、Esat以上の入射光量は取り込めない。N信号は、入射光量によらず、浮遊拡散層7をリセットパルスPRESによってリセットする電位SVDDのレベルに相当する信号量となる。   FIG. 8 shows the signal amount with respect to the incident light amount of “optical signal component + noise component” (hereinafter referred to as “S signal”) and noise component (hereinafter referred to as “N signal”) in the imaging apparatus using the CMOS image sensor described above. It is a figure showing transition of. In FIG. 8, the S signal generally increases monotonically in proportion to the amount of incident light up to or near the saturation level Vsat, and when the amount of light equal to or greater than the amount of incident light Esat reaching the saturation level Vsat is incident. Vsat is output. That is, in such an imaging apparatus, an incident light quantity that is greater than or equal to Esat cannot be captured. The N signal is a signal amount corresponding to the level of the potential SVDD that resets the floating diffusion layer 7 using the reset pulse PRES, regardless of the amount of incident light.

このような構造のCMOSイメージセンサやCCDイメージセンサを用いた撮像装置において、多くの光を取り込むために、ダイナミックレンジを拡大するための提案がなされている。従来は、飽和点近傍等の高輝度範囲における階調を落とすことによって、ダイナミックレンジを拡大している。   In an imaging apparatus using a CMOS image sensor or a CCD image sensor having such a structure, proposals have been made to expand the dynamic range in order to capture a large amount of light. Conventionally, the dynamic range is expanded by dropping the gradation in a high luminance range such as near the saturation point.

しかしながら、従来の方法では、例えば、画像信号を記録した後、レベル補正等により、より高い輝度範囲の信号を中心に画像が構成されるように補正しようとしても、階調を落として記録されているため、満足のいく画像が得られない場合がある。すなわち、このような技術では、高輝度から低輝度までの広い輝度領域で満足のいく画像が得ることが困難であった。   However, in the conventional method, for example, after recording an image signal, even if an attempt is made to make an image centered on a signal in a higher luminance range by level correction or the like, the image is recorded with a reduced gradation. Therefore, a satisfactory image may not be obtained. That is, with such a technique, it has been difficult to obtain a satisfactory image in a wide luminance region from high luminance to low luminance.

本発明は、上記の問題点に鑑みてなされたものであり、高輝度の光量が入射されるダイナミックレンジ拡張領域においても、効果的なダイナミックレンジの拡大を可能とすることを目的とする。   The present invention has been made in view of the above problems, and an object of the present invention is to enable effective expansion of a dynamic range even in a dynamic range expansion region where a high-intensity light amount is incident.

本発明の第1の側面は、光を信号電荷に光電変換する光電変換素子と、前記光電変換素子に蓄積された信号電荷を一時的に蓄える蓄積部と、前記蓄積部に蓄積された信号電荷を除去するリセット部とを有する画素を備える撮像装置に係り、前記蓄積部に蓄積された信号電荷量を設定値と比較する比較部と、を備え、前記リセット部は、前記比較部の比較結果に基づいて前記蓄積部を異なるリセットレベルでリセットすることを特徴とする。   According to a first aspect of the present invention, there is provided a photoelectric conversion element that photoelectrically converts light into a signal charge, a storage unit that temporarily stores the signal charge stored in the photoelectric conversion element, and a signal charge stored in the storage unit And a comparison unit that compares a signal charge amount accumulated in the accumulation unit with a set value, and the reset unit includes a comparison result of the comparison unit. Based on the above, the storage unit is reset at a different reset level.

本発明の第2の側面は、撮像システムに係り、光学系と、上記の撮像装置と、を備える。   A second aspect of the present invention relates to an imaging system, and includes an optical system and the imaging device described above.

本発明の第3の側面は、光を信号電荷に光電変換する光電変換素子と、前記光電変換素子に蓄積された信号電荷を一時的に蓄える蓄積部と、前記蓄積部に蓄積された信号電荷を除去するリセット部とを有する画素を備える撮像装置の制御方法に係り、前記蓄積部に蓄積された信号電荷量を設定値と比較する比較工程と、前記比較工程での比較結果に基づいて前記蓄積部を異なるリセットレベルでリセットするリセット工程と、を含むことを特徴とする。   According to a third aspect of the present invention, there is provided a photoelectric conversion element that photoelectrically converts light into a signal charge, a storage unit that temporarily stores the signal charge stored in the photoelectric conversion element, and a signal charge stored in the storage unit. A comparison step of comparing a signal charge amount stored in the storage portion with a set value, and a comparison result in the comparison step And a resetting step of resetting the storage unit at a different reset level.

本発明によれば、高輝度の光量が入射されるダイナミックレンジ拡張領域においても、効果的なダイナミックレンジの拡大が可能となる。   According to the present invention, it is possible to effectively expand a dynamic range even in a dynamic range expansion region where a high-luminance light amount is incident.

以下、図面を参照して本発明の好適な実施の形態を説明する。図1〜図3は、本発明の好適な実施の形態に係るCMOSイメージセンサの構成及び駆動タイミングを示す図である。   Preferred embodiments of the present invention will be described below with reference to the drawings. 1 to 3 are diagrams showing a configuration and driving timing of a CMOS image sensor according to a preferred embodiment of the present invention.

図1は、本発明の好適な実施の形態に係るCMOSイメージセンサの構成を示す回路図である。図4と同様の構成要素については、同じ参照符号を付している。単位画素15は、フォトダイオード2、フォトダイオード2、転送スイッチ3、リセットスイッチ4、行選択スイッチ5、ソースフォロアアンプ6、浮遊拡散層7、比較器8、ラッチ部9及びリセットスイッチ10を備える。単位画素15はまた、ANDゲート11、ORゲート12、ANDゲート13、インバーター14を備える。   FIG. 1 is a circuit diagram showing a configuration of a CMOS image sensor according to a preferred embodiment of the present invention. Components similar to those in FIG. 4 are denoted by the same reference numerals. The unit pixel 15 includes a photodiode 2, a photodiode 2, a transfer switch 3, a reset switch 4, a row selection switch 5, a source follower amplifier 6, a floating diffusion layer 7, a comparator 8, a latch unit 9, and a reset switch 10. The unit pixel 15 also includes an AND gate 11, an OR gate 12, an AND gate 13, and an inverter 14.

フォトダイオード2は、光電変換素子であり、光を信号電荷に変換する。フォトダイオード2で生成された信号電荷は、パルスPTXにより駆動される転送スイッチ3を通して浮遊拡散層7に転送される。転送された電荷は、浮遊拡散層7に蓄積される。浮遊拡散層7は、ソースフォロアアンプ6のゲートに接続されたリセットスイッチ4に印加されるリセットパルスPRESによって、電位SVDD1又はSVDD2のレベルにリセットされる。浮遊拡散層7に蓄積された電荷は、ソースフォロアアンプ6によって増幅される。行選択スイッチ5は、図4の垂直走査回路220からの制御パルスPSELにより選択される。比較器8は、ソースフォロアアンプ6の出力をモニタし、そのレベル(電位)と予め定められた基準レベルRef(電位)とを比較する。ラッチ部9は、比較器8の出力を1水平期間固定する。リセットスイッチ10は、MOSトランジスタで構成され、浮遊拡散層7の電位を電位SVDD2のレベルにリセットする。行選択スイッチ5が選択されると、ソースフォロアアンプ6の出力が、行選択スイッチ5と負荷電流源21により構成されたソースフォロワ回路により垂直出力線22に出力される。垂直出力線22は、図4のVSIG1〜VSIGnのいずれかに対応する。垂直出力線22に出力された信号は、信号出力パルスPTSにより駆動される転送ゲート25を通して転送容量CTS27に蓄積され、ノイズ出力パルスPTNにより駆動される転送ゲート24を通して転送容量CTN26に蓄積される。次いで、図4の水平走査回路からの制御パルスPHS、PHNにより駆動される転送スイッチ28、29を通して、N信号は容量CHN30に、信号成分は容量CHS31に蓄積される。S信号とN信号との差分は、差動増幅器32によって画素信号として出力される。また、出力アンプ33は、容量CHN30の蓄積容量をモニタするための出力アンプである。   The photodiode 2 is a photoelectric conversion element and converts light into signal charges. The signal charge generated by the photodiode 2 is transferred to the floating diffusion layer 7 through the transfer switch 3 driven by the pulse PTX. The transferred charge is accumulated in the floating diffusion layer 7. The floating diffusion layer 7 is reset to the level of the potential SVDD1 or SVDD2 by the reset pulse PRES applied to the reset switch 4 connected to the gate of the source follower amplifier 6. The charge accumulated in the floating diffusion layer 7 is amplified by the source follower amplifier 6. The row selection switch 5 is selected by a control pulse PSEL from the vertical scanning circuit 220 in FIG. The comparator 8 monitors the output of the source follower amplifier 6 and compares the level (potential) with a predetermined reference level Ref (potential). The latch unit 9 fixes the output of the comparator 8 for one horizontal period. The reset switch 10 is composed of a MOS transistor, and resets the potential of the floating diffusion layer 7 to the level of the potential SVDD2. When the row selection switch 5 is selected, the output of the source follower amplifier 6 is output to the vertical output line 22 by the source follower circuit constituted by the row selection switch 5 and the load current source 21. The vertical output line 22 corresponds to one of VSIG1 to VSIGn in FIG. The signal output to the vertical output line 22 is accumulated in the transfer capacitor CTS 27 through the transfer gate 25 driven by the signal output pulse PTS, and is accumulated in the transfer capacitor CTN 26 through the transfer gate 24 driven by the noise output pulse PTN. Next, the N signal is accumulated in the capacitor CHN30 and the signal component is accumulated in the capacitor CHS31 through the transfer switches 28 and 29 driven by the control pulses PHS and PHN from the horizontal scanning circuit of FIG. The difference between the S signal and the N signal is output as a pixel signal by the differential amplifier 32. The output amplifier 33 is an output amplifier for monitoring the storage capacity of the capacitor CHN30.

図2は、図1の撮像装置の駆動タイミングを示す図である。図2において水平走査期間H1は蓄積期間中に入射光量が所定のレベル以上である場合の推移を表すものであり、水平走査期間H2は入射光量が所定のレベル未満である場合の推移を表すものである。   FIG. 2 is a diagram illustrating the drive timing of the imaging apparatus of FIG. In FIG. 2, the horizontal scanning period H1 represents a transition when the incident light amount is equal to or higher than a predetermined level during the accumulation period, and the horizontal scanning period H2 represents a transition when the incident light amount is less than the predetermined level. It is.

まず、水平走査期間H1の開始を示す信号HDの立下りに伴って、不図示の回路により、垂直出力線22が設定された電位にリセットされる。   First, along with the fall of the signal HD indicating the start of the horizontal scanning period H1, the vertical output line 22 is reset to the set potential by a circuit (not shown).

T1の期間では、PRES信号がHとなり、ラッチ部9の出力がLであるため、ANDゲート11の2つの入力端子には、Hが入力される。これにより、ANDゲート11がHを出力し、リセットスイッチ4がONされ、ソースフォロアアンプ6のゲートに接続された浮遊拡散層7が、設定された第1の電位SVDD1にリセットされる。その後、PRES信号がLとなり、ANDゲート11がLを出力し、リセットスイッチ4がOFFされる。   In the period of T1, the PRES signal is H and the output of the latch unit 9 is L. Therefore, H is input to the two input terminals of the AND gate 11. As a result, the AND gate 11 outputs H, the reset switch 4 is turned ON, and the floating diffusion layer 7 connected to the gate of the source follower amplifier 6 is reset to the set first potential SVDD1. Thereafter, the PRES signal becomes L, the AND gate 11 outputs L, and the reset switch 4 is turned OFF.

T2の期間では、PTX信号がHとなり、これに応じて転送スイッチ3がONし、フォトダイオード2に蓄積された信号電荷がソースフォロアアンプ6のフローティングゲートに転送され、浮遊拡散層7に蓄積される。PTX信号は、この信号電荷の蓄積期間中にハイレベルに維持され、比較器8により浮遊拡散層7に蓄積された信号電荷の量がモニタされる。浮遊拡散層7に蓄積された信号電荷量が設定値以上であれば、比較器8の出力はHとなる。比較器8の出力がHとなると、ORゲート12がHを出力し、リセットスイッチ10がONされ、浮遊拡散層7が第2の電位SVDD2にリセットされる。また、ラッチ部9の出力は、比較器8の出力がHになると、1水平期間H1ではHに固定される。蓄積期間T2後、PTX信号をローレベルとすることにより、転送スイッチ3がOFFされ、フォトダイオード2からの信号電荷の転送が停止される。   During the period T2, the PTX signal becomes H, and the transfer switch 3 is turned on in response to this, and the signal charge accumulated in the photodiode 2 is transferred to the floating gate of the source follower amplifier 6 and accumulated in the floating diffusion layer 7. The The PTX signal is maintained at a high level during the signal charge accumulation period, and the amount of signal charge accumulated in the floating diffusion layer 7 is monitored by the comparator 8. If the signal charge amount accumulated in the floating diffusion layer 7 is equal to or larger than the set value, the output of the comparator 8 becomes H. When the output of the comparator 8 becomes H, the OR gate 12 outputs H, the reset switch 10 is turned ON, and the floating diffusion layer 7 is reset to the second potential SVDD2. The output of the latch unit 9 is fixed to H in one horizontal period H1 when the output of the comparator 8 becomes H. After the accumulation period T2, by setting the PTX signal to a low level, the transfer switch 3 is turned off, and the transfer of signal charges from the photodiode 2 is stopped.

T3の期間では、PSEL信号がHとなり、これに応じて行選択スイッチ5と負荷電流源21で構成されたソースフォロワ回路が動作状態となる。そして、垂直出力線22上にソースフォロアアンプ6のフローティングゲートの電位に応じたS信号が出力される。また、PTS信号がHとなり、転送容量CTS27が垂直出力線22と接続され、S信号が転送容量CTS27に蓄積される。   In the period T3, the PSEL signal becomes H, and the source follower circuit composed of the row selection switch 5 and the load current source 21 is activated according to this. Then, an S signal corresponding to the potential of the floating gate of the source follower amplifier 6 is output on the vertical output line 22. Further, the PTS signal becomes H, the transfer capacitor CTS27 is connected to the vertical output line 22, and the S signal is accumulated in the transfer capacitor CTS27.

次いで、N信号の転送が行われる。上述のように、T2の期間では、浮遊拡散層7に蓄積された信号電荷量が設定値以上となり、比較器8の出力がHとなっているため、ラッチ部9の出力はハイレベルに固定されている。   Next, the N signal is transferred. As described above, since the signal charge amount accumulated in the floating diffusion layer 7 is equal to or greater than the set value and the output of the comparator 8 is H during the period T2, the output of the latch unit 9 is fixed at a high level. Has been.

従って、T4の期間では、PRES信号がHとなり、ラッチ部9の出力がHであるため、ANDゲート4がLを出力し、ANDゲート11はHを出力する。これによって、リセットスイッチ4はOFFされ、リセットスイッチ10はONされて、浮遊拡散層7は第2の電位SVDD2にリセットされる。   Therefore, in the period T4, the PRES signal is H, and the output of the latch unit 9 is H. Therefore, the AND gate 4 outputs L and the AND gate 11 outputs H. As a result, the reset switch 4 is turned off, the reset switch 10 is turned on, and the floating diffusion layer 7 is reset to the second potential SVDD2.

T5の期間では、PSEL信号がHとなり、これに応じて行選択スイッチ5と負荷電流源21で構成されたソースフォロワ回路が動作状態になり、垂直出力線22上にソースフォロアアンプ6のフローティングゲートのリセット電位に応じたN信号が出力される。また、PTN信号がHとなり、N信号を蓄積する転送容量CTN26が垂直出力線22と接続され、N信号が転送容量CTN26に保持される。   During the period T5, the PSEL signal becomes H, and the source follower circuit composed of the row selection switch 5 and the load current source 21 is activated in response to this, and the floating gate of the source follower amplifier 6 is placed on the vertical output line 22. N signal corresponding to the reset potential is output. Further, the PTN signal becomes H, the transfer capacitor CTN26 for storing the N signal is connected to the vertical output line 22, and the N signal is held in the transfer capacitor CTN26.

上述のように、1行分のフォトダイオードで発生したN信号とS信号とが、転送容量CTN26、転送容量CTS27にそれぞれ蓄積される。   As described above, the N signal and the S signal generated by the photodiodes for one row are accumulated in the transfer capacitor CTN26 and the transfer capacitor CTS27, respectively.

次いで、これら2信号を図4の水平走査回路222により制御される制御パルスPHS、PHNによって、容量CHN30、容量CHS31にそれぞれ転送する。容量CHN30、容量CHS31に蓄積されたN信号とS信号は、差動増幅器32によって、S信号−N信号、すなわち光信号成分として出力される。   Next, these two signals are transferred to the capacitors CHN30 and CHS31 by the control pulses PHS and PHN controlled by the horizontal scanning circuit 222 of FIG. The N signal and the S signal accumulated in the capacitors CHN30 and CHS31 are output by the differential amplifier 32 as an S signal-N signal, that is, an optical signal component.

次いで、水平走査期間H2の開始を示す信号HDの立下りに伴って、不図示の回路により、垂直出力線22が設定された電位にリセットされる。   Next, the vertical output line 22 is reset to the set potential by a circuit (not shown) with the fall of the signal HD indicating the start of the horizontal scanning period H2.

T11の期間では、PRES信号がHとなり、ラッチ部9の出力がLであるため、ANDゲート11の2つの入力端子には、Hが入力される。これにより、ANDゲート11がHを出力し、リセットスイッチ4がONされ、ソースフォロアアンプ6のゲートに接続された浮遊拡散層7が、設定された第1の電位SVDD1にリセットされる。その後、PRES信号がLとなり、ANDゲート11がLを出力し、リセットスイッチ4がOFFされる。   In the period of T11, the PRES signal is H and the output of the latch unit 9 is L, so that H is input to the two input terminals of the AND gate 11. As a result, the AND gate 11 outputs H, the reset switch 4 is turned ON, and the floating diffusion layer 7 connected to the gate of the source follower amplifier 6 is reset to the set first potential SVDD1. Thereafter, the PRES signal becomes L, the AND gate 11 outputs L, and the reset switch 4 is turned OFF.

T12の期間では、PTX信号がHとなり、これに応じて転送スイッチ3がONし、フォトダイオード2に蓄積された信号電荷がソースフォロアアンプ6のフローティングゲートに転送され、浮遊拡散層7に蓄積される。PTX信号は、この信号電荷の蓄積期間中にハイレベルに維持され、比較器8により浮遊拡散層7に蓄積された信号電荷の量がモニタされる。浮遊拡散層7に蓄積された信号電荷量が設定値以上であれば、比較器8の出力はHとなる。しかしながら、T12の期間では、浮遊拡散層7に蓄積された信号電荷量は設定値未満であり、比較器8の出力はLに固定される。蓄積期間T12後、PTX信号をローレベルとすることにより、転送スイッチ3がOFFされ、フォトダイオード2からの信号電荷の転送が停止される。   In the period of T12, the PTX signal becomes H, the transfer switch 3 is turned on in response to this, the signal charge accumulated in the photodiode 2 is transferred to the floating gate of the source follower amplifier 6, and is accumulated in the floating diffusion layer 7. The The PTX signal is maintained at a high level during the signal charge accumulation period, and the amount of signal charge accumulated in the floating diffusion layer 7 is monitored by the comparator 8. If the signal charge amount accumulated in the floating diffusion layer 7 is equal to or larger than the set value, the output of the comparator 8 becomes H. However, in the period T12, the signal charge amount accumulated in the floating diffusion layer 7 is less than the set value, and the output of the comparator 8 is fixed to L. After the accumulation period T12, the transfer switch 3 is turned off by setting the PTX signal to the low level, and the transfer of the signal charge from the photodiode 2 is stopped.

T13の期間では、PSEL信号がHとなり、これに応じて行選択スイッチ5と負荷電流源21で構成されたソースフォロワ回路が動作状態になり、垂直出力線22上にソースフォロアアンプ6のフローティングゲートの電位に応じたS信号が出力される。また、PTS信号がHとなり、転送容量CTS27が垂直出力線22と接続され、S信号が転送容量CTS27に蓄積される。   During the period T13, the PSEL signal becomes H, and in response to this, the source follower circuit constituted by the row selection switch 5 and the load current source 21 is activated, and the floating gate of the source follower amplifier 6 is placed on the vertical output line 22. The S signal corresponding to the potential is output. Further, the PTS signal becomes H, the transfer capacitor CTS27 is connected to the vertical output line 22, and the S signal is accumulated in the transfer capacitor CTS27.

次いで、N信号の転送が行われる。上述のように、T12の期間では、浮遊拡散層7に蓄積された信号電荷量が設定値未満であり、比較器8の出力がLとなっているため、ラッチ部9の出力はローレベルに固定されている。   Next, the N signal is transferred. As described above, since the signal charge amount accumulated in the floating diffusion layer 7 is less than the set value and the output of the comparator 8 is L during the period T12, the output of the latch unit 9 is at a low level. It is fixed.

従って、T14の期間では、PRES信号がHとなり、ラッチ部9の出力がLであるため、ANDゲート4はHを出力し、ANDゲート11はLを出力する。その結果、リセットスイッチ4はONされ、リセットスイッチ10はOFFされて、浮遊拡散層7は第1の電位SVDD1にリセットされる。   Therefore, in the period T14, the PRES signal becomes H and the output of the latch unit 9 is L. Therefore, the AND gate 4 outputs H and the AND gate 11 outputs L. As a result, the reset switch 4 is turned on, the reset switch 10 is turned off, and the floating diffusion layer 7 is reset to the first potential SVDD1.

T15の期間では、PSEL信号がHとなり、これに応じて行選択スイッチ5と負荷電流源21で構成されたソースフォロワ回路が動作状態となる。そして、垂直出力線22上にソースフォロアアンプ6のフローティングゲートのリセット電位に応じたノイズ出力がなされる。また、PTN信号がHとなり、N信号を蓄積する転送容量CTN26が垂直出力線22と接続され、N信号が転送容量CTN26に保持される。   In the period of T15, the PSEL signal becomes H, and the source follower circuit composed of the row selection switch 5 and the load current source 21 is activated in response to this. A noise output corresponding to the reset potential of the floating gate of the source follower amplifier 6 is output on the vertical output line 22. Further, the PTN signal becomes H, the transfer capacitor CTN26 for storing the N signal is connected to the vertical output line 22, and the N signal is held in the transfer capacitor CTN26.

このように、水平走査期間H2においても、水平走査期間H1と同様に1行分のN信号とフォトダイオードで発生したS信号とが、転送容量CTN26、転送容量CTS27にそれぞれ蓄積される。   As described above, also in the horizontal scanning period H2, as in the horizontal scanning period H1, the N signal for one row and the S signal generated by the photodiode are accumulated in the transfer capacitor CTN26 and the transfer capacitor CTS27, respectively.

次いで、これら2信号を不図示の水平走査回路により制御される制御パルスPHによって、容量CHN30、容量CHS31にそれぞれ転送する。容量CHN30、容量CHS31に蓄積されたN信号とS信号は、差動増幅器32によって、S信号−N信号、すなわち光信号成分として出力される。   Next, these two signals are transferred to the capacitors CHN30 and CHS31 by a control pulse PH controlled by a horizontal scanning circuit (not shown). The N signal and the S signal accumulated in the capacitors CHN30 and CHS31 are output by the differential amplifier 32 as an S signal-N signal, that is, an optical signal component.

図3は、上述のCMOSイメージセンサを用いた撮像装置におけるS信号及びN信号の入射光量に対する信号量の推移を表す図である。図3において、S信号は、予め定められた判定レベルVjudに達する入射光量Ejud未満の範囲では、入射光量に比例して単調増加する。入射光量がEjud以上の範囲では、リセットスイッチ10がONされ、S信号が一旦電位SVDD2のレベルにリセットされる。その後、S信号は、Ejudに達した以降の入射光量、すなわち総入射光量からEjudを差し引いた光量分に比例して、リセット前と同じ傾きで単調増加する。N信号は、入射光量Ejud未満の範囲では、電位SVDD1のレベルに相当する信号量を出力し、入射光量がEjud以上の範囲では、SVDD2のレベルに相当する信号量を出力する。   FIG. 3 is a diagram illustrating the transition of the signal amount with respect to the incident light amounts of the S signal and the N signal in the imaging apparatus using the above-described CMOS image sensor. In FIG. 3, the S signal monotonously increases in proportion to the incident light amount in a range below the incident light amount Ejud that reaches a predetermined determination level Vjud. In the range where the incident light quantity is Ejud or more, the reset switch 10 is turned on, and the S signal is once reset to the level of the potential SVDD2. Thereafter, the S signal monotonously increases with the same inclination as before the reset in proportion to the incident light amount after reaching Ejud, that is, the light amount obtained by subtracting Ejud from the total incident light amount. The N signal outputs a signal amount corresponding to the level of the potential SVDD1 in the range less than the incident light amount Ejud, and outputs a signal amount corresponding to the level of SVDD2 in the range where the incident light amount is Ejud or more.

従って、出力アンプ33によるN信号をモニタした結果、リセット電位SVDD1のレベルに相当する出力である場合には、入射光量が小さく、光信号蓄積中のリセットは行われていないと判断して、差動増幅器32の出力をそのまま光信号量とすればよい。   Accordingly, if the output amplifier 33 monitors the N signal and the output corresponds to the level of the reset potential SVDD1, it is determined that the incident light quantity is small and the reset during the accumulation of the optical signal is not performed. The output of the dynamic amplifier 32 may be used as the optical signal amount as it is.

一方、出力アンプ33の出力が、リセット電位SVDD2のレベルに相当する出力である場合には、入射光量が大きく、光信号蓄積中のリセットが行われたと判断する。そして、図中の点線で示すような、差動増幅器32の出力に判定レベルVjudに相当する値を加えたものを光信号量とすればよい。   On the other hand, when the output of the output amplifier 33 is an output corresponding to the level of the reset potential SVDD2, it is determined that the amount of incident light is large and the reset during the accumulation of the optical signal has been performed. Then, what is obtained by adding a value corresponding to the determination level Vjud to the output of the differential amplifier 32, as indicated by a dotted line in the figure, may be used as the optical signal amount.

以上のように、本発明の好適な実施の形態に係る撮像装置によれば、図6に示した飽和に達する入射光量Esat以上の入射光量を取り込むことが可能となり、ダイナミックレンジを拡大することができる。また、拡大されたダイナミックレンジ領域においても、通常時と同じ感度で入射光量を取り込むことができるため、階調性も失われない。   As described above, according to the imaging apparatus according to the preferred embodiment of the present invention, it is possible to capture an incident light amount equal to or greater than the incident light amount Estat reaching saturation shown in FIG. it can. Even in the expanded dynamic range region, the amount of incident light can be captured with the same sensitivity as in the normal case, so that gradation is not lost.

なお、本実施形態では、リセットする電位を1回だけ切り換える構成を例示的に説明したが、本発明はこれに限定されない。例えば、入射光量が所定の判定レベルVjudに達する度に、複数回信号電荷をリセットする構成を用いてもよい。この場合、リセットを行った回数を知るための手段としては、リセットレベルを3種類以上用意する手段を用いてもよいし、別途カウンタを用意して、リセット回数をカウントする手段を用いてもよい。   In the present embodiment, the configuration in which the reset potential is switched only once has been described as an example, but the present invention is not limited to this. For example, a configuration may be used in which the signal charge is reset a plurality of times each time the amount of incident light reaches a predetermined determination level Vjud. In this case, as means for knowing the number of times of resetting, means for preparing three or more types of reset levels may be used, or means for separately preparing a counter and counting the number of resets may be used. .

図4は、上述のCMOSイメージセンサを用いた撮像部の概観図である。B11〜Bmn(m、nは整数である。以下同じ。)は撮像面に2次元に配置された画素15である。垂直走査回路220は、水平出力線VSEL1〜VSELm毎に画素から電気信号を読み出す制御パルスを出力する。水平出力線VSEL1〜VSELmにより選択された各画素の電気信号は、垂直出力線VSIG1〜VSIGnにより読み出され、加算回路221に蓄積される。加算回路221に蓄積された電気信号は、水平走査回路222により順次読み出し走査が行われ、時系列的に出力される。水平出力線の制御パルスによって選択された各画素の電気信号は、垂直出力線VSIG1〜VSIGnの制御パルスより加算回路221に読み出される。   FIG. 4 is a schematic view of an imaging unit using the above-described CMOS image sensor. B11 to Bmn (m and n are integers; the same applies hereinafter) are pixels 15 arranged two-dimensionally on the imaging surface. The vertical scanning circuit 220 outputs a control pulse for reading an electrical signal from the pixel for each of the horizontal output lines VSEL1 to VSELm. The electrical signals of the respective pixels selected by the horizontal output lines VSEL1 to VSELm are read by the vertical output lines VSIG1 to VSIGn and accumulated in the adding circuit 221. The electrical signals accumulated in the adder circuit 221 are sequentially read and scanned by the horizontal scanning circuit 222 and output in time series. The electric signal of each pixel selected by the control pulse of the horizontal output line is read out to the adding circuit 221 by the control pulse of the vertical output lines VSIG1 to VSIGn.

図5は、図4の撮像部を用いた撮像システムの概略を示す図である。501は光学系としてのレンズ部(図5では「レンズ」と表記)、502はレンズ駆動部、503はメカニカルシャッタ(メカシャッタと表記)、504はメカニカルシャッタ駆動部(図5では「シャッタ駆動部」と表記)、505はA/D変換器を示す。200は図4に示す構成を有する撮像部を示す。また、506は撮像信号処理回路、507はタイミング発生部、508はメモリ部、509は制御部、510は記録媒体制御インターフェース部(図5では「記録媒体制御I/F部」と表記)、511は表示部を示す。また、512は記録媒体、513は外部インターフェース部(図5では「外部I/F部」と表記)、514は測光部、515は測距部を示す。撮像信号処理回路506は、A/D変換器505からの信号に基づいてホワイトバランス処理を行うWB回路516を含む。   FIG. 5 is a diagram showing an outline of an imaging system using the imaging unit of FIG. Reference numeral 501 denotes a lens portion (referred to as “lens” in FIG. 5) as an optical system, 502 denotes a lens driving portion, 503 denotes a mechanical shutter (noted as mechanical shutter), and 504 denotes a mechanical shutter driving portion (“shutter driving portion” in FIG. 5). 505) denotes an A / D converter. Reference numeral 200 denotes an imaging unit having the configuration shown in FIG. Reference numeral 506 denotes an imaging signal processing circuit, 507 denotes a timing generation unit, 508 denotes a memory unit, 509 denotes a control unit, 510 denotes a recording medium control interface unit (indicated as “recording medium control I / F unit” in FIG. 5), 511. Indicates a display. Reference numeral 512 denotes a recording medium, 513 denotes an external interface unit (indicated as “external I / F unit” in FIG. 5), 514 denotes a photometric unit, and 515 denotes a distance measuring unit. The imaging signal processing circuit 506 includes a WB circuit 516 that performs white balance processing based on a signal from the A / D converter 505.

レンズ部501を通った被写体像は、撮像部200近傍に結像される。撮像部200近傍に結像した被写体像は、撮像部200により画像信号として取り込まれる。撮像信号処理回路506は、撮像部200から出力された画像信号を増幅し、アナログ信号からデジタル信号に変換(A/D変換)し、A/D変換後にR、G、G、Bの信号を得る。撮像信号処理回路506は、各種の補正、画像データの圧縮等を行う。   The subject image that has passed through the lens unit 501 is formed in the vicinity of the imaging unit 200. A subject image formed in the vicinity of the imaging unit 200 is captured by the imaging unit 200 as an image signal. The imaging signal processing circuit 506 amplifies the image signal output from the imaging unit 200, converts the analog signal into a digital signal (A / D conversion), and converts the R, G, G, and B signals after A / D conversion. obtain. The imaging signal processing circuit 506 performs various corrections, compression of image data, and the like.

レンズ部501は、レンズ駆動部502によってズーム、フォーカス、絞り等が駆動制御される。メカシャッタ503は、一眼レフカメラに使用されるフォーカルプレーン型のシャッタの後幕に相当する幕のみを有するシャッタ機構である。メカシャッタ503は、シャッタ駆動部504によって駆動制御される。タイミング発生部507は、撮像部200、撮像信号処理回路506に各種タイミング信号を出力する。制御部509は、撮像システム全体の制御と各種演算などを行う。メモリ部508は、画像データを一時的に記憶する。記録媒体制御インターフェース部510は、記録媒体512に画像データを記録させたり、記録媒体512から画像データを又は読み出したりする。表示部511は、画像データの表示を行う。記録媒体512は、半導体メモリ等の着脱可能な記憶媒体であり、画像データを記録する。外部インターフェース部513は、外部のコンピュータ等と通信を行うためのインターフェースである。測光部514は被写体の明るさ情報の検出を行い、測距部515は被写体までの距離情報を検出する。516は、ホワイトバランス回路(WB回路)である。なお、撮像装置の動作モードは、操作部517によって設定される。   The lens unit 501 is driven and controlled by a lens driving unit 502 such as zoom, focus, and diaphragm. The mechanical shutter 503 is a shutter mechanism having only a curtain corresponding to the rear curtain of a focal plane type shutter used in a single-lens reflex camera. The mechanical shutter 503 is driven and controlled by a shutter driving unit 504. The timing generation unit 507 outputs various timing signals to the imaging unit 200 and the imaging signal processing circuit 506. A control unit 509 performs control of the entire imaging system and various calculations. The memory unit 508 temporarily stores image data. The recording medium control interface unit 510 records image data on the recording medium 512 and reads or reads image data from the recording medium 512. The display unit 511 displays image data. The recording medium 512 is a detachable storage medium such as a semiconductor memory, and records image data. The external interface unit 513 is an interface for communicating with an external computer or the like. The photometry unit 514 detects the brightness information of the subject, and the distance measurement unit 515 detects the distance information to the subject. Reference numeral 516 denotes a white balance circuit (WB circuit). Note that the operation mode of the imaging apparatus is set by the operation unit 517.

本発明の好適な実施の形態に係るCMOSイメージセンサの構成を示す回路図である。1 is a circuit diagram showing a configuration of a CMOS image sensor according to a preferred embodiment of the present invention. 本発明の好適な実施の形態に係る撮像装置の駆動タイミングを示す図である。It is a figure which shows the drive timing of the imaging device which concerns on suitable embodiment of this invention. 本発明の好適な実施の形態に係る撮像装置における信号レベルの推移を表す図である。It is a figure showing transition of the signal level in the imaging device concerning a suitable embodiment of the present invention. CMOSイメージセンサを用いた撮像部の概観図である。It is a general-view figure of the image pick-up part using a CMOS image sensor. 図4の撮像部を用いた撮像システムの概略を示す図である。It is a figure which shows the outline of the imaging system using the imaging part of FIG. 従来のCMOSイメージセンサの構成を示す回路図である。It is a circuit diagram which shows the structure of the conventional CMOS image sensor. 従来の撮像装置の駆動タイミングを示す図である。It is a figure which shows the drive timing of the conventional imaging device. 従来の撮像装置における信号レベルの推移を表す図である。It is a figure showing transition of the signal level in the conventional imaging device.

符号の説明Explanation of symbols

2 フォトダイオード
4、10 リセットスイッチ
7 浮遊拡散層
8 比較器
15 単位画素
SVDD1、SVDD2 リセットレベル
2 Photodiode 4, 10 Reset switch 7 Floating diffusion layer 8 Comparator 15 Unit pixel SVDD1, SVDD2 Reset level

Claims (7)

光を信号電荷に光電変換する光電変換素子と、前記光電変換素子に蓄積された信号電荷を一時的に蓄える蓄積部と、前記蓄積部に蓄積された信号電荷を除去するリセット部とを有する画素を備える撮像装置であって、
前記蓄積部に蓄積された信号電荷量を設定値と比較する比較部を備え、
前記リセット部は、前記比較部の比較結果に基づいて前記蓄積部を異なるリセットレベルでリセットすることを特徴とする撮像装置。
A pixel having a photoelectric conversion element that photoelectrically converts light into a signal charge, a storage unit that temporarily stores the signal charge stored in the photoelectric conversion element, and a reset unit that removes the signal charge stored in the storage unit An imaging device comprising:
A comparison unit that compares a signal charge amount accumulated in the accumulation unit with a set value;
The image pickup apparatus, wherein the reset unit resets the storage unit at a different reset level based on a comparison result of the comparison unit.
前記リセット部は、前記蓄積部に蓄積された信号電荷量が前記設定値未満である場合には、前記蓄積部を第1のリセットレベルにリセットし、前記蓄積部に蓄積された信号電荷量が前記設定値以上の場合には、前記蓄積部を前記第1のリセットレベルとは異なる第2のリセットレベルにリセットすることを特徴とする請求項1に記載の撮像装置。   The reset unit resets the storage unit to a first reset level when the signal charge amount stored in the storage unit is less than the set value, and the signal charge amount stored in the storage unit is 2. The imaging apparatus according to claim 1, wherein the storage unit is reset to a second reset level different from the first reset level when the set value is exceeded. 前記画素は、前記光電変換素子から前記蓄積部に転送された信号電荷を電圧に変換して出力する出力部を更に有し、
当該撮像装置は、
前記出力部から出力された前記蓄積部の光信号成分とノイズ成分とを含む信号電荷を蓄積する第1の蓄積部と、
前記出力部から出力された前記蓄積部のリセット時のノイズ成分を含む信号電荷を蓄積する第2の蓄積部と、
前記第1の蓄積部に蓄積された信号電荷に基づく信号と前記第2の蓄積部に蓄積された信号電荷に基づく信号との差分信号を出力する差動出力部と、
を更に備えることを特徴とする請求項2に記載の撮像装置。
The pixel further includes an output unit that converts the signal charge transferred from the photoelectric conversion element to the storage unit into a voltage and outputs the voltage.
The imaging device
A first accumulator that accumulates signal charges including an optical signal component and a noise component of the accumulator output from the output unit;
A second accumulator that accumulates signal charges including noise components at the time of reset of the accumulator output from the output unit;
A differential output unit that outputs a differential signal between a signal based on the signal charge accumulated in the first accumulation unit and a signal based on the signal charge accumulated in the second accumulation unit;
The imaging apparatus according to claim 2, further comprising:
前記第2の蓄積部に蓄積された信号電荷に基づく信号を出力するノイズ信号モニタ部を更に備えることを特徴とする請求項3に記載の撮像装置。   The imaging apparatus according to claim 3, further comprising a noise signal monitor unit that outputs a signal based on the signal charge accumulated in the second accumulation unit. 前記ノイズ信号モニタ部による出力信号のレベルが前記第1のリセットレベルである場合には、前記差動出力部の出力信号をそのまま出力し、前記ノイズ信号モニタ部による出力信号のレベルが前記第2のリセットレベルである場合には、前記蓄積部を前記第2のリセットレベルにリセットするときに前記蓄積部に蓄積された信号電荷に基づく信号を前記差動出力部の出力信号に加算して出力する信号出力部を更に備えることを特徴とする請求項4に記載の撮像装置。   When the level of the output signal from the noise signal monitoring unit is the first reset level, the output signal of the differential output unit is output as it is, and the level of the output signal from the noise signal monitoring unit is the second level. When the storage unit is at the reset level, a signal based on the signal charge stored in the storage unit is added to the output signal of the differential output unit when the storage unit is reset to the second reset level. The image pickup apparatus according to claim 4, further comprising a signal output unit that performs the operation. 光学系と、
請求項1乃至請求項5のいずれか1項に記載の撮像装置と、
を備える撮像システム。
Optical system,
An imaging device according to any one of claims 1 to 5,
An imaging system comprising:
光を信号電荷に光電変換する光電変換素子と、前記光電変換素子に蓄積された信号電荷を一時的に蓄える蓄積部と、前記蓄積部に蓄積された信号電荷を除去するリセット部とを有する画素を備える撮像装置の制御方法であって、
前記蓄積部に蓄積された信号電荷量を設定値と比較する比較工程と、
前記比較工程での比較結果に基づいて前記蓄積部を異なるリセットレベルでリセットするリセット工程と、
を含むことを特徴とする撮像装置の制御方法。
A pixel having a photoelectric conversion element that photoelectrically converts light into a signal charge, a storage unit that temporarily stores the signal charge stored in the photoelectric conversion element, and a reset unit that removes the signal charge stored in the storage unit An imaging apparatus control method comprising:
A comparison step of comparing a signal charge amount accumulated in the accumulation unit with a set value;
A reset step of resetting the storage unit at a different reset level based on a comparison result in the comparison step;
A method for controlling an imaging apparatus, comprising:
JP2006249952A 2006-09-14 2006-09-14 Photographing apparatus and its control method, and photographing system Withdrawn JP2008072512A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006249952A JP2008072512A (en) 2006-09-14 2006-09-14 Photographing apparatus and its control method, and photographing system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006249952A JP2008072512A (en) 2006-09-14 2006-09-14 Photographing apparatus and its control method, and photographing system

Publications (1)

Publication Number Publication Date
JP2008072512A true JP2008072512A (en) 2008-03-27

Family

ID=39293685

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006249952A Withdrawn JP2008072512A (en) 2006-09-14 2006-09-14 Photographing apparatus and its control method, and photographing system

Country Status (1)

Country Link
JP (1) JP2008072512A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010021895A (en) * 2008-07-11 2010-01-28 Canon Inc Imaging apparatus and imaging system
WO2010074199A1 (en) * 2008-12-26 2010-07-01 廣津 和子 Solid-state image pickup element and method for controlling same
JP2015173432A (en) * 2014-02-24 2015-10-01 日本放送協会 Signal processing circuit and image sensor

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010021895A (en) * 2008-07-11 2010-01-28 Canon Inc Imaging apparatus and imaging system
WO2010074199A1 (en) * 2008-12-26 2010-07-01 廣津 和子 Solid-state image pickup element and method for controlling same
JP2010171918A (en) * 2008-12-26 2010-08-05 Hirotsu Kazuko Solid-state image pickup element
JP4538528B2 (en) * 2008-12-26 2010-09-08 廣津 和子 Solid-state image sensor
CN102265605A (en) * 2008-12-26 2011-11-30 广津和子 Solid-state image pickup element and method for controlling same
US8552354B2 (en) 2008-12-26 2013-10-08 Kazuko Hirotsu Solid-state image pickup element having a control circuit for controlling the operation period of a transfer circuit and method for controlling the same
JP2015173432A (en) * 2014-02-24 2015-10-01 日本放送協会 Signal processing circuit and image sensor

Similar Documents

Publication Publication Date Title
JP5614993B2 (en) Imaging apparatus and solid-state imaging device driving method
JP6159105B2 (en) Imaging apparatus and control method thereof
JP4948090B2 (en) Imaging apparatus and drive control method
JP5219778B2 (en) Imaging apparatus and control method thereof
US11290648B2 (en) Image capture apparatus and control method thereof
JP4834345B2 (en) IMAGING DEVICE, ITS CONTROL METHOD, PROGRAM, AND STORAGE MEDIUM
JP5013812B2 (en) Imaging apparatus and correction method
JP5013811B2 (en) Imaging apparatus and correction method
US11936987B2 (en) Image capturing apparatus
JP2007329658A (en) Imaging apparatus and driving method therefor
JP2007214892A (en) Imaging apparatus
JP2008072512A (en) Photographing apparatus and its control method, and photographing system
JP5106055B2 (en) Imaging apparatus and flicker detection method thereof
JP2008099040A (en) Solid-state imaging apparatus, and electronic information apparatus
JP3802596B2 (en) Electronic camera
JP2013192058A (en) Imaging apparatus
JP2009260871A (en) Imaging apparatus
JP4847281B2 (en) Imaging apparatus, control method therefor, and imaging system
JP4840991B2 (en) PHOTOELECTRIC CONVERSION DEVICE, ITS CONTROL METHOD, AND IMAGING DEVICE
JP2009188650A (en) Imaging apparatus
JP5106056B2 (en) Imaging apparatus and flicker detection method thereof
JP2008092478A (en) Photoelectric conversion device, its controlling method and imaging apparatus
JP5836673B2 (en) IMAGING DEVICE, IMAGING DEVICE CONTROL METHOD, AND COMPUTER PROGRAM
JP2009212603A (en) Imaging apparatus and its control method
JP2012204938A (en) Imaging apparatus

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20091201