JP2004144928A - Active matrix type display - Google Patents

Active matrix type display Download PDF

Info

Publication number
JP2004144928A
JP2004144928A JP2002308706A JP2002308706A JP2004144928A JP 2004144928 A JP2004144928 A JP 2004144928A JP 2002308706 A JP2002308706 A JP 2002308706A JP 2002308706 A JP2002308706 A JP 2002308706A JP 2004144928 A JP2004144928 A JP 2004144928A
Authority
JP
Japan
Prior art keywords
signal
image
light emission
circuit
emitting element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2002308706A
Other languages
Japanese (ja)
Other versions
JP4038113B2 (en
Inventor
Takuya Yoshimi
吉見 琢也
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2002308706A priority Critical patent/JP4038113B2/en
Publication of JP2004144928A publication Critical patent/JP2004144928A/en
Application granted granted Critical
Publication of JP4038113B2 publication Critical patent/JP4038113B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To suppress the deterioration of a light emission element to the minimum and eliminate the blur of edge generated in a movie display in an active matrix type display. <P>SOLUTION: The display includes a scanning drive circuits 17 and 18 which apply a scanning signal on a plurality of data lines 20 and a plurality of scanning lines 21 of a display panel 12, a signal discrimination circuit 14 which compares image signal data of different frames, discriminates whether the image is a still image or a moving image, and outputs a signal discriminating whether the image is a still image or a moving image, a control circuit 15 which supplies to the scanning drive circuits 17 and 18 a signal which sets the intensity of light emission of the light emission element in a frame at a first value when the discriminating signal from the signal discrimination circuit 14 is of a still image, and stops the light emission of the light emission element at halfway in a frame and sets the intensity of light emission of the light emission element at a second value larger than the first value when the discriminating signal is of a moving image. <P>COPYRIGHT: (C)2004,JPO

Description

【0001】
【発明の属する技術分野】
本発明は、アクティブマトリクス型表示装置に関し、より詳しくは、有機半導体膜などからなる発光素子とこの発光素子の発光動作を制御するトランジスタとを有するアクティブマトリクス型の表示装置に関する。
【0002】
【従来の技術】
近年、液晶ディスプレイ(以下、LCDという。)に代表される薄型ディスプレイは種々の電気製品に組み込まれており、需要を拡大している。これら薄型ディスプレイの中でも、自発光型のディスプレイであり、視野角が広く、輝度、コントラストも高い有機EL素子(以下、OELDという。)は、液晶にかわる次世代のディスプレイとして注目を集めている。
【0003】
OELDの駆動方式として、一般に、アクティブマトリクス駆動型と単純マトリクス駆動型がある。OELDでは、電力効率を高めるためにLCD同様にアクティブマトリクス型駆動方式を採用するものが多い。
【0004】
アクティブマトリクス型表示装置は、一般に、画像信号が供給されるn本のデータ線と、走査信号が供給されるm本の走査線(ゲート線)を画素表示領域に配置し、データ線と走査線の各交差点近傍に画素を配置するとともに、1つの画素について2つのTFTと1つの蓄積容量を接続する構造を有している。
【0005】
複数の走査線には、順次、走査信号が周期的に印加される。
【0006】
図1はアクティブマトリクス型駆動方式を用いた代表的なOELDの画素内の回路である。スキャン線6とデータ線5の交差部近傍に画素が配置されている。スキャン線6には、TFT(Thin Film Transistor)よりなるスイッチ用トランジスタ1のゲートが接続されており、スキャン線6を介して送られる走査信号によって、スイッチ用トランジスタ1はオン,オフを切り替えられる。
【0007】
スイッチ用トランジスタ1がオンの時、データ線5を介して送られる画像信号がスイッチ用トランジスタ1を通ってドライブ用トランジスタ2のゲートに印加されるとともにストレージキャパシタ3に電荷として蓄えられる。ドライブ用トランジスタ2のゲートに画像信号が印加されるとドライブ用トランジスタ2がオンしてOELD素子4に電流が流れてOELD素子4が発光する。また、スキャン線6に送られる走査信号が低レベルになってスイッチ用トランジスタ1がオフしても、ストレージキャパシタ3に蓄えられた電荷によって、TFTよりなるドライブ用トランジスタ2のゲート電圧は保持されるので、OELD素子4には次のフレームまで電流が流れ続けて発光する。
【0008】
このようにスキャン線6が垂直方向の走査を終え、すべてのスキャン線6に順に走査信号が送られると、すべての画素は各々の画像信号に応じて発光し、1フレームの画像が表示される。そして、次のフレームを表示する為に、再び最初のスキャン線6から走査を始める。
【0009】
一般的に、1 秒間に60フレームが表示され、1フレームは1/60秒間を割り当てられる。選択された画素ではスイッチ用トランジスタ1がオフに切り替わっても電荷が保持された状態であるから、図2(a) のように、OLED素子は1/60秒の1フレームにおいて連続して発光する。このような表示方式はホールド型と呼ばれる。
【0010】
ホールド型の表示方式ではエッジぼけが問題となっている。エッジぼけとは、動物体の端部がぼやけて見える現象であり、人間が連続する画像を足し合わせて知覚するために生じる。これを解消するために、特許文献1では各走査線に走査信号を印加した後に、各画素のOELDに消光期間を設けることにより、消光期間中の視線移動時に白背景の積分がなくなってエッジのぼけを防止する構造が採用されている。
【0011】
【特許文献1】
特開2002−91376
【0012】
【発明が解決しようとする課題】
しかし、上記のようにエッジぼけ防止の為に消光期間を設けると、発光時間が短くなるため、表示輝度が弱くなってしまう。従って、表示輝度を補償するために、発光強度を強くすることが、例えば特許文献1に記載されている。特許文献1では、図2(b) のように、消光期間を設ける装置において、OELDに流れる電流値を従来よりも高くすることによって画像が暗くなることを防止している。
【0013】
しかしながら、OELDが発光する時にはOELDには常に大きな電流が流れるので、画素における発熱量が大きくなるなどの原因によりOELDが早く劣化して、表示装置の寿命が短くなってしまう。
【0014】
本発明の目的は、光放出素子の劣化を最小限に抑え、且つ、動画表示において生じるエッジぼけの現象を解消することができるアクティブマトリクス型表示装置を提供することにある。
【0015】
【課題を解決するための手段】
上記した課題は、複数のスキャン線と複数のデータ線の交差領域にそれぞれ配置され且つ画素電極を有する光放出素子と該光放出素子への信号をオン、オフする能動素子とを有する表示パネルと、前記データ線にデータ信号を印加するデータ駆動回路と、前記スキャン線に走査信号を印加する走査駆動回路と、異なるフレームの画像信号のデータを比較して静止画か動画のいずれかを判別して静止画と動画のいずれかの判別信号を出力する信号判別回路と、前記信号判別回路からの前記判別信号が前記静止画の場合には1フレーム中の前記光放出素子の光放出の強度を第1の値に設定し、前記判別信号が前記動画の場合には1フレーム中の途中で前記光放出素子の光放出を停止して消光するとともに前記光放出素子の光放出の強度を前記第1の値よりも高い第2の値に設定する信号を前記走査駆動回路に送る制御回路とを有することを特徴とするアクティブマトリクス型表示装置によって解決される。
【0016】
本発明によれば、動画と静止画を識別し、動画を表示する場合は消光時間を設け且つ光放出素子の発光強度を高くし、静止画を表示する場合は消光時間を設けずに光放出素子の発光強度を小さくする制御回路を設けている。
【0017】
従って、表示パネルへの電流又は電圧の大きさを抑える時間を設けることにより光放出素子の劣化を抑制するとともに、動画像及び静止画のいずれの表示でもエッジぼけの現象を解消することができる。
【0018】
【発明の実施の形態】
以下、添付した図面に基づいて、本発明の実施例を説明する。
【0019】
図3は本発明のアクティブマトリクス型表示装置のブロック図である。
【0020】
図3において、表示装置10は表示部Aと制御部Bから構成されている。
【0021】
表示部Aにおいて、表示パネル12にはM本のデータ線20が間隔をおいて形成され、データ線20にはデータ駆動回路16が接続されて画像信号が供給される。また、表示パネル12には、各データ線20に絶縁されて交差するN本の書込用スキャン線21とN本の電流供給線22が間隔をおいて交互に形成されている。
【0022】
書込用スキャン線21は、表示パネル12の一側方に配置された書込用走査駆動回路17に接続されて書込用走査信号が供給される。また、電流供給線22は、表示パネル12の他側方に配置された電流用走査駆動回路18に接続されて電流が供給される。
【0023】
また、表示パネル12においては、書込用スキャン線21、電流供給線22及びデータ線20により区画される複数の領域がそれぞれ画素領域23となり、画素領域23の個数はデータ線20の本数と書込用スキャン線21の本数に対応するM×N個となる。
【0024】
画素領域23には、図4に示すように、スイッチ用トランジスタ51、ドライブ用トランジスタ52、ストレージキャパシタ53、OELD素子54が形成されている。スイッチング用トランジスタ51、ドライブ用トランジスタ52としてそれぞれTFTが適用される。また、OELD素子54は、有機発光層を画素電極と共通電極によって挟む構造(不図示)となり、等価回路としては発光ダイオードとして示される。
【0025】
スイッチング用トランジスタ51のうちゲートは書込用スキャン線21に接続され、ソース/ドレインの一方はデータ線20に接続され、ソース/ドレインの他方はドライブ用トランジスタ52のゲートに接続されている。ドライブ用トランジスタ52のソース/ドレインの一方はOELD素子54のカソードに接続され、他方は共通電位線57に接続されている。OELD素子54のアノードは電流供給線22に接続されている。また、ストレージキャパシタ53は、ドライブ用トランジスタ52のゲートと共通電極線57の間に接続されて、データ駆動回路16から送られる画像信号を電荷として蓄える。共通電位線57は、表示パネル12内に形成されてOELD素子54の発光時には電流供給線22よりも電圧が低い固定電位源(不図示)に接続される。電流用走査駆動回路18から電流供給線22に流す電流は、表示制御回路15による電流又は電圧制御により、静止画表示の場合よりも動画表示の場合に大きくなるように変えられる。なお、OELD素子54のカソードは画素電極であり、アノードが共通電極となる。
【0026】
上記した制御部Bは、画像メモリ13、信号判別回路14及び表示制御回路15を有している。
【0027】
画像メモリ13は、画像信号のデータを記憶してその画像データを表示制御回路15を介してデータ駆動回路16に送るとともに信号判別回路14にも送る構成となっている。
【0028】
信号判別回路14は、図5に示すように、画像メモリ13から出力された画像信号のデータを記憶する第1及び第2のメモリ31,32と、第1及び第2のメモリ31,32にそれぞれ記憶されたデータを比較する比較回路33と、比較回路33の出力に基づいて静止画か動画のいずれかを判定する動画・静止画判定回路34とを有している。
【0029】
第1のメモリ31は画像信号のデータうちnフレーム目(nは整数)の全てを記憶し、また、第2のメモリ32は画像信号のデータうち(n+x)フレーム目(n、xは整数)の全てを記憶し、第1のメモリ31と第2のメモリ32にそれぞれ格納されたデータは同期させて信号判別回路14に出力される。フレーム数は、外部から入力する垂直クロックに基づいてカウントされる。
【0030】
また、比較回路33は、第1のメモリ31からの画像信号データと第2のメモリ32からの画像信号データとを比較してそれらの画像信号データが一致する割合を求め、その割合のデータを動画・静止画判定回路34に出力する構成となっている。
【0031】
さらに、動画・静止画判定回路34は、比較回路33からの割合のデータが、所定値、例えば20%以上の場合には静止画であり、それよりも低い場合には動画であると判定し、動画と判定した場合に例えば「1」の信号を表示制御回路15に送り、静止画と判定した場合に例えば「0」の信号を表示制御回路15に送るような構成となっている。
【0032】
表示制御回路15は、画像メモリ13からの画像信号を水平クロックに同期させて1フレームのデータをデータ駆動回路16を介してM本のデータ線20に送り、さらに、垂直クロックに同期させて書込用走査駆動回路17を介して書込用スキャン線21に書込用走査信号を送るとともに、信号判別回路14の出力データに基づいて電流用走査駆動回路18を介して電流供給線22に流す電流値を調整することによりOELD素子54の発光強度を変えたりOELD素子54を消光する電流調整信号を送る。
【0033】
なお、書込用走査駆動回路17から1つの書込用スキャン線21に送る信号のパルス幅は、1フレーム全体の書込時間Tの1/N時間(T/N時間)である。
【0034】
また、表示制御回路15は、信号判別回路14から静止画を示す静止画判別信号「0」が送られる場合には、図6の左側に示すように、1フレーム中の期間T中で消光することなくOELD素子54を発光させるとともに電流用走査駆動回路18、電流供給線58を介してOELD素子54に流れる電流量を低レベルの第1の値とする一方、信号判別回路14から動画を示す動画判別信号「1」が送られる場合には、図6の右側に示すように、電流供給線58に流れる電流量を第1の値よりも高レベルの第2の値にして発光強度を高くするとともに1フレームの期間の途中から終わりにかけて電流供給線22の電流値を調整してOELD素子54の発光を停止する消光時間を設ける。
【0035】
即ち、動画判別信号「1」が表示制御回路15に入力した場合には、表示制御回路15内に設けた発光時間・発光強度変更回路15aによって、OELD素子54に流れる電流量を静止画表示時よりも大きくするとともに、書込用スキャン線21への走査信号の入力開始からT/s時間(T<s<0)経過後に電流用走査駆動回路18からの電流又は電圧を調整してOELD素子54を1フレームの途中で消光するように構成されている。
【0036】
上記した構成を有する表示装置10において、書込用走査駆動回路17から書込用スキャン線21に印加される書込用走査信号によってスイッチ用トランジスタ51がオンになると、データ線20に印可された画像信号はスイッチ用トランジスタ51を通ってストレージキャパシタ53に電荷として蓄えられる。この電荷によって、画像信号に相当する電圧がドライブ用トランジスタ52のゲートに1フレームの期間で印加される。
【0037】
スイッチ用トランジスタ51のゲートへの書込用走査信号の印加開始からT/N時間経過した後には書込用走査信号は低レベルになってスイッチ用トランジスタ51がオフになるが、ストレージキャパシタ53内の電荷の移動経路が絶たれて、ストレージキャパシタ53の電荷は保持される。つまり、ドライブ用トランジスタ52のゲートに印加される電圧は印加開始からT時間経過までほぼ同じに保持された状態となる。この場合であっても、電流用走査駆動回路18から電流供給線22に印加される信号が消光レベルになればOELD素子54の発光は停止する。
【0038】
このように各画素領域23においてOELD素子54は、表示制御回路15によって発光及び消光が制御されて画像表示部12には画像が表示される。
【0039】
ところで、画像メモリ13に取り込まれる画像信号は、信号判別回路14と表示制御回路15の2つ回路に送られる。
【0040】
画像信号は、フレームのデータが連続して送られる信号であり、信号判別回路14において、第1メモリ31が取り込む信号をn番目のフレーム信号とすると、第2メモリ32は(n+x)番目のフレーム信号を取り込む。なお、x=1の場合は、第1メモリ31と第2メモリ32が前後したフレームの画像信号データを取り込むこと意味する。1フレームの画像信号のデータは、例えば1フレームでの各OELD素子54の発光を制御するためにデータ駆動回路16に入力されるデータである。 第1メモリ31及び第2メモリ32の各々に蓄えられたフレーム信号のデータは比較回路33に入力される。1つのフレーム信号は、M×N個の画素に割り当てられる画素信号データを有しており、比較回路33はこの画素信号をn番目のフレーム信号のデータと(n+x)番目のフレーム信号のデータとを比較し、その結果を動画・静止画判定回路34へ出力する。
【0041】
動画・静止画判定回路34では、比較回路33から出力された結果に基づいて、画像信号が動画であるか静止画であるかを判別する。この実施形態では、第1メモリ31及び第2メモリ32からそれぞれ出力された画像信号のデータについて比較回路33が20%以上同一であるとした場合には動画・静止画判定回路34により静止画と判定され、それよりも小さい場合には動画と判別されるが、50%以上同一である場合に文字画像と判別したり、或いは、画像表示部19の周辺領域等、特定箇所の画素に割り当てられる信号を比較対象として一致していれば静止画と判別し、又は、映像信号をフーリエ変換して離散した信号成分が30%以上の場合に静止画と判定し、その他は動画と判定するようにしてもよい。
【0042】
動画・静止画判定回路34による判定結果は表示制御回路15へ入力される。その他に、表示制御回路15には、画像信号、判定結果以外に水平同期信号と垂直同期信号が入力され、それぞれデータ駆動回路16、書込用走査駆動回路17及び電流用走査駆動回路18にそれぞれ画像信号、書込用走査信号及び消光用走査信号が送られる。
【0043】
ここで、動画・静止画判定回路34の識別結果が静止画であった場合、画像信号及び書込用走査信号は1フレームに割り当てられるT秒間、例えば1/60秒間で、各々のデータバスライン20、書込用スキャン線21に画像信号、書込用走査信号が順次送られる。書込用スキャン線21の各々には、走査駆動回路17から(1/60)×(1/N)秒間で信号電圧値V1 のスキャン信号が印加される。
【0044】
静止画である場合には、書込用スキャン線21のそれぞれには1フレームに割り当てられる1/60時間内では、電流用走査駆動回路18から消光用走査信号が送られず、図6の左側に示すように、OELD素子54は1フレーム中発光し続ける。この場合のOELD素子54の最大の発光強度をL1 とする。
【0045】
一方、動画・静止画判別回路34の識別結果が動画であった場合、画像信号及び書込用走査信号が画素領域13への印加開始後、1フレーム中に1/60秒間の前半分である1/120秒を経過した後に、電流用走査駆動回路18から電流供給線22に流される電流値を低減してOELD素子54を消光させる。
【0046】
動画表示の場合のOELD素子54の1フレーム中の発光強度の積分値は、静止画表示の場合のOELD素子54の1フレーム中の発光強度の積分値とほぼ同じにするように、動画表示時のデータ信号の波高値を決める。例えば、OELD素子54の実質的な発光強度が小さくなることを防止するために、動画表示時の1フレームの1/2を消光時間にあてる場合には、OELD素子54の発光強度が、動画表示時に静止画像表示時の2倍となるようにデータ駆動回路16からのOELD素子54への電流値若しくは電圧値を補正する。
【0047】
この場合、1フレームの表示時間T中の各OELD素子54の発光時間をTONとし、消光時間をTOFF (TOFF =T−TON)とし、静止画表示時のOELD素子54の発光強度をL1 とすると、動画表示の時のOELD素子54の発光強度L2 がL2 =L1 ×(TON+TOFF )/TONとなるようにOELD素子54に印加する電圧値又は電流値を変更してもよい。この場合、電流供給線58と共通電位線57の間の電流値又は電圧値を変更してOELD素子54の発光強度を変える。
【0048】
OELD素子54の発光強度を切り換える場合には、これに加えて、画像信号のγ値を動画表示に適した値に補正しても良い。γ値は、シグナル強度と輝度の関係を示す値であり、動画と静止画とで視覚的に感じる輝度が異なるために、補正の補正が必要になることがある。
【0049】
従って、表示装置10において、静止画表示時には、1フレーム中で電流供給線22を低いレベルに保持してOELD素子54の発光させる一方で、動画表示時には、1フレームの途中で電流供給線22に消去用走査信号を印加してOELD素子54を強制的に消光させるとともにOELD素子54に流れる電流値を大きくして輝度を高くするようにしているので、見かけ上の表示画像の明るさを低下させずに、静止画、動画の如何にかかわらずに常に画像のエッジをたたせて画像のぼけが改善される。動画表示の場合には、発光強度が上昇し且つ1フレームの途中で消光されるので、発光積分量が静止画表示時とほぼ同じなってエッジをたたせることができる。一方、静止画の場合には、消光時間を設けていないが前のフレームの残像が視覚的に残ってもなんら悪影響はなく、この場合にもエッジがたつことになる。この結果、表示装置におけるOELD素子54の劣化が抑制されて、表示装置の寿命が延びる。
【0050】
なお、信号判別回路14の判断が動画から静止画に代わる場合、又は静止画から動画に代わる場合には、(n+x+1)フレーム目からデータ信号の電圧値又は電流値を変更し、同時に消去用走査信号を変更することになる。また、上記した構成は液晶表示装置、その他の平面表示装置に適用してもよく、液晶表示装置の場合には、OELD素子の代わりに画素電極、液晶及び共通電極が用いられることになる。
(付記1)複数のスキャン線と複数のデータ線の交差領域にそれぞれ配置され且つ画素電極を有する光放出素子と該光放出素子への信号をオン、オフする能動素子とを有する表示パネルと、
前記データ線にデータ信号を印加するデータ駆動回路と、
前記スキャン線に走査信号を印加する走査駆動回路と、
異なるフレームの画像信号のデータを比較して静止画か動画のいずれかを判別して静止画と動画のいずれかの判別信号を出力する信号判別回路と、
前記信号判別回路からの前記判別信号が前記静止画の場合には1フレーム中の前記光放出素子の光放出の強度を第1の値に設定し、前記判別信号が前記動画の場合には1フレーム中の途中で前記光放出素子の光放出を停止して消光するとともに前記光放出素子の光放出の強度を前記第1の値よりも高い第2の値に設定する信号を前記走査駆動回路に送る制御回路と
を有することを特徴とするアクティブマトリクス型表示装置。
(付記2)前記光放出素子は有機発光素子であることを特徴とする付記1に記載のアクティブマトリクス型表示装置。
(付記3)前記判別信号が前記動画の場合の前記光放出の前記第2の値は、前記1フレーム中における前記途中までの発光時間とその後の前記消光の時間の和を前記発光時間で割った値に前記第1の値をかけた大きさであることを特徴とする付記2に記載のアクティブマトリクス型表示装置。
(付記4)前記光放出素子には画像データを蓄積するキャパシタが接続されていることを特徴とする付記1乃至付記3のいずれかに記載のアクティブマトリクス型表示装置。
(付記5)前記信号判別回路からの信号に基づいて、前記光放出素子に印加する電圧又は電流を変化させて前記光放出素子の前記光放出量を制御する光放出強度変更回路が前記制御回路に設けられていることを特徴とする付記1乃至付記4のいずれかに記載のアクティブマトリクス型表示装置。
(付記6)前記制御回路は、前記消光の際には、前記画像信号のγ値も変化させることを特徴とする付記1乃至付記5のいずれかに記載のアクティブマトリクス型表示装置。
(付記7)前記光放出素子のうち前記能動素子が接続されない電極には電流供給線が接続されていることを特徴とする付記1乃至付記6のいずれかに記載のアクティブマトリクス型表示装置。
(付記8)前記光放出素子は、液晶を有する構造を有することを特徴とする付記1に記載のアクティブマトリクス型表示装置。
【0051】
【発明の効果】
以上述べたように本発明によれば、動画と静止画を識別し、動画を表示する場合は消光時間を設け且つ光放出素子の発光強度を高くし、静止画を表示する場合は消光時間を設けずに光放出素子の発光強度を小さくするような制御回路を設けたので、表示パネルへの電流又は電圧の大きさを抑える時間を確保することにより光放出素子の劣化を抑制するとともに、動画像及び静止画を表示するときのエッジぼけの現象を解消することができる。
【図面の簡単な説明】
【図1】図1は、従来の表示装置の画素領域の構成を示す回路図である。
【図2】図2(a) は、従来の表示装置の1フレームの改善前のOELDの発光強度を示す波形図、図2(b) は、従来の表示装置の1フレームの改善後のOELDの発光強度を示す波形図である。
【図3】図3は、本発明の実施形態に係るアクティブマトリクス型表示装置を示す構成図である。
【図4】図4は、本発明の実施形態に係るアクティブマトリクス型表示装置に設けられる信号判別回路内の構成を示すブロック図である。
【図5】図5は、本発明の実施形態に係るアクティブマトリクス型表示装置の画素領域の回路図である。
【図6】図6は、本発明の実施形態に係るアクティブマトリクス型表示装置の静止画表示の際の1フレームのOELDの発光強度と、動画表示の際の1フレームのOELDの発光強度とを示す波形図である。
【符号の説明】
10…表示装置、12…表示パネル、13…画像メモリ、14…信号判別回路、15…表示制御回路、16…データ駆動回路、17…書込用走査駆動回路、18…消光用走査駆動回路、20…データ線、21…書込用スキャン線、22…消光用スキャン線。
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to an active matrix display device, and more particularly to an active matrix display device having a light emitting element made of an organic semiconductor film or the like and a transistor for controlling the light emitting operation of the light emitting element.
[0002]
[Prior art]
In recent years, thin displays typified by liquid crystal displays (hereinafter referred to as LCDs) have been incorporated into various electric products, and demand has been expanding. Among these thin displays, organic EL elements (hereinafter referred to as OELDs), which are self-luminous displays, have a wide viewing angle, and have high brightness and contrast, are attracting attention as next-generation displays that replace liquid crystals.
[0003]
Generally, there are an active matrix driving type and a simple matrix driving type as an OELD driving method. Many OELDs employ an active matrix drive system like LCDs in order to increase power efficiency.
[0004]
In an active matrix display device, in general, n data lines to which image signals are supplied and m scanning lines (gate lines) to which scanning signals are supplied are arranged in a pixel display region, and the data lines and scanning lines are arranged. Each pixel has a structure in which pixels are arranged in the vicinity of each intersection and two TFTs and one storage capacitor are connected to one pixel.
[0005]
A scanning signal is periodically applied to the plurality of scanning lines sequentially.
[0006]
FIG. 1 shows a circuit in a typical OELD pixel using an active matrix driving method. Pixels are arranged near the intersection of the scan line 6 and the data line 5. The scanning line 6 is connected to the gate of a switching transistor 1 made of a TFT (Thin Film Transistor), and the switching transistor 1 is switched on and off by a scanning signal sent through the scanning line 6.
[0007]
When the switching transistor 1 is on, an image signal sent through the data line 5 is applied to the gate of the driving transistor 2 through the switching transistor 1 and is stored as a charge in the storage capacitor 3. When an image signal is applied to the gate of the drive transistor 2, the drive transistor 2 is turned on, a current flows through the OELD element 4, and the OELD element 4 emits light. Even if the scanning signal sent to the scanning line 6 becomes low level and the switching transistor 1 is turned off, the gate voltage of the driving transistor 2 made of TFT is held by the charge stored in the storage capacitor 3. Therefore, current continues to flow through the OELD element 4 until the next frame, and emits light.
[0008]
When the scanning lines 6 finish scanning in the vertical direction in this way and scanning signals are sequentially sent to all the scanning lines 6, all the pixels emit light in accordance with the respective image signals, and an image of one frame is displayed. . Then, scanning is started again from the first scan line 6 in order to display the next frame.
[0009]
Generally, 60 frames are displayed per second, and 1 frame is assigned 1/60 seconds. In the selected pixel, since the charge is held even when the switching transistor 1 is switched off, the OLED element emits light continuously in one frame of 1/60 seconds as shown in FIG. . Such a display method is called a hold type.
[0010]
Edge blur is a problem in the hold-type display method. Edge blur is a phenomenon in which the edge of an animal body appears blurry, and occurs because humans add up and perceive continuous images. In order to solve this problem, in Patent Document 1, after applying a scanning signal to each scanning line, an extinction period is provided in the OELD of each pixel, so that there is no integration of the white background when the line of sight moves during the extinction period. A structure that prevents blurring is used.
[0011]
[Patent Document 1]
JP2002-91376
[0012]
[Problems to be solved by the invention]
However, when the extinction period is provided to prevent edge blur as described above, the light emission time is shortened and the display luminance is weakened. Therefore, for example, Patent Document 1 describes that the emission intensity is increased in order to compensate the display luminance. In Patent Document 1, as shown in FIG. 2B, in an apparatus that provides an extinction period, the value of the current flowing through the OELD is made higher than in the prior art to prevent the image from becoming dark.
[0013]
However, since a large current always flows through the OELD when the OELD emits light, the OELD deteriorates quickly due to an increase in the amount of heat generated in the pixel, and the life of the display device is shortened.
[0014]
An object of the present invention is to provide an active matrix display device capable of minimizing deterioration of a light emitting element and eliminating an edge blur phenomenon that occurs in moving image display.
[0015]
[Means for Solving the Problems]
The problem described above is that a display panel having a light emitting element that is disposed in an intersection region of a plurality of scan lines and a plurality of data lines and has a pixel electrode, and an active element that turns on and off a signal to the light emitting element, A data driving circuit for applying a data signal to the data line, a scanning driving circuit for applying a scanning signal to the scan line, and comparing image signal data of different frames to determine whether it is a still image or a moving image. A signal discriminating circuit for outputting either a still image or a moving image discriminating signal; and when the discriminating signal from the signal discriminating circuit is the still image, the light emission intensity of the light emitting element in one frame is set. When the determination signal is the moving image, the light emission of the light emitting element is stopped and extinguished in the middle of one frame, and the light emission intensity of the light emitting element is set to the first value. 1 It is solved by an active matrix type display apparatus characterized by a control circuit which sends a signal for setting the second higher value than the value in the scan driving circuit.
[0016]
According to the present invention, a moving image and a still image are identified, and when displaying a moving image, a light extinction time is provided and the emission intensity of the light emitting element is increased. When a still image is displayed, light emission is performed without providing a light extinction time. A control circuit for reducing the light emission intensity of the element is provided.
[0017]
Therefore, by providing a time for suppressing the magnitude of the current or voltage to the display panel, it is possible to suppress the deterioration of the light emitting element and to eliminate the phenomenon of edge blur in both moving images and still images.
[0018]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, embodiments of the present invention will be described with reference to the accompanying drawings.
[0019]
FIG. 3 is a block diagram of the active matrix display device of the present invention.
[0020]
In FIG. 3, the display device 10 includes a display unit A and a control unit B.
[0021]
In the display portion A, M data lines 20 are formed on the display panel 12 at intervals, and the data drive circuit 16 is connected to the data lines 20 to supply an image signal. In the display panel 12, N write scan lines 21 and N current supply lines 22 that are insulated from and intersect each data line 20 are alternately formed at intervals.
[0022]
The write scan line 21 is connected to a write scan drive circuit 17 disposed on one side of the display panel 12 and supplied with a write scan signal. The current supply line 22 is connected to a current scanning drive circuit 18 disposed on the other side of the display panel 12 and supplied with current.
[0023]
In the display panel 12, a plurality of areas defined by the write scan lines 21, the current supply lines 22, and the data lines 20 are respectively pixel areas 23, and the number of pixel areas 23 is the number of data lines 20. M × N corresponding to the number of scanning lines 21 for insertion.
[0024]
As shown in FIG. 4, a switching transistor 51, a driving transistor 52, a storage capacitor 53, and an OELD element 54 are formed in the pixel region 23. TFTs are applied as the switching transistor 51 and the drive transistor 52, respectively. The OELD element 54 has a structure (not shown) in which an organic light emitting layer is sandwiched between a pixel electrode and a common electrode, and is shown as a light emitting diode as an equivalent circuit.
[0025]
Of the switching transistor 51, the gate is connected to the write scan line 21, one of the source / drain is connected to the data line 20, and the other of the source / drain is connected to the gate of the drive transistor 52. One of the source / drain of the driving transistor 52 is connected to the cathode of the OELD element 54, and the other is connected to the common potential line 57. The anode of the OELD element 54 is connected to the current supply line 22. The storage capacitor 53 is connected between the gate of the drive transistor 52 and the common electrode line 57, and stores the image signal sent from the data drive circuit 16 as electric charge. The common potential line 57 is formed in the display panel 12 and is connected to a fixed potential source (not shown) having a voltage lower than that of the current supply line 22 when the OELD element 54 emits light. The current flowing from the current scanning drive circuit 18 to the current supply line 22 is changed by the current or voltage control by the display control circuit 15 so as to be larger in the case of moving image display than in the case of still image display. The cathode of the OELD element 54 is a pixel electrode, and the anode is a common electrode.
[0026]
The control unit B described above includes an image memory 13, a signal determination circuit 14, and a display control circuit 15.
[0027]
The image memory 13 is configured to store image signal data and send the image data to the data driving circuit 16 through the display control circuit 15 and also to the signal determination circuit 14.
[0028]
As shown in FIG. 5, the signal determination circuit 14 includes first and second memories 31 and 32 that store image signal data output from the image memory 13, and first and second memories 31 and 32. Each has a comparison circuit 33 that compares the stored data, and a moving image / still image determination circuit 34 that determines either a still image or a moving image based on the output of the comparison circuit 33.
[0029]
The first memory 31 stores all of the nth frame (n is an integer) of the image signal data, and the second memory 32 is the (n + x) th frame of the image signal data (n and x are integers). The data stored in the first memory 31 and the second memory 32 are output to the signal determination circuit 14 in synchronization. The number of frames is counted based on a vertical clock input from the outside.
[0030]
Further, the comparison circuit 33 compares the image signal data from the first memory 31 and the image signal data from the second memory 32 to obtain a ratio in which the image signal data matches, and the data of the ratio is obtained. The moving image / still image determination circuit 34 is configured to output.
[0031]
Further, the moving image / still image determination circuit 34 determines that the data of the ratio from the comparison circuit 33 is a still image when the data is a predetermined value, for example, 20% or more, and determines that the data is a moving image when the data is lower than that. For example, a signal “1” is sent to the display control circuit 15 when it is determined as a moving image, and a signal “0” is sent to the display control circuit 15 when it is determined as a still image.
[0032]
The display control circuit 15 synchronizes the image signal from the image memory 13 with the horizontal clock, sends one frame of data to the M data lines 20 through the data driving circuit 16, and further writes it in synchronization with the vertical clock. A write scan signal is sent to the write scan line 21 via the scanning scan drive circuit 17, and flows to the current supply line 22 via the current scan drive circuit 18 based on the output data of the signal determination circuit 14. By adjusting the current value, a current adjustment signal for changing the light emission intensity of the OELD element 54 or quenching the OELD element 54 is sent.
[0033]
Note that the pulse width of the signal sent from the writing scan driving circuit 17 to one writing scan line 21 is 1 / N time (T / N time) of the writing time T of one frame.
[0034]
Further, when a still image discrimination signal “0” indicating a still image is sent from the signal discrimination circuit 14, the display control circuit 15 is extinguished during the period T in one frame as shown on the left side of FIG. 6. The OELD element 54 is caused to emit light without any change, and the amount of current flowing to the OELD element 54 through the current scanning drive circuit 18 and the current supply line 58 is set to a low-level first value, while a moving image is displayed from the signal determination circuit 14. When the moving image discrimination signal “1” is sent, the amount of current flowing through the current supply line 58 is set to a second value that is higher than the first value, as shown on the right side of FIG. In addition, an extinction time for stopping the light emission of the OELD element 54 is provided by adjusting the current value of the current supply line 22 from the middle to the end of the period of one frame.
[0035]
That is, when the moving image determination signal “1” is input to the display control circuit 15, the amount of current flowing through the OELD element 54 is displayed by the light emission time / light emission intensity changing circuit 15a provided in the display control circuit 15 when a still image is displayed. OELD element by adjusting the current or voltage from the current scan driving circuit 18 after the lapse of T / s time (T <s <0) from the start of input of the scanning signal to the writing scan line 21. 54 is extinguished in the middle of one frame.
[0036]
In the display device 10 having the above-described configuration, when the switching transistor 51 is turned on by the writing scanning signal applied from the writing scanning drive circuit 17 to the writing scanning line 21, the switching transistor 51 is applied to the data line 20. The image signal is stored as a charge in the storage capacitor 53 through the switching transistor 51. With this electric charge, a voltage corresponding to the image signal is applied to the gate of the drive transistor 52 in a period of one frame.
[0037]
After T / N time has elapsed from the start of application of the write scan signal to the gate of the switch transistor 51, the write scan signal goes low and the switch transistor 51 is turned off. The charge transfer path is disconnected, and the charge of the storage capacitor 53 is held. In other words, the voltage applied to the gate of the drive transistor 52 is kept substantially the same from the start of application to the lapse of T time. Even in this case, the light emission of the OELD element 54 is stopped when the signal applied from the current scanning drive circuit 18 to the current supply line 22 reaches the extinction level.
[0038]
In this manner, the OELD element 54 in each pixel region 23 is controlled to emit and extinguish light by the display control circuit 15, and an image is displayed on the image display unit 12.
[0039]
By the way, the image signal taken into the image memory 13 is sent to two circuits of the signal discrimination circuit 14 and the display control circuit 15.
[0040]
The image signal is a signal to which frame data is continuously transmitted. In the signal determination circuit 14, if the signal taken in by the first memory 31 is the nth frame signal, the second memory 32 stores the (n + x) th frame. Capture the signal. When x = 1, it means that the first memory 31 and the second memory 32 capture the image signal data of the frames before and after. The data of one frame of image signal is data input to the data driving circuit 16 in order to control light emission of each OELD element 54 in one frame, for example. The frame signal data stored in each of the first memory 31 and the second memory 32 is input to the comparison circuit 33. One frame signal has pixel signal data assigned to M × N pixels, and the comparison circuit 33 uses the pixel signal as the nth frame signal data and the (n + x) th frame signal data. And outputs the result to the moving image / still image determination circuit 34.
[0041]
The moving image / still image determination circuit 34 determines whether the image signal is a moving image or a still image based on the result output from the comparison circuit 33. In this embodiment, when the comparison circuit 33 is equal to or more than 20% for the data of the image signals output from the first memory 31 and the second memory 32, the moving image / still image determining circuit 34 If it is smaller than that, it is determined to be a moving image, but if it is 50% or more identical, it is determined to be a character image, or assigned to a pixel at a specific location such as a peripheral area of the image display unit 19. If the signal matches as a comparison target, it is determined as a still image, or when a video signal is Fourier-transformed and the discrete signal component is 30% or more, it is determined as a still image, and the other is determined as a moving image. May be.
[0042]
The determination result by the moving image / still image determination circuit 34 is input to the display control circuit 15. In addition to the image signal and the determination result, a horizontal synchronization signal and a vertical synchronization signal are input to the display control circuit 15, and are respectively input to the data drive circuit 16, the write scan drive circuit 17, and the current scan drive circuit 18. An image signal, a writing scanning signal, and an extinction scanning signal are sent.
[0043]
Here, when the identification result of the moving image / still image determination circuit 34 is a still image, the image signal and the scanning signal for writing are each data bus line in T seconds assigned to one frame, for example, 1/60 seconds. 20. An image signal and a writing scan signal are sequentially sent to the writing scan line 21. A scan signal having a signal voltage value V 1 is applied to each of the write scan lines 21 from the scan drive circuit 17 in (1/60) × (1 / N) seconds.
[0044]
In the case of a still image, the extinction scanning signal is not sent from the current scanning driving circuit 18 within 1/60 hours allocated to one frame to each of the writing scanning lines 21, and the left side of FIG. As shown, the OELD element 54 continues to emit light during one frame. The maximum emission intensity of the OELD device 54 in this case to L 1.
[0045]
On the other hand, when the identification result of the moving image / still image discrimination circuit 34 is a moving image, the image signal and the scanning signal for writing are the first half of 1/60 second in one frame after the application to the pixel region 13 is started. After the elapse of 1/120 seconds, the value of the current flowing from the current scanning drive circuit 18 to the current supply line 22 is reduced, and the OELD element 54 is extinguished.
[0046]
When displaying moving images, the integrated value of the emission intensity in one frame of the OELD element 54 in the case of moving image display is substantially the same as the integrated value of the emission intensity in one frame of the OELD element 54 in the case of still image display. Determine the peak value of the data signal. For example, in order to prevent the substantial light emission intensity of the OELD element 54 from decreasing, when the half of one frame at the time of moving image display is used for the extinction time, the light emission intensity of the OELD element 54 is The current value or voltage value from the data driving circuit 16 to the OELD element 54 is corrected so as to be twice that when displaying a still image.
[0047]
In this case, the light emission time of each OELD element 54 during one frame display time T is T ON , the extinction time is T OFF (T OFF = T−T ON ), and the light emission intensity of the OELD element 54 at the time of still image display. when the the L 1, the voltage value or current value luminous intensity L 2 of OELD device 54 when displaying the moving image is applied to L 2 = L 1 × (T oN + T OFF) / T OELD device 54 so that oN May be changed. In this case, the light intensity of the OELD element 54 is changed by changing the current value or voltage value between the current supply line 58 and the common potential line 57.
[0048]
When the emission intensity of the OELD element 54 is switched, in addition to this, the γ value of the image signal may be corrected to a value suitable for moving image display. The γ value is a value indicating the relationship between the signal intensity and the luminance, and the luminance that is visually perceived differs between the moving image and the still image, and thus correction correction may be required.
[0049]
Accordingly, in the display device 10, when displaying a still image, the current supply line 22 is held at a low level in one frame to cause the OELD element 54 to emit light, while when displaying a moving image, the current supply line 22 is connected to the current supply line 22 in the middle of one frame. Since the OELD element 54 is forcibly extinguished by applying an erasing scan signal and the current value flowing through the OELD element 54 is increased to increase the luminance, the apparent brightness of the display image is reduced. In addition, the blur of the image is improved by always applying the edge of the image regardless of whether it is a still image or a moving image. In the case of moving image display, since the light emission intensity increases and the light is extinguished in the middle of one frame, the light emission integral amount is almost the same as that in the still image display, and an edge can be applied. On the other hand, in the case of a still image, no extinction time is provided, but even if an afterimage of the previous frame remains visually, there is no adverse effect, and in this case as well, there will be an edge. As a result, deterioration of the OELD element 54 in the display device is suppressed, and the life of the display device is extended.
[0050]
When the determination by the signal discrimination circuit 14 is changed from a moving image to a still image, or when a still image is changed to a moving image, the voltage value or current value of the data signal is changed from the (n + x + 1) th frame, and the erasing scan is performed at the same time. The signal will be changed. The above-described configuration may be applied to a liquid crystal display device and other flat display devices. In the case of a liquid crystal display device, a pixel electrode, a liquid crystal, and a common electrode are used instead of the OELD element.
(Supplementary Note 1) A display panel having a light emitting element that is disposed in an intersection region of a plurality of scan lines and a plurality of data lines and has a pixel electrode, and an active element that turns on and off a signal to the light emitting element;
A data driving circuit for applying a data signal to the data line;
A scan driving circuit for applying a scan signal to the scan line;
A signal discriminating circuit that compares data of image signals of different frames and discriminates either a still image or a moving image and outputs either a still image or a moving image;
When the discrimination signal from the signal discrimination circuit is the still image, the light emission intensity of the light emitting element in one frame is set to a first value, and when the discrimination signal is the moving image, 1 is set. The scanning drive circuit generates a signal for stopping the light emission of the light emitting element in the middle of the frame and extinguishing the light and setting the light emission intensity of the light emitting element to a second value higher than the first value. An active matrix display device comprising:
(Supplementary note 2) The active matrix display device according to supplementary note 1, wherein the light emitting element is an organic light emitting element.
(Supplementary Note 3) When the determination signal is the moving image, the second value of the light emission is obtained by dividing the sum of the light emission time until the middle of the one frame and the time of the subsequent quenching by the light emission time. The active matrix display device according to appendix 2, which is a size obtained by multiplying the first value by the first value.
(Supplementary note 4) The active matrix display device according to any one of supplementary notes 1 to 3, wherein a capacitor for storing image data is connected to the light emitting element.
(Supplementary Note 5) A light emission intensity changing circuit for controlling the light emission amount of the light emitting element by changing a voltage or a current applied to the light emitting element based on a signal from the signal determination circuit includes the control circuit. The active matrix display device according to any one of appendix 1 to appendix 4, wherein the active matrix display device is provided.
(Supplementary note 6) The active matrix display device according to any one of supplementary notes 1 to 5, wherein the control circuit also changes a γ value of the image signal during the extinction.
(Supplementary note 7) The active matrix display device according to any one of supplementary notes 1 to 6, wherein a current supply line is connected to an electrode of the light emitting element to which the active element is not connected.
(Supplementary note 8) The active matrix display device according to supplementary note 1, wherein the light emitting element has a structure having a liquid crystal.
[0051]
【The invention's effect】
As described above, according to the present invention, a moving image and a still image are identified, and when displaying a moving image, a quenching time is provided and the light emitting element has a high emission intensity, and when displaying a still image, the quenching time is set. Since a control circuit that reduces the light emission intensity of the light emitting element without providing it is provided, it is possible to suppress the deterioration of the light emitting element by securing a time for suppressing the magnitude of the current or voltage to the display panel. The phenomenon of edge blurring when displaying images and still images can be eliminated.
[Brief description of the drawings]
FIG. 1 is a circuit diagram showing a configuration of a pixel region of a conventional display device.
FIG. 2 (a) is a waveform diagram showing the emission intensity of OELD before improvement of one frame of a conventional display device, and FIG. 2 (b) is OELD after improvement of one frame of a conventional display device. It is a wave form diagram which shows the emitted light intensity.
FIG. 3 is a configuration diagram illustrating an active matrix display device according to an embodiment of the present invention.
FIG. 4 is a block diagram showing a configuration in a signal discrimination circuit provided in the active matrix display device according to the embodiment of the present invention.
FIG. 5 is a circuit diagram of a pixel region of an active matrix display device according to an embodiment of the present invention.
FIG. 6 is a graph showing the emission intensity of one frame of OELD when displaying a still image and the emission intensity of one frame of OELD when displaying a moving image in an active matrix display device according to an embodiment of the present invention. FIG.
[Explanation of symbols]
DESCRIPTION OF SYMBOLS 10 ... Display apparatus, 12 ... Display panel, 13 ... Image memory, 14 ... Signal discrimination circuit, 15 ... Display control circuit, 16 ... Data drive circuit, 17 ... Scanning drive circuit for writing, 18 ... Scanning drive circuit for quenching, 20 ... data line, 21 ... write scan line, 22 ... quenching scan line.

Claims (5)

複数のスキャン線と複数のデータ線の交差領域にそれぞれ配置され且つ画素電極を有する光放出素子と該光放出素子への信号をオン、オフする能動素子とを有する表示パネルと、
前記データ線にデータ信号を印加するデータ駆動回路と、
前記スキャン線に走査信号を印加する走査駆動回路と、
異なるフレームの画像信号のデータを比較して静止画か動画のいずれかを判別して静止画と動画のいずれかの判別信号を出力する信号判別回路と、
前記信号判別回路からの前記判別信号が前記静止画の場合には1フレーム中の前記光放出素子の光放出の強度を第1の値に設定し、前記判別信号が前記動画の場合には1フレーム中の途中で前記光放出素子の光放出を停止して消光するとともに前記光放出素子の光放出の強度を前記第1の値よりも高い第2の値に設定する信号を前記走査駆動回路に送る制御回路と
を有することを特徴とするアクティブマトリクス型表示装置。
A display panel having a light-emitting element that is arranged in an intersection region of a plurality of scan lines and a plurality of data lines and has a pixel electrode, and an active element that turns on and off a signal to the light-emitting element;
A data driving circuit for applying a data signal to the data line;
A scan driving circuit for applying a scan signal to the scan line;
A signal discriminating circuit that compares data of image signals of different frames and discriminates either a still image or a moving image and outputs either a still image or a moving image;
When the discrimination signal from the signal discrimination circuit is the still image, the light emission intensity of the light emitting element in one frame is set to a first value, and when the discrimination signal is the moving image, 1 is set. The scanning drive circuit generates a signal for stopping the light emission of the light emitting element in the middle of the frame and extinguishing the light and setting the light emission intensity of the light emitting element to a second value higher than the first value. An active matrix display device comprising:
前記光放出素子は有機発光素子であることを特徴とする請求項1に記載のアクティブマトリクス型表示装置。The active matrix display device according to claim 1, wherein the light emitting element is an organic light emitting element. 前記判別信号が前記動画の場合の前記光放出の前記第2の値は、前記1フレーム中における前記途中までの発光時間とその後の前記消光の時間の和を前記発光時間で割った値に前記第1の値をかけた大きさであることを特徴とする請求項2に記載のアクティブマトリクス型表示装置。The second value of the light emission when the determination signal is the moving image is the value obtained by dividing the sum of the light emission time until the middle in the one frame and the time of the subsequent quenching by the light emission time. 3. The active matrix display device according to claim 2, wherein the active matrix type display device has a size multiplied by the first value. 前記信号判別回路からの信号に基づいて、前記光放出素子に印加する電圧又は電流を変化させて前記光放出素子の前記光放出量を制御する光放出強度変更回路が前記制御回路に設けられていることを特徴とする請求項1乃至請求項3のいずれかに記載のアクティブマトリクス型表示装置。A light emission intensity changing circuit for controlling the light emission amount of the light emitting element by changing a voltage or a current applied to the light emitting element based on a signal from the signal determination circuit is provided in the control circuit. The active matrix display device according to claim 1, wherein the active matrix display device is a display device. 前記制御回路は、前記消光の際には、前記画像信号のγ特性も変化することを特徴とする請求項1乃至請求項4のいずれかに記載のアクティブマトリクス型表示装置。5. The active matrix display device according to claim 1, wherein the control circuit also changes a γ characteristic of the image signal during the extinction. 6.
JP2002308706A 2002-10-23 2002-10-23 Active matrix display device Expired - Lifetime JP4038113B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002308706A JP4038113B2 (en) 2002-10-23 2002-10-23 Active matrix display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002308706A JP4038113B2 (en) 2002-10-23 2002-10-23 Active matrix display device

Publications (2)

Publication Number Publication Date
JP2004144928A true JP2004144928A (en) 2004-05-20
JP4038113B2 JP4038113B2 (en) 2008-01-23

Family

ID=32454775

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002308706A Expired - Lifetime JP4038113B2 (en) 2002-10-23 2002-10-23 Active matrix display device

Country Status (1)

Country Link
JP (1) JP4038113B2 (en)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006323234A (en) * 2005-05-20 2006-11-30 Seiko Epson Corp Electrooptical apparatus, circuit and method for driving the same and electronic equipment
JP2007293330A (en) * 2006-04-26 2007-11-08 Hana Micron Inc Channel interference compensation method for display device, and data signal driving control apparatus
JP2008185905A (en) * 2007-01-31 2008-08-14 Sanyo Electric Co Ltd Video display device
CN100416641C (en) * 2004-06-25 2008-09-03 京瓷株式会社 Driver for display panel and image display apparatus
JP2011075637A (en) * 2009-09-29 2011-04-14 Lg Display Co Ltd Oled display device
JP2011075636A (en) * 2009-09-29 2011-04-14 Lg Display Co Ltd Oled display
JP2016170385A (en) * 2015-03-13 2016-09-23 日本放送協会 Image display device
JP2017037124A (en) * 2015-08-07 2017-02-16 日本放送協会 Image display device
CN111799291A (en) * 2019-04-01 2020-10-20 美科米尚技术有限公司 Light emitting element display
CN115731855A (en) * 2022-07-27 2023-03-03 友达光电股份有限公司 Drive device

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100416641C (en) * 2004-06-25 2008-09-03 京瓷株式会社 Driver for display panel and image display apparatus
US8587566B2 (en) 2004-06-25 2013-11-19 Kyocera Corporation Driver for display panel and image display apparatus
JP2006323234A (en) * 2005-05-20 2006-11-30 Seiko Epson Corp Electrooptical apparatus, circuit and method for driving the same and electronic equipment
JP2007293330A (en) * 2006-04-26 2007-11-08 Hana Micron Inc Channel interference compensation method for display device, and data signal driving control apparatus
JP2008185905A (en) * 2007-01-31 2008-08-14 Sanyo Electric Co Ltd Video display device
JP2011075637A (en) * 2009-09-29 2011-04-14 Lg Display Co Ltd Oled display device
JP2011075636A (en) * 2009-09-29 2011-04-14 Lg Display Co Ltd Oled display
JP2016170385A (en) * 2015-03-13 2016-09-23 日本放送協会 Image display device
JP2017037124A (en) * 2015-08-07 2017-02-16 日本放送協会 Image display device
CN111799291A (en) * 2019-04-01 2020-10-20 美科米尚技术有限公司 Light emitting element display
CN111799291B (en) * 2019-04-01 2023-11-10 美科米尚技术有限公司 Light emitting device display
CN115731855A (en) * 2022-07-27 2023-03-03 友达光电股份有限公司 Drive device

Also Published As

Publication number Publication date
JP4038113B2 (en) 2008-01-23

Similar Documents

Publication Publication Date Title
US8120555B2 (en) LED display with control circuit
JP3973471B2 (en) Digital drive display device
US8063858B2 (en) Active matrix display apparatus and driving method therefor
US8514209B2 (en) Display apparatus and method for driving the same
US10083656B2 (en) Organic light-emitting diode (OLED) display panel, OLED display device and method for driving the same
KR100804529B1 (en) Organic light emitting display apparatus and driving method thereof
CN112216244B (en) Display panel, driving method thereof and display module
US8207928B2 (en) Method for controlling pixel brightness in a display device
JP2002091376A (en) Picture display device and driving method therefor
CN111937065B (en) Display device driving method and display device
US20080018632A1 (en) Driving To Reduce Aging In An Active Matrix Led Display
JP4274070B2 (en) Display device and driving method thereof
KR101609488B1 (en) Image display device
US8330677B2 (en) Organic electro-luminescent display device and method for driving the same
JP4038113B2 (en) Active matrix display device
JP2003150108A (en) Active matrix substrate and method for driving current controlled type light emitting element using the same
US20080252567A1 (en) Active Matrix Display Device
JP2006038967A (en) Display device and driving method thereof
US12106725B2 (en) Control device, display apparatus, and control method
JP2005309369A (en) Self-luminous display device and driving method therefor
WO2019187063A1 (en) Method for driving display device and display device
US20240078952A1 (en) Power saving in oled displays with multiple refresh rates
CN115966164A (en) Display device and driving method of the same
JP2009047778A (en) Image display device
JP2005043794A (en) Pixel circuit, display device and driving method of pixel circuit

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050328

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20050916

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20050916

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20061221

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070314

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070724

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070925

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20071030

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20071102

R150 Certificate of patent or registration of utility model

Ref document number: 4038113

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101109

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111109

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121109

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131109

Year of fee payment: 6

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131109

Year of fee payment: 6

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131109

Year of fee payment: 6

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term