EP1525619A1 - Surface-mounted semiconductor component and method for the production thereof - Google Patents

Surface-mounted semiconductor component and method for the production thereof

Info

Publication number
EP1525619A1
EP1525619A1 EP03787632A EP03787632A EP1525619A1 EP 1525619 A1 EP1525619 A1 EP 1525619A1 EP 03787632 A EP03787632 A EP 03787632A EP 03787632 A EP03787632 A EP 03787632A EP 1525619 A1 EP1525619 A1 EP 1525619A1
Authority
EP
European Patent Office
Prior art keywords
film
semiconductor
chip
field
semiconductor chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
EP03787632A
Other languages
German (de)
French (fr)
Inventor
Georg Bogner
Jörg Erich SORG
Günter Waitl
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ams Osram International GmbH
Original Assignee
Osram Opto Semiconductors GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from DE10234978A external-priority patent/DE10234978A1/en
Application filed by Osram Opto Semiconductors GmbH filed Critical Osram Opto Semiconductors GmbH
Publication of EP1525619A1 publication Critical patent/EP1525619A1/en
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/4985Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/483Containers
    • H01L33/486Containers adapted for surface mounting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01032Germanium [Ge]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01061Promethium [Pm]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01068Erbium [Er]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01084Polonium [Po]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12043Photo diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • the invention relates to a surface-mountable semiconductor component having a semiconductor chip, at least two external electrical connections which are electrically conductively connected to at least two electrical contacts of the semiconductor chip, and a chip cladding. It further relates to a method for producing such a semiconductor component.
  • Luminescent diode housings are now available with a footprint of size 0402 (corresponding to 0.5 mm x 1.0 mm) and a component height of 400 ⁇ m - 600 ⁇ m. See data sheet from FAIRCHILD SEMICONDUCTOR® for type QTLP690C-X. The corresponding component concept is described in US Pat. No. 4,843,280.
  • the present invention is based on the object of providing a concept for a surface-mountable semiconductor component, in particular a surface-mountable miniature luminescent diode and / or photodiode, which allows the size to be reduced further.
  • This object is achieved by a surface-mountable semiconductor component with the features of claim 1 and by a method with the features of claim 18.
  • the two external electrical connections are formed on a film, the thickness of which is less than or equal to 100 ⁇ m, in particular less than or equal to 50 ⁇ m.
  • This film is preferably made of plastic material, in particular PI or PEN.
  • the semiconductor chip is on a first one
  • Main surface of the film attached and the chip wrap is applied essentially exclusively on the first main surface.
  • the invention is based in particular on the idea of
  • the design according to the invention is preferably suitable for use in the case of components emitting and / or receiving electromagnetic radiation with one or more semiconductor chips emitting and / or receiving electromagnetic radiation, in particular for luminescent diode components with a housing footprint of the size 0402 (corresponding to 0.5 mm x 1.0 mm) or smaller and a component height of less than 400 ⁇ m, in particular less than 350 ⁇ m.
  • the chip envelope made of an electromagnetic radiation is permeable, in particular whose transparent or translucent material is manufactured, in particular from an electromagnetic radiation transparent, preferably unfilled clear plastic material.
  • the chip casing can be mixed with a phosphor which absorbs at least part of the electromagnetic radiation emitted by the luminescence diode chip and emits electromagnetic radiation of a different wavelength and color than the absorbed radiation.
  • the chip casing is preferably produced by means of an injection molding process.
  • the film including the external electrical connections, is preferably coated with a cover layer which provides adhesion to the chip encapsulation and which has mounting windows at the chip mounting points and at the wire mounting points in which there is no cover layer.
  • two external electrical connections are each from a first electrical connection area on the first Main surface of the film, a second electrical connection area on the second main surface of the film and at least one electrical lead-through through the film, which electrically connects the first connection area to the associated second connection area.
  • the electrical connection areas are preferably produced by means of structured metal layers on the film. Conventional suitable methods can be used to structure the metal layers.
  • the metal layers are constructed in multiple layers and, viewed from the film, preferably have a first layer made of copper or a copper-based alloy, which is responsible for the electrical conduction of the metal layer, and a second layer made of nickel or a nickel-based alloy, which represents a barrier layer , and a third layer of gold or a gold-based alloy, which serves to improve the bondability and solderability of the metal layer.
  • the metal layers on the chip side, as seen from the plastic film preferably have a copper layer, followed by a nickel layer, on which in turn a NiP layer (phosphorus content, for example, between 5% and 15%, preferably 8%) is applied.
  • the NiP layer advantageously has a higher reflectivity than a Ni layer and is at least as well bondable as a Ni layer. In addition, it advantageously has a significantly lower tendency to tarnish (oxidize) than a Ni layer.
  • the metal layers located on the back of the lead frame then point out, in particular to simplify the manufacture of the lead frame, as seen from the plastic layer preferably the same layer sequence.
  • a gold layer can preferably be applied to the NiP layer.
  • the first layer expediently has a thickness of between 5 ⁇ m and 25 ⁇ m inclusive.
  • the latter is fastened to one of the first two electrical connection areas by means of a thermally highly conductive connecting means and the corresponding external electrical connection is designed such that it represents a sufficiently good thermal connection for the semiconductor chip.
  • a thermally highly conductive connecting means and the corresponding external electrical connection is designed such that it represents a sufficiently good thermal connection for the semiconductor chip.
  • the semiconductor chip can be mounted on the associated electrical connection area both with its substrate side (i.e. upside-up assembly) and with its epitaxial layer side (i.e. upside-down or flip-chip assembly).
  • the connecting means is, for example, a sufficiently thermally conductive adhesive or a metallic solder.
  • the chip cladding is preferably in a central area above the semiconductor chip and, if necessary. one or more bonding wires to the semiconductor chip, perpendicular to the film, to a greater thickness than in an edge area surrounding the central area.
  • the volume of the chip wrapper is advantageously reduced, as a result of which curvature of the film during the production process can be counteracted due to different thermal expansions of the film and chip wrapper.
  • the opposite ends of the external electrical connections have mutually projecting areas in which the electrical feedthroughs are arranged through the film are.
  • the opposite ends of the external electrical connections preferably run in an S-like manner such that the projecting parts overlap.
  • a film strip is first produced which has on both sides structured and through-contacted through the film strip electrically conductive layers that there is at least one field from a plurality of arranged side by side, component areas having external electrical connections.
  • Each of the component areas comprises all structures of the electrically conductive layers for all external electrical connections of the later semiconductor component.
  • At least one semiconductor chip is subsequently applied to each of the component regions and electrically connected to the external electrical connections.
  • the field is then placed in an injection mold in which a single cavity is provided for the entire field and spans all the semiconductor chips in the field and there essentially only forms cavities on the side of the semiconductor chips.
  • the injection of wrapping material into the cavity is preferably carried out from the side and in particular via film sprue.
  • the field is removed from the injection mold and separated into individual semiconductor components by cutting the chip encapsulation material and the film strip with the structured electrically conductive layers between the component regions.
  • the cavity has a large number of recesses, each of which spans one or more semiconductor chips. In this way, the volume of encapsulation material is reduced by reducing the thickness of the encapsulation material in areas where this is permissible compared to the thickness in the area of semiconductor chips and possibly one or more bonding wires to the semiconductor chip.
  • a separate recess is preferably provided above each semiconductor chip of the field, such that the wrapping material has a multiplicity of elevations arranged next to one another after the injection molding process, in particular has a structure similar to a chocolate bar.
  • the field is advantageously separated by cutting through the wrapping material and the film strip with the structured electrically conductive layers in the trenches between the elevations.
  • an adhesion promoter is applied to the film and / or the electrically conductive layers, which improves the adhesion of the wrapping material to the film and / or the electrically conductive layers.
  • a PI topcoat is preferably used for this.
  • the adhesion promoter is preferably applied in each case to the entire component area, except for the chip mounting areas on which the semiconductor chips are attached and, if appropriate, on the wire mounting areas on which connecting wires are attached.
  • the bonding agent has contacting windows in these areas.
  • the film strip with the structured electrically conductive layers is laminated with its back onto an auxiliary film before being inserted into the injection mold.
  • this auxiliary film protects the electrical connections from mechanical damage (e.g. scratching) and, on the other hand, against undesired covering of the connections with wrapping material, i.e. against a so-called flash on the back of the film strip.
  • the auxiliary film expediently has a similar or a greater coefficient of thermal expansion than the wrapping material, in such a way that it counteracts as far as possible warping of the field due to a greater shrinkage of the wrapping material compared to the film strip during its hardening and / or cooling after the extrusion coating of the field.
  • the film strip can have bores, openings and / or slots outside the fields to reduce mechanical stresses due to different thermal expansions and / or material shrinkages.
  • the film strip can be made of a material which has a thermal expansion coefficient similar to that of the wrapping material.
  • a cambered injection mold can be used, in which the field is seen from the side during which the encapsulant is injected into the cavity, on which later the material with the larger outer thermal expansion coefficient is located, is convexly curved.
  • the field is applied to a film with the wrapping side before being separated, and the auxiliary film is subsequently removed from the back of the film, if necessary.
  • this film is preferably transparent to electromagnetic radiation and the measurement is carried out through the film.
  • the field is preferably separated by sawing, laser cutting and / or water jet cutting.
  • Wafermap are delivered.
  • the components can be separated, taped and delivered after the chip test as before.
  • Figure 1 is a schematic sectional view through the semiconductor device according to the embodiment
  • Figure 2 is a schematic representation of a plan view of the front of a section of a film strip
  • Figure 3 is a schematic representation of a top view of the back of the detail of Figure 2;
  • Figure 4 is a partial schematic representation of a sectional view of an injection mold with inserted film strip
  • FIG. 5 shows a partial schematic representation of a sectional view of a film strip with coated semiconductor chips
  • Figure 6 is a partial schematic representation of a plan view of a film strip with enveloped
  • FIG. 7 shows an enlarged schematic illustration of a section of the film strip shown in FIG. 6.
  • the semiconductor component according to the invention shown in FIG. 1 is a surface-mountable miniature light-emitting diode component with a footprint of type 0402.
  • two external electrical connections 3, 4 are formed on a plastic film 2, which are made, for example, of polyimide (PI) or Pelyethylene naphthalate (PEN).
  • the thickness of the Plastic film is approximately 50 ⁇ m or less.
  • a light-emitting diode chip 1 is attached to a first main surface 22 of the plastic film 2 and there is encapsulated with a chip cladding 5 which is applied to the first main surface 22.
  • the chip casing 5 preferably consists of a clear plastic material, preferably an unfilled clear epoxy resin material, which can be processed by means of injection molding or transfer molding.
  • the two external electrical connections 3, 4 each consist of a first metallized region 31, 32 on the first main surface 22 of the film 2, a second metallised region 41, 42 on the second main surface 23 of the film 2 and at least one metallic electrical feedthrough 314, 324 through the film 2, which electrically connects the first metallized region 31, 32 to the associated second metallized region 41, 42.
  • the metallized regions 31, 32, 41 and 42 each have a plurality of layers and, viewed from the film 2, contain in succession an electrical conductor layer comprising copper or a copper-based alloy and a barrier layer comprising nickel or a nickel-based alloy.
  • an electrical conductor layer comprising copper or a copper-based alloy
  • a barrier layer comprising nickel or a nickel-based alloy.
  • gold or gold-based alloy connection layer is provided on the barrier layer.
  • Copper-based alloy, nickel-based alloy or gold-based alloy are understood to mean all alloys whose properties are essentially determined by copper, nickel or gold.
  • the metallized areas 31 and 32 located on the chip side, viewed from the plastic film 2 preferably have a copper layer, followed by a nickel layer, on which in turn a NiP layer (phosphorus content, for example, between 5% and 15%, preferably 8% ) applied is.
  • the NiP layer advantageously has a higher reflectivity than a Ni layer and is at least as easily bondable as a Ni layer. In addition, it advantageously has a significantly lower tendency to tarnish (oxidize) than a Ni layer.
  • the metallized areas 41 and 42 located on the back preferably have the same layer sequence, as seen from the plastic layer 2.
  • a gold layer can preferably be applied to the NiP layer.
  • the thickness of the electrical conductor layer is between 5 and 25 ⁇ m inclusive.
  • the light-emitting diode chip 1 is fastened on the electrical connection area 31 by means of a thermally highly conductive connecting means and the associated external electrical connection 31, 314, 41 is designed such that it can be used as a thermal connection for the light-emitting diode chip.
  • the light-emitting diode chip can be mounted on the electrical connection region 31 both with its substrate side (i.e. upside-up assembly) and with its epitaxial layer side (i.e. upside down or flip-chip assembly).
  • the connecting means is, for example, a sufficiently thermally conductive adhesive or a metallic solder.
  • the chip cladding 5 preferably has a smaller thickness in an edge region 52 to its side edge in the direction perpendicular to the film than in a central region 51, which at least holds the semiconductor chip 1 and possibly. spanned one or more bonding wires 6 to the LED chip 1. This is indicated in FIG. 1 by the dashed lines 53, 54 and can be seen in FIGS. 5, 6 and 7.
  • the lateral dimensions of the surface-mountable light-emitting diode component are at most - 0.5 mm ⁇ 1 mm and the component height is less than or equal to 0.4 mm, preferably less than or equal to 0.35 ⁇ m.
  • the wrapping material can be mixed with a phosphor that absorbs at least part of the electromagnetic radiation emitted by the LED chip and electromagnetic radiation of a greater wavelength than the absorbed radiation is emitted.
  • the opposite ends of the external electrical connections 3, 4 each have an S-like course, in each of which a projecting part of one end projects into a recessed part of the other end.
  • the electrical feedthroughs 314, 315 are each arranged in a projecting part of the S-like ends.
  • a film strip 200 is first produced, which is provided on both sides with electrically conductive layers 203, 204 which are structured in such a way and through which the film strip is plated through by means of metallic leadthroughs that a field 201 consists of a multiplicity of adjacent ones - Component regions 202 arranged one above the other is formed.
  • the front side of the film strip 200 with the front metallization structure 203 is shown in FIG. 2, and the rear side of the film strip 200 with the rear metallization structure 204 is shown in FIG. 3.
  • a component area is indicated in the enlarged sections of FIGS. 2 and 3 by the dash-dotted lines 202.
  • Each of the component areas 202 has front and back
  • the back of the film strip 200 each have a metallization structure 203, 204, which together with electrical feedthroughs 314, 324 (see FIG. 7) form a first 3 and a second external electrical contact 4.
  • a light-emitting diode chip 1 is applied to each of the component areas, specifically directly to the structured, metallized area 31.
  • the connection between the light-emitting diode chip 1 and the metallic layer 31 takes place by means of an electrically and thermally conductive adhesive which electrically contacts the back of the light-emitting diode chip 1 as well as thermally contacted with the metallic layer 31 of the external electrical connection 3.
  • a front-side contact of each light-emitting diode chip 1 is then connected to the metallic layer 32 of the associated external electrical connection 4 by means of a bonding wire 6 in each case.
  • the field 201 provided with the light-emitting diode chips 1 and the plurality of light-emitting diode chips 1 are transformed into one
  • Injection mold 500 inserted (see FIG. 4).
  • this mold 500 at least one cavity 501 is formed, which spans all the semiconductor chips 1 of the field 201 and only leaves a cavity for the encapsulant on the side of the LED chips 1 above the film strip.
  • the wrapping material is subsequently injected into this cavity, preferably by means of a film sprue from one side of the cavity.
  • the cavity 501 has a plurality of recesses 502, which are each positioned above a semiconductor chip 1 during injection molding. Consequently, the thickness of the chip cladding 5 is made larger in the areas of the light-emitting diode chips 1 and the bonding wires 6 than in the remaining area of the field 201.
  • the wrapping material has a large number of raised areas 51 arranged next to one another, so that the field as a whole has a structure similar to that of a chocolate bar structure (see FIGS. 6 and 7).
  • the extrusion-coated light-emitting diode field 201 is removed from the injection mold 500 and is preferably applied with the back of the film strip 200 to an adhesive film 400 (cf. FIG. 5).
  • This application to an adhesive film 400 serves to hold the field 201 together during and after a later separation into individual light-emitting diode components.
  • the field 201 is separated by severing the chip encapsulation material and the film strip 200 with the structured metallizations 203, 204 between the component regions 202, that is to say in the trenches 52 between the elevations 51 of the encapsulation material 50.
  • Conventional methods such as sawing, laser cutting or water jet can be used for this - cutting can be used.
  • an adhesion promoter in particular in the form of a top coat made of polyimide, is applied to the film strip 200 and / or the electrically conductive layers 203, 204.
  • the adhesion promoter is preferably in each case applied to the entire area of the field 201, except for the chip mounting areas in which the light-emitting diode chips 1 are mounted and contacted on the assigned external electrical connections 3, and except for the wire mounting areas on which the bonding wires 6 are connected to the associated external electrical connections 4 ,
  • the film strip 200 with the structured metallization layers 203, 204 is laminated onto an auxiliary film before insertion into the injection mold 500, which film has a similar or a greater coefficient of thermal expansion than the wrapping material.
  • the auxiliary film can thus counteract warping of the field due to a greater shrinkage of the wrapping material 50 compared to the film strip 200 during its hardening and / or cooling after the field 201 is encapsulated.
  • the auxiliary film can subsequently take over the function of the adhesive film described above when separating.
  • a further measure to counteract the warping of the field due to mechanical tension due to different thermal expansions and / or material shrinkage of the wrapping material and film strips is the formation of bores, openings and / or slots 210 outside the field 201.
  • a film strip 200 can be used which consists of a material which has a similar coefficient of thermal expansion as the wrapping material 50.
  • a domed injection mold can be used for the same reason, in which the field 201 is convexly curved as seen from the side of the light-emitting diode chips 1 during the injection of the enveloping mass 50 into the cavity 501.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Led Device Packages (AREA)
  • Injection Moulding Of Plastics Or The Like (AREA)

Abstract

Disclosed is a surface-mounted semiconductor component comprising a semiconductor chip (1), at least two external electrical connections (3, 4) that are connected in an electrically conducting manner to at least two electrical contacts of the semiconductor chip (1), and a chip cover (5). The two external electrical connections (3, 4) are disposed on a film (2) having a thickness of no more than 100 µm. The semiconductor chip (1) is fixed to a first main surface (22) of the film (2) while the chip cover (5) is applied to said first main surface (22). Also disclosed is a method for producing such a component.

Description

Beschreibungdescription
Oberflachenmontierbares Halbleiterbauelement und Verfahren zu dessen HerstellungSurface mount semiconductor device and method for its manufacture
Die Erfindung betrifft ein oberflachenmontierbares Halbleiterbauelement mit einem Halbleiterchip, mindestens zwei externen elektrischen Anschlüssen, die mit mindestens zwei elektrischen Kontakten des Halbleiterchips elektrisch leitend verbunden sind, und einer Chipumhüllung. Sie betrifft weiterhin ein Verfahren zum Herstellen eines solchen Halbleiterbauelements .The invention relates to a surface-mountable semiconductor component having a semiconductor chip, at least two external electrical connections which are electrically conductively connected to at least two electrical contacts of the semiconductor chip, and a chip cladding. It further relates to a method for producing such a semiconductor component.
Zur Erweiterung der Einsatzgebiete und zur Reduzierung der Herstellungskosten wird versucht, Halbleiterbauelemente in immer kleineren Baugrößen herzustellen. Sehr kleine Lumineszenzdioden sind beispielsweise für die Hintergrundbeleuchtung der Tasten von Mobiltelefonen erforderlich.In order to expand the areas of application and to reduce the manufacturing costs, attempts are being made to manufacture semiconductor components in ever smaller sizes. Very small luminescent diodes are required, for example, for the backlighting of the keys on mobile phones.
Inzwischen sind Lumineszenzdioden-Gehäuse mit einer Stellfläche der Abmessung 0402 (entsprechend 0,5 mm x 1,0 mm) und einer Bauteilhöhe von 400 μm - 600 μm verfügbar. Siehe Datenblatt von FAIRCHILD SEMICONDUCTOR® zur Bauform QTLP690C-X. Das entsprechende Bauteilkonzept ist in der Druckschrift US 4,843,280 beschrieben.Luminescent diode housings are now available with a footprint of size 0402 (corresponding to 0.5 mm x 1.0 mm) and a component height of 400 μm - 600 μm. See data sheet from FAIRCHILD SEMICONDUCTOR® for type QTLP690C-X. The corresponding component concept is described in US Pat. No. 4,843,280.
Eine weitere Verminderung der Bauteilhöhe gestaltet sich mit den herkömmlich verfügbaren Gehäusekonzepten äußerst schwierig.A further reduction in component height is extremely difficult with the conventionally available housing concepts.
Der vorliegenden Erfindung liegt die Aufgabe zugrunde, ein Konzept für ein oberflachenmontierbares Halbleiterbauelement, insbesondere eine oberflächenmontierbare Miniatur-Lumineszenzdiode und/oder Photodiode zur Verfügung zu stellen, das eine weitergehende Verkleinerung der Baugröße erlaubt. Diese Aufgabe wird durch ein oberflachenmontierbares Halbleiterbauelement mit den Merkmalen des Patentanspruches 1 und durch ein Verfahren mit den Merkmalen des Patentanspruches 18 gelöst .The present invention is based on the object of providing a concept for a surface-mountable semiconductor component, in particular a surface-mountable miniature luminescent diode and / or photodiode, which allows the size to be reduced further. This object is achieved by a surface-mountable semiconductor component with the features of claim 1 and by a method with the features of claim 18.
Vorteilhafte Weiterbildungen und Ausgestaltungen des Halbleiterbauelements und des Verfahrens gehen aus den Unteransprüchen hervor.Advantageous further developments and refinements of the semiconductor component and of the method emerge from the subclaims.
Bei einem oberflächenmontierbaren Halbleiterbauelement gemäß der Erfindung sind die zwei externen elektrischen Anschlüsse an einer Folie ausgebildet, deren Dicke kleiner oder gleich 100 μm, insbesondere kleiner oder gleich 50μτn ist. Diese Folie besteht vorzugsweise aus Kunststoffmaterial, insbesondere aus PI oder PEN. Der Halbleiterchip ist an einer erstenIn the case of a surface-mountable semiconductor component according to the invention, the two external electrical connections are formed on a film, the thickness of which is less than or equal to 100 μm, in particular less than or equal to 50 μm. This film is preferably made of plastic material, in particular PI or PEN. The semiconductor chip is on a first one
Hauptfläche der Folie befestigt und die Chipumhüllung ist im wesentlichen ausschließlich auf der ersten Hauptfläche aufgebracht .Main surface of the film attached and the chip wrap is applied essentially exclusively on the first main surface.
Die Erfindung beruht insbesondere auf dem Gedanken, durchThe invention is based in particular on the idea of
Montage des Halbleiterchips auf einer sehr dünnen Folie, auf der die externen elektrischen Anschlüsse ausgebildet sind, Bauformen mit sehr geringer Bauhöhe zu erzielen, die zudem in hoher Packungsdichte und somit mit geringen Produktionskosten hergestellt werden können.Assembly of the semiconductor chip on a very thin film, on which the external electrical connections are formed, to achieve designs with a very low overall height, which can also be produced in a high packing density and thus with low production costs.
Die erfindungsgemäße Bauform eignet sich bevorzugt zur Anwendung bei elektromagnetische Strahlung emittierenden und/oder empfangenden Bauelementen mit einem oder mehreren elektroma- gnetische Strahlung emittierenden und/oder empfangenden Halbleiterchips, insbesondere für Lumineszenzdioden-Bauelemente mit einer Gehäuse-Stellfläche der Abmessung 0402 (entsprechend 0,5 mm x 1,0 mm) oder kleiner und einer Bauteilhöhe von unter 400 μm, insbesondere unter 350 μm.The design according to the invention is preferably suitable for use in the case of components emitting and / or receiving electromagnetic radiation with one or more semiconductor chips emitting and / or receiving electromagnetic radiation, in particular for luminescent diode components with a housing footprint of the size 0402 (corresponding to 0.5 mm x 1.0 mm) or smaller and a component height of less than 400 μm, in particular less than 350 μm.
Bei Lumineszenzdioden-Bauelementen ist die Chipumhüllung aus einem elektromagnetische Strahlung durchlässigen, insbeson- dere transparentem oder transluzentem Material gefertigt, insbesondere aus einem elektromagnetische Strahlung durchlässigen, vorzugsweise ungefülltem klaren Kunststoffmaterial.In the case of luminescence diode components, the chip envelope made of an electromagnetic radiation is permeable, in particular whose transparent or translucent material is manufactured, in particular from an electromagnetic radiation transparent, preferably unfilled clear plastic material.
Um ein mischfarbiges Licht abstrahlendes erfindungsgemäßes Lumineszenzdioden-Bauelement zur Verfügung zu stellen, kann die Chipumhüllung mit einem Leuchtstoff versetzt sein, der zumindest einen Teil der vom Lumineszenzdiodenchip ausgesandten elektromagnetischen Strahlung absorbiert und elektroma- gnetische Strahlung einer anderen Wellenlänge und Farbe als die absorbierte Strahlung emittiert.In order to provide a mixed-color light-emitting luminescence diode component according to the invention, the chip casing can be mixed with a phosphor which absorbs at least part of the electromagnetic radiation emitted by the luminescence diode chip and emits electromagnetic radiation of a different wavelength and color than the absorbed radiation.
Die Chipumhüllung ist bevorzugt mittels eines Spritzverfahrens hergestellt.The chip casing is preferably produced by means of an injection molding process.
Die Folie einschließlich den externen elektrischen Anschlüssen ist auf der Seite, auf der die Halbleiterchips angeordnet werden vorzugsweise mit einer zur Chipumhüllung haftvermittelnden Deckschicht beschichtet, die an den Chiptmontagestel- len und an den Drahtmontagestellen Montagefenster aufweist, in denen keine Deckschicht vorhanden ist. Dadurch wird vorteilhafterweise erreicht, dass eine unzulässig große Dejustage der Chipmontageanlage und/oder Drahtmontageanlage dadurch schnell erkennbar ist, dass die Halbleiterchips bzw. Anschlußdrähte nach deren Montage auf der Folie nicht haften. Dies ist um so mehr von Bedeutung je kleiner die Bauform ist, denn erstens wird die Zuverlässigkeit der Bauelemente von einer Dejustage der Chipmontage um so mehr beeinträchtigt, je geringer das Volumen der Chipumhüllung ist und zweitens ist die Ausschußmenge bei einer nicht sofort erkannten Dejustage aufgrund der hohen Packungsdichte der Bauelemente und der damit verbundenen großen Menge an Bauelementen pro Längeneinheit auf einem Montageband sehr hoch.On the side on which the semiconductor chips are arranged, the film, including the external electrical connections, is preferably coated with a cover layer which provides adhesion to the chip encapsulation and which has mounting windows at the chip mounting points and at the wire mounting points in which there is no cover layer. This advantageously ensures that an impermissibly large misalignment of the chip assembly system and / or wire assembly system can be quickly recognized by the fact that the semiconductor chips or connecting wires do not adhere to the film after they have been assembled. This is all the more important the smaller the design, because firstly, the reliability of the components is impaired by a misalignment of the chip assembly, the smaller the volume of the chip encapsulation, and secondly, the amount of rejects in the event of a misalignment that is not immediately recognized is due to the high packing density of the components and the associated large amount of components per unit length on a assembly line very high.
Bei einer bevorzugten Ausführungsform des Halbleiterbauelements sind zwei externe elektrische Anschlüsse jeweils von einem ersten elektrischen Anschlußbereich auf der ersten Hauptfläche der Folie, einem zweiten elektrischen Anschlußbereich auf der zweiten Hauptfläche der Folie und mindestens einer elektrischen Durchführung durch die Folie, die den ersten Anschlußbereich mit dem zugehörigen zweiten Anschlußbe- reich elektrisch verbindet ausgebildet. Dies ermöglicht vorteilhafterweise eine technisch einfache Herstellung der externen elektrischen Anschlüsse, die zu keiner Vergrößerung der Stellfläche des Bauelements führen.In a preferred embodiment of the semiconductor component, two external electrical connections are each from a first electrical connection area on the first Main surface of the film, a second electrical connection area on the second main surface of the film and at least one electrical lead-through through the film, which electrically connects the first connection area to the associated second connection area. This advantageously enables a technically simple production of the external electrical connections, which do not lead to an increase in the footprint of the component.
Bevorzugt sind die elektrischen Anschlußbereiche mittels strukturierter Metallschichten auf der Folie hergestellt. Zur Strukturierung der Metallschichten können herkömmliche geeignete Verfahren eingesetzt werden.The electrical connection areas are preferably produced by means of structured metal layers on the film. Conventional suitable methods can be used to structure the metal layers.
Bei einer zweckmäßigen Ausgestaltung sind die Metallschichten mehrschichtig aufgebaut und weisen vorzugsweise gesehen von der Folie eine erste Schicht aus Kupfer oder einer Kupferbasislegierung, die für die elektrische Leitung der Metall- Schicht zuständig ist, eine zweite Schicht aus Nickel oder einer Nickelbasislegierung, die eine Sperrschicht darstellt, und eine dritte Schicht aus Gold oder einer Goldbasislegierung auf, die zur Verbesserung der Bond- und Lötbarkeit der Metallschicht dient.In an expedient embodiment, the metal layers are constructed in multiple layers and, viewed from the film, preferably have a first layer made of copper or a copper-based alloy, which is responsible for the electrical conduction of the metal layer, and a second layer made of nickel or a nickel-based alloy, which represents a barrier layer , and a third layer of gold or a gold-based alloy, which serves to improve the bondability and solderability of the metal layer.
Bei einer alternativen vorteilhaften Ausgestaltung weisen die auf der Chipseite befindlichen Metallschichten gesehen von der Kunststoff-Folie bevorzugt eine Kupferschicht auf, auf die eine Nickelschicht folgt, auf der wiederum eine NiP- Schicht (Phosphorgehalt beispielsweise zwischen 5% und 15%, vorzugsweise 8%) aufgebracht ist. Die NiP-Schicht hat vorteilhafterweise eine höhere Reflektivität als eine Ni-Schicht und ist zumindest ähnlich gut bondbar wie eine Ni-Schicht. Zudem weist sie vorteilhafterweise eine deutlich geringere Neigung zum Anlaufen (Oxidieren) auf als eine Ni-Schicht. Die auf der Rückseite des Leiterrahmens befindlichen Metall- schichten weisen dann, um insbesondere die Herstellung des Leiterrahmens zu vereinfachen, gesehen von der Kunststoff- schicht bevorzugt die gleiche Schichtenfolge auf. Zur Erhöhung der Lagerstabilität kann vorzugsweise auf die NiP- Schicht eine Goldschicht aufgebracht werden.In an alternative advantageous embodiment, the metal layers on the chip side, as seen from the plastic film, preferably have a copper layer, followed by a nickel layer, on which in turn a NiP layer (phosphorus content, for example, between 5% and 15%, preferably 8%) is applied. The NiP layer advantageously has a higher reflectivity than a Ni layer and is at least as well bondable as a Ni layer. In addition, it advantageously has a significantly lower tendency to tarnish (oxidize) than a Ni layer. The metal layers located on the back of the lead frame then point out, in particular to simplify the manufacture of the lead frame, as seen from the plastic layer preferably the same layer sequence. To increase the storage stability, a gold layer can preferably be applied to the NiP layer.
Die erste Schicht weist zweckmäßigerweise eine Dicke zwischen einschließlich 5 μm und einschließlich 25 μm auf.The first layer expediently has a thickness of between 5 μm and 25 μm inclusive.
Um eine ausreichende Wärmeableitung vom Halbleiterchip zu gewährleisten ist dieser auf einem der beiden ersten elektri- sehen Anschlußbereiche mittels eines thermisch gut leitenden Verbindungsmittels befestigt und ist der entsprechende externe elektrische Anschluß derart ausgebildet, dass er einen hinreichend guten thermischen Anschluß für den Halbleiterchip darstellt. Was bedeutet, dass insbesondere seine Materialzu- sammensetzung, seine Schichtdicke und die elektrische Durchführung durch die Folie auf gute thermische Leitfähigkeit ausgelegt sind.In order to ensure sufficient heat dissipation from the semiconductor chip, the latter is fastened to one of the first two electrical connection areas by means of a thermally highly conductive connecting means and the corresponding external electrical connection is designed such that it represents a sufficiently good thermal connection for the semiconductor chip. This means that in particular its material composition, its layer thickness and the electrical implementation through the film are designed for good thermal conductivity.
Der Halbleiterchip kann sowohl mit seiner Substratseite (d. h. upside up-Montage) als auch mit seiner Epitaxieschichtseite (d. h. upside down- oder Flip-Chip-Montage) auf den zugehörigen elektrischen Anschlußbereich montiert sein. Das Verbindungsmittel ist beispielsweise ein hinreichend thermisch leitender Klebstoff oder ein metallisches Lot.The semiconductor chip can be mounted on the associated electrical connection area both with its substrate side (i.e. upside-up assembly) and with its epitaxial layer side (i.e. upside-down or flip-chip assembly). The connecting means is, for example, a sufficiently thermally conductive adhesive or a metallic solder.
Die Chipumhüllung ist vorzugsweise in einem Mittenbereich über dem Halbleiterchip und ggf . einem oder mehreren Bonddrähten zum Halbleiterchip, senkrecht zur Folie eine größere Dicke auf als in einem den Mittenbereich umlaufenden Randbe- reich. Dadurch ist vorteilhafterweise das Volumen der Chipumhüllung reduziert, wodurch einer Wölbung der Folie während des Herstellverfahrens aufgrund von unterschiedlichen thermischen Ausdehnungen von Folie und Chipumhüllung entgegengewirkt werden kann.The chip cladding is preferably in a central area above the semiconductor chip and, if necessary. one or more bonding wires to the semiconductor chip, perpendicular to the film, to a greater thickness than in an edge area surrounding the central area. As a result, the volume of the chip wrapper is advantageously reduced, as a result of which curvature of the film during the production process can be counteracted due to different thermal expansions of the film and chip wrapper.
Bei einer bevorzugten Ausführungsform des Halbleiterbauelements, die einerseits eine sichere Bondbarkeit des Halblei- terchips und von Bonddrähten auf den jeweils zugeordneten externen elektrischen Anschlüssen gewährleisten und andererseits keine oder nahezu keine Vergrößerung der Stellfläche des Gehäuses bewirkt, weisen die einander gegenüberliegenden Enden der externen elektrischen Anschlüsse versetzt zueinander jeweils vorspringende Bereiche auf, in denen die elektrischen Durchführungen durch die Folie angeordnet sind. Vorzugsweise verlaufen die einander gegenüberliegenden Enden der externen elektrischen Anschlüsse derart S-artig, dass die vorspringenden Teile überlappen.In a preferred embodiment of the semiconductor component, which, on the one hand, ensures reliable bonding of the semiconductor Ensure terchips and bonding wires on the respectively assigned external electrical connections and on the other hand cause no or almost no enlargement of the footprint of the housing, the opposite ends of the external electrical connections have mutually projecting areas in which the electrical feedthroughs are arranged through the film are. The opposite ends of the external electrical connections preferably run in an S-like manner such that the projecting parts overlap.
Bei dem erfindungsgemäßen Verfahren zum gleichzeitigen Herstellen einer Vielzahl von oberflächenmontierbaren Halbleiterbauelementen der eingangs genannten Art wird zunächst ein Folienstreifen hergestellt, der beidseitig derart strukturierte und durch den Folienstreifen durchkontaktierte elektrisch leitende Schichten aufweist, dass auf ihm mindestens ein Feld aus einer Vielzahl von nebeneinander angeordneten, die externen elektrischen Anschlüsse aufweisenden Bauelement- bereichen ausgebildet ist. Jeder der Bauelementbereiche um- fasst sämtliche Strukturen der elektrisch leitenden Schichten für alle externen elektrischen Anschlüsse des späteren Halbleiterbauelements. Auf jeden der Bauelementbereiche wird nachfolgend mindestens ein Halbleiterchip aufgebracht und elektrisch mit den externen elektrischen Anschlüssen verbunden. Danach wird das Feldes in eine Spritzform eingelegt, in der für das gesamte Feld eine einzige sämtliche Halbleiterchips des Feldes überspannende und dort im wesentlichen ausschließlich auf der Seite der Halbleiterchips hohlraumbil- dende Kavität vorgesehen ist. Das Einspritzen von Umhüllmaterial in die Kavität erfolgt vorzugsweise von der Seite und insbesondere über Filmanguß. Nachdem dann das Umhüllmaterial zumindest teilweise ausgehärtet ist wird das Feld aus der Spritzform herausgenommen und mittels Durchtrennen des Chip- Umhüllungsmaterials und des Folienstreifens mit den strukturierten elektrisch leitenden Schichten zwischen den Bauelementbereichen in einzelne Halbleiterbauelemente vereinzelt. Um einer zu starken Verwölbung des Feldes aufgrund von unterschiedlichen thermischen Ausdehnungen von Umhüllmaterial und Folie entgegenzuwirken weist die Kavität eine Vielzahl von Ausnehmungen auf, die jeweils einen oder mehrere Halbleiterchip überspannt. Auf diese Weise wird das Volumen an Umhüllmaterial reduziert, indem die Dicke des Umhüllmaterials in Bereichen, wo dies zulässig ist, gegenüber der Dicke im Bereich von Halbleiterchips und ggf. einem oder mehreren Bonddrähten zum Halbleiterchip verringert ist .In the method according to the invention for the simultaneous production of a multiplicity of surface-mountable semiconductor components of the type mentioned at the outset, a film strip is first produced which has on both sides structured and through-contacted through the film strip electrically conductive layers that there is at least one field from a plurality of arranged side by side, component areas having external electrical connections. Each of the component areas comprises all structures of the electrically conductive layers for all external electrical connections of the later semiconductor component. At least one semiconductor chip is subsequently applied to each of the component regions and electrically connected to the external electrical connections. The field is then placed in an injection mold in which a single cavity is provided for the entire field and spans all the semiconductor chips in the field and there essentially only forms cavities on the side of the semiconductor chips. The injection of wrapping material into the cavity is preferably carried out from the side and in particular via film sprue. After the encapsulation material has at least partially hardened, the field is removed from the injection mold and separated into individual semiconductor components by cutting the chip encapsulation material and the film strip with the structured electrically conductive layers between the component regions. In order to counteract excessive warping of the field due to different thermal expansions of the wrapping material and the film, the cavity has a large number of recesses, each of which spans one or more semiconductor chips. In this way, the volume of encapsulation material is reduced by reducing the thickness of the encapsulation material in areas where this is permissible compared to the thickness in the area of semiconductor chips and possibly one or more bonding wires to the semiconductor chip.
Vorzugsweise ist über jedem Halbleiterchip des Feldes eine separate Ausnehmung vorgesehen, derart, dass das Umhüllmaterial nach dem Spritzprozess eine Vielzahl von nebeneinander angeordneten Erhebungen aufweist, insbesondere eine einer Schokoladentafel ähnliche Struktur aufweist.A separate recess is preferably provided above each semiconductor chip of the field, such that the wrapping material has a multiplicity of elevations arranged next to one another after the injection molding process, in particular has a structure similar to a chocolate bar.
Das Vereinzeln des Feldes erfolgt vorteilhafterweise mittels Durchtrennen des Umhüllmaterials und des Folienstreifens mit den strukturierten elektrisch leitenden Schichten in den Grä- ben zwischen den Erhebungen.The field is advantageously separated by cutting through the wrapping material and the film strip with the structured electrically conductive layers in the trenches between the elevations.
Zweckmäßigerweise wird vor dem Einlegen des Feldes in die Spritzform auf die Folie und/oder die elektrisch leitenden Schichten ein Haftvermittler aufgebracht, der die Haftung des Umhüllmaterials auf der Folie und/oder den elektrisch leitenden Schichten verbessert. Hierzu wird vorzugsweise ein PI- Decklack verwendet.Advantageously, before the field is inserted into the injection mold, an adhesion promoter is applied to the film and / or the electrically conductive layers, which improves the adhesion of the wrapping material to the film and / or the electrically conductive layers. A PI topcoat is preferably used for this.
Der Haftvermittler wird vorzugsweise jeweils auf den gesamten Bauelementbereich aufgebracht, ausser auf die Chipmontagebereiche, auf denen die Halbleiterchips befestigt werden, und ggf. auf die Drahtmontagebereiche, auf denen Anschlußdrähte befestigt werden. In diesen Bereichen weist der Haftvermittler Kontaktierungsfenster auf. Eine derartige Haf vermittler- schicht bringt insbesondere die weiter oben in Verbindung mit der Beschreibung des Halbleiterbauelements erläuterten Vor- teile hinsichtlich Erkennung einer Dejustage der Produktionsanlage mit sich.The adhesion promoter is preferably applied in each case to the entire component area, except for the chip mounting areas on which the semiconductor chips are attached and, if appropriate, on the wire mounting areas on which connecting wires are attached. The bonding agent has contacting windows in these areas. Such an oaf mediator layer brings in particular the advantages explained above in connection with the description of the semiconductor component. parts with regard to detection of misalignment of the production system.
Hinsichtlich einer technisch einfachen Handhabung der Halb- leiterbauelemente nach dem Vereinzeln wird der Folienstreifen mit den strukturierten elektrisch leitenden Schichten vor dem Einlegen in die Spritzform mit dessen Rückseite auf eine Hilfsfolie auflaminiert wird. Diese Hilfsfolie schützt zum einen die elektrischen Anschlüsse vor mechanischer Beschädi- gung (z.B. Verkratzen) und zum anderen vor einer unerwünschten Bedeckung der Anschlüsse mit Umhüllmaterial, das heißt vor einem sogenannten Flash auf der Rückseite des Folienstreifens .With regard to a technically simple handling of the semiconductor components after the separation, the film strip with the structured electrically conductive layers is laminated with its back onto an auxiliary film before being inserted into the injection mold. On the one hand, this auxiliary film protects the electrical connections from mechanical damage (e.g. scratching) and, on the other hand, against undesired covering of the connections with wrapping material, i.e. against a so-called flash on the back of the film strip.
Die Hilfsfolie weist zweckmäßigerweise einen ähnlichen oder einen größeren thermischen Ausdehnungskoeffizienten auf als das Umhüllmaterial, derart, dass sie einer Verwolbung des Feldes aufgrund einer gegenüber dem Folienstreifen stärkeren Schrumpfung des Umhüllmaterials während dessen Aushärtung und/oder Abkühlung nach dem Umspritzen des Feldes weitestmög- lich entgegenwirkt.The auxiliary film expediently has a similar or a greater coefficient of thermal expansion than the wrapping material, in such a way that it counteracts as far as possible warping of the field due to a greater shrinkage of the wrapping material compared to the film strip during its hardening and / or cooling after the extrusion coating of the field.
Zum grundsätzlich gleichen Zweck kann der Folienstreifen außerhalb der Felder Bohrungen, Durchbrüche und/oder Schlitze zur Verringerung von mechanischen Verspannungen aufgrund von unterschiedlichen thermischen Ausdehnungen und/oder Material- Schrumpfungen aufweisen.For basically the same purpose, the film strip can have bores, openings and / or slots outside the fields to reduce mechanical stresses due to different thermal expansions and / or material shrinkages.
Alternativ zu den oben beschriebenen Mitteln zur Verminderung der Verwolbung des Feldes kann der Folienstreifen aus einem Material bestehen, das einen ähnlichen thermischen Ausdehnungskoeffizienten aufweist, wie das Umhüllmaterial.As an alternative to the means for reducing the curvature of the field described above, the film strip can be made of a material which has a thermal expansion coefficient similar to that of the wrapping material.
Als weitere alternative oder zusätzliche Maßnahme kann eine bombierte Spritzform verwendet werden, in der das Feld während des Einspritzens der Umhüllmasse in die Kavität gesehen von der Seite, auf der sich später das Material mit dem grö- ßeren thermischen Ausdehnungskoeffizienten befindet, konvex gekrümmt ist.As a further alternative or additional measure, a cambered injection mold can be used, in which the field is seen from the side during which the encapsulant is injected into the cavity, on which later the material with the larger outer thermal expansion coefficient is located, is convexly curved.
Um ein elektrisches und/oder optisches Testen der Halbleiter- bauelemente zu ermöglichen, wird das Feld vor dem Vereinzeln mit der Umhüllungsseite auf eine Folie aufgebracht und nachfolgend ggf. die Hilfsfolie von der Rückseite der Folie abgezogen. Für den Fall, dass eine optische Vermessung des Halbleiterbauelements erforderlich ist, ist diese Folie vorzugs- weise für elektromagnetische Strahlung durchlässig und erfolgt die Messung durch die Folie hindurch.In order to enable electrical and / or optical testing of the semiconductor components, the field is applied to a film with the wrapping side before being separated, and the auxiliary film is subsequently removed from the back of the film, if necessary. In the event that an optical measurement of the semiconductor component is required, this film is preferably transparent to electromagnetic radiation and the measurement is carried out through the film.
Das Vereinzeln des Feldes erfolgt vorzugsweise mittels Sägen, Lasertrennen und/oder Wasserstrahlschneiden.The field is preferably separated by sawing, laser cutting and / or water jet cutting.
Durch die Verwendung der strukturiert elektrisch leitfähigen flexiblen Folie können alle Prozeßschritte des erfindungsgemäßen Verfahrens Reel-to-Reel (von einer Abwickel- zu einer Aufwickelhaspel) durchgeführt werden, was den Handhabungsauf- wand bei der Herstellung minimiert.By using the structured, electrically conductive, flexible film, all process steps of the method according to the invention can be carried out reel-to-reel (from a decoiler to a decoiler), which minimizes the outlay on handling during production.
Darüber hinaus besteht bei dem beschriebenen Konzept die Möglichkeit, auf das Taping der Bauteile zu verzichten. Falls gewünscht, kann eine Mehrzahl zusammengehöriger Bauteile nach einem Chiptest auf dem flexiblen Rahmen zusammen mit einerIn addition, with the concept described there is the possibility of dispensing with the taping of the components. If desired, a number of related components can be tested together with a chip test on the flexible frame
Wafermap ausgeliefert werden. Alternativ können die Bauteile nach dem Chiptest wie bisher vereinzelt, getaped und ausgeliefert werden.Wafermap are delivered. Alternatively, the components can be separated, taped and delivered after the chip test as before.
Weitere Vorteile, Weiterbildungen und Ausgestaltungen desFurther advantages, training and refinements of the
Halbleiterbauelement und des Verfahrens ergeben sich aus dem im Folgenden in Verbindung mit den Figuren 1 bis 7 erläuterten Ausführungsbeispielen. In der Zeichnung sind jeweils nur die für das Verständnis der Erfindung wesentlichen Elemente dargestellt.Semiconductor component and the method result from the exemplary embodiments explained below in connection with FIGS. 1 to 7. In the drawing, only the elements essential for understanding the invention are shown.
Es zeigen: Figur 1 eine schematische Schnittansicht durch das Halbleiterbauelement gemäß dem Ausführungsbeispiel;Show it: Figure 1 is a schematic sectional view through the semiconductor device according to the embodiment;
Figur 2 eine schematische Darstellung einer Draufsicht auf die Vorderseite eines Ausschnitts eines Folienstreifens ;Figure 2 is a schematic representation of a plan view of the front of a section of a film strip;
Figur 3 eine schematische Darstellung einer Draufsicht auf die Rückseite des Ausschnitts von Figur 2 ;Figure 3 is a schematic representation of a top view of the back of the detail of Figure 2;
Figur 4 eine ausschnittsweise schematische Darstellung einer Schnittansicht einer Spritzform mit eingelegtem Folienstreifen;Figure 4 is a partial schematic representation of a sectional view of an injection mold with inserted film strip;
Figur 5 eine ausschnittsweise schematische Darstellung einer Schnittansicht eines Folienstreifens mit umhüllten Halbleiterchips ;FIG. 5 shows a partial schematic representation of a sectional view of a film strip with coated semiconductor chips;
Figur 6 eine ausschnittsweise schematische Darstellung einer Draufsicht auf einen Folienstreifen mit umhülltenFigure 6 is a partial schematic representation of a plan view of a film strip with enveloped
Halbleiterchips; undSemiconductor chips; and
Figur 7 eine vergrößerte schematische Darstellung eines Ausschnitts des in Figur 6 dargestellten Folienstrei- fens.FIG. 7 shows an enlarged schematic illustration of a section of the film strip shown in FIG. 6.
In den Figuren sind gleiche oder gleichwirkende Bestandteile jeweils mit den gleichen Bezugszeichen versehen. Es sind jeweils nur diejenigen Bestandteile beschrieben, die zum Ver- ständnis der Erfindung wesentlich sind.In the figures, the same or equivalent components are each provided with the same reference numerals. Only those components are described which are essential for understanding the invention.
Das in Figur 1 dargestellte Halbleiterbauelement nach der Erfindung ist ein oberflachenmontierbares Miniatur-Leucht- diodenbauelement mit einem Footprint des Typs 0402. Bei diesem sind zwei externen elektrische Anschlüsse 3,4 auf einer Kunststoff-Folie 2 ausgebildet, die beispielsweise aus Polyimid (PI) oder Pelyethylennaphthalat (PEN) . Die Dicke der Kunststoff-Folie beträgt ungefähr 50 μm oder weniger. Ein Leuchtdiodenchip 1 ist an einer ersten Hauptfläche 22 der Kunststoff-Folie 2 befestigt und dort mit einer Chipumhüllung 5, die auf der ersten Hauptfläche 22 aufgebracht ist, verkap- seit .The semiconductor component according to the invention shown in FIG. 1 is a surface-mountable miniature light-emitting diode component with a footprint of type 0402. In this case, two external electrical connections 3, 4 are formed on a plastic film 2, which are made, for example, of polyimide (PI) or Pelyethylene naphthalate (PEN). The thickness of the Plastic film is approximately 50 μm or less. A light-emitting diode chip 1 is attached to a first main surface 22 of the plastic film 2 and there is encapsulated with a chip cladding 5 which is applied to the first main surface 22.
Die Chipumhüllung 5 besteht vorzugsweise aus einem klaren Kunststoffmaterial, bevorzugt ein ungefülltes klares Epoxidharzmaterial, das mittels Spritzgießen oder Spritzpressen verarbeitbar ist.The chip casing 5 preferably consists of a clear plastic material, preferably an unfilled clear epoxy resin material, which can be processed by means of injection molding or transfer molding.
Die zwei externen elektrischen Anschlüsse 3,4 bestehen jeweils aus einem ersten metallisierten Bereich 31,32 auf der ersten Hauptfläche 22 der Folie 2, einem zweiten metallisier- ten Bereich 41,42 auf der zweiten Hauptfläche 23 der Folie 2 und mindestens einer metallischen elektrischen Durchführung 314,324 durch die Folie 2, die den ersten metallisierten Bereich 31,32 mit dem zugehörigen zweiten metallisierten Bereich 41,42 elektrisch verbindet.The two external electrical connections 3, 4 each consist of a first metallized region 31, 32 on the first main surface 22 of the film 2, a second metallised region 41, 42 on the second main surface 23 of the film 2 and at least one metallic electrical feedthrough 314, 324 through the film 2, which electrically connects the first metallized region 31, 32 to the associated second metallized region 41, 42.
Die metallisierten Bereiche 31, 32, 41 und 42 weisen jeweils mehrere Schichten auf und enthalten gesehen von der Folie 2 aufeinanderfolgend eine Kupfer oder eine Kupferbasislegierung aufweisende elektrische Leitungsschicht und eine Nickel oder eine Nickelbasislegierung aufweisende Sperrschicht. Auf der Sperrschicht befindet sich zur Verbesserung der Bond- bzw. Lötbarkeit jeweils eine Gold oder eine Goldbasislegierung aufweisende Anschlußschicht. Unter Kupferbasislegierung, Nik- kelbasislegierung bzw. Goldbasislegierung sind alle Legierun- gen zu verstehen, deren Eigenschaften wesentlich von Kupfer, Nickel bzw. Gold bestimmt werden.The metallized regions 31, 32, 41 and 42 each have a plurality of layers and, viewed from the film 2, contain in succession an electrical conductor layer comprising copper or a copper-based alloy and a barrier layer comprising nickel or a nickel-based alloy. To improve the bondability or solderability, there is a gold or gold-based alloy connection layer on the barrier layer. Copper-based alloy, nickel-based alloy or gold-based alloy are understood to mean all alloys whose properties are essentially determined by copper, nickel or gold.
Alternativ weisen die auf der Chipseite befindlichen metallisierten Bereiche 31 und 32 gesehen von der Kunststoff-Folie 2 bevorzugt eine Kupferschicht auf, auf die eine Nickelschicht folgt, auf der wiederum eine NiP-Schicht (Phosphorgehalt beispielsweise zwischen 5% und 15%, vorzugsweise 8%) aufgebracht ist. Die NiP-Schicht hat vorteilhafterweise eine höhere Re- flektivität als eine Ni-Schicht und ist zumindest ähnlich gut bondbar wie eine Ni-Schicht. Zudem weist sie vorteilhafterweise eine deutlich geringere Neigung zum Anlaufen (Oxidie- ren) auf als eine Ni-Schicht. Um insbesondere den Herstell- prozeß mit einer geringsmöglichen Zahl von Prozeßschritten auszugestalten, besitzen die auf der Rückseite befindlichen metallisierten Bereiche 41 und 42, gesehen von der KunststoffSchicht 2 bevorzugt die gleiche Schichtenfolge. Zur Er- höhung der Lagerstabilität kann vorzugsweise auf die NiP- Schicht eine Goldschicht aufgebracht werden.Alternatively, the metallized areas 31 and 32 located on the chip side, viewed from the plastic film 2, preferably have a copper layer, followed by a nickel layer, on which in turn a NiP layer (phosphorus content, for example, between 5% and 15%, preferably 8% ) applied is. The NiP layer advantageously has a higher reflectivity than a Ni layer and is at least as easily bondable as a Ni layer. In addition, it advantageously has a significantly lower tendency to tarnish (oxidize) than a Ni layer. In order, in particular, to design the manufacturing process with the lowest possible number of process steps, the metallized areas 41 and 42 located on the back preferably have the same layer sequence, as seen from the plastic layer 2. To increase the storage stability, a gold layer can preferably be applied to the NiP layer.
Die Dicke der elektrischen Leitungsschicht liegt zwischen einschließlich 5 und einschließlich 25 μm.The thickness of the electrical conductor layer is between 5 and 25 μm inclusive.
Der Leuchtdiodenchip 1 ist auf dem elektrischen Anschlußbereich 31 mittels eines thermisch gut leitenden Verbindungsmittels befestigt und der zugehörige externe elektrische Anschluß 31,314,41 ist derart ausgebildet, dass er als thermi- scher Anschluß für den Leuchtdiodenchip nutzbar ist. DerThe light-emitting diode chip 1 is fastened on the electrical connection area 31 by means of a thermally highly conductive connecting means and the associated external electrical connection 31, 314, 41 is designed such that it can be used as a thermal connection for the light-emitting diode chip. The
Leuchtdiodenchip kann sowohl mit seiner Substratseite (d. h. upside up-Montage) als auch mit seiner Epitaxieschichtseite (d. h. upside down oder Flip-Chip-Montage) auf den elektrischen Anschlußbereich 31 montiert sein. Das Verbindungsmittel ist beispielsweise ein hinreichend thermisch leitender Klebstoff oder ein metallisches Lot.The light-emitting diode chip can be mounted on the electrical connection region 31 both with its substrate side (i.e. upside-up assembly) and with its epitaxial layer side (i.e. upside down or flip-chip assembly). The connecting means is, for example, a sufficiently thermally conductive adhesive or a metallic solder.
Die Chipumhüllung 5 weist vorzugsweise in einem in einem Randbereich 52 zu deren seitlichen Rand hin in senkrechter Richtung zur Folien gesehen eine geringere Dicke auf als in einem Mittenbereich 51, der zumindest den Halbleiterchip 1 und ggf . einen oder mehrere Bonddrähte 6 zum Leuchtdiodenchip 1 überspannt. Dies ist in Figur 1 durch die gestrichelten Linien 53, 54 angedeutet und aus den Figuren 5, 6 und 7 er- sichtlich. Die lateralen Abmessungen des oberflächenmontierbaren Leucht- diodenbauelements- betragen maximal - 0-, 5 mm X 1 mm und die Bauteilhöhe ist kleiner als oder gleich 0,4 mm, vorzugsweise kleiner oder gleich 0,35 μm.The chip cladding 5 preferably has a smaller thickness in an edge region 52 to its side edge in the direction perpendicular to the film than in a central region 51, which at least holds the semiconductor chip 1 and possibly. spanned one or more bonding wires 6 to the LED chip 1. This is indicated in FIG. 1 by the dashed lines 53, 54 and can be seen in FIGS. 5, 6 and 7. The lateral dimensions of the surface-mountable light-emitting diode component are at most - 0.5 mm × 1 mm and the component height is less than or equal to 0.4 mm, preferably less than or equal to 0.35 μm.
Zur Realisierung eines mischfarbiges Licht emittierenden Leuchtdiodenbauelements oder zur Umwandlung eines UV-Anteils der vom Leuchtdiodenchip emittierten Strahlung in sichtbares Licht, kann das Umhüllmaterial mit einem Leuchtstoff versetzt sein, der zumindest einen Teil der vom Lumineszenzdiodenchip ausgesandten elektromagnetischen Strahlung absorbiert und elektromagnetische Strahlung einer größeren Wellenlänge als die absorbierte Strahlung emittiert.To realize a mixed-color light-emitting LED component or to convert a UV component of the radiation emitted by the LED chip into visible light, the wrapping material can be mixed with a phosphor that absorbs at least part of the electromagnetic radiation emitted by the LED chip and electromagnetic radiation of a greater wavelength than the absorbed radiation is emitted.
Wie unter anderem aus der Figur 7 ersichtlich weisen die einander gegenüberliegende Enden der externen elektrischen Anschlüsse 3,4 jeweils einen S-artigen Verlauf auf, bei dem jeweils ein vorspringender Teil des einen Endes in einen rückspringenden Teil des anderen Endes ragt . Die elektrischen Durchführungen 314,315 sind jeweils in einem vorspringenden Teil der S-artig verlaufenden Enden angeordnet.As can be seen, inter alia, from FIG. 7, the opposite ends of the external electrical connections 3, 4 each have an S-like course, in each of which a projecting part of one end projects into a recessed part of the other end. The electrical feedthroughs 314, 315 are each arranged in a projecting part of the S-like ends.
Bei dem Verfahren zum gleichzeitigen Herstellen einer Vielzahl von oberflächenmontierbaren Halbleiterbauelementen gemäß dem Ausführungsbeispiel wird zunächst ein Folienstreifen 200 hergestellt, der beidseitig mit derart strukturierten und mittels metallischer Durchführungen durch den Folienstreifen durchkontaktierten elektrisch leitenden Schichten 203,204 versehen ist, dass ein Feld 201 aus einer Vielzahl von neben- einander angeordneten Bauelementbereichen 202 ausgebildet ist. Die Vorderseite des Folienstreifens 200 mit der vorderseitigen Metallisierungsstruktur 203 ist in Figur 2, die Rückseite des Folienstreifens 200 mit der rückseitigen Metallisierungsstruktur 204 ist in Figur 3 dargestellt. Ein Bau- elementbereich ist in den vergrößerten Ausschnitten der Figuren 2 und 3 durch die strichpunktierten Linien 202 angedeutet. Jeder der Bauelementbereiche 202 weist auf Vorder- und Rückseite des Folienstreifens 200 je eine Metallisierungsstruktur 203,204 auf, die zusammen mit elektrischen Durchführungen 314,324 (vgl. Figur 7) einen ersten 3 und einen zweiten externen elektrischen Kontakt 4 ausbilden.In the method for the simultaneous production of a large number of surface-mountable semiconductor components according to the exemplary embodiment, a film strip 200 is first produced, which is provided on both sides with electrically conductive layers 203, 204 which are structured in such a way and through which the film strip is plated through by means of metallic leadthroughs that a field 201 consists of a multiplicity of adjacent ones - Component regions 202 arranged one above the other is formed. The front side of the film strip 200 with the front metallization structure 203 is shown in FIG. 2, and the rear side of the film strip 200 with the rear metallization structure 204 is shown in FIG. 3. A component area is indicated in the enlarged sections of FIGS. 2 and 3 by the dash-dotted lines 202. Each of the component areas 202 has front and back The back of the film strip 200 each have a metallization structure 203, 204, which together with electrical feedthroughs 314, 324 (see FIG. 7) form a first 3 and a second external electrical contact 4.
In jedem Bauelementbereich 202 sind auf der ersten und der zweiten Hauptfläche 22,23 des Folienstreifens 2 zwei externe elektrische Anschlüsse 3 (= 31/314/41) und 4 (= 32/324/42) (vgl. Figur 1) ausgebildet, wobei jede der Anschlußflächen 31,32 auf der ersten Hauptfläche 22 mittels mindestens einer elektrischen Durchführung 314,324 durch den Folienstreifen 2 mit einer der Anschlußflächen 41,42 auf der zweiten Hauptfläche 23 elektrisch verbunden ist.In each component area 202, two external electrical connections 3 (= 31/314/41) and 4 (= 32/324/42) (see FIG. 1) are formed on the first and second main surfaces 22, 23 of the film strip 2, wherein each of the connection surfaces 31, 32 on the first main surface 22 is electrically connected to one of the connection surfaces 41, 42 on the second main surface 23 by means of at least one electrical feedthrough 314, 324 through the film strip 2.
Auf jeden der Bauelementbereiche wird ein Leuchtdiodenchip 1 aufgebracht, und zwar unmittelbar auf den strukturiert metallisierten Bereich 31. Die Verbindung zwischen dem Leuchtdiodenchip 1 und der metallischen Schicht 31 erfolgt mittels eines elektrisch und thermisch leitenden Klebstoffes, der ei- nen Rückseitenkontakt des Leuchtdiodenchips 1 sowohl elektrisch als auch thermisch mit der metallischen Schicht 31 des externen elektrischen Anschlusses 3 kontaktiert. Nachfolgend wird ein Vorderseitenkontakt eines jeden Leuchtdiodenchips 1 mittels jeweils einem Bonddraht 6 mit der metallischen Schicht 32 des zugehörigen externen elektrischen Anschlusses 4 verbunden.A light-emitting diode chip 1 is applied to each of the component areas, specifically directly to the structured, metallized area 31. The connection between the light-emitting diode chip 1 and the metallic layer 31 takes place by means of an electrically and thermally conductive adhesive which electrically contacts the back of the light-emitting diode chip 1 as well as thermally contacted with the metallic layer 31 of the external electrical connection 3. A front-side contact of each light-emitting diode chip 1 is then connected to the metallic layer 32 of the associated external electrical connection 4 by means of a bonding wire 6 in each case.
In einem dieser Chipmontage- und -anschlußprozedur nachgeord- netem Schritt wird das mit den Leuchtdiodenchips 1 versehene Feld 201 mit der Vielzahl von Leuchtdiodenchips 1 in eineIn a step following this chip assembly and connection procedure, the field 201 provided with the light-emitting diode chips 1 and the plurality of light-emitting diode chips 1 are transformed into one
Spritzform 500 eingelegt (vgl. Figur 4) . In dieser Spritzform 500 ist mindestens eine Kavität 501 ausgebildet, die sämtliche Halbleiterchips 1 des Feldes 201 überspannt und nur auf der Seite der Leuchtdiodenchips 1 über dem Folienstreifen ei- nen Hohlraum für die Umhüllmasse läßt. In diese Kavität wird nachfolgend das Umhüllmaterial eingespritzt, vorzugsweise mittels eines Filmangusses von einer Seite der Kavität her. Die Kavität 501 weist eine Vielzahl von Ausnehmungen 502 auf, die beim Spritzgießen jeweils über einem Halbleiterchip 1 positioniert sind. Folglich wird die Dicke der Chipumhüllung 5 jeweils in den Bereichen der Leuchtdiodenchips 1 und der Bonddrähte 6 größer ausgestaltet als im übrigen Bereich des Feldes 201. Das Umhüllmaterial weist nach dem Herausnehmen des Feldes 201 aus der Spritzform eine Vielzahl von nebeneinander angeordneten Erhebungen 51 auf, so dass das Feld insgesamt nach dem Umhüllen eine einer Schokoladentafelstruktur ähnliche Struktur hat (vgl. die Figuren 6 und 7) .Injection mold 500 inserted (see FIG. 4). In this mold 500, at least one cavity 501 is formed, which spans all the semiconductor chips 1 of the field 201 and only leaves a cavity for the encapsulant on the side of the LED chips 1 above the film strip. The wrapping material is subsequently injected into this cavity, preferably by means of a film sprue from one side of the cavity. The cavity 501 has a plurality of recesses 502, which are each positioned above a semiconductor chip 1 during injection molding. Consequently, the thickness of the chip cladding 5 is made larger in the areas of the light-emitting diode chips 1 and the bonding wires 6 than in the remaining area of the field 201. After the field 201 has been removed from the injection mold, the wrapping material has a large number of raised areas 51 arranged next to one another, so that the field as a whole has a structure similar to that of a chocolate bar structure (see FIGS. 6 and 7).
Der Vorteil einer solchen Ausgestaltung ist im allgemeinen Teil der Beschreibung angegeben. Sie vermindert die Verwolbung des Feldes während des Aushärtens des Umhüllmaterials.The advantage of such an embodiment is given in the general part of the description. It reduces the warping of the field during the hardening of the wrapping material.
Nach einem zumindest teilweisen Aushärten des Umhüllmaterials 50 wird das umspritzte Leuchtdiodenfeld 201 aus der Spritzform 500 herausgenommen und vorzugsweise mit der Rückseite des Folienstreifens 200 auf eine Klebefolie 400 aufgebracht (vgl. Figur 5) . Dieses Aufbringen auf eine Klebefolie 400 dient dazu, das Feld 201 während und nach einem späteren Vereinzeln in einzelne Leuchtdiodenbauelemente im Verbund zusammenzuhalten.After the encapsulation material 50 has at least partially hardened, the extrusion-coated light-emitting diode field 201 is removed from the injection mold 500 and is preferably applied with the back of the film strip 200 to an adhesive film 400 (cf. FIG. 5). This application to an adhesive film 400 serves to hold the field 201 together during and after a later separation into individual light-emitting diode components.
Das Vereinzeln des Feldes 201 erfolgt mittels Durchtrennen des Chipumhüllungsmaterials und des Folienstreifens 200 mit den strukturierten Metallisierungen 203,204 zwischen den Bauelementbereichen 202, das heißt in den Gräben 52 zwischen den Erhebungen 51 des Umhüllungsmaterials 50. Hierzu können her- kömmliche Methoden wie Sägen, Lasertrennen oder Wasserstrahl- schneiden eingesetzt werden.The field 201 is separated by severing the chip encapsulation material and the film strip 200 with the structured metallizations 203, 204 between the component regions 202, that is to say in the trenches 52 between the elevations 51 of the encapsulation material 50. Conventional methods such as sawing, laser cutting or water jet can be used for this - cutting can be used.
Zur Verbesserung der Haftung zwischen dem Umhüllmaterial 50 und dem Folienstreifen 200 wird auf den Folienstreifen 200 und/oder die elektrisch leitenden Schichten 203,204 ein Haftvermittler insbesondere in Form eines Decklacks aus Polyimid aufgebracht. Vorzugsweise wird der Haftvermittler jeweils auf den gesamten Bereich des Feldes 201 aufgebracht, ausgenommen die Chipmontagebereiche, in denen die Leuchtdiodenchips 1 auf die zugeordneten externen elektrischen Anschlüsse 3 montiert und kontaktiert werden, und ausgenommen die Drahtmontagebe- reiche, auf denen die Bonddrähte 6 mit den zugehörigen externen elektrischen Anschlüssen 4 verbunden werden.To improve the adhesion between the wrapping material 50 and the film strip 200, an adhesion promoter, in particular in the form of a top coat made of polyimide, is applied to the film strip 200 and / or the electrically conductive layers 203, 204. The adhesion promoter is preferably in each case applied to the entire area of the field 201, except for the chip mounting areas in which the light-emitting diode chips 1 are mounted and contacted on the assigned external electrical connections 3, and except for the wire mounting areas on which the bonding wires 6 are connected to the associated external electrical connections 4 ,
In einer vorteilhaften Ausgestaltung des Verfahrens wird der Folienstreifen 200 mit den strukturierten Metallisierungs- schichten 203,204 vor dem Einlegen in die Spritzform 500 auf eine Hilfsfolie auflaminiert , die einen ähnlichen oder einen größeren thermischen Ausdehnungskoeffizienten aufweist als das Umhüllmaterial. Damit kann die Hilfsfolie einer Verwolbung des Feldes aufgrund einer gegenüber dem Folienstreifen 200 stärkeren Schrumpfung des Umhüllmaterials 50 während dessen Aushärtung und/oder Abkühlung nach dem Umspritzen des Feldes 201 entgegenwirken. Die Hilfsfolie kann nachfolgend beim Vereinzeln die Funktion der oben beschriebenen Klebefolie übernehmen.In an advantageous embodiment of the method, the film strip 200 with the structured metallization layers 203, 204 is laminated onto an auxiliary film before insertion into the injection mold 500, which film has a similar or a greater coefficient of thermal expansion than the wrapping material. The auxiliary film can thus counteract warping of the field due to a greater shrinkage of the wrapping material 50 compared to the film strip 200 during its hardening and / or cooling after the field 201 is encapsulated. The auxiliary film can subsequently take over the function of the adhesive film described above when separating.
Eine weitere Maßnahme, der Verwolbung des Feldes aufgrund von mechanischen Verspannungen wegen unterschiedlichen thermischen Ausdehnungen und/oder Materialschrumpfungen von Umhüllmaterial und Folienstreifen entgegenzuwirken ist die Aus- bildung von Bohrungen, Durchbrüchen und/oder Schlitzen 210 ausserhalb des Feldes 201.A further measure to counteract the warping of the field due to mechanical tension due to different thermal expansions and / or material shrinkage of the wrapping material and film strips is the formation of bores, openings and / or slots 210 outside the field 201.
Alternativ oder zusätzlich zu den oben beschriebenen Maßnahmen kann ein Folienstreifen 200 verwendet werden, der aus ei- nem Material besteht, das einen ähnlichen thermischen Ausdehnungskoeffizienten aufweist wie das Umhüllmaterial 50.As an alternative or in addition to the measures described above, a film strip 200 can be used which consists of a material which has a similar coefficient of thermal expansion as the wrapping material 50.
Weiterhin alternativ oder zusätzlich kann aus dem gleichen Grund eine bombierte Spritzform verwendet wird, in der das Feld 201 während des Einspritzens der Umhüllmasse 50 in die Kavität 501 gesehen von der Seite der Leuchtdiodenchips 1 konvex gekrümmt ist . Die Erläuterung der Erfindung an Hand des AusführungsbeiSpieles ist selbstverständlich nicht als Beschränkung der Erfindung auf dieses zu verstehen. Vielmehr sind die im vorstehenden allgemeinen Teil der Beschreibung, in der Zeichnung sowie in den Ansprüchen offenbarten Merkmale der Erfindung sowohl einzeln als auch in dem Fachmann als geeignet erscheinender Kombination für die Verwirklichung der Erfindung wesentlich. Furthermore, alternatively or additionally, a domed injection mold can be used for the same reason, in which the field 201 is convexly curved as seen from the side of the light-emitting diode chips 1 during the injection of the enveloping mass 50 into the cavity 501. The explanation of the invention on the basis of the exemplary embodiment is of course not to be understood as a limitation of the invention thereto. Rather, the features of the invention disclosed in the above general part of the description, in the drawing and in the claims are essential both individually and in a combination which appears to be suitable for the person skilled in the art for realizing the invention.

Claims

Patentansprüche claims
1. Oberflachenmontierbares Halbleiterbauelement mit einem Halbleiterchip (1) , mindestens zwei externen elektrischen Anschlüssen (3,4), die mit mindestens zwei elektrischen1. Surface-mountable semiconductor component with a semiconductor chip (1), at least two external electrical connections (3, 4), which have at least two electrical
Kontakten des Halbleiterchips (1) elektrisch leitend verbunden sind, und einer Chipumhüllung (5), wobei:Contacts of the semiconductor chip (1) are electrically conductively connected, and a chip cladding (5), wherein:
- die zwei externen elektrischen Anschlüsse (3,4) an einer Folie (2) ausgebildet sind, die eine Dicke von klei- ner oder gleich 100 μm aufweist,- The two external electrical connections (3, 4) are formed on a film (2) that has a thickness of less than or equal to 100 μm,
- der Halbleiterchip (1) an einer ersten Hauptfläche (22) der Folie (2) befestigt ist, und- The semiconductor chip (1) on a first main surface (22) of the film (2) is attached, and
- die Chipumhüllung (5) auf der ersten Hauptfläche (22) aufgebracht ist .- The chip casing (5) is applied to the first main surface (22).
2. Halbleiterbauelement nach Anspruch 1, bei dem die Chipumhüllung (5) mittels eines Spritzverfahrens hergestellt ist .2. The semiconductor component as claimed in claim 1, in which the chip casing (5) is produced by means of an injection molding process.
3. Halbleiterbauelement nach Anspruch 1 oder 2, bei dem die zwei externen elektrischen Anschlüsse (3,4) jeweils von einem ersten elektrischen Anschlußbereich (31,32) auf der ersten Hauptfläche (22) der Folie (2) , einem zweiten elektrischen Anschlußbereich (41,42) auf der zweiten Hauptfläche (23) der Folie (2) und mindestens einer elektrischen Durchführung (314,324) durch die Folie (2), die den ersten Anschlußbereich (31,32) mit dem zugehörigen zweiten Anschlußbereich (41,42) elektrisch verbindet, ausgebildet sind.3. The semiconductor component as claimed in claim 1 or 2, in which the two external electrical connections (3, 4) each have a first electrical connection region (31, 32) on the first main surface (22) of the film (2), a second electrical connection region ( 41, 42) on the second main surface (23) of the film (2) and at least one electrical feedthrough (314, 324) through the film (2), which connects the first connection area (31, 32) with the associated second connection area (41, 42). electrically connects, are formed.
4. Halbleiterbauelement nach Anspruch 3, bei dem die elektrischen Anschlußbereiche (31,32,41,42) strukturierte Metallschichten auf der Folie (2) sind.4. The semiconductor component according to claim 3, wherein the electrical connection regions (31, 32, 41, 42) are structured metal layers on the film (2).
5. Halbleiterbauelement nach Anspruch 4, bei dem die Metallschichten mehrschichtig aufgebaut sind und gesehen von der Folie (2) aufeinanderfolgend eine Kupfer oder eine Kupferbasislegierung aufweisende Leitungsschicht und eine Nickel oder eine Nickelbasislegierung aufweisende Sperrschicht enthält.5. The semiconductor component according to claim 4, wherein the metal layers are constructed in multiple layers and seen from the film (2) successively a copper or a Contains copper-based alloy conductive layer and a nickel or a nickel-based alloy barrier layer.
6. Halbleiterbauelement nach Anspruch 5, bei dem auf der Sperrschicht zur Verbesserung der. Bond- und Lötbarkeit eine Gold oder eine Goldbasislegierung aufweisende Anschlußschicht aufgebracht ist.6. The semiconductor device according to claim 5, in which on the barrier layer to improve the. Bondability and solderability of a gold or a gold-based alloy connection layer is applied.
7. Halbleiterbauelement nach Anspruch 5, bei dem die Leitungsschicht eine Dicke zwischen einschließlich 5 und einschließlich 25 μm aufweist.7. The semiconductor device according to claim 5, wherein the line layer has a thickness of between 5 and 25 μm inclusive.
8. Halbleiterbauelement nach mindestens einem der Ansprüche 3 bis 7, bei dem der Halbleiterchip (1) auf einem der beiden ersten elektrischen Anschlußbereiche (31,32) mittels eines thermisch gut leitenden Verbindungsmittels befestigt ist und der entsprechende externe elektrische Anschluß (31,314,41) derart ausgebildet ist, dass er als thermischer Anschluß für den Halbleiterchip (1) nutzbar ist .8. Semiconductor component according to at least one of Claims 3 to 7, in which the semiconductor chip (1) is fastened on one of the two first electrical connection regions (31, 32) by means of a thermally highly conductive connecting means and the corresponding external electrical connection (31, 314, 41) is designed such that it can be used as a thermal connection for the semiconductor chip (1).
9. Halbleiterbauelement nach mindestens einem der vorhergehenden Ansprüche, bei dem die ChipumhuUung (5) in einem Bereich (51) um deren Mitte, der zumindest den Halbleiterchip (1) und ggf. einen oder mehrere Bonddrähte (6) zum Halbleiterchip umfaßt, in senkrechter Richtung zur Folie (2) gesehen eine größere Dicke aufweist als in einem zweiten Bereich (52) zu deren seitlichen Rand hin.9. Semiconductor component according to at least one of the preceding claims, in which the chip cover (5) in a region (51) around its center, which comprises at least the semiconductor chip (1) and possibly one or more bonding wires (6) to the semiconductor chip, in a vertical direction Seen in the direction of the film (2) has a greater thickness than in a second region (52) towards the side edge thereof.
10. Halbleiterbauelement nach mindestens einem der vorhergehenden Ansprüche, bei dem die lateralen Abmessungen maximal 0,5 mm X 1 mm betragen und die Bauteilhöhe kleiner als oder gleich 0,4 mm ist.10. The semiconductor component according to at least one of the preceding claims, in which the lateral dimensions are at most 0.5 mm X 1 mm and the component height is less than or equal to 0.4 mm.
11. Halbleiterbauelement nach mindestens einem der vorangehenden Ansprüche, bei dem der Halbleiterchip (1) ein Lu- mineszenzdiodenchip ist und die Chipumhüllung (5) aus einem elektromagnetische Strahlung durchlässigen Material besteht, insbesondere einen elektromagnetische Strahlung durchlässigen Kunststoff aufweist.11. The semiconductor component according to at least one of the preceding claims, in which the semiconductor chip (1) is a Lu- minescence diode chip and the chip cladding (5) consists of an electromagnetic radiation transparent material, in particular an electromagnetic radiation transparent plastic.
12. Halbleiterbauelement nach Anspruch 11, bei dem das elektromagnetische Strahlung durchlässige Material einen Leuchtstoff enthält, der zumindest einen Teil der vom Lumineszenzdiodenchip ausgesandten elektromagnetischen Strahlung absorbiert und elektromagnetische Strahlung einer anderen Wellenlänge als die absorbierte Strahlung emittiert .12. The semiconductor component according to claim 11, wherein the electromagnetic radiation-transmissive material contains a phosphor which absorbs at least part of the electromagnetic radiation emitted by the luminescence diode chip and emits electromagnetic radiation of a different wavelength than the absorbed radiation.
13. Halbleiterbauelement nach Anspruch 11, bei dem das elek- tromagnetische Strahlung durchlässige Material ein ungefülltes klares Kunststoffmaterial ist.13. The semiconductor component according to claim 11, wherein the electromagnetic radiation-permeable material is an unfilled clear plastic material.
14. Halbleiterbauelement nach mindestens einem der vorangehenden Ansprüche, bei dem die Folie (2) eine Dicke von 50 μm oder weniger aufweist.14. The semiconductor component according to at least one of the preceding claims, in which the film (2) has a thickness of 50 μm or less.
15. Halbleiterbauelement nach mindestens einem der vorangehenden Ansprüche, bei dem die Folie (2) eine Kunststoff- Folie ist.15. Semiconductor component according to at least one of the preceding claims, in which the film (2) is a plastic film.
16. Halbleiterbauelement nach Anspruch 15, bei dem die Folie16. The semiconductor device according to claim 15, wherein the film
(2) Polyimid oder Polyethylennaphthalat aufweist.(2) has polyimide or polyethylene naphthalate.
17. Halbleiterbauelement nach Anspruch 4 oder nach mindestens einem der Ansprüche 5 bis 16 unter Rückbezug auf Anspruch17. The semiconductor component according to claim 4 or according to at least one of claims 5 to 16 with reference to claim
4, bei dem einander gegenüberliegende Enden der externen elektrischen Anschlüsse (3,4) jeweils S-artig verlaufen und die elektrischen Durchführungen (314,315) jeweils in einem vorspringenden Teil (der S-artig verlaufenden Enden angeordnet sind. 4, in which opposite ends of the external electrical connections (3, 4) each run in an S-like manner and the electrical feedthroughs (314, 315) are each arranged in a projecting part (the S-like ends).
8. Verfahren zum gleichzeitigen Herstellen einer Vielzahl von oberflächenmontierbaren Halbleiterbauelementen mit jeweils mindestens einem Halbleiterchip (1) , mindestens zwei externen elektrischen Anschlüssen (3,4), die mit mindestens zwei elektrischen Kontakten des Halbleiterchips (1) elektrisch leitend verbunden sind, und einer Chipumhüllung (5) , mit den Verfahrensschritten: a) Bereitstellen eines Folienstreifens (200) , der beid- seitig mit derart strukturierten und durch den Folien- streifen durchkontaktierten elektrisch leitenden Schichten (203,204) versehen ist, dass ein Feld (201) aus einer Vielzahl von nebeneinander angeordneten Bauelementbereichen (202) ausgebildet ist, die jeweils Strukturen der elektrisch leitenden Schichten (203,204) für die minde- stens zwei externen elektrischen Anschlüsse (3,4) umfassen, b) Aufbringen von jeweils mindestens einem Halbleiterchip (1) auf jedem der Bauelementbereiche (202) und elektrisches Verbinden des Halbleiterchips (1) mit den zugehöri- gen externen elektrischen Anschlüssen (3,4) , c) Einlegen des Feldes (201) in eine Spritzform (500) , in der für ein Feld (201) eine einzige sämtliche Halbleiterchips (1) des Feldes (201) überspannende und dort im wesentlichen ausschließlich auf der Seite der Halbleiter- chips (1) hohlraumbildenden Kavität (501) vorgesehen ist, d) Einspritzen von Umhüllmaterial (50) in die Kavität (501) , e) Zumindest teilweises Aushärten des Umhüllmaterial (50) und Herausnehmen des Feldes (201) aus der Spritzform (500) , und f) Vereinzeln des Feldes (201) in einzelne Halbleiterbauelemente mittels Durchtrennen des Chipumhüllungsmaterials und des- Folienstreifens (200) mit den strukturierten elektrisch leitenden Schichten (203,204) zwischen den Bauelementbereichen (202) . 8. A method for the simultaneous production of a plurality of surface-mountable semiconductor components, each with at least one semiconductor chip (1), at least two external electrical connections (3, 4), which are electrically conductively connected to at least two electrical contacts of the semiconductor chip (1), and a chip encapsulation (5), with the method steps: a) providing a film strip (200) which is provided on both sides with electrically conductive layers (203, 204) structured in such a way and through-contacted by the film strip that a field (201) consists of a multiplicity of component regions (202) arranged next to one another are formed, each comprising structures of the electrically conductive layers (203, 204) for the at least two external electrical connections (3, 4), b) applying at least one semiconductor chip (1) to each of the component regions (202) and electrically connecting the semiconductor chip (1) to the train corresponding external electrical connections (3, 4), c) inserting the field (201) into an injection mold (500) in which, for one field (201), a single semiconductor chip (1) of the field (201) spanning and there essentially only on the side of the semiconductor chips (1) cavity-forming cavity (501) is provided, d) injecting wrapping material (50) into the cavity (501), e) at least partially curing the wrapping material (50) and removing the field (201) from the injection mold (500), and f) separating the field (201) into individual semiconductor components by cutting through the chip encapsulation material and the film strip (200) with the structured electrically conductive layers (203, 204) between the component regions (202).
19. Verfahren nach Anspruch 18, bei dem die Kavität (501) eine Vielzahl von Ausnehmungen (502) aufweist, die beim Spritzgießen jeweils über Halbleiterchips (1) positioniert sind, so daß die Dicke des Umhüllmaterials im Be- reich von Halbleiterchips (1) und ggf. einem oder mehreren Bonddrähten (6) zum Halbleiterchip (1) größer ist als im übrigen Bereich der Kavität (501) .19. The method according to claim 18, wherein the cavity (501) has a plurality of recesses (502) which are each positioned over semiconductor chips (1) during injection molding, so that the thickness of the wrapping material in the region of semiconductor chips (1) and possibly one or more bond wires (6) to the semiconductor chip (1) is larger than in the remaining area of the cavity (501).
20. Verfahren nach Anspruch 19, bei dem über jedem Halblei- terchip (1) des Feldes (201) eine separate Ausnehmung20. The method according to claim 19, in which a separate recess is provided above each semiconductor chip (1) of the field (201)
(502) vorgesehen ist, derart, dass das Umhüllmaterial nach dem Schritt e) eine Vielzahl von nebeneinander angeordneten Erhebungen (51) , insbesondere eine Schokoladentafelstruktur aufweist.(502) is provided in such a way that after step e) the wrapping material has a multiplicity of elevations (51) arranged next to one another, in particular a chocolate bar structure.
21. Verfahren nach Anspruch 20, bei dem das Vereinzeln des Feldes (201) mittels Durchtrennen des Umhüllmaterials21. The method according to claim 20, wherein the separation of the field (201) by cutting through the wrapping material
(50) und des Folienstreifens (200) mit den strukturierten elektrisch leitenden Schichten (203,204) in den Gräben (52) zwischen den Erhebungen (51) erfolgt.(50) and the film strip (200) with the structured electrically conductive layers (203, 204) in the trenches (52) between the elevations (51).
22. Verfahren nach mindestens einem der Ansprüche 18 bis 21, bei dem vor dem Einspritzen von Umhüllmaterial (50) in die Kavität (501) auf die Folie (2) und/oder die elek- trisch leitenden Schichten (203,204) ein Haftvermittler aufgebracht wird.22. The method according to at least one of claims 18 to 21, in which an adhesion promoter is applied to the film (2) and / or the electrically conductive layers (203, 204) before the injection of wrapping material (50) into the cavity (501) ,
23. Verfahren nach Anspruch 22, bei dem der Haftvermittler jeweils auf den gesamten Bauelementbereich (202) aufge- bracht wird, ausgenommen ein Chipmontagebereich, auf dem der Halbleiterchip (1) befestigt wird, und ggf. einen oder mehrere Drahtmontagebereiche, auf denen Anschlußdrähte (6) befestigt werden.23. The method according to claim 22, in which the adhesion promoter is applied to the entire component area (202), with the exception of a chip mounting area on which the semiconductor chip (1) is attached, and optionally one or more wire mounting areas on which connecting wires ( 6) are attached.
24. Verfahren nach mindestens einem der Ansprüche 18 bis 23, bei dem das Umhüllmaterial (50) mittels Filmanguss von der Seite in die Kavität (501) eingespritzt wird. 24. The method according to at least one of claims 18 to 23, in which the wrapping material (50) is injected from the side into the cavity (501) by means of film gating.
25. Verfahren nach mindestens einem der Ansprüche 18 bis 24/ bei dem der Folienstreifen (200) mit den strukturierten elektrisch leitenden Schichten (203,204) vor dem Einlegen in die Spritzform (500) auf eine Hilfsfolie auflaminiert wird.25. The method according to at least one of claims 18 to 24 / in which the film strip (200) with the structured electrically conductive layers (203, 204) is laminated onto an auxiliary film before being inserted into the injection mold (500).
26. Verfahren nach Anspruch 25, bei dem die Hilfsfolie einen ähnlichen oder einen größeren thermischen Ausdehnungskoeffizienten aufweist als das Umhüllmaterial, derart, dass sie einer Verwolbung des Feldes aufgrund einer gegenüber dem Folienstreifen (200) stärkeren Schrumpfung des Umhüllmaterials (50) während dessen Aushärtung und/oder Abkühlung nach dem Umspritzen des Feldes (201) weitestgehend entgegenwirkt.26. The method according to claim 25, wherein the auxiliary film has a similar or a greater coefficient of thermal expansion than the wrapping material, such that it warps the field due to a greater shrinkage of the wrapping material (50) than the film strip (200) during its curing and / or cooling largely counteracts after encapsulation of the field (201).
27. Verfahren nach mindestens einem der Ansprüche 18 bis 26, bei dem der Folienstreifen außerhalb der Felder (201) Bohrungen, Durchbrüche und/oder Schlitze (210) zur Verringerung von mechanischen Verspannungen aufgrund von un- terschiedlichen thermischen Ausdehnungen und/oder Materialschrumpfungen aufweist.27. The method according to at least one of claims 18 to 26, wherein the film strip outside of the fields (201) has bores, openings and / or slots (210) for reducing mechanical stresses due to different thermal expansions and / or material shrinkages.
28. Verfahren nach mindestens einem der Ansprüche 18 bis 27, bei dem der Folienstreifen (200) aus einem Material be- steht, das einen ähnlichen thermischen Ausdehnungskoeffizienten aufweist, wie das Umhüllmaterial (50) .28. The method according to at least one of claims 18 to 27, in which the film strip (200) consists of a material which has a similar coefficient of thermal expansion as the wrapping material (50).
29. Verfahren nach mindesten einem der Ansprüche 18 bis 28, bei dem eine bombierte Spritzform verwendet wird, in der das Feld (201) während des Einspritzens der Umhüllmasse29. The method according to at least one of claims 18 to 28, in which a cambered injection mold is used, in which the field (201) during the injection of the coating compound
(50) in die Kavität (501) gesehen von der Seite der Halbleiterchips (1) konvex gekrümmt ist.(50) into the cavity (501) seen from the side of the semiconductor chips (1) is convexly curved.
30. Verfahren nach mindestens einem der Ansprüche 18 bis 29, bei dem das Feld vor dem Schritt f) auf eine Folie aufgebracht wird. 30. The method according to at least one of claims 18 to 29, in which the field is applied to a film before step f).
1. Verfahren nach mindestens einem der Ansprüche 18 bis 30, bei dem beim Schritt f) mindestens eines der Verfahren Sägen, Lasertrennen und Wasserstrahlschneiden verwendet wird. 1. The method according to at least one of claims 18 to 30, wherein in step f) at least one of the methods sawing, laser cutting and water jet cutting is used.
EP03787632A 2002-07-31 2003-07-07 Surface-mounted semiconductor component and method for the production thereof Withdrawn EP1525619A1 (en)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
DE10234978A DE10234978A1 (en) 2002-07-31 2002-07-31 Surface-mounted semiconductor component used in the production of luminescent diodes in mobile telephone keypads comprises a semiconductor chip, external electrical connections, and a chip casing
DE10234978 2002-07-31
DE10244888 2002-09-26
DE10244888 2002-09-26
PCT/DE2003/002259 WO2004017407A1 (en) 2002-07-31 2003-07-07 Surface-mounted semiconductor component and method for the production thereof

Publications (1)

Publication Number Publication Date
EP1525619A1 true EP1525619A1 (en) 2005-04-27

Family

ID=31889088

Family Applications (1)

Application Number Title Priority Date Filing Date
EP03787632A Withdrawn EP1525619A1 (en) 2002-07-31 2003-07-07 Surface-mounted semiconductor component and method for the production thereof

Country Status (6)

Country Link
US (2) US7199470B2 (en)
EP (1) EP1525619A1 (en)
JP (1) JP2005535144A (en)
CN (1) CN1672260A (en)
TW (1) TWI227569B (en)
WO (1) WO2004017407A1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8872330B2 (en) 2006-08-04 2014-10-28 Osram Opto Semiconductors Gmbh Thin-film semiconductor component and component assembly
US9142720B2 (en) 2007-01-29 2015-09-22 Osram Opto Semiconductors Gmbh Thin-film light emitting diode chip and method for producing a thin-film light emitting diode chip

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3764160B2 (en) * 2004-09-10 2006-04-05 三井金属鉱業株式会社 A printed wiring board comprising a capacitor layer forming material and a built-in capacitor circuit obtained using the capacitor layer forming material.
DE102005055293A1 (en) * 2005-08-05 2007-02-15 Osram Opto Semiconductors Gmbh Method for producing semiconductor chips and thin-film semiconductor chip
US8044412B2 (en) 2006-01-20 2011-10-25 Taiwan Semiconductor Manufacturing Company, Ltd Package for a light emitting element
US8678271B2 (en) * 2007-06-26 2014-03-25 Globalfoundries Inc. Method for preventing void formation in a solder joint
TWI348230B (en) * 2007-08-08 2011-09-01 Huga Optotech Inc Semiconductor light-emitting device with high heat-dissipation efficiency and method of fabricating the same
TWI352438B (en) * 2007-08-31 2011-11-11 Huga Optotech Inc Semiconductor light-emitting device
KR101491138B1 (en) * 2007-12-12 2015-02-09 엘지이노텍 주식회사 Multi-layer board and light emitting diode module having thereof
DE102007061261A1 (en) * 2007-12-19 2009-07-02 Bayer Materialscience Ag Luminaire with LED DIEs and their manufacture
DE102008011809A1 (en) * 2007-12-20 2009-06-25 Osram Opto Semiconductors Gmbh Optoelectronic component
TW200937667A (en) * 2008-02-20 2009-09-01 Advanced Optoelectronic Tech Package structure of chemical compound semiconductor device and fabricating method thereof
KR100969146B1 (en) * 2009-02-18 2010-07-08 엘지이노텍 주식회사 Semiconductor light emitting device and fabrication method thereof
GB2472047B (en) 2009-07-22 2011-08-10 Novalia Ltd Packaging or mounting a component
US9508904B2 (en) * 2011-01-31 2016-11-29 Cree, Inc. Structures and substrates for mounting optical elements and methods and devices for providing the same background
US8710350B2 (en) * 2011-04-21 2014-04-29 Paul Shufflebotham Combination photovoltaic and wind power generation installation
WO2013101240A1 (en) * 2011-12-31 2013-07-04 Intel Corporation Manufacturing advanced test probes
CN103972355A (en) * 2013-01-29 2014-08-06 台达电子工业股份有限公司 Light-emitting component and manufacturing method thereof
DE102013114107A1 (en) * 2013-12-16 2015-07-02 Osram Opto Semiconductors Gmbh Optoelectronic semiconductor component
CN104576631B (en) * 2014-12-05 2020-03-17 复旦大学 Photoelectric detection integrated chip
DE102015114645B4 (en) * 2015-09-02 2023-03-23 Infineon Technologies Ag SMART CARD, DEVICE AND METHOD
US11121076B2 (en) * 2019-06-27 2021-09-14 Texas Instruments Incorporated Semiconductor die with conversion coating

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5162896A (en) * 1987-06-02 1992-11-10 Kabushiki Kaisha Toshiba IC package for high-speed semiconductor integrated circuit device
US4843280A (en) 1988-01-15 1989-06-27 Siemens Corporate Research & Support, Inc. A modular surface mount component for an electrical device or led's
US5371404A (en) * 1993-02-04 1994-12-06 Motorola, Inc. Thermally conductive integrated circuit package with radio frequency shielding
JP3337467B2 (en) 1994-03-18 2002-10-21 日立化成工業株式会社 Semiconductor package manufacturing method and semiconductor package
JP3127195B2 (en) * 1994-12-06 2001-01-22 シャープ株式会社 Light emitting device and method of manufacturing the same
JP3080579B2 (en) * 1996-03-06 2000-08-28 富士機工電子株式会社 Manufacturing method of air rear grid array package
US5859475A (en) * 1996-04-24 1999-01-12 Amkor Technology, Inc. Carrier strip and molded flex circuit ball grid array
BRPI9715293B1 (en) * 1996-06-26 2016-11-01 Osram Ag cover element for an optoelectronic construction element
US5866949A (en) * 1996-12-02 1999-02-02 Minnesota Mining And Manufacturing Company Chip scale ball grid array for integrated circuit packaging
US6365979B1 (en) * 1998-03-06 2002-04-02 Kabushiki Kaisha Toshiba Semiconductor device and manufacturing method thereof
JP2000049382A (en) 1998-07-27 2000-02-18 Matsushita Electron Corp Semiconductor light-emitting device and its manufacture
US6174175B1 (en) 1999-04-29 2001-01-16 International Business Machines Corporation High density Z-axis connector
JP3901427B2 (en) * 1999-05-27 2007-04-04 松下電器産業株式会社 Electronic device, manufacturing method thereof, and manufacturing device thereof
US6242815B1 (en) * 1999-12-07 2001-06-05 Advanced Semiconductor Engineering, Inc. Flexible substrate based ball grid array (BGA) package
DE19963806C2 (en) 1999-12-30 2002-02-07 Osram Opto Semiconductors Gmbh Process for producing a light-emitting diode white light source, use of a plastic molding compound for producing a light-emitting diode white light source and surface-mountable light-emitting diode white light source
DE10008203B4 (en) 2000-02-23 2008-02-07 Vishay Semiconductor Gmbh Method for producing electronic semiconductor components
JP2002009097A (en) * 2000-06-22 2002-01-11 Oki Electric Ind Co Ltd Semiconductor device and method of manufacturing the same
JP2002064164A (en) 2000-08-21 2002-02-28 New Japan Radio Co Ltd Semiconductor device and manufacturing method thereof
DE10041328B4 (en) 2000-08-23 2018-04-05 Osram Opto Semiconductors Gmbh Packaging unit for semiconductor chips
JP4492905B2 (en) 2001-03-19 2010-06-30 本田技研工業株式会社 Electric assist bicycle

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See references of WO2004017407A1 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8872330B2 (en) 2006-08-04 2014-10-28 Osram Opto Semiconductors Gmbh Thin-film semiconductor component and component assembly
US9142720B2 (en) 2007-01-29 2015-09-22 Osram Opto Semiconductors Gmbh Thin-film light emitting diode chip and method for producing a thin-film light emitting diode chip

Also Published As

Publication number Publication date
CN1672260A (en) 2005-09-21
US7199470B2 (en) 2007-04-03
TW200406071A (en) 2004-04-16
WO2004017407A1 (en) 2004-02-26
US20070184629A1 (en) 2007-08-09
US7488622B2 (en) 2009-02-10
JP2005535144A (en) 2005-11-17
US20050212098A1 (en) 2005-09-29
TWI227569B (en) 2005-02-01

Similar Documents

Publication Publication Date Title
EP1525619A1 (en) Surface-mounted semiconductor component and method for the production thereof
EP2345074B1 (en) Supporting body for a semiconductor element, semiconductor element and method for production of a supporting body
EP2583318B1 (en) Method for producing a surface-mountable optoelectronic component
EP2396832B1 (en) Encapsulated opto-electronic semiconductor arrangement having solder stop layer and corresponding method
EP1516372B1 (en) Surface-mountable light-emitting diode and/or photodiode and method for the production thereof
EP1540745B1 (en) Production method for leadframe-based component housing
DE19829197C2 (en) Component emitting and / or receiving radiation
DE10306557A1 (en) Method for producing an electrical lead frame, method for producing a surface-mountable semiconductor component and lead frame strips
WO2014060355A2 (en) Method for producing a multiplicity of optoelectronic semiconductor components
DE202018104347U1 (en) Preformed leadframe device
WO2004015769A1 (en) Method for the production of an electrically-conducting frame, method for production of a surface mounting semiconductor component and conductor frame strips
WO2016173841A1 (en) Optoelectronic component array and method for producing a plurality of optoelectronic component arrays
EP1700349A1 (en) Radiation-emitting and/or radiation-receiving semiconductor component and method for the production thereof
DE202004005228U1 (en) Radiation-emitting and / or radiation-receiving semiconductor component
DE10234978A1 (en) Surface-mounted semiconductor component used in the production of luminescent diodes in mobile telephone keypads comprises a semiconductor chip, external electrical connections, and a chip casing
EP2609633B1 (en) Radiation-emitting component and method for producing a radiation-emitting component
WO2021224015A1 (en) Optoelectronic component and method for producing same
DE10117890A1 (en) Production of a semiconductor component which emits and receives radiation used in optical devices comprises forming and preparing an electrical leadframe, and further processing
DE102010054591B4 (en) Housing and method for producing a housing for an optoelectronic component
DE102020107409B4 (en) HOUSING FOR AN OPTOELECTRONIC SEMICONDUCTOR COMPONENT AND OPTOELECTRONIC SEMICONDUCTOR COMPONENT
DE10042839A1 (en) Electronic component with metal heatsink, comprises chips arranged on substrate with track conductors insulated from metal by layer of oxide formed upon it
WO2018108823A1 (en) Radiation-emitting device, pixel module, and method for producing a radiation-emitting device
DE102016121510A1 (en) Leadframe, optoelectronic component with a leadframe and method for producing an optoelectronic component
DE10116510A1 (en) Ultra thin film encapsulation
DE102015105692A1 (en) Semiconductor device and method for producing a plurality of semiconductor devices

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

17P Request for examination filed

Effective date: 20041227

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LI LU MC NL PT RO SE SI SK TR

RBV Designated contracting states (corrected)

Designated state(s): DE

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: OSRAM OPTO SEMICONDUCTORS GMBH

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: OSRAM OPTO SEMICONDUCTORS GMBH

17Q First examination report despatched

Effective date: 20081205

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN

18D Application deemed to be withdrawn

Effective date: 20090616