DE102018116667B4 - Back-up capacitor-free low-drop voltage regulator with a large voltage range with a DIMOS and an NMOS transistor as load transistor and voltage regulator system - Google Patents
Back-up capacitor-free low-drop voltage regulator with a large voltage range with a DIMOS and an NMOS transistor as load transistor and voltage regulator system Download PDFInfo
- Publication number
- DE102018116667B4 DE102018116667B4 DE102018116667.2A DE102018116667A DE102018116667B4 DE 102018116667 B4 DE102018116667 B4 DE 102018116667B4 DE 102018116667 A DE102018116667 A DE 102018116667A DE 102018116667 B4 DE102018116667 B4 DE 102018116667B4
- Authority
- DE
- Germany
- Prior art keywords
- voltage
- transistor
- output
- current
- voltage regulator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/563—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices including two stages of regulation at least one of which is output level responsive, e.g. coarse and fine regulation
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/59—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices including plural semiconductor devices as final control devices for a single load
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
Abstract
Spannungsregler zur Abgabe eines Laststroms (ILa)- mit einer Referenzspannung (VREF),- mit einer zweiten Referenzspannung (VREFb),- mit einem Differenzverstärker (OP1a),- mit einem ersten Transistor (M1a),- mit einem zweiten Transistor (M2a),- mit einem vierten Transistor (M4a),- mit einem achten Transistor (M5a),- mit einer Bias-Stromquelle (IBa),- mit einer Rückkoppelschaltung (R1a, R2a),- mit einem Reglerausgang (VOUTa),- wobei der Differenzverstärker (OP1a) einen negativen Eingang (-) und einen positiven Eingang (+) und einen Ausgang aufweist und- wobei der Reglerausgang (VOUTa) über die Rückkoppelschaltung (R1a, R2a) auf den negativen Eingang (-) des Differenzverstärkers (OP1a) zurückgekoppelt ist und- wobei der positive Eingang (+) des Differenzverstärkers (OP1a) mit der Referenzspannung (VREF) verbunden ist und- wobei der erste Transistor (M1a,) in Abhängigkeit von dem Ausgangssignal des Differenzverstärkers (OP1a) den Ausgang (VOUTa) des Spannungsreglers mit einem ersten Strom (I1a) bestromt und- wobei der zweite Transistor (M2a) den Ausgang (VOUT) des Spannungsreglers mit einem zweiten Strom (12") in Abhängigkeit von der zweiten Referenzspannung (VREFb) bestromt und- wobei der vierte Transistor (M4a) den Ausgang (VOUT) des Spannungsreglers mit einem vierten Strom (14") bestromt- wobei ein achter Transistor (M8a) dem Ausgang (VOUT) des Spannungsreglers einen achten Strom (I8a) entzieht und- wobei der vierte Strom (14") von der Spannungsdifferenz zwischen der zweiten Referenzspannung (VREFb) und der Spannung am Ausgang des Spannungsreglers (VOUTa) und dem Bias-Strom (IBa) abhängt und- wobei der achte Strom (I8a) betragsmäßig dem vierten Strom (14") entsprechend einem Stromspiegelverhältnis (1:(m+1)) entspricht und- wobei der zweite Strom (12") von der Spannungsdifferenz zwischen der zweiten Referenzspannung (VREFb) und der Spannung am Ausgang (VOUT) des Spannungsreglers und dem Bias-Strom (IBa) abhängt.Voltage regulator for the delivery of a load current (ILa) - with a reference voltage (VREF), - with a second reference voltage (VREFb), - with a differential amplifier (OP1a), - with a first transistor (M1a), - with a second transistor (M2a) - with a fourth transistor (M4a), - with an eighth transistor (M5a), - with a bias current source (IBa), - with a feedback circuit (R1a, R2a), - with a controller output (VOUTa), - where the Differential amplifier (OP1a) has a negative input (-) and a positive input (+) and an output and- wherein the controller output (VOUTa) is fed back to the negative input (-) of the differential amplifier (OP1a) via the feedback circuit (R1a, R2a) and- wherein the positive input (+) of the differential amplifier (OP1a) is connected to the reference voltage (VREF) and- wherein the first transistor (M1a,) is the output (VOUTa) of the voltage regulator depending on the output signal of the differential amplifier (OP1a) with a first stream (I1a) energized and- wherein the second transistor (M2a) energizes the output (VOUT) of the voltage regulator with a second current (12 ") depending on the second reference voltage (VREFb) and- wherein the fourth transistor (M4a) the output ( VOUT) of the voltage regulator is energized with a fourth current (14 ") - an eighth transistor (M8a) drawing an eighth current (I8a) from the output (VOUT) of the voltage regulator and - the fourth current (14") being derived from the voltage difference between the second reference voltage (VREFb) and the voltage at the output of the voltage regulator (VOUTa) and the bias current (IBa) and- the eighth current (I8a) being the fourth current (14 ") corresponding to a current mirror ratio (1: (m + 1)) and- where the second current (12 ") depends on the voltage difference between the second reference voltage (VREFb) and the voltage at the output (VOUT) of the voltage regulator and the bias current (IBa).
Description
OberbegriffGeneric term
Die Erfindung richtet sich auf einen mikrointegrierbaren Low-Drop-Spannungsregler mit voller Ausnutzung des Versorgungsspannungsbereiches und schneller Ausregelung von dynamischen Lastsprüngen des Laststromes (ILa), sodass er keine Stützkapazität extern seiner mikrointegrierten Schaltung benötigt.The invention is directed to a micro-integrable low-drop voltage regulator with full utilization of the supply voltage range and faster compensation of dynamic load jumps in the load current (IL a ), so that it does not need any supporting capacitance external to its micro-integrated circuit.
Allgemeine Einleitung und Stand der TechnikGeneral introduction and state of the art
Mit den wachsenden Anforderungen hinsichtlich eines immer größeren, notwendigen Betriebsspannungsbereichs für die elektronischen Schaltungen -vor allem im Automobilbereich- wird der Einsatz von in der integrierten Schaltung (
Bevorzugt wird daher die Möglichkeit, einen selbstleitenden Hoch-Volt-NMOS-Transistor (HV-NMOS) als Treiber (
Au s der
Aus der WO 2017/ 102 251 A1 ist ein solcher Spannungsregler bekannt, wobei in der technischen Lehre der WO 2017/ 102 251 A1 eine zweite Referenzspannung und ein zweiter Transistor sowie eine Bias-Stromquelle vorgesehen sind. Gemäß der technischen Lehre der WO 2017/ 102 251 A1 bestromt der zweite Transistor der WO 2017 / 102 251 A1 den Ausgang des Spannungsreglers der WO 2017 / 102 251 A1 mit einem zweiten Strom in Abhängigkeit von der zweiten Referenzspannung der WO 2017/ 102 251 A1. Dabei hängt der zweite Strom der WO 2017/ 102 251 A1 von der Spannungsdifferenz zwischen der zweiten Referenzspannung der WO 2017/ 102 251 A1 und der Spannung am Ausgang des Spannungsreglers der WO 2017 / 102 251 A1 und dem Bias-Strom der WO 2017/ 102 251 A1 ab.Such a voltage regulator is known from WO 2017/102 251 A1, a second reference voltage and a second transistor as well as a bias current source being provided in the technical teaching of WO 2017/102 251 A1. According to the technical teaching of WO 2017/102 251 A1, the second transistor of WO 2017/102 251 A1 energizes the output of the voltage regulator of WO 2017/102 251 A1 with a second current in Dependence on the second reference voltage of WO 2017/102 251 A1. The second current from WO 2017/102 251 A1 depends on the voltage difference between the second reference voltage from WO 2017/102 251 A1 and the voltage at the output of the voltage regulator from WO 2017/102 251 A1 and the bias current from WO 2017/102 251 A1.
Aus der
Aus der
Aus der DE 101 10 273 C2 ist ein Spannungsgenerator zur Erzeugung einer an einem Ausgangsanschluss anliegenden Ausgangsspannung bekannt. Die Vorrichtung gemäß der technischen Lehre der DE 101 10 273 C2 umfasst einen ersten Spannungsregler mit einer Vergleichsstufe und einer von der Vergleichsstufe ansteuerbaren Ausgangsstufe, bei dem die Ausgangsstufe ausgangsseitig mit dem Ausgangsanschluss verbunden ist und die Vergleichsstufe eingangsseitig einen Anschluss für ein erstes Referenzpotential aufweist. Die Vorrichtung gemäß der technischen Lehre der DE 101 10 273 C2 umfasst des Weiteren einen Anschluss, der mit der Ausgangsstufe verbunden ist, sowie einen zweiten Spannungsregler mit einer Vergleichsstufe und einer von der Vergleichsstufe ansteuerbaren Ausgangsstufe und einen Schalter, bei der die Ausgangsstufe ausgangsseitig mit dem Ausgangsanschluss verbunden ist und die Vergleichsstufe eingangsseitig mit dem Anschluss für das erste Referenzpotential und mit der Ausgangsstufe verbunden ist, wobei der zweite Spannungsregler durch den Schalter ein- und ausschaltbar ist. Die Vorrichtung gemäß der technischen Lehre der DE 101 10 273 C2 umfasst ebenso eine weitere Vergleichsstufe, die eingangsseitig mit einem Anschluss für ein vom ersten Referenzpotential (VREF) durch einen Spannungsteiler abgeleitetes verschiedenes weiteres Referenzpotential und mit dem Ausgangsanschluss verbunden ist und die ausgangsseitig einen Anschluss aufweist, über den der Schalter des zweiten Spannungsreglers steuerbar ist.A voltage generator for generating an output voltage present at an output connection is known from DE 101 10 273 C2. The device according to the technical teaching of DE 101 10 273 C2 comprises a first voltage regulator with a comparison stage and an output stage controllable by the comparison stage, in which the output stage is connected on the output side to the output connection and the comparison stage has a connection for a first reference potential on the input side. The device according to the technical teaching of DE 101 10 273 C2 furthermore comprises a connection that is connected to the output stage, as well as a second voltage regulator with a comparison stage and an output stage controllable by the comparison stage and a switch in which the output stage is connected to the output stage Output connection is connected and the comparison stage is connected on the input side to the connection for the first reference potential and to the output stage, wherein the second voltage regulator can be switched on and off by the switch. The device according to the technical teaching of DE 101 10 273 C2 also comprises a further comparison stage, which is connected on the input side to a connection for a different further reference potential derived from the first reference potential (VREF) by a voltage divider and to the output connection and which has a connection on the output side , via which the switch of the second voltage regulator can be controlled.
Aus der DE 35 38 584 A1 ist eine aus mehreren parallel arbeitenden Feldeffekttransistoren bestehende Anordnung bekannt. Die Vorrichtung der DE 35 38 584 A1 ist gekennzeichnet da durch, dass zum Ersten nur einer der Feldeffekttransistoren an seinem Gate-Anschluss von einem externen Steuersignal gesteuert wird und zum Zweiten die weiteren Feldeffekttransistoren über eine eigene Regelung in dem Sinne nachgeführt werden, dass sie jeweils auf einen zuvor gesteuerten Feldeffekttransistor nachgeführte parallele Stromquellen darstellen.From DE 35 38 584 A1 an arrangement consisting of several field effect transistors operating in parallel is known. The device of DE 35 38 584 A1 is characterized in that firstly only one of the field effect transistors at its gate connection is controlled by an external control signal and secondly the others Field effect transistors are tracked via their own regulation in the sense that they each represent parallel current sources tracked to a previously controlled field effect transistor.
Aufgabe der ErfindungObject of the invention
Der Erfindung liegt daher die Aufgabe zugrunde, eine Lösung zu schaffen, die die obigen Nachteile des Stands der Technik nicht aufweist und weitere Vorteile aufweist.The invention is therefore based on the object of creating a solution which does not have the above disadvantages of the prior art and has further advantages.
Die Kern-Aufgabe dieser Erfindung ist somit die Realisierung einer chip-flächen- und damit kostengünstigen Schaltung zur Vermeidung der besagten Spannungseinbrüche auf dem Ausgang (
Diese Aufgabe wird durch eine Vorrichtung nach Anspruch 1 gelöst. This object is achieved by a device according to
Lösung der erfindungsgemäßen AufgabeSolution of the problem according to the invention
Die Erfindung wird mit Hilfe der
Variante Aoption A
Die
Die Grundidee der erfindungsgemäßen Schaltung ist die Überlagerung der Ausgangsstufe eines vorhandenen ersten Hochvolt-Low-Drop-Reglers (
Entsprechend der
Diese Funktion übernimmt hier entsprechend der erfindungsgemäßen Idee nun der zum bestehenden ersten Ausgangstreibertransistor (
Der Gleichspannungs- und Gleichstrom-Arbeitspunkt des zweiten DIMOS-Treiber-Transistors (
Für die Einstellung dieses Arbeitspunkts wird entsprechend der
In den meisten Anwendungsschaltungen der integrierten Schaltung (
Die statische Gate-Spannung des zweiten DIMOS-Treiber-Transistors (
Dieser dritte Sense-Transistor (
Somit ist auch der zweite DIMOS-Treiber-Transistor (
Um zu verhindern, dass der gespiegelte Strom über den Stromspiegel (
Der Sense-Transistor (
1:(m+1) wobei gilt:
1: (m + 1) where:
Hierbei bezeichnet (W/L)[
Folgende (W/L)-Verhältnisse können als Beispiel verwendet werden:
Bei einem dynamischen Laststromwechsel des Laststroms (
Variante BVariant B
Die Reaktionszeit des Reglers auf dynamische Laststromwechsel des Laststroms (
Der neunte Transistor (
Variante CVariant C
Entsprechend der erfindungsgemäßen Idee können auch zwei Hochvolt-Low-Drop-Regler (
Hier dient die erste Ausgangsspannung (
Ansonsten wird die zweite Ausgangsspannung (
Grundlegende VorrichtungBasic device
Der vorgeschlagene Spannungsregler zur Abgabe eines Laststroms (
Vorteile dieser Grundversion der Vorrichtung sind zum Ersten, dass durch den selbstleitenden ersten NMOS-Transistor (
Erste Variante der VorrichtungFirst variant of the device
Zweite Variante der VorrichtungSecond variant of the device
Bei einer zweiten Variante der Vorrichtung weist die Vorrichtung zusätzlich eine Schaltung zum Starten der Regelung auf. Dabei ist eine erste Kapazität (
Vorteil dieser Variante ist, dass sie im Einschaltvorgang definiert durch diese Zusatzschaltung (
Dritte Variante der VorrichtungThird variant of the device
In einer dritten Variante der Vorrichtung ist ein zusätzlicher Sense-Transistor (
Diese MOS-Diode (
Vierte Variante der VorrichtungFourth variant of the device
In einer vierten Variante der Vorrichtung ist der Steueranschluss des vierten Transistors (
SpannungsreglersystemVoltage regulator system
Des Weiteren wird hier ein Spannungsreglersystem aus einem ersten Spannungsregler (
Vorteil dieser ersten Variante ist, dass beide Spannungsregler (
Verfahren zum Betreiben eines solchen SpannungsreglersProcedure for operating such a voltage regulator
Die zuvor beschriebenen Spannungsregler basieren auf einem Verfahren zur Stabilisierung einer Ausgangsspannung (
- 1. Ausregeln der Ausgangsspannung (
VOUT ) mit Hilfe eines ersten Transistors (M1a ), der einen ersten Strom (I1a ) in den Knoten des Ausgangs des Spannungsreglers (HV_LDOa) einspeist in Abhängigkeit von einer Referenzspannung (VREF ); - 2. Einspeisen eines zweiten Stroms (12") in den Knoten des Ausgangs des Spannungsreglers (HV_LDOa) mit Hilfe eines zweiten Transistors (
M2a ), wobei der Wert des zweiten Stromes (I2a ) von einer zweiten Referenzspannung (VREFb ) und von einem Bias-Strom (IBa ) abhängt; - 3. Einspeisen eines vierten Stroms (
I4a ) in den Knoten des Ausgangs des Spannungsreglers (HV_LDOa) mit Hilfe eines vierten Transistors (M4a ), wobei der Wert des vierten Stromes (I4a ) von einer zweiten Referenzspannung (VREFb ) und von einem Bias-Strom (IBa ) abhängt; - 4. Entnehmen eines achten Stromes (
IBa ) aus dem Knoten des Ausgangs des Spannungsreglers (HV_LDOa ) mit Hilfe eines vierten Transistors (M4a ), wobei der betragsmäßige Wert des achten Stromes (I8a ) dem betragsmäßigen Wert des vierten Stromes (I4a ) multipliziert mit einem Stromspiegelfaktor (1:(m+1)) entspricht.
- 1. Correcting the output voltage (
V OUT ) with the help of a first transistor (M 1a ), which has a first stream (I 1a ) feeds into the node of the output of the voltage regulator (HV_LDO a ) depending on a reference voltage (V REF ); - 2. Feeding a second current (12 ") into the node of the output of the voltage regulator (HV_LDO a ) with the help of a second transistor (
M 2a ), where the value of the second current (I 2a ) from a second reference voltage (V REFb ) and from a bias current (I Ba ) depends; - 3. Feeding in a fourth stream (
I 4a ) into the node of the output of the voltage regulator (HV_LDO a ) with the help of a fourth transistor (M 4a ), where the value of the fourth current (I 4a ) from a second reference voltage (V REFb ) and from a bias current (I Ba ) depends; - 4. Taking an eighth stream (
I Ba ) from the node of the output of the voltage regulator (HV_LDO a ) with the help of a fourth transistor (M 4a ), where the absolute value of the eighth stream (I 8a ) the absolute value of the fourth stream (I 4a ) multiplied by a current mirror factor (1: (m + 1)).
Grundidee der Vorrichtung der hier vorgelegten OffenlegungBasic idea of the device of the disclosure presented here
Die Grundidee der hier vorgelegten Offenlegung stellt ein Low-Drop-Spannungsregler zur Erzeugung einer Ausgangsspannung an seinem Ausgang (
Grundidee des Verfahrens der hier vorgelegten OffenlegungBasic idea of the process of disclosure presented here
Die Grundidee des Verfahrens der hier vorgelegten Offenlegung ist ein Verfahren zum Betreiben eines Low-Drop-Spannungsregler zur Erzeugung einer Ausgangsspannung an seinem Ausgang (
- 1. Ausregelung der Ausgangsspannung (
VOUTa ) über einen ersten, selbstleitenden NMOS-Transistor (M1a ) als ersten Regeltransistor einer ersten Regelschleife des Low- Drop-Spannungsreglers mit einer ersten Zeitkonstante (τ1a ) und - 2. parallele Ausregelung der Ausgangsspannung (
VOUTa ) über einen zweiten, nicht selbstleitenden DIMOS-Transistor (M2a ) als zweiten Regeltransistor einer zweiten parallelen Regelschleife des Low- Drop-Spannungsreglers mit einer zweiten Zeitkonstante (t2a ).
- 1. Adjustment of the output voltage (
V OUTa ) via a first, normally on NMOS transistor (M 1a ) as the first control transistor of a first control loop of the low-drop voltage regulator with a first time constant (τ 1a ) and - 2. Parallel regulation of the output voltage (
V OUTa ) via a second, non-self-conducting DIMOS transistor (M 2a ) as a second control transistor of a second parallel control loop of the low-drop voltage regulator with a second time constant (t 2a ).
Die Konstruktion des zweiten, nicht selbstleitenden DIMOS-Transistors (
Vorteil der ErfindungAdvantage of the invention
Die erfindungsgemäße Vorrichtung weist viele Vorteile gegenüber dem Stand der Technik auf:
- 1. Es handelt sich um ein relativ flächen- und damit kostengünstiges Konzept eines Hochvolt-Low-Drop-Reglers (
HV-LDOa ,HV-LDOb ) mit relativ großer Treibfähigkeit; - 2. Es erfolgt eine Minimierung der Spannungseinbrüche infolge von dynamischem Laststromwechseln des Laststroms (
ILa ,ILb ) ohne externe Komponente (Cbuffer ) oder aufwendige interne Filter- und/oder kompensations- Schaltungen; - 3. Es handelt sich um eine einfache Erweiterung der bestehenden LDO-Konzepte mit Natural-HV-NMOS-Treiber-Transistoren (
M1a ,M1b ) auf größerer Treibfähigkeit; - 4. Es erfolgt eine gegenseitige Stabilisierung mehrerer Hochvolt-Low-Drop-Regler (
HV-LDOa ,HV-LDOb ) innerhalb einer integrierten Schaltung und damit die Erzielung einer mehrfachen Ersparnis von externen Gehäuseanschlüssen und Pufferkapazitäten (Cbuffer ).
- 1. It is a relatively space-saving and therefore inexpensive concept of a high-voltage low-drop regulator (
HV-LDO a ,HV-LDO b ) with relatively high propulsive power; - 2. There is a minimization of the voltage drops due to dynamic load current changes of the load current (
I La ,I Lb ) without external component (C buffer ) or complex internal filter and / or compensation circuits; - 3. It is a simple extension of the existing LDO concepts with Natural HV NMOS driver transistors (
M 1a ,M 1b ) on greater traction; - 4. There is a mutual stabilization of several high-voltage low-drop regulators (
HV-LDO a ,HV-LDO b ) within an integrated circuit and thus the achievement of multiple savings of external housing connections and buffer capacities (C buffer ).
Die Vorteile sind hierauf aber nicht beschränkt.The advantages are not limited to this.
FigurenlisteFigure list
-
1 zeigt einen Hochvolt-LDO für größere dynamische Lastströme nach dem Stand der Technik mit einem HV-PMOS-Treiber.1 shows a high-voltage LDO for larger dynamic load currents according to the state of the art with an HV PMOS driver. -
2 zeigt einen Hochvolt-LDO für größere dynamische Lastströme nach dem Stand der Technik mit einem HV-Natural-NMOS-Treiber.2 shows a high-voltage LDO for larger dynamic load currents according to the state of the art with an HV Natural NMOS driver. -
3 zeigt eine vereinfachte Darstellung der erfindungsgemäßen Schaltung (Variante A).3 shows a simplified representation of the circuit according to the invention (variant A). -
4 zeigt das Erfindungskonzept mit einem zusätzlichen Spannungsregler als Referenzgenerator (Variante A).4th shows the inventive concept with an additional voltage regulator as a reference generator (variant A). -
5 zeigt das Erfindungskonzept mit einer zusätzlichen dynamischen Gegenkopplung (Variante B).5 shows the inventive concept with an additional dynamic negative feedback (variant B). -
6 zeigt die gegenseitige Stabilisierung zweier LDOs gegenüber Stromlasten nach dem Erfindungsprinzip (Variante C).6th shows the mutual stabilization of two LDOs against current loads according to the principle of the invention (variant C). -
7 zeigt in7a die mit einem Oszilloskop aufgenommene Ausgangsspannung am Ausgang (VOUTa ) eines Spannungsreglers ohne die erfindungsgemäße Vorrichtung und ohne das erfindungsgemäße Verfahren und ohne Stützkapazität (Cbuffer ) mit Spannungseinbrüchen bei PWM-förmigen dynamischen Belastungen und in7b die mit dem betreffenden Oszilloskop aufgenommene Ausgangsspannung am Ausgang (VOUTa ) eines solchen Spannungsreglers mit der erfindungsgemäßen Vorrichtung und mit dem erfindungsgemäßen Verfahren und ohne Stützkapazität (Cbuffer ), ohne dass Spannungseinbrüche bei einer PWM-förmigen dynamischen Belastungen auftreten, und in7c den Verlauf der PWM-förmigen Belastung.7th shows in7a the output voltage recorded with an oscilloscope at the output (V OUTa ) a voltage regulator without the device according to the invention and without the method according to the invention and without support capacity (C buffer ) with voltage drops with PWM-shaped dynamic loads and in7b the output voltage recorded with the relevant oscilloscope at the output (V OUTa ) of such a voltage regulator with the device according to the invention and with the method according to the invention and without support capacity (C buffer ), without voltage drops occurring with PWM-shaped dynamic loads, and in7c the course of the PWM-shaped load.
BezugszeichenlisteList of reference symbols
- C1a C 1a
-
erste Kapazität des ersten Hochvolt-Low-Drop-Reglers (
HV-LDOa );first capacity of the first high-voltage low-drop regulator (HV-LDO a ); - C1b C 1b
-
erste Kapazität des zweiten Hochvolt-Low-Drop-Reglers (
HV-LDOb );first capacitance of the second high-voltage low-drop regulator (HV-LDO b ); - Cbuffer C buffer
- externe Kapazität, die als Stützkapazität dient und bevorzugt außerhalb des Gehäuses der integrierten Schaltung angeordnet wird;external capacitance, which serves as a support capacitance and is preferably arranged outside the housing of the integrated circuit;
- GNDGND
- Bezugspotenzial, hier auch negative Versorgungsspannung;Reference potential, here also negative supply voltage;
- HV-LDOa HV-LDO a
- erster Hochvolt-Low-Drop-Regler;first high-voltage low-drop regulator;
- HV-LDOb HV-LDO b
- zweiter Hochvolt-Low-Drop-Regler;second high-voltage low-drop regulator;
- I1a.I 1a .
-
erster Strom durch den ersten Transistor (
M1a ) des ersten Hochvolt-Low-Drop- Reglers (HV-LDOa ) in den Ausgangsknoten des ersten Ausgangs (VOUTa ) des ersten Hochvolt-Low- Drop-Reglers (HV-LDOa ) hinein;first current through the first transistor (M 1a ) of the first high-voltage low-drop regulator (HV-LDO a ) to the output node of the first Output (V OUTa ) of the first high-voltage low-drop regulator (HV-LDO a ) into; - I1b I 1b
-
erster Strom durch den ersten Transistor (
M1b ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) in den Ausgangsknoten des zweiten Ausgangs (VOUTb ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) hinein;first current through the first transistor (M 1b ) of the second high-voltage low-drop regulator (HV-LDO b ) into the output node of the second output (V OUTb ) of the second high-voltage low-drop regulator (HV-LDO b ) into; - I2a.I 2a .
-
zweiter Strom durch den zweiten Transistor (
M2a ) des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa ) in den Ausgangsknoten des ersten Ausgangs (VOUTa ) des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa ) hinein;second current through the second transistor (M 2a ) of the first high-voltage low-drop regulator (HV-LDO a ) to the output node of the first output (V OUTa ) of the first high-voltage low-drop regulator (HV-LDO a ) into; - I2b I 2b
-
zweiter Strom durch den zweiten Transistor (
M2b ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) in den Ausgangsknoten des zweiten Ausgangs (VOUTb ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) hinein;second current through the second transistor (M 2b ) of the second high-voltage low-drop regulator (HV-LDO b ) into the output node of the second output (V OUTb ) of the second high-voltage low-drop regulator (HV-LDO b ) into; - U3a U 3a
-
dritter Strom durch den dritten Transistor (
M3a ) des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa ) aus dem Anschluss der zweiten Referenzspannung (VREFb ) des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa ) heraus. Der dritte Strom entspricht dem Strom der Stromquelle des ersten Bias-Stroms (IBa ) der ersten Bias-Stromquelle des ersten Reglers;third current through the third transistor (M 3a ) of the first high-voltage low-drop regulator (HV-LDO a ) from the connection of the second reference voltage (V REFb ) of the first high-voltage low-drop regulator (HV-LDO a ) out. The third current corresponds to the current of the current source of the first bias current (I Ba ) the first bias current source of the first regulator; - I3b I 3b
-
dritter Strom durch den dritten Transistor (
M3b ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) aus dem Anschluss der zweiten Referenzspannung (VREFa ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) heraus. Der dritte Strom entspricht dem Strom der Stromquelle des zweiten Bias-Stroms (IBb ) der zweiten Bias-Stromquelle des zweiten Reglers;third current through the third transistor (M 3b ) of the second high-voltage low-drop regulator (HV-LDO b ) from the connection of the second reference voltage (V REFa ) of the second high-voltage low-drop regulator (HV-LDO b ) out. The third current corresponds to the current of the current source of the second bias current (I Bb ) the second bias current source of the second regulator; - I4a I 4a
-
vierter Strom durch den vierten Transistor (
M4a ) des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa ) in den Ausgangsknoten des ersten Ausgangs (VOUTa ) des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa ) hinein;fourth current through the fourth transistor (M 4a ) of the first high-voltage low-drop regulator (HV-LDO a ) to the output node of the first output (V OUTa ) of the first high-voltage low-drop regulator (HV-LDO a ) into; - I4b I4 b
-
vierter Strom durch den vierten Transistor (
M4b ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) in den Ausgangsknoten des zweiten Ausgangs (VOUTb ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) hinein;fourth current through the fourth transistor (M 4b ) of the second high-voltage low-drop regulator (HV-LDO b ) into the output node of the second output (V OUTb ) of the second high-voltage low-drop regulator (HV-LDO b ) into; - I8a I 8a
-
achter Strom durch den achten Transistor (
M8a ) des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa ) aus dem Ausgangsknoten des ersten Ausgangs (VOUTa ) des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa ) heraus;eighth current through the eighth transistor (M 8a ) of the first high-voltage low-drop regulator (HV-LDO a ) from the output node of the first output (V OUTa ) of the first high-voltage low-drop regulator (HV-LDO a ) out; - I8b I 8b
-
achter Strom durch den achten Transistor (
M8b ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) aus dem Ausgangsknoten des zweiten Ausgangs (VOUTb ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) heraus;eighth current through the eighth transistor (M 8b ) of the second high-voltage low-drop regulator (HV-LDO b ) from the output node of the second output (V OUTb ) of the second high-voltage low-drop regulator (HV-LDO b ) out; - IBa.I Ba .
- erster Bias-Strom der ersten Bias-Stromquelle des ersten Reglers;first bias current of the first bias current source of the first regulator;
- I9b I 9b
- zweiter Bias-Strom der zweiten Bias-Stromquelle des zweiten Reglers;second bias current of the second bias current source of the second regulator;
- ICIC
- integrierte Schaltung;integrated circuit;
- ILa.I La .
-
erster Laststrom aus dem ersten Ausgang (
VOUTa ) des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa ) heraus;first load current from the first output (V OUTa ) of the first high-voltage low-drop regulator (HV-LDO a ) out; - ILb I Lb
-
zweiter Laststrom aus dem zweiten Ausgang (
VouTb ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) heraus;second load current from the second output (V ouTb ) of the second high-voltage low-drop regulator (HV-LDO b ) out; - M1a M 1a
- Ausgangstreibertransistor, relativ hochohmiger HV-Natural-Transistor (selbstleitend) des ersten Reglers;Output driver transistor, relatively high-resistance HV natural transistor (normally on) of the first regulator;
- M1b M 1b
- Ausgangstreibertransistor, relativ hochohmiger HV-Natural-Transistor (selbstleitend) des zweiten Reglers;Output driver transistor, relatively high-resistance HV natural transistor (normally on) of the second regulator;
- M2a M 2a
- DIMOS-Treiber-Transistor des ersten Reglers;DIMOS driver transistor of the first regulator;
- M2b M 2b
- DIMOS-Treiber-Transistor des zweiten Reglers;DIMOS driver transistor of the second regulator;
- M3a M 3a
-
Sense-Transistor des ersten Reglers, der zum DIMOS-Treiber-Transistor (
M2a ) matchend ausgeführt werden sollte;Sense transistor of the first controller that goes to the DIMOS driver transistor (M 2a ) should be executed matching; - M3b M 3b
-
Sense-Transistor des zweiten Reglers, der zum DIMOS-Treiber-Transistor (
M2b ) matchend ausgeführt werden sollte;Sense transistor of the second controller, which is connected to the DIMOS driver transistor (M 2b ) should be executed in a matching manner; - M4a M 4a
- vierter Transistor des ersten Reglers;fourth transistor of the first regulator;
- M4b M 4b
- vierter Transistor des zweiten Reglers;fourth transistor of the second regulator;
- M5a M 5a
- fünfter Transistor des ersten Reglers;fifth transistor of the first regulator;
- M5b M 5b
- fünfter Transistor des zweiten Reglers;fifth transistor of the second regulator;
- M6a M 6a
- sechster Transistor des ersten Reglers;sixth transistor of the first regulator;
- M6b M 6b
- sechster Transistor des zweiten Reglers;sixth transistor of the second regulator;
- M7a M 7a
- siebter Transistor des ersten Reglers;seventh transistor of the first regulator;
- M7b M 7b
- siebter Transistor des zweiten Reglers;seventh transistor of the second regulator;
- M8a M 8a
- achter Transistor des ersten Reglers;eighth transistor of the first regulator;
- M8b M 8b
- achter Transistor des zweiten Reglers;eighth transistor of the second regulator;
- M9a M 9a
- neunter Transistor des ersten Reglers;ninth transistor of the first regulator;
- M9b M 9b
- neunter Transistor des zweiten Reglers;ninth transistor of the second regulator;
- M10a M 10a
- zehnter Transistor des ersten Reglers;tenth transistor of the first regulator;
- M10b M 10b
- zehnter Transistor des zweiten Reglers;tenth transistor of the second regulator;
- MDRV M DRV
- AusgangstreibertransistorOutput driver transistor
- OP1a OP 1a
- erster Operationsverstärker des ersten Reglers;first operational amplifier of the first controller;
- OP1b OP 1b
- zweiter Operationsverstärker des zweiten Reglers;second operational amplifier of the second controller;
- R1a R 1a
- erster oberer Spannungsteilerwiderstand;first upper voltage divider resistor;
- R2a R 2a
- erster unterer Spannungsteilerwiderstand;first lower voltage divider resistor;
- R1b R 1b
- zweiter oberer Spannungsteilerwiderstand;second upper voltage divider resistor;
- R2b R 2b
- zweiter unterer Spannungsteilerwiderstand;second lower voltage divider resistor;
- R3a R 3a
-
dritter Widerstand des ersten Hochvolt-Low-Drop-Reglers (
HV-LDOa );third resistor of the first high-voltage low-drop regulator (HV-LDO a ); - R3b R 3b
-
dritter Widerstand des zweiten Hochvolt-Low-Drop-Reglers (
HV-LDOb );third resistor of the second high-voltage low-drop regulator (HV-LDO b ); - R4a R 4a
-
Pullup-Widerstand des ersten Hochvolt-Low-Drop-Reglers (
HV-LDOa );Pull-up resistance of the first high-voltage low-drop regulator (HV-LDO a ); - R4b R 4b
-
Pullup-Widerstand des zweiten Hochvolt-Low-Drop-Reglers (
HV-LDOb );Pull-up resistance of the second high-voltage low-drop regulator (HV-LDO b ); - RDSON:MDRV R DSON: MDRV
-
Einschaltwiderstand des Ausgangstreibertransistors (
MDRV ) des Hochvolt-Low-Drop-Reglers (HV-LDOa ) zwischen dessen Source-Anschluss und dessen Drain-Anschluss, wenn der Ausgangstreibertransistor (MDRV ) sich im eingeschalteten Zustand befindet (siehe auch1 );On-resistance of the output driver transistor (M DRV ) of the high-voltage low-drop regulator (HV-LDO a ) between its source connection and its drain connection when the output driver transistor (M DRV ) is switched on (see also1 ); - RDSON1a.R DSON1a .
-
Einschaltwiderstand des ersten Transistors (
M1a ) des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa ) zwischen dessen Source-Anschluss und dessen Drain-Anschluss, wenn der erste Transistor (M1a ) sich im eingeschalteten Zustand befindet (siehe auch2 );On resistance of the first transistor (M 1a ) of the first high-voltage low-drop regulator (HV-LDO a ) between its source connection and its drain connection when the first transistor (M 1a ) is switched on (see also2 ); - RDSON1b R DSON1b
-
Einschaltwiderstand des ersten Transistors (
M1b ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) zwischen dessen Source-Anschluss und dessen Drain-Anschluss, wenn der erste Transistor (M1b ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) sich im eingeschalteten Zustand befindet (siehe auch6 );On resistance of the first transistor (M 1b ) of the second high-voltage low-drop regulator (HV-LDO b ) between its source connection and its drain connection when the first transistor (M 1b ) of the second high-voltage low-drop regulator (HV-LDO b ) is switched on (see also6th ); - RDSON2a.R DSON2a .
-
Einschaltwiderstand des zweiten DIMOS-Treiber-Transistors (
M2a ), des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa ) zwischen dessen Source-Anschluss und dessen Drain-Anschluss, wenn der zweite DIMOS-Treiber-Transistor (M2a ) sich im eingeschalteten Zustand befindet;On resistance of the second DIMOS driver transistor (M 2a ), the first high-voltage low-drop regulator (HV-LDO a ) between its source connection and its drain connection when the second DIMOS driver transistor (M 2a ) is in the switched-on state; - RDSON2b R DSON2b
-
Einschaltwiderstand des zweiten DIMOS-Treiber-Transistors (
M2b ), des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) zwischen dessen Source-Anschluss und dessen Drain-Anschluss, wenn der zweite DIMOS-Treiber-Transistor (M2b ) sich im eingeschalteten Zustand befindet;On resistance of the second DIMOS driver transistor (M 2b ), the second high-voltage low-drop regulator (HV-LDO b ) between its source connection and its drain connection when the second DIMOS driver transistor (M 2b ) is in the switched-on state; - SdTSdT
- Stand der Technik;State of the art;
- τ1a τ 1a
-
erste Zeitkonstante der ersten Regelschleife des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa) LDOa), zur Regelung des ersten Transistors (
M1a ) des ersten Hochvolt-Low-Drop-Reglers (HV-die niedriger ist als die zweite Zeitkonstante (τ2a ) der zweiten Regelschleife des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa );first time constant of the first control loop of the first high-voltage low-drop regulator (HV-LDO a ) LDO a ), for regulating the first transistor (M 1a ) of the first high-voltage low-drop regulator (HV-which is lower than the second time constant (τ 2a ) the second control loop of the first high-voltage low-drop controller (HV-LDO a ); - τ2a τ 2a
-
zweite Zeitkonstante der zweiten Regelschleife des ersten Hochvolt-Low-Drop-eglers Reglers ersten (
HV-LDOa ) zur Regelung des zweiten Transistors (M2a ) des ersten Hochvolt-Low-Drop-(HV-LDOa ), die höher ist als die erste Zeitkonstante (τ1a ,) der ersten Regelschleife des Hochvolt-Low-Drop-Reglers (HV-LDOa );second time constant of the second control loop of the first high-voltage low-drop regulator controller first (HV-LDO a ) to control the second transistor (M 2a ) of the first high-voltage low-drop (HV-LDO a ), which is higher than the first time constant (τ 1a ,) of the first control loop of the high-voltage low-drop controller (HV-LDO a ); - τ1b τ 1b
-
erste Zeitkonstante der ersten Regelschleife des zweiten Hochvolt-Low-Drop-Reglers (
HV-LDOb ) zur Regelung des ersten Transistors (M1b ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ), die niedriger ist als die zweite Zeitkonstante (τ2b ) der zweiten Regelschleife des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOa );first time constant of the first control loop of the second high-voltage low-drop controller (HV-LDO b ) to control the first transistor (M 1b ) of the second high-voltage low-drop regulator (HV-LDO b ), which is lower than the second time constant (τ 2b ) the second control loop of the second high-voltage low-drop controller (HV-LDO a ); - τ2b τ 2b
-
zweite Zeitkonstante der zweiten Regelschleife des zweiten Hochvolt-Low-Drop-Reglers (
HV-LDOb ) zur Regelung des zweiten Transistors (M2b ) des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ), die höher ist als die erste Zeitkonstante (τ1b ) der ersten Regelschleife des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb );second time constant of the second control loop of the second high-voltage low-drop controller (HV-LDO b ) to control the second transistor (M 2b ) of the second high-voltage low-drop regulator (HV-LDO b ), which is higher than the first time constant (τ 1b ) the first control loop of the second high-voltage low-drop controller (HV-LDO b ); - VGS V GS
- Gate-Source-Spannung des Ausgangstreibertransistors des Hochvolt-Low-Drop-Reglers (HVLDOa);Gate-source voltage of the output driver transistor of the high-voltage low-drop regulator (HVLDO a );
- VGSeff V GSeff
- wirksame Gate-Source-Spannung;effective gate-source voltage;
- VOUTa V OUTa
-
erster Ausgang des ersten Hochvolt-Low-Drop-Reglers (
HV-LDOa ). Mit diesem Bezugszeichen wird auch die Ausgangsspannung am ersten Ausgang des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa ) gegen das Bezugspotenzial (GND ) bezeichnet;first output of the first high-voltage low-drop regulator (HV-LDO a ). The output voltage at the first output of the first high-voltage low-drop regulator (HV-LDO a ) against the reference potential (GND ) designated; - VouTb V ouTb
-
zweiter Ausgang des zweiten Hochvolt-Low-Drop-Reglers (
HV-LDOb ). Mit diesem Bezugszeichen wird auch die Ausgangsspannung am zweiten Ausgang des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb ) gegen das Bezugspotenzial (GND ) bezeichnet;second output of the second high-voltage low-drop regulator (HV-LDO b ). The output voltage at the second output of the second high-voltage low-drop regulator (HV-LDO b ) against the reference potential (GND ) designated; - VouTa V ouTa
- geregelte erste Ausgangsspannung des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa);regulated first output voltage of the first high-voltage low-drop regulator (HV-LDO a );
- VouTb V ouTb
- geregelte zweite Ausgangsspannung des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb);regulated second output voltage of the second high-voltage low-drop regulator (HV-LDO b );
- VREF V REF
- Referenzspannung;Reference voltage;
- VREFa V REFa
- zweite Referenzspannung des zweiten Hochvolt-Low-Drop-Reglers (HV-LDOb);second reference voltage of the second high-voltage low-drop regulator (HV-LDO b );
- VREFb V REFb
- zweite Referenzspannung des ersten Hochvolt-Low-Drop-Reglers (HV-LDOa);second reference voltage of the first high-voltage low-drop regulator (HV-LDO a );
- VSUP V SUP
- positive Versorgungsspannung;positive supply voltage;
Claims (8)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102018116667.2A DE102018116667B4 (en) | 2018-07-10 | 2018-07-10 | Back-up capacitor-free low-drop voltage regulator with a large voltage range with a DIMOS and an NMOS transistor as load transistor and voltage regulator system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102018116667.2A DE102018116667B4 (en) | 2018-07-10 | 2018-07-10 | Back-up capacitor-free low-drop voltage regulator with a large voltage range with a DIMOS and an NMOS transistor as load transistor and voltage regulator system |
Publications (2)
Publication Number | Publication Date |
---|---|
DE102018116667A1 DE102018116667A1 (en) | 2020-01-16 |
DE102018116667B4 true DE102018116667B4 (en) | 2021-03-04 |
Family
ID=69226867
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102018116667.2A Active DE102018116667B4 (en) | 2018-07-10 | 2018-07-10 | Back-up capacitor-free low-drop voltage regulator with a large voltage range with a DIMOS and an NMOS transistor as load transistor and voltage regulator system |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE102018116667B4 (en) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3538584A1 (en) * | 1985-10-30 | 1987-05-07 | Ant Nachrichtentech | Arrangement comprising a plurality of field effect transistors operating in parallel and applications |
US4683382A (en) * | 1984-02-22 | 1987-07-28 | Kabushiki Kaisha Toshiba | Power-saving voltage supply |
DE10110273C2 (en) * | 2001-03-02 | 2003-04-24 | Infineon Technologies Ag | Voltage generator with standby mode |
DE60311098T2 (en) * | 2002-05-30 | 2007-11-08 | Analog Devices Inc., Norwood | MULTI MODE VOLTAGE REGULATOR |
US20140028274A1 (en) * | 2012-07-30 | 2014-01-30 | Seiko Instruments Inc. | Regulator |
WO2017102251A1 (en) * | 2015-12-15 | 2017-06-22 | Ams Ag | Level shift regulator circuit |
-
2018
- 2018-07-10 DE DE102018116667.2A patent/DE102018116667B4/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4683382A (en) * | 1984-02-22 | 1987-07-28 | Kabushiki Kaisha Toshiba | Power-saving voltage supply |
DE3538584A1 (en) * | 1985-10-30 | 1987-05-07 | Ant Nachrichtentech | Arrangement comprising a plurality of field effect transistors operating in parallel and applications |
DE10110273C2 (en) * | 2001-03-02 | 2003-04-24 | Infineon Technologies Ag | Voltage generator with standby mode |
DE60311098T2 (en) * | 2002-05-30 | 2007-11-08 | Analog Devices Inc., Norwood | MULTI MODE VOLTAGE REGULATOR |
US20140028274A1 (en) * | 2012-07-30 | 2014-01-30 | Seiko Instruments Inc. | Regulator |
WO2017102251A1 (en) * | 2015-12-15 | 2017-06-22 | Ams Ag | Level shift regulator circuit |
Also Published As
Publication number | Publication date |
---|---|
DE102018116667A1 (en) | 2020-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE69626991T2 (en) | Power transistor control circuit for voltage regulators | |
DE102013205365A1 (en) | LINEAR VOLTAGE REGULATOR | |
DE102019204594B3 (en) | INDIRECT LEAK COMPENSATION FOR MULTI-STAGE AMPLIFIERS | |
DE102015103134B4 (en) | Linear high-speed tracking current measuring system with positive and negative current | |
DE102014119097B4 (en) | VOLTAGE REGULATOR WITH FAST TRANSITION RESPONSE | |
DE102013106744B4 (en) | Voltage regulation circuits and procedures | |
DE102015205359B4 (en) | RESTRAIN LIMIT FOR A LOW DROPOUT CONTROLLER IN A DROPOUT CONDITION | |
DE102014016037A1 (en) | Low power switched linear regulator | |
DE102014212502B4 (en) | Overvoltage compensation for a voltage regulator output | |
DE102006007479B4 (en) | Shunt regulator | |
DE102020115851B3 (en) | FAST VOLTAGE REGULATOR AND METHOD OF VOLTAGE REGULATION | |
DE112019003896B4 (en) | Two-input LDO voltage regulator circuit, circuit arrangement and method using such an LDO voltage regulator circuit | |
DE102016204571B4 (en) | LOAD INJECTION FOR ULTRASOUND VOLTAGE CONTROL IN VOLTAGE REGULATOR | |
DE102020106902A1 (en) | FAST LINEAR CONTROLLER WITH LOW STANDBY CURRENT | |
DE102018116669B4 (en) | Method for operating a low-drop voltage regulator without backup capacitor with a large voltage range | |
DE102012104590A1 (en) | driver circuit | |
EP0944159B1 (en) | DC-DC converter | |
DE102018116667B4 (en) | Back-up capacitor-free low-drop voltage regulator with a large voltage range with a DIMOS and an NMOS transistor as load transistor and voltage regulator system | |
DE102019116700B4 (en) | Back-up capacitor-free low-drop voltage regulator with a large voltage range with a DIMOS transistor and method for its operation | |
DE102008008831B4 (en) | Current limited voltage source with wide input current range | |
DE102004055452A1 (en) | output circuit | |
DE102004004775A1 (en) | Voltage regulation system | |
WO2021219167A1 (en) | Level converter and circuit assembly comprising such a level converter | |
DE102004060212A1 (en) | Level converter for signal processing circuits has amplifier which generates difference signal after comparing potential at output with reference potential on which control signal is dependent | |
DE112016000881T5 (en) | POWER CONTROLLER AND POWER SUPPLY SYSTEM |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R012 | Request for examination validly filed | ||
R016 | Response to examination communication | ||
R081 | Change of applicant/patentee |
Owner name: ELMOS SEMICONDUCTOR SE, DE Free format text: FORMER OWNER: ELMOS SEMICONDUCTOR AKTIENGESELLSCHAFT, 44227 DORTMUND, DE |
|
R018 | Grant decision by examination section/examining division | ||
R020 | Patent grant now final |