CN102549753B - 超结型沟槽功率mosfet器件 - Google Patents

超结型沟槽功率mosfet器件 Download PDF

Info

Publication number
CN102549753B
CN102549753B CN201080038077.8A CN201080038077A CN102549753B CN 102549753 B CN102549753 B CN 102549753B CN 201080038077 A CN201080038077 A CN 201080038077A CN 102549753 B CN102549753 B CN 102549753B
Authority
CN
China
Prior art keywords
type alloy
post
district
groove
type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201080038077.8A
Other languages
English (en)
Other versions
CN102549753A (zh
Inventor
Y·高
凯尔·特里尔
德瓦·帕塔纳亚克
K·陈
T·周
莎伦·石
Q·陈
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vishay Siliconix Inc
Original Assignee
Vishay Siliconix Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vishay Siliconix Inc filed Critical Vishay Siliconix Inc
Publication of CN102549753A publication Critical patent/CN102549753A/zh
Application granted granted Critical
Publication of CN102549753B publication Critical patent/CN102549753B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • H01L29/0634Multiple reduced surface field (multi-RESURF) structures, e.g. double RESURF, charge compensation, cool, superjunction (SJ), 3D-RESURF, composite buffer (CB) structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • H01L29/0661Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body specially adapted for altering the breakdown voltage by removing semiconductor material at, or in the neighbourhood of, a reverse biased junction, e.g. by bevelling, moat etching, depletion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/417Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
    • H01L29/41725Source or drain electrodes for field effect devices
    • H01L29/41766Source or drain electrodes for field effect devices with at least part of the source or drain electrode having contact below the semiconductor surface, e.g. the source or drain electrode formed at least partially in a groove or with inclusions of conductor inside the semiconductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • H01L29/42368Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/66727Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the source electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/66734Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Composite Materials (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Element Separation (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

在一种超结型沟槽功率MOSFET(金属氧化物半导体场效应晶体管)器件中,超结中的p型掺杂物柱与n型掺杂物的第一柱通过第一氧化物柱隔离开,并与n型掺杂物的第二柱通过第二氧化物柱隔离开。在n沟道器件中,用于FET的栅极元件优选地位于p型掺杂物柱的上方,而在p沟道器件中,用于FET的栅极元件优选地位于n型掺杂物柱的上方。

Description

超结型沟槽功率MOSFET器件
相关申请
本申请的相关共同未决申请为Gao等人于2009年8月27日提交的美国专利申请第12/549,190号,该相关申请的发明名称为“Super Junction Trench Power MOSFET Devices Fabrication”,且被转让给本申请的受让人。
技术领域
根据本发明的实施方式总的来说涉及半导体器件。
背景技术
为了节约能量,减少例如在直流(DC)到直流转换器中所使用的晶体管中的功率损耗尤为重要。在金属氧化物半导体场效应晶体管(MOSFET)器件中,尤其是在已知作为功率MOSFET的一类MOSFET中,能够通过减小器件的接通电阻(Rdson)来减小功率损耗。
击穿电压指示出器件在反向电压条件下的耐击穿能力。由于击穿电压与Rdson成反比关系,所以当Rdson减小时会产生不利影响。为了解决这一问题,引入了超结型(SJ)功率MOSFET,其包括位于器件有源区以下的交替的p型区和n型区。SJ功率MOSFET中交替的p型区和n型区理想地处于电荷平衡(Qp=Qn)状态,从而这些区在反向电压条件下相互耗尽,因此使器件能够更好地耐击穿。
发明内容
虽然传统的SJ功率MOSFET提供了例如上述的优点,但其仍有改进的空间。例如,在传统的SJ沟槽功率MOSFET器件中,形成超结的p型柱和n型柱可能会在制造期间被加热时发生相互扩散,这样的扩散将会减小击穿电压。另外,p型柱是浮置的从而这些柱中的载流子无法快速移动,因此通常认为传统的SJ沟槽功率MOSFET器件不适于用在高速电路中。而且,在传统的SJ沟槽功率MOSFET器件中,有源器件的密度受到每个沟槽栅极的布置的限制;例如在传统的n沟道器件中,沟槽栅极被放置在两个p型柱之间(即,栅极被放置在一个n型柱之上)。
在根据本发明的一个实施例中,SJ沟槽功率MOSFET器件包括超结,超结具有交替的p型掺杂物柱和n型掺杂物柱。例如,超结包括p型掺杂物柱,该p型掺杂物柱在其一侧通过第一氧化物柱(或层)与n型掺杂物的第一柱隔离开,而在其另一侧通过第二氧化物柱(或层)与n型掺杂物的第二柱隔离开。氧化物层阻止了在制造期间对器件加热时相邻的n型柱和p型柱发生相互扩散。因此,氧化物层能够防止制造过程对击穿电压产生不利影响。
在另一个实施例中,在n沟道器件中,使超结中的p型柱抬高并使其与源极短路,从而能够在所得的体二极管从导通切换到截止时快速地扫清p型柱中的载流子;在p沟道器件中,使超结中的n型柱抬高并使其与源极短路,以实现类似的优点。因此,具有该特征的SJ沟槽功率MOSFET更适用于高速电路中。
在另一个实施例中,在n沟道器件中,用于FET的栅极元件(例如,沟槽栅极)位于超结中p型掺杂物柱的上方而不是位于n型掺杂物柱之上。通过将沟槽栅极与p型柱排成一列,能够减小n型柱的宽度。在p沟道器件中,用于FET的栅极元件位于超结中n型掺杂物柱的上方而不是位于p型掺杂物柱之上,从而能够减小p型柱的宽度。因此,能够将沟槽栅极放置得更为靠近,从而增加单元密度,其效果是进一步减小SJ沟槽功率MOSFET器件的接通电阻(Rdson)。
在另一实施例中,SJ沟槽功率MOSFET器件包括上述每个特征。
在本领域技术人员参阅各个附图来阅读了以下详细说明书之后将会认识到本发明的上述这些以及其它的目的和优点。
附图说明
说明书附图作为说明书的一部分示出了本发明的示例实施例,并且与以下具体实施方式的描述一道用来解释本发明的原理。在附图和说明书的通篇中用相似的数字表示相似的组成元素。
图1和图2是示出根据本发明实施例的半导体器件的组成元素的截面图。
图3A、图3B和图3C示出了根据本发明实施例用于制造半导体器件的过程的流程图。
图4、图5、图6、图7、图8、图9、图10、图11、图12、图13、图14、图15、图16、图17、图18、图19、图20、图21、图22、图23、图24和图25是示出了根据本发明实施例在半导体器件的制造中所选阶段的截面图。
图26是示出根据本发明另一实施例的半导体器件的组成元素的截面图。
具体实施方式
在以下对本发明的详细描述中阐明了多个特定细节以期提供对本发明的透彻理解。然而本领域技术人员应该意识到在不具有这些特定细节或是具有这些特定细节的等同物的情况下也可以实现本发明。另外,未详细描述公知的方法、生产过程、组件以及电路是为了避免不必要地模糊了本发明的实质方面。
以下详细描述的一些部分是根据制造半导体器件的生产过程、逻辑模块、处理以及操作的其它象征性表示法来进行表述的。这些描述和表示法具有半导体制造领域的技术人员常用的含义,从而最为有效地将他们工作的实质内容传达给该领域的其它技术人员。在本申请中,生产过程、逻辑模块、处理等被构思为用来导出期望结果的自相容的步骤或指令顺序。这些步骤需要一定物理量的物理操作。然而应当明确的是所有这些术语以及类似术语将与适当的物理量有关,并且仅仅是应用于这些物理量的简便标注。除非有特别说明,否则如以下所讨论的内容能够明确的是,在本申请通篇中利用诸如“形成”、“执行”、“生产”、“沉积”、“刻蚀”等之类的术语所进行的讨论应被认为是指半导体器件制造的行为和处理(例如,图3A、图3B和图3C的流程图300)。
附图并非按比例绘制,而仅仅在图中示出了部分结构以及形成这些结构的各个层。另外,可连同本文所讨论的处理和步骤一同来执行各制造处理和步骤,也就是说,在本文所示出和描述的步骤之前、之间和/或之后可能还有多个处理步骤。重要的是,根据本发明的实施例能够连同这些另外的处理和步骤(可能是传统的处理和步骤)一起实现而不会对这些另外的处理和步骤产生显著的干扰。一般来说,根据本发明的实施例能够替代一部分传统处理而不会对前后的处理和步骤有显著地影响。
如本文所使用的字母“n”是指n型掺杂物,而字母“p”是指p型掺杂物。加号“+”或减号“-”分别用于表示相对较高的掺杂物浓度和相对较低的掺杂物浓度。
本文中以公认的方式使用术语“沟道”。也就是电流在FET内的移动是在沟道中从源极连接移动到漏极连接。沟道可由n型半导体材料或p型半导体材料制成;因此,FET被指定为n沟道器件或p沟道器件。图1至图25是以n沟道器件为例进行描述的,具体来说是n沟道超结型MOSFET,但本发明的实施例并不限于此。也就是说,本文所描述的各特征可被用于后文所描述的图26示出的p沟道器件。图1至图25所讨论的内容能够通过将n型掺杂物和材料替换为相应的p型掺杂物和材料而被容易地对应到p沟道器件,反之亦然。
图1是示出根据本发明一个实施例的半导体器件100(例如,n沟道SJ沟槽功率MOSFET器件)的组成元素的截面图。器件100包括n+漏极层或衬底104的底表面上的漏电极102。p-漂移区或p型柱106以及n-漂移区或n型柱108位于衬底104上方且相互交替。交替的p型(p-)柱106和n型(n-)柱108形成通常所说的超结。重要的是,p型掺杂物的柱106与n型掺杂物的相邻柱108通过隔离层或隔离柱110(例如电介质或氧化物的层/柱)彼此隔离。如下所述,隔离层110阻止了在制造期间对结构加热时n型柱108和p型柱106发生相互扩散。因此,隔离层110能够防止击穿电压受到制造处理的不利影响。
同样重要的是,在图1的示例中,每个p型柱106都位于各自的多晶硅(poly)沟槽栅极111(栅极多晶硅111)下方。一般来说,每个沟槽栅极111都排列在两个相邻的隔离层110之间及相应的p型柱106上方。具体来说,在一个实施例中,每个沟槽栅极111都沿相应的p型柱106的纵轴排列(给定图1的方向,则纵轴是指p型柱内的垂直线),沟槽栅极111的纵轴与p型柱106的纵轴一致,使得沟槽栅极位于p型柱的上方中央。在图1的实施例中,p型柱106通过各自的隔离层109与沟槽栅极111隔离,该隔离层109可以用不同于隔离层110的材料形成。
通过将沟槽栅极111与p型柱106排成一列,能够减小n型柱108的宽度。因此,能够将沟槽栅极靠近放置以增加单元密度,其效果是进一步减小器件100的接通电阻(Rdson)。在一个实施例中,相邻沟槽栅极之间的间距大约为1.2微米,这与传统器件中的5微米形成对比。
与图1的结构相关的另一优点在于,因为沟槽栅极111与相邻n型柱108之间的重叠量122很小,所以减小了栅-漏电荷(Qgd)。在一个实施例中,重叠量122大约为0.1微米。
在图1的实施例中,沟槽125形成在相邻的两个沟槽栅极111之间并位于n型柱108上方。具体来说,在一个实施例中,每个沟槽125都沿着相应的n型柱108的纵轴排列,沟槽125的纵轴与n型柱108的纵轴一致,使得沟槽的位于n型柱的上方中央。沟槽125填充有源极金属124。
p+区(p型接触区112)将每个沟槽125中的源极金属124与相应的n型柱108隔离开。p-区(p型体区114)位于每个沟槽125的每一侧上,处在沟槽与沟槽栅极111之间以及源极金属124与一个n型柱108之间。另外如图1所示,n+区(n型源极区116)位于每个沟槽125的相对两侧上。
p型(p-)体区114和n型(n+)源极区116通过另一隔离层120(例如栅极氧化物)与各自的沟槽栅极111隔离开。应当明白,隔离层110和120在制造处理的不同时间点形成,因此可能并不像图1中示出的那样排成一列。另外可以使用不同的材料制成隔离层110和120。尽管如此,隔离层110和120还是提供了在图1的y方向上的近乎连续的边界,在此情况下可被看成具有单个隔离材料柱的特征。
在每个n型源极区116和每个沟槽栅极111上方可形成绝缘层118。源极金属层124形成在绝缘层118上方并如上所述延伸入沟槽125。
根据本发明的一个实施例,p型柱106被抬高并与源极金属层124电短路。实现这一结构的一种方式如图2所示,图2是沿图1的切线A-A截取的器件100的截面图;也就是说图2中表示的示图是垂直于图1所示的两个维度(x和y)的第三维度(z)。
在图2的实施例中,将沟槽225形成为连接相应的p型柱106与源极金属层124。沟槽225填充有金属,并且如图所示,沟槽225中的金属与沟槽栅极111通过n型柱108、多晶硅区211以及隔离层120隔离开。通过将p型柱106与源极金属层124短接,能够在所得的体二极管从导通切换到截止时快速地扫清p型柱中的载流子。因此器件100更适于用在高速电路中。
图3A、图3B和图3C示出了用于制造诸如图1和图2中的器件之类的半导体器件的过程的一个实施例的流程图300。尽管在图3A至图3C中公开了具体的步骤,但这些步骤仅仅作为示例。也就是说,根据本发明的实施例还适于执行图3A至图3C所述步骤的各种其它步骤或变化步骤。图3A、图3B和图3C是结合图4至图25进行讨论的,其中图4至图25是示出了根据本发明一个实施例在半导体器件的制造中所选阶段的截面图。
在图3A的步骤框302中,在n+衬底104上方生长p-掺杂物的外延层402(图4)。衬底104可包括漏电极层102(图1)。
在步骤框304中,将第一电介质层502沉积在外延层402上,并将光致抗蚀剂(PR)层504沉积在电介质层上(图5)。电介质层502例如可以是热氧化产物或是通过次常压化学汽相沉积(SACVD)沉积的氧化产物。
在步骤框306中,形成第一掩模(未示出),并且如图6所示刻蚀掉光致抗蚀剂层504和电介质层502的暴露部分。电介质层502的剩余部分对应于图1的隔离层109。
在步骤框308中,部分p型外延层402也被刻蚀掉,以形成图7所示的p型柱106。对外延层402的刻蚀可能相对轻微地延伸入衬底104。在步骤框308中所应用的刻蚀材料可以不同于在步骤框306中使用的刻蚀材料。在步骤框310中,将剩余的光致抗蚀剂层504去除(图8)。
在图3A的步骤框312中,在隔离层109和p型柱106的暴露表面上生长或沉积第二电介质层902(图9)。具体来说,将电介质层902形成在p型柱106的相对两侧上以及隔离层109上方,实际是在p型柱的两侧上形成了电介质材料的层或柱。用于第二电介质层902的材料可以不同于用于隔离层109的材料。另外,第二电介质层902与隔离层109的厚度相比可以相对较薄(大约300-500埃)。
在图3A的步骤框314中,如图10所示将电介质层902中与衬底104紧邻的部分(图9)去除,该处理可被称作底部氧化物穿透。在p型柱106两侧上的电介质层902的部分并未被去除,这些部分对应于图1的隔离层110。作为底部氧化物穿透处理的一部分,位于隔离层109上方的电介质层902的部分也被部分去除或整体去除。换句话说,在底部氧化物穿透处理之后,衬底104如图10所示被暴露,同时隔离层109可能仅由作为第一电介质层502(图5)的一部分的沉积材料构成,或是可能由包括在第一电介质层502和第二电介质层902中的材料的组合构成。另外在步骤框314中,在底部氧化物穿透处理之后,在衬底104上方以及包括p型柱106和隔离层109、110的结构周围生长n-掺杂物的外延层1002。
在图3A的步骤框316中,施加光致抗蚀剂层并且随后将其选择性地去除,以形成如图11所示的掩模1102。掩模1102将被用于在n型外延层1002中形成如图12所示的终端沟槽1202。终端沟槽1202可延伸入衬底104。另外如图12所示,随后去除掩模1102。
在图3A的步骤框318中,如图13所示,在终端沟槽1202内侧以及在n型外延层1002上方生长或沉积(例如使用SACVD)第三电介质层1302。用于第三电介质层1302的材料可以不同于用于隔离层109和110的材料。随后可以使用致密化处理来对第三电介质层1302进行固化或退火。重要的是,隔离层110防止或限制了在致密化处理期间以及在制造处理中结构被加热的任何其他时间p型柱106与n型外延层1002发生相互扩散。
在图3A的步骤框320中,对电介质层1302进行回蚀,以使得如图14所示终端沟槽1202中电介质的水平面与n型外延层1002的上表面的水平面实质齐平。
在图3B的步骤框322中,施加光致抗蚀剂层并且随后选择性地将其去除以形成如图15所示的掩模1502。掩模中的开口1504与p型柱106的位置一致。开口1504的宽度(在图15的x方向上测得)可以小于p型柱106的宽度,从而避免开口与p型柱对齐的问题。换句话说,将会看到,掩模1502将被用于在p型柱106上方形成沟槽,并且理想的是这些沟槽将不会延伸超出p型柱的外边缘。
在图3B的步骤框324中,参考图15和图16,将开口1504下面的n型外延层1002的部分刻蚀掉,形成延伸到隔离层109的沟槽1602。外延层1002未被刻蚀掉的部分对应于图1的n型柱108。随后去除掩模1502。
在图3B的步骤框326中,在隔离层109和n型柱108的暴露表面上,其中包括沟槽1602的侧面和底面,生长栅极氧化物层1702(图17)。用于栅极氧化物层1702的材料可以不同于包括在第一电介质层502(图5)和第二电介质层902(图9)中的材料。图1的隔离层109可包括栅极氧化物层1702以及来自第一电介质层502和第二电介质层902的材料,换句话说,尽管在图中将隔离层109描绘为单个匀质层,但实际中该隔离层109可包括不同的隔离材料。另外,取决于沟槽1602的宽度,栅极氧化物层1702中内衬于这些沟槽的部分可与隔离层110位置吻合,从而形成了在图17的竖直方向(y方向)上实质连续的隔离材料柱。
在图3B的步骤框328中,如图18所示,在栅极氧化物层1702上方以及沟槽1602内沉积多晶硅(poly)层1802。
在图3B的步骤框330中,可使用化学机械平面化或抛光(CMP)处理来去除一些多晶硅层1802(图18),直到到达栅极氧化物层1702。随后可使用回蚀处理来去除更多的多晶硅层1802,以形成如图19所示的凹进元件。这些凹进元件对应于图1所示的沟槽栅极111。
在图3B的步骤框332中,也参考图20,将覆盖层p-掺杂物注入到器件100中,即,注入到n型柱108中,以形成图1的p型(p-)体区114。p型体区114的深度(在图20的y方向上)比沟槽栅极111更浅。
在图3B的步骤框334中,如图21所示,在终端沟槽1202和相邻区域上形成源极掩模2102,随后将n+掺杂物注入到p型体区114中以形成图1的n型(n+)源极区116。以此方式,在p型柱106而非n型柱108上形成沟槽栅极。通过在p型柱106上形成沟槽栅极,可将栅极彼此靠近放置,从而增加了单元密度,这还具有减小Rdson的效果。在注入了n型源极之后,可以去除掩模2102。
在图3B的步骤框336中,先后沉积低温氧化物(LTO)层以及硼磷硅玻璃(BPSG)层,这些层被标识为图22中的层2202。(为清楚起见,在图22和图23中并未标识出全部的栅极氧化物区1702。)
在图3B的步骤框338中,如图23所示,在层2202上施加光致抗蚀剂层并随后将其选择性地去除,以形成开口2304与n型柱108位置一致的掩模2302。在开口2304下面的材料,即,这些开口下面的部分层2202、部分栅极氧化物1702、部分n+源极区116以及部分p型体区114随后可被刻蚀掉,以形成图1的绝缘层118,并且还形成了暴露n+源极区116、p型体区114以及栅极抬高区的沟槽125。图1的绝缘层118包括层2202的剩余部分以及栅极氧化物层1702的剩余水平(x方向)部分;栅极氧化物层1702的y方向(竖直)部分与图1的隔离层120相合。随后在每个沟槽125的底部注入p+掺杂物以形成图1的p型(p+)接触区112。
以类似的方法,在图3C的步骤框340中,可在图23的z方向上形成掩模2402,使其开口2404与p型柱106位置一致,如图24所示。开口2404下面的材料,即,这些开口下面的部分层2202、部分沟槽栅极111以及部分隔离层109随后可被刻蚀掉,以形成隔离多晶硅区211及暴露p型柱106和多晶硅区211的沟槽225。通过氧化层(栅极氧化物)120、n型柱108以及另一氧化层120来将p型柱接触沟槽225与栅极多晶硅111隔离开,并且该沟槽225还被氧化层120隔离开。
在图3C的步骤框342中,参考图23、图24和图25,去除掩模2302和2402,并在沟槽2304和2404中以及在绝缘层118上沉积金属。在该金属上施加光致抗蚀剂层并随后将其选择性地去除,以形成具有开口的掩模(未示出),并且将开口下的金属刻蚀掉以形成图1和图2中的源极金属层124,并形成栅极总线(未示出)。因此,如图1和图2所示p型柱106和n型柱108都电连接到源极金属层124。从而,能够在所得的体二极管从导通切换到截止时快速地扫清p型柱106中的载流子。
在图3C的步骤框344中,可选地沉积一钝化层。随后施加掩模来对该钝化层进行刻蚀,以定义栅极焊盘和源极焊盘。
如上所述,这里所描述的特征也能被应用于p沟道SJ沟槽功率MOSFET器件。图26是示出根据本发明一个实施例的p沟道SJ沟槽功率MOSFET器件2600的组成元素的截面图。器件2600包括p+漏极层或衬底2604底面上的漏电极(未示出)。p-漂移区或p型柱2606以及n-漂移区或n型柱2608位于衬底2604上方且相互交替,以形成超结。p型掺杂物的柱2606与相邻的n型掺杂物的柱2608通过隔离层或隔离柱110彼此隔离,以阻止在制造期间对结构加热时n型柱和p型柱发生相互扩散。
在图26的实施例中,每个n型柱2608都位于各自的多晶硅沟槽栅极111下方。n型柱2608与沟槽栅极111通过各自的隔离层109彼此隔离。通过将沟槽栅极111与n型柱2608排成一列,能够减小p型柱2606的宽度,从而可将沟槽栅极彼此更靠近地放置。
在相邻沟槽栅111之间p型柱2606的上方形成沟槽125。沟槽125填充有源极金属124。n+区(n接触区2612)将每个沟槽125中的源极金属124与相应的p型柱2606隔离开。n-区(n型体区2614)位于每个沟槽125的每一侧上,处在沟槽与沟槽栅极111之间以及源极金属124与一个p型柱2606之间。另外,p+区(p型源极区2616)位于每个沟槽125的相对两侧上。n型体区2614和p型源极区2616通过另一隔离层120(例如栅极氧化物)与各自的沟槽栅极111隔离开。在每个p型源极区2616和每个沟槽栅极111上方可形成绝缘层118。源极金属层124形成在绝缘层118上方并如上所述延伸入沟槽125。
根据本发明的一个实施例,以类似于图2所示的方式使n型柱2608抬高并使其与源极金属层124电短路。
总而言之,本说明书描述了SJ沟槽功率MOSFET器件的实施例以及该器件的制造方法的实施例。这里所描述的特征可被用于低电压器件以及1000伏特功率MOSFET之类的高电压器件,以作为分裂栅极、双沟槽和其它传统的高电压超结型器件的替代方案。
一般来说,本说明书已公开了以下内容。在超结型沟槽功率MOSFET(金属氧化物半导体场效应晶体管)器件中,超结中的p型掺杂物柱通过第一氧化物柱与n型掺杂物的第一柱隔离开,并通过第二氧化物柱与n型掺杂物的第二柱隔离开。在一个n沟道器件中,用于FET的栅极元件优选地位于p型掺杂物柱的上方,而在p沟道器件中,用于FET的栅极元件优选地位于n型掺杂物柱的上方。
一般来说,本说明书公开了以下内容。在超结型沟槽功率MOSFET(金属氧化物半导体场效应晶体管)器件中,超结中的p型掺杂物柱通过第一氧化物柱与n型掺杂物的第一柱隔离开,并通过第二氧化物柱与n型掺杂物的第二柱隔离开。在一个n沟道器件中,用于FET的栅极元件优选地位于p型掺杂物柱的上方,而在p沟道器件中,用于FET的栅极元件优选地位于n型掺杂物柱的上方。
前面对本发明具体实施方式的描述是以图解和描述的目的进行介绍的。他们并非意在穷尽本发明或将本发明限制在所公开的特定形式,基于上述指教可以进行各种变型和修改。所选择和描述的实施例是为了最好地解释本发明的原理及其实际应用,从而使本领域的其它技术人员能够更好地将本发明及包含各种变型的变化实施例适当地用于所预期的具体应用中。意在用所附权利要求及其等同物来定义本发明的范围。应当理解,本文所介绍的任意及全部元件和步骤都被优选地涵盖。这些元素和步骤中对于本领域技术人员显而易见的那些元素和步骤可被省略。
简言之,本说明书至少公开了以下广义概念。
概念1.一种超结型沟槽功率金属氧化物半导体场效应晶体管(MOSFET)器件,具有第一型掺杂物的沟道,所述器件包括:
绝缘材料构成的第一柱,其将第二型掺杂物的柱与所述第一型掺杂物的第一柱隔离开;
绝缘材料构成的第二柱,其将所述第二型掺杂物的柱与所述第一型掺杂物的第二柱隔离开;以及
用于场效应晶体管的栅极元件,其中所述栅极元件排列在所述绝缘材料构成的第一柱与所述绝缘材料构成的第二柱之间。
概念2.根据概念1的超结型沟槽功率MOSFET器件,还包括将所述栅极元件与所述第二型掺杂物的柱隔离开的隔离层。
概念3.根据概念1的超结型沟槽功率MOSFET器件,其中如果所述第一型掺杂物包括n型掺杂物,则所述第二型掺杂物包括p型掺杂物,并且其中如果所述第一型掺杂物包括p型掺杂物,则所述第二型掺杂物包括n型掺杂物。
概念4.根据概念1的超结型沟槽功率MOSFET器件,还包括源极金属的层,其与所述第二型掺杂物的柱电短路。
概念5.根据概念4的超结型沟槽功率MOSFET器件,还包括形成在所述栅极元件与相邻的栅极元件之间的沟槽,其中所述源极金属填充所述沟槽。
概念6.根据概念5的超结型沟槽功率MOSFET器件,还包括布置在所述栅极元件与所述沟槽之间的所述第二型掺杂物的体区和所述第一型掺杂物的源极区。
概念7.根据概念5的超结型沟槽功率MOSFET器件,其中所述沟槽与所述第一型掺杂物的第一柱的纵轴排成一列。
概念8.根据概念7的超结型沟槽功率MOSFET器件,其中所述沟槽通过所述第二型掺杂物的区与所述第一型掺杂物的第一柱隔离开。
概念9.一种具有第一型掺杂物的沟道的半导体器件,所述器件包括:
所述第一型掺杂物的衬底;
耦接到所述衬底的超结型结构,所述超结型结构包括布置在所述第一型掺杂物的柱形第一区与所述第一型掺杂物的柱形第二区之间的第二型掺杂物的柱形区,其中所述第二型掺杂物的柱形区与所述第一型掺杂物的柱形第一区通过第一隔离层隔离开,并且与所述第一型掺杂物的柱形第二区通过第二隔离层隔离开;以及
场效应晶体管,其耦接到所述超结型结构并包括栅极元件,其中所述栅极元件与所述第二型掺杂物的柱形区的纵轴排成一列。
概念10.根据概念9的半导体器件,还包括将所述栅极元件与所述第二型掺杂物的柱形区隔离开的氧化物层。
概念11.根据概念9的半导体器件,还包括源极金属的层,其与所述第二型掺杂物的柱形区电短路。
概念12.根据概念11的半导体器件,还包括形成在所述栅极元件与相邻的栅极元件之间的沟槽,其中所述源极金属填充所述沟槽。
概念13.根据概念12的半导体器件,还包括布置在所述栅极元件与所述沟槽之间的所述第二型掺杂物的体区和所述第一型掺杂物的源极区。
概念14.根据概念12的半导体器件,其中所述沟槽与所述第一型掺杂物的柱形第一区的纵轴排成一列。
概念15.一种具有第一型掺杂物的沟道的半导体器件,包括:
所述第一型掺杂物的衬底;
耦接到所述衬底的超结型结构,所述超结型结构包括布置在所述第一型掺杂物的第一区与所述第一型掺杂物的第二区之间的第二型掺杂物的区,其中所述第二型掺杂物的区以及所述第一型掺杂物的第一区和第二区每一个的第一尺寸都大于第二尺寸,所述第一尺寸是在第一方向上测量得到的,所述第二尺寸是在垂直于所述第一方向的第二方向上测量得到的;
包括栅极元件的场效应晶体管,其中所述第二型掺杂物的区在所述第一方向上位于所述栅极元件与所述衬底之间;以及
源极金属的层,其与所述第二型掺杂物的区在垂直于所述第一方向和所述第二方向的第三方向上电短路。
概念16.根据概念15的半导体器件,其中所述第二型掺杂物的区与所述第一型掺杂物的第一区通过第一隔离层隔离开,并与所述第一型掺杂物的第二区通过第二隔离层隔离开。
概念17.根据概念15的半导体器件,还包括氧化物层,其将所述栅极元件与所述第二型掺杂物的区隔离开。
概念18.根据概念15的半导体器件,还包括形成在所述栅极元件与相邻的栅极元件之间的沟槽,其中所述源极金属填充所述沟槽。
概念19.根据概念18的半导体器件,还包括布置在所述栅极元件与所述沟槽之间的所述第二型掺杂物的体区和所述第一型掺杂物的源极区。
概念20.根据概念18的半导体器件,其中所述第一型掺杂物的第一区在所述第一方向上位于所述沟槽与所述衬底之间。

Claims (16)

1.一种超结型沟槽功率金属氧化物半导体场效应晶体管(MOSFET)器件,具有第一型掺杂物的沟道,所述器件包括:
布置在所述第一型掺杂物的衬底上并且包括绝缘材料的第一柱,所述绝缘材料将布置在所述衬底上的第二型掺杂物的柱与所述第一型掺杂物的第一柱隔离开;
布置在所述衬底上并且包括绝缘材料的第二柱,所述绝缘材料将所述第二型掺杂物的柱与所述第一型掺杂物的第二柱隔离开;
用于场效应晶体管的栅极元件,其中所述栅极元件排列在所述绝缘材料的第一柱与所述绝缘材料的第二柱之间;
布置在所述第一型掺杂物的第一柱上方的所述第二型掺杂物的体区;
布置在所述体区上方的所述第一型掺杂物的源极区;
形成在所述第一型掺杂物的第一柱上方的沟槽,该沟槽将所述体区和所述源极区暴露给形成在所述沟槽中的源极金属,其中所述源极金属与所述体区和所述源极区接触;
形成在所述沟槽底部的所述第二型掺杂物的接触区,该接触区比所述沟槽宽并且将所述沟槽中的所述源极金属与所述第一型掺杂物的所述第一柱隔离开。
2.根据权利要求1的超结型沟槽功率MOSFET器件,还包括将所述栅极元件与所述第二型掺杂物的柱隔离开的隔离层。
3.根据权利要求1的超结型沟槽功率MOSFET器件,其中所述第一型掺杂物包括n型掺杂物,所述第二型掺杂物包括p型掺杂物。
4.根据权利要求1的超结型沟槽功率MOSFET器件,其中所述源极金属与所述第二型掺杂物的柱电短路。
5.根据权利要求1的超结型沟槽功率MOSFET器件,其中所述沟槽与所述第一型掺杂物的第一柱的纵轴排成一列。
6.一种具有第一型掺杂物的沟道的半导体器件,所述器件包括:
所述第一型掺杂物的衬底;
耦接到所述衬底的超结型结构,所述超结型结构包括布置在所述第一型掺杂物的柱形第一区与所述第一型掺杂物的柱形第二区之间的第二型掺杂物的柱形区,其中所述第一型掺杂物的柱形第一区、所述第一型掺杂物的柱形第二区和所述第二型掺杂物的柱形区均布置在所述衬底上,以及所述第二型掺杂物的柱形区与所述第一型掺杂物的柱形第一区通过第一隔离层隔离开,并且与所述第一型掺杂物的柱形第二区通过第二隔离层隔离开;
场效应晶体管,其耦接到所述超结型结构并包括栅极元件,其中所述栅极元件位于所述第二型掺杂物的柱形区上方;
布置在所述第一型掺杂物的柱形第一区上方的所述第二型掺杂物的第一体区,以及布置在所述第一型掺杂物的柱形第一区上方的所述第二型掺杂物的第二体区;
布置在所述第一体区上方的所述第一型掺杂物的第一源极区,以及布置在所述第二体区上方的所述第一型掺杂物的第二源极区;
形成在所述第一型掺杂物的柱形第一区上方的沟槽,该沟槽将所述第一和第二体区和所述第一和第二源极区暴露给形成在所述沟槽中的源极金属,其中所述源极金属与所述第一和第二体区和所述第一和第二源极区接触;
形成在所述沟槽底部的所述第二型掺杂物的接触区,该接触区比所述沟槽宽并且将所述沟槽中的所述源极金属与所述第一型掺杂物的柱形第一区隔离开。
7.根据权利要求6的半导体器件,还包括将所述栅极元件与所述第二型掺杂物的柱形区隔离开的氧化物层。
8.根据权利要求6的半导体器件,其中所述源极金属与所述第二型掺杂物的柱形区电短路。
9.根据权利要求6的半导体器件,其中所述沟槽与所述第一型掺杂物的柱形第一区的纵轴排成一列。
10.一种具有第一型掺杂物的沟道的半导体器件,包括:
所述第一型掺杂物的衬底;
耦接到所述衬底的超结型结构,所述超结型结构包括布置在所述第一型掺杂物的第一区与所述第一型掺杂物的第二区之间的第二型掺杂物的区,其中所述第一型掺杂物的第一区、所述第一型掺杂物的第二区和所述第二型掺杂物的区均布置在所述衬底上,以及所述第二型掺杂物的区以及所述第一型掺杂物的第一区和第二区中的每一个的第一尺寸都大于第二尺寸,所述第一尺寸是在第一方向上测量得到的,所述第二尺寸是在垂直于所述第一方向的第二方向上测量得到的;
包括栅极元件的场效应晶体管,其中所述第二型掺杂物的区在所述第一方向上位于所述栅极元件与所述衬底之间,以使得所述栅极元件位于所述第二型掺杂物的区的上方;以及
源极金属的层,其与所述第二型掺杂物的区在垂直于所述第一方向和所述第二方向的第三方向上电短路;
布置在所述第一型掺杂物的第一区上方的所述第二型掺杂物的第一体区,以及布置在所述第一型掺杂物的第一区上方的所述第二型掺杂物的第二体区;
布置在所述第一体区上方的所述第一型掺杂物的第一源极区,以及布置在所述第二体区上方的所述第一型掺杂物的第二源极区;
形成在所述第一型掺杂物的第一区上方的沟槽,该沟槽将所述第一和第二体区和所述第一和第二源极区暴露给形成在所述沟槽中的源极金属,其中所述源极金属与所述第一和第二体区和所述第一和第二源极区接触;
形成在所述沟槽底部的所述第二型掺杂物的接触区,该接触区比所述沟槽宽并且将所述沟槽中的所述源极金属与所述第一型掺杂物的第一区隔离开。
11.根据权利要求10的半导体器件,其中所述第二型掺杂物的区与所述第一型掺杂物的第一区通过第一隔离层隔离开,并与所述第一型掺杂物的第二区通过第二隔离层隔离开。
12.根据权利要求10的半导体器件,还包括氧化物层,其将所述栅极元件与所述第二型掺杂物的区隔离开。
13.根据权利要求10的半导体器件,其中所述第一型掺杂物的第一区在所述第一方向上位于所述沟槽与所述衬底之间。
14.根据权利要求4的超结型沟槽功率MOSFET器件,其中所述源极金属的层与所述第二型掺杂物的柱在垂直于所述第二型掺杂物的柱的纵轴的方向上电短路。
15.根据权利要求1的超结型沟槽功率MOSFET器件,其中所述第一型掺杂物包括p型掺杂物,且所述第二型掺杂物包括n型掺杂物。
16.根据权利要求1的超结型沟槽功率MOSFET器件,还包括与所述栅极元件相邻的绝缘材料构成的第三柱和与所述栅极元件相邻的绝缘材料构成的第四柱,其中所述绝缘材料构成的第一柱与所述绝缘材料构成的第三柱一起提供将所述栅极元件和所述第二型掺杂物的柱与所述第一型掺杂物的第一柱隔离开的连续边界,以及其中所述绝缘材料构成的第二柱与所述绝缘材料构成的第四柱一起提供将所述栅极元件和所述第二型掺杂物的柱与所述第一型掺杂物的第二柱隔离开的连续边界。
CN201080038077.8A 2009-08-27 2010-08-27 超结型沟槽功率mosfet器件 Active CN102549753B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/548,841 2009-08-27
US12/548,841 US9425306B2 (en) 2009-08-27 2009-08-27 Super junction trench power MOSFET devices
PCT/US2010/047039 WO2011031563A2 (en) 2009-08-27 2010-08-27 Super junction trench power mosfet devices

Publications (2)

Publication Number Publication Date
CN102549753A CN102549753A (zh) 2012-07-04
CN102549753B true CN102549753B (zh) 2015-02-25

Family

ID=43623560

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201080038077.8A Active CN102549753B (zh) 2009-08-27 2010-08-27 超结型沟槽功率mosfet器件

Country Status (6)

Country Link
US (1) US9425306B2 (zh)
EP (1) EP2471101A4 (zh)
JP (2) JP5687700B2 (zh)
KR (1) KR101407356B1 (zh)
CN (1) CN102549753B (zh)
WO (1) WO2011031563A2 (zh)

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9437729B2 (en) 2007-01-08 2016-09-06 Vishay-Siliconix High-density power MOSFET with planarized metalization
US9947770B2 (en) 2007-04-03 2018-04-17 Vishay-Siliconix Self-aligned trench MOSFET and method of manufacture
US9484451B2 (en) 2007-10-05 2016-11-01 Vishay-Siliconix MOSFET active area and edge termination area charge balance
US9443974B2 (en) 2009-08-27 2016-09-13 Vishay-Siliconix Super junction trench power MOSFET device fabrication
US9230810B2 (en) * 2009-09-03 2016-01-05 Vishay-Siliconix System and method for substrate wafer back side and edge cross section seals
US9431530B2 (en) 2009-10-20 2016-08-30 Vishay-Siliconix Super-high density trench MOSFET
TWI462295B (zh) 2011-11-15 2014-11-21 Anpec Electronics Corp 溝渠型功率電晶體元件及其製作方法
TWI469351B (zh) 2011-11-29 2015-01-11 Anpec Electronics Corp 具有超級介面之功率電晶體元件及其製作方法
TWI470699B (zh) * 2011-12-16 2015-01-21 茂達電子股份有限公司 具有超級介面之溝槽型功率電晶體元件及其製作方法
US9614043B2 (en) 2012-02-09 2017-04-04 Vishay-Siliconix MOSFET termination trench
US8878287B1 (en) 2012-04-12 2014-11-04 Micrel, Inc. Split slot FET with embedded drain
US9842911B2 (en) 2012-05-30 2017-12-12 Vishay-Siliconix Adaptive charge balanced edge termination
US8564058B1 (en) * 2012-08-07 2013-10-22 Force Mos Technology Co., Ltd. Super-junction trench MOSFET with multiple trenched gates in unit cell
US9397178B2 (en) * 2013-12-23 2016-07-19 Jiajin LIANG Split gate power semiconductor field effect transistor
US20150372132A1 (en) * 2014-06-23 2015-12-24 Vishay-Siliconix Semiconductor device with composite trench and implant columns
US9887259B2 (en) 2014-06-23 2018-02-06 Vishay-Siliconix Modulated super junction power MOSFET devices
EP3183754A4 (en) 2014-08-19 2018-05-02 Vishay-Siliconix Super-junction metal oxide semiconductor field effect transistor
WO2016028943A1 (en) 2014-08-19 2016-02-25 Vishay-Siliconix Electronic circuit
US9698256B2 (en) 2014-09-24 2017-07-04 Taiwan Semiconductor Manufacturing Co., Ltd. Termination of super junction power MOSFET
JP6514519B2 (ja) 2015-02-16 2019-05-15 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
CN106158652A (zh) * 2015-04-17 2016-11-23 北大方正集团有限公司 Mosfet器件的制作方法
CN106298965B (zh) * 2015-05-13 2019-01-22 北大方正集团有限公司 超结恒流二极管的制备方法
US9780086B2 (en) * 2015-09-02 2017-10-03 Semiconductor Components Industries, Llc Field-effect transistor with integrated Schottky contact
US20170338302A1 (en) * 2016-05-23 2017-11-23 Infineon Technologies Ag Power Semiconductor Device with Charge Balance Design
CN109994550A (zh) * 2017-12-30 2019-07-09 贵州恒芯微电子科技有限公司 一种低压槽栅超结mos器件
CN110993557A (zh) * 2018-10-02 2020-04-10 英飞凌科技奥地利有限公司 用于在半导体主体中形成绝缘层的方法和晶体管器件
JP7374795B2 (ja) * 2020-02-05 2023-11-07 株式会社東芝 半導体装置
CN112164718A (zh) * 2020-08-28 2021-01-01 电子科技大学 具有控制栅保护层的分离栅器件及其制造方法
JP7285277B2 (ja) * 2021-03-31 2023-06-01 本田技研工業株式会社 BiMOS半導体装置
JP7287998B2 (ja) * 2021-03-31 2023-06-06 本田技研工業株式会社 BiMOS半導体装置
CN113488523A (zh) * 2021-06-07 2021-10-08 西安电子科技大学 一种具有超结双沟道栅的高压mosfet器件及其制备方法
CN113540211A (zh) * 2021-06-18 2021-10-22 西安电子科技大学 一种沟槽超级结功率mosfet器件及其制备方法
CN116960189B (zh) * 2023-07-05 2024-10-22 重庆平伟实业股份有限公司 一种高效肖特基接触超势垒整流器
CN116682734B (zh) * 2023-07-28 2023-10-13 江西萨瑞半导体技术有限公司 一种Trench MOS器件及其制备方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101060132A (zh) * 2006-04-19 2007-10-24 丰田自动车株式会社 半导体器件及其制造方法
CN101180737A (zh) * 2003-12-30 2008-05-14 飞兆半导体公司 功率半导体器件及制造方法

Family Cites Families (78)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6292361A (ja) 1985-10-17 1987-04-27 Toshiba Corp 相補型半導体装置
US20020074585A1 (en) 1988-05-17 2002-06-20 Advanced Power Technology, Inc., Delaware Corporation Self-aligned power MOSFET with enhanced base region
US5283201A (en) * 1988-05-17 1994-02-01 Advanced Power Technology, Inc. High density power device fabrication process
EP0354449A3 (en) 1988-08-08 1991-01-02 Seiko Epson Corporation Semiconductor single crystal substrate
US4939557A (en) 1989-02-15 1990-07-03 Varian Associates, Inc. (110) GaAs microwave FET
FR2668465B1 (fr) 1990-10-30 1993-04-16 Inst Francais Du Petrole Procede d'elimination de mercure ou d'arsenic dans un fluide en presence d'une masse de captation de mercure et/ou d'arsenic.
JP3131239B2 (ja) 1991-04-25 2001-01-31 キヤノン株式会社 半導体回路装置用配線および半導体回路装置
US5366914A (en) 1992-01-29 1994-11-22 Nec Corporation Vertical power MOSFET structure having reduced cell area
GB9306895D0 (en) 1993-04-01 1993-05-26 Philips Electronics Uk Ltd A method of manufacturing a semiconductor device comprising an insulated gate field effect device
JPH07176745A (ja) 1993-12-17 1995-07-14 Semiconductor Energy Lab Co Ltd 半導体素子
US5814858A (en) 1996-03-15 1998-09-29 Siliconix Incorporated Vertical power MOSFET having reduced sensitivity to variations in thickness of epitaxial layer
JPH09260645A (ja) 1996-03-19 1997-10-03 Sanyo Electric Co Ltd 半導体装置
US5770878A (en) 1996-04-10 1998-06-23 Harris Corporation Trench MOS gate device
US5808340A (en) 1996-09-18 1998-09-15 Advanced Micro Devices, Inc. Short channel self aligned VMOS field effect transistor
JP3545590B2 (ja) 1997-03-14 2004-07-21 株式会社東芝 半導体装置
US6180966B1 (en) 1997-03-25 2001-01-30 Hitachi, Ltd. Trench gate type semiconductor device with current sensing cell
US6110799A (en) * 1997-06-30 2000-08-29 Intersil Corporation Trench contact process
US6172398B1 (en) 1997-08-11 2001-01-09 Magepower Semiconductor Corp. Trenched DMOS device provided with body-dopant redistribution-compensation region for preventing punch through and adjusting threshold voltage
US6939776B2 (en) 1998-09-29 2005-09-06 Sanyo Electric Co., Ltd. Semiconductor device and a method of fabricating the same
US7578923B2 (en) 1998-12-01 2009-08-25 Novellus Systems, Inc. Electropolishing system and process
US6413822B2 (en) 1999-04-22 2002-07-02 Advanced Analogic Technologies, Inc. Super-self-aligned fabrication process of trench-gate DMOS with overlying device layer
JP4117977B2 (ja) 1999-06-25 2008-07-16 富士通株式会社 半導体装置
GB9917099D0 (en) 1999-07-22 1999-09-22 Koninkl Philips Electronics Nv Cellular trench-gate field-effect transistors
US6483171B1 (en) 1999-08-13 2002-11-19 Micron Technology, Inc. Vertical sub-micron CMOS transistors on (110), (111), (311), (511), and higher order surfaces of bulk, SOI and thin film structures and method of forming same
US6245615B1 (en) 1999-08-31 2001-06-12 Micron Technology, Inc. Method and apparatus on (110) surfaces of silicon structures with conduction in the <110> direction
US6472678B1 (en) 2000-06-16 2002-10-29 General Semiconductor, Inc. Trench MOSFET with double-diffused body profile
JP4528460B2 (ja) 2000-06-30 2010-08-18 株式会社東芝 半導体素子
JP2002110978A (ja) 2000-10-02 2002-04-12 Toshiba Corp 電力用半導体素子
US6608350B2 (en) * 2000-12-07 2003-08-19 International Rectifier Corporation High voltage vertical conduction superjunction semiconductor device
JP3551251B2 (ja) * 2000-12-22 2004-08-04 サンケン電気株式会社 絶縁ゲート型電界効果トランジスタ及びその製造方法
JP2002222950A (ja) 2001-01-25 2002-08-09 Denso Corp 炭化珪素半導体装置の製造方法
US6710403B2 (en) 2002-07-30 2004-03-23 Fairchild Semiconductor Corporation Dual trench power MOSFET
JP3531613B2 (ja) 2001-02-06 2004-05-31 株式会社デンソー トレンチゲート型半導体装置及びその製造方法
EP1267415A3 (en) 2001-06-11 2009-04-15 Kabushiki Kaisha Toshiba Power semiconductor device having resurf layer
JP2003030396A (ja) 2001-07-13 2003-01-31 Nec Corp 委託作業管理システム、方法およびプログラム
GB0118000D0 (en) 2001-07-24 2001-09-19 Koninkl Philips Electronics Nv Manufacture of semiconductor devices with schottky barriers
JP2003115587A (ja) 2001-10-03 2003-04-18 Tadahiro Omi <110>方位のシリコン表面上に形成された半導体装置およびその製造方法
JP3973395B2 (ja) 2001-10-16 2007-09-12 株式会社豊田中央研究所 半導体装置とその製造方法
JP3652322B2 (ja) 2002-04-30 2005-05-25 Necエレクトロニクス株式会社 縦型mosfetとその製造方法
JP3640945B2 (ja) 2002-09-02 2005-04-20 株式会社東芝 トレンチゲート型半導体装置及びその製造方法
JP4371668B2 (ja) * 2003-02-13 2009-11-25 三菱電機株式会社 半導体装置
US6861701B2 (en) 2003-03-05 2005-03-01 Advanced Analogic Technologies, Inc. Trench power MOSFET with planarized gate bus
US7652326B2 (en) 2003-05-20 2010-01-26 Fairchild Semiconductor Corporation Power semiconductor devices and methods of manufacture
JP2004356114A (ja) 2003-05-26 2004-12-16 Tadahiro Omi Pチャネルパワーmis電界効果トランジスタおよびスイッチング回路
US6987305B2 (en) 2003-08-04 2006-01-17 International Rectifier Corporation Integrated FET and schottky device
US7022578B2 (en) 2003-10-09 2006-04-04 Chartered Semiconductor Manufacturing Ltd. Heterojunction bipolar transistor using reverse emitter window
JP4470454B2 (ja) 2003-11-04 2010-06-02 株式会社豊田中央研究所 半導体装置とその製造方法
US7405452B2 (en) 2004-02-02 2008-07-29 Hamza Yilmaz Semiconductor device containing dielectrically isolated PN junction for enhanced breakdown characteristics
JP4904673B2 (ja) 2004-02-09 2012-03-28 富士電機株式会社 半導体装置および半導体装置の製造方法
JP2005268679A (ja) 2004-03-22 2005-09-29 Matsushita Electric Ind Co Ltd 半導体装置およびその製造方法
GB0419558D0 (en) * 2004-09-03 2004-10-06 Koninkl Philips Electronics Nv Vertical semiconductor devices and methods of manufacturing such devices
JP4841829B2 (ja) 2004-11-17 2011-12-21 ルネサスエレクトロニクス株式会社 半導体装置及びその製造方法
US20060108635A1 (en) 2004-11-23 2006-05-25 Alpha Omega Semiconductor Limited Trenched MOSFETS with part of the device formed on a (110) crystal plane
US20060113588A1 (en) 2004-11-29 2006-06-01 Sillicon-Based Technology Corp. Self-aligned trench-type DMOS transistor structure and its manufacturing methods
JP2006202931A (ja) * 2005-01-20 2006-08-03 Renesas Technology Corp 半導体装置およびその製造方法
JP2007012977A (ja) 2005-07-01 2007-01-18 Toshiba Corp 半導体装置
JP4928754B2 (ja) 2005-07-20 2012-05-09 株式会社東芝 電力用半導体装置
JP2007035841A (ja) 2005-07-26 2007-02-08 Toshiba Corp 半導体装置
US7939886B2 (en) * 2005-11-22 2011-05-10 Shindengen Electric Manufacturing Co., Ltd. Trench gate power semiconductor device
JP4735224B2 (ja) * 2005-12-08 2011-07-27 トヨタ自動車株式会社 絶縁ゲート型半導体装置およびその製造方法
JP2007189192A (ja) 2005-12-15 2007-07-26 Toshiba Corp 半導体装置
US7449354B2 (en) 2006-01-05 2008-11-11 Fairchild Semiconductor Corporation Trench-gated FET for power device with active gate trenches and gate runner trench utilizing one-mask etch
JP5222466B2 (ja) 2006-08-09 2013-06-26 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US9437729B2 (en) 2007-01-08 2016-09-06 Vishay-Siliconix High-density power MOSFET with planarized metalization
JP5091487B2 (ja) * 2007-01-09 2012-12-05 株式会社東芝 半導体装置の製造方法
US7670908B2 (en) * 2007-01-22 2010-03-02 Alpha & Omega Semiconductor, Ltd. Configuration of high-voltage semiconductor power device to achieve three dimensional charge coupling
US9947770B2 (en) 2007-04-03 2018-04-17 Vishay-Siliconix Self-aligned trench MOSFET and method of manufacture
JP2008306022A (ja) * 2007-06-08 2008-12-18 Toshiba Corp 半導体装置
JP2009004411A (ja) 2007-06-19 2009-01-08 Rohm Co Ltd 半導体装置
JP2009043966A (ja) 2007-08-09 2009-02-26 Toshiba Corp 半導体装置及びその製造方法
JP2009135360A (ja) 2007-12-03 2009-06-18 Renesas Technology Corp 半導体装置およびその製造方法
US8642459B2 (en) 2008-08-28 2014-02-04 Infineon Technologies Ag Method for forming a semiconductor device with an isolation region on a gate electrode
US8039877B2 (en) 2008-09-09 2011-10-18 Fairchild Semiconductor Corporation (110)-oriented p-channel trench MOSFET having high-K gate dielectric
US9443974B2 (en) * 2009-08-27 2016-09-13 Vishay-Siliconix Super junction trench power MOSFET device fabrication
US9431530B2 (en) 2009-10-20 2016-08-30 Vishay-Siliconix Super-high density trench MOSFET
US8362550B2 (en) 2011-01-20 2013-01-29 Fairchild Semiconductor Corporation Trench power MOSFET with reduced on-resistance
US8466513B2 (en) 2011-06-13 2013-06-18 Semiconductor Components Industries, Llc Semiconductor device with enhanced mobility and method
US8633539B2 (en) 2011-06-27 2014-01-21 Infineon Technologies Austria Ag Trench transistor and manufacturing method of the trench transistor

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101180737A (zh) * 2003-12-30 2008-05-14 飞兆半导体公司 功率半导体器件及制造方法
CN101060132A (zh) * 2006-04-19 2007-10-24 丰田自动车株式会社 半导体器件及其制造方法

Also Published As

Publication number Publication date
KR20120094466A (ko) 2012-08-24
WO2011031563A3 (en) 2011-06-23
EP2471101A2 (en) 2012-07-04
KR101407356B1 (ko) 2014-06-13
EP2471101A4 (en) 2014-03-05
US9425306B2 (en) 2016-08-23
CN102549753A (zh) 2012-07-04
JP5687700B2 (ja) 2015-03-18
JP2015039010A (ja) 2015-02-26
JP5987035B2 (ja) 2016-09-06
US20110049614A1 (en) 2011-03-03
JP2013503491A (ja) 2013-01-31
WO2011031563A2 (en) 2011-03-17

Similar Documents

Publication Publication Date Title
CN102549753B (zh) 超结型沟槽功率mosfet器件
CN103098219B (zh) 超结型沟槽功率mosfet器件的制造
US8659076B2 (en) Semiconductor device structures and related processes
US8324053B2 (en) High voltage MOSFET diode reverse recovery by minimizing P-body charges
US8829614B2 (en) Integrated Schottky diode in high voltage semiconductor device
US8319278B1 (en) Power device structures and methods using empty space zones
US20100308400A1 (en) Semiconductor Power Switches Having Trench Gates
US9166042B2 (en) High voltage MOSFET diode reverse recovery by minimizing P-body charges
US9960237B2 (en) Termination structure with multiple embedded potential spreading capacitive structures for trench MOSFET
US8445958B2 (en) Power semiconductor device with trench bottom polysilicon and fabrication method thereof
CN113632228B (zh) 整合型沟道分离式功率组件及其制造方法
TW201334188A (zh) 溝槽底部氧化物屏蔽以及三維p-本體接觸區的奈米金氧半導體場效電晶體及其製造方法
CN110600552B (zh) 具有快速反向恢复特性的功率半导体器件及其制作方法
US7977192B2 (en) Fabrication method of trenched metal-oxide-semiconductor device
CN109585563B (zh) 一种具有钛酸锶膜的槽型横向耐压区

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant