(12)公開特許公報(A)

(19) 日本国特許庁(JP)

特開2020-107379

(P2020-107379A) (43) 公開日 令和2年7月9日(2020.7.9)

(11)特許出願公開番号

| (51) Int.Cl. |      |           | ΓI      |      |   | テーマコード | (参考) |
|--------------|------|-----------|---------|------|---|--------|------|
| G11B         | 5/31 | (2006.01) | G 1 1 B | 5/31 | А | 5D033  |      |
| G 1 1 B      | 5/02 | (2006.01) | G 1 1 B | 5/02 | R | 5DO91  |      |
|              |      |           | G 1 1 B | 5/31 | Е |        |      |
|              |      |           | G 1 1 B | 5/31 | Q |        |      |

### 審査請求 未請求 請求項の数 9 OL (全 16 頁)

| (21) 出願番号<br>(22) 出願日 | 特願2018-246700 (P2018-246700)<br>平成30年12月28日 (2018.12.28) | (71) 出願人 | 000003078<br>株式会社東芝<br>東京都港区芝浦一丁目1番1号 |
|-----------------------|----------------------------------------------------------|----------|---------------------------------------|
|                       |                                                          | (71) 出願人 | 317011920                             |
|                       |                                                          |          | 東芝デバイス&ストレージ株式会社                      |
|                       |                                                          |          | 東京都港区芝浦一丁目1番1号                        |
|                       |                                                          | (74)代理人  | 110001737                             |
|                       |                                                          |          | 特許業務法人スズエ国際特許事務所                      |
|                       |                                                          | (72)発明者  | 小泉岳                                   |
|                       |                                                          |          | 東京都港区芝浦一丁目1番1号 東芝デバ                   |
|                       |                                                          |          | イス&ストレージ株式会社内                         |
|                       |                                                          | (72)発明者  | 大竹 雅哉                                 |
|                       |                                                          |          | 東京都港区芝浦一丁目1番1号 東芝デバ                   |
|                       |                                                          |          | イス&ストレージ株式会社内                         |
|                       |                                                          |          | 最終頁に続く                                |

(54) 【発明の名称】磁気ディスク装置及び記録ヘッド制御方法

(57)【要約】

【課題】高周波アシスト素子の寸法のばらつき、配線経路の付帯抵抗成分の温度特性によらず、素子に加わる電 圧を一定にして発振を安定化する。

【解決手段】実施形態によれば、記録磁界を発生する主 磁極と、主磁極の先端部にライトギャップを介して対向 するリターン磁極と、主磁極とリターン磁極が形成する 磁気回路に磁束を励起する記録コイルと、ライトギャッ プに配置される高周波アシスト素子と、主磁極、リター ン磁極を通して高周波アシスト素子にバイアス電圧を印 加するバイアス電圧供給回路とを備える記録ヘッドにお いて、バイアス電圧の調整指示に応じて測定用電圧を高 周波アシスト素子に印加して通電電流を測定し、その測 定電流と測定用電圧との関係から電圧供給経路における 抵抗値を算出し、算出した抵抗値に基づいてデータ記録 時に印加するバイアス電圧を変更する。 【選択図】図7 図7



(2)

【特許請求の範囲】

#### 【請求項1】

記録層を有する磁気ディスクと、 前記記録層に記録磁界を印加する記録ヘッドと、 前記記録ヘッドを制御する制御器と

を備え、

#### 前記記録ヘッドが、

垂直記録磁界を発生する主磁極と、

前記主磁極の先端部にライトギャップを置いて対向するリターン磁極と、

前記主磁極と前記リターン磁極が形成する磁気回路に磁束を励起する記録コイルと、 <sup>10</sup> 前記ライトギャップに配置され、バイアス電圧の印加によって発振し、前記磁気ディ スクの磁化をアシストする高周波アシスト素子と、

前記主磁極、前記リターン磁極を通して前記高周波アシスト素子に前記バイアス電圧 を印加するバイアス電圧供給回路と

を備え、

前記制御器は、前記バイアス電圧の設定指示に応じて測定用電圧を前記高周波アシスト 素子に印加して通電電流を測定し、その測定電流と前記測定用電圧との関係から電圧供給 経路における抵抗値を算出し、算出された抵抗値に基づいてデータ記録時に印加するバイ アス電圧を変更する磁気ディスク装置。

【請求項2】

前記制御器は、前記抵抗値が高いほど、前記データ記録時に印加するバイアス電圧を低い値に変更する請求項1記載の磁気ディスク装置。

【請求項3】

前記制御器は、前記抵抗値をR、前記高周波アシスト素子の発振特性が安定化する基準 電圧をVsとしたとき、前記データ記録時に印加するバイアス電圧Vsetを

R/ | R-10 | × Vs以上、

R/ | R-30 | × Vs 以下

の範囲内に変更することを特徴とする請求項2記載の磁気ディスク装置。

【請求項4】

前記制御器は、前記記録ヘッドの前記抵抗値Rの平均値をRave、その際の付帯抵抗率を 30 、前記抵抗値Rの平均値Raveに対する比率 の最大値を maxとしたとき、前記データ記 録時に印加するバイアス電圧Vsetの平均値に対する最大値の比率を

max / ( max - 0.4) × 0.33 以上、

max / ( max - 0.67) × 0.6以下

に調整することを特徴とする請求項2記載の磁気ディスク装置。

【請求項5】

前記記録ヘッドの抵抗値Rの平均値をRaveとし、その際の付帯抵抗率を とし、前記記録ヘッドの抵抗値Rの平均値Raveに対する比率 の最小値を minとしたとき、装置内のVs et平均値に対するVset最小値の比率が

min / | min - 0.4| × 0.33 以上、

min/ | min - 0.67 | × 0.6 以下

に調整されることを特徴とする請求項2に記載の磁気ディスク装置。

【請求項6】

さらに、前記記録ヘッドの内部温度を測定する温度センサを備え、

前記制御器は、前記温度センサで測定される温度が高いほどデータ記録時に印加するバ

イアス電圧を高い値に変更する請求項1記載の磁気ディスク装置。

【請求項7】

前記制御器は、前記温度センサの測定温度Thが基準温度Tr以上である環境下において、 前記測定温度Thの環境下で観測される前記抵抗値をR(Th)、前記基準温度Trの環境下で観 測される前記抵抗値をR(Tr)としたとき、前記測定温度Thの環境下でデータ記録する際に

40

印加するバイアス電圧Vset (Th) と、前記基準温度Trの環境下でデータ記録する際に印加するバイアス電圧Vset (Tr) との比Vset(Th)/Vset(Tr) が1以上、R(Th)/R(Tr) 以下となるように、前記測定温度Thに応じて前記バイアス電圧を調整する請求項6記載の磁気ディスク装置。

【請求項8】

前記制御器は、前記温度センサの測定温度TIが基準温度Tr以下である環境下において、 前記測定温度TIの環境下で観測される前記抵抗値をR(TI)、前記基準温度Trの環境下で観 測される前記抵抗値をR(Tr)としたとき、前記温度TIの環境下でデータ記録する際に印加 するバイアス電圧Vset (TI)と前記基準温度Trの環境下で印加するバイアス電圧Vset (Tr )との比Vset(TI)/Vset(Tr)がR(TI)/R(Tr)以上、1以下となるように、前記測定温度に応 じて印加するバイアス電圧を調整する請求項6記載の磁気ディスク装置。

【請求項9】

記録層を有する磁気ディスクと、 前記記録層に記録磁界を印加する記録ヘッドと、 前記記録ヘッドを制御する制御器と

を備え、

前記記録ヘッドが、

垂直記録磁界を発生する主磁極と、

前記主磁極の先端部にライトギャップを置いて対向するリターン磁極と、

前記主磁極と前記リターン磁極が形成する磁気回路に磁束を励起する記録コイルと、 <sup>20</sup> 前記ライトギャップに配置され、バイアス電圧の印加によって発振し、前記磁気ディ スクの磁化をアシストする高周波アシスト素子と、

前記主磁極、前記リターン磁極を通して前記高周波アシスト素子に前記バイアス電圧 を印加するバイアス電圧供給回路と

を備える磁気ディスク装置に用いられ、

前記バイアス電圧の設定指示に応じて測定用電圧を前記高周波アシスト素子に印加して 通電電流を測定し、その測定電流と前記測定用電圧との関係から電圧供給経路における抵 抗値を算出し、算出された抵抗値に基づいてデータ記録時に印加するバイアス電圧を変更 する磁気ディスク装置の記録ヘッド制御方法。

【発明の詳細な説明】

30

40

10

【技術分野】

この発明の実施形態は、垂直磁気記録ヘッドを用いた磁気ディスク装置と、この磁気ディスク装置に用いられる記録ヘッド制御方法に関する。

【背景技術】

【0002】

近年、磁気ディスク装置にあっては、高記録密度化、大容量化あるいは小型化を図るため、垂直磁気記録方式が採用されている。この方式による磁気ディスク装置では、垂直磁気記録用の記録層を有する磁気ディスクの記録面に垂直磁気記録用の記録ヘッドを対峙させ、その記録ヘッドにより、磁気ディスクの所定領域に、記録データに対応する垂直方向磁界を発生させることでデータを記録する。

[0003]

上記記録ヘッドは、軟磁性金属からなる絞込み部分を有し、垂直方向の磁界を発生させ る主磁極と、この主磁極にライトギャップを挟んで対向配置され、主磁極からの磁束を還 流させて主磁極とともに磁気回路を形成するリターン磁極と、主磁極とリターン磁極が形 成する磁気回路に磁束を励起して記録磁界を発生するコイルとを備える。

【0004】

上記構成による記録ヘッドでは、さらに記録能力の改善を図るために、ライトギャップ 内に高周波アシスト素子が配置される。この高周波アシスト素子は、記録時に特定の高周 波振動を発生して磁気記録面に与えることで磁気共鳴を生じさせ、これによって磁化反転 の応答を補助する。高周波アシスト素子には、一例として、スピントルク発振素子(ST O:Spin Torque Osillator)が挙げられる。

【 O O O 5 】

ところで、高周波アシスト素子を安定に発振させるために、従来では、素子に加わる電 流密度が一定となるように、ドライブ回路内のプリアンプで一定のバイアス電圧を生成し て素子に印加する手法を採用している。

しかしながら、高周波アシスト素子は、その製造の困難性から寸法にばらつきがあり、 これに伴って素子自体の抵抗値にばらつきが生じている。素子自体の抵抗値にばらつきが あると、素子部分に印加される電圧値が大きくばらついてしまうこととなり、結果として 、発振特性のばらつきのみならず、過剰な電圧印加による素子破損を招く可能性がある。 【0006】

また、高周波アシスト素子自体の抵抗値のみならず、配線経路に内在する付帯抵抗成分 の影響も無視することができない。すなわち、付帯抵抗成分は、温度変化に応じて変動す るため、素子部分に印加される電圧も変動してしまい、電流密度の一定化を実現すること ができない原因となっている。

【先行技術文献】

【特許文献】

【 0 0 0 7 】

【特許文献1】特開2010-150351号公報

【発明の概要】

【発明が解決しようとする課題】

 $\begin{bmatrix} 0 & 0 & 0 & 8 \end{bmatrix}$ 

この発明の実施形態の課題は、高周波アシスト素子の寸法のばらつき、配線経路の付帯 抵抗成分の温度特性によらず、素子に加わる電圧を一定にして発振を安定化し、これによ って記録密度を向上させることのできる磁気ディスク装置とその記録ヘッド制御方法を提 供することにある。

【課題を解決するための手段】

 $\begin{bmatrix} 0 & 0 & 0 & 9 \end{bmatrix}$ 

実施形態によれば、磁気ディスク装置は、記録層を有する磁気ディスクと、前記記録層 に記録磁界を印加する記録ヘッドと、前記記録ヘッドを制御する制御器とを備える。前記 記録ヘッドは、記録磁界を発生する主磁極と、前記主磁極の先端部にライトギャップを介 して対向するリターン磁極と、前記主磁極と前記リターン磁極が形成する磁気回路に磁束 を励起する記録コイルと、前記ライトギャップに配置される高周波アシスト素子と、前記 主磁極、前記リターン磁極を通して前記高周波アシスト素子にバイアス電圧を印加するバ イアス電圧供給回路とを備える。前記制御器は、前記バイアス電圧の調整指示に応じて測 定用電圧を前記高周波アシスト素子に印加して通電電流を測定し、その測定電流と前記測 定用電圧との関係から電圧供給経路における抵抗値を算出し、前記抵抗値に基づいてデー 夕記録時に印加するバイアス電圧を変更する。

【図面の簡単な説明】

【図1】図1は、第1の実施形態に係る磁気ディスク装置(HDD)を概略的に示すプロック図。

【図2】図2は、第1の実施形態において、 H D D における磁気ヘッドのヘッド部および 磁気ディスクの一部を拡大して概略的に示す断面図。

【 図 3 】 図 3 は、 第 1 の 実 施 形 態 に お い て 、 H D D に お け る 磁 気 ヘ ッ ド 、 サ ス ペ ン シ ョ ン 、 記 録 媒 体 を 示 す 側 面 図 。

【図4】図4は、第1の実施形態において、磁気ヘッドのヘッドスライダを図3のA方向から見た場合の概略構成を示す図。

【図 5 】図 5 は、第 1 の実施形態において、データ記録時の S T O バイアス電圧を制御す る系統を示すブロック図。 10

20

30

【図 6 】図 6 は、第 1 の実施形態において、 S T O バイアス電圧の供給経路における等価 回路を示すブロック回路図。

【図7】図7は、第1の実施形態において、STOバイアス電圧の適正値を求める処理の 流れを示すフローチャート。

【図8】図8は、第1の実施形態において、STOバイアス電圧制御部における推定抵抗 値と印加バイアス電圧との関係を示す特性図。

【図9】図9は、第2の実施形態において、装置内温度に応じて変動する付帯抵抗を考慮してSTOバイアス電圧を制御する処理の流れを示すフローチャート。

【図10】図10は、第2の実施形態において、装置内温度とSTOに印加する最適バイ アス電圧との関係を示す特性図。

【発明を実施するための形態】

[0011]

以下、図面を参照しながら、種々の実施形態について説明する。

なお、開示はあくまで一例にすぎず、当業者において、発明の主旨を保っての適宜変更 であって容易に想到し得るものについては、当然に本発明の範囲に含有されるものである 。また、図面は説明をより明確にするため、実際の態様に比べ、各部の幅、厚さ、形状等 について模式的に表される場合があるが、あくまで一例であって、本発明の解釈を限定す るものではない。また、本明細書と各図において、既出の図に関して前述したものと同様 の要素には、同一の符号を付して、詳細な説明を適宜省略することがある。

【0012】

(第1の実施形態)

図1及び図2を参照して、実施形態が適用される磁気ディスク装置(ハードディスクド ライブ:以下、HDD)の構成を説明する。図1は、HDDを概略的に示すブロック図、 図2は、磁気ヘッドのヘッド部および磁気ディスクの一部を拡大して概略的に示す断面図 、図3は、HDDにおける磁気ヘッド、サスペンション、記録媒体を示す側面図、図4は 、磁気ヘッドのヘッドスライダを図3のA方向から見た場合の概略構成を示す図、図5は 、STOバイアス電圧を制御する系統を示すブロック図である。

【0013】

H D D 1 0 は、図1に示すように、矩形状の筐体11と、筐体11内に配設された記録 媒体としての磁気ディスク12と、磁気ディスク12を支持および回転するスピンドルモ ータ14と、磁気ディスク12に対してデータの書込み、読出しを行う磁気ヘッド16と 、を備えている。また、H D D 10は、磁気ヘッド16を磁気ディスク12上の任意のト ラック上に移動するとともに位置決めするヘッドアクチュエータ18を備えている。ヘッ ドアクチュエータ18は、磁気ヘッド16を移動可能に支持するサスペンションアッセン ブリ20と、このサスペンションアッセンブリ20を回動させるボイスコイルモータ(V C M)22とを含んでいる。

【0014】

H D D 1 0 は、ヘッドアンプ(またはプリアンプ)IC 3 0、メインコントローラ 4 0 およびドライバIC 4 8 を備えている。ヘッドアンプIC 3 0 は、例えば、サスペンショ ンアッセンブリ 2 0 に設けられ、磁気ヘッド 1 6 に電気的に接続されている。メインコン トローラ 4 0 およびドライバIC 4 8 は、例えば、筐体 1 1 の背面側に設けられた図示し ない制御回路基板に構成されている。メインコントローラ 4 0 は、R / Wチャネル 4 2 と 、ハードディスクコントローラ(H D C) 4 4 と、マイクロプロセッサ(M P U) 4 6 と 、を備えている。メインコントローラ 4 0 は、ヘッドアンプIC 3 0 に電気的に接続され ると共に、ドライバIC 4 8 を介してVCM 2 2 及びスピンドルモータ 1 4 に電気的に接 続されている。H D D 1 0 は、図示しないホストコンピュータに接続可能である。 【0015】

上記磁気ディスク12は、ディスク面に対して垂直方向に異方性をもつ記録層を有する 垂直磁気記録媒体である。具体的には、磁気ディスク12は、例えば、直径約2.5イン チ(6.35cm)の円板状に形成され非磁性体からなる基板101を有している。 10

30

40

[0016]

サスペンションアッセンブリ20は、筐体11に回動自在に固定された軸受部24と、 軸受部24から延出した複数のサスペンション26と、を有している。磁気ヘッド16は 、各サスペンション26の延出端に支持されている。磁気ヘッド16は、サスペンション アッセンブリ20に設けられたサスペンショントレース82を介してヘッドアンプIC3 0に電気的に接続されている。

次に、磁気ヘッド16の構成について詳細に説明する。

図 2 に示すように、磁気ヘッド 1 6 は浮上型のヘッドとして構成され、ほぼ直方体状に 形成されたスライダ 1 5 と、スライダ 1 5 の流出端(トレーリング)側の端部に形成され <sup>10</sup> たヘッド部 1 7 とを有している。スライダ 1 5 は、例えば、アルミナとチタンカーバイド の焼結体(アルチック)で形成され、ヘッド部 1 7 は複数層の薄膜により形成されている

[0018]

スライダ15は、磁気ディスク12の表面に対向する矩形状のABS(空気支持面)1 3を有している。スライダ15は、磁気ディスク12の回転によってディスク表面とAB S13との間に生じる空気流により、磁気ディスク12の表面から所定量浮上した状態に 維持される。空気流の方向は、磁気ディスク12の回転方向と一致している。スライダ1 5は、空気流の流入側に位置するリーディング端15aおよび空気流の流出側に位置する トレーリング端15bを有している。

[0019]

ヘッド部17は、スライダ15のトレーリング端15bに薄膜プロセスで再生ヘッド5 4および記録ヘッド58を形成した、分離型の磁気ヘッドである。ヘッド部17の記録再 生浮上量を制御するため、記録ヘッド58の奥行き側に記録ヒータ19aが配置され、再 生ヘッド54の奥行き側に再生ヒータ19bが配置されている。

[0020]

再生ヘッド54は、磁気抵抗効果を示す磁性膜による再生素子55と、この再生素子55のトレーリング側およびリーディング側に磁性膜55を挟むようにシールド膜を配置した上部シールド56および下部シールド57と、で構成されている。これら再生素子55、上部シールド56、下部シールド57の下端は、スライダ15のABS13に露出している。再生ヘッド54は、図示しない電極、配線、および配線部材28を介して、ヘッドアンプIC30に接続され、読み取ったデータをヘッドアンプIC30に出力する。 【0021】

記録ヘッド58は、再生ヘッド54に対して、スライダ15のトレーリング端15b側 に設けられている。記録ヘッド58は、磁気ディスク12の表面に対して垂直方向の記録 磁界を発生させる高透磁率材料からなる主磁極60、トレーリングシールド(ライトシー ルド、第1シールド)となるリターン磁極62、および、リーディングシールド(第2シ ールド)となるリーディングコア64を有している。主磁極60とリターン磁極62とは 磁路を形成する第1磁気コアを構成し、主磁極60とリーディングコア64とは磁路を形 成する第2磁気コアを構成している。記録ヘッド58は、第1磁気コアに巻き付けられた 第1コイル(記録コイル)70と、第2磁気コアに巻き付けられた第2コイル(記録コイ ル)72とを有している。

【 0 0 2 2 】

主磁極 6 0 は、磁気ディスク 1 2 の表面に対してほぼ垂直に延びている。主磁極 6 0 の 磁気ディスク 1 2 側の先端部 6 0 a は、ディスク面に向かって先細に絞り込まれ、例えば 、断面が台形状に形成されている。主磁極 6 0 の先端面は、スライダ 1 5 の A B S 1 3 に 露出している。先端部 6 0 a のトレーリング側端面 6 0 b の幅は、磁気ディスク 1 2 にお けるトラックの幅にほぼ対応している。

【0023】

軟磁性体で形成されたリターン磁極62は、主磁極60のトレーリング側に配置され、 50

主磁極60の直下の磁気ディスク12の軟磁性層102を介して効率的に磁路を閉じるために設けられている。リターン磁極62は、ほぼL字形状に形成され、主磁極60に接続 される第1接続部50を有している。第1接続部50は非導電体52を介して主磁極60 の上部、すなわち、主磁極60のABS13から離れた部分、に接続されている。 【0024】

リターン磁極62の先端部62aは、細長い矩形状に形成され、その先端面は、スライダ15のABS13に露出している。先端部62aのリーディング側端面62bは、磁気ディスク12のトラックの幅方向に沿って延び、また、ABS13に対してほぼ垂直に延びている。このリーディング側端面62bは、主磁極60のトレーリング側端面60bとライトギャップWGを置いてほぼ平行に対向している。

【 0 0 2 5 】

第1コイル70は、主磁極60およびリターン磁極62を含む磁気回路(第1磁気コア)に巻き付くように配置されている。第1コイル70は、例えば、第1接続部50の回りに巻付けられている。磁気ディスク12に信号を書き込む際、第1コイル70に記録電流を流すことにより、第1コイル70は、主磁極60を励起して主磁極60に磁束を流す。 【0026】

STO素子65は、ライトギャップWG内において、主磁極60の先端部60aとリターン磁極62との間に設けられ、その一部は、ABS13に露出している。STO素子65は、スピン注入層(Pin層)、中間層、発振層の3層から成り、STOバイアス電圧による駆動時に、スピン注入層からのスピントルクを受けて発振層が発振し、磁気ディスク12の記録面の磁化をアシストする構成となっている。

なお、STO素子65の下端面は、ABS13と面一に位置している場合に限らず、A BS13から高さ方向上方に離間していてもよい。また、スピン注入層、中間層、発振層 の積層面あるいは膜面は、ABS13に垂直な方向に対して傾斜して形成してもよい。 【0028】

主磁極60とリターン磁極62は、それぞれスライダ内配線80を介してスライダパッド83の接続端子91、92に接続される。これらの接続端子91、92は、サスペンショントレース82を介してヘッドアンプIC30に接続される。これにより、ヘッドアンプIC30から主磁極60、STO素子65、リターン磁極62を通して電流を直列に通電できるように電流回路が構成されている。また、記録ヒータ19aと再生ヒータ19bは、それぞれスライダ内配線80を介してスライダパッド83の接続端子97,98に接続される。これらの接続端子97,98は、サスペンショントレース82を介してヘッドアンプIC30に接続される。

[0029]

軟磁性体で形成されたリーディングコア64は、主磁極60のリーディング側に主磁極 60と対向して設けられている。リーディングコア64は、ほぼL字形状に形成され、磁 気ディスク12側の先端部64aは細長い矩形状に形成されている。この先端部64aの 先端面(下端面)は、スライダ15のABS13に露出している。先端部64aのトレー リング側端面64bは、磁気ディスク12のトラックの幅方向に沿って延びている。この トレーリング側端面64bは、主磁極60のリーディング側端面とギャップを置いて対向 している。このギャップは、非磁性体としての保護絶縁膜76によって覆われている。 【0030】

リーディングコア64は、磁気ディスク12から離間した位置で主磁極60との間のバックギャップに接合された第2接続部68を有している。この第2接続部68は、例えば、軟磁性体で形成され、主磁極60およびリーディングコア64とともに磁気回路を形成している。記録ヘッド58の第2コイル72は、主磁極60およびリーディングコア64 を含む磁気回路(第2磁気コア)に巻きつくように配置され、この磁気回路に磁界を印加する。第2コイル72は、例えば、第2接続部68の回りに巻付けられている。なお、第 2接続部68の一部に非導電体、もしくは、非磁性体を挿入してもよい。 10

20



[0031]

第2コイル72は、第1コイル70と反対向きに巻かれている。第1コイル70および 第2コイル72は、端子95、96にそれぞれ接続され、これらの端子95、96はサス ペンショントレース82を介してヘッドアンプIC30に接続される。第2コイル72は 、第1コイル70と直列に接続されてもよい。また、第1コイル70および第2コイル7 2は、別々に電流の供給を制御するようにしてもよい。第1コイル70および第2コイル 72に供給する電流は、ヘッドアンプIC30およびメインコントローラ40によって制 御される。

(8)

【0032】

再生ヘッド54および記録ヘッド58は、スライダ15のABS13に露出する部分を <sup>10</sup> 除いて、保護絶縁膜76により覆われている。保護絶縁膜76は、ヘッド部17の外形を 構成している。

上記のように構成された磁気ヘッド16および記録ヘッド58を駆動するヘッドアンプ IC30は、図1に示したように、接続端子95、96を介して第1コイル70および第 2コイル72に記録電流を供給する記録電流供給回路31と、サスペンショントレース8 2及び接続端子91、92を介してSTO素子65にSTOバイアス電圧を供給するST Oバイアス電圧供給回路32と、サスペンショントレース82及び接続端子97、98を 介して記録ヒータ19aおよび再生ヒータ19bにヒータ電圧を供給するヒータ電圧供給 回路33と、磁気ディスク12に記録されたデータのエラーレートを測定し、比較する測 定回路34と、を備えている。また、STOバイアス電圧供給回路32は、指示に応じて 試験用のバイアス電圧を発生させてSTO素子65に印加し、その通電電流を測定する機 能を備えている。

【0033】

H D D 1 0 の動作時において、メインコントローラ 4 0 は、M P U 4 6 の制御の下、ド ライバIC 4 8 によりスピンドルモータ 1 4 を駆動し、磁気ディスク 1 2 を所定の速度で 回転する。また、メインコントローラ 4 0 は、ドライバIC 4 8 により V C M 2 2 を駆動 し、磁気ヘッド 1 6 を磁気ディスク 1 2 の所望のトラック上に移動および位置決めする。 【 0 0 3 4 】

記録時において、ヘッドアンプIC30の記録電流供給回路31は、R/Wチャネル4 2から発生する記録データ、記録パターンに応じて記録電流(AC)を第1および第2コ イル(以下、記録コイル)70、72に通電する。これにより、第1および第2コイル7 0、72は主磁極60を励磁し、主磁極60から記録磁界を発生させる。STOバイアス 電圧供給回路32は、MPU46の制御の下、主磁極60およびリターン磁極62にST Oバイアス電圧を印加することにより、サスペンショントレース82、スライダ内配線8 0、接続端子91、92、主磁極60、STO65、リターン磁極62を通して直列に通 電する。なお、接続端子91,92の間には、図4に示すように、過電流制限用のシャン ト抵抗81が接続されている。ヒータ電圧供給回路33は、記録ヒータ19a、再生ヒー タ19bにMPU46からの制御温度に応じた電圧を供給する。測定回路34は、MPU 46の制御の下、記録データのエラーレートを測定する。

【0035】

図5は、本実施形態において、データ記録時のSTOバイアス電圧を制御するための制御系統を示すブロック図、図6は、STOバイアス電圧の供給経路における等価回路を示 すブロック回路図、図7は、STOバイアス電圧の適正値を求める処理の流れを示すフロ ーチャート、図8は、STOバイアス電圧制御部402における推定抵抗値と印加バイア ス電圧との関係を示す特性図である。

【0036】

図 5 に示す制御系統は、MPU46内のメモリ部300、プリアンプ部400、SoC (システム・オン・チップ) 500によって実現される。メモリ部300には、測定され た抵抗値と最適なSTOバイアス電圧との関係をテーブル化したSTOバイアス電圧設定 テーブル301が展開される。プリアンプ部400は、書込みドライバ部401、STO 20

バイアス電圧制御部402を備える。演算処理部500は、記録データ生成部501を備 える。記録データ生成部501は、データ書込みのホストコマンドを受けて書込み用の記 録データを生成する。記録データ生成部501で生成される記録データはプリアンプ部4 00内の書込みドライバ部401へ送信される。この書込みドライバ部401は、受け取 った記録データを磁気ディスク12に記録するための記録電流を計算し、計算された記録 電流を供給するように、ヘッドアンプIC30の記録電流供給回路81に指示する。これ によって、磁気ディスク12の記録層にデータが記録されることとなる。 【0037】

上記構成による磁気ディスク装置では、プリアンプ部400のSTOバイアス電圧制御 部402において、装置製造時に、STO抵抗値を測定し、測定されたSTO抵抗値に応 じて適正STOバイアス電圧を決定する。これにより、STO素子65に付帯する抵抗の 影響を鑑みた上で、STO素子65に所望のバイアス電圧を印加することが可能となり、 装置内での動作環境下における発振特性の安定化、及び、素子ばらつきの影響に伴う破損 を防止するものである。

まず、STOバイアス電圧制御部402では、STOバイアス電圧供給回路82に、測定用電圧Vmをサスペンショントレース82、スライダ内配線80、スライダパッド接続端子91,92を介してSTO65に印加した際の通電電流Imを測定する。このときの等価回路は、図6に示すように、STO素子65の抵抗分にスライダ配線80の抵抗分が直列に接続され、その両端にシャント抵抗81の抵抗分が並列に接続され、その並列回路にサスペンショントレース82の抵抗分が直列に接続される。

20

30

40

50

10

【 0 0 3 9 】

ここで、STOバイアス電圧制御部402において、STO素子65の寸法のばらつきによる特性のばらつきを抑制し、かつ、信頼性を担保するためには、STO素子自体に最適な電圧を一定に供給することが必要となる。したがって、STOバイアス電圧制御部402は、STO素子65の寸法のばらつきを考慮し、STO素子自身の抵抗値に応じて印加するバイアス電圧を調整する。

[0040]

最適STOバイアス電圧の決定について詳細に説明する。

まず、STOバイアス電圧制御部402は、製品製造時において、図7に示すように、 ホストコマンドによりSTO測定開始の指示を受けると(ステップS11)、測定用電圧 VmをSTO素子65に印加し(ステップS12)、通電電流Imを測定し(ステップS13 )、測定用電圧Vmと通電電流Imとの関係から全体の抵抗成分R = Vm / Im を計算し(ステ ップS14)、算出された抵抗値Rに応じて磁気ヘッド16内のSTO素子65に印加さ れる最適なSTOバイアス電圧を換算し(ステップS15)、そのSTOバイアス電圧を 301に登録して運用時に使用する(ステップS16)。

【0041】

ここで、図6に示される等価回路において、STO素子65の抵抗成分をRSTO、サスペン ショントレース82の抵抗成分をSus trace-R、スライダ内配線80のリード抵抗成分をS lider Lead-R、シャント抵抗81の抵抗成分をShunt-R、STO素子65に印加すべき所望の 電圧値をVbSTO、バイアス電圧制御部402で設定する最適STOバイアス電圧をVset、S TO素子65に流れる電流をISTO、等価回路に流れる通電電流をIsetとしたとき、Vsetは以 下で表される。

(1)

(2)

Vset = (VbSTO \* (Slider Lead-R + RSTO) / RSTO) \* R / (R - Sus trace-R)

ここで、RSTOは、

RSTO = 1 / (1/(R - Sus trace-R) - 1/Shunt-R) - Slider Lead-R

と表すことができる。Slider Lead-R, Shunt-R, Sus trace-R は概一定と見なせるため、Vset は測定抵抗値R の関数で表すことができる。

[0042]上式に基づき、測定抵抗値Rに応じてVsetを調整した一例を図8に示す。概一定のSli der Lead-R, Shunt-R, Sus trace-Rといった付帯抵抗の影響を鑑みると、STO素子65の 寸法が小さいほど測定抵抗値Rが高くなるため、STOバイアス電圧制御部402ではVs etを低く調整する。逆に、STO素子65の寸法が大の場合には測定抵抗値Rが低くな るため、Vset を高く調整する。 なお、一般に Shunt-Rは500~2000 []と相対的に他の抵抗より高いことを考慮すると 、 測 定 抵 抗 値 R に お ける Vset は 10 Vset R/ (R - Slider Lead-R - Sus trace-R) \* VbSTO (3)で表され、また、一般にSlider Lead-R は 5~15 [ ], Sus trace-R は5~15 [ ] であるた め、 R/ | R-10 | × VbSTO Vset R/ | R-30 | × VbSTO (4) となる。 [0044]ここで、VbSTOはSTO素子65の発振特性が安定化する電圧Vsに設定されるべきであり、 その電圧は、例えば電圧を変化させたときのオーバーライト(OW)特性のアシストゲイ ンが最大値に対し所望の閾値、たとえば、OWゲイン最大値の90%以上に到達する電圧か ら算出することができる。 20 【0045】 また、装置内に組み込まれるヘッドのR平均値をRave、その際の付帯抵抗率 を(Slider Lead-R + Sus trace-R) / Rave とし、装置内のある特定ヘッドのR値のRaveに対する比 率を としたとき、式(1) に基づき、Vset は以下で示される。 Vset = / | - | × Vs (5) ここで、Raveの際のVset は =1のため、Vsetの平均Vset aveは Vset ave = 1/(1-) \* Vs (6) となる。また、装置内ヘッドの の最小値を min、最大値を max とすると、Vsetの最 大値Vset max、最小値Vset minは、 Vset max = max / | max - | ×Vs (7) 30 min / | min -| ×Vs Vset min = (8)ここで、装置内の平均STO抵抗値が40\*40[nm] 寸法の抵抗率を鑑みると15[ ] である。こ の場合、前述の通り、Slider Lead-R は 5~15[ ], Sus trace-R は5~15[ ] であるため 、付帯抵抗率 は0.4~0.67 となる。このため、装置内の最大、最小、平均Vset電圧は以 下の範囲内となる。  $max / (max - 0.4) \times 0.33$ Vset max / Vset ave  $max / (max - 0.67) \times 0.6$ (9) min / | min - 0.4| × 0.33 Vset min / Vset ave 40  $min/| min - 0.67| \times 0.6$ (10)以上ことから、本実施形態に係る磁気ディスク装置によれば、STO素子65の寸法の ばらつきに関わらず、STO素子65に概一定の電圧を供給できるようになるため、素子 寸法のばらつきによらず、ライト寿命のばらつきも抑制することが可能となり、信頼性も 含めて安定にSTO素子65を駆動することが可能となる。 [0046](第2の実施形態) 第1の実施形態のように、測定用電圧印加時の抵抗値R=Vm/Im に基づき、STO素子6

5 へ印加するバイアス電圧を制御することが肝要ではあるが、実際の量産品では、磁気ディスクドライブ内の温度に応じたバイアス制御を適正に行うことが、素子信頼性担保に必要となる。本実施形態では、ディスクドライブ内温度に応じた S T O バイアス電圧の制御

50

(10)

(11)

方法について説明する。

【0047】

図9は、第2の実施形態に係る磁気ディスク装置の運用時のSTOバイアス電圧制御処理を示すフローチャートである。

まず、ホストコマンドにより運用開始が指示されると(ステップS21)、装置内の温度を測定し(ステップS22)。温度変化の有無を判断する(ステップS23)。温度変化があった場合、温度上昇のときはバイアス電圧を上げ、温度低下のときはバイアス電圧を下げる(ステップS24)。温度変化がなかった場合には、運用停止の有無を判断し、運用停止が指示されるまで温度変化に伴うバイアス電圧の調整を行う(ステップS25)

[0048]

ここで、図6に示す等価回路において、STO素子65の抵抗成分をRSTO、サスペンショントレース82の抵抗成分をSustrace-R、スライダ内配線80のリード抵抗成分をSlider Lead-R、シャント抵抗81の抵抗成分をShunt-R、STO素子65に印加すべき所望の電圧値をVbSTO、バイアス電圧制御部402で設定する最適STOバイアス電圧をVset、STO素子65に流れる電流をISTO、等価回路に流れる通電電流をIsetとし、常温をTr、ドライブ内温度をTxとし、常温Tr、ドライブ内温度Txにおいて抵抗値Rを測定したとき、次式が成立する。

Rin@Tr =R - Sus trace-R@Tr (11)20 RSTO@Tr = 1 / (1/Rin@Tr - 1/Shunt-R) - Slider Lead-R@Tr (12) RSTO@Tx = RSTO@Tr + RSTO@Tr\*(Tx - Tr)\*RSTO温度係数 (13)Slider Lead-R@Tx = Slider Lead-R@Tr + Slider Lead-R@Tr\*(Tx-Tr)\* Slider Lead-R温度係数 (14)Sus trace-R@Tx = Sus trace-R@Tr + Sus trace-R@Tr\*(Tx - Tr)\* Sus trace-R温度係数 (15)Shunt-R@Tx = Shunt-R@Tr + Shunt-R@Tr\*(Tx - Tr)\* Shunt-R温度係数 (16)30 ここで、各抵抗値、電流値、電圧値の添え字®Tx,®Tr は ドライブ内温度Tx または常温 における値を意味する。 [0049] 実際にSTO素子65に電圧VbSTOを印加してSTO素子65を駆動する際の温度上昇 Tは以下の式で表される。ここで、抵抗値、電流値、電圧値の添え字のonはSTO素子 65がオン状態の時の値である。  $T = c2 * VbSTO^2 + c1 * VbSTO + TIAD + THeater(17)$ ここで、c1, c2 はVbSTO印加時昇温係数、 TIADはライト電流印加による温度上昇度、 THeaterはヒータ印加による温度上昇度である。  $\begin{bmatrix} 0 & 0 & 5 & 0 \end{bmatrix}$ 40 温度上昇後のSTO抵抗値は次式で表される。 RSTO@Tx, on = RSTO@Tr + RSTO@Tr\*(Tx + T - Tr)\*RSTO抵抗温度係数 (18)STO素子65に流れる電流値は、次式で表される。 ISTO@Tx,on = VbSTO / RSTO@Tx,on (19)バイアス制御時の電流値は lset@Tx,on = ISTO@Tx, on+ISTO@Tx, on\*(Slider Lead-R@Tx+RSTO@Tx, on)/Shunt-R@Tx (20) 50 したがって、バイアス電圧値Vsetは 以下で表すことができる。

```
Vset@Tx
= Iset@Tx,on * (1 / (1/ Shunt-R@Tx + 1/(RSTO@Tx,on+ Slider Lead-R@Tx)
     + Sus trace-R@Tx)
```

(21)

ここで、一般に、Slider Lead-R抵抗温度係数、Sus trace R温度係数、Shunt R温度係数 の方がRSTO抵抗温度係数よりも大きいことを考慮すると、磁気ディスク装置内の温度に対 してSTOバイアス電圧値 Vset®Txは、図10に示されるようになる。すなわち、付帯抵 抗である Lead R, Sus trace R, ShuntR の温度係数が大きい事を鑑みると、図内の通り 、低温ほど印加されるバイアス電圧は低く設定され、逆に、高温ほど印加されるバイアス 電圧は高く設定されることとなる。これにより、装置内温度の変動に関わらず、STO素 子65には概一定の電圧を供給できることとなり、信頼性を持って安定的にSTO素子6 5を駆動することが可能となる。

[0051]

なお、本発明は上記実施形態そのままに限定されるものではなく、実施段階ではその要 旨を逸脱しない範囲で構成要素を変形して具体化できる。また、上記実施形態に開示され ている複数の構成要素の適宜な組み合わせにより、種々の発明を形成できる。例えば、実 施形態に示される全構成要素から幾つかの構成要素を削除してもよい。さらに、異なる実 施形態にわたる構成要素を適宜組み合わせてもよい。

【符号の説明】 [0052]

10…磁気ディスク装置、11…筐体、12…磁気ディスク、13…ABS、

1 4 ... スピンドルモータ、 1 5 ... スライダ、 1 6 ... 磁気ヘッド、 1 7 ... ヘッド部、

18…ヘッドアクチュエータ、30…ヘッドアンプIC、40…メインコントローラ、

5 4 … 再 生 ヘ ッ ド 、 5 8 … 記 録 ヘ ッ ド 、 6 0 … 主 磁 極 、 6 2 … リ タ ー ン 磁 極 、

64…リーディングコア、65…高周波アシスト素子(STO)、

3 1 … 記録電流供給回路、 3 2 … S T O バイアス電圧供給回路、 3 3 … ヒータ電圧供給 回路、34…測定回路、

300…メモリ部、301…STOバイアス電圧設定テーブル、302…STOバイア ス極性設定テーブル、

| 400プリアンプ部、 | 401…書込みドライバ、 | 4 0 2 … S T O バイアス電圧制御部 | 30 |
|------------|--------------|-------------------------|----|
|            |              |                         |    |

500…SoC部、501…記録データ生成部。

10





図 1



【図2】









【図4】 図4



## 【図5】





【図6】



# 【図7】

図 7





NO

~S22

NO

運用停止?

YES IVF



図 9





フロントページの続き

F ターム(参考) 5D033 AA05 BA12 BA22 BA71 BB21 BB51 5D091 AA10 CC12 CC26 CC30 HH11