# (19) 中华人民共和国国家知识产权局



# (12) 发明专利申请



(10)申请公布号 CN 112701156 A (43)申请公布日 2021.04.23

- (21)申请号 202011606191.8
- (22)申请日 2020.12.28
- (71) 申请人 光华临港工程应用技术研发(上海) 有限公司
  - **地址** 201306 上海市浦东新区南汇新城镇 环湖西二路888号C楼
- (72)发明人 卢红亮 陈金鑫
- (74) 专利代理机构 上海盈盛知识产权代理事务 所(普通合伙) 31294

代理人 孙佳胤

- (51) Int.Cl.
  - H01L 29/423 (2006.01)
  - H01L 29/45 (2006.01)
  - H01L 29/772 (2006.01)
  - H01L 21/335 (2006.01)

(54) 发明名称

背栅晶体管及其制备方法

(57)摘要

本发明提供了一种背栅晶体管,包括:一周 期性孔洞基底,所述周期性孔洞基底由一硅衬底 以及所述硅衬底表面的介电层组成,所述介电层 表面具有周期性孔洞阵列;一源极,所述源极位 于所述周期性孔洞基底上;一漏极,所述源极位 于所述周期性孔洞基底上;一漏极,所述漏极位 于所述周期性孔洞基底上,且与所述源极分立于 一孔洞两侧;一栅极,所述栅极为悬空的β-Ga<sub>2</sub>0<sub>3</sub>纳米带,连接所述源极和漏极。本发明解决 了β-Ga<sub>2</sub>0<sub>3</sub>难以应用于沟道材料的问题,并提供 了一种高效能的背栅晶体管。 权利要求书1页 说明书4页 附图6页



1.一种背栅晶体管,其特征在于,包括:

一周期性孔洞基底,所述周期性孔洞基底由一硅衬底以及所述硅衬底表面的介电层组成,所述介电层表面具有周期性孔洞阵列;

一源极,所述源极位于所述周期性孔洞基底上;

一漏极,所述漏极位于所述周期性孔洞基底上,且与所述源极分立于一孔洞两侧;

一栅极,所述栅极为悬空的β-Ga<sub>2</sub>0<sub>3</sub>纳米带,连接所述源极和漏极。

2.根据权利要求1中所述的背栅晶体管,其特征在于,所述硅衬底为重掺杂P型硅衬底, 所述介电层为厚度为110nm的Si0,材料层。

3.根据权利要求1中所述的背栅晶体管,其特征在于,所述基底上的周期性孔洞以5×5 的孔洞阵列排列,相邻阵列之间距离100μm,阵列中相邻孔洞之间距离为10μm。

4. 根据权利要求3中所述的背栅晶体管,其特征在于,所述孔洞为直径5µm的圆形孔洞。

5.一种背栅晶体管的制备方法,其特征在于,包括如下步骤:

提供一基底,所述基底由一硅衬底以及所述硅衬底表面的介电层组成;

刻蚀所述基底,形成带有周期性孔洞阵列的周期性孔洞基底;

将β-Ga<sub>2</sub>0<sub>3</sub>纳米带转移至所述周期性孔洞基底的一个孔洞上;

刻蚀所述周期性孔洞基底,以形成位于β-Ga<sub>2</sub>O<sub>3</sub>纳米带两侧的源漏电极光刻图案;

在所述光刻图案上沉积金属叠层,以形成晶体管的源极和漏极;

在N。气氛中退火。

6.根据权利要求5中所述的方法,其特征在于,所述周期性孔洞阵列的孔洞直径5μm,且 深度可以通过改变反应离子刻蚀时间来调制;相邻的5×5圆形阵列之间距离为100μm,每个 阵列中相邻圆的间距为10μm。

7.根据权利要求5所述的方法,其特征在于,所述 $\beta$ -Ga<sub>2</sub>0<sub>3</sub>纳米带使用3M胶带从 $\beta$ -Ga<sub>2</sub>0<sub>3</sub>单晶块体上机械剥离得到;所述 $\beta$ -Ga<sub>2</sub>0<sub>3</sub>单晶块体的有效载流子浓度为10<sup>17</sup>-10<sup>19</sup> cm<sup>-3</sup>。

8.根据权利要求6中所述的方法,其特征在于,所述源极和漏极采用电子束蒸发的方法 沉积金属叠层,所述金属叠层依次为金属Ti层、金属A1层、金属Ni层、以及金属Au层,厚度依 次为20nm、100nm、40nm、以及80nm,形成温度为50℃。

9.根据权利要求5所述的方法,其特征在于,所述退火过程使用快速热退火设备,在N<sub>2</sub>气 氛中退火,以实现晶体管良好的欧姆接触,退火温度为470℃,退火时间为70s。

## 背栅晶体管及其制备方法

#### 技术领域

[0001] 本发明涉及半导体领域,尤其涉及一种背栅晶体管及其制备方法。

## 背景技术

近年来,宽禁带半导体β-Ga,0,由于具备极高的临界击穿场强、超大的禁带宽度、良 [0002] 好的热稳定性和化学惰性,受到了研究人员广泛的关注。高质量的β-Ga<sub>2</sub>O<sub>3</sub>衬底可应用在高 温、高压及大功率电子设备。结合大约300cm<sup>2</sup>V<sup>-1</sup>s<sup>-1</sup>的载流子迁移率,β-Ga<sub>2</sub>O<sub>3</sub>展现出很大的 Baliga优值(BFOM,约为3444),远高于同类型材料SiC和GaN。这使得β-Ga203成为下一代电力 电子器件的理想选择。目前,科研人员已报道了多种简易且成本低廉的β-Ga<sub>2</sub>03单晶生长方 式,例如导模法、浮区法及Bridgman法等。 $\beta$ -Ga<sub>2</sub>0<sub>3</sub>单晶材料的有效电子浓度可以在1016-1019cm<sup>-3</sup>这一宽广的区间内实现有效的调制。此外,相比于其他宽带隙材料,β-Ga<sub>2</sub>0<sub>3</sub>的另一 个独特性质在于可以通过常见的胶带剥离技术获得准二维的B-Ga203纳米片。这一切使得B-Ga,0,在未来应用中具备广泛的可行性。但是,由于β-Ga,0,沟道器件的研制仍处于发展初 期,还面临着众多的技术性难题。例如β-Ga203材料的热导率明显偏低,而业界普遍使用平整 的SiO<sub>9</sub>/p<sup>++</sup>-Si作为二维(2D)及准2D背栅晶体管的衬底,且SiO<sub>9</sub>栅介质层的厚度为285-300nm,这势必加重β-Ga203器件的散热问题,影响器件的高温工作状态。此外,还存在着栅介 质/β-Ga<sub>2</sub>O<sub>3</sub>沟道之间界面陷阱密度的问题。栅介质与β-Ga<sub>2</sub>O<sub>3</sub>沟道层之间的界面特性会显著 地影响Ga<sub>2</sub>0<sub>3</sub>基器件的沟道输运、场效应迁移率、阈值电压稳定性以及晶体管的可靠性。 [0003] 近年来,为了研究沟道材料的物理属性,避免受到衬底表面缺陷对沟道的影响,科 研人员在2D材料器件领域提出了悬空器件的概念,即将晶体管的沟道材料悬浮,避免与底 部的介电层完全接触。Chen和Lodha等人分别使用相同的器件工艺研制了局部悬空的MoS。 及 $ReS_2$ 背栅场效应晶体管(FET)。他们预先在平整的SiO<sub>2</sub>(300-nm)/p<sup>++</sup>-Si衬底上制备好源 漏电极,随后将沟道材料直接干法转移至两电极上。制备的悬空FET具有良好的欧姆接触并

展现出较好的电学及光电性能。 [0004] 但是,由于β-Ga<sub>2</sub>0<sub>3</sub>具有超宽的带隙,需要借助后续的退火来形成欧姆接触,上述的器件工艺势必造成β-Ga<sub>2</sub>0<sub>3</sub>很大的接触电阻,影响晶体管的性能,因此并不适合应用在β-Ga<sub>2</sub>0<sub>3</sub>沟道材料上。

#### 发明内容

[0005] 本发明所要解决的技术问题是β-Ga<sub>2</sub>0<sub>3</sub>难以应用于沟道材料并制备高效能晶体管的问题,提供一种背栅晶体管及其制备方法。

[0006] 为了解决上述问题,本发明提供了一种背栅晶体管,包括:一周期性孔洞基底,所述周期性孔洞基底由一硅衬底以及所述硅衬底表面的介电层组成,所述介电层表面具有周期性孔洞阵列;一源极,所述源极位于所述周期性孔洞基底上;一漏极,所述漏极位于所述周期性孔洞基底上,且与所述源极分立于一孔洞两侧;一栅极,所述栅极为悬空的β-Ga<sub>2</sub>0<sub>3</sub>纳米带,连接所述源极和漏极。

[0007] 为了解决上述问题,本发明还提供了一种背栅晶体管的制备方法,包括如下步骤: 提供一基底,所述基底由一硅衬底以及所述硅衬底表面的介电层组成;刻蚀所述基底,形成 带有周期性孔洞阵列的周期性孔洞基底;将β-Ga<sub>2</sub>0<sub>3</sub>纳米带转移至所述周期性孔洞基底的一 个孔洞上;刻蚀所述周期性孔洞基底,以形成位于β-Ga<sub>2</sub>0<sub>3</sub>纳米带两侧的源漏电极光刻图案; 在所述光刻图案上沉积金属叠层,以形成晶体管的源极和漏极;在N2气氛中退火。

[0008] 本发明解决了β-Ga<sub>2</sub>0<sub>3</sub>难以应用于沟道材料的问题,并提供了一种高效能的背栅晶体管。

#### 附图说明

[0009] 附图1所示是本发明一具体实施方式所述步骤示意图。

[0010] 附图2A-2E所示是附图1中步骤S10-S14工艺示意图。

[0011] 附图3所示是本发明一具体实施方式所述周期性孔洞基底光学显微镜图像。

[0012] 附图4所示是本发明一具体实施方式所述转移至周期性孔洞基底上的β-Ga<sub>2</sub>0<sub>3</sub>纳米带的光学显微镜图像。

[0013] 附图5所示是本发明一具体实施方式所述背栅晶体管光学显微镜图像。

[0014] 附图6所示是本发明一具体实施方式所述背栅晶体管的电流-电压电学测量图像。

[0015] 附图7A-7F所示是本发明一具体实施方式所述周期性孔洞基底工艺示意图。

#### 具体实施方式

[0016] 下面结合附图对本发明提供的一种背栅式晶体管及其制备方法的具体实施方式 做详细说明。

[0017] 附图1所示是本发明一具体实施方式所述步骤示意图,包括:步骤S10,提供一基 底,所述基底由一硅衬底以及所述硅衬底表面的介电层组成;步骤S11,刻蚀所述基底,形成 带有周期性孔洞阵列的周期性孔洞基底;步骤S12,将β-Ga<sub>2</sub>0<sub>3</sub>纳米带转移至所述周期性孔洞 基底的一个孔洞上;步骤S13,刻蚀所述周期性孔洞基底,以形成位于β-Ga<sub>2</sub>0<sub>3</sub>纳米带两侧的 源漏电极光刻图案;步骤S14,在所述光刻图案上沉积金属叠层,以形成晶体管的源极和漏 极;步骤S15,在N<sub>2</sub>气氛中退火。

[0018] 附图2A所示,参考步骤S10,提供一基底21,所述基底21由一硅衬底201以及所述硅 衬底201表面的介电层202组成。在本发明的一个具体实施方式中,所述硅衬底201为重掺杂 P型硅衬底,所述介电层202为厚度为110nm的Si0,材料层。

[0019] 附图2B所示,参考步骤S11,刻蚀所述基底21,形成带有周期性孔洞阵列的周期性 孔洞基底22。在本发明的一个具体实施方式中,所述周期性孔洞阵列的孔洞直径5µm,且深 度可以通过改变反应离子刻蚀时间来调制;相邻的5×5圆形阵列之间距离为100µm,每个阵 列中相邻圆的间距为10µm。

[0020] 为了更清楚的表示周期性孔洞基底22的结构,采用扫描电子显微镜进行图像扫描。附图3所示即为本发明一具体实施方式所述周期性孔洞基底光学显微镜图像。

[0021] 附图2C所示,参考步骤S12,将β-Ga<sub>2</sub>0<sub>3</sub>纳米带203转移至所述周期性孔洞基底22的 一个孔洞上。在本发明的一个具体实施方式中,利用二维材料转移平台完成上述转移步骤, 所述β-Ga<sub>2</sub>0<sub>3</sub>纳米带203使用3M胶带从β-Ga<sub>2</sub>0<sub>3</sub>单晶块体上机械剥离得到;所述β-Ga<sub>2</sub>0<sub>3</sub>单晶块

体的有效载流子浓度为10<sup>17</sup>-10<sup>19</sup>cm<sup>-3</sup>。

[0022] 为了更清楚的表示β-Ga<sub>2</sub>0<sub>3</sub>纳米带203的转移位置,采用扫描电子显微镜进行图像 扫描。附图4所示即为本发明一具体实施方式所述转移至周期性孔洞基底上的β-Ga<sub>2</sub>0<sub>3</sub>纳米 带203的光学显微镜图像。

[0023] 附图2D所示,参考步骤S13,刻蚀所述周期性孔洞基底22,以形成位于β-Ga<sub>2</sub>0<sub>3</sub>纳米 带203两侧的源漏电极光刻图案204、205,在本发明的一个具体实施方式中,所示虚线标出 的方框即为光刻图案204、205。

[0024] 附图2E所示,参考步骤S14,在所述光刻图案204、205上沉积金属叠层,以形成晶体管的源极206和漏极207。在本发明的一个具体实施方式中,所述源极206和漏极207采用电子束蒸发的方法沉积金属叠层,所述金属叠层依次为金属Ti层、金属A1层、金属Ni层、以及金属Au层,厚度依次为20nm、100nm、40nm、以及80nm,形成温度为50℃。

[0025] 步骤S15,在N<sub>2</sub>气氛中退火。在本发明的一个具体实施方式中,所述退火过程使用快速热退火设备,在N<sub>2</sub>气氛中退火,以实现晶体管良好的欧姆接触,退火温度为470℃,退火时间为70s。

[0026] 上述步骤实施完毕后,即获得本发明一具体实施方式所述的背栅式晶体管,所述 背栅式晶体管的结构如附图2E所示,包括:一周期性孔洞基底22,所述周期性孔洞基底22由 一硅衬底201以及所述硅衬底201表面的介电层202组成,所述介电层202表面具有周期性孔 洞阵列;一源极206,所述源极206位于所述周期性孔洞基底22上;一漏极207,所述漏极207 位于所述周期性孔洞基底22上,且与所述源极206分立于一孔洞两侧;一栅极203,所述栅极 203为悬空的β-Ga<sub>2</sub>0<sub>3</sub>纳米带,连接所述源极206和漏极207。在本发明的一个具体实施方式 中,所述硅衬底201为重掺杂P型硅衬底,所述介电层202为厚度为110nm的Si0<sub>2</sub>材料层。所述 基底22上的周期性孔洞以5×5的孔洞阵列排列,相邻阵列之间距离100µm,阵列中相邻孔洞 之间距离为10µm;所述孔洞为直径5µm的圆形孔洞。

[0027] 附图5所示是本发明一具体实施方式所述背栅晶体管光学显微镜图像。

[0028] 使用半导体器件分析仪测定上述样品的电学特性,如附图6所示,左侧的图a是晶体管的漏极电流-源漏电压(I<sub>d</sub>-V<sub>d</sub>)欧姆特性检测曲线,右侧的图b是上述晶体管的漏极电流-栅极电压(I<sub>d</sub>-V<sub>bg</sub>)转移特性曲线,开关电流比高于104,显示样品具有良好的器件特性。

[0029] 上述技术方案解决了β-Ga<sub>2</sub>0<sub>3</sub>难以应用于沟道材料的问题,并提供了一种高效能的背栅晶体管。

[0030] 以下结合具体工艺场景给出上述技术方案的一个实施例。

[0031] 基于SiO<sub>2</sub> (110-nm) /  $p^{++}$ -Si周期性孔洞基底的 $\beta$ -Ga<sub>2</sub>O<sub>3</sub>纳米带悬空背栅晶体管的制备,孔洞深度55nm。

[0032] 第一步骤,衬底清洗:以平整的长有110nm Si0<sub>2</sub>层的重掺杂P型Si(100)为衬底,依次用丙酮、乙醇、去离子水超声波清洗15min,去除Si表面的有机物,最后用氮气吹干。

[0033] 第二步骤,Si0<sub>2</sub>(110-nm)/p<sup>++</sup>-Si周期性孔洞基底的制备方法,参考附图7A-7F所示的本发明一具体实施方式所述周期性孔洞基底工艺示意图,所述方法包括以下步骤:

[0034] (1) 附图7A所示,将清洗好的平整衬底Si0<sub>2</sub>(110-nm)/p<sup>++</sup>-Si固定在匀胶机托盘上, 旋涂正性光刻胶。匀胶机转速:前转500rad/min,前转时间5s;后转3000rad/min,后转时间 60s;

[0035] (2) 将步骤(1) 中的样品放置在烘胶台上软烘,烘胶台加热温度100℃,烘胶时间 90s;

[0036] (3) 用光刻机对样品进行紫外曝光,将掩膜版上的周期性圆形阵列微图案转移到 样品光刻胶上,曝光时间18s,且掩膜版上的周期性圆形阵列微图案的圆形直径5µm,相邻的 5×5圆形阵列之间距离为100µm,每个阵列中相邻圆的间距为10µm;

[0037] (4)将样品浸泡在显影液中显影,显影时间45s,然后立刻取出样品用去离子水冲净,用N。吹干;得到附图7B所示的结构。

[0038] (5) 附图7C所示,用磁控溅射的方法在样品有光刻图案的一面沉积约60nm厚的金属镍,用于刻蚀掩膜,功率75W,工作气压为在Ar氛围中0.35Pa;

[0039] (6) 附图7D所示,将样品浸泡于丙酮溶液中,使用超声池进行超声波清洗剥离剩余的光刻胶,直至样品表面图案完全出现;

[0040] (7) 附图7E所示,对步骤(6) 中的样品进行反应离子刻蚀(RIE),刻蚀气体SF<sub>6</sub>/0<sub>2</sub>,流 量分别为20和30sccm,刻蚀功率为150W,工作气压为3Pa,刻蚀时间60s;

[0041] (8) 附图7F所示,将样品浸泡于混合溶液(体积比HNO<sub>3</sub>:HC1:H<sub>2</sub>0=1:1:3) 中,超声波 清洗15min,以去除残留的掩膜金属镍,即获得所述的SiO<sub>2</sub>(110-nm)/p<sup>++</sup>-Si周期性孔洞基 底。

[0042] 第三步骤,基于SiO<sub>2</sub>(110-nm)/p<sup>++</sup>-Si周期性孔洞基底的 $\beta$ -Ga<sub>2</sub>O<sub>3</sub>纳米带悬空背栅晶体管的制备方法,所述方法包括以下步骤:

[0043] (1)使用3M胶带从β-Ga<sub>2</sub>0<sub>3</sub>单晶块体上机械剥离出β-Ga<sub>2</sub>0<sub>3</sub>纳米带,纳米带厚度~200nm;

[0044] (2) 利用二维材料转移平台将步骤(1) 中的β-Ga<sub>2</sub>0<sub>3</sub>纳米带转移至SiO<sub>2</sub>(110-nm)/p<sup>++</sup>-Si周期性孔洞基底的某一孔洞上;

[0045] (3) 将步骤(2) 中的样品固定在匀胶机托盘上,旋涂电子束光刻胶。匀胶机转速:前转500rad/min,前转时间5s;后转4000rad/min,后转时间60s;

[0046] (4)将步骤(3)中的样品放置在烘胶台上软烘,烘胶台加热温度170℃,烘胶时间 3min 30s;

[0047] (5) 对步骤(4)中的样品进行电子束曝光(EBL),以制作源漏电极图案;

[0048] (6) 将曝光后的样品浸泡在显影液中显影,显影时间60s,然后立刻取出样品用N<sub>2</sub> 吹干,再将样品浸泡在异丙醇中定影,定影时间60s,随后立刻取出样品并用N<sub>5</sub>吹干;

[0049] (7)用电子束蒸发(EBE)的方法在样品有光刻图案的一面沉积Ti/A1/Ni/Au叠层金属,用作晶体管的电极,叠层金属电极厚度为20/100/40/80nm,生长温度为50℃;

[0050] (8) 将步骤(7)中的样品浸泡于丙酮溶液中,使用超声池进行超声波清洗剥离剩余的光刻胶,直至样品表面图案完全出现,随后取出样品用去离子水冲净,用N<sub>2</sub>吹干,即获得所述的基于SiO<sub>2</sub>(110-nm)/p<sup>++</sup>-Si周期性孔洞基底的β-Ga<sub>2</sub>O<sub>3</sub>纳米带悬空背栅晶体管。

[0051] (9)使用快速热退火(RTP)设备对步骤g中的样品进行N<sub>2</sub>气氛退火,以实现晶体管 良好的欧姆接触,退火温度470℃,退火时间70s。

[0052] 以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。



图1



图2A



图2B







图2D



图2E

| the state of the state of the state of the state of the                                                          |           |              |           |
|------------------------------------------------------------------------------------------------------------------|-----------|--------------|-----------|
| and a second   |           |              |           |
|                                                                                                                  |           |              |           |
|                                                                                                                  |           |              |           |
|                                                                                                                  |           |              |           |
|                                                                                                                  |           |              |           |
|                                                                                                                  |           |              |           |
| ••••                                                                                                             |           |              |           |
| • • • • •                                                                                                        |           |              |           |
| • • • • •                                                                                                        | ••••      | ••••         | • • • • • |
| and the second second second second second                                                                       |           |              |           |
| and the second |           |              |           |
|                                                                                                                  |           | 50 un        | •         |
|                                                                                                                  |           | <u>50 µn</u> |           |
|                                                                                                                  |           |              |           |
|                                                                                                                  |           |              |           |
| • • • • •                                                                                                        | • • • • • | • • • • •    | • • • • • |
| • • • • •                                                                                                        | • • • • • | • • • • •    | • • • • • |
| • • • • •                                                                                                        | • • • • • | • • • • •    |           |
| • • • • •                                                                                                        | • • • • • | • • • • •    |           |
|                                                                                                                  | • • • • • | • • • • •    |           |
|                                                                                                                  |           |              |           |
|                                                                                                                  |           |              |           |

图3



图4



图5



图6



图7A







图7C



图7D



图7E



图7F