# (12) 公開特許公報(A)

(11) 特許出願公開番号

## 特開2018-138994

(P2018-138994A)

(43) 公開日 平成30年9月6日 (2018.9.6)

| (51) Int.Cl.              | F 1                          |          |                | テーマコード     | (参考)   |  |  |
|---------------------------|------------------------------|----------|----------------|------------|--------|--|--|
| GO9F 9/30                 | <b>(2006.01)</b> GO9F        | 9/30     | 338            | 3K107      |        |  |  |
| HO1L 27/32                | <b>(2006.01)</b> GO9F        | 9/30     | 365            | 5CO94      |        |  |  |
| HO1L 51/50                | (2006.01) HO1L               | 27/32    |                | 5F11O      |        |  |  |
| HO1L 29/786               | (2006.01) HO5B               | 33/14    | А              |            |        |  |  |
|                           | HO1L                         | 29/78    | 613Z           |            |        |  |  |
|                           | 審査請                          | 求 有 請求項  | 頁の数 1 O L      | (全 30 頁) 🚦 | 最終頁に続く |  |  |
| (21) 出願番号                 | 特願2018-24697 (P2018-24697)   | (71) 出願人 | 000153878      |            |        |  |  |
| (22) 出願日                  | 平成30年2月15日 (2018.2.15)       |          | 株式会社半導体        | エネルギー研究    | 所      |  |  |
| (62) 分割の表示                | 特願2016-193261 (P2016-193261) |          | 神奈川県厚木市長谷398番地 |            |        |  |  |
|                           | の分割                          | (72)発明者  | 山崎 舜平          |            |        |  |  |
| 原出願日                      | 平成12年4月12日 (2000.4.12)       |          | 神奈川県厚木市        | 長谷398番地    | 株式会社   |  |  |
| (31) 優先権主張番号 特願平11-104646 |                              |          | 半導体エネルギ        | 一研究所内      |        |  |  |
| (32) 優先日                  | 平成11年4月12日 (1999.4.12)       | (72)発明者  | 小山潤            |            |        |  |  |
| (33) 優先権主張国               | 日本国(JP)                      |          | 神奈川県厚木市        | 長谷398番地    | 株式会社   |  |  |
|                           |                              |          | 半導体エネルギ        | 一研究所内      |        |  |  |
|                           |                              | (72)発明者  | 高山徹            |            |        |  |  |
|                           |                              |          | 神奈川県厚木市        | 長谷398番地    | 株式会社   |  |  |
|                           |                              |          | 半導体エネルギ        | 一研究所内      |        |  |  |
|                           |                              | (72)発明者  | 濱谷 敏次          |            |        |  |  |
|                           |                              |          | 神奈川県厚木市        | 長谷398番地    | 株式会社   |  |  |
|                           |                              |          | 半導体エネルギ        | 一研究所内      |        |  |  |
|                           |                              |          |                | 最終         | 良に続く   |  |  |

(54) 【発明の名称】表示装置

(19) 日本国特許庁(JP)

(57)【要約】 (修正有)

【課題】アクティブマトリクス型の液晶表示装置の画面 の大面積化を可能とするゲート電極とゲート配線を提供 することを第1の課題とする。

【解決手段】同一基板上に表示領域と、表示領域の周辺 に設けられた駆動回路と、を有し、表示領域は、第1の 薄膜トランジスタを有し、駆動回路は、第2の薄膜トラ ンジスタを有し、第1の薄膜トランジスタと第2の薄膜 トランジスタは、リンがドープされたシリコンでなるゲ ート電極131を有し、ゲート電極131は、チャネル 形成領域の外側に設けられた接続部でアルミニウムまた は銅を主成分とする層とタンタル、タングステン、チタ ン、モリブデンから選ばれた少なくとも1種を主成分と する層とを有する配線と電気的に接続する。

【選択図】図7



(C)

【特許請求の範囲】

#### 【請求項1】

基板上に複数の画素を有し、

前記複数の画素はそれぞれ、トランジスタと、発光素子と、を有し、

前記トランジスタは、前記発光素子の発光を制御する機能を有し、

前記トランジスタのゲート電極は、単層の導電層で形成され、

前記トランジスタのゲート電極は、ゲート配線と電気的に接続され、

前記ゲート配線は、前記トランジスタのチャネル形成領域と重ならず、

前記トランジスタのゲート電極は、Ta、Ti、Mo、W、TaN、TiN、MoN、

(2)

WN、Mo-W、またはMo-Taを主成分として有し、

前記ゲート配線は、Cuを主成分として有することを特徴とする表示装置。

【発明の詳細な説明】

【技術分野】

[0001]

本発明は、絶縁表面を有する基板上に薄膜トランジスタ(以下、TFTと記す)による 能動回路を設けた半導体装置およびその作製方法に関する。特に本発明は、画像表示領域 とその駆動回路とを同一基板上に設けた液晶表示装置に代表される電気光学装置、および 電気光学装置を搭載した電子機器に好適に利用できる。尚、本明細書における半導体装置 とは、半導体特性を利用することで機能する装置全般を指し、上記電気光学装置およびそ の電気光学装置を搭載した電子機器をその範疇に含んでいる。

【背景技術】

[0002]

結晶質シリコン膜で半導体層を形成したTFT(以下、結晶質シリコンTFTと記す) は電界効果移動度が高く、いろいろな機能回路を形成することが可能である。結晶質シリ コンTFTを用いたアクティブマトリクス型液晶表示装置は、画像表示領域と画像表示を 行うための駆動回路が同一の基板上に形成されている。画像表示領域にはnチャネル型T FTで形成した画素TFTと保持容量が設けられおり、駆動回路にはCMOS回路を基本 として形成されるシフトレジスタ回路、レベルシフタ回路、バッファ回路、サンプリング 回路などから構成されている。

【 0 0 0 3 】

しかし、画素TFTと駆動回路のTFTとでは動作条件が同一でなく、従ってTFTに 要求される特性は少なからず異なっている。例えば、画素TFTはスイッチ素子として機 能するものであり、液晶に電圧を印加して駆動させるものである。液晶は交流で駆動させ るので、フレーム反転駆動と呼ばれる方式が多く採用されている。この方式では消費電力 を低く抑えるために、画素TFTに要求される特性はオフ電流値(TFTがオフ動作時に 流れるドレイン電流)を十分低くすることである。一方、制御回路のバッファ回路は高い 駆動電圧が印加されるため、高電圧が印加されても壊れないように耐圧を高めておく必要 がある。また電流駆動能力を高めるために、オン電流値(TFTがオン動作時に流れるド レイン電流)を十分確保する必要がある。

 $\begin{bmatrix} 0 & 0 & 0 & 4 \end{bmatrix}$ 

オフ電流値を低減するためのTFTの構造として、低濃度ドレイン(LDD:Lightly Doped Drain)構造が知られている。この構造はチャネル形成領域と、高濃度に不純物 元素を添加して形成するソース領域またはドレイン領域との間に低濃度に不純物元素を添 加した領域を設けたものであり、この領域をLDD領域と呼んでいる。また、ホットキャ リアによるオン電流値の劣化を防ぐための手段として、LDD領域をゲート絶縁膜を介し てゲート電極と重ねて配置させた、いわゆるGOLD(Gate-drain Overlapped LDD) 構造が知られている。このような構造とすることで、ドレイン近傍の高電界が緩和されて ホットキャリア注入を防ぎ、劣化現象の防止に有効であることが知られている。

一方、アクティブマトリクス型液晶表示装置の商品としての価値を高めるために、画面 50

20

10

の大型化および高精細化が要求がなされている。しかし、画面の大型化および高精細化に より走査線(ゲート配線)の数が増えその長さも増大するので、ゲート配線の低抵抗化が より必要となる。すなわち走査線が増えるに従って液晶への充電時間が短くなり、ゲート 配線の時定数(抵抗×容量)を小さくして高速で応答させる必要がある。例えば、ゲート 配線を形成する材料の比抵抗が100μ cmの場合には画面サイズが6インチクラスが ほぼ限界となるが、3μ cmの場合には27インチクラス相当まで表示が可能とされて いる。

### 【発明の概要】

#### 【発明が解決しようとする課題】

【 0 0 0 6 】

しかしながら、画素マトリクス回路の画素TFTと、シフトレジスタ回路やバッファ回路などの制御回路のTFTとでは、その要求される特性は必ずしも同じではない。例えば、画素TFTにおいてはゲートに大きな逆バイアス(nチャネル型TFTでは負の電圧)が印加されるが、制御回路のTFTは基本的に逆バイアス状態で動作することはない。また、動作速度に関しても、画素TFTは制御回路のTFTの1/100以下で良い。 【0007】

また、GOLD構造はオン電流値の劣化を防ぐ効果は高いが、その反面、通常のLDD 構造と比べてオフ電流値が大きくなってしまう問題があった。従って、画素TFTに適用 するには好ましい構造ではなかった。逆に通常のLDD構造はオフ電流値を抑える効果は 高いが、ドレイン近傍の電界を緩和してホットキャリア注入による劣化を防ぐ効果は低か った。このように、アクティブマトリクス型液晶表示装置のような動作条件の異なる複数 の集積回路を有する半導体装置において、全てのTFTを同じ構造で形成することは必ず しも好ましくなかった。このような問題点は、特に結晶質シリコンTFTにおいて、その 特性が高まり、またアクティブマトリクス型液晶表示装置に要求される性能が高まるほど 顕在化してきた。

[0008]

大画面のアクティブマトリクス型の液晶表示装置を実現するために、配線材料としてア ルミニウム(A1)や銅(Cu)を使用することも考えられるが、耐食性や耐熱性が悪い といった欠点があった。従って、TFTのゲート電極をこのような材料で形成することは 必ずしも好ましくなく、そのような材料をTFTの製造工程に導入することは容易ではな かった。勿論、配線を他の導電性材料で形成することも可能であるが、アルミニウム(A 1)や銅(Cu)ほど低抵抗な材料はなく、大画面の表示装置を作製することはできなか った。

#### 【課題を解決するための手段】

【 0 0 0 9 】

上記問題点を解決するために、本発明の構成は、表示領域に設けた画素TFTと、該表示領域の周辺に設けた駆動回路のTFTとを同一の基板上に有する半導体装置において、前記画素TFTと前記駆動回路のTFTとは、第1の導電層で形成されるゲート電極を有し、前記ゲート電極は、第2の導電層で形成されるゲート配線と接続部で電気的に接触し、前記接続部は、前記画素TFTと前記駆動回路のTFTとが有するチャネル形成領域の外側に設けられていることを特徴としている。

【0010】

また、他の発明の構成は、表示領域に設けた画素TFTと、該表示領域の周辺に設けた 駆動回路のTFTとを同一の基板上に有する半導体装置において、前記画素TFTと前記 駆動回路のTFTとは、第1の導電層で形成されるゲート電極を有し、前記ゲート電極は 、第2の導電層で形成されるゲート配線と、前記画素TFTと前記駆動回路のTFTとが 有するチャネル形成領域の外側に設けられた接続部で電気的に接触し、前記画素TFTの LDD領域は、該画素TFTのゲート電極と重ならないように配置され、前記駆動回路の 第1のnチャネル型TFTのLDD領域は、該第1のnチャネル型TFTのゲート電極と 重なるように配置され、前記駆動回路の第2のnチャネル型TFTのLDD領域は、該第

10

30

1のnチャネル型TFTのゲート電極と少なくとも一部が重なるように配置されているこ とを特徴としている。

上記本発明の構成において、前記第1の導電層は、タンタル、タングステン、チタン、 モリブデンから選ばれた少なくとも 1種と窒素とを含む導電層(A)と、該導電層(A) 上に形成され、タンタル、タングステン、チタン、モリブデンから選ばれた少なくとも1 種を主成分とする導電層(B)と、該導電層(B)が該導電層(A)に接しない領域に形 成され、タンタル、タングステン、チタン、モリブデンから選ばれた少なくとも1種と窒 素とを含む導電層(C)とを有し、前記第2の導電層は、少なくとも、アルミニウムまた は銅を主成分とする導電層(D)と、タンタル、タングステン、チタン、モリブデンから 選ばれた少なくとも1種を主成分とする導電層(E)とを有し、前記接続部で導電層(C )と導電層( D )が接触していることを特徴としている。前記導電層( B )は、添加元素 としてアルゴンを含み、かつ、該導電層(B)中の酸素濃度が30ppm以下であること をが望ましい。

[0012]

上記問題点を解決するために、本発明の半導体装置の作製方法は、表示領域に設けた画 素TFTと、該表示領域の周辺に設けた駆動回路のTFTとを同一の基板上に有する半導 体装置の作製方法において、前記画素TFTと前記駆動回路のTFTとのゲート電極を、 第1の導電層で形成する工程と、前記ゲート電極に接続するゲート配線を、第2の導電層 で形成する工程とを有し、前記ゲート電極と前記ゲート配線とは、前記画素TFTと前記 駆動回路のTFTとのチャネル形成領域の外側に設けられた接続部で接続することを特徴 としている。

[0013]

また、本発明の半導体装置の作製方法は、表示領域に設けた画素TFTと、該表示領域 の周辺に設けた駆動回路のTFTとを同一の基板上に有する半導体装置において、前記駆 動 回 路 を 形 成 す る 第 1 お よ び 第 2 の n チ ャ ネ ル 型 T F T の 半 導 体 層 に 、 2 × 1 0 <sup>16</sup> ~ 5 × 10<sup>19</sup>atoms / cm<sup>3</sup>の濃度範囲でn型を付与する不純物元素を選択的に添加する第1の工程 と、前記画素TFTと前記駆動回路のTFTとのゲート電極を第1の導電層で形成する第 2の工程と、前記駆動回路を形成する p チャネル型 T F T の半導体層に、 3 × 1 0<sup>20</sup>~3 × 1 0<sup>21</sup>atoms / cm<sup>3</sup>の濃度範囲で p 型を付与する不純物元素を選択的に添加する第 3 の工 程と、前記駆動回路を形成する第1および第2のnチャネル型TFTの半導体層と、前記 画素 T F T の 半 導 体 層 とに、 1 × 1 0<sup>20</sup> ~ 1 × 1 0<sup>21</sup> a toms / cm<sup>3</sup>の 濃 度 範 囲 で n 型 を 付 与 する不純物元素を選択的に添加する第4の工程と、前記画素TFTの半導体層に、ゲート 電極をマスクとして、1×10<sup>16</sup>~5×10<sup>18</sup>atoms/cm<sup>3</sup>の濃度範囲でn型を付与する不 純物元素を選択的に添加する第5の工程と、前記画素TFTと前記駆動回路のTFTとの ゲート配線を第2の導電層で形成する第6の工程とを有し、前記ゲート電極と前記ゲート 配線とは、前記画素TFTと前記駆動回路のTFTとのチャネル形成領域の外側に設けら れた接続部で接続することを特徴としている。

[0014]

40 上記本発明の半導体装置の作製方法において、前記第1の導電層は、タンタル、タング ステン、チタン、モリブデンから選ばれた少なくとも 1 種と窒素とを含む導電層(A)を 形成する工程と、該導電層(A)上に形成されタンタル、タングステン、チタン、モリブ デンから選ばれた少なくとも1種を主成分とする導電層(B)を形成する工程と、該導電 層(B)が該導電層(A)に接しない領域に形成されタンタル、タングステン、チタン、 モリブデンから選ばれた少なくとも1種と窒素とを含む導電層(C)を形成する工程とか ら形成され、前記第2の導電層は、少なくとも、アルミニウムまたは銅を主成分とする導 電層(D)を形成する工程と、タンタル、タングステン、チタン、モリブデンから選ばれ た少なくとも1種を主成分とする導電層(E)を形成する工程とから形成され、前記接続 部で導電層(C)と導電層(D)が接続していることを特徴としている。導電層(A)は 、アルゴンと窒素またはアンモニアとの混合雰囲気中で、タンタル、タングステン、チタ

ン、モリブデンから選ばれた少なくとも1種を主成分とするターゲットを用いたスパッタ 法で形成することが可能であり、導電層(C)は、酸素濃度が1ppm以下の窒素雰囲気 中で導電層(B)を熱処理して形成することが望ましい。また、導電層(C)は、酸素濃 度が1ppm以下の窒素プラズマ雰囲気中で導電層(B)を熱処理して形成しても良い。 【発明の効果】

[0015]

本発明を用いることで、同一の基板上に複数の機能回路が形成された半導体装置(ここ では具体的には電気光学装置)において、その機能回路が要求する仕様に応じて適切な性 能のTFTを配置することが可能となり、その動作特性や信頼性を大幅に向上させること ができる。特に、画素マトリクス回路のnチャネル型TFTのLDD領域をn^の濃度で かつLoffのみとして形成することにより、大幅にオフ電流値を低減でき、画素マトリク ス回路の低消費電力化に寄与することができる。また、制御回路のnチャネル型TFTの LDD領域をn゚の濃度でかつLovのみとして形成することにより、電流駆動能力を高め 、かつ、ホットキャリアによる劣化を防ぎ、オン電流値の劣化を低減することができる。 また、そのような電気光学装置を表示媒体として有する半導体装置(ここでは具体的に電 子機器)の動作性能と信頼性も向上させることができる。

[0016]

さらに画素TFTおよび駆動回路のTFTのゲート電極を耐熱性の高い導電性材料で形成し、ゲート電極に接続するゲート配線をアルミニウム(A1)などの低抵抗材料で形成することで、上記のような良好なTFT特性を実現し、そのようなTFTを用いて4イン <sup>2</sup>チクラス以上の大画面の表示装置を実現することができる。

20

10

[0017]

【図面の簡単な説明】

【図1】画素TFT、保持容量、駆動回路のTFTの作製工程を示す断面図。 【図2】画素TFT、保持容量、駆動回路のTFTの作製工程を示す断面図。 【図3】画素TFT、保持容量、駆動回路のTFTの作製工程を示す断面図。 【図4】画素TFT、保持容量、駆動回路のTFTの作製工程を示す断面図。 【図5】画素TFT、保持容量、駆動回路のTFTの断面図。 【図6】画素TFT、保持容量、駆動回路のTFTの作製工程を示す上面図。 30 【図7】画素TFT、保持容量、駆動回路のTFTの作製工程を示す上面図。 【図8】駆動回路のTFTの作製工程を示す上面図。 【図9】画素TFTの作製工程を示す上面図。 【図10】液晶表示装置の入出力端子、配線回路配置を示す上面図。 【図11】液晶表示装置の構造を示す断面図。 【図12】液晶表示装置の構造を示す斜視図。 【図13】表示領域の画素を示す上面図 【図14】液晶表示装置の回路ブロック図 【図 1 5 】ゲート電極とLDD領域の位置関係を示す図。 【図16】ゲート電極とゲート配線の接続を示す図。 40 【図17】半導体装置の一例を示す図。 【図18】EL表示装置の構造を示す上面図及び断面図。 【図19】EL表示装置の画素部の断面図。 【図20】EL表示装置の画素部の上面図と回路図。 【図21】EL表示装置の画素部の回路図の例。 【図22】ゲート電極とゲート配線の重ね合わせ部における断面TEM写真。 【図23】ゲート電極(Ta)とゲート配線(Al-Nd)の界面付近における断面TE M写真。 【図24】TFTのVG-ID特性であり、バイアス-熱ストレス試験の結果を示すグラ フ。 【図25】ゲート配線の入力部および末端部における信号波形の立ち上がり時間(A)と 50 立ち下がり時間(B)を示すグラフ。

【図26】ゲート電極とゲート配線のコンタクト抵抗の影響をシミュレーションで計算した結果を示すグラフ。

(6)

【発明を実施するための形態】

【0018】

[実施形態1]

本発明の実施形態を図1~図5を用いて説明する。ここでは表示領域の画素TFTと、 表示領域の周辺に設けられる駆動回路のTFTを同一基板上に作製する方法について工程 に従って詳細に説明する。但し、説明を簡単にするために、制御回路ではシフトレジスタ 回路、バッファ回路などの基本回路であるCMOS回路と、サンプリング回路を形成する nチャネル型TFTとを図示することにする。

【0019】

図1(A)において、基板101には低アルカリガラス基板や石英基板を用いることが できる。本実施例では低アルカリガラス基板を用いた。この場合、ガラス歪み点よりも1 0~20 程度低い温度であらかじめ熱処理しておいても良い。この基板101のTFT を形成する表面には、基板101からの不純物拡散を防ぐために、酸化シリコン膜、窒化 シリコン膜または酸化窒化シリコン膜などの下地膜102を形成する。例えば、プラズマ CVD法でSiH<sub>4</sub>、NH<sub>3</sub>、N<sub>2</sub>Oから作製される酸化窒化シリコン膜を100nm、同 様にSiH<sub>4</sub>、N<sub>2</sub>Oから作製される酸化窒化シリコン膜を200nmの厚さに積層形成す る。

 $\begin{bmatrix} 0 & 0 & 2 & 0 \end{bmatrix}$ 

次に、20~150nm(好ましくは30~80nm)の厚さで非晶質構造を有する半 導体膜103aを、プラズマCVD法やスパッタ法などの公知の方法で形成する。本実施 例では、プラズマCVD法で非晶質シリコン膜を55nmの厚さに形成した。非晶質構造 を有する半導体膜としては、非晶質半導体膜や微結晶半導体膜があり、非晶質シリコンゲ ルマニウム膜などの非晶質構造を有する化合物半導体膜を適用しても良い。また、下地膜 102と非晶質シリコン膜103aとは同じ成膜法で形成することが可能であるので、両 者を連続形成しても良い。

下地膜を形成した後、一旦大気雰囲気に晒さないことでその表面の汚染を防ぐことが可能 となり、作製するTFTの特性バラツキやしきい値電圧の変動を低減させることができる 。(図1(A))

【0021】

そして、公知の結晶化技術を使用して非晶質シリコン膜103 a から結晶質シリコン膜 103 b を形成する。例えば、レーザー結晶化法や熱結晶化法(固相成長法)を適用すれ ば良いが、ここでは、特開平7-130652号公報で開示された技術に従って、触媒元 素を用いる結晶化法で結晶質シリコン膜103 b を形成した。結晶化の工程に先立って、 非晶質シリコン膜の含有水素量にもよるが、400~500 で1時間程度の熱処理を行 い、含有水素量を5 a tom%以下にしてから結晶化させることが望ましい。非晶質シリコン 膜を結晶化させると原子の再配列が起こり緻密化するので、作製される結晶質シリコン膜 の厚さは当初の非晶質シリコン膜の厚さ(本実施例では55 nm)よりも1~15%程度 減少した。(図1(B))

【0022】

そして、結晶質シリコン膜103bを島状に分割して、島状半導体層104~107を 形成する。その後、プラズマCVD法またはスパッタ法により50~100nmの厚さの 酸化シリコン膜によるマスク層108を形成する。(図1(C))

【0023】

そしてレジストマスク109を設け、 n チャネル型 T F T を形成する島状半導体層10 5 ~107の全面にしきい値電圧を制御する目的で1×10<sup>16</sup>~5×10<sup>17</sup>atoms / cm<sup>3</sup>程 度の濃度で p 型を付与する不純物元素としてボロン( B )を添加した。ボロン( B )の添 加はイオンドープ法で実施しても良いし、非晶質シリコン膜を成膜するときに同時に添加 20

10

しておくこともできる。ここでのボロン(B)添加は必ずしも必要でないが、ボロン(B)を添加した半導体層110~112はnチャネル型TFTのしきい値電圧を所定の範囲内に収めるために形成することが好ましかった。(図1(D)) 【0024】

駆動回路のnチャネル型TFTのLDD領域を形成するために、n型を付与する不純物 元素を島状半導体層110、111に選択的に添加する。そのため、あらかじめレジスト マスク113~116を形成した。n型を付与する不純物元素としては、リン(P)や砒 素(As)を用いれば良く、ここではリン(P)を添加すべく、フォスフィン(PH<sub>3</sub>) を用いたイオンドープ法を適用した。形成された不純物領域117、118のリン(P) 濃度は2×10<sup>16</sup>~5×10<sup>19</sup> atoms / cm<sup>3</sup>の範囲とすれば良い。本明細書中では、ここで 形成された不純物領域117~119に含まれるn型を付与する不純物元素の濃度を(n ・)と表す。また、不純物領域119は、画素マトリクス回路の保持容量を形成するため の半導体層であり、この領域にも同じ濃度でリン(P)を添加した。(図2(A)) 【0025】

次に、マスク層108をフッ酸などにより除去して、図1(D)と図2(A) で添加した不純物元素を活性化させる工程を行う。活性化は、窒素雰囲気中で500~6 00 で1~4時間の熱処理や、レーザー活性化の方法により行うことができる。また、 両者を併用して行っても良い。本実施例では、レーザー活性化の方法を用い、KrFエキ シマレーザー光(波長248nm)を用い、線状ビームを形成して、発振周波数5~50 Hz、エネルギー密度100~500mJ/cm<sup>2</sup>として線状ビームのオーバーラップ割 合を80~98%として走査して、島状半導体層が形成された基板全面を処理した。尚、 レーザー光の照射条件には何ら限定される事項はなく、実施者が適宣決定すれば良い。 【0026】

そして、ゲート絶縁膜120をプラズマCVD法またはスパッタ法を用いて10~15 0nmの厚さでシリコンを含む絶縁膜で形成する。例えば、120nmの厚さで酸化窒化 シリコン膜を形成する。ゲート絶縁膜には、他のシリコンを含む絶縁膜を単層または積層 構造として用いても良い。(図2(B))

次に、ゲート電極を形成するために第1の導電層を成膜する。この第1の導電層は単層 で形成しても良いが、必要に応じて二層あるいは三層といった積層構造としても良い。本 実施例では、導電性の窒化物金属膜から成る導電層(A)121と金属膜から成る導電層 (B)122とを積層させた。導電層(B)122はタンタル(Ta)、チタン(Ti) 、モリブデン(Mo)、タングステン(W)

から選ばれた元素、または前記元素を主成分とする合金か、前記元素を組み合わせた合金 膜(代表的にはMo-W合金膜、Mo-Ta合金膜)で形成すれば良く、導電層(A)1 21は窒化タンタル(TaN)、窒化タングステン(WN)、窒化チタン(TiN)膜、 窒化モリブデン(MoN)で形成する。また、導電層(A)121は代替材料として、タ ングステンシリサイド、チタンシリサイド、モリブデンシリサイドを適用しても良い。導 電層(B)は低抵抗化を図るために含有する不純物濃度を低減させると良く、特に酸素濃 度に関しては30ppm以下とすると良かった。例えば、タングステン(W)は酸素濃度 を30ppm以下とすることで20μ cm以下の比抵抗値を実現することができた。 【0028】

導電層(A)121は10~50nm(好ましくは20~30nm)とし、導電層(B)122は200~400nm(好ましくは250~350nm)とすれば良い。本実施例では、導電層(A)121に30nmの厚さの窒化タンタル膜を、導電層(B)122には350nmのTa膜を用い、いずれもスパッタ法で形成した。このスパッタ法による成膜では、スパッタ用のガスのArに適量のXeやKrを加えておくと、形成する膜の内部応力を緩和して膜の剥離を防止することができる。尚、図示しないが、導電層(A)121の下に2~20nm程度の厚さでリン(P)をドープしたシリコン膜を形成しておくことは有効である。これにより、その上に形成される導電膜の密着性向上と酸化防止を図

10

30

20

ると同時に、導電層(A)または導電層(B)が微量に含有するアルカリ金属元素がゲート絶縁膜120に拡散するのを防ぐことができる。(図2(C)) 【0029】 次に、レジストマスク123~127を形成し、導電層(A)121と導電層(B)1

22とを一括でエッチングしてゲート電極128~131と容量配線132を形成する。 ゲート電極128~131と容量配線132は、導電層(A) から成る128a~132aと、導電層(B)から成る128b~132bとが一体とし

て形成されている。この時、駆動回路に形成するゲート電極129、130は不純物領域 117、118の一部と、ゲート絶縁膜120を介して重なるように形成する。(図2( D))

[0030]

次いで、駆動回路の p チャネル型 T F T のソース領域およびドレイン領域を形成するために、 p 型を付与する不純物元素を添加する工程を行う。ここでは、ゲート電極 1 2 8 をマスクとして、自己整合的に不純物領域を形成する。このとき、 n チャネル型 T F T が形成される領域はレジストマスク 1 3 3 で被覆しておく。そして、ジボラン(B<sub>2</sub>H<sub>6</sub>)を用いたイオンドープ法で不純物領域 1 3 4 を形成した。この領域のボロン(B)濃度は 3 × 1 0<sup>20</sup> ~ 3 × 1 0<sup>21</sup> atoms / cm<sup>3</sup> となるようにする。本明細書中では、ここで形成された不純物領域 1 3 4 に含まれる p 型を付与する不純物元素の濃度を(p<sup>+</sup>)と表す。(図 3 (A))

【0031】

次に、 n チャネル型 T F T において、ソース領域またはドレイン領域として機能する不 純物領域の形成を行った。レジストのマスク 1 3 5 ~ 1 3 7 を形成し、 n 型を付与する不 純物元素が添加して不純物領域 1 3 8 ~ 1 4 2 を形成した。これは、フォスフィン( P H <sub>3</sub>)を用いたイオンドープ法で行い、この領域のリン( P )濃度を 1 × 1 0<sup>20</sup> ~ 1 × 1 0<sup>2</sup> <sup>1</sup>atoms / cm<sup>3</sup>とした。本明細書中では、ここで形成された不純物領域 1 3 8 ~ 1 4 2 に含 まれる n 型を付与する不純物元素の濃度を( n<sup>+</sup>)と表す。(図 3 ( B ))

【0032】

不純物領域138~142には、既に前工程で添加されたリン(P)またはボロン(B )が含まれているが、それに比して十分に高い濃度でリン(P)が添加されるので、前工 程で添加されたリン(P)またはボロン(B)の影響は考えなくても良い。また、不純物 領域138に添加されたリン(P)濃度は図3(A)

で添加されたボロン(B)濃度の1 / 2 ~ 1 / 3 なので p 型の導電性が確保され、 T F T の特性に何ら影響を与えることはなかった。

【 0 0 3 3 】

そして、画素マトリクス回路のn チャネル型TFTのLDD領域を形成するためのn型 を付与する不純物添加の工程を行った。ここではゲート電極131をマスクとして自己整 合的にn型を付与する不純物元素をイオンドープ法で添加した。添加するリン(P)の濃 度は1×10<sup>16</sup>~5×10<sup>18</sup>atoms/cm<sup>3</sup>であり、図2(A)および図3(A)と図3(B )で添加する不純物元素の濃度よりも低濃度で添加することで、実質的には不純物領域1 43、144のみが形成される。本明細書中では、この不純物領域143、144に含ま れるn型を付与する不純物元素の濃度を(n<sup>---</sup>)と表す。(図3(C)) 【0034】

その後、それぞれの濃度で添加されたn型またはp型を付与する不純物元素を活性化す るために熱処理工程を行う。この工程はファーネスアニール法、レーザーアニール法、ま たはラピッドサーマルアニール法(RTA法)で行うことができる。ここではファーネス アニール法で活性化工程を行った。熱処理は酸素濃度が1ppm以下、好ましくは0.1 ppm以下の窒素雰囲気中で400~800、代表的には500~600 で行うもの であり、本実施例では550 で4時間の熱処理を行った。また、基板101に石英基板 のような耐熱性を有するものを使用した場合には、800 で1時間の熱処理としても良 く、不純物元素の活性化と、該不純物元素が添加された不純物領域とチャネル形成領域と 10

の接合を良好に形成することができた。

【0035】

この熱処理において、ゲート電極128~131と容量配線132形成する金属膜12 8 b~132 b は、表面から5~80 n mの厚さで導電層(C)128 c~132 c が形 成される。例えば、導電層(B)128 b~132 b がタングステン(W)の場合には窒 化タングステン(WN)が形成され、タンタル(Ta)の場合には窒化タンタル(TaN )を形成することができる。また、導電層(C)128 c~132 c は、窒素またはアン モニアなどを用いた窒素を含むプラズマ雰囲気にゲート電極128~131を晒しても同 様に形成すりことができる。さらに、3~100%の水素を含む雰囲気中で、300~4 50 で1~12時間の熱処理を行い、島状半導体層を水素化する工程を行った。この工 程は熱的に励起された水素により半導体層のダングリングボンドを終端する工程である。 水素化の他の手段として、プラズマ水素化(プラズマにより励起された水素を用いる)を

(9)

【 0 0 3 6 】

島状半導体層が、非晶質シリコン膜から触媒元素を用いる結晶化の方法で作製された場 合、島状半導体層中には微量の触媒元素が残留した。勿論、そのような状態でもTFTを 完成させることが可能であるが、残留する触媒元素を少なくともチャネル形成領域から除 去する方がより好ましかった。この触媒元素を除去する手段の一つにリン(P)によるゲ ッタリング作用を利用する手段があった。ゲッタリングに必要なリン(P)の濃度は図3 (B)で形成した不純物領域(n<sup>+</sup>)と同程度であり、ここで実施される活性化工程の熱 処理により、nチャネル型TFTおよびpチャネル型TFTのチャネル形成領域から触媒 元素をゲッタリングをすることができた。(図3(D))

【0037】

図6(A)および図7(A)はここまでの工程におけるTFTの上面図であり、A-A '断面およびC-C'断面は図3(D)のA-A'およびC-C'に対応している。また、B -B'断面およびD-D'断面は図8(A)および図9(A)の断面図に対応している。図 6および図7の上面図はゲート絶縁膜を省略しているが、ここまでの工程で少なくとも島 状半導体層104~107上にゲート電極128~131と容量配線132が図に示すよ うに形成されている。

【 0 0 3 8 】

活性化および水素化の工程が終了したら、ゲート配線とする第2の導電膜を形成する。 この第2の導電膜は低抵抗材料であるアルミニウム(A1)や銅(Cu)を主成分とする 導電層(D)と、チタン(Ti)やタンタル(Ta)、タングステン(W)、モリブデン (Mo)から成る導電層(E)とで形成すると良い。

本実施例では、チタン(T i )を0 . 1 ~ 2 重量%含むアルミニウム(A l )膜を導電層 (D) 1 4 5 とし、チタン(T i )膜を導電層(E) 1 4 6 として形成した。導電層(D ) 1 4 5 は 2 0 0 ~ 4 0 0 n m(好ましくは 2 5 0 ~ 3 5 0 n m)とすれば良く、導電層 (E) 1 4 6 は 5 0 ~ 2 0 0(好ましくは 1 0 0 ~ 1 5 0 n m)で形成すれば良い。(図 4 (A))

【0039】

そして、ゲート電極に接続するゲート配線を形成するために導電層(E)146と導電 層(D)145とをエッチング処理して、ゲート配線147、148と容量配線149を 形成た。エッチング処理は最初にSiCl<sub>4</sub>とCl<sub>2</sub>とBCl<sub>3</sub>との混合ガスを用いたドラ イエッチング法で導電層(E)の表面から導電層(D)の途中まで除去し、その後リン酸 系のエッチング溶液によるウエットエッチングで導電層(D)を除去することにより、下 地との選択加工性を保ってゲート配線を形成することができた。

図6(B)および図7(B)はこの状態の上面図を示し、A-A′断面およびC-C′断面 は図4(B)のA-A′およびC-C′に対応している。また、B-B′断面およびD-D′ 断面は図8(B)および図9(B)のB-B′およびD-D′に対応している。図6(B) 10

20

および図7(B)において、ゲート配線147、148の一部は、ゲート電極128、1 29、131の一部と重なり電気的に接触している。この様子はB-B'断面およびD-D ' 断面に対応した図 8 ( B ) および図 9 ( B ) の断面構造図からも明らかで、第 1 の導 電層を形成する導電層(C)と第2の導電層を形成する導電層(D)とが電気的に接触し ている。

[0041]

第1の層間絶縁膜150は500~1500nmの厚さで酸化シリコン膜または酸化窒 化シリコン膜で形成され、その後、それぞれの島状半導体層に形成されたソース領域また はドレイン領域に達するコンタクトホールを形成し、ソース配線151~154と、ドレ イン配線155~158を形成する。図示していないが、本実施例ではこの電極を、Ti 膜を100nm、Tiを含むアルミニウム膜300nm、Ti膜150nmをスパッタ法 で 連続 して 形成 した 3 層構 造の 積層 膜とした。

 $\begin{bmatrix} 0 & 0 & 4 & 2 \end{bmatrix}$ 

次に、パッシベーション膜159として、窒化シリコン膜、酸化シリコン膜、または窒 化酸化シリコン膜を50~500nm(代表的には100~300nm)の厚さで形成す る。この状態で水素化処理を行うとTFTの特性向上に対して好ましい結果が得られた。 例えば、 3 ~ 1 0 0 %の水素を含む雰囲気中で、 3 0 0 ~ 4 5 0 で 1 ~ 1 2 時間の熱処 理を行うと良く、あるいはプラズマ水素化法を用いても同様の効果が得られた。なお、こ こで後に画素電極とドレイン配線を接続するためのコンタクトホールを形成する位置にお いて、パッシベーション膜159に開口部を形成しておいても良い。(図4(C)) [0043]

図6(C)および図7(C)のはこの状態の上面図を示し、A-A′断面およびC-C′断 面は図4(C)のA-A 'およびC-C' に対応している。また、B-B ' 断面およびD-D ' 断面は図 8 ( C ) および図 9 ( C ) の B - B 'および D - D ' に対応している。図 6 ( C)と図7(C)では第1の層間絶縁膜を省略して示すが、島状半導体層104、105 107の図示されていないソースおよびドレイン領域にソース配線151、152、1 5 4 とドレイン配線 1 5 5 、 1 5 6 、 1 5 8 が第 1 の層間絶縁膜に形成されたコンタクト ホールを介して接続している。

[0044]

30 その後、有機樹脂からなる第2の層間絶縁膜160を1.0~1.5µmの厚さに形成 する。有機樹脂としては、ポリイミド、アクリル、ポリアミド、ポリイミドアミド、BC B(ベンゾシクロブテン)等を使用することができる。ここでは、基板に塗布後、熱重合 するタイプのポリイミドを用い、300 で焼成して形成した。そして、第2の層間絶縁 膜160にドレイン配線158に達するコンタクトホールを形成し、画素電極161、1 62を形成する。画素電極は、透過型液晶表示装置とする場合には透明導電膜を用いれば 良く、反射型の液晶表示装置とする場合には金属膜を用いれば良い。本実施例では透過型 の液晶表示装置とするために、酸化インジウム・スズ(ITO)膜を100nmの厚さに スパッタ法で形成した。(図5)

[0045]

40 こうして同一基板上に、駆動回路のTFTと表示領域の画素TFTとを有した基板を完 成させることができた。駆動回路にはpチャネル型TFT201、第1のnチャネル型T FT202、第2のnチャネル型TFT203、表示領域には画素TFT204、保持容 量205が形成した。本明細書では便宜上このような基板をアクティブマトリクス基板と 呼ぶ。

[0046]

駆動 回 路 の p チ ャ ネ ル 型 T F T 2 0 1 に は 、 島 状 半 導 体 層 1 0 4 に チ ャ ネ ル 形 成 領 域 2 06、ソース領域207a、207b、ドレイン領域208a,208bを有している。 第 1 の n チャネル型 T F T 2 0 2 には、島状半導体層 1 0 5 にチャネル形成領域 2 0 9、 ゲート電極129と重なるLDD領域210(以降、このようなLDD領域をLovと記す )、ソース領域211、ドレイン領域212を有している。このLov領域のチャネル長方

向の長さは0.5~3.0µm、好ましくは1.0~1.5µmとした。第2のnチャネ ル型TFT203には、島状半導体層106にチャネル形成領域213、LDD領域21 4,215、ソース領域216、ドレイン領域217を有している。このLDD領域21 ov領域とゲート電極130と重ならないLDD領域(以降、このようなLDD領域をLof fと記す)とが形成され、このLoff領域のチャネル長方向の長さは0.3~2.0µm、 好ましくは0.5~1.5µmである。画素TFT204には、島状半導体層107にチ ャネル形成領域218、219、Loff領域220~223、ソースまたはドレイン領域 224~226を有している。Loff領域のチャネル長方向の長さは0.5~3.0µm 、好ましくは1.5~2.5µmである。さらに、容量配線132、149と、ゲート絶 縁膜と同じ材料から成る絶縁膜と、画素TFT204のドレイン領域226に接続し、n 型を付与する不純物元素が添加された半導体層227とから保持容量205が形成されて いる。図5では画素TFT204をダブルゲート構造としたが、シングルゲート構造でも 良いし、複数のゲート電極を設けたマルチゲート構造としても差し支えない。 【0047】

以上の様に本発明は、画素TFTおよび駆動回路が要求する仕様に応じて各回路を構成 するTFTの構造を最適化し、半導体装置の動作性能と信頼性を向上させることを可能と することができる。さらにゲート電極を耐熱性を有する導電性材料で形成することにより LDD領域やソース領域およびドレイン領域の活性化を容易とし、ゲート配線低抵抗材料 で形成することにより、配線抵抗を十分低減できる。従って、表示領域(画面サイズ)が 4インチクラス以上の表示装置に適用することができる。

【0048】

図16はゲート電極とゲート配線の他の実施形態を示す図である。図16のゲート電極 とゲート配線は実施形態1で示す工程と同様にして形成されるものであり、島状半導体層 901とゲート絶縁膜902の上方に形成さている。

[0049]

図16(A)において、ゲート電極とする第1の導電層には、導電層(A)903は窒 化タンタル(TaN)、窒化タングステン(WN)、窒化チタン(TiN)膜、窒化モリ ブデン(MoN)で形成する。導電層(B)904はタンタル(Ta)、チタン(Ti) 、モリブデン(Mo)、タングステン(W)から選ばれた元素、または前記元素を主成分 とする合金か、前記元素を組み合わせた合金膜で形成し、その表面に実施形態1と同様に して導電層(C)905を形成する。導電層(A)903は10~50nm(好ましくは 20~30nm)とし、導電層(B)904は200~400nm(好ましくは250~ 350nm)とすれば良い。ゲート配線とする第2の導電層は低抵抗材料であるアルミニ ウム(A1)や鋼(Cu)を主成分とする導電層(D)と、その上にチタン(Ti)やタ ンタル(Ta)などで形成する導電層(E)とを積層形成する。アルミニウム(A1)や 鋼(Cu)はストレスマイグレーションやエレクトロマイグレーションで容易に拡散する ため、第2の導電層を被覆するように窒化シリコン膜908を50~150nmの厚さで 形成することが必要である。

[0050]

40

50

図16(B)は実施形態1と同様に作製されるゲート電極とゲート配線であり、ゲート 電極の下にリン(P)をドープしたシリコン膜909を形成してある。 リン(P)をドープしたシリコン膜909はゲート電極中に含まれる微量のアルカリ金属 元素がゲート絶縁膜へ拡散することを防ぐ効果があり、TFTの信頼性を確保する目的で 有用である。

【0051】

図16(C)は、ゲート電極を形成する第1の導電層にリン(P)をドープしたシリコン膜910で形成した例である。リン(P)をドープしたシリコン膜は他の導電性金属材料と比較して高抵抗材料であるが、ゲート配線を形成する第2の導電層をアルミニウム(A1)や銅(Cu)で形成することにより、大面積の液晶表示装置にも適用することがで

(11)

10

きる。ここでは、ゲート配線を、Ti膜911を100nm、Tiを含むアルミニウム( A1)膜912を300nm、Ti膜913を150nmで形成した3層構造とし、アル ミニウム(A1)膜とリン(P)をドープしたシリコン膜とを直接接触しないようにする ことにより、耐熱性を持たせることができる。

(12)

【0052】

[実施形態3]

図15は本発明のTFTの構造を説明するための図であり、半導体層のチャネル形成領域と、LDD領域と、半導体層上のゲート絶縁膜と、ゲート絶縁膜上のゲート電極とを有するTFTにおいて、ゲート電極とLDD領域の位置関係を説明している。 【0053】

図15(A)において、チャネル形成領域209、LDD領域210、ドレイン領域2 12を有する半導体層と、その上のゲート絶縁膜120とゲート電極129が設けられた 構成を示している。LDD領域210はゲート絶縁膜120を介してゲート電極129と 重なるように設けられてたLovとなっている。Lovはドレイン近傍で発生する高電界を緩 和する作用があり、ホットキャリアによる劣化を防ぐことができ、制御回路のシフトレジ スタ回路、レベルシフタ回路、バッファ回路などのnチャネル型TFTに用いるのに適し ている。

【0054】

図15(B)において、チャネル形成領域213、LDD領域215a、215b、ド レイン領域217を有する半導体層と、半導体層の上にゲート絶縁膜120とゲート電極 130が設けられた構成を示している。LDD領域215aはゲート絶縁膜120を介し てゲート電極130と重なるように設けられている。

また、LDD領域215bはゲート電極130と重ならないように設けられたLoffとなっている。Loffはオフ電流値を低減させる作用があり、LovとLoffとを設けた構成にすることで、ホットキャリアによる劣化を防ぐと同時にオフ電流値を低減させることができ、制御回路のサンプリング回路のnチャネル型TFTに用いるのに適している。

【 0 0 5 5 】

図15(C)は、半導体層に、チャネル形成領域219、LDD領域223、ドレイン 領域226が設けられている。LDD領域223は、ゲート電極131と重ならないよう に設けられたLoffであり、オフ電流値を効果的に低減させることが可能となり、画素 T FTに用いるのに適している。画素TFTのLDD領域223におけるn型を付与する不 純物元素の濃度は、駆動回路のLDD領域210、215の濃度よりも1/2から1/1 0にすることが望ましい。

【0056】

[実施形態4]

本実施形態では、アクティブマトリクス基板から、アクティブマトリクス型液晶表示装置を作製する工程を説明する。図11に示すように、実施形態1で作製した図5の状態の アクティブマトリクス基板に対し、配向膜601を形成する。

通常液晶表示素子の配向膜にはポリイミド樹脂が多く用いられている。対向側の対向基板 602には、遮光膜603、透明導電膜604および配向膜605を形成した。配向膜を 形成した後、ラビング処理を施して液晶分子がある一定のプレチルト角を持って配向する ようにした。そして、画素マトリクス回路と、CMOS回路が形成されたアクティブマト リクス基板と対向基板とを、公知のセル組み工程によってシール材やスペーサ(共に図示 せず)などを介して貼りあわせる。

その後、両基板の間に液晶材料606を注入し、封止剤(図示せず)によって完全に封止 した。液晶材料には公知の液晶材料を用いれば良い。このようにして図11に示すアクテ ィブマトリクス型液晶表示装置が完成した。

【0057】

次にこのアクティブマトリクス型液晶表示装置の構成を、図12の斜視図および図13 の上面図を用いて説明する。尚、図12と図13は、図1~図5と図11の断面構造図と

10

30

対応付けるため、共通の符号を用いている。また、図13で示すE E'に沿った断面構 造は、図5に示す画素マトリクス回路の断面図に対応している。 【0058】

図12においてアクティブマトリクス基板は、ガラス基板101上に形成された、表示 領域306と、走査信号駆動回路304と、画像信号駆動回路305で構成される。表示 領域には画素TFT204が設けられ、周辺に設けられる駆動回路はCMOS回路を基本 として構成されている。走査信号駆動回路304と、画像信号駆動回路305はそれぞれ ゲート配線148とソース配線154で画素TFT204に接続している。また、FPC 731が外部入出力端子734に接続され、入力配線302、303でそれぞれの駆動回 路に接続している。

【0059】

図13は表示領域306のほぼー画素分を示す上面図である。ゲート配線148は、図示されていないゲート絶縁膜を介してその下の半導体層107と交差している。図示はしていないが、半導体層には、ソース領域、ドレイン領域、n - 領域でなるLoff領域が形成されている。また、163はソース配線154とソース領域224とのコンタクト部、 164はドレイン配線158とドレイン領域226とのコンタクト部、165はドレイン 配線158と画素電極161のコンタクト部である。保持容量205は、画素TFT20 4のドレイン領域226から延在する半導体層227とゲート絶縁膜を介して容量配線1 32、149が重なる領域で形成されている。

 $\begin{bmatrix} 0 & 0 & 6 & 0 \end{bmatrix}$ 

なお、本実施例のアクティブマトリクス型液晶表示装置は、実施形態1で説明した構造 と照らし合わせて説明したが、実施形態2の構成とも自由に組み合わせてアクティブマト リクス型液晶表示装置を作製することができる。

【0061】

[実施形態5]

図10は液晶表示装置の入出力端子、表示領域、駆動回路の配置の一例を示す図である。表示領域306にはm本のゲート配線とn本のソース配線がマトリクス状に交差している。例えば、画素密度がVGAの場合、480本のゲート配線と640本のソース配線が形成され、XGAの場合には768本のゲート配線と1024本のソース配線が形成される。表示領域の画面サイズは、13インチクラスの場合対角線の長さは340mmとなり、18インチクラスの場合には460mmとなる。このような液晶表示装置を実現するには、ゲート配線を実施形態1および実施形態2で示したような低抵抗材料で形成する必要がある。

【 0 0 6 2 】

表示領域306の周辺には走査信号駆動回路304と画像信号駆動回路305が設けられている。これらの駆動回路のゲート配線の長さも表示領域の画面サイズの大型化と共に 必然的に長くなるので、大画面を実現するためには実施形態1および実施形態2で示した ような低抵抗材料で形成することが好ましい。

[0063]

また、本発明は入力端子301から各駆動回路までを接続する入力配線302、303 40 をゲート配線と同じ材料で形成することができ、配線抵抗の低抵抗化に寄与することがで きる。

【0064】

[実施形態6]

図14は実施形態1または実施形態2で示したアクティブマトリクス基板の回路構成の 一例であり、直視型の表示装置の回路構成を示す図である。本実施例のアクティブマトリ クス基板は、画像信号駆動回路1001、走査信号駆動回路(A)1007、走査信号駆 動回路(B)1011、プリチャージ回路1012、表示領域1006を有している。尚 、本明細書中において記した駆動回路とは、画像信号駆動回路1001、走査信号駆動回 路(A)1007を含めた総称である。

10

[0065]

画像信号駆動回路1001は、シフトレジスタ回路1002、レベルシフタ回路100 3、バッファ回路1004、サンプリング回路1005を備えている。

(14)

また、走査信号駆動回路(A)1007は、シフトレジスタ回路1008、レベルシフタ 回路1009、バッファ回路1010を備えている。走査信号駆動回路(B)1011も 同様な構成である。

【0066】

シフトレジスタ回路1002、1008は駆動電圧が5~16V(代表的には10V) であり、この回路を形成するCMOS回路のnチャネル型TFTは図5の202で示され る構造が適している。また、レベルシフタ回路1003、1009やバッファ回路100 4、1010は駆動電圧が14~16Vと高くなるが、シフトレジスタ回路と同様に、図 5のnチャネル型TFT202を含むCMOS回路が適している。これらの回路において 、ゲートをマルチゲート構造で形成すると耐圧が高まり、回路の信頼性を向上させる上で 有効である。

[0067]

サンプリング回路1005は駆動電圧が14~16Vであるが、極性が交互に反転して 駆動される上、オフ電流値を低減させる必要があるため、図5のnチャネル型TFT20 3を含むCMOS回路が適している。図5では、nチャネル型TFTしか表示はされてい ないが、実際のサンプリング回路においてはpチャネル型TFTも組み合わせて形成され る。この時、pチャネル型TFTは同図の201で示される構造で十分である。 【0068】

また、画素TFT204は駆動電圧が14~16Vであり、低消費電力化の観点からサ ンプリング回路よりもさらにオフ電流値を低減することが要求され、画素TFT204の ようにゲート電極に対して重ならないように設けられたLDD(Loff)領域を有した構 造とするのが望ましい。

【0069】

尚、本実施形態の構成は、実施形態1に示した工程に従ってTFTを作製することによって容易に実現することができる。本実施形態では、表示領域と駆動回路の構成のみを示しているが、実施形態1の工程に従えば、その他にも信号分割回路、分周波回路、D/A コンバータ、補正回路、オペアンプ回路、さらにメモリ回路や演算処理回路などの信号 処理回路、あるいは論理回路を同一基板上に形成することが可能である。このように、本 発明は同一基板上に表示領域とその駆動回路とを含む半導体装置、例えば信号駆動回路お よび表示領域を具備した半導体装置を実現することができる。

【 0 0 7 0 】

[実施形態7]

本発明を実施して作製されたアクティブマトリクス基板および液晶表示装置は様々な電 気光学装置に用いることができる。そして、そのような電気光学装置を表示媒体として組 み込んだ電子機器全てに本発明を適用することがでできる。電子機器としては、パーソナ ルコンピュータ、デジタルカメラ、ビデオカメラ、携帯情報端末(モバイルコンピュータ 、携帯電話、電子書籍など)、ナビゲーションシステムなどが上げられる。それらの一例 を図 1 7 に示す。

【0071】

図17(A)はパーソナルコンピュータであり、マイクロプロセッサやメモリーなどを 備えた本体2001、画像入力部2002、表示装置2003、キーボード2004で構 成される。本発明は表示装置2003やその他の信号処理回路を形成することができる。 【0072】

図17(B)はビデオカメラであり、本体2101、表示装置2102、音声入力部2 103、操作スイッチ2104、バッテリー2105、受像部2106で構成される。本 発明は表示装置2102やその他の信号制御回路に適用することができる。 【0073】 10

30

図17(C)は携帯情報端末であり、本体2201、画像入力部2202、受像部22 03、操作スイッチ2204、表示装置2205で構成される。本発明は表示装置220 5 やその他の信号制御回路に適用することができる。

【0074】

図17(D)はプログラムを記録した記録媒体(以下、記録媒体と呼ぶ)を用いるプレーヤーであり、本体2401、表示装置2402、スピーカー部2403、記録媒体24 04、操作スイッチ2405で構成される。尚、記録媒体にはDVD(Digital Versati le Disc)やコンパクトディスク(CD)などを用い、音楽プログラムの再生や映像表示 、ビデオゲーム(またはテレビゲーム)やインターネットを介した情報表示などを行うこ とができる。本発明は表示装置2402やその他の信号制御回路に好適に利用することが できる。

[0075]

図 1 7 (E)はデジタルカメラであり、本体 2 5 0 1 、表示装置 2 5 0 2 、接眼部 2 5 0 3 、操作スイッチ 2 5 0 4 、受像部 (図示しない)で構成される。本発明は表示装置 2 5 0 2 やその他の信号制御回路に適用することができる。

[0076]

このように、本願発明の適用範囲はきわめて広く、あらゆる分野の電子機器に適用する ことが可能である。また、本実施例の電子機器は実施例1~6のどのような組み合わせか ら成る構成を用いても実現することができる。

【 0 0 7 7 】

[実施形態8]

本実施形態では、実施形態1と同様なアクティブマトリクス基板で、エレクトロルミネッセンス(EL:Electro Luminescence)材料を用いた自発光型の表示パネル(以下、EL表示装置と記す)を作製する例について説明する。図18(A)はそのEL表示パネルの上面図を示す。図18(A)において、10は基板、11は画素部、12はソース側駆動回路、13はゲート側駆動回路であり、それぞれの駆動回路は配線14~16を経てFPC17に至り、外部機器へと接続される。

【0078】

図18(A)のA - A'線に対応する断面図を図18(B)に示す。このとき少なくと も画素部の上方、好ましくは駆動回路及び画素部の上方に対向板80を設ける。対向板8 0はシール材19でTFTとEL材料を用いた自発光層が形成されているアクティブマト リクス基板と貼り合わされている。シール剤19にはフィラー(図示せず)が混入されて いて、このフィラーによりほぼ均一な間隔を持って2枚の基板が貼り合わせられている。 さらに、シール材19の外側とFPC17の上面及び周辺は封止剤81で密封する構造と する。封止剤81はシリコーン樹脂、エポキシ樹脂、フェノール樹脂、ブチルゴムなどの 材料を用いる。

【0079】

このように、シール剤19によりアクティブマトリクス基板10と対向基板80とが貼 り合わされると、その間には空間が形成される。その空間には充填剤83が充填される。 この充填剤83は対向板80を接着する効果も合わせ持つ。充填剤83はPVC(ポリビ ニルクロライド)、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)また はEVA(エチレンビニルアセテート)などを用いることができる。また、自発光層は水 分をはじめ湿気に弱く劣化しやすいので、この充填剤83の内部に酸化バリウムなどの乾 燥剤を混入させておくと吸湿効果を保持できるので望ましい。また、自発光層上に窒化シ リコン膜や酸化窒化シリコン膜などで形成するパッシベーション膜82を形成し、充填剤 83に含まれるアルカリ元素などによる腐蝕を防ぐ構造としている。

対向板 8 0 にはガラス板、アルミニウム板、ステンレス板、 F R P (Fiberglass-Reinf orced Plastics)板、 P V F (ポリビニルフルオライド)フィルム、マイラーフィルム ( デュポン社の商品名)、ポリエステルフィルム、アクリルフィルムまたはアクリル板など 10

30

20

を用いることができる。また、数十µmのアルミニウム箔をPVFフィルムやマイラーフィルムで挟んだ構造のシートを用い、耐湿性を高めることもできる。このようにして、EL素子は密閉された状態となり外気から遮断されている。

【 0 0 8 1 】

また、図18(B)において基板10、下地膜21の上に駆動回路用TFT(但し、こ こではnチャネル型TFTとpチャネル型TFTを組み合わせたCMOS回路を図示して いる。)22及び画素部用TFT23(但し、ここではEL素子への電流を制御するTF Tだけ図示している。)が形成されている。これらのTFTの内、特にnチャネル型TF Tにははホットキャリア効果によるオン電流の低下や、Vthシフトやバイアスストレスに よる特性低下を防ぐため、本実施形態で示す構成のLDD領域が設けられている。 【0082】

例えば、駆動回路用TFT22として、図5に示すpチャネル型TFT201とnチャ ネル型TFT202を用いれば良い。また、画素部のTFTには、駆動電圧にもよるが、 10V以上であれば図5に示す第1のnチャネル型TFT204またはそれと同様な構造 を有するpチャネル型TFTを用いれば良い。第1のnチャネル型TFT202はドレイ ン側にゲート電極とオーバーラップするLDDが設けられた構造であるが、駆動電圧が1 0V以下であれば、ホットキャリア効果によるTFTの劣化は殆ど無視できるので、あえ て設ける必要はない。

【0083】

図1の状態のアクティブマトリクス基板からEL表示装置を作製するには、ソース配線、ドレイン配線上に樹脂材料でなる層間絶縁膜(平坦化膜)26を形成し、その上に画素部用TFT23のドレインと電気的に接続する透明導電膜でなる画素電極27を形成する。透明導電膜には酸化インジウムと酸化スズとの化合物(ITOと呼ばれる)または酸化インジウムと酸化亜鉛との化合物を用いることができる。そして、画素電極27を形成したら、絶縁膜28を形成し、画素電極27上に開口部を形成する。

【0084】

次に、自発光層29を形成する。自発光層29は公知のEL材料(正孔注入層、正孔輸送層、発光層、電子輸送層または電子注入層)を自由に組み合わせて積層構造または単層構造とすれば良い。どのような構造とするかは公知の技術を用いれば良い。また、EL材料には低分子系材料と高分子系(ポリマー系)材料がある。低分子系材料を用いる場合は蒸着法を用いるが、高分子系材料を用いる場合には、スピンコート法、印刷法またはインクジェット法等の簡易な方法を用いることが可能である。

【0085】

自発光層はシャドーマスクを用いて蒸着法、またはインクジェット法、ディスペンサー 法などで形成する。いずれにしても、画素毎に波長の異なる発光が可能な発光層(赤色発 光層、緑色発光層及び青色発光層)を形成することで、カラー表示が可能となる。その他 にも、色変換層(CCM)とカラーフィルターを組み合わせた方式、白色発光層とカラー フィルターを組み合わせた方式があるがいずれの方法を用いても良い。勿論、単色発光の EL表示装置とすることもできる。

[0086]

自発光層29を形成したら、その上に陰極30を形成する。陰極30と自発光層29の 界面に存在する水分や酸素は極力排除しておくことが望ましい。従って、真空中で自発光 層29と陰極30を連続して形成するか、自発光層29を不活性雰囲気で形成し、大気解 放しないで真空中で陰極30を形成するといった工夫が必要である。本実施例ではマルチ チャンバー方式(クラスターツール方式)の成膜装置を用いることで上述のような成膜を 可能とする。

【0087】

なお、本実施例では陰極30として、LiF(フッ化リチウム)膜とAl(アルミニウム)膜の積層構造を用いる。具体的には自発光層29上に蒸着法で1nm厚のLiF(フッ化リチウム)膜を形成し、その上に300nm厚のアルミニウム膜を形成する。勿論、公知

10

40

の陰極材料であるMgAg電極を用いても良い。そして陰極30は31で示される領域に おいて配線16に接続される。配線16は陰極30に所定の電圧を与えるための電源供給 線であり、異方性導電性ペースト材料32を介してFPC17に接続される。FPC17 上にはさらに樹脂層80が形成され、この部分の接着強度を高めている。 【0088】

(17)

31 に示された領域において陰極30と配線16とを電気的に接続するために、層間絶 縁膜26及び絶縁膜28にコンタクトホールを形成する必要がある。これらは層間絶縁膜 26のエッチング時(画素電極用コンタクトホールの形成時)

や絶縁膜28のエッチング時(自発光層形成前の開口部の形成時)に形成しておけば良い。また、絶縁膜28をエッチングする際に、層間絶縁膜26まで一括でエッチングしても良い。この場合、層間絶縁膜26と絶縁膜28が同じ樹脂材料であれば、コンタクトホールの形状を良好なものとすることができる。

【0089】

また、配線16はシール材19と基板10との間を隙間(但し封止剤81で塞がれている。)を通ってFPC17に電気的に接続される。なお、ここでは配線16について説明したが、他の配線14、15も同様にしてシーリング材18の下を通ってFPC17に電気的に接続される。

【0090】

ここで画素部のさらに詳細な断面構造を図19に、上面構造を図20(A)に、回路図 を図20(B)に示す。図19(A)において、基板2401上に設けられたスイッチン グ用TFT2402は実施形態1の図5の画素TFT204と同じ構造で形成する。ダブ ルゲート構造とすることで実質的に二つのTFTが直列された構造となり、ゲート電極と 重ならないオフセット領域が設けられたLDDを形成することでオフ電流値を低減するこ とができるという利点がある。尚、本実施例ではダブルゲート構造としているがトリプル ゲート構造やそれ以上のゲート本数を持つマルチゲート構造でも良い。 【0091】

また、電流制御用TFT2403は図5で示す第1のnチャネル型TFT202を用い て形成する。このTFT構造は、ドレイン側にのみゲート電極とオーバーラップするLD Dが設けられた構造であり、ゲートとドレイン間の寄生容量や直列抵抗を低減させて電流 駆動能力を高める構造となっている。別な観点からも、構造であることは非常に重要な意 味を持つ。電流制御用TFTはEL素子を流れる電流量を制御するための素子であるため 、多くの電流が流れ、熱による劣化やホットキャリアによる劣化の危険性が高い素子でも ある。そのため、電流制御用TFTにゲート電極と一部が重なるLDD領域を設けること でTFTの劣化を防ぎ、動作の安定性を高めることができる。このとき、スイッチング用 TFT2402のドレイン線35は配線36によって電流制御用TFTのゲート電極37 に電気的に接続されている。また、38で示される配線は、スイッチング用TFT240 2のゲート電極39a、39bを電気的に接続するゲート線である。

【0092】

また、本実施例では電流制御用TFT2403をシングルゲート構造で図示しているが、複数のTFTを直列につなげたマルチゲート構造としても良い。さらに、複数のTFT を並列につなげて実質的にチャネル形成領域を複数に分割し、熱の放射を高い効率で行え るようにした構造としても良い。このような構造は熱による劣化対策として有効である。 【0093】

また、図20(A)に示すように、電流制御用TFT2403のゲート電極37となる 配線は2404で示される領域で、電流制御用TFT2403のドレイン線40と絶縁膜 を介して重なる。このとき、2404で示される領域ではコンデンサが形成される。この コンデンサ2404は電流制御用TFT2403のゲートにかかる電圧を保持するための コンデンサとして機能する。なお、ドレイン線40は電流供給線(電源線)2501に接 続され、常に一定の電圧が加えられている。

【0094】

10

20

30

スイッチング用TFT2402及び電流制御用TFT2403の上には第1パッシベー ション膜41が設けられ、その上に樹脂絶縁膜でなる平坦化膜42が形成される。平坦化 膜42を用いてTFTによる段差を平坦化することは非常に重要である。後に形成される 自発光層は非常に薄いため、段差が存在することによって発光不良を起こす場合がある。 従って、自発光層をできるだけ平坦面に形成しうるように画素電極を形成する前に平坦化 しておくことが望ましい。

【0095】

また、43は反射性の高い導電膜でなる画素電極(EL素子の陰極)であり、電流制御用TFT2403のドレインに電気的に接続される。画素電極43としてはアルミニウム合金膜、銅合金膜または銀合金膜など低抵抗な導電膜またはそれらの積層膜を用いることが好ましい。勿論、他の導電膜との積層構造としても良い。また、絶縁膜(好ましくは樹脂)で形成されたバンク44a、44bにより形成された溝(画素に相当する)の中に発光層44が形成される。なお、ここでは一画素しか図示していないが、R(赤)、G(緑)、B(青)の各色に対応した発光層を作り分けても良い。発光層とする有機EL材料としては、共役ポリマー系材料を用いる。代表的なポリマー系材料としては、ポリパラフェニレンビニレン(PPV)系、ポリビニルカルバゾール(PVK)系、ポリフルオレン系などが挙げられる。尚、PPV系有機EL材料としては様々な型のものがあるが、例えば「H. Shenk,H.Becker,O.Gelsen,E.Kluge,W.Kreuder,and H.Spreitzer, "Polymers for Light Emitting Diodes", Euro Display, Proceedings, 1999, p. 33-37」や特開平10-92576号公報に記載されたような材料を用いれば良い。

[0096]

具体的な発光層としては、赤色に発光する発光層にはシアノポリフェニレンビニレン、 緑色に発光する発光層にはポリフェニレンビニレン、青色に発光する発光層にはポリフェ ニレンビニレン若しくはポリアルキルフェニレンを用いれば良い。 膜厚は30~150nm (好ましくは40~100nm)とすれば良い。但し、以上の例は発光層として用いること のできる有機EL材料の一例であって、これに限定する必要はまったくない。発光層、電 荷輸送層または電荷注入層を自由に組み合わせて自発光層(発光及びそのためのキャリア の移動を行わせるための層)を形成すれば良い。例えば、本実施例ではポリマー系材料を 発光層として用いる例を示したが、低分子系有機EL材料を用いても良い。また、電荷輸 送層や電荷注入層として炭化珪素等の無機材料を用いることも可能である。これらの有機 EL材料や無機材料は公知の材料を用いることができる。

本実施例では発光層45の上にPEDOT(ポリチオフェン)またはPAni(ポリア ニリン)でなる正孔注入層46を設けた積層構造の自発光層としている。そして、正孔注 入層46の上には透明導電膜でなる陽極47が設けられる。本実施例の場合、発光層45 で生成された光は上面側に向かって(TFTの上方に向かって)放射されるため、陽極は 透光性でなければならない。透明導電膜としては酸化インジウムと酸化スズとの化合物や 酸化インジウムと酸化亜鉛との化合物を用いることができるが、耐熱性の低い発光層や正 孔注入層を形成した後で形成するため、可能な限り低温で成膜できるものが好ましい。 【0098】

陽極47まで形成された時点で自発光素子2405が完成する。なお、ここでいうEL 素子2405は、画素電極(陰極)43、発光層45、正孔注入層46及び陽極47で形 成されたコンデンサを指す。図20(A)に示すように画素電極43は画素の面積にほぼ 一致するため、画素全体がEL素子として機能する。

従って、発光の利用効率が非常に高く、明るい画像表示が可能となる。

【 0 0 9 9 】

ところで、本実施例では、陽極47の上にさらに第2パッシベーション膜48を設けて いる。第2パッシベーション膜48としては窒化珪素膜または窒化酸化珪素膜が好ましい 。この目的は、外部とEL素子とを遮断することであり、有機EL材料の酸化による劣化 を防ぐ意味と、有機EL材料からの脱ガスを抑える意味との両方を併せ持つ。これにより 10

20

EL表示装置の信頼性が高められる。

**[**0 1 0 0 **]** 

以上のように本願発明のEL表示パネルは図20のような構造の画素からなる画素部を 有し、オフ電流値の十分に低いスイッチング用TFTと、ホットキャリア注入に強い電流 制御用TFTとを有する。従って、高い信頼性を有し、且つ、良好な画像表示が可能なE L表示パネルが得られる。

図19(B)は自発光層の構造を反転させた例を示す。電流制御用TFT2601は図 5のpチャネル型TFT201と同じ構造て形成する。作製プロセスは実施形態1を参照 すれば良い。本実施例では、画素電極(陽極)50として透明導電膜を用いる。具体的に は酸化インジウムと酸化亜鉛との化合物でなる導電膜を用いる。勿論、酸化インジウムと 酸化スズとの化合物でなる導電膜を用いても良い。

【0102】

そして、絶縁膜でなるバンク51a、51bが形成された後、溶液塗布によりポリビニル カルバゾールでなる発光層52が形成される。その上にはカリウムアセチルアセトネート (acacKと表記される)でなる電子注入層53、アルミニウム合金でなる陰極54が 形成される。この場合、陰極54がパッシベーション膜としても機能する。こうしてEL 素子2602が形成される。本実施例の場合、発光層53で発生した光は、矢印で示され るようにTFTが形成された基板の方に向かって放射される。本実施例のような構造とす る場合、電流制御用TFT2601はpチャネル型TFTで形成することが好ましい。 【0103】

以上のような、本実施例で示す EL表示装置は、実施形態 7の電子機器の表示部として 用いることができる。

【0104】

[実施形態9]

本実施形態では、図20(B)に示した回路図とは異なる構造の画素とした場合の例に ついて図21に示す。なお、本実施例において、2701はスイッチング用TFT270 2のソース配線、2703はスイッチング用TFT2702のゲート配線、2704は電 流制御用TFT、2705はコンデンサ、2706、2708は電流供給線、2707は EL素子とする。

【0105】

図21(A)は、二つの画素間で電流供給線2706を共通とした場合の例である。即 ち、二つの画素が電流供給線2706を中心に線対称となるように形成されている点に特 徴がある。この場合、電源供給線の本数を減らすことができるため、画素部をさらに高精 細化することができる。

[0106]

また、図21(B)は、電流供給線2708をゲート配線2703と平行に設けた場合の例である。尚、図21(B)では電流供給線2708とゲート配線2703とが重ならないように設けた構造となっているが、両者が異なる層に形成される配線であれば、絶縁膜を介して重なるように設けることもできる。この場合、電源供給線2708とゲート配線2703とで専有面積を共有させることができるため、画素部をさらに高精細化することができる。

【0107】

また、図21(C)は、図21(B)の構造と同様に電流供給線2708をゲート配線 2703と平行に設け、さらに、二つの画素を電流供給線2708を中心に線対称となる ように形成する点に特徴がある。また、電流供給線2708をゲート配線2703のいず れか一方と重なるように設けることも有効である。この場合、電源供給線の本数を減らす ことができるため、画素部をさらに高精細化することができる。図21(A)、図21( B)では電流制御用TFT2704のゲートにかかる電圧を保持するためにコンデンサ2 705を設ける構造としているが、コンデンサ2705を省略することも可能である。 10

30

[0108]

電流制御用TFT2403として図19(A)に示すような本願発明のnチャネル型T FTを用いているため、ゲート絶縁膜を介してゲート電極(と重なるように設けられたL DD領域を有している。この重なり合った領域には一般的にゲート容量と呼ばれる寄生容 量が形成されるが、本実施例ではこの寄生容量をコンデンサ2404の代わりとして積極 的に用いる点に特徴がある。この寄生容量のキャパシタンスは上記ゲート電極とLDD領 域とが重なり合った面積で変化するため、その重なり合った領域に含まれるLDD領域の 長さによって決まる。また、図21(A)、(B)、(C)の構造においても同様にコン デンサ2705を省略することは可能である。

(20)

[0109]

10

尚、本実施形態で示すEL表示装置の回路構成は、実施形態1で示すTFTの構成から 選択して図21に示す回路を形成すれば良い。また、実施形態7の電子機器の表示部とし て本実施例のEL表示パネルを用いることが可能である。

【実施例1】

【 0 1 1 0 】

実施形態1で示すように、TFTのゲート電極とゲート配線は、島状半導体層の外側で コンタクトホールを介することなく重なり合って接触している。このような構造において 、ゲート電極とゲート配線の抵抗を評価した結果を表1と表2に示す。表1はゲート電極 およびゲート配線を形成する材料のシート抵抗値を示している。

【 0 1 1 1 】

【表1】

| タル材料          | [[[]][[]][[]][[]][[]][[]][[]][[]][[]][ | <u> シート抵抗値(Ω/ロ)</u> |
|---------------|----------------------------------------|---------------------|
| TaN∖Ta        | 500\3500                               | 1.58                |
| W             | 4000                                   | 0.36                |
| Al-Nd         | 2500                                   | 0.19                |
| TaN∖\Ta+Al-Nd | 500\3500+2500                          | 0.16                |
| W+AI-Nd       | 4000+2500                              | 0.12                |

**[**0 1 1 2 **]** 

表2は、ゲート電極とゲート配線のコンタクト抵抗を評価するためにコンタクトチェーン(コンタクト数100~200)を形成し、その測定値からコンタクト部一つ当たりの 接触抵抗を求めた結果を示す。一つ当たりのコンタクト部の面積は、4µm×10µmまた は6µm×10µmとした。

**(**0 1 1 3 **)** 

【表2】

| マスク設計値           | TaN丶   | Taケート  | Wケ <sup>*</sup> ート |        |  |  |
|------------------|--------|--------|--------------------|--------|--|--|
| (幅*長さ*コンタクト数)    | 抵抗値(Ω) | 抵抗値(Ω) | 抵抗値(Ω)             | 抵抗値(Ω) |  |  |
| 4 μ m*10 μ m*100 | 162.7  | 158.5  | 0.09               | 0.08   |  |  |
| 4 μ m*10 μ m*200 | 162.2  | 156.4  | 0.06               | 0.06   |  |  |
| 6μm*10μm*100     | 183.7  | 175.1  | 0.05               | 0.05   |  |  |
| 6 μ m*10 μ m*200 | 172.0  | 168.3  | 0.04               | 0.04   |  |  |

**(**0 1 1 4 **)** 

ゲート電極はTaN膜とTa膜を積層した膜とW膜の2種類を作製した。ゲート配線は Alで形成した。但し、このAlにはNdが1重量%添加されている(以下、Al-Nd 膜と表記する)。表2で示す値より、ゲート電極とゲート配線の重なり部の面積を40μ 20

m2と仮定すると、TaN膜とTa膜を積層した膜では約200 、W膜では約0.1 となった。

【0115】

図22はTaN膜とTa膜を積層して形成したゲート電極と、Al-Nd膜の重ね合わ せ部を、透過型電子顕微鏡(TEM:Transmission Electron Microscope)で観察した結 果を示す。図23はTa膜とAl-Nd膜の界面を拡大して観察したものであり、図に示 す\*1~\*4の点においてエネルギー分散型X線分光分析(EDX:Energy Dispersion X -ray Spectroscopy)で組成を調べた。その結果、\*1ではAlが、\*4ではTaである ことが確認されたものの、\*2ではAlと酸素が、\*3ではTaと酸素がそれぞれ検出さ れ、酸化物を含有する層が形成されていることが判明した。この原因は、ゲート電極とし てTa膜を形成した後に、不純物元素を活性化するための熱処理工程が行われることによ り、Ta膜の表面が酸化されるためであると考えられる。さらに、Al-Nd膜を形成す ると、Ta膜の表面の酸素がAl-Nd膜を酸化させるためであると考えられる。このよ うな、コンタクト抵抗の増加はTaを用いた時に特に顕著に現れる結果であった。 【0116】

しかし、シミュレーションによりコンタクト抵抗が信号波形に与える影響を調べると、 200 程度ではあまり影響ないことを確認することができた。図26(A)、(B)は 立ち上がり波形および立ち下がり波形の抵抗値による変化を示す。計算に用いた等価回路 を図中に挿入して示す。ここでは、コンタクト抵抗に相当するR2を1 から1M まで 変化させて計算したが、10k 程度まではコンタクト抵抗の影響が殆どないことを確認 することができた。

20

30

40

10

【0117】 また ついタクト部の

また、コンタクト部の信頼性試験として通電試験を行い、コンタクト抵抗の変化を調べた。コンタクト部の面積を40µm2、コンタクト数200のテストサンプルを作製し、1 80 の雰囲気中で1mAの電流を1時間通電した。上記2種類のゲート電極材料について 調べたが、コンタクト抵抗の変化は殆ど観測されなかった。

【実施例2】

[0118]

作製されるTFTの信頼性はバイアス - 熱ストレス試験(以下、BT試験と記す)で調べた。TFTのサイズはチャネル長8μm、チャネル幅8μmである。試験条件は、nチャネル型TFTに対してゲート電圧+20V、ドレイン電圧0Vとして150 で1時間保持した。図24(A)、(B)はそれぞれnチャネル型TFTとpチャネル型TFTの結果を示すが、いずれにしても殆どバイアスストレスによる劣化は観測されていない。

【 実 施 例 3 】

【0119】

ゲート配線の材料の違いによる信号遅延の影響を評価した。図25は入力部と末端部に おける信号波形を示し、図25(A)は立ち上がり波形、図25(B)

は立ち下がり波形を示している。入力部と末端部の間隔は83mmである。図25において J2と表記された特性はTaN膜とTa膜を積層してゲート配線を形成し、J4と表記さ れたサンプルはA1-Nd膜でゲート配線を形成したサンプルである。ゲート配線の幅は 10µmである。前者のサンプルでは入力部と末端部の立ち上がりおよび立ち下がり時間 に大きな差があるのに対し、後者のサンプルではその差が非常に小さくなっている。表3 に遅延時間についてまとめた結果を示す。J2サンプルの遅延時間はJ4サンプルの約十 倍であり、表1で示すシート抵抗値から見て明らかなように、配線材料の抵抗が影響して いると判断することができる。

【0120】

【表3】

|      |      |      |       | 単位 : nsec. |  |  |
|------|------|------|-------|------------|--|--|
|      | 立ち」  | ヒがり  | 立ち下がり |            |  |  |
|      | J4構造 | J2構造 | J4構造  | J2構造       |  |  |
| 入力部  | 115  | 26   | 51    | 27         |  |  |
| 末端部  | 170  | 506  | 74    | 292        |  |  |
| 遅延の差 | 55   | 480  | 23    | 265        |  |  |

10

**[**0 1 2 1 **]** 

この結果より、画面サイズが4インチクラス以上の場合には、本発明のようにゲート電 極に接続するゲート配線を低抵抗材料で形成する必要があることが示された。 【符号の説明】

- 101 基板
- 102 下地膜
- 103b 結晶質半導体層
- 1 0 4 ~ 1 0 7 島 状 半 導 体 層
- 128~131 ゲート電極、132 容量配線
- 128a~132a 導電層(A)
- 1 2 8 b ~ 1 3 2 b 導電層(B) 1 2 8 c ~ 1 3 2 c 導電層(C)
- 1 4 7 、 1 4 8 ゲート配線、 1 4 9 容量配線
- 147a~149a 導電層(D)
- 147 b ~ 1 4 9 b 導電層(E)
- 150 第1の層間絶縁膜
- 151~154 ソース配線
- 155~158 ドレイン電極
- 159 パッシベーション膜
- 160 第2の層間絶縁膜
- 161、162 画素電極

30



(23)































【図12】





【図13】



(25)





【図15】







【図16】



【図17】



(27)







# 【図20】





【図21】







(C)





【図23】



### 【図24】

PA852, Unit2 No.AN (B] N-ch, L/W = 7.3/8. Tox= 115)





PA852, Unit2 No.AP ([B], P-ch, L/W = 7/8, Tox= 115)



## 【図25】





【図26】



フロントページの続き

(51)Int.CI.

FI H01L 29/78 617M

テーマコード(参考)

| F ターム(参考) | 3K107 | AA01 | BB01 | CC21 | CC42 | EE04 | HH04 | HH05 |      |      |      |
|-----------|-------|------|------|------|------|------|------|------|------|------|------|
|           | 5C094 | AA14 | AA23 | AA25 | AA43 | AA53 | BA03 | BA27 | DB01 | FA04 | FB12 |
|           | 5F110 | AA08 | AA14 | AA19 | BB01 | BB04 | CC02 | DD02 | DD03 | DD06 | DD13 |
|           |       | DD14 | DD15 | DD24 | DD25 | EE01 | EE02 | EE03 | EE04 | EE05 | EE06 |
|           |       | EE08 | EE11 | EE14 | EE15 | EE28 | EE37 | EE44 | FF04 | FF09 | FF28 |
|           |       | FF30 | GG01 | GG02 | GG13 | GG25 | GG32 | GG34 | GG43 | GG44 | GG51 |
|           |       | HJ01 | HJ04 | HJ12 | HJ23 | HJ30 | HL03 | HL04 | HL07 | HL12 | HL23 |
|           |       | HM12 | HM13 | HM15 | NN02 | NN03 | NN04 | NN22 | NN23 | NN24 | NN27 |
|           |       | NN40 | NN71 | NN72 | NN78 | PP01 | PP03 | PP10 | PP35 | QQ09 | QQ11 |
|           |       | 0025 |      |      |      |      |      |      |      |      |      |