## (12) 特許公報(B2)

(11) 特許番号

## 特許第5865016号

(P5865016)

(45) 発行日 平成28年2月17日(2016.2.17)

(19) **日本国特許庁(JP)** 

(24) 登録日 平成28年1月8日 (2016.1.8)

| (51) Int.Cl. |        |           | FΙ   |       |   |
|--------------|--------|-----------|------|-------|---|
| HO1L         | 29/47  | (2006.01) | HO1L | 29/48 | F |
| H01L         | 29/872 | (2006.01) | HO1L | 29/48 | D |
|              |        |           | HO1L | 29/48 | Е |

## 請求項の数 14 (全 18 頁)

| (21) 出願番号<br>(22) 出願日<br>(65) 公開番号 | 特願2011-238190 (P2011-238190)<br>平成23年10月31日 (2011.10.31)<br>特開2013-98268 (P2013-98268A) | (73)特許権者 | 6 000233273<br>株式会社 日立パワーデバイス<br>茨城県日立市大みか町五丁目2番2号 |
|------------------------------------|-----------------------------------------------------------------------------------------|----------|----------------------------------------------------|
| (43) 公開日                           | 平成25年5月20日 (2013.5.20)                                                                  | (74)代理人  | 100100310                                          |
| 審査請求日                              | 平成26年8月8日 (2014.8.8)                                                                    |          | 弁理士 井上 学                                           |
|                                    |                                                                                         | (72)発明者  | 小西 くみこ                                             |
|                                    |                                                                                         |          | 東京都国分寺市東恋ヶ窪一丁目280番地                                |
|                                    |                                                                                         |          | 株式会社日立製作所中央研究所内                                    |
|                                    |                                                                                         | (72)発明者  | 横山 夏樹                                              |
|                                    |                                                                                         |          | 東京都国分寺市東恋ヶ窪一丁目280番地                                |
|                                    |                                                                                         |          | 株式会社日立製作所中央研究所内                                    |
|                                    |                                                                                         | (72)発明者  | 亀代 典史                                              |
|                                    |                                                                                         |          | 東京都国分寺市東恋ヶ窪一丁目280番地                                |
|                                    |                                                                                         |          | 株式会社日立製作所中央研究所内                                    |
|                                    |                                                                                         |          |                                                    |
|                                    |                                                                                         |          | 最終頁に続く                                             |

(54) 【発明の名称】トレンチ型ショットキー接合型半導体装置及びその製造方法

(57)【特許請求の範囲】

【請求項1】

不純物を含み第1導電型を有する炭化珪素基板と、

- 前記基板上に形成され、前記基板より不純物濃度の低い第1導電型のドリフト層と、
- 前記ドリフト層表面に形成され、底面と側面をもつ複数個の第1トレンチ群と、
- 前記第1トレンチの内壁部に接するように形成された第2導電型不純物領域と、
- 前記第1トレンチ群の間に挟まれたショットキー接合領域と、

前記ドリフト層表面に接するように形成された第1電極と、

前記基板の裏面に形成された第2電極を具備<u>するショットキー</u>接合型半導体装置の製造 方法であって、

前記第1トレンチの底面の中央よりも周辺を深く掘ってサブトレンチを形成し、

前記第1トレンチの内壁部へ、第2導電型の不純物を基板表面に対して垂直にイオン注入して<u>前記</u>第2導電型不純物領域を形成することを特徴とするショットキー接合型半導体 装置の製造方法。

【請求項2】

前記第1トレンチを、前記ドリフト層表面に互いに並列に並ぶように形成することを特徴とする請求項1に記載のショットキー接合型半導体装置の製造方法。

【請求項3】

前記第1トレンチを前記ドリフト層表面に幅1µm以下に開口することを特徴とする請 求項1に記載のショットキーダイオードの製造方法。

【請求項4】

前記第1トレンチの底面の周辺の深さを、トレンチ7底面の中央の深さよりも200n m以上深く形成することを特徴とする請求項1に記載のショットキー接合型半導体装置の 製造方法。

【請求項5】

前記第1トレンチの前記ドリフト層表面における開口幅よりもトレンチの底面の幅を小 さく形成することを特徴とする請求項1に記載のショットキー接合型半導体装置の製造方 法。

【請求項6】

前記第1トレンチの内壁部に接するように形成された前記第2導電型不純物領域を、 10 トレンチの底面の中央での接合位置よりもトレンチの底面の周辺での接合位置が深くなる ように形成することを特徴とする請求項1に記載のショットキー接合型半導体装置の製造 方法。

【請求項7】

前記第1トレンチの前記ドリフト層表面における開口幅をL<sub>p n</sub>とし、前記第1トレン チの間に挟まれたショットキー接合領域の幅をL<sub>SBD</sub>とすると、L<sub>p n</sub>+L<sub>SBD</sub>が2 μm以下となるように形成することを特徴とする請求項1に記載のショットキー接合型半 導体装置の製造方法。

【請求項8】

半導体装置の終端部において、前記第1トレンチを取り囲むように、前記第1トレンチ 20 よりもドリフト層表面における開口幅が広い第2のトレンチを配置し、前記第2のトレン チの底面の周辺の深さと前記第2のトレンチの底面の中央の深さを等しく形成することを 特徴とする請求項1に記載のショットキー接合型半導体装置の製造方法。

【請求項9】

第1導電型の炭化珪素基板上に第1導電型の炭化珪素で構成されたドリフト層を形成し

前記ドリフト層上に酸化膜を形成し、

前記酸化膜に複数の開口部を形成し、

前記酸化膜をマスクとして<u>、第1トレンチと、</u>前記第1トレンチの底面の中央よりも周辺を深く掘ったサブトレンチと、を形成し、

30

前記酸化膜をマスクとして前記第1トレンチの内壁部へ第2導電型の不純物を基板表面 に対して垂直にイオン注入して第2導電型不純物領域を形成することを特徴とするショッ トキー接合型半導体装置の製造方法。

【請求項10】

第1導電型の炭化珪素基板と、

前記炭化珪素基板よりも不純物濃度が低い第1導電型の第1領域と、第2導電型の第2 領域とを有する炭化珪素層と、

前記炭化珪素層の第1導電型の第1領域との間でショットキー接合している第1電極と

前記炭化珪素基板の裏面との間でオーミック接合している第2電極とを備え、

40

前記炭化珪素層は第1トレンチと、<u>前記</u>第1トレンチ内に<u>、前記第1トレンチの底面の</u> <u>中央よりも周辺を深く掘って形成された</u>第2トレンチであるサブトレンチとを備え、 前記サブトレンチの内壁に位置する炭化珪素層は前記第2領域であり、

<u>前記第2領域は、前記第1トレンチの中央の下よりも、前記第1トレンチの側面の下の</u> 方が接合位置が深いことを特徴とするショットキー接合型半導体装置。

【請求項11】

請求項10において、

前記サブトレンチの下方にサブトレンチの形状に応じた不純物濃度のピークがあること を特徴とするショットキー接合型半導体装置。

【請求項12】

請求項10において、

前記第1トレンチの開口幅が1µm以下であることを特徴とするショットキー接合型半 導体装置。

【請求項13】

請求項10において、

前記サブトレンチの深さは200nm以上あることを特徴とするショットキー接合型半 導体装置。

【請求項14】

請求項10において、

前記サブトレンチは上に向かって徐々に幅がせまくなるテーパ状の内壁を備え、

前記第1トレンチの幅が上に向かって徐々に幅が広くなるテーパ状の内壁を備えている ことを特徴とするショットキー接合型半導体装置。

【発明の詳細な説明】

【技術分野】

[0001]

本発明は、トレンチ型ショットキー接合型半導体装置に関するものである。

【背景技術】

[0002]

パワー半導体素子には高耐圧の他、低オン抵抗、低スイッチング損失が要求されるが、 現在の主流である珪素(Si)パワー素子は、理論的な性能限界に近づいている。炭化珪素 20 (SiC)はSiと比較して絶縁破壊電界強度が約1桁大きいため、耐圧を保持するドリフ ト層を約1/10に薄く、不純物濃度を約100倍高くすることで、素子抵抗を理論上3 桁以上低減できる。また、Siに対してバンドギャップが約3倍大きいことから高温動作 も可能であることから、Siを超える性能が期待できる。

【 0 0 0 3 】

SiCを用いたパワー半導体素子のなかでもユニポーラ型のショットキーバリアダイオ ード(SBD:Schottky Barrier Diode)は研究開発が進んでいる 。現在主流のSiダイオードは、正孔と電子の2つのキャリアで動作するバイポーラ型で あるため、スイッチング時に過剰少数キャリアの排出によるリカバリ電流が生じ、スイッ チング損失が発生する。一方、SBDは電子のみで動作するユニポーラ型であるため、理 想的にはリカバリ電流は生じず、スイッチング損失の劇的な低減が可能である。しかし、 Siで高耐圧のSBDを実現しようとすると、絶縁破壊電界強度が小さいためにドリフト 層が厚く、不純物濃度が低くなる。その結果、素子抵抗が著しく増大するため、実用に適 さない。一方、SiCは絶縁破壊強度が大きいため、高耐圧でも素子抵抗が小さく高性能 なSBDが実現可能である。しかし、SBDは構造上、逆方向のリーク電流が大きいとい う問題点があった。

[0004]

リーク電流は、ショットキー界面の電界強度を低減することで、低減可能である。その ためSiCのショットキー界面にpn接合を混載したジャンクションバリアショットキー (JBS:Junction Barrier Schottky)構造が提案されてい る。逆方向電圧印加時は、pn接合部分から空乏層が広がり、ショットキー接合領域の下 をピンチオフする。このため、ショットキー接合界面の電界は低減され、リーク電流が抑 制できる。

[0005]

ジャンクションバリアショットキーダイオードが特開平5 - 136015(特許文献1)において開示されている。この構造を、図17に例示する。図17において、1はSiCからなるn+SiC基板を、2はn-SiCドリフト層を、3はショットキー接合領域を、4はp+SiC領域を、5はショットキーダイオードのアノード電極を、6はカソード電極を、それぞれ示している。そして、n-SiCドリフト層表面におけるp+SiC領域の幅をL<sub>nn</sub>、p+SiC領域の間隔をL<sub>SRD</sub>として示している。

30

10

[0006]

JBS構造において、ショットキー接合界面の電界強度をより低減するためには、より 低い逆電圧でショットキー接合領域の下をピンチオフする必要があり、つまりショットキ - 領域をより小さくする必要がある。しかし、ショットキー領域が小さくなると、オン電 流の経路が狭くなるため、オン抵抗は増加する。よって、ショットキー接合界面の電界強 度とオン抵抗はトレードオフの関係にある。このトレードオフを改善する手段として、ド リフト層表面に複数のトンレチを形成し、その内壁にp+SiC領域を配置するトレンチ 型ジャンクションバリアショットキーダイオードが有効である。

[0007]

10 トレンチ型ジャンクションバリアショットキーダイオードが特開平4-321274 (特許文献2)において開示されている。図18にトレンチ型ジャンクションバリアショ ットキーダイオードの断面構造図を示す。トレンチ7の内壁部にp+SiC領域4が形成 されている。尚、図18において、図17と同じ符号の部位は同じものを示し、トレンチ 7の開口幅をL<sub>pn</sub>、トレンチ7同士の間隔をL<sub>s B</sub>として示している。

【先行技術文献】

【特許文献】

[0008]

【特許文献1】特開平5-136015

【特許文献 2 】特開平4 - 3 2 1 2 7 4

【発明の概要】

【発明が解決しようとする課題】

 $\begin{bmatrix} 0 & 0 & 0 & 9 \end{bmatrix}$ 

トレンチ型ジャンクションバリアショットキーダイオードにおいて、ショットキー接合 面積を保持したまま、素子面積を縮小して低容量化や低コスト化を図る際や、素子面積を 保持したままショットキー接合面積を大きくして大電流化や低オン抵抗化を図る際は、ト レンチ7の開口幅を小さくする必要がある。しかしながら、トレンチ7の開口幅を小さく すると、トレンチ7下のp+SiC領域に電界が集中し、素子耐圧が低下するという問題 がある。

[0010]

本発明の目的は、トレンチ型ショットキー接合型半導体装置のトレンチ7開口幅を小さ くする際に、トレンチ7の底面のドリフト層表面の下に形成されたp+SiC領域に電界 が集中するのを抑制し、素子耐圧の低下を防ぐことである。

【課題を解決するための手段】

[0011]

上記目的を達成する代表的な手段として以下の手段を本願は含む。

[0012]

不純物を含み第1導電型を有する炭化珪素基板と、前記基板上に形成され、前記基板よ り不純物濃度の低い第1導電型のドリフト層と、前記ドリフト層表面に形成され、底面と 側面をもつ複数個の第1トレンチ群と、前記第1トレンチの内壁部に接するように形成さ れた第2導電型不純物領域と、前記第1トレンチ群の間に挟まれたショットキー接合領域 と、前記ドリフト層表面に接するように形成された第1電極と、前記基板の裏面に形成さ れた第2電極を具備し、前記第1トレンチの底面の中央よりも周辺を深く掘ってサブトレ ンチを形成し、前記第1トレンチの内壁部へ、第2導電型の不純物を基板表面に対して垂 直にイオン注入して第2導電型不純物領域を形成することを特徴とするショットキー接合 型半導体装置の製造方法。

【発明の効果】

**[**0013**]** 

本発明によれば、トレンチ型ショットキー接合型半導体装置のトレンチ開口幅を小さく しても、トレンチ下のp+SiC領域に電界が集中するのを抑制し、素子耐圧の低下を防 ぐことができるようになる。

20

30

【図面の簡単な説明】

- 【0014】
- 【図1】実施例1のトレンチ型のジャンクションバリアショットキーダイオードの断面構 造図である。
- 【図2】実施例2のトレンチ型のジャンクションバリアショットキーダイオードの断面構 造図である。
- 【図3】実施例3のトレンチ型のジャンクションバリアショットキーダイオードの断面構 造図である。
- 【図4】実施例1乃至3のトレンチ型のジャンクションバリアショットキーダイオードの 平面構造図である。
- 【図 5】実施例 1 乃至 3 のトレンチ型のジャンクションバリアショットキーダイオードの 平面構造図である。
- 【図6】実施例1乃至3のトレンチ型のジャンクションバリアショットキーダイオードの 平面構造図である。
- 【図7】実施例1乃至3のトレンチ型のジャンクションバリアショットキーダイオードの 平面構造図である。
- 【図8】実施例1乃至3のトレンチ型のジャンクションバリアショットキーダイオードの 終端領域の断面構造図である。
- 【図9】実施例1のトレンチ型のジャンクションバリアショットキーダイオードの製造プロセスの説明図である。

20

10

- 【図10】実施例1のトレンチ型のジャンクションバリアショットキーダイオードの逆方 向電流電圧特性図である。
- 【図11】実施例1のトレンチ型のジャンクションバリアショットキーダイオードの逆方 向電流電圧特性図である。
- 【図12】実施例1乃至3のトレンチ型のジャンクションバリアショットキーダイオードの逆方向電流電圧特性図である。
- 【図13】実施例3のトレンチ型のジャンクションバリアショットキーダイオードの電界 強度分布と電流密度分布を従来と比較した図面である。
- 【図14】実施例3のトレンチ型のジャンクションバリアショットキーダイオードの電界 プロファイルを従来と比較した図面である。
- 【図15】実施例3のトレンチ型のジャンクションバリアショットキーダイオードのトレンチ7開口幅と耐圧の関係の計算結果である。
- 【図16】実施例3トレンチ型のジャンクションバリアショットキーダイオードのサブト レンチ8高さと耐圧の関係の計算結果である。
- 【図17】従来のプレナー型のジャンクションバリアショットキーダイオードの断面構造 図である。
- 【図18】従来のトレンチ型のジャンクションバリアショットキーダイオードの断面構造 図である。
- 【発明を実施するための形態】
- 【0015】
- 以下、発明の実施例に即して本発明をより具体的に説明する。
- [0016]

図4は、実施例1乃至3のトレンチ型のジャンクションバリアショットキーダイオード の平面構造図を示している。参照符号2はn-SiCドリフト層を、3はSiCのショッ トキー接合領域を、4はライン状のp+SiC領域を、8はトレンチ7内に形成されたサ プトレンチを、9はトレンチ7を取り囲む素子終端部のターミネーショントレンチを示し ている。

- 【実施例1】
- [0017]
- 図1は、図4のA-Aに沿った断面図である。図1において、1はn+SiC基板を、 50

4 は p + S i C 領域を、 5 はショットキーダイオードのアノード電極を、 6 はカソード電 極を、 8 はトレンチ 7 内にあるサブトレンチを、それぞれ示している。なお、サブトレン チ 8 はトレンチ 7 の一部として以下説明する。

【0018】

n - SiCドリフト層2と、トレンチ7(サブトレンチ8)の底面(下部)に配置されたp + SiC領域4との界面でpn接合領域が形成される。

【0019】

図1において、トレンチ7(サブトレンチ8)の底面(下部)に配置されたp+SiC 領域4は、トレンチ7(サブトレンチ8)の底面中央での接合位置よりも、トレンチ7( サブトレンチ8)の底面の中央部から周辺(端部)に向かって接合位置が深くなっている ので、トレンチ7(サブトレンチ8)の開口幅を小さくした場合に、トレンチ7(サブト レンチ8)の底面のp+SiC領域に電界が集中して耐圧が低下することを抑制できてい る。

【0020】

なお、 p + S i C 領域のレイアウトとして本実施例では図4 に示すようなライン状の配置を用いたが、図5 に示すような矩形のパターンにしても、図6 に示すようにドットのパターンにしても、また図7 に示すように六角形のパターンにしてもよい。図4、図5、図6、図7 において、その他の符号は、図1 のそれと同じ符号は同じ部位を示す。 【0021】

図 8 は図 4 の B B に沿った断面図を示している。 1 0 は素子終端を含むターミネーショ 20 ン領域を示している。本実施例ではターミネーション領域に、デバイス機能部分を帯状に 囲む p 領域を配置する J T E (J u n c t i o n T e r m i n a t i o n E x t e n s i o n)構造を適用したが、リング状に複数本 p + S i C 領域を配置する F L R (F i e l d L i m i t i n g R i n g)構造でもよい。

【0022】

いずれの構造においても、素子終端近傍での電界集中を避けるため、ターミネーション トレンチ9は、素子中央部に形成されるトレンチ7よりも開口幅を広くし、かつ、素子終 端近傍のターミネーショントレンチ9の底面部にはサブトレンチ8を設けない。従って、 素子中央部に形成されたサブトレンチ8のある深溝のトレンチ7はターミネーション領域 の浅溝であるターミネーショントレンチ9に囲まれる平面レイアウトになっている。その 他の符号は、図1のそれと同じ符号は同じ部位を示す。

30

10

以降は、素子終端部の説明は省略し、断面図では、ダイオードの主要部である素子中央 部のみ示し、ターミネーション領域は省略する。

【0024】

[0023]

次に、図1の素子構造の製造フローを図9の(a)から(d)を参照して説明する。尚 、図9においても、ダイオードの主要部である素子中央部のみ示し、前述のターミネーション領域は省略されている。本実施例のダイオードは耐圧600V以上である。

【0025】

まず、n+SiC基板1を準備する。本実施例では、不純物濃度は2×10<sup>18</sup> cm<sup>-40</sup> <sup>3</sup>とし、基板厚さは354µmとし、基板の主面は(0001)面とした。不純物濃度、 基板厚さ、基板の主面は他の条件でも構わない。

【0026】

まず、このn + S i C 基板 1 上にドレイン層となる n - S i C ドリフト層 2 を 8 μ m 形 成する。不純物として窒素を用いて n + S i C 基板 1 と同じ導電性とし、その不純物濃度 を 2 × 1 0 <sup>1 6</sup> c m <sup>- 3</sup> とする。

【0027】

次に、図9(a)に示すように、 n - S i C ドリフト層 2 の上にプラズマ C V D ( C h e m i c a l V a p o r d e p o s i t i o n )方によりシリコン酸化膜 1 1 を形成 し、フォトリソグラフィー技術とドライエッチング技術を用いて、複数の開口部を形成す る。

【0028】

そして、図9(b)に示すように、シリコン酸化膜11をマスクとしてドライエッチン グし、n-SiCドリフト層2にトレンチ7(サプトレンチ8を含む)を形成する。トレ ンチ7の加工には、マイクロ波ECR(Electron Cyclotron Res onance)プラズマ方式を採用したプラズマエッチング装置を用いた。加工に用いた ガスは、アルゴン(Ar)、三フッ化メタン(CHF<sub>3</sub>)、六フッ化硫黄(SF<sub>6</sub>)の混 合ガスで、1.0Paの圧力のもと60Wのバイアスパワーにて行った。装置の電極形状 は直径200mmの円形であり、単位面積あたりのバイアスパワーは0.048W/cm <sup>2</sup>である。具体的には、トレンチ7の底面中央部分に反応性生物を堆積させることで、底 面端部に比べてエッチングを弱め、200nmのサプトレンチ8を形成し、トレンチ7を 形成した。また、図9(b)中において、トレンチ7の開口幅Lpn、トレンチ7の間隔 LsBDは要求される性能によって異なってくるが、Lpnが1µm以下の場合に耐圧低 下を防止する効果が顕著である。詳細については後述する。

(7)

[0029]

次に、図9(c)に示すように、引き続き開口した二酸化シリコン酸化膜11をマスク として、n-SiCドリフト層2表面に垂直方向にイオン注入し、トレンチ7の下のp+ SiC領域4を形成する。サプトレンチ8が形成されているため、p+SiC領域4は、 トレンチ7の底面の中央での接合位置よりも、トレンチ7の底面の周辺(トレンチ端部) での接合位置が深くなる。

[0030]

ここで、n-SiCドリフト層2表面に垂直な面からある角度を持たせ、例えば30度 の角度を持って斜めに注入した場合、トレンチ7の底面の下で中央の方が浅い不純物プロ ファイルが形成される。しかし、p+SiC領域4が横方向に広がってしまい、順方向電 圧印加時の電流経路を制限してしまうため、オン抵抗が増加する。そこで、n-SiCド リフト層2表面に対して垂直な方向にイオン注入を行うことで、このような特性の劣化を 実質上防いでいる。

[0031]

p型のドーパントとしては、アルミニウムを用い、1700 で活性化アニールを行った。1700 に保った時間は60秒である。

[0032]

最後に、図9(d)に示すように、n+SiC基板1裏面にNi(100nm)/Ti (25nm)を形成した後、1000 、120秒アニールしてNiシリサイド層を形成 した。その後、n-SiCドリフト層2表面にショットキーダイオードのアノード電極5 を形成した。

[0033]

以上の製造フローで、実施例1のトレンチ型のジャンクションバリアショットキーダイ オードが得られる。

【0034】

実施例1のトレンチ型ジャンクションバリアショットキーダイオードの逆方向特性を評 <sup>40</sup> 価し、従来例である図18のトレンチ型ジャンクションバリアショットキーダイオードと 比較した結果を図10に示す。

【0035】

実施例1のトレンチ7の間隔はL<sub>SBD</sub>=1µm、トレンチ7(サブトレンチ8)の深 さは1µm、サブトレンチ8の中央部の凸の高さ(深さ)は200nmである。従来例の トレンチ7の深さは、実施例1と同様に1µmとした。従来例のトレンチ7の開口幅がL pn=2µmの場合における逆方向特性は、図10中の一点鎖線に示すように、耐圧95 8V(リーク電流が1mA/cm<sup>2</sup>となる電圧で定義)となった。ショットキー接合面積 を保持したまま、素子面積を縮小してL<sub>pn</sub>=1µmとすると、図10中の点線に示すよう うに、耐圧862Vまで低下した。一方、実施例1の逆方向特性は、図10中の実線に示

20

10

すように、トレンチ7(サブトレンチ8)の開口幅 L<sub>pn</sub> = 1 μ m としても、素子耐圧の 低下を防ぐことができ、従来例のトレンチ7の開口幅 L<sub>pn</sub> = 2 μ m の耐圧と同等以上、 従来のトレンチ7の開口幅 L<sub>pn</sub> = 1 μ m の耐圧より100 V 以上高い975 V が得られ た。

【0036】

次に、実施例1のトレンチ7(サブトレンチ8)の開口幅L<sub>p</sub>,が2µm以上の場合の 逆方向特性を図11及び図12に示す。実施例トレンチ7(サブトレンチ8)の開口幅L <sub>p</sub>,が2µm以上の場合、サブトレンチ8を設けない従来例は、図11中の点線に示すように、耐圧958Vとなった。一方、実施例1は図11中、実線に示すように耐圧980 Vとなり、L<sub>p</sub>,=1µmの場合の方が顕著な効果があることがわかる。図12に、トレ ンチ7(サブトレンチ8)の開口幅L<sub>p</sub>,=3µmとし、実施例1のトレンチ型ジャンク ションバリアショットキーダイオードの逆方向特性と従来のものを比較したものを示す。 サブトレンチ8を設けない従来のトレンチ型ジャンクションバリアショットキーダイオー ドは、図12中の点線に示すように、耐圧942Vとなった。一方、実施例1の場合は図 12中実線に示すように耐圧800Vとなり、素子耐圧が劣化した。つまり、トレンチ7 (サブトレンチ8)の開口幅1µm以下が好ましいことわかる。

【 0 0 3 7 】

本実施例では、 p + S i C 領域のレイアウトは図 4 に示すようなライン状の配置を用い たが、 p + S i C 領域のレイアウトは図 5 に示すような矩形のパターンにしても、図 6 に 示すようにドットのパターンにしても、また図 7 に示すように六角形のパターンにしても よい。

20

30

10

【実施例2】

【0038】

図2は実施例2の断面構造図である。実施例1との違いは、サブトレンチ8の断面形状 が実施例1では逆三角形であったのを、矩形としたものである。

【0039】

本実施例でも、 p + S i C 領域のレイアウトは、図 4 に示すようなライン状、図 5 に示 すような矩形パターン、図 6 に示すようなドットパターン、図 7 に示すような多角形(六 角形)パターンにしてもよい。

【実施例3】

[0040]

図3は本発明の実施例3の断面構造図である。実施例1との違いは、トレンチ7の側面 が、ドリフト層2の表面に対して垂直ではなく、傾いているという点である。12は、ト レンチ7側面のテーパー角度 を示している。トレンチ7の側面を、ドリフト層2の表面 に対して垂直ではなく、テーパー角度12の傾きを持たせることにより、トレンチ7内壁 部に接するp+SiC領域4の形状が変化するため、ショットキー接合領域3での電界強 度が変化し、またオン電流の電流経路の広がりも変化し、所望の特性を得るため任意に設 計可能となる。本実施例の場合、中央の突起から下にある溝がサプトレンチ8である。 【0041】

本実施例では、p+SiC領域のレイアウトは図4に示すようなライン状の配置を用い 40 たが、p+SiC領域のレイアウトは図5に示すような矩形のパターンにしても、図6に 示すようにドットのパターンにしても、また図7に示すように六角形のパターンにしても よい。

【0042】

続いて、シミュレーション結果を用いて発明の効果を詳細に説明する。図13(a)(b)は、従来のトレンチ型のジャンクションバリアショットキーダイオード(図18)と実施例3(図3)の電界強度分布と電流密度分布をそれぞれ比較したものである。共に、トレンチ7の開口幅Lpn=1µm、深さは1µm、トレンチ7の間隔はLsBD=1µm、サブトレンチ8の高さは400nm、テーパー角度12は73度とし、逆方向に1000V印加した場合の計算結果である。図13(a)に示すように、従来はトレンチ7の中

央に位置する p + S i C 領域で電界が集中しており、図 1 3 (b) に示すように電界集中 する部分からリーク電流が流れている。

【0043】

一方、本実施例は、図13(a)に示すように、トレンチ7の下に形成されたp+Si C領域4をトレンチ7の底面の中央での接合位置よりも、トレンチ7の底面の周辺での接 合位置が深くなるように形成する。そのため、従来例では起こる電界集中が緩和され、図 13(b)に示すようにリーク電流が低減される(実質上流れない)。

[0044]

図12に図13中CCとDDに沿った電界強度分布を示す。従来ではトレンチ7の中央 においてp+SiC領域で電界が集中しており、トレンチ7の中央において電界強度は最 10 大値をとり、SiCの絶縁破壊電界である3MV/cmを越える。

【0045】

一方、実施例3では、トレンチ7の下のp+SiC領域4をトレンチ7の中央での接合 位置よりも、トレンチ7の周辺(端部)での接合位置が深くなるように形成している、ト レンチ7中央部分で電界が低減され、最大値は3MV/cmを越えない。

【0046】

このように、 p + S i C 領域 4 をトレンチ 7 の底面の中央での接合位置よりも、トレン チ 7 の底面の周辺(トレンチ端部)での接合位置が深くしているので、トレンチ 7 の下の p + S i C 領域 4 で電界が集中して耐圧が低下することを抑制できる。

【0047】

図15にトレンチ7の開口幅 L<sub>pn</sub> と耐圧の関係の計算結果を示す。トレンチ7の深さ は1µm、サブトレンチ8の高さ(サブトレンチ7中央の凸部の高さ)は400nm、ト レンチ7の間隔は L<sub>SBD</sub> = 1µm、テーパー角度12は73度とした。従来はトレンチ 7の開口幅 L<sub>pn</sub>を3µmから1µmに小さくすると電界集中が起こりやすくなり、耐圧 が約150V低下してしまう。実施例3の場合、トレンチ7の開口幅を1µmとしても耐 圧の劣化を約60Vに抑えることができ、従来よりも約100V高い耐圧を保持できる。 【0048】

図16にトレンチ7の開口幅L<sub>p n</sub>を1µm、1.5µm、2µm、3µmとした場合の、サブトレンチ8の高さと耐圧の関係の計算結果を示す。トレンチ7の深さは1µm、 トレンチ7の間隔はL<sub>SBD</sub>=1µmとした。トレンチ7開口幅L<sub>p n</sub>が1.5µm、2 µm、3µmと広くなると、サブトレンチ8を形成することで、耐圧は低下する。よって 開口部が広い素子終端部のターミネーショントレンチ9の底面部にはサブトレンチ8を設 けない。トレンチ7の開口幅を1µmまで小さくすると、サブトレンチ8を設けることで 、耐圧が向上する。また、サブトレンチ8は200nm以上の高さを必要とし、その効果 はサブトレンチ8の高さが800nmでも同様の効果があることを確認した。 【0049】

上記各実施例はトレンチ型ジャンクションバリアショットキーダイオード単体について 記載したが、例えば、スイッチング素子である接合FET(JFET)やMOSFETと の混載素子のダイオード部分に適用しても同様の効果が得られる。

40

30

【符号の説明】

【0050】

1…n+SiC基板、2…n-SiCドリフト層、3…ショットキー接合領域、4…p +SiC領域、5…ショットキーダイオードのアノード電極、6…カソード電極、7…ト レンチ、8…サプトレンチ、9…素子終端部のトレンチ、10…ターミネーション領域、 11…シリコン酸化膜、12…トレンチ側面のテーパー角度

(9)













【図16】





【図12】







図1 3 7 -5 p 4 'n -8 2 n+ 1 6







(11)























【図9】











図17



【図18】





フロントページの続き

審査官 棚田 一也

(56)参考文献 特開2009-224485(JP,A) 特開2002-009082(JP,A) 特表2002-508888(JP,A) 特開2006-310782(JP,A)

(58)調査した分野(Int.Cl., DB名)

H 0 1 L 2 1 / 3 3 6 H 0 1 L 2 7 / 0 4 H 0 1 L 2 9 / 4 7 H 0 1 L 2 9 / 7 3 9 H 0 1 L 2 9 / 7 8 H 0 1 L 2 9 / 8 7 2