#### (19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

#### 特許第5397224号

(P5397224)

(45) 発行日 平成26年1月22日(2014.1.22)

(24) 登録日 平成25年11月1日 (2013.11.1)

Ζ

(51) Int.Cl. F I HO 1 L 43/08 (2006.01) HO 1 L 43/08 HO 1 L 21/8246 (2006.01) HO 1 L 27/10 4 4 7 HO 1 L 27/105 (2006.01)

請求項の数 3 (全 29 頁)

| <ul><li>(21) 出願番号</li><li>(86) (22) 出願日</li><li>(86) 国際出願番号</li><li>(87) 国際公開番号</li></ul> | 特願2009-536017(P2009-536017)<br>平成20年9月22日(2008.9.22)<br>PCT/JP2008/067091<br>₩02009/044644 | (73)特許権者<br>(74)代理人 | 章 000004237<br>日本電気株式会社<br>東京都港区芝五丁目7番1号<br>100102864 | 1       |
|-------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------|---------------------|-------------------------------------------------------|---------|
| (87) 国際公開日                                                                                | 平成21年4月9日(2009.4.9)                                                                        |                     | 弁理士 工藤 実                                              |         |
| 審査請求日                                                                                     | 平成23年8月4日(2011.8.4)                                                                        | (72)発明者             | 深見 俊輔                                                 |         |
| (31) 優先権主張番号                                                                              | 特願2007-260590 (P2007-260590)                                                               |                     | 東京都港区芝五丁目7番1号                                         | ▶ 日本電気株 |
| (32) 優先日                                                                                  | 平成19年10月4日 (2007.10.4)                                                                     |                     | 式会社内                                                  |         |
| (33) 優先権主張国                                                                               | 日本国(JP)                                                                                    | (72)発明者             | 石綿 延行                                                 |         |
|                                                                                           |                                                                                            |                     | 東京都港区芝五丁目7番1号                                         | ▶ 日本電気株 |
| (出願人による申告)平成19年度独立行政法人新エネ                                                                 |                                                                                            |                     | 式会社内                                                  |         |
| ルギー・産業技術総合開発機構「スピントロニクス不揮                                                                 |                                                                                            | (72)発明者             | 鈴木 哲広                                                 |         |
| 発性機能技術プロジェクト」に関する委託研究、産業技                                                                 |                                                                                            |                     | 東京都港区芝五丁目7番1号                                         | ▶ 日本電気株 |
| 術力強化法第19条の適用を受ける特許出願                                                                      |                                                                                            |                     | 式会社内                                                  |         |
|                                                                                           |                                                                                            |                     |                                                       |         |
|                                                                                           |                                                                                            |                     | f                                                     | 最終頁に続く  |

(54) 【発明の名称】磁気抵抗効果素子、及び磁気ランダムアクセスメモリ、及びその初期化方法

(57)【特許請求の範囲】

【請求項1】

第1強磁性層と、

前記第1強磁性層の第1表面側に配置される絶縁層と、

前記絶縁層の前記第1強磁性層とは反対側に配置される第2強磁性層と、

前記第1強磁性層の長手方向の端部付近に配置され前記第1強磁性層と磁気的に接続す る第3強磁性層と、

前記第1強磁性層の長手方向の端部付近に配置され前記第1強磁性層と磁気的に接続す

る第4強磁性層

とを具備し、

10

前記第1強磁性層、前記第2強磁性層、前記第3強磁性層及び前記第4強磁性層は、それぞれの膜面に対して水平よりも垂直に近い磁気異方性を有し、

前記第1強磁性層が台形状の断面形状を有し、

## <u>前記台形は、前記第3強磁性層側の辺が、前記第3強磁性層側と反対側の辺よりも長い</u> 磁気抵抗効果素子。

- 【請求項2】
- 磁気抵抗素子の初期化方法であって、
- 前記磁気抵抗素子は、
- 第1強磁性層と、
- 前記第1強磁性層の第1表面側に配置される絶縁層と、

前記絶縁層の前記第1強磁性層とは反対側に配置される第2強磁性層と、

\_\_\_\_前記第1強磁性層の長手方向の端部付近に配置され前記第1強磁性層と磁気的に接続す る第3強磁性層と、

(2)

前記第1強磁性層の長手方向の端部付近に配置され前記第1強磁性層と磁気的に接続する第4強磁性層

とを具備し、

<u>前記第1強磁性層、前記第2強磁性層、前記第3強磁性層及び前記第4強磁性層は、そ</u> れぞれの膜面に対して水平よりも垂直に近い磁気異方性を有し、

前記磁気抵抗素子の膜面に平行な方向に外部磁界を印加するステップと、

\_\_\_前記外部磁界の向きを前記膜面に平行な方向から異なる方向に変えることによって前記 10 第1強磁性層内に磁壁を導入するステップ

- とを具備する磁気抵抗素子の初期化方法。
- 【請求項3】
- 磁気抵抗効果素子の初期化方法であって、

前記磁気抵抗効果素子は、

第1強磁性層と、

前記第1強磁性層の第1表面側に配置される絶縁層と、

前記絶縁層の前記第1強磁性層とは反対側に配置される第2強磁性層と、

前記第1強磁性層の長手方向の端部付近に配置され前記第1強磁性層と磁気的に接続す

る第3強磁性層と、

前記第1強磁性層の長手方向の端部付近に配置され前記第1強磁性層と磁気的に接続す

る第4強磁性層

とを具備し、

- 前記第1強磁性層が、
- 第1の方向に延伸する磁壁移動部と、

前記磁壁移動部の第1の端部に接続して、前記第1の端部から第2の方向に延伸する第

1の磁化固定部と、

\_\_\_前記磁壁移動部の第2の端部に接続して、前記第2の端部から第3の方向に延伸する第 2の磁化固定部とを含み、

前記第2の方向と前記第3の方向とは反平行な成分である第1の成分を有し、

- 前記第1の磁化固定部には前記第3強磁性層が隣接して配置され、
- 前記第2の磁化固定部には前記第4強磁性層が隣接して配置され、

<u>前記第1強磁性層の膜厚方向の中心を通る面である第1の面の、積層方向における平均</u> 高さZ1と、

<u>前記第3強磁性層の膜厚方向の中心を通る面である第2の面の、積層方向における平均</u> 高さZ2と、

<u>前記第4強磁性層の膜厚方向の中心を通る面である第3の面の、積層方向における平均</u> 高さZ3の間に、以下の(1)と(2)

(1) Z 1 < Z 2 且つ Z 1 < Z 3

(2) Z1 > Z2 且つZ1 > Z3

のうちの一方の関係が満たされ、

前記第1の成分に略平行な方向に磁界を印加するステップと、

\_\_\_前記磁界の向きを前記磁気抵抗効果素子の膜面に平行な方向から異なる方向に変えることによって前記第1強磁性層内に磁壁を導入するステップ

とを具備する磁気抵抗効果素子の初期化方法。

【発明の詳細な説明】

【技術分野】

**(**0001**)** 

本発明は、磁気抵抗効果素子、及び磁気ランダムアクセスメモリとその初期化方法に関する。特に本発明は磁壁移動方式の磁気抵抗効果素子、及び磁気ランダムアクセスメモリ 50

20

【背景技術】

[0002]

磁気ランダムアクセスメモリ(Magnetic Random Access Me mory; MRAM)は高速動作、および無限回の書き換えが可能な不揮発性メモリとし て期待され、盛んな開発が行われている。MRAMでは記憶素子として磁性体を用い、磁 性体の磁化の向きに対応させて情報を記憶する。この磁性体の磁化をスイッチングさせる 方法としていくつかの方式が提案されているが、いずれも電流を使う点では共通している 。MRAMを実用化する上では、この書き込み電流をどれだけ小さくできるかが非常に重 要である。以下に挙げる非特許文献1によれば0.5mA以下への低減、さらに好ましく は0.2mA以下への低減が求められている。

(3)

[非特許文献1]N. Sakimura, et al., "MRAM Cell Technology for Over 500MHz SoC," 2006 Sy mposium on VLSI Circuits, Digest of Tech nical Papers, 2006, pp.136.

【 0 0 0 3 】

MRAMへの情報の書き込み方法のうちで最も一般的なのは、磁性記憶素子の周辺に書き込みのための配線を配置し、この配線に電流を流すことで発生する磁界によって磁性記憶素子の磁化の方向をスイッチングさせる方法である。この方法は磁界による磁化反転となるため、原理的には1ナノ秒以下での書き込みが可能であり、高速MRAMを実現する上では好適である。しかしながら熱安定性、外乱磁界耐性が確保された磁性体の磁化をスイッチングするための磁界は一般的には数100e(エールステッド)程度となり、このような磁界を発生させるためには数mA程度の電流が必要となる。この場合、チップ面積が大きくならざるを得ず、また書き込みに要する消費電力も増大するため、他のランダムアクセスメモリと比べて競争力で劣ることになる。これに加えて、素子が微細化されると、書き込み電流はさらに増大してしまい、スケーリングの点でも好ましくない。

近年このような問題を解決する手段として、以下の2つの方法が提案されている。一つ 目はスピン注入磁化反転である。これは反転可能な磁化を有する第1の磁性層と、それに 電気的に接続され、磁化が固定された第2の磁性層から構成された積層膜において、第2 の磁性層と第1の磁性層の間で電流を流したときのスピン偏極した伝導電子と第1の磁性 層中の局在電子との間の相互作用を利用して第1の磁性層の磁化を反転する方法である。 スピン注入磁化反転はある電流密度以上のときに起こることから、素子のサイズが小さく なれば、書き込みに要する電流は低減される。すなわちスピン注入磁化反転方式はスケー リング性に優れていると言うことができる。しかしながら、一般的に第1の磁性層と第2 の磁性層の間には絶縁層が設けられ、書き込みの際には比較的大きな電流をこの絶縁層に 流さなければならず、書き換え耐性や信頼性が課題となる。また、書き込みの電流経路と 読み出しの電流経路が同じになることから、読み出しの際の誤書き込みも懸念される。こ のようにスピン注入磁化反転はスケーリング性には優れるものの、実用化にはいくつかの 障壁がある。

【 0 0 0 5 】

一方で二つ目の方法である電流駆動磁壁移動現象を利用した磁化反転方法は、スピン注 入磁化反転の抱える上述のような問題を解決することができる。電流駆動磁壁移動現象を 利用したMRAMは例えば以下の特許文献1で開示されている。

[特許文献1]特開2005-191032号公報

電流駆動磁壁移動現象を利用したMRAMは、一般的には反転可能な磁化を有する第1 の磁性層において、その両端部の磁化が互いに略反平行となるように固定されている。こ のような磁化配置のとき、第1の磁性層内には磁壁が導入される。ここで、以下の非特許 文献2で報告されているように、磁壁を貫通する方向に電流を流したとき、磁壁は伝導電 子の方向に移動することから、第1の磁性層内に電流を流すことにより書き込みが可能と 10

20

30

(4)

なる。

[非特許文献2]A. Yamaguchi, et al., "Real-Spac e Observation of Current-Driven Domain W all Motion in Submicron Magnetic Wires," Physical Review Letters, 20 February, 2 004, vol. 92, number 7, pp.077205.

電流駆動磁壁移動もある電流密度以上のときに起こることから、スピン注入磁化反転と 同様にスケーリング性があると言える。これに加えて、電流駆動磁壁移動を利用したMR AM素子では、書き込み電流が絶縁層を流れることはなく、また書き込み電流経路と読み 出し電流経路は別となるため、スピン注入磁化反転で挙げられるような上述の問題は解決 <sup>10</sup> されることになる。

【発明の開示】

【 0 0 0 6 】

しかしながら電流駆動磁壁移動を利用したMRAMでは、書き込み電流の絶対値が比較 的大きくなってしまうという課題がある。非特許文献2のほかにも、電流誘起磁壁移動の 観測は数多く報告されているが、概ね磁壁移動には1×10<sup>8</sup>[A/cm<sup>2</sup>]程度の電流 密度を要している。この場合、例えば磁壁移動の起こる層の幅を100nm、膜厚を10 nmとした場合の書き込み電流は1mAとなる。これ以下に書き込み電流を低減するため には膜厚を薄くすればよいが、膜厚を薄くすると書き込みに要する電流密度は更に上昇し てしまうことが報告されている(例えば、Japanese Journal of A pplied Physics, vol.45, No.5A, pp.3850-3 853, (2006)参照)。また細線幅の数10nm以下への低減は加工技術の点で 大いなる困難を伴う。

【0007】

また1×10<sup>8</sup>[A/cm<sup>2</sup>]に近い電流密度を用いて書き込みを行う場合、エレクト ロンマイグレーションや温度上昇の影響が懸念される。これに加えて電流駆動磁壁移動を 利用したMRAMでは、前述のように第1の磁性層においてその両端部の磁化が互いに反 平行となるように固定される必要があり、これを実現するためには複雑なプロセスが必要 となる。これによって製造コストが上昇する。

【0008】

本発明の目的は書き込み電流が1mAよりも十分小さく低減され、且つ電流密度自体も 低減され、さらに容易に製造することができる、電流駆動磁壁移動現象を利用したMRA Mを提供することにある。

【 0 0 0 9 】

本発明による磁気抵抗素子、及び磁気ランダムアクセスメモリは、第1強磁性層と、第 1強磁性層の第1表面側に配置される絶縁層と、絶縁層の第1強磁性層とは反対側に配置 される第2強磁性層と、第1強磁性層の長手方向の端部付近に配置され第1強磁性層と磁 気的に接続する第3強磁性層と、第1強磁性層の長手方向の端部付近に配置され第1強磁 性層と磁気的に接続する第4強磁性層とを備える。第1強磁性層、第2強磁性層、第3強 磁性層及び第4強磁性層は、それぞれの膜面に対して水平よりも垂直に近い磁気異方性を 有する。

[0010]

第3強磁性層及び第4強磁性層は、具体的な一例としては、以下で説明する実施形態に おいて共に第3強磁性層と呼ばれている層に相当する。

[0011]

本発明による磁気抵抗素子の初期化方法は、本発明による磁気抵抗素子を初期化する方 法であり、膜面に平行な方向に外部磁界を印加するステップと、外部磁界の向きを膜面に 平行な方向から変えることによって第1強磁性層内に磁壁を導入するステップとを備える

[0012]

30

20

電流駆動磁壁移動の起こる第1強磁性層が、垂直磁化を有する材料から構成されること により、スピン偏極電流を考慮に入れたLLG方程式のうちの断熱スピントルク項によっ て小さな電流密度でも磁壁を駆動することができる。このとき閾値磁界による影響をほと んど受けることなく磁壁移動が可能となるため、高い熱安定性や外乱磁界耐性を維持した まま書き込みに要する電流を低減することができる。特に膜厚を薄くすることにより断熱 スピントルク項による磁壁駆動の閾値電流密度が低減するため、書き込み時の電流密度は 低減され、書き込み電流が1mAよりも十分小さく低減されたMRAMを提供することが できる。

【0013】

これに加えて第1強磁性層に隣接して第3強磁性層を設けることにより、磁壁を容易に <sup>10</sup> 導入することができる。第3強磁性層は複数設けられるが、それらの特性は均一でよいた め、単純なプロセスで形成することができる。

【0014】

本発明の活用例として、携帯電話、モバイルパソコンや PDA に使用される不揮発性の 半導体メモリ装置や、自動車などに使用される不揮発性メモリ内蔵のマイコンが挙げられ る。

【図面の簡単な説明】

【0015】

【図1】図1は本発明の第1の実施の形態に係る磁気抵抗効果素子の主要な部分の構造を 表す斜視図である。

20

30

【図2】図2は本発明の第1の実施の形態に係る磁気抵抗効果素子の主要な部分の構造を 表す断面図である。

【図3】図3Aから図3Cは本発明の第1の実施の形態に係る磁気抵抗効果素子の第1の 初期化過程を模式的に表す断面図である。

【図4】図4Aから図4Cは本発明の第1の実施の形態に係る磁気抵抗効果素子の第2の 初期化過程を模式的に表す断面図である。

【図 5】図 5 Aと図 5 Bは本発明の第 1 の実施の形態に係る磁気抵抗効果素子への情報の 書き込み方法を説明するための断面図である。

【図6】図6はデピン電流密度の膜厚依存性についての計算結果である。

【図7】図7は温度上昇の電流密度依存性についての測定結果である。

【図8】図8Aと図8Bは本発明の第1の実施の形態に係る磁気抵抗効果素子からの情報 の読み出し方法を説明するための断面図である。

【図9】図9は本発明の第1の実施の形態に係る磁気メモリセルの1セル分の回路図の例である。

【図10】図10は本発明の第1の実施の形態に係る磁気メモリセルのレイアウトの例を 表す平面図である。

【図11】図11は本発明の第1の実施の形態に係る磁気メモリセルのレイアウトの例を 表す断面図である。

【図12】図12Aと図12Bは本発明の第1の実施の形態に係る磁気抵抗効果素子における第1の変形例の構造を表す平面図、及び断面図である。

【図13】図13Aから図13Dは本発明の第1の実施の形態に係る磁気抵抗効果素子の 第2の変形例の主要な部分の構造を表す平面図である。

【図14】図14Aと図14Bは本発明の第1の実施の形態に係る磁気抵抗効果素子の第 3の変形例の主要な部分の構造を表す断面図である。

【図15】図15Aから図15Dは本発明の第1の実施の形態に係る磁気抵抗効果素子の 第3の変形例の主要な部分の構造を表す平面図である。

【図16】図16Aと図16Bは本発明の第1の実施の形態に係る磁気抵抗効果素子の第4の変形例の主要な部分の構造を表す断面図である。

【図17】図17は本発明の第1の実施の形態に係る磁気抵抗効果素子の第5の変形例の 主要な部分の構造を表す断面図である。

【図18】図18Aと図18Bは本発明の第1の実施の形態に係る磁気抵抗効果素子の第6の変形例の主要な部分の構造を表す断面図である。

【図19】図19は本発明の第1の実施の形態に係る磁気抵抗効果素子の第7の変形例の 主要な部分の構造を表す断面図である。

【図20】図20は本発明の第1の実施の形態に係る磁気抵抗効果素子の第8の変形例の 主要な部分の構造を表す断面図である。

【図21】図21は本発明の第1の実施の形態に係る磁気抵抗効果素子の第9の変形例の 主要な部分の構造を表す断面図である。

【図22】図22は本発明の第1の実施の形態に係る磁気抵抗効果素子の第10の変形例の主要な部分の構造を表す断面図である。

【図23】図23Aと図23Bは本発明の第1の実施の形態に係る磁気抵抗効果素子の第 11の変形例の主要な部分の構造を表す断面図である。

【図24】図24Aと図24Bは本発明の第1の実施の形態に係る磁気抵抗効果素子の第 12の変形例の主要な部分の構造を表す斜視図、及び平面図である。

【図25】図25Aと図25Bは本発明の第1の実施の形態に係る磁気抵抗効果素子の更なる第11の変形例の主要な部分の構造を表す斜視図、及び平面図である。

【図26】図26は本発明の第2の実施の形態に係る磁気抵抗効果素子の主要な部分の構造を表す斜視図である。

【図27】図27は本発明の第2の実施の形態に係る磁気抵抗効果素子の主要な部分の構造を表す断面図である。

20

10

【図28】図28Aから図28Cは本発明の第2の実施の形態に係る磁気抵抗効果素子の 第1の初期化過程を模式的に表す断面図である。

【図29】図29Aから図29Cは本発明の第2の実施の形態に係る磁気抵抗効果素子の 第2の初期化過程を模式的に表す断面図である。

【図30】図30Aと図30Bは本発明の第2の実施の形態に係る磁気抵抗効果素子への 情報の書き込み方法を説明するための断面図である。

【図31】図31は本発明の第2の実施の形態に係る磁気抵抗効果素子の第1の変形例の 主要な部分の構造を表す断面図である。

【図32】図32は本発明の第2の実施の形態に係る磁気抵抗効果素子の第2の変形例の 主要な部分の構造を表す断面図である。

30

40

【図33】図33Aと図33Bは本発明の第2の実施の形態に係る磁気抵抗効果素子の第 3の変形例の主要な部分の構造を表す断面図である。

【発明を実施するための最良の形態】

[0016]

添付図面を参照して、本発明に係る磁気ランダムアクセスメモリを説明する。本発明に 係る磁気ランダムアクセスメモリは、アレイ状に配置された複数の磁気メモリセルを有し ており、各磁気メモリセルは磁気抵抗効果素子を有している。

[0017]

[第1実施形態]

(磁気メモリセルの構成)

本発明の第1実施形態に係る磁気抵抗効果素子80の主要な部分の構造を表す斜視図を 図1に示す。また図1に示した×-y-z座標系における×-z断面図を図2に示す。本 発明の第1実施形態に係る磁気抵抗効果素子80は、×方向に延伸して設けられる第1強 磁性層10と、第1強磁性層10に隣接して設けられる絶縁層20と、絶縁層20に隣接 して第1強磁性層10とは反対側に設けられる第2強磁性層30と、第1強磁性層10の 両端付近に磁気的に接して設けられる第3強磁性層15を具備する。絶縁層20は、第1 強磁性層10と第2強磁性層30に挟まれており、これら第1強磁性層10、絶縁層20 、第2強磁性層30によって磁気トンネル接合(MTJ)が形成されている。

[0018]

第1 強磁性層10、第2 強磁性層30、及び第3 強磁性層15 は強磁性体により構成さ 50

(6)

れる。図2には第1強磁性層10、第2強磁性層30、及び第3強磁性層15の磁気異方 性の向きが矢印で示されている。図に示されているように、第1強磁性層10、第2強磁 性層30、及び第3強磁性層15の磁気異方性はいずれも図中のz軸に略平行方向を向く ように設計される。このような磁気異方性を実現させるために、第1強磁性層10、第2 強磁性層30、及び第3強磁性層15は垂直磁気異方性を有する材料、または積層膜によ り形成されることが好ましい。この場合の積層膜とは、強磁性体同士の積層膜でもよいし 、強磁性体と非磁性体からなる積層膜でもよい。

[0019]

第2強磁性層30の磁化は実質的にz軸に略平行方向で一方向に固定される。一方第1 強磁性層10のうちの、少なくとも×-y面内において第2強磁性層30とオーバーラッ プする部分の磁化は第2強磁性層30の磁化に対して平行、もしくは反平行のいずれかの 方向を向く。また第3強磁性層15は第1強磁性層10の両端付近に磁気的に接続して、 好適には二つ設けられる。第3強磁性層15の磁化方向は図のz軸方向に略平行方向でか つ互いに反平行方向を向く。第1強磁性層10、及び第3強磁性層15が上述のような磁 化配置にあるとき、第1強磁性層10のうちの第2強磁性層30と×-y面内でオーバー ラップする領域の磁化方向に応じて、第1強磁性層10内には磁壁が形成される。 【0020】

また絶縁層20は絶縁体から構成されることが望ましいが、非磁性の導体や半導体によ り構成されても構わない。また図1、2において第1強磁性層10の両端部、及び第2強 磁性層30は、外部の異なる配線に接続される。ここで第1強磁性層10の両端部は第3 強磁性層15を通って外部の配線に接続される。このように当該磁気抵抗効果素子80は 3端子の素子となる。また図1、2には示されていないが、この他に配線とのコンタクト のための電極層を第2強磁性層30、及び第3強磁性層15に隣接させて設けることが望 ましい。

【0021】

(初期化方法)

次に本発明の第1実施形態に係る磁気抵抗効果素子80の初期化方法について図3Aから図3C、および図4Aから図4Cを用いて説明する。当該磁気抵抗効果素子80では、 第1強磁性層10に磁壁を導入する必要があり、図3Aから図3C、および図4Aから図 4Cはその過程を示している。なお、図3Aから図3C、および図4Aから図4Cでは第 1強磁性層10と第3強磁性層15のみが示されている。

30

10

20

第1強磁性層10に磁壁を導入するためには、はじめに磁気抵抗効果素子80に一様か つ十分大きな外部磁界を図の×軸に略平行方向(磁気抵抗効果素子80を構成する膜の膜 面に平行な方向)に印加する。このとき図3Aに示されるように、全ての磁気モーメント が外部磁界方向に揃い飽和した状態となる。次にこの状態から外部磁界をz軸方向の成分 を付加することによって立ち下げる。この立ち下げのスピードは適度に遅いことが望まし い。このとき磁化の緩和が始まり、第1強磁性層10、第3強磁性層15はいずれもz軸 方向の磁気異方性を有するため、はじめに図3Bに示されるように第1強磁性層10のう ちの第3強磁性層15との接続面付近の磁化が第3強磁性層15の磁化と緩やかに繋がる ようにz軸方向に回転を始める。この回転を始めた磁化は膜面垂直方向の磁化を有する磁 区を形成し、この磁区が第1強磁性層10の中で成長する。ここで、図3Bに示されるように、第1強磁性層10の中で成長する二つの磁区は互いに反平行方向の磁化を有する。 従って、図3Cに示されるように、二つの磁区が成長して出会ったとき、そこに磁壁が形 成される。以上が本発明の第1実施形態における磁気抵抗効果素子80の第1の初期化過 程である。

【0023】

第1の初期化過程によって第1強磁性層10に導入された磁壁は、図4Aから図4Cに 示されるような第2の初期化過程によって所望の位置に移動される。図4Aは第1の初期 化過程が終了した時点での磁化状態の例である。図4Aの状態において例えば+z方向に

(7)

10

20

30

40

磁界を印加する。この磁界は適度に小さいことが望ましい。このとき図4Aにおいて第1 強磁性層10の中央付近に形成されていた磁壁は図4Bのように右側に移動する。また図 4Aの状態において例えば-z方向に磁界を印加する。このとき図4Aにおいて第1強磁 性層10の中央付近に形成されていた磁壁は図4Cのように左側に移動する。図4Bと図 4Cは異なるメモリ状態に対応しており、このように図4Aのような状態において小さな 外部磁界を印加することにより任意のメモリ状態への初期化が可能である。なお、ここで は第2の初期化過程でz軸方向の磁界を用いる例を示したが、この磁界としてはx-y成 分を有していてもよい。この他、磁界を用いることなく、後に図5Aと図5Bを用いて説 明されるように、書き込みのための電流を導入することによってメモリ状態を初期化して もよい。

【0024】

(書き込み方法)

次に本発明の第1実施形態に係る磁気抵抗効果素子80への情報の書き込み方法について図5Aと図5Bを用いて説明する。図5A、図5Bには当該磁気抵抗効果素子80における異なるメモリ状態("0"状態と"1"状態)での磁化状態が×-z断面で模式的に示されている。図に示されているように、"0"状態では第1強磁性層10の中央部が紙面上向きに(図5A)、"1"状態は第1強磁性層10の中央部が紙面下向きに(図5B)磁化しているものと定義する。ただし、磁化方向とメモリ状態に関する定義が上述の限りでないことは言うまでもない。

[0025]

今、上述のような磁化状態のとき、"0"状態では磁壁は第1強磁性層10の右側に、 "1"状態では磁壁は第1強磁性層10の左側に形成される。本発明では第1強磁性層1 0を流れる電流の符号を変えることにより、前記磁壁を第1強磁性層10内で移動させて 書き分けることを特徴とする。例えば図5Aの"0"状態において、×軸の正の方向に電 流を流し、紙面の右から左に伝導電子が流れる場合、第1強磁性層10の右側にあった磁 壁は、伝導電子によるスピントランスファートルクを受け、伝導電子と同じ方向に移動し 、第1強磁性層10の左側に至る。また図5Bの"1"状態において、×軸の負の方向に 電流を流し、紙面の左から右に伝導電子が流れる場合、第1強磁性層10の左側にあった 磁壁は、伝導電子によるスピントランスファートルクを受け、伝導電子と同じ方向に移動 し、第1強磁性層10の右側に至る。このようにして"0"状態から"1"状態へ、及び "1"状態から"0"状態への書き込みができる。

[0026]

また例えば図5Aに示された"0"状態において×軸の負の方向に電流を流した場合、 つまり"0"を書き込んだ場合、磁壁は×軸の正の方向に移動しようとするが、図5Aで 示されている磁壁の位置よりも右側では電流密度が低下するため、この磁壁移動は起こら ない。すなわち、オーバーライトが可能であると言える。或いは、第3強磁性層15の磁 化が十分にハードであり、第1強磁性層10において磁壁移動により紙面上向きに磁化反 転を起こしても、電流が切られたときに再び元の状態、すなわち紙面下向きを向く状態に 回復するように設計すれば、上述のようなオーバーライトは可能となる。この回復の手段 としては、第3強磁性層15との磁気的相互作用が利用でき、また第1強磁性層10と第 3強磁性層15の位置関係、大小関係によってもコントロールできる。

【 0 0 2 7 】

本実施形態では、情報の書き込みの際に磁壁移動が起こる層が垂直方向に磁気異方性を 有することが特徴である。スピントランスファートルクを考慮に入れたLLG方程式を用 いたマイクロマグネティクス計算から、垂直磁気異方性を有する材料で形成される磁壁は 面内磁気異方性を有する材料で形成される磁壁に比べると、電流で駆動する場合に必要と なる電流密度は十分小さく、一方磁界で駆動する場合に必要となる磁界は十分大きくなる ことがわかった。

[0028]

スピントランスファートルクを考慮に入れたLLG方程式は、例えば以下の文献に記載 50

されている。

A. Thiaville, et al., "Micromagnetic un derstanding of current-driven domain wal l motion in patterned nanowires," Europh ysics Letters, 23 February 2005 (publish ed online), vol. 69, Number 6, pp.990-99 6.

この文献によれば、左辺を磁化の時間変化(m/t)としたとき、右辺は[1]磁 界によるトルクを表す項、[2]ダンピング項、[3]断熱スピントルク項、[4]非断 熱スピントルク項により構成される。ここでマイクロマグネティクス計算から垂直磁気異 方性を有する材料で形成される磁壁は1×10<sup>8</sup>[A/cm<sup>2</sup>]程度の電流密度において も[3]の断熱スピントルク項により駆動され、一方で面内磁化膜の場合には1×10<sup>8</sup> [A/cm<sup>2</sup>]程度の電流密度では[4]の非断熱スピントルク項がなければ磁壁は駆動 されないことがわかった。ここで[3]の断熱スピントルク項による磁壁駆動の場合、過 度に大きくないピニングのときには、ピニング磁界に依存せずに磁壁はピンサイトからデ ピンできることが知られている。

【 0 0 2 9 】

従って、[3]の断熱スピントルク項での磁壁駆動が不可能な面内磁気異方性を有する 材料に比べて、[3]の断熱スピントルク項での磁壁移動が可能な垂直磁気異方性を有す る材料は、強い磁壁のピニングと低電流密度による磁壁駆動を両立させ易いことがわかる 。すなわち垂直磁気異方性を有する材料を用いることにより、熱安定性として十分な値を 保った上で書き込みに要する電流を低減することが可能であることがわかる。

【0030】

[数1]

これに加えて垂直磁気異方性を有する材料で形成される磁壁を駆動するために必要な電 流密度は、細線の膜厚が薄くなるほど小さくなることがマイクロマグネティクス計算から わかった。図6はこの計算結果を示している。図の縦軸は十分大きな閾値磁界を有するピ ンサイトによってピニングされた磁壁がピンサイトからデピンするのに必要な電流密度を 意味している。左側の縦軸で示されているuは実効的なスピン偏極電流密度を意味してお り、以下の[数1]で表される。

30

40

50

10

20

$$\vec{u} = \frac{Pg\mu_B}{2eM_S}\vec{j}$$

また右側の縦軸にはM<sub>s</sub> = 5 0 0 [ e m u / c m<sup>3</sup> ]、 P = 0 . 5 とした場合の電流密 度 j の値が示されている。一般的に 1 × 1 0 <sup>8</sup> [ A / c m<sup>2</sup> ] 以上の電流密度を用いる場 合、エレクトロンマイグレーション等の影響が顕在化するため、素子への適用は現実的で はない。図 6 を見ると膜厚が 2 0 n m 以下のときデピンに要する電流密度は 1 × 1 0 <sup>8</sup> [ A / c m<sup>2</sup>]以下になっていることから、垂直磁化膜を用いた磁壁移動型 M R A M を製造 する上では、第 1 強磁性層 1 0 の膜厚の上限は 2 0 n m と言える。 【 0 0 3 1】

また書き込み電流密度が大きい場合には、エレクトロンマイグレーションの他にも発熱 の影響等も懸念される。図7は磁性材料に電流を印加したときの温度上昇を抵抗の上昇を 測定することで見積もった結果である。MRAMに書き込みを行う際の温度上昇は、動作 保障温度、MTJの信頼性や素子の寿命を考慮すると、120 以下、より好適には60 以下であることが望ましい。図6を見ると温度上昇が120 、及び60 となるのは それぞれ電流密度が約0.7×10<sup>8</sup> [A/cm<sup>2</sup>]、0.6×10<sup>8</sup> [A/cm<sup>2</sup>]の ときである。このような電流密度での磁壁のデピンが可能な膜厚範囲は、図6からそれぞ れ10nm、8nm以下であることがわかる。すなわち、第1強磁性層10の膜厚は好適

(9)

には10nm以下、より好適には8nm以下であることが好ましい。

【 0 0 3 2 】

また第1強磁性層10の膜厚の下限は約1nmである。これは膜厚が約1nm以下にな ると室温では安定な垂直磁化を維持できなくなることに因る(Applied Phys ics Letters, vol. 90, pp. 132507,(2007)参 照)。

【 0 0 3 3 】

(読み出し方法)

次に本発明の第1実施形態に係る磁気抵抗効果素子80からの情報の読み出しについて 図8Aと図8Bを用いて説明する。これまでに述べたように、本実施形態では第1強磁性 層10の磁化方向で情報を記憶し、また第1強磁性層10の中央部は絶縁層20を介して 第2強磁性層30に接続される。本発明に係る磁気抵抗効果素子80では情報の読み出し に磁気抵抗効果を利用する。すなわち、図8Aと図8Bの場合、第1強磁性層10と、第 1強磁性層10に絶縁層20を介して接続された第2強磁性層30の間で電流を流すこと によりメモリ状態を読み出すことができる。例えば図8Aのように第1強磁性層10の中 央部の磁化の向きと第2強磁性層30の磁化の向きが平行のときには低抵抗状態が実現さ れる。一方図8Bのように第1強磁性層10の中央部の磁化の向きと第2強磁性層30の 磁化の向きが反平行のときには高抵抗状態が実現される。

[0034]

(効果)

本実施形態によれば、熱安定性、外乱磁界耐性に優れ、且つ書き込みに要する電流が低 減され、さらにスケーリング性に優れた磁気ランダムアクセスメモリを容易な製造プロセ スで提供することができる。これは、第1強磁性層10の磁化方向が垂直方向を向き、且 つその膜厚が低減され、さらに第1強磁性層10に隣接して、膜面垂直方向に磁気異方性 を有する第3強磁性層15が設けられることに因っている。ここでは、面内磁化膜を用い た磁壁移動で書き込みを行う磁気ランダムアクセスメモリと、垂直磁化膜を用いた磁壁移 動で書き込みを行う磁気ランダムアクセスメモリでの素子の特性について概算して比較し た結果を示す。

【0035】

面内磁化膜を用いた磁壁移動素子において、素子幅(w)を100nm、膜厚(t)を 3010nm、磁壁のピンサイトの幅の半分(q<sub>0</sub>)を40nmとし、また飽和磁化(M<sub>s</sub>)
 を800[emu/cm<sup>3</sup>]、スピン分極率(P)を0.7、磁壁のピンサイトの閾値磁界(H<sub>c</sub>)を50[Oe]とする。一方、垂直磁化膜を用いた磁壁移動素子では、素子幅(w)を100nm、膜厚(t)を2nm、磁壁のピンサイトの幅の半分(q<sub>0</sub>)を15nmとし、また飽和磁化(M<sub>s</sub>)を500[emu/cm<sup>3</sup>]、スピン分極率(P)を0.5、磁壁のピンサイトの閾値磁界(H<sub>c</sub>)を1000[Oe]とする。なお、ピンサイトの幅についてはマイクロマグネティックシミュレーションを用いて求めた値である。

上述のような値を仮定した場合、まず系のエネルギーバリアの大きさ( E)はM<sub>s</sub>H <sub>c</sub>q<sub>0</sub>wtで概算できる。結果として系の熱安定性指標となる E/k<sub>B</sub>Tは面内磁化膜 <sup>40</sup> 、垂直磁化膜ともに40となる。ここでk<sub>B</sub>はボルツマン定数でTは絶対温度である。 【0037】

また膜厚が10nmで閾値磁界が500eの面内磁化膜のデピン電流密度は、マイクロ マグネティックシミュレーションによればu=300[m/s]程度となり、これは約6 ×10<sup>8</sup>[A/cm<sup>2</sup>]に相当する。本来このような電流密度は発熱やエレクトロンマイ グレーション効果の観点から素子に通ずることは非現実的ではあるが、ここでは比較のた めにこの値を用いる。このとき、面内磁化膜での素子への書き込み電流は6[mA]とな る。

[0038]

一方垂直磁化膜で膜厚を2nm、閾値磁界を1000[Oe]とした場合のデピン電流 <sup>50</sup>

10

密度は、図6よりu=10[m/s]程度と読み取ることができ、これは、約2×10<sup>7</sup> [A/cm<sup>2</sup>]に相当する。このとき素子への書き込み電流は0.04[mA]となる。 このように、垂直磁化膜を第1強磁性層10に用いることによって、書き込み電流の大幅 な低減が実現されることがわかる。

【 0 0 3 9 】

なお、ここで用いたパラメータはあくまでも目安であり、他の値を用いることもできる 。従って、書き込みに要する電流値や、熱安定性 E / k B Tもそれに応じて変化するが 、電流値と熱安定性は概ね連動して変化するため、上述のような面内磁化膜と垂直磁化膜 での書き込み電流の大小関係が大幅に覆ることはない。

【0040】

10

50

また、通常MRAMを製造する上では、磁気シールド等を具備する必要があるが、垂直 磁化膜を用いた場合には、磁気シールドを省略することができ、これによって低コスト化 がもたらされる。これは、一般的な垂直磁化膜は結晶磁気異方性が十分大きいため、外乱 磁界に対する耐性が面内磁化膜に比べて極めて大きいためである。

【0041】

また膜厚の低減で、書き込みに必要な電流密度は減少するため、膜厚を薄くすることで 発熱の影響を軽減でき、動作保障温度範囲を広げることができる上、素子の寿命、信頼性 も飛躍的に向上する。

【0042】

さらに本実施形態によれば、第3強磁性層15を第1強磁性層10の両端部に隣接して 20 設けることによって、第1強磁性層10に容易に磁壁を導入することができる。第1強磁 性層10の両端部に接続される複数の第3強磁性層15の材料特性は均一でよいため、イ ンテグレーションプロセスにおいて同時に作製することができ、これによって工程数が低 減され、製造コストが低減される。

【0043】

(回路構成、レイアウト)

次に本発明の第1実施形態に係る磁気メモリセル90の回路構成、及びレイアウト方法 について図9、図10、及び図11を用いて説明する。

[0044]

図9は本発明に係る磁気メモリセル90の1ビット分の回路の構成例を示している。本 30 発明では磁気抵抗効果素子80は3端子の素子となることを述べたが、そのうちの第2強 磁性層30に接続される端子は読み出しのためのグラウンド線101に接続され、一方第 3強磁性層15に接続される2つの端子は、異なる二つのトランジスタ100a、100 bの一方のソース/ドレインに接続される。またトランジスタ100a、100bの他方 のソース/ドレインは書き込みのためのビット線102a、102bに接続され、またゲ ート電極はワード線103に接続される。さらに図9に示した磁気メモリセル90はアレ イ状に配置され、周辺回路へと接続され、磁気ランダムアクセスメモリが形成される。 【0045】

次に図9に示された回路での書き込み、読み出し方法について説明する。まず書き込み を行う場合には、ワード線103を"high"にし、トランジスタ100a、100b <sup>40</sup> を"ON"にする。またビット線102a、102bのいずれか一方を"high"にし 、他方を"ground"とする。ビット線102aのどちらを"high"にし、どち らを"ground"にするかで第1強磁性層10を流れる電流の方向が変わるため、磁 気抵抗効果素子80への情報の書き込みが可能となる。

[0046]

また、読み出しの際には、ワード線103を"high"にし、トランジスタ100a、100bを"ON"とする。またビット線102a、102bのいずれか一方を"high"にし、他方を"open"とする。このときビット線102a、102bのいずれか一方から磁気抵抗効果素子80を貫通する電流がグラウンド線101へと流れるため、磁気抵抗効果による高速での読み出しが可能となる。ただし、図9に示された回路、及び

ここで述べられた回路の設定は本発明を実施する方法の一例に過ぎず、他の回路構成による実施も可能である。

【0047】

図9に示されたような回路により構成される磁気メモリセル90は図10、図11に示 されるようにしてレイアウトが可能である。図10は磁気メモリセル90のレイアウト方 法の例を示す x - y 平面図であり、図11は図10におけるA - B間の x , y - z 断面図 である。ただし、ここで示されているのは一例に過ぎず、他のレイアウト方法を用いても 磁気メモリセルを製造することは可能である。例えば図10、図11ではトランジスタ1 00a、100bはy方向に沿って設けられているが、これはx方向に沿って設けられて も良い。この場合にはワード線103はトランジスタのゲート電極と接続されるように突 起が形成されることが望ましい。

【0048】

(材料)

ここでは各層の材料について例示する。なお、ここで示される材料は全て例であり、実際には図2に示されるような磁化状態が実現できればいかなる材料を用いてもよい。 【0049】

まず第1強磁性層10、第2強磁性層30、及び第3強磁性層15の材料はFe、Co 、Niのうちから選択される少なくとも一つの材料を含むことが望ましい。さらにPtや Pdを含むことで垂直磁気異方性を安定化することができる。これに加えて、B、C、N 、O、A1、Si、P、Ti、V、Cr、Mn、Cu、Zn、Zr、Nb、Mo、Tc、 Ru、Rh、Ag、Hf、Ta、W、Re、Os、Ir、Au、Smなどを添加すること によって所望の磁気特性が発現されるように調整することができる。具体的にはCo、C o・Pt、Co・Pd、Co・Cr、Co・Pt・Cr、Co・Cr・Ta、Co・Cr -B、Co・Cr・Pt、B、Co・Cr・Ta・B、Co・V、Co・Mo、Co・W 、Co・Ti、Co・Ru、Co・Rh、Fe・Pt、Fe・Pd、Fe・Co、Fo・Pt、 Fe・Co・Pd、Sm・Co、Gd・Fe・Co、Tb・Fe・Co、Gd・Tb・F e・Coなどが例示される。この他、Fe、Co、Niのうちから選択されるいずれか一 つの材料を含む層が、異なる層と積層されることにより垂直方向の磁気異方性を発現させ ることもできる。具体的にはCo/Pd、Co/Pt、Co/Ni、Fe/Auの積層膜 などが例示される。

【0050】

また絶縁層20は絶縁体から構成されることが望ましい。具体的にはMg-O、Al-O、Al-N、Ni-O、Hf-Oなどが例示される。ただし、この他に半導体や金属材 料を用いても本発明は実施できる。具体的にはCr、Al、Cu、Znなどが例示される

【0051】

(第1の変形例)

図12Aと図12Bは本発明の第1実施形態に係る磁気抵抗効果素子80の第1の変形 例の構造を模式的に示している。第1の変形例では、第1強磁性層10の中に磁壁のピン サイト12が形成される。

【0052】

磁壁を強く拘束するためには、図12Aに示されるように、×-y面内での平面形状の 変調が利用できる。図12Aはノッチをパターニングした実施形態であるが、この他突起 等を設けてもよい。また図では細線の両側にノッチが設けられているが、これは片側でも 構わない。

【0053】

また図12Bに示されるように、 x - z 断面での断面形状の変調によって実施すること もできる。図12Bでは二つの実施形態が示されている。上段のように磁壁のピンサイト 12となる部分のみが他の部分に対して段差を持っていてもよい。下段のように第1強磁 性層10の両端部の全体が中央部に対して段差を持っていてもよい。

20

10

30

40

[0054]

この他、図示はされていないが、磁壁のピンサイト12の材料特性を第1強磁性層10 に対して局所的に変化させることによっても磁壁を拘束することができる。このような材 料特性の変化は、異なる材料を用いることによって実施することもできるし、異元素を注 入する、あるいは欠陥等を導入することによっても実施することができる。

[0055]

(第2の変形例)

図13Aから図13Dは本発明の第1実施形態に係る磁気抵抗効果素子80の第2の変形例の構造を模式的に示している。第2の変形例は、第1強磁性層10の形状に関し、これによって安定した2値状態が実現される。

【0056】

垂直磁化膜の場合、第1強磁性層10のうちの第3強磁性層15との接点付近から離れ た位置で磁壁が停止する状態がさして不安定にはならない。このような状態は"0"と" 1"の中間の状態であり、回避しなければならない。ところで磁壁は、系全体のエネルギ ーを下げるために、その面積がなるべく小さくなる方向に動こうとする。従って、第1強 磁性層10の中央付近が他の部分よりも幅が広ければ、そこは不安定となるため、上述の ような中間状態は回避できる。図13Aから図13Dに示された模式図はいずれもこの概 念に基づいている。加えて、図13Dのように第1強磁性層10が両端に行くに従って広 くなるように形成することにより、所定の位置での磁壁をより安定化することができる。 【0057】

20

10

なお、図13Aから図13Dでは平面形状を変調させる例が示されているが、この他に 中央部の膜厚を厚くするなど断面形状の変調によって中間状態を効果的に回避することも できる。

- [0058]
- (第3の変形例)

図14Aと図14B、および図15Aから図15Dは本発明の第1実施形態に係る磁気 抵抗効果素子80の第3の変形例の構造を模式的に示している。第3の変形例は、第1強 磁性層10と第3強磁性層15の位置関係、及び大小関係に関する。

【0059】

本発明の実施形態に係る磁気抵抗効果素子80では、第1強磁性層10の長手方向の両 <sup>30</sup> 端付近に第3強磁性層が磁気的に接している。この条件が成立していれば、第1強磁性層 10と第3強磁性層15の位置関係と大小関係は任意である。

[0060]

例えば図14Aに示されるように第3強磁性層15は第1強磁性層10に対して×軸方 向で外側にはみ出すようにして設けられてもよい。また図14Bに示されるように第1強 磁性層10が第3強磁性層15に対して外側にはみ出すように設けられてもよい。また図 15Aに示されるように第3強磁性層15は第1強磁性層10に対して同じ幅で設けられ てもよい。図15Bに示されるように第1強磁性層10よりも細く設けられてもよい。あ るいは図15Cに示されるように第1強磁性層10よりも大きく設けられてもよい。さら には図15Dに示されるように第3強磁性層15は第1強磁性層10の各両端付近におい てこつ以上設けられてもよい。第1強磁性層10と第3強磁性層15の位置関係、大小関 係を適当に調整することによって、実現される磁化状態やピンポテンシャルの強さをコン トロールすることができる。

[0061]

(第4の変形例)

図16Aと図16Bは本発明の第1実施形態に係る磁気抵抗効果素子80の第4の変形 例の構造を模式的に示している。第4の変形例は、第3強磁性層15の断面形状に関する

[0062]

第3強磁性層15のx-z断面での断面形状は任意である。例えば図16Aに示される 50

ように平行四辺形の断面形状を有していてもよい。または図16Bに示されるように台形の断面形状を有していてもよい。また図16Bでは台形状の第3強磁性層15の上底は下底よりも長く描かれている。この図と反対に、下底の方が長くてもよい。同様に図16Aの平行四辺形の側面は第1強磁性体10に向って内側に傾くような傾斜を有している。この図と反対に、外側に傾斜していてもよい。

【0063】

第3強磁性層15の断面形状を適切に調整することによって、実現される磁化状態やピンポテンシャルの強さをコントロールすることができる。また図3Aから図3Cに示される初期化過程をより安定化することができる。

[0064]

(第5の変形例)

図17は本発明の第1実施形態に係る磁気抵抗効果素子80の第5の変形例の構造を模式的に示している。第5の変形例は第1強磁性層10の断面形状に関する。第1強磁性層10の断面形状は任意である。但し、図17に示されるように台形状の断面形状を有し、x-z断面で形成される台形において、第3強磁性層15側の辺が第3強磁性層15とは反対側の辺よりも長く設計されることが好ましい。これは、図17のような台形状の断面形状を有している場合には、図3Aから図3Cで示される第1の初期化過程がより容易に進行するためである。

[0065]

第1強磁性層10の断面形状は製造プロセスを適宜調整することによりコントロールで 20 きる。例えばイオンビームミリングでパターニングする場合、イオンビームの入射角度を 調整することにより、台形の断面形状を実現するためのテーパー状の加工が可能である。 【0066】

(第6の変形例)

図18Aと図18Bは本発明の第1実施形態に係る磁気抵抗効果素子80の第6の変形 例の構造を模式的に示している。第6の変形例では第1強磁性層10と第3強磁性層15 の間に導電層116が設けられる。

[0067]

導電層116は強磁性体により構成されてもよいし、非磁性体により構成されてもよい。また導電層116は図18Aに示されるように第3強磁性層15に接する部分のみに設 <sup>30</sup>けられてもよいし、図18Bに示されるように第1強磁性層10の一面の全体を覆うように隣接して設けられてもよい。

【0068】

導電層116を設けることによって、第1強磁性層10と第3強磁性層15の磁気結合の大きさを調整することができる。これによって実現される磁化状態やピンポテンシャルの強さをコントロールすることができる。また図3Aから図3Cに示される初期化過程を 制御することができる。

【0069】

加えて、導電層116は第1強磁性層10の下地層の役割を兼ねることができる。これ によって第1強磁性層10の磁気特性を調整することができる。さらには第3強磁性層1 40 5のキャップ層の役割を兼ねることもできる。これによって製造プロセスが容易になる。 【0070】

導電層116の材料としては様々なものを用いることができる。例えばRuなどのRK KY相互作用を示す材料を用いることによって第1強磁性層10と第3強磁性層15をR KKY相互作用で磁気結合させることができる。また極薄のTaなどの非磁性体を用いる こともできる。またJournal of Magnetism and Magnet ic Materials, vol.247, pp.153-158,(2002) によれば、垂直磁気異方性材料では、その下地となる層の選択によって、磁性層の垂直方 向の磁気特性が大きく変化し、その中でCo-Cr-Pt-Taが垂直磁気異方性材料の 下地層として好適であることが記されている。Co-Cr-Pt-Taは磁気モーメント

50

を有するため第1強磁性層10と第3強磁性層15を磁気的に強く結合させることができる上、第1強磁性層10の下地層として第1強磁性層10の特性を向上させることもできる。この他、Ni-Fe、Co-Feなどの一般的な強磁性体を用いてもよい。 【0071】

また図18Aと図18Bにおける導電層116としてスピン偏極率の高い強磁性体を用いることにより、書き込みに要する電流密度を低減することができる。これは磁壁駆動に必要な電流密度は、伝導電子のスピン偏極率が高いほど小さくなり、伝導電子のスピン偏極率は、伝導電子の流れる強磁性体のスピン偏極率が高いほど高くなるためである。

【0072】

(第7の変形例)

10

30

40

図19は本発明の第1実施形態に係る磁気抵抗効果素子80の第7の変形例の構造を模式的に示している。第7の変形例では第3強磁性層15の第1強磁性層10と隣接しない 面の少なくとも一部分に隣接してピニング層40が設けられる。

【0073】

ピニング層40は第3強磁性層15の磁化方向を一方向に固定する。そのためにピニン グ層40の材料としては永久磁石材料や反強磁性層材料が望ましい。具体的にはPt-M n、Ir-Mn、Fe-Mn、Ni-Mn、Mn-Rhなどが例示される。

【0074】

第3強磁性層15に隣接してピニング層40を設けることによって第3強磁性層15の 磁化を安定化することができ、書き込みエラーなどを回避することができる。また磁化状 <sup>20</sup> 態やピンポテンシャルの強さをコントロールすることができる。

【0075】

(第8の変形例)

図20は本発明の第1実施形態に係る磁気抵抗効果素子80の第8の変形例の構造を模式的に示している。第8の変形例は、絶縁層20と第1強磁性層10との界面、或いは第 2強磁性層30との界面のうちの少なくとも一部分に高分極層70または高分極層71が 挿入されることを特徴とする。

[0076]

本実施形態では情報の読み出しに磁気抵抗効果を利用する。このとき情報記憶層となる 第1強磁性層10と参照層となる第2強磁性層30のスピン分極率が高いほど、高い磁気 抵抗効果比が発現され、大きな読み出し信号が得られる。本変形例では絶縁層20の界面 に高分極層70または高分極層71を挿入することにより、磁気抵抗効果に影響を及ぼす 第1強磁性層10、及び第2強磁性層30の見かけ上のスピン分極率を増大させることが でき、結果として高い磁気抵抗効果比を得ることができる。

【0077】

なお、高分極層70または高分極層71の材料は垂直磁気異方性を有する材料を用いて もよい。しかし、膜面方向の磁気異方性を有する材料であっても、その膜厚が十分に薄け れば第2強磁性層30や第1強磁性層10との磁気的な相互作用により膜面垂直方向に磁 化させることができ、系の磁化状態は乱されない。具体的に用いる材料としては、Co、 Fe、Co-Feなどが例示される。さらに、これらの材料にその他の元素を添加するこ とで所望の特性が得られるように調整することができる。

【0078】

さらに、図20において絶縁層20の成長の下地となる高分極層70は、それに用いる 材料の選択によっては、特定の絶縁層20の結晶配向を制御する制御層としての役割を併 せ持たせることもできる。例えば、近年トンネル磁気接合において絶縁層として(001) 配向したMgOを用いたときに非常に大きな磁気抵抗効果比が発現されることが報告さ れているが、このMgOの(001)配向は、例えば高分極層70としてCo-Fe-B を用いることによって実現することができる。 【0079】

(第9の変形例)

図21は本発明の第1実施形態に係る磁気抵抗効果素子80の第9の変形例の構造を模式的に示している。第9の変形例は第3強磁性層15と第2強磁性層30の位置関係に関する。図1から図20では第3強磁性層15と第2強磁性層30は第1強磁性層10に対して互いに反対側の面に配置される例を示したが、この位置関係は任意であり、例えば図21のように第1強磁性層10の同じ面に隣接していてもよい。

【0080】 (第10の変形例)

図22は本発明の第1実施形態に係る磁気抵抗効果素子80の第10の変形例の構造を 模式的に示している。第10の変形例は、第1強磁性層10の少なくとも第3強磁性層1 5と接する部分以外の面が、絶縁層20を介して、第2強磁性層30に接続されることを 特徴とする。

[0081]

本実施形態では情報の書き込みの際には第1強磁性層10に直接電流を流す。このとき 第1強磁性層10の発熱による動作の不安定性や素子の寿命の低下が懸念される。ここで 第1強磁性層10が熱伝導率の高い材料となるべく多くの面で接しているときに放熱が起 こり易くなり、発熱の影響は軽減できる。なお、図22では第1強磁性層10に対して、 第3強磁性層15と接する面とは反対側の面の全面が絶縁層20を介して第2強磁性層3 0と接しているが、絶縁層20、及び第2強磁性層30の形状、及び配置は任意である。 【0082】

(第11の変形例)

図23Aと図23Bは本発明の第1実施形態に係る磁気抵抗効果素子80の第11の変 形例の構造を模式的に示している。第11の変形例は第1強磁性層10、絶縁層20、及 び第2強磁性層30の積層順に関する。図11では第1強磁性層10は第2強磁性層30 に対して基板110側に配置されるが、本変形例では第2強磁性層30が第1強磁性層1 0に対して基板側に配置される。

[0083]

ここで第2強磁性層30の形状は図23Aに示されるように第1強磁性層10よりも小 さく形成されてもよい。あるいは図23Bに示されるように第1強磁性層10よりも大き く形成されてもよい。図23Bのような構造を用いた場合には、第10の変形例で述べた ように発熱の影響を軽減できるほか、第2強磁性層30から第1強磁性層10への磁束の 影響を低減することができる。

【0084】

(第12の変形例)

図24Aと図24Bは本発明の第1実施形態に係る磁気抵抗効果素子80の第12の変 形例の構造を模式的に示している。図24Aは第12の変形例の斜視図である。図24B はその平面図である。第12の変形例では第1強磁性層10は第1の方向(図中の×軸方 向)に延伸して設けられる磁壁移動部10cと、磁壁移動部10cの一方の端部に接続し て第2の方向(図中の+y方向)に略平行に延伸して設けられる第1の磁化固定部10a と、磁壁移動部10cの他方の端部に接続して第2の方向とは反平行方向(図中の-y方 向)に略平行に延伸して設けられる第2の磁化固定部10bにより構成される。また第1 の磁化固定部10a、第2の磁化固定部10bにはそれぞれ第1の第3強磁性層15a、 第2の第3強磁性層15bが隣接してかつ同じ面に設けられる。また図では省略されてい るが、磁壁移動部10cには絶縁層が隣接し、さらに前記絶縁層に隣接して第2強磁性層 が設けられる。

[0085]

第12の変形例でも、上述のような初期化過程により第1強磁性層10内にひとつの磁 壁を導入することができる。但しこの場合、第1の初期化過程においては、十分大きな外 部磁界は図中のy軸に略平行方向に印加される。この磁界によってy方向に飽和した磁化 が図3Aから図3Cで示されるような過程で緩和されたときの磁化状態が図24Bでは矢 印で示されている。図24Bに示されるように、磁壁移動部10cの磁化方向は定まらな 20

10

30

いが、磁壁移動部10cと第1磁化固定部10a、および磁壁移動部10cと第2磁化固 定部10bの境界付近の磁化は必ず z 軸方向で反平行方向を向く。これによって、磁壁移 動による書き込みが可能となる。

[0086]

また図24Aと図24Bでは第1磁化固定部10a、および第2磁化固定部10bの長 手方向は磁壁移動部10cの長手方向に対して膜面内で垂直方向に描かれているが、これ はいかなる角度であっても構わない。例えば、第1磁化固定部10a、第2磁化固定部1 0bの長手方向が磁壁移動部10cの長手方向と平行になるとき、本変形例は図1、図2 に示される形態に一致する。

[0087]

10

本変形例では、第1の第3強磁性層、第2の第3強磁性層の材料や形状、膜厚、及び第 1磁化固定部10a、及び第2磁化固定部10bの長手方向と磁壁移動部10cの長手方 向のなす角を調整することにより、磁壁のピンポテンシャルを調整することができる。 【0088】

(初期化磁界の角度)

第11の変形例や、この後述べられる第2実施形態で示されるように、本発明の実施形 態では第1強磁性層10の形状や第1強磁性層10と第3強磁性層15の位置関係には任 意性がある。ところで本発明の実施形態においては、第1強磁性層10に第3の強磁性層 15が磁気的に隣接し、膜面長手方向への磁界を印加することにより、メモリ状態の初期 化を行うことが特徴である。ここでは膜面長手方向への初期化が可能な第1強磁性層10 の好適な形状、第3強磁性層15の第1強磁性層10に対する好適な位置、及び第1の初 期化過程における外部磁界の印加方向に関する好適な条件について主に図2、図24Aと 図24Bを用いて説明する。

【0089】

まず、本発明の実施形態に係る磁気抵抗効果素子 8 0 においては第1強磁性層 1 0 は第 1 の方向(図中の×軸方向)に延伸して設けられる磁壁移動部 1 0 c と、磁壁移動部 1 0 c の第1の端部に接続して、第2の方向(図2では - ×方向、図24Aと図24Bでは + y方向)に延伸して設けられる第1の磁化固定部 1 0 a と、磁壁移動部 1 0 c の第2の端 部に接続して第3の方向(図2では + ×方向、図24Aと図24Bでは - y方向)に延伸 して設けられる第2の磁化固定部 1 0 b からなる。ここで第2の方向と第3の方向は平行 ではなく、反平行な成分である第1の成分(図2では×成分、図3Aから図3Cではy成 分)を有する。また第1の磁化固定部 1 0 a には第1の第3強磁性層 1 5 a が磁気的に隣 接して設けられ、第2の磁化固定部 1 0 b には第2の第3強磁性層 1 5 b が磁気的に隣接 して設けられる。

【0090】

ここで第1の第3強磁性層15a、第2の第3強磁性層15bは、第1強磁性層10に 対して積層方向において異なる高さで且つ同じサイドに設けられる。すなわち、第1強磁 性層10の膜厚方向の中心を通る面を第1の面S1、第1の第3強磁性層15aの膜厚方 向の中心を通る面を第2の面S2、第2の第3強磁性層15bの膜厚方向の中心を通る面 を第3の面S3としたとき、S1、S2、S3のz座標の平均値をそれぞれ第1の高さZ 1、第2の高さZ2、第3の高さZ3すると、Z1 < Z2且つZ1 < Z3が成り立たなく てはならない。あるいは、Z1 > Z2且つZ1 > Z3が成り立たなくてはならない。なお 、図2はZ1 > Z2且つZ1 > Z3の例であり、図21はZ1 < Z2且つZ1 < Z3の例 である。

【0091】

上述のような第1強磁性層10と第3強磁性層15の位置関係のときに、第1の初期化 過程では十分大きな外部磁界を第1の成分(図2では×成分、図3Aから図3Cではy成 分)の方向に略平行に印加する。この磁界によって飽和した第1強磁性層10の磁化が緩 和する過程で、第3強磁性層15との磁気的相互作用により第1強磁性層10の中には少 なくとも一つの磁壁が形成される。 30

20

[0092]

このようなことから本発明においては図25Aと図25Bに示されるような更なる第1 1の変形例も可能である。図25Aは斜視図、図25Bは平面図を示している。本変形例 では、第1の磁化固定部10aが延伸して設けられる第2の方向とは図25Bのs方向で ある。また第2の磁化固定部10bが延伸して設けられる第3の方向とは図25Bのt方 向である。また第2の方向(s方向)と第3の方向(t方向)の平行成分は図25A、図 25Bのy成分であり、反平行成分である第1の成分とはこの場合×成分である。従って 、×方向に略平行に十分大きな磁界を印加した後、緩和した場合、図25Bに紙面に矢印 で示されるような磁化配置が実現され、メモリ状態の初期化が可能であることがわかる。 【0093】

10

[ 第 2 実施形態 ]

(磁気メモリセルの構成)

本発明の第2実施形態に係る磁気抵抗効果素子80の主要な部分の構造を表す斜視図を 図26に示す。また図26に示した×-y-z座標系における×-z断面図を図27に示 す。本発明の第2実施形態に係る磁気抵抗効果素子80は、×方向に延伸して設けられる 第1強磁性層10と、第1強磁性層10に隣接して設けられる絶縁層20と、絶縁層20 に隣接して第1強磁性層10とは反対側に設けられる第2強磁性層30と、第1強磁性層 10の両端付近に磁気的に接して設けられる第3強磁性層15と、第1強磁性層100両 端付近で、且つ第3強磁性層15よりも内側において、第1強磁性層10に電気的に接し て設けられる電極層200を具備する。絶縁層20は、第1強磁性層10と第2強磁性層 30に挟まれており、これら第1強磁性層10、絶縁層20、第2強磁性層30によって 磁気トンネル接合(MTJ)が形成されている。

[0094]

第2実施形態における第1強磁性層10、第2強磁性層30、第3強磁性層15、及び 絶縁層20の材料特性、磁化方向、位置関係等については第1実施形態と同じであるので 、ここでは省略する。なお、図27では第1強磁性層10、第2強磁性層30、第3強磁 性層15の磁気異方性の方向の例が矢印で示されている。

【0095】

第2実施形態の第1実施形態との違いは、複数の電極層200が設けられることにある。そして本実施形態においては、複数の電極層200のうちの2つ、及び第2強磁性層3 0が外部の異なる配線に接続される。このように第2実施形態においても磁気抵抗効果素 子80は3端子の素子となる。

[0096]

電極層200は電気抵抗の小さな導体材料により構成されることが望ましい。具体的に はCu、Alなどが例示される。また、異なる材料の積層膜により構成されてもよい。 【0097】

(初期化方法)

次に本発明の第2実施形態に係る磁気抵抗効果素子80の初期化方法について図28A から図28C、および図29Aから図29Cを用いて説明する。当該磁気抵抗効果素子8 0では、第1強磁性層10に磁壁を導入する必要があり、図28Aから図28C、および 図29Aから図29Cはその過程を示している。なお、これらの図では第1強磁性層10 、第3強磁性層15、及び電極層200のみが示されている。

【0098】

第2 実施形態においても第1 実施形態における初期化方法と同様な原理を用いてメモリ 状態の初期化を行う。すなわち、第1 強磁性層10 に磁壁を導入するためには、はじめに 磁気抵抗効果素子80 に一様かつ十分大きな外部磁界を図の×軸に略平行方向に印加する 。このとき図28Aに示されるように、全ての磁気モーメントが外部磁界方向に揃い飽和 した状態となる。次にこの状態から外部磁界を z 軸方向の成分を加えることにより立ち下 げる。この立ち下げのスピードは適度に遅いことが望ましい。このとき磁化の緩和が始ま り、第1 強磁性層10、第3 強磁性層15 はいずれも z 軸方向の磁気異方性を有するため 30

20

、はじめに図28Bに示されるように第1強磁性層10のうちの第3強磁性層15との接 続面付近の磁化が第3強磁性層15の磁化と緩やかに繋がるようにz軸方向に回転を始め る。この回転を始めた磁化は膜面垂直方向の磁化を有する磁区を形成し、この磁区が第1 強磁性層10の中で成長する。ここで、図28Bに示されるように、第1強磁性層10の 中で成長する二つの磁区は互いに略反平行方向の磁化を有する。従って、図28Bに示さ れるように、二つの磁区が成長して出会ったとき、そこに磁壁が形成される。以上が本発 明の第2実施形態における磁気抵抗効果素子80の第1の初期化過程である。 [0099]

(19)

第1の初期化過程によって第1強磁性層10に導入された磁壁は、図29Aから図29 Cに示されるような第2の初期化過程によって所望の位置に移動される。図29Aは第1 の初期化過程が終了した時点での磁化状態の例である。図29Aの状態において、例えば 後述する書き込み電流を複数の電極層200の間で通ずる(図中の破線矢印方向)。この とき電流の方向によって図29Bまたは図29Cのいずれかのメモリ状態に初期化するこ とができる。この他、後に述べるように第1強磁性層10の中に磁壁のピニングサイトを 設けた場合、第1実施形態で示したようにz軸方向の磁界を用いて第2の初期化過程を行 うこともできる。

[0100]

(書き込み方法)

次に本発明の第2実施形態に係る磁気抵抗効果素子80への情報の書き込み方法につい て図30Aと図30Bを用いて説明する。図30A、図30Bには当該磁気抵抗効果素子 20 80における異なるメモリ状態( "0 "状態と"1 "状態)に対応する磁化状態が×-z 断面で模式的に示されている。図に示されているように、"0"状態では第1強磁性層1 0の中央部が紙面上向きに(図30A)、"1"状態は第1強磁性層10の中央部が紙面 下向きに(図30B)磁化しているものと定義する。ただし、磁化方向とメモリ状態に関 する定義が上述の限りでないことは言うまでもない。

[0101]

今、上述のような磁化状態のとき、"0"状態では磁壁は第1強磁性層10の右側の第 2の電極層200bとの接点付近に、"1"状態では磁壁は第1強磁性層10の左側の第 1の電極層200aとの接点付近に形成されている。第2実施形態においても第1実施形 態と同様に電流によって磁壁を移動させることで書き込みを行う。例えば図30Aの"0 "状態において、第1の電極層200aから第2の電極層200bに向かって電流を流し 、紙面の右から左に伝導電子が流れる場合、第1強磁性層10の右側で第2の電極層20 0bとの接点付近にあった磁壁は、伝導電子によるスピントランスファートルクを受け、 伝導電子と同じ方向に移動し、第1強磁性層10の左側の第1の電極層200aとの接点 付近に至る。また図30Bの"1"状態において、第2の電極層200bから第1の電極 層200aに向かって電流を流し、紙面の左から右に伝導電子が流れる場合、第1強磁性 層10の左側の第1の電極層200aとの接点付近にあった磁壁は、伝導電子によるスピ ントランスファートルクを受け、伝導電子と同じ方向に移動し、第1強磁性層10の右側 の第2の電極層200bとの接点付近に至る。このようにして"0"状態から"1"状態 へ、及び"1"状態から"0"状態への書き込みができる。

**[**0102**]** 

ここで例えば"0"状態から"1"状態への遷移のときには磁壁は第1強磁性層10に おいて第2の電極層200bとの接点付近から第1の電極層200aの接点付近にまで移 動するが、この第1の電極層200aとの接点付近を越えて更に左方向へと移動すること はない。これは、書き込み電流は第1強磁性層10から第1の電極層200aへと流れる ため、図において第1の電極層200aよりも左側では電流が流れず、磁壁は移動できな いためである。

[0103]

また第1実施形態と同様に第2実施形態においてもオーバーライトは可能である。 さらに書き込み特性をより安定化させるためには、図12Aと図12Bに示されるよう 50

10

30

な磁壁の安定点を第1強磁性層10と電極層200との接点付近に意図的に形成してもよい。

[0104]

(読み出し方法)

本発明の第2実施形態に係る磁気抵抗効果素子80からの情報の読み出し方法は、第1 実施形態と同様に磁気抵抗効果を利用して行う。その方法は第1実施形態と共通するので ここでは省略する。

[0105]

(第1の変形例)

図31は本発明の第2実施形態に係る磁気抵抗効果素子80の第1の変形例の構造を模 <sup>10</sup> 式的に示している。第1の変形例では、第3強磁性層15と電極層200が第1強磁性層 10の異なる面に隣接して設けられる。また第1強磁性層10と第3強磁性層15は磁気 的に結合していればよく、その間に異なる層が挿入されてもよい。

【0106】

第1の変形例では電極層200と第3強磁性層15が異なるレイヤーに設けられるため、製造が容易となる。例えば、初めに電極層200を形成した後、第1強磁性層10、絶縁層20、及び第2強磁性層30を成膜、パターニングし、その後第3強磁性層15を成膜、パターニングすることにより製造することができる。

【0107】

また、図31で示されているように電極層200と第3強磁性層15は異なるレイヤー 20 に設けられるため、×-y平面において互いにオーバーラップしていてもよい。すなわち 、電極層200と第3強磁性層15のスペースに関する製造プロセス上の制約がなくなる ため、セル面積を低減することができる。

【0108】

また、第2実施形態においては、磁壁は第1強磁性層10のうち、電極層200との接 点付近においてピニングされる。ここで第1の変形例を用いることにより、第3強磁性層 15からの漏れ磁束でピニングすることができる。漏れ磁束の大きさは第3強磁性層15 に用いる材料の飽和磁化や膜厚、及び第3強磁性層15と電極層200の位置関係により コントロールすることができるため、これによってピンポテンシャルの大きさを制御でき 、安定した動作が可能な素子を容易に設計することができる。

【 0 1 0 9 】

(第2の変形例)

図32は本発明の第2実施形態に係る磁気抵抗効果素子80の第2の変形例の構造を模式的に示している。前述のように第1強磁性層10と第3強磁性層15は磁気的に結合していればよく、空間的には離れていてもよい。第2の変形例においては、第1強磁性層10と第3強磁性層15は空間的に隔離して設けられる。

図32のような第1強磁性層10と第3強磁性層15の位置関係においても図28Aから図28C、および図29Aから図29Cに示されるような初期化方法により、磁壁を導入できることがマイクロマグネティックシミュレーションにより確認されている。 【0111】

第2の変形例では第3強磁性層15を隔離して設けることができるため、素子、プロセスの設計の自由度が高まり、製造が容易となる。

【0112】

(第3の変形例)

図33Aと図33Bは本発明の第2実施形態に係る磁気抵抗効果素子80の第3の変形 例の構造を模式的に示している。図33Aと図33Bでは、複数のセルが×-z断面図で 示されている。第3の変形例においては第3強磁性層15が隣接するビット間(隣接する メモリセル間)で共有される。ここで、図33Aのように第3強磁性層15は隣接する第 1強磁性層10に対して空間的に接して設けられてもよいし、図33Bのように空間的に

50

<sup>30</sup> 

隔離されて設けられてもよい。なお、図33Aに示されるように空間的に接して設けられ る場合、第3強磁性層15の材料としては電気抵抗の大きな強磁性薄膜が用いられること が望ましい。これは、書き込み電流が隣り合うビットに流れることを防ぐためである。電 気抵抗の大きな強磁性薄膜としては、Co-Pt-CrとSiO,のグラニュラー膜など が例示される。第3の変形例では第3強磁性層15を共有することにより、セル面積が低 減される。

(21)

[0113]

(その他の変形例)

この他、第2実施形態においても第1実施形態で挙げたような変形例を用いることがで きる。例えば、磁壁の安定点を形成するために、図12Aと図12Bに示されるようなノ ッチや段差を設けてもよく、また安定動作のために図13Aから図13Dのように第1強 磁性層10の平面形状を適切に設計することができる。また図24Aと図24B、および 図 2 5 A と図 2 5 B に示されるように第 1 強磁性層 1 0 が屈折した平面形状を有し、第 1 の磁化固定部10aから磁壁移動部10cを通って第2の磁化固定部10bへ向かう各部 位の中央線において、第1強磁性層10は第3強磁性層15と隣接する領域よりも内側で 電極層200と隣接してもよい。この他にも様々な組み合わせが可能となるが、説明が重 複するので省略する。

[0114]

当業者は上記実施形態の様々な変形を容易に実施することができる。したがって、本発 明は上記実施形態に限定されることはなく、請求の範囲やその均等物によって参酌される 最も広い範囲で解釈される。

[0115]

この出願は、2007年10月4日に出願された日本出願特願2007-260590 号を基礎とする優先権を主張し、その開示の全てをここに取り込む。

【図1】





【図2】





X

【図5】







【図6】

【図7】









【図10】

【図11】











# 【図14】









【図16】

【図17】







【図18】

【図19】









【図20】







【図23】











## 【図24】



図24B













【図27】





【図29】



×



図29B



図290



図30A "O"



図30B "1"









【図33】



フロントページの続き

- (72)発明者 永原 聖万 東京都港区芝五丁目7番1号 日本電気株式会社内
- (72)発明者 大嶋 則和 東京都港区芝五丁目7番1号 日本電気株式会社内

### 審査官 石坂 博明

 (56)参考文献
 特開2006-073930(JP,A)

 国際公開第2007/020823(WO,A1)

 特開2005-191032(JP,A)

 国際公開第2005/069368(WO,A1)

 特開2007-103663(JP,A)

(58)調査した分野(Int.Cl., DB名)

H 0 1 L 2 1 / 8 2 4 6、 2 7 / 1 0 5、2 7 / 2 2 2 9 / 8 2、 4 3 / 0 0 - 4 3 / 1 4