# (12)公開特許公報(A)

(19) 日本国特許庁(JP)

 (A) (11) 特許出願公開番号
特開2007-243133 (P2007-243133A)
(43) 公開日 平成19年9月20日 (2007.9.20)

| (51) Int.C1. |        |           | FΙ   |       |      | テーマコード (参考) |
|--------------|--------|-----------|------|-------|------|-------------|
| HO1L         | 29/786 | (2006.01) | HO1L | 29/78 | 616K | 5F110       |
| HO1L         | 21/336 | (2006.01) | HO1L | 29/78 | 618A |             |
|              |        |           | HO1L | 29/78 | 616N |             |

審査請求 未請求 請求項の数 12 OL (全 26 頁)

(54) 【発明の名称】薄膜トランジスタの製造方法、及び薄膜トランジスタ

(57)【要約】

【課題】性能ばらつきが少なく、ローコストな薄膜トラ ンジスタの製造方法、および薄膜トランジスタを提供す る。

【解決手段】基板上にゲート電極を形成する工程と、ゲ ート電極上にゲート絶縁層を形成する工程と、ゲート絶 縁層上に半導体材料を塗布して半導体層を成膜する工程 と、半導体材料の塗布面に電極材料反発性を有する反発 層を形成する工程と、基板のゲート電極が形成されてい ない面から光を照射し、昇華によってゲート電極により 遮光された部分以外の半導体層と反発層を除去する工程 と、基板上に残った反発層に流動性電極材料を滴下し、 該流動性電極材料が反発層で分断されることにより、ソ ース電極及びドレイン電極の各々が形成される工程と、 を含むことを特徴とする薄膜トランジスタの製造方法。 【選択図】図1



【特許請求の範囲】 【請求項1】 光透過性を有する基板上に、少なくともゲート電極、半導体層、ソース電極及びドレイン 電極を有する薄膜トランジスタを製造する薄膜トランジスタの製造方法において、 前記基板上にゲート電極を形成する工程と、 前記ゲート電極上にゲート絶縁層を形成する工程と、 前記ゲート絶縁層上に半導体層を形成する工程と、 前記半導体層の表面に電極材料反発性を有する反発層を形成する工程と、 前記基板の前記ゲート電極が形成された面の裏面から光を照射することにより、前記ゲー ト電極により遮光された部分以外の半導体層と反発層を除去する工程と、 前記基板上に残った前記反発層に流動性電極材料を滴下し、該流動性電極材料を前記反発 層で分断することにより、前記ソース電極及び前記ドレイン電極の各々を形成する工程と を含むことを特徴とする薄膜トランジスタの製造方法。 【請求項2】 前記半導体層を、インクジェット法により形成することを特徴とする請求項1に記載の薄 膜トランジスタの製造方法。 【請求項3】 前記反発層を、インクジェット法により形成することを特徴とする請求項1または2に記 載の薄膜トランジスタの製造方法。 【請求項4】 前記反発層は、 自己組織化単分子膜であることを特徴とする請求項1乃至3の何れか1項に記載の薄膜ト ランジスタの製造方法。 【請求項5】 前記半導体層と反発層を除去する工程において、 前記基板の前記反発層の形成された面の表面からも、前記反発層を除去可能であり前記半 導体層を除去不能な光量の光を照射し、前記反発層の一部を除去することを特徴とする請 求項1乃至4の何れか1項に記載の薄膜トランジスタの製造方法。 【請求項6】 前記半導体層と反発層を除去する工程は、 前記基板の前記ソース電極を形成する側に前記光を照射する第1の照射工程と、 前記基板の前記ドレイン電極を形成する側に前記光を照射する第2の照射工程とを含み、 前記第1の照射工程において、 前記基板の鉛直方向に対し、前記ソース電極を形成する側に傾いた角度で前記光を照射し 前記第2の照射工程において、 前記基板の鉛直方向に対し、前記ドレイン電極を形成する側に傾いた角度で前記光を照射 する ことを特徴とする請求項1乃至5の何れか1項に記載の薄膜トランジスタの製造方法。 【請求項7】 前記半導体層と反発層を除去する工程は、 前記基板の前記ソース電極を形成する側に前記光を照射する第1の照射工程と、 前記基板の前記ドレイン電極を形成する側に前記光を照射する第2の照射工程とを含み、 前記第1の照射工程において、 前記基板の鉛直方向に対し、前記ドレイン電極を形成する側に傾いた角度で前記光を照射 し、 前記第2の照射工程において、 前 記 基 板 の 鉛 直 方 向 に 対 し 、 前 記 ソ ー ス 電 極 を 形 成 す る 側 に 傾 い た 角 度 で 前 記 光 を 照 射 す る、

50

10

20

30

(3)

ことを特徴とする請求項1乃至5の何れか1項に記載の薄膜トランジスタの製造方法。 【請求項8】 前記基板上にゲート絶縁層を形成した後、前記半導体層を形成する前に、前記ゲート絶縁 層上に配向膜を形成する工程をさらに含むことを特徴とする請求項1乃至7の何れか1項 に記載の薄膜トランジスタの製造方法。 【請求項9】 光透過性を有する基板上に、少なくともゲート電極、半導体層、ソース電極及びドレイン 電極を有する薄膜トランジスタを製造する薄膜トランジスタの製造方法において、 前記基板上にゲート電極を形成する工程と、 前記ゲート電極上にゲート絶縁層を形成する工程と、 前記ゲート絶縁層上に半導体層を形成する工程と、 前記半導体層の表面に電極材料反発性を有する反発層を形成する工程と、 光を照射することにより、前記反発層の一部を除去し前記ゲート電極と同じ形状の反発層 を形成し、且つ前記半導体層の一部を除去し、該形成された反発層の形状よりも大きい形 状の半導体層にする工程と、 前記ソース電極及び前記ドレイン電極の各々を形成する工程と、 を含むことを特徴とする薄膜トランジスタの製造方法。 【請求項10】 光透過性を有する基板上に、少なくともゲート電極、半導体層、ソース電極及びドレイン 電極を有する薄膜トランジスタを製造する薄膜トランジスタの製造方法において、 前記基板上にゲート電極を形成する工程と、 前記ゲート電極上にゲート絶縁層を形成する工程と、 前記ゲート絶縁層上に半導体層を形成する工程と、 前記半導体層の表面に電極材料反発性を有する反発層を形成する工程と、 前記半導体層を除去可能な光量を有する光を照射したときに、前記ゲート電極より広い部 分 の 前 記 反 発 層 を 除 去 可 能 で あ り 前 記 半 導 体 層 を 除 去 不 能 な 光 量 を 透 過 す る フ ォ ト マ ス ク を用いて、前記半導体層を除去可能な光量を有する光を前記ゲート電極を覆うように照射 して、半導体層と反発層を除去する工程と、 前記ソース電極及び前記ドレイン電極の各々を形成する工程と、 を含むことを特徴とする薄膜トランジスタの製造方法。 【請求項11】 光透過性を有する基板上に、少なくともゲート電極、半導体層、ソース電極及びドレイン 電極を有する薄膜トランジスタを製造する薄膜トランジスタの製造方法において、 前記基板上にゲート電極を形成する工程と、 前記ゲート電極上にゲート絶縁層を形成する工程と、 前記ゲート絶縁層上に半導体層を形成する工程と、 前記半導体層の表面に電極材料反発性を有する反発層を形成する工程と、 前 記 反 発 層 を 除 去 可 能 で あ り 前 記 半 導 体 層 を 除 去 不 能 な 光 量 の 光 を 、 前 記 基 板 の 前 記 ゲ ー ト電極が形成された面の裏面から照射することにより、前記ゲート電極により遮光された 部分以外の反発層を除去する工程と、 前記基板の前記半導体層の形成された面の表面側に配置された前記ゲート電極より広い部 分が遮光されるフォトマスクを用いて光を照射することにより、半導体層を除去する工程 と、 前記ソース電極及び前記ドレイン電極の各々を形成する工程と、 を含むことを特徴とする薄膜トランジスタの製造方法。 【請求項12】 基 板 上 に 少 な く と も 、 ゲ ー ト 電 極 、 ゲ ー ト 絶 縁 層 、 ソ ー ス 電 極 、 ド レ イ ン 電 極 、 半 導 体 層 を有する薄膜トランジスタにおいて、 前 記 ゲート 電 極 上 に は 、 ゲート 絶 縁 層 と 、 自 己 組 織 化 単 分 子 膜 か ら 成 る 配 向 膜 と 、 半 導 体

層と、ソース電極およびドレイン電極を形成する電極材料に反発性を有する自己組織化単 50

10

30

40

分子膜から成る反発層とが、この順に積層されている、

ことを特徴とする薄膜トランジスタ。

【発明の詳細な説明】

- 【技術分野】
- [0001]

本発明は、薄膜トランジスタの製造方法、及び、薄膜トランジスタに関する。

- 【背景技術】
- [0002]

情報端末の普及に伴い、コンピュータ用のディスプレイとしてフラットパネルディスプ レイに対するニーズが高まっている。またさらに情報化の進展に伴い、従来紙媒体で提供 されていた情報が電子化されて提供される機会が増え、薄くて軽い、手軽に持ち運びが可 能なモバイル用表示媒体として、電子ペーパーあるいはデジタルペーパーへのニーズも高 まりつつある。

【 0 0 0 3 】

ー般に平板型のディスプレイ装置においては液晶、有機EL、電気泳動などを利用した 素子を用いて表示媒体を形成している。またこうした表示媒体では画面輝度の均一性や画 面書き換え速度などを確保するために、画像駆動素子として薄膜トランジスタ(TFT) により構成されたアクティブ駆動素子を用いる技術が主流になっている。

ここでTFT素子は、通常、ガラス基板上に、主にa-Si(アモルファスシリコン) 20 、p-Si(ポリシリコン)などの半導体薄膜や、ソース、ドレイン、ゲート電極などの 金属薄膜を基板上に順次形成していくことで製造される。このTFTを用いるフラットパ ネルディスプレイの製造には通常、CVD、スパッタリングなどの真空系設備や高温処理 工程を要する薄膜形成工程に加え、精度の高いフォトリソグラフィ法工程が必要とされ、 設備コスト、ランニングコストの負荷が非常に大きい。さらに、近年のディスプレイの大 画面化のニーズに伴い、それらのコストは非常に膨大なものとなっている。

【 0 0 0 5 】

近年、従来のTFT素子のデメリットを補う技術として、有機半導体材料を用いた有機 TFT素子の研究開発が盛んに進められている(特許文献1、非特許文献1等参照)。こ の有機TFT素子は低温プロセスで製造可能であるため、軽く、割れにくい樹脂基板を用 いることができ、さらに、樹脂フィルムを支持体として用いたフレキシブルなディスプレ イが実現できると言われている(非特許文献2参照)。また、大気圧下で、印刷や塗布な どのウェットプロセスで製造できる有機半導体材料を用いることで、生産性に優れ、非常 に低コストのディスプレイが実現できる可能性がある。

[0006]

また、電極形成にインクジェットを用いた有機 TFTの製造技術が開示されており(例 えば、特許文献2参照。)、この場合は真空系を用いないプロセスが可能となるが、ソー ス、ドレイン電極との間のチャネル領域には、依然としてフォトリソグラフィ法で形成し たポリイミド皮膜が用いられたままである。

特許文献2に開示された方法は、フォトリソグラフィ法を用いるため、煩雑な工程が必要になり製造コストも高くなりやすい。また、チャネル形成の精度が、フォトリソグラフィ法の精度やインクジェット描画の位置精度に依存するため、素子の性能ばらつきも大きくなりやすいという問題点があり、更に、ソース電極、ドレイン電極を形成する際に液体材料を吐出しているため、それらがショートしやすく、ショートした場合は正常に動作する素子が形成されないという問題がある。

チャネル形成の精度を改善する方法として、紫外線を照射して半導体層の不要部分を昇 華させることにより除去し、チャネルを形成する方法が提案されている(例えば、特許文 献3参照)。 10

(5)

[0009]

しかしながら、特許文献3に開示された方法は、半導体形成のためにマスクの位置あわ せが必要であり、チャネル形状の精度は向上するが、相対的な位置あわせの点で十分とは 言えない。

[0010]

また、自己組織化単分子膜を絶縁膜表面のゲート電極投影領域に選択的に且つ高精細に 配置させ、有機半導体膜の配向秩序を、ゲート電極投影領域外の光照射部分では向上せず 、ゲート電極投影領域内のみ選択的に向上させる方法が提案されている(例えば、特許文 献4参照)。

[0011]

10

20

30

40

しかしながら、特許文献4に開示された方法によれば、フォトリソグラフィ法を用いな いチャネル形成が可能となるが、自己組織化単分子膜の配向制御力をパターニングしてい るだけであり、半導体の活性部が厳密にパターニングされているとは言い難い。 【特許文献1】特開平10-190001号公報 【特許文献 2 】国際公開第01/47043号パンフレット 【非特許文献1】Advanced Material誌 2002年 第2号 99百 (レビュー) 【非特許文献2】SID'0 Digest p 5 7 【特許文献3】特開2005-175157号公報 【特許文献4】特開2005-79560号公報 【発明の開示】 【発明が解決しようとする課題】 [0012]しかしながら、特許文献4で開示されている方法では、前述したように自己組織化単分 子膜の配向制御力をパターニングしているだけであり、半導体層自体をパターニングして いる訳ではないので、各薄膜トランジスタの性能ばらつきが大きくなりやすいという課題 があった。 [0013]本発明は、上記課題に鑑みてなされたものであって、個々の半導体の大きさと相対的な 位置のばらつきを抑えることで、性能ばらつきが少なく、ローコストな薄膜トランジスタ の製造方法、および薄膜トランジスタを提供することを課題とする。 【課題を解決するための手段】 [0014]1. 光 透 過 性 を 有 す る 基 板 上 に 、 少 な く と も ゲ ー ト 電 極 、 半 導 体 層 、 ソ ー ス 電 極 及 び ド レ イ ン 電極を有する薄膜トランジスタを製造する薄膜トランジスタの製造方法において、 前記基板上にゲート電極を形成する工程と、 前記ゲート電極上にゲート絶縁層を形成する工程と、 前記ゲート絶縁層上に半導体層を形成する工程と、 前記半導体層の表面に電極材料反発性を有する反発層を形成する工程と、 前 記 基 板 の 前 記 ゲ ー ト 電 極 が 形 成 さ れ た 面 の 裏 面 か ら 光 を 照 射 す る こ と に よ り 、 前 記 ゲ ー ト電極により遮光された部分以外の半導体層と反発層を除去する工程と、 前 記 基 板 上 に 残 っ た 前 記 反 発 層 に 流 動 性 電 極 材 料 を 滴 下 し 、 該 流 動 性 電 極 材 料 を 前 記 反 発 層で分断することにより、前記ソース電極及び前記ドレイン電極の各々を形成する工程と を含むことを特徴とする薄膜トランジスタの製造方法。 [0015]2 前記半導体層を、インクジェット法により形成することを特徴とする1に記載の薄膜トラ

[0016]

3

前記反発層を、インクジェット法により形成することを特徴とする1または2に記載の薄 膜トランジスタの製造方法。

【 0 0 1 7 】

4.

前記反発層は、

自己組織化単分子膜であることを特徴とする1乃至3の何れか1項に記載の薄膜トランジ スタの製造方法。

【0018】

10

5.

前記半導体層と反発層を除去する工程において、

前記基板の前記反発層の形成された面の表面からも、前記反発層を除去可能であり前記半 導体層を除去不能な光量の光を照射し、前記反発層の一部を除去することを特徴とする1 乃至4の何れか1項に記載の薄膜トランジスタの製造方法。

[0019]

6.

前記半導体層と反発層を除去する工程は、

前記基板の前記ソース電極を形成する側に前記光を照射する第1の照射工程と、

前記基板の前記ドレイン電極を形成する側に前記光を照射する第2の照射工程とを含み、 20 前記第1の照射工程において、

- 前記基板の鉛直方向に対し、前記ソース電極を形成する側に傾いた角度で前記光を照射し
- 前記第2の照射工程において、

前記基板の鉛直方向に対し、前記ドレイン電極を形成する側に傾いた角度で前記光を照射 する、

ことを特徴とする1乃至5の何れか1項に記載の薄膜トランジスタの製造方法。

[0020]

7.

前記半導体層と反発層を除去する工程は、

前記基板の前記ソース電極を形成する側に前記光を照射する第1の照射工程と、

前記基板の前記ドレイン電極を形成する側に前記光を照射する第2の照射工程とを含み、 前記第1の照射工程において、

前記基板の鉛直方向に対し、前記ドレイン電極を形成する側に傾いた角度で前記光を照射し、

前記第2の照射工程において、

前 記 基 板 の 鉛 直 方 向 に 対 し 、 前 記 ソ ー ス 電 極 を 形 成 す る 側 に 傾 い た 角 度 で 前 記 光 を 照 射 す る 、

ことを特徴とする1乃至5の何れか1項に記載の薄膜トランジスタの製造方法。

【 0 0 2 1 】 8 .

前記基板上にゲート絶縁層を形成した後、前記半導体層を形成する前に、前記ゲート絶縁 層上に配向膜を形成する工程をさらに含むことを特徴とする1乃至7の何れか1項に記載 の薄膜トランジスタの製造方法。

【0022】

9.

光透過性を有する基板上に、少なくともゲート電極、半導体層、ソース電極及びドレイン 電極を有する薄膜トランジスタを製造する薄膜トランジスタの製造方法において、 前記基板上にゲート電極を形成する工程と、 前記ゲート電極上にゲート絶縁層を形成する工程と、 30

前記ゲート絶縁層上に半導体層を形成する工程と、 前記半導体層の表面に電極材料反発性を有する反発層を形成する工程と、 光を照射することにより、前記反発層の一部を除去し前記ゲート電極と同じ形状の反発層 を形成し、且つ前記半導体層の一部を除去し、該形成された反発層の形状よりも大きい形 状の半導体層にする工程と、 前記ソース電極及び前記ドレイン電極の各々を形成する工程と、 を含むことを特徴とする薄膜トランジスタの製造方法。 [0023]10. 光透過性を有する基板上に、少なくともゲート電極、半導体層、ソース電極及びドレイン 10 電極を有する薄膜トランジスタを製造する薄膜トランジスタの製造方法において、 前記基板上にゲート電極を形成する工程と、 前記ゲート電極上にゲート絶縁層を形成する工程と、 前記ゲート絶縁層上に半導体層を形成する工程と、 前記半導体層の表面に電極材料反発性を有する反発層を形成する工程と、 前記半導体層を除去可能な光量を有する光を照射したときに、前記ゲート電極より広い部 分の前記反発層を除去可能であり前記半導体層を除去不能な光量を透過するフォトマスク を用いて、前記半導体層を除去可能な光量を有する光を前記ゲート電極を覆うように照射 して、半導体層と反発層を除去する工程と、 前記ソース電極及び前記ドレイン電極の各々を形成する工程と、 20 を含むことを特徴とする薄膜トランジスタの製造方法。 [0024]11. 光透過性を有する基板上に、少なくともゲート電極、半導体層、ソース電極及びドレイン 電極を有する薄膜トランジスタを製造する薄膜トランジスタの製造方法において、 前記基板上にゲート電極を形成する工程と、 前記ゲート電極上にゲート絶縁層を形成する工程と、 前記ゲート絶縁層上に半導体層を形成する工程と、 前記半導体層の表面に電極材料反発性を有する反発層を形成する工程と、 前記反発層を除去可能であり前記半導体層を除去不能な光量の光を、前記基板の前記ゲー 30 ト電極が形成された面の裏面から照射することにより、前記ゲート電極により遮光された 部分以外の反発層を除去する工程と、 前記基板の前記半導体層の形成された面の表面側に配置された前記ゲート電極より広い部 分が遮光されるフォトマスクを用いて光を照射することにより、半導体層を除去する工程 と、 前記ソース電極及び前記ドレイン電極の各々を形成する工程と、 を含むことを特徴とする薄膜トランジスタの製造方法。 [0025] 12. 基板上に少なくとも、ゲート電極、ゲート絶縁層、ソース電極、ドレイン電極、半導体層 40 を有する薄膜トランジスタにおいて、 前 記 ゲ ー ト 電 極 上 に は 、 ゲ ー ト 絶 縁 層 と 、 自 己 組 織 化 単 分 子 膜 か ら 成 る 配 向 膜 と 、 半 導 体 層と、ソース電極およびドレイン電極を形成する電極材料に反発性を有する自己組織化単 分子膜から成る反発層とが、この順に積層されている、 ことを特徴とする薄膜トランジスタ。 【発明の効果】 [0026] 本発明によれば、性能ばらつきが少なく、ローコストな薄膜トランジスタの製造方法、 および薄膜トランジスタを提供できる。 【発明を実施するための最良の形態】 50

(7)

[0027]

以下、実施形態により本発明を詳しく説明するが、本発明はこれに限定されるものでは ない。

(8)

【0028】

図1は本発明に係わる薄膜トランジスタ(以下TFTと記す。)の製造方法の一例を説 明する説明図である。図1を用いて、基板1上にゲート電極2bを設け、更にゲート絶縁 層7b、半導体層10を形成してソース電極8とドレイン電極9を設けたボトムゲート型 のTFTを形成する場合の製造方法について順を追って説明する。

[0029]

図1(1 - a)~図1(9 - a)は、基板1を上面から見た平面図であり、図1(1 - 10 b)~図1(9 - b)は基板1を図1(1 - a)~図1(9 - a)の断面X - X 'で切断 した断面図である。

[0030]

本発明に係る有機 T F T の 製造方法の一例として、次の工程 S 1 ~ S 7 を説明する。 S 1 ・・・・光透過性を有する基板 1 上にゲート電極 4 を形成する工程。

S2・・・・ゲート絶縁層7を形成する工程。

S 3 ・・・・半導体層10を成膜する工程。

S4 ・・・・反発層20を形成する工程。

S5・・・・半導体層10と反発層20を除去する工程。

S6・・・・ソース電極8及びドレイン電極9を形成する工程。

[0031]

以下、各工程について順に説明する。

【0032】

S1・・・・光透過性を有する基板1上ゲート電極4を形成する工程 導電性薄膜が形成された基板1上に感光性レジストを塗布後、各電極パターンのフォト マスクを介して露光、現像して、各電極パターンのレジスト層を形成する。なお、ここま での工程は、図1には図示していない。

[0033]

本発明において、基板1は特に材料を限定されない。例えばガラスやフレキシブルな樹 脂製シートを用いることができる。導電性薄膜は、例えば、蒸着やスパッタリング、CV D法等の方法を用いて、基板1上に導電性薄膜としてA1、Cr、Ta、Mo、Agなど の低抵抗金属材料やこれら金属の積層構造、また、金属薄膜の耐熱性向上、支持基板への 密着性向上、欠陥防止のために他の材料のドーピングしたものを用いることができる。ま た、ITO、IZO、SnO、ZnOなどの透明電極を用いることもできる。

[0034]

次に、基板1をエッチングを行った後、ゲート電極4上のレジスト層を除去し、図1( 1-a)、図1(1-b)のように、ゲート電極4bとゲートバス4aを形成する。 【0035】

S2 ・・・・ゲート絶縁層7を形成する工程

図1(2-a)、図1(2-b)に示すように、ゲート絶縁層7を形成する。

【0036】

ゲート絶縁層7は、例えば、蒸着、スパッタリング、CVD法、大気圧プラズマ法などのドライプロセスで形成する。ゲート絶縁層7としては、特に材料を限定されず種々の絶縁膜を用いることができる。例えば、酸化ケイ素、酸化アルミニウム、酸化タンタル、酸化チタンなどの比誘電率の高い無機酸化物皮膜が用いられる。または、塗布材料としてP VP、ポリイミド、ポリシロキサン系などの有機材料や塗布可能な無機膜材料を用いることもできる。

[0037]

S 3 ・・・・半導体層 1 0 を成膜する工程

図1(3 - a)、図1(3 - b)に示すように、半導体層10を成膜する。

20

30

[0038]

半導体材料は溶媒に溶解または分散させるものであれば、その材料については問わない 。有機高分子材料はもちろんのこと、最近、低分子材料であるペンタセンも、加熱した溶 媒に溶かし塗布されているが、それらについても同様であり、半導体材料は低分子材料で も高分子材料でも構わない。

[0039]

また、有機無機ハイブリッド材料であっても、無機材料であっても、本発明を適用する ことができる。

[0040]

塗布できる材料の代表例としては、ポリ(3-ヘキシルチオフェン)などのポリチオフ 10 ェン類、チオフェンの6量体を基本に側鎖を有するオリゴチオフェンなどの芳香族オリゴ マー類、ペンタセンに置換基を持たせ溶解性を高めたペンタセン類、フルオレンとバイチ オフェンとの共重合体(F8T2)、ポリチエニレンビニレンまたはフタロシアニンなど のいかなる可溶性の半導体でも使用できる。特にペンタセン類には6、13-ビストリイ ソプロピルシリルエチニルペンタセン、6、13 - ビストリエチルシリルエチニルペンタ センを含むシリルエチニルペンタセンがある。これは特許文献として、米国特許6690 029号明細書、非特許文献として、J.AM.CHEM.誌 2005年 127号 4 9 8 6 頁 - 4 9 8 7 頁に開示されている半導体材料であり、ペンタセンに 2 つの置換基 を設け、分子間の相互作用を制御し、高移動度を実現している材料である。 [0041]

さらに、半導体材料としてはペンタセン等の様な蒸着法により成膜する材料でも構わな い。マスク蒸着により、おおまかなパターンを形成することが可能である。

[0042]

例えば、半導体層10を形成する前処理として、OTS処理と呼ばれるオクタデシルト リクロロシランをトルエンに0.1mo1/1溶かした溶液に浸漬する処理を行った後、 半導体材料として、例えばポリ(3-ヘキシルチオフェン)をジクロロベンゼンに0.3 質量%の濃度で溶かした溶液を用いて、スピンコート法により半導体層10を形成する。 半導体層10の成膜方法はスピンコート法だけでなく、インクジェット法、マイクロコン タクトプリント法を用いることも可能であり、成膜方法を問わない。

[0043]

S4 ・・・・ 反発層20を形成する工程

図1(4 - a)、図1(4 - b)に示すように、反発層20を成膜する。

[0044]

本発明に係る反発層20について説明する。

[0045]

反 発 層 2 0 とは、 電 極 (具体的には、 ソース 電 極 や ド レイン 電 極 で あ る )となる 電 極 材 料と反発する性能を有している層であり、本例では有機半導体層上に形成される。 [0046]

本例では反発層形成工程として、例えば半導体層10成膜後の基板1の表面を自己組織 化単分子膜(SAM:Self Assembled Monolayer)で被覆して いる。例えば、オクタデシルトリクロロシランをトルエンに0.1mol/1溶かした溶 液に基板1を浸漬して被覆する。

 $\begin{bmatrix} 0 & 0 & 4 & 7 \end{bmatrix}$ 

また、反発層形成工程において、半導体層10上だけにパターニングを行っても良い。 その場合は、パターニングを行うことができるものであればどのようなものを用いても構 わないが、半導体層10への影響を最小限に抑制する観点から、印刷などのウェットプロ セスが好ましい。例えば、スクリーン印刷法により、シリコン接着剤を印刷し、50 加熱して硬化させる方法でも良い。

[0048]

ウェットプロセスの中でも、特に好ましいのはインクジェット法である。

[0049]

また、インクジェット法としては、ピエゾ方式など公知のインクジェットを用いること ができるが、微小なパターンを描画できる観点から、静電吸引方式のインクジェットが好 ましい。

(10)

【0050】

ここで、インクジェット法により反発層を形成する場合、インク吐出による形成領域を 適正な大きさに調整する観点から、インク受容層を設けることが好ましい。インク受容層 に液滴が吸収され、保持された後に乾燥または硬化させることで、液滴の広がりを抑える ことができる。

[0051]

インク受容層としては、従来公知のインクジェット記録媒体に用いられている空隙型の 受容層が好ましく用いられる。

【 0 0 5 2 】

そのほか反発層としては、電極材料と反発する性能を有する層であればどのようなもの を用いても構わないが、 特開平 9 - 2 9 2 7 0 3 号公報、 特開平 9 - 3 1 9 0 7 5 号公報 、 特 開 平 1 0 - 2 4 4 7 7 3 号 公 報 、 特 公 昭 5 4 - 2 6 9 2 3 号 公 報 、 特 公 昭 5 6 - 2 3 150号公報、特公昭61-614号公報、特開平8-82921号公報、特開平10-3 1 9 5 7 9 号公報、特開 2 0 0 0 - 2 7 5 8 2 4 号公報、特開 2 0 0 0 - 3 3 0 2 6 8 号公報、特開2001-201849号公報、特開2001-249445号公報、特開 2001-324800号公報、特開2002-229189号公報、特開平4-324 8 6 5 号 公 報 、 特 開 平 5 - 5 3 3 1 8 号 公 報 、 特 開 平 5 - 2 5 7 2 6 9 号 公 報 、 特 開 平 6 - 8 9 0 2 3 号公報、特開平7 - 1 9 9 4 5 4 号公報、特開平8 - 3 2 8 2 4 0 号公報、 特開 平 9 - 6 2 0 0 1 号 公 報 、 特 開 平 9 - 1 2 0 1 5 7 号 公 報 、 特 開 平 1 1 - 3 0 8 5 2 号公報、特開2001-188339号公報、特開2001-343741号公報、特開 2002-131894号公報、特開2002-268216号公報に記載されるいわゆ る水なし平板のインキ反発性層等の形成材料を用いることができ、より好ましくはシリコ ーンゴム層等の使用が好ましい。またはシランカップリング剤、チタネートカップリング 剤、シリコーンポリマー系の接着剤等を用いてもよい。そのほか、水を主成分とする溶媒 を用いた電極材料を使用する場合は、フェノール樹脂やエポキシ樹脂などの親油性の材料 を使用してもよい。

【 0 0 5 3 】

また、SCIENCE誌、299巻、1377頁等に示される様な超撥水性の材料も用いることができる。

【0054】

S5・・・・半導体層と反発層を除去する工程

図1(4 - b)に示すように、基板1背面の矢印方向から光束を照射し、半導体層10 と反発層20を除去する。その結果、図1(5 - a)、図1(5 - b)のようになる。 【0055】

光源としては、例えばレーザーを用い、基板1背面から光束を順次走査して露光すると、ゲート電極4の部分以外は光束が基板1上に積層された半導体層10と反発層20に達し、半導体層10、反発層20が昇華させることによってこれらの層を除去する。一方、ゲート電極4の部分は、ゲート電極4がマスクとなって遮光し、ゲート電極4上のゲート絶縁層7、半導体層10と反発層20はそのまま残る。なお、ゲート絶縁層7は光束を透過する。

[0056]

また、光源として、紫外線光を用い、一括して露光しても同じ結果が得られる。 【0057】

S6・・・・ソース電極及びドレイン電極を形成する工程

図 1 ( 6 - a )、( 6 - b )に示すように、上記の反発層 2 0 上に下記に示す流動性電 極材料 2 1 を供給すると、図 1 ( 7 - a )、( 7 - b )に示すように、流動性電極材料 2

10

30

20

1 が反発層20の表面からの相互作用を受けて、ソース電極8とドレイン電極9aに分断 される。次に、図1(8-a)、(8-b)に示すように、ドレイン電極9の領域を広げ るため、流動性電極材料21を供給してドレイン電極9b、ドレイン電極9c、ドレイン 電極9dを形成する。ドレイン電極9a~9dは拡散して、図1(9-a)、(9-b) のように広い領域を持つドレイン電極9が形成される。

《 流 動 性 電 極 材 料 : ソース 電 極 8 、 ド レイン 電 極 9 等 の 構 成 材 料 》

本発明に係る流動性電極材料21は、PEDOT/PSS(ポリ(エチレンジオキシチ オフェン)/ポリ(スチレン・スルフォン酸))である。流動性電極材料21を上記の反 発層20上に供給して、ソース電極8、ドレイン電極9を形成する方法としては、後述す る有機半導体層の作製に用いられる種々の手段が適用可能であるが、中でも特に好ましく 用いられるのは、インクジェット法である。

【0058】

ここで、インクジェット法により流動性電極材料21を含むインクを反発層上に吐出し てソース電極、ドレイン電極を形成する場合、インク吐出による電極形成領域を適正な大 きさに調製する観点から、インク受容層を設けることが好ましい。インク受容層としては 、従来公知のインクジェット記録媒体に用いられている空隙型の受容層が好ましく用いら れる。

【 0 0 5 9 】

工程S6の後、絶縁性薄膜とコンタクトホールを形成し、塗布型ITOで画素電極を形成して有機TFTを完成させる。

20

30

40

10

【実施例】 【0060】

以下、本発明の効果を確認するために行った実施例について説明するが、本発明はこれ らに限定されるものではない。

[実施例1-1]

本実施例では、基板1にはA1Nd膜を表面に125nm形成した150mm×170 mmのガラス基板を用いた。本実施例は、基板1上に10×10の計100の有機TFT を形成した実施例である。

【0061】

〔 有 機 T F T の 作 製 〕

図1で説明したS1~S6の工程で作製したので、各工程の番号を付して順に説明し、 共通する点は説明を省略する。

[0062]

S1:光透過性を有する基板1上ゲート電極4を形成する工程

基板1にレジストを約1µmの厚みで形成し、露光、現像、AlNdのエッチング、レジスト剥離の各工程を経て、ゲート電極4b、ゲートバス4aを設けた。

【 0 0 6 3 】

S2: ゲート絶縁層7を形成する工程

ゲート絶縁層 7 として、プラズマCVD法でTEOS(テトラエトキシシラン)ガスを 用いてSiO₂膜を基板1上に500nm形成する。

【0064】

S 3 : 半導体層10を成膜する工程

洗浄後、半導体材料としてポリ(3 - ヘキシルチオフェン)をクロロホルムに0.3質量%の濃度で溶かした溶液を用いてインクジェット法により、ゲート絶縁層7上のゲート 電極7bに対応する部分に適量を滴下した。

【0065】

S4:反発層20を形成する工程

次に、反発層20を形成する工程として、前記半導体上にPVA水溶液をスピンコート 法を用いて10nm塗布した後、自己組織化単分子膜であるオクタデシルトリクロロシラ ンをトルエンに0.1mol/1溶かした溶液に、工程S3後の基板1を浸漬した。

[0066] S5: ゲート絶縁層、半導体層と反発層を除去する工程 市販のエキシマレーザー加工機を用い、基板背面からレーザー光を露光することにより 、 ゲート 電 極 4 b の 形 状 に ゲート 絶 縁 層 7 、 半 導 体 層 1 0 と反 発 層 2 0 を 一 括 し て 露 光 し た。詳細条件は以下の通りである。 [0067]レーザー光の波長532nm、出力エネルギー2mJ、パルス幅6nm、1ショットの 面積150µm×150µm S6: ソース電極及びドレイン電極を形成する工程 インクジェット法によりPEDOT/PSS(ポリ(エチレンジオキシチオフェン)/ 10 ポリ(スチレン・スルフォン酸))を反発層20上に適量滴下した。さらに、ドレイン電 極9の領域を広げる位置に、PEDOT/PSSを適量滴下した。 [0068]最後に、フレキソ印刷によりポリイミド系の絶縁性薄膜を形成し、レーザーにてコンタ クトホールを形成し、塗布型ITOで画素電極を形成することにより有機TFTアレイ基 板を完成させた。 [0069]「実施例1-2] 以下に、本発明の効果を確認するために行った実施例1-2について説明する。 [0070]20 本実施例では、実施例1-1と同じ基板1に、S1~S4の工程は実施例1-1と同じ 工程で作製した。S5の工程では、UV露光機を用いて、基板1の背面全面を紫外線を露 光し、ゲート電極4bの形状に半導体層10と反発層20を一括して露光した。詳細条件 は以下の通りである。  $\begin{bmatrix} 0 & 0 & 7 & 1 \end{bmatrix}$ 紫外線の波長405nm、 出力エネルギー500W、 露光時間50000秒 この後のS6以降の工程は、実施例1 - 1と同じ条件で作製した。 [実施例1-3] 以下に、本発明の効果を確認するために行った実施例1-3について説明する。 30  $\begin{bmatrix} 0 & 0 & 7 & 3 \end{bmatrix}$ 本実施例では、実施例1-1と同じ基板1に、S1~S3の工程は実施例1-1と同じ 工程で作製した。S4の工程では、スクリーン印刷法により、シリコン接着剤を印刷し、 に加熱して硬化させた。 S 5 の半導体層 1 0 と反発層 2 0 を除去する工程では、実 5 0 施例1-1と同じ波長、出力エネルギー、パルス幅のレーザー光を露光した。ただし、シ ョット数は3倍に増やした。  $\begin{bmatrix} 0 & 0 & 7 & 4 \end{bmatrix}$ S6以降の工程は、実施例1 - 1と同じ条件で作製した。 〔実験結果〕 実験結果を表1に示す。本実験では条件を変えて作製したガラス基板上の有機TFT素 40 子100個のうち、24個の有機TFT素子をランダムに選び、それぞれについて移動度 とON/OFF電流比(TFTがON時のソース-ドレイン間の電流値/TFTがOFF 時のソース - ドレイン間の電流値)を評価した。

[0075]

【表1】

|                           |          | 宝佐/011_1 | 宇地/5011 2 | (中#47/101/1) つ | 16 분수 / 전네 4  |
|---------------------------|----------|----------|-----------|----------------|---------------|
|                           |          | <u> </u> | 美加19月 - 2 | <u> </u>       | 「「「「「「「「「「」」」 |
|                           | 平均值      | 0.013    | 0.01      | 0.011          | 0.011         |
| 移動度(cm <sup>2</sup> /V・S) | 標準偏差     | 0.000663 | 0.00159   | 0.000418       | 0.010747      |
|                           | 標準偏差/平均値 | 0.051    | 0.159     | 0.038          | 0.977         |
| On/Off電流比                 | 平均值      | 3.20E+04 | 2.00E+04  | 1.90E+04       | 1.40E+04      |
|                           | 標準偏差     | 14700    | 9238      | 9186           | 10733         |
|                           | 標準偏差/平均値 | 0.46     | 0.46      | 0.48           | 0.77          |

10

20

#### [0076]

比較例1は比較のために、特許文献4に開示されているような、ゲート電極の背面から 露光し、後に形成する半導体の活性部分となるべき領域をパターニングした後、流動性電 極材料をゲート電極の上に形成した反発層上に吐出し、ソース電極、ドレイン電極を形成 した後に半導体層を形成する方法で有機TFT素子を作成した実験例である。 【0077】

比較例1による有機TFT素子の作製は、実施例1 - 1と同じA1Nd膜を表面に12 5 nm形成した150mm×170mmのガラス基板を用い、10×10の計100の有 機TFTを形成した。この基板にレジストを約1µmの厚みで形成し、露光、現像、A1 Nd膜のエッチング、レジスト剥離の各工程を経て、ゲート電極、ゲートバスを設けた。 【0078】

ついで、実施例1-1と同じ方法でゲート絶縁膜を形成した。

【0079】

引き続き、反発層形成工程として、オクタデシルトリクロロシランをトルエンに0.1 mol / 1 溶かした溶液に浸漬することによりOTS処理を行った。

 $\begin{bmatrix} 0 & 0 & 8 & 0 \end{bmatrix}$ 

次に市販のエキシマレーザー加工機を用い、基板背面から露光することで、ゲート形状 に反発層をパターニングした。詳細条件は以下の通りである。

【0081】

波長532nm、出力エネルギー2mJ、パルス幅6nm、1ショットの面積150μ m×150μm

インクジェット法によりPEDOT/PSS(ポリ(エチレンジオキシチオフェン)/ ポリ(スチレン・スルフォン酸))を反発層20上に適量滴下した。露光により撥水性を しめさなくなった部分に自己組織的にソース電極、ドレイン電極が形成された。

[0082]

次に、半導体層を成膜する工程を行う。

【0083】

比較例1では、半導体層を成膜する工程を、半導体材料としてポリ(3-ヘキシルチオフェン)をクロロホルムに0.3質量%の濃度で溶かした溶液を用いてインクジェット法 40 により、ソース電極とドレイン電極間に適量を滴下して行う。滴下した半導体材料はソー ス電極とドレイン電極上にも広がる。

【0084】

実施例1-1、実施例1-2、実施例1-3では、半導体層10上に反発層20を形成 し、レーザー光を用いてゲート絶縁層7、半導体層10と反発層20の不要部分を除去後 、PEDOT/PSSを滴下しソース電極8、ドレイン電極9を形成している。一方、比 較例1ではゲート絶縁膜上に反発層を形成後、光によりゲート形状にパターンニングし、 その上にPEDOT/PSSを滴下しソース電極8、ドレイン電極9を形成し、その後半 導体層10を形成している。 【0085】

50

実験結果より、実施例1 - 1、実施例1 - 2、実施例1 - 3 で作製した有機TFTは、 比較例1より移動度、ON / OFF電流比のばらつきが少ないことが確認できた。また、 移動度、ON / OFF電流比は比較例1とほぼ同等以上の優れた性能を有することが確認 できた。

【 0 0 8 6 】

また、反発層20を、自己組織化単分子膜のオクタデシルトリクロロシランで被覆した 実施例1-1は、シリコン接着剤を印刷した実施例1-3より移動度、ON/OFF電流 比ともに優れ、そのばらつきも少ないことが確認できた。

【0087】

このように、本発明の実施例では工程S5において、半導体層10を露光することによ 10 り昇華させてパターンニングしているので、チャネル部分の寸法が精度よく形成されるた め、移動度のばらつきの少ない半導体素子を作製できる。一方、比較例1、2の方法では 、最後に配置する半導体のチャネルサイズは精度よく形成することはできないため、ばら つきが大きくなっていると推測される。

「実施例2]

以下に、本発明の効果を確認するために行った実施例2について説明する。

 $\begin{bmatrix} 0 & 0 & 8 & 3 \end{bmatrix}$ 

本実施例では、実施例1-1と同じ基板1に、S1~S4の工程は実施例1-1と同じ 条件で作製した。S5の工程では、実施例1-1と同様に市販のエキシマレーザー加工機 を用い、基板背面からレーザー光を露光しているが、実施例2では、ゲート電極4bより ドレイン電極9側に照射している第1の照射工程と、ゲート電極4bよりソース電極8側 に照射する第2の照射工程の2回の照射工程に分けて照射している。また、第1の照射工 程と第2の照射工程では、レーザー光の照射角度を変えて露光している。具体的には図2 を用いて説明する。

[0089]

図2は、実施例2における照射工程を説明する説明図である。図1と同じ構成要素には 同番号を付し説明を省略する。

 $\begin{bmatrix} 0 & 0 & 9 & 0 \end{bmatrix}$ 

図 2 ( a ) は第 1 の照射工程を説明する説明図であり、図 1 ( 4 - b ) と同じ状態の基 板 1 の断面を示している。図 2 ( a ) の第 1 の照射工程では、レーザー光の光束 L 2 は、 30 基板 1 の垂線 X に対しソース電極 8 を形成する側に傾いた角度 2 で照射した。 【 0 0 9 1 】

図2(b)は第2の照射工程を説明する説明図であり、図1(4 - b)と同じ状態の基板1の断面を示している。図2(b)の第2の照射工程では、レーザー光の光束L1は、 基板1の垂線Xに対しドレイン電極9を形成する側に傾いた角度 1で照射した。

【0092】

本実施例では| 1|=| 2|=45度に設定した。

[0093]

次に、 S 6 のソース電極及びドレイン電極を形成する工程を行った。 S 6 以降の工程は 実施例 1 - 1 と同じである。

【0094】

図2(c)は、工程S6でソース電極8及びドレイン電極9が形成された状態を示している。

【0095】

ゲート電極4 b 上に積層された半導体層10、反発層20は、第1の照射工程と第2の 照射工程でレーザー光の照射を行った結果、図2(c)のように台形状の断面形状になっ ている。このことにより、流動性電極材料21を滴下時に表面張力によって傾いて形成さ れたソース電極8及びドレイン電極9の端面と、半導体層10の接触面積を大きくするこ とができる。 〔実験結果〕 40

20

(14)

実験結果を表2に示す。本実験では条件を変えて作製したガラス基板上の有機TFT素 子100個のうち、24個の有機TFT素子をランダムに選び、それぞれについて移動度 とON/OFF電流比(TFTがON時のソース・ドレイン間の電流値/TFTがOFF 時のソース・ドレイン間の電流値)を評価した。

(15)

[0096]

【表2】

|                           |          | 実施例2     | 実施例1-1   | 比較例1     |
|---------------------------|----------|----------|----------|----------|
|                           | 平均值      | 0.012    | 0.013    | 0.011    |
| 移動度(cm <sup>2</sup> /V・S) | 標準偏差     | 0.000228 | 0.000663 | 0.010747 |
|                           | 標準偏差/平均値 | 0.019    | 0.051    | 0.977    |
| On/Off電流比                 | 平均值      | 8.10E+03 | 3.20E+04 | 1.40E+04 |
|                           | 標準偏差     | 4872     | 14700    | 10733    |
|                           | 標準偏差/平均値 | 0.60     | 0.46     | 0.77     |

[0097]

実験結果より、実施例2で作製した有機TFTは、実施例1-1と移動度は同等程度であり、そのばらつきが少ないことが確認できた。また、ON/OFF電流比は実用上十分 20な性能を有することが確認できた。

[実施例3]

本実施例では、実施例1 - 1と同じ基板1に、S1 ~ S2の工程は実施例1 - 1と同じ 工程で作製した。S2のゲート絶縁層7を形成する工程の後、S2Bの配向層22を形成 する工程を設けた。S3以降の工程は実施例1 - 1と同じである。

【0098】

図 3 は実施例 3 の T F T の 製造方法を説明する説明図である。図 3 を用いて実施例 3 を 説明する。

【0099】

図 3 (1 - a)、(1 - b)は S 1 の工程、図 3 (2 - a)、(2 - b)は S 2 の工程 30 である。 S 1 ~ S 2 の工程は実施例 1 - 1 と同じ工程なので説明を省略し、配向層 2 2 を 形成する工程を説明する。

S 2 B : 配向層 2 2 を形成する工程

配向層22を形成する工程として、オクタデシルトリクロロシランをトルエンに0.1
mol/1溶かした溶液に工程S2後の基板1を浸漬した。その結果、図3(3-a)、
(3-b)に示すように、工程S2後のゲート絶縁層7の表面に、配向層22が形成された。

[0101]

このように、ゲート絶縁層7を自己組織化単分子膜であるオクタデシルトリクロロシラ 40 ンで被覆すると、半導体層10の配向秩序が向上し、TFTのスイッチング特性が向上す ることが、例えば特許文献4に開示されている。本工程の目的は配向層22を形成するこ とにより、半導体層10の配向特性を向上させることである。

【0102】

図 3 (4 - a)、(4 - b)は工程 S 3 で配向層 2 2 の上に半導体層 1 0 を成膜した状態を示している。

【0103】

図 3 ( 5 - a )、( 5 - b )は、工程 S 4 で配向層 2 2の上に反発層 2 0 を形成した状態を示している。工程 S 4 では、半導体層 1 0 上に P V A 水溶液をスピンコート法を用いて 1 0 n m 塗布した後、工程 S 2 B と同じオクタデシルトリクロロシランをトルエンに 0

. 1 m o l / l 溶かした溶液に浸漬するOTS処理を行うので、半導体層10の上下にオ クタデシルトリクロロシランの層ができる。

(16)

【 0 1 0 4 】

半導体層10の上部に形成されたオクタデシルトリクロロシランの層は、オクタデシルトリクロロシランの層は、オクタデシルトリクロロシランの撥水性を活用した反発層20として機能し、半導体層10の下部に形成されたオクタデシルトリクロロシランの層は、配向層22として機能する。 【0105】

次に、工程S5で半導体層と反発層を除去すると、図3(6-a)、(6-b)に示す ようにゲート電極4b上にゲート絶縁層7、配向層22、半導体層10、反発層20が順 に積層された状態になる。

[0106]

S6以降の工程は実施例1 - 1と同じであり、説明を省略する。

〔実験結果〕

実験結果を表3に示す。本実験では条件を変えて作製したガラス基板上の有機TFT素 子100個のうち、24個の有機TFT素子をランダムに選び、それぞれについて移動度 とON/OFF電流比(TFTがON時のソース - ドレイン間の電流値/TFTがOFF 時のソース - ドレイン間の電流値)を評価した。

【 0 1 0 7 】 【 表 3 】

> 実施例3 実施例1-1 比較例1 平均值 0.021 0.013 0.011 移動度(cm<sup>2</sup>/V・S) |標準偏差 0.003003 0.000663 0.010747 標準偏差/平均値 0.143 0.051 0.977 平均值 6.99E + 043.20E + 041.40E + 040n/0ff電流比 標準偏差 14341 14700 10733 標準偏差/平均値 0.21 0.46 0.77

[0108]

実験結果より、実施例3で作製した有機TFTは、実施例1 - 1より移動度、ON / O FF電流比ともに大きく優れ、そのばらつきも少ないことが確認できた。このように、本 発明の実施例では反発層20を形成する材料と同じオクタデシルトリクロロシランで形成 された配向膜22を設けることにより半導体素子の性能が向上することが確認できた。 「実施例4]

本実施例では、実施例1 - 1と同じ基板1に、S1 ~ S2の工程は実施例1 - 1と同じ 工程で作製した。S3の半導体層10を成膜する工程を真空蒸着法で形成した。

【0109】

S3:半導体層10を成膜する工程

洗浄後、ペンタセン分子を室温~100 の基板温度で真空蒸着法を用いて形成し、マスク蒸着または酸素をエッチングガスとしたフォトグラフィー法により島状に加工し、有機半導体膜を形成した。なお、蒸着時の成膜速度は3nm/分、圧力は5×10<sup>-4</sup>Paである。

[0110]

S4以降の工程は実施例1 - 1と同じである。

[0111]

なお、比較例2は半導体材料を低分子有機半導体材料であるペンタセンに変更した以外 は比較例1と同じ条件で有機TFT素子を作製した実験例である。 〔実験結果〕 40

30

10

実験結果を表 4 に示す。本実験では条件を変えて作製したガラス基板上の有機 T F T 素 子100個のうち、24個の有機TFT素子をランダムに選び、それぞれについて移動度 とON/OFF電流比(TFTがON時のソース-ドレイン間の電流値/TFTがOFF 時のソース - ドレイン間の電流値)を評価した。

(17)

【表4】

|                           |          | 実施例4     | 比較例2     |
|---------------------------|----------|----------|----------|
|                           | 平均値      | 0.08     | 0.07     |
| 移動度(cm <sup>2</sup> /V・S) | 標準偏差     | 0.00888  | 0.0994   |
|                           | 標準偏差/平均値 | 0.111    | 1.42     |
|                           | 平均值      | 1.44E+05 | 1.30E+05 |
| On/Off電流比                 | 標準偏差     | 48371    | 128371   |
|                           | 標準偏差/平均値 | 0.34     | 0.99     |

10

[0113]

実験結果より、実施例 4 で作製した有機 T F T は、比較例 2 と比較して移動度、 O N / OFF電流比ともに優れていることが確認できた。また、移動度、ON/OFF電流比の 20 特性ばらつきも少ないことが確認できた。すなわち、本実験結果は、可溶性の高分子半導 体材料だけでなく、低分子材料の場合においても、本発明の効果が高いことを示している

「実施例51

以下に、本発明の効果を確認するために行った実施例5について説明する。

 $\begin{bmatrix} 0 & 1 & 1 & 4 \end{bmatrix}$ 

本実施例では、実施例4と同じ基板1に、S1~S3の工程は実施例4と同じ条件で作 製した。

**[**0 1 1 5 **]** 

S4の反発層20を形成する工程では、インクジェット法を用いて半導体層10の上に 30 反発層20を所望の形状より大きく形成した。

[0116]

S 5 の 工 程 で は 、 実 施 例 2 と 同 様 に 市 販 の エ キ シ マ レ ー ザ ー 加 工 機 を 用 い 、 基 板 背 面 か ら 第 1 の 照 射 工 程 と 第 2 の 照 射 工 程 に 分 け て レ ー ザ ー 光 を 露 光 し て い る が 、 実 施 例 4 で は 実施例2と反対方向にレーザー光の照射角度を変えて露光している。

[0117]

具体的には図4を用いて説明する。

[0118]

図4は、実施例5における照射工程を説明する説明図である。図2と同じ構成要素には 同番号を付し説明を省略する。

40

**[**0119**]** 

図4( a )は第1の照射工程を説明する説明図であり、図1(4-b)と同じ状態の基 板1の断面を示している。図4(a)の第1の照射工程では、レーザー光の光束L4は、 基板1の垂線Xに対しドレイン電極9を形成する側に傾いた角度 4で照射した。 

図2(b)は第2の照射工程を説明する説明図であり、図1(4-b)と同じ状態の基 板 1 の 断 面 を 示 し て い る 。 図 2 ( b )の 第 2 の 照 射 工 程 で は 、 レ ー ザ ー 光 の 光 束 L 3 は 、 基板1の垂線Xに対しソース電極8を形成する側に傾いた角度 3で照射した。  $\begin{bmatrix} 0 & 1 & 2 & 1 \end{bmatrix}$ 

本実施例では| 1 | = | 2 | = 7 5 度に設定した。

[0122]

次に、S6のソース電極及びドレイン電極を形成する工程を行った。S6以降の工程は 実施例1-1と同じである。

(18)

【0123】

図4(c)は、工程S6でソース電極8及びドレイン電極9が形成された状態を示している。

【0124】

ゲート電極4 b 上に積層された半導体層10、反発層20は、第1の照射工程と第2の 照射工程でレーザー光の照射を行った結果、図4(c)のように上辺が小さい台形状の断 面形状になっている。このように、照射角度を傾けることにより、ゲート電極4 b の幅よ りより半導体層10の幅を短くできるので、大電流を流すためチャネル長を短くしたい場 合には好適である。

〔実験結果〕

実験結果を表 5 に示す。本実験では条件を変えて作製したガラス基板上の有機 T F T 素子100個のうち、24個の有機 T F T 素子をランダムに選び、それぞれについて移動度とON/OFF電流比(TFTがON時のソース・ドレイン間の電流値/TFTがOFF時のソース・ドレイン間の電流値)を評価した。

【 0 1 2 5 】 【 表 5 】

20

10

|                           |          | 実施例5     | 実施例4     | 比較例2     |
|---------------------------|----------|----------|----------|----------|
|                           | 平均値      | 0.087    | 0.08     | 0.07     |
| 移動度(cm <sup>2</sup> /V・S) | 標準偏差     | 0.0094   | 0.00888  | 0.0994   |
|                           | 標準偏差/平均値 | 0.11     | 0.111    | 1.42     |
|                           | 平均値      | 1.48E+05 | 1.44E+05 | 1.30E+05 |
| On/Off電流比                 | 標準偏差     | 51259    | 48371    | 128371   |
|                           | 標準偏差/平均値 | 0.35     | 0.34     | 0.99     |

**[**0 1 2 6 **]** 

実験結果より、実施例5で作製した有機TFT素子は、実施例4で作製した有機TFT 素子より移動度が約9%程度多くなっており、チャネル長を短くした効果が確認できた。 また、実施例5で作製した有機TFT素子は、比較例2と比較して移動度、ON/OFF 電流比ともに優れていることが確認できた。さらに、移動度、ON/OFF電流比の特性 ばらつきも少ないことが確認できた。

[実施例6]

本実施例では、実施例4と同じ基板1に、S1~S4の工程は実施例4と同じ条件で作 製した。

【0127】

S3の工程以降を図5を用いて説明する。図5は実施例6における作製工程を説明する 説明図である。

【0128】

図5(a)は、工程S3において半導体層10を形成した状態を示している。

**[**0 1 2 9 **]** 

図5(b)は、工程54においてインクジェット法を用いて半導体層10の上に反発層 20を所望の形状より大きく形成した状態である。

【0130】

図 5 ( c ) は、工程 S 5 において基板 1 の背面からフォトマスク 4 0 を介してレーザー 光 L 1 を照射している。レーザ光は Y A G レーザーの第 2 高調波を用い、ガルバノミラー 30

で走査した。

**[**0131**]** 

フォトマスク40は所定のパターン形状のマスク部40aと透明部40bから構成されている。マスク部40aは完全な遮光部ではなく、本実施例では25%の光を透過するものを用いている。一方、フォトマスク40の透明部40bはほぼ100%光を透過する。 【0132】

なお、マスク部40 aを透過する光量比は25%に限定されるものではなく、反発層20の材料が半導体層10の材料より少ない光量で除去できる性質を利用し、半導体層10 は除去できないが、反発層20は除去できる光量に設定すれば良い。また、例えば、フォトマスク41を用いず、マスク部40 aに相当する領域をレーザー光L1が走査するとき、レーザー光L1の光量を半導体層10は除去できないが、反発層20は除去できる光量 で走査しても良い。

【0133】

図5(c)の点線 a と点線 a 'の間は、マスク部40 a を透過したレーザ光L1がゲート電極4bにより完全に遮光される範囲を示している。また、点線 a と点線bの間と、点線 a 'と点線b 'の間は、マスク部40 a を透過したレーザ光L1をゲート電極4bが遮らないので、この間は25%の光量のレーザ光が照射される。図5(c)に示すように、マスク部40 a を透過したレーザ光が照射された範囲は、半導体層10は残り、半導体層10の上に形成された反発層20は除去されている。また、透明部40 b を透過したレーザ光が照射された範囲は、半導体層10、反発層20とも除去されている。

【0134】

このように、フォトマスク40とゲート電極4bによる2段階のマスクを用いて露光す ることにより、1回の露光で図5(c)に示すように半導体層10を所望の形状に形成し 、また半導体層10の上の反発層20を半導体層10より小さい所望の形状に形成するこ とができる。

[0135]

図 5 (d)は、工程 S 6 において、流動性電極材料 2 1 を滴下した状態である。本実施 例も実施例 4 と同様に、流動性電極材料 2 1 として P E D O T / P S S (ポリ(エチレン ジオキシチオフェン) / ポリ(スチレン・スルフォン酸))を、インクジェット法を用い て基板 1 上に適量滴下している。

【0136】

図5(e)は、流動性電極材料21が反発層20の表面からの相互作用を受けて、ソース電極8とドレイン電極9に分断された状態を示している。このように、反発層20の面積が半導体層10より小さいので、ソース電極8とドレイン電極9が半導体層10と接触する面積が大きくなっている。

〔実験結果〕

実験結果を表6に示す。本実験では条件を変えて作製したガラス基板上の有機TFT素子100個のうち、24個の有機TFT素子をランダムに選び、それぞれについて移動度とON/OFF電流比(TFTがON時のソース - ドレイン間の電流値/TFTがOFF時のソース - ドレイン間の電流値)を評価した。

【 0 1 3 7 】

10



【表6】

|                           |          | 実施例6     | 実施例4     | 比較例2     |
|---------------------------|----------|----------|----------|----------|
|                           | 平均値      | 0.097    | 0.08     | 0.07     |
| 移動度(cm <sup>2</sup> /V・S) | 標準偏差     | 0.012    | 0.00888  | 0.0994   |
|                           | 標準偏差/平均値 | 0.12     | 0.111    | 1.42     |
|                           | 平均值      | 9.40E+04 | 1.44E+05 | 1.30E+05 |
| On/Off電流比                 | 標準偏差     | 35989    | 48371    | 128371   |
|                           | 標準偏差/平均値 | 0.38     | 0.34     | 0.99     |

10

**[**0 1 3 8 **]** 

実験結果より、実施例6で作製した有機TFT素子は、実施例4で作製した有機TFT 素子より移動度が約20%程度多くなっており、ソース電極8とドレイン電極9が半導体 層10と接触する面積を大きくする効果が確認できた。また、実施例6で作製した有機T FTは、比較例2と比較して移動度、ON/OFF電流比ともに優れていることが確認で きた。さらに、移動度、ON/OFF電流比の特性ばらつきも少ないことが確認できた。 [実施例7]

本実施例では、実施例4と同じ基板1に、S1~S2の工程は実施例4と同じ工程で作 20 製した。

[0139]

S3の工程以降を図6を用いて説明する。図6は実施例7における作製工程を説明する 説明図である。

【 0 1 4 0 】

図6(a)は、工程S3において半導体層10を基板1の全面に形成した状態を示して いる。半導体材料はペンタセンであり、真空蒸着法を用いて半導体層10を基板1の全面 に形成した。

【0141】

図6(b)は、工程S4において半導体層10の上に反発層20を形成した状態である 30 。工程S4においては実施例4と同様に、半導体層10の上にPVA水溶液をスピンコー ト法を用いて10nm塗布した後、自己組織化単分子膜であるオクタデシルトリクロロシ ランをトルエンに0.1mol/1溶かした溶液に、工程S3後の基板1を浸漬した。 【0142】

図 6 ( c ) は、工程 S 5 において基板 1 の背面からレーザー光 L 3 を、また基板 1 の前面からフォトマスク 4 1 を介してレーザー光 L 2 を同時に照射している。レーザー光 L 2 、レーザー光 L 3 とも Y A G レーザの第 2 高調波を用い、ガルバノミラーで走査した。

フォトマスク41は所定のパターン形状の遮光部41aとマスク部41bから構成され ている。遮光部41aは光を完全に遮光し、透明部41bはほぼ100%光を透過する。 40 【0144】

レーザー光L3の光量は、半導体層10は除去できないが、反発層20は除去できる光量に設定されている。また、透明部41bを透過したレーザー光L2の光量は半導体層1 0と反発層20を除去できる光量である。

[0145]

なお、フォトマスク41を用いるかわりに、レーザー光L2の走査を、遮光部41 a に 相当する部分は休止するようにしても同じ結果が得られる。

【0146】

図6(c)の点線cと点線c<sup>'</sup>の間は、レーザ光L2を遮光部41aが遮っているので、この範囲はレーザ光がL2照射されないが、それ以外の部分は透明部41bを透過した

レーザ光 L 2 が 照 射 さ れ 、 半 導 体 層 1 0 と 反 発 層 2 0 は 、 図 6 ( c ) に 示 す よ う に 除 去 さ れる。

 $\begin{bmatrix} 0 & 1 & 4 & 7 \end{bmatrix}$ 

点線dと点線d'の間は、ゲート電極4bにより遮光される範囲を示している。点線d と 点 線 d 'の間 以 外 の レ ー ザ 光 L 3 が 照 射 さ れ た 領 域 の 反 発 層 2 0 は 、 図 6 ( c ) に 示 す ように除去される。

#### [0148]

点線 cと点線 dの間と、点線 c 'と点線 d 'の間は、レーザ光L2が遮光部41 a によ り遮光され、レーザ光L3が基板1の背面から反発層20に照射されているので、この領 域は半導体層10は残り、半導体層10の上に形成された反発層20は除去される。 [0149]

このように、基板1のゲート電極4bを形成する面の裏面方向から、反発層20だけを 除去できる光量のレーザー光L3を照射することにより、図6(c)に示すように半導体 層10の上の反発層20を半導体層10より小さい所望の形状に形成することができる。 

図6(d)は工程S6において、流動性電極材料21を滴下した状態、図6(e)は、 流動性電極材料21が反発層20の表面からの相互作用を受けて、ソース電極8とドレイ ン電極9に分断された状態である。以下、実施例6と同じ工程なので説明を省略する。 〔実験結果〕

実験結果を表7に示す。本実験では条件を変えて作製したガラス基板上の有機TFT素 20 子100個のうち、24個の有機TFT素子をランダムに選び、それぞれについて移動度 とON/OFF電流比(TFTがON時のソース - ドレイン間の電流値/TFTがOFF 時のソース - ドレイン間の電流値)を評価した。

# [0151]

### 【表7】

|                           |          | 実施例7     | 実施例4     | 比較例2     |
|---------------------------|----------|----------|----------|----------|
|                           | 平均値      | 0.11     | 0.08     | 0.07     |
| 移動度(cm <sup>2</sup> /V・S) | 標準偏差     | 0.014    | 0.00888  | 0.0994   |
|                           | 標準偏差/平均値 | 0.13     | 0.111    | 1.42     |
| On/Off電流比                 | 平均值      | 2.56E+04 | 1.44E+05 | 1.30E+05 |
|                           | 標準偏差     | 10987    | 48371    | 128371   |
|                           | 標準偏差/平均値 | 0.43     | 0.34     | 0.99     |

30

40

10

### 

実験結果より、実施例7で作製した有機TFT素子は、実施例4で作製した有機TFT 素 子 よ り 移 動 度 が 約 3 8 % 程 度 多 く な っ て お り 、 ソ ー ス 電 極 8 と ド レ イ ン 電 極 9 が 半 導 体 層 1 0 と接触する面積を大きくする効果が確認できた。また、実施例 7 で作製した有機 T FTは、比較例2と比較して移動度、ON / OF F電流比ともに優れていることが確認で きた。さらに、移動度、ON/OFF電流比の特性ばらつきも少ないことが確認できた。 「実施例81

本実施例では、実施例4と同じ基板1に、S1~S2の工程は実施例4と同じ工程で作 製した。

[0153]

S3の工程以降を図7を用いて説明する。図7は実施例8における作製工程を説明する 説明図である。

 $\begin{bmatrix} 0 & 1 & 5 & 4 \end{bmatrix}$ 

図7(a)は、工程S3において半導体層10を基板1の全面に形成した状態を示して

いる。半導体材料はペンタセンであり、真空蒸着法を用いて半導体層10を基板1の全面

図7(b)は、工程S4において半導体層10の上に反発層20を形成した状態である 。工程S4においては実施例4と同様に、半導体層10の上にPVA水溶液をスピンコー ト法を用いて10nm塗布した後、自己組織化単分子膜であるオクタデシルトリクロロシ ランをトルエンに0.1mol/1溶かした溶液に、工程S3後の基板1を浸漬した。

図7(c)は、工程S5において基板1の背面からレーザー光L5を、また基板1の前

面からフォトマスク42を介してレーザー光L4を同時に照射している。レーザー光L4 、レーザー光L5ともYAGレーザの第2高調波を用い、ガルバノミラーで走査した。 フォトマスク 4 2 は所定のパターン形状の遮光部 4 2 a とマスク部 4 2 b から構成され ている。遮光部42aは光を完全に遮光し、マスク部42bは25%の光量を透過する。 **[**0158] なお、マスク部42bの透過率は25%に限定されるものではなく、反発層20の材料 が 半 導 体 層 1 0 の 材 料 よ り 少 な い 光 量 で 除 去 で き る 性 質 を 利 用 し 、 半 導 体 層 1 0 は 除 去 で きないが、反発層20は除去できる光量に設定すれば良い。また、例えば、レーザー光L 4の光量を半導体層10は除去できないが、反発層20は除去できる光量に設定し、フォ トマスク42を用いず反発層20を除去する部分だけレーザー光L2を走査しても良い。 [0159]図 7 ( c )の点線 c と点線 c 'の間は、ゲート電極 4 b により遮光される範囲を示して いる。 点線 c と点線 c 'の間以外のレーザ光 L 5 が照射された領域の半導体層 1 0 と反発 層20は、図7(こ)に示すように除去される。 [0160]また、 点線 dと点線 dの間は、 レーザ光L4を遮光部42aが遮っているので、 この範 囲はレーザ光がL4照射されないが、それ以外の部分はマスク部42bを透過したレーザ 光L2が照射される。 **[**0161**]** 点線 c と点線 d の間と、点線 c ' と点線 d ' の間は、レーザ光 L 5 がゲート電極 4 b に より遮光され、マスク部42aを透過したレーザ光L4が反発層20に照射されているの で、この領域は半導体層10は残り、半導体層10の上に形成された反発層20は除去さ れる。 このように、基板1の反発層20が形成された方向から、反発層20だけを除去できる 光量のレーザー光L4を照射することにより、図7(c)に示すように半導体層10の上 の反発層20を半導体層10より小さい所望の形状に形成することができる。 [0163]図7(d)は工程S6において、流動性電極材料21を滴下した状態、図7(e)は、 流動性電極材料21が反発層20の表面からの相互作用を受けて、ソース電極8とドレイ ン電極9に分断された状態である。以下、実施例6と同じ工程なので説明を省略する。 〔実験結果〕

実験結果を表8に示す。本実験では条件を変えて作製したガラス基板上の有機TFT素子100個のうち、24個の有機TFT素子をランダムに選び、それぞれについて移動度とON/OFF電流比(TFTがON時のソース・ドレイン間の電流値/TFTがOFF時のソース・ドレイン間の電流値)を評価した。

【0164】

に形成した。 【0155】

[0156]

10

20

30

【表8】

|              |          | 実施例8     | 実施例4     | 比較例2     |
|--------------|----------|----------|----------|----------|
|              | 平均值      | 0.1      | 0.08     | 0.07     |
| 移動度(cm²/V・S) | 標準偏差     | 0.017    | 0.00888  | 0.0994   |
|              | 標準偏差/平均値 | 0.17     | 0.111    | 1.42     |
|              | 平均値      | 8.71E+04 | 1.44E+05 | 1.30E+05 |
| On/Off電流比    | 標準偏差     | 45799    | 48371    | 128371   |
|              | 標準偏差/平均値 | 0.53     | 0.34     | 0.99     |

10

[0165]

実験結果より、実施例 8 で作製した有機 T F T 素子は、実施例 4 で作製した有機 T F T 素子より移動度が約 2 5 % 程度多くなっており、ソース電極 8 とドレイン電極 9 が半導体 層 1 0 と接触する面積を大きくする効果が確認できた。また、実施例 8 で作製した有機 T F T は、比較例 2 と比較して移動度、ON / OF F 電流比ともに優れていることが確認で きた。さらに、移動度、ON / OF F 電流比の特性ばらつきも少ないことが確認できた。 【 0 1 6 6 】

以上、このように、本発明によれば性能ばらつきが少なく、ローコストな薄膜トランジ 20 スタの製造方法、および薄膜トランジスタを提供することができる。 【 0 1 6 7 】

なお、本発明の薄膜トランジスタの製造方法は、実施例にて説明したような、有機薄膜 トランジスタにおける有機半導体薄膜から成るチャネル形成領域の形成への適用に限定さ れない。すなわち、本発明の薄膜トランジスタの製造方法は、例えば、

(1) 有機薄膜集積回路(具体的には、ゲート電極)を構成する有機薄膜にエネルギー 線を照射することで(より好ましくは、照射することのみで)、エネルギー線に照射され た有機薄膜の部分を除去することによって、有機薄膜から成るゲート電極を形成する方法

[0168]

(2) 有機薄膜集積回路(具体的には、ソース / ドレイン電極)を構成する有機薄膜に エネルギー線を照射することで(より好ましくは、照射することのみで)、エネルギー線 に照射された有機薄膜の部分を除去することによって、有機薄膜から成るソース / ドレイ ン電極を形成する方法。

【0169】

(3) 有機薄膜集積回路(具体的には、各種の配線)を構成する有機薄膜にエネルギー 線を照射することで(より好ましくは、照射することのみで)、エネルギー線に照射され た有機薄膜の部分を除去することによって、有機薄膜から成る配線を形成する方法。 【0170】

(4)有機薄膜集積回路(具体的には、絶縁膜、層間絶縁層、パッシベーション膜等の 40 各種絶縁層)を構成する有機薄膜にエネルギー線を照射することで(より好ましくは、照 射することのみで)、エネルギー線に照射された有機薄膜の部分を除去することによって 、有機薄膜から成り、パターニングされた絶縁層を得る方法。 【0171】

(5) 有機薄膜集積回路(具体的には、絶縁膜、層間絶縁層、パッシベーション膜等の 各種絶縁層)を構成する有機薄膜にエネルギー線を照射することで(より好ましくは、照 射することのみで)、エネルギー線に照射された有機薄膜の部分を除去することによって 、コンタクトホールやビヤホールといった接続孔を設けるための開口部やコネクターとの 接続部を設けるための開口部を有機薄膜から成る絶縁層に形成する方法。 に適用することができる。

[0172]

なお、上記(1)~(5)の場合にあっては、ゲート電極、ソース / ドレイン電極、各種の配線、絶縁膜、層間絶縁層、パッシベーション膜等の各種絶縁層(これらを総称して、有機薄膜集積回路構成要素)を構成する有機薄膜として、有機薄膜集積回路構成要素に最適な材料を選択すればよいし、係る有機薄膜に照射すべきエネルギー線も、有機薄膜集積回路構成要素を構成する材料に対して最適なエネルギー線であって下地等に損傷を発生させないエネルギー線を選択すればよい。また、エネルギー線の照射方法や照射条件、有機薄膜の除去の形態も、有機薄膜集積回路構成要素、あるいは、有機薄膜集積回路構成要素を構成する有機薄膜に基づき適宜選択、設定、決定すればよい。

【0173】

また、本発明において、半導体およびソース電極とドレイン電極の電極材料を全面に塗 布した後、露光によるパターニングしても構わないし、インクジェット等でおおまかにパ ターニングした後、露光によるパターニングをしても構わない。後者の方が製造時間を短 縮することが出来る。どちらかを全面塗布し、もう一方をおおまかにパターンしても構わ ない。

【図面の簡単な説明】

**[**0174**]** 

【図1】本発明に係わる薄膜トランジスタの製造方法を説明する説明図である。

【図2】実施例2における照射工程を説明する説明図である。

【図3】実施例3のTFTの製造方法を説明する説明図である。 【図4】実施例5における照射工程を説明する説明図である。

【図5】実施例6のTFTの製造方法を説明する説明図である。

【図6】実施例7のTFTの製造方法を説明する説明図である。

【図7】実施例8のTFTの製造方法を説明する説明図である。

- 【符号の説明】
- **[**0 1 7 5 **]**
- 1 基板
  - 4 b ゲート電極
  - 7 ゲート絶縁層
  - 8 ソース電極
  - 9 ドレイン電極
  - 1 0 半導体層
- 20 反発層
- 22 配向層

10

20





## 【図3】





























